KR100880222B1 - 액정 표시장치의 구동장치와 그 구동방법 - Google Patents

액정 표시장치의 구동장치와 그 구동방법 Download PDF

Info

Publication number
KR100880222B1
KR100880222B1 KR1020070089103A KR20070089103A KR100880222B1 KR 100880222 B1 KR100880222 B1 KR 100880222B1 KR 1020070089103 A KR1020070089103 A KR 1020070089103A KR 20070089103 A KR20070089103 A KR 20070089103A KR 100880222 B1 KR100880222 B1 KR 100880222B1
Authority
KR
South Korea
Prior art keywords
signal
soe
data
delay
liquid crystal
Prior art date
Application number
KR1020070089103A
Other languages
English (en)
Inventor
박만규
정양석
이송재
김영호
Original Assignee
엘지디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지디스플레이 주식회사 filed Critical 엘지디스플레이 주식회사
Priority to KR1020070089103A priority Critical patent/KR100880222B1/ko
Application granted granted Critical
Publication of KR100880222B1 publication Critical patent/KR100880222B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3614Control of polarity reversal in general
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • G09G3/3688Details of drivers for data electrodes suitable for active matrices only
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/003Details of a display terminal, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • G09G5/006Details of the interface to the display terminal
    • G09G5/008Clock recovery
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0223Compensation for problems related to R-C delay and attenuation in electrodes of matrix panels, e.g. in gate electrodes or on-substrate video signal electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/025Reduction of instantaneous peaks of current
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/06Handling electromagnetic interferences [EMI], covering emitted as well as received electromagnetic radiation

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

본 발명은 데이터 드라이버의 출력 피크 전류를 감소시킴으로써 전자기적 간섭 노이즈를 최소화할 수 있으면서도 데이터 신호들의 평균 충전 시간을 매 프레임 단위로 동일하게 하여 화질을 향상시킬 수 있도록 한 액정 표시장치의 구동장치와 그 구동방법에 관한 것으로, 액정패널의 데이터 라인을 구동하는 다수의 데이터 집적회로를 포함하는 적어도 하나의 데이터 드라이버; 기준 SOE 신호를 포함한 다수의 제어신호를 생성하여 상기 각 데이터 드라이버를 제어하는 타이밍 컨트롤러; 상기 다수의 제어신호들 중 GSP 또는 POL 신호에 따라 상기 기준 SOE 신호를 순방향 또는 역방향의 신호라인으로 출력하는 스위칭 회로부; 및 상기 순방향 또는 역방향의 신호라인을 통해 입력되는 상기 기준 SOE 신호를 라이징 및 폴링 타임의 지연시간이 서로 다른 다수의 서브 SOE 신호로 분리하여 상기 각 데이터 집적회로에 각각 공급하는 적어도 하나의 SOE 지연부를 구비한 것을 특징으로 한다.
Figure R1020070089103
데이터 드라이버, SOE 지연부, RC 지연회로, 스위칭 회로부,

Description

액정 표시장치의 구동장치와 그 구동방법{Driving apparatus for liquid crystal display device and method for driving the same}
본 발명은 액정 표시장치에 관한 것으로, 특히 데이터 드라이버의 출력 피크 전류를 감소시킴으로써 전자기적 간섭 노이즈를 최소화할 수 있으면서도 데이터 신호들의 평균 충전 시간을 프래임 단위로 동일하게 하여 화질을 향상시킬 수 있도록 한 액정 표시장치의 구동장치와 그 구동방법에 관한 것이다.
액정 표시장치는 액정의 전기적 및 광학적 특성을 이용하여 영상을 표시한다. 액정은 굴절율, 유전율 등이 분자 장축 방향과 단축 방향에 따라 서로 다른 이방성 성질을 갖고 분자 배열과 광학적 성질을 쉽게 조절할 수 있다. 이를 이용한 액정 표시장치는 전계의 크기에 따라 액정 분자들의 배열 방향을 가변시켜 광 투과율을 조절함으로써 영상을 표시한다.
액정 표시장치는 다수의 화소들이 매트릭스 형태로 배열된 액정 패널과, 액정 패널의 게이트 라인을 구동하는 게이트 드라이버와, 액정 패널의 데이터 라인을 구동하는 데이터 드라이버 등을 포함한다.
액정패널의 각 화소는 데이터 신호에 따라 광투과율을 조절하는 적, 녹, 청 서브화소의 조합으로 원하는 색을 구현한다. 각 서브화소는 게이트 라인 및 데이터 라인과 접속된 박막 트랜지스터, 박막 트랜지스터와 접속된 액정 커패시터를 구비한다. 액정 커패시터는 박막 트랜지스터를 통해 화소 전극에 공급된 데이터 신호와, 공통 전극에 공급된 공통 전압과의 차전압을 충전하고 충전된 전압에 따라 액정을 구동하여 광 투과율을 조절한다.
게이트 드라이버는 액정 패널의 게이트 라인들을 순차적으로 구동한다.
데이터 드라이버는 게이트 라인들 각각이 구동될 때마다 디지털 데이터 신호를 아날로그 데이터 신호로 변환하여 액정 패널의 데이터 라인들로 공급한다. 이때, 데이터 드라이버는 도 1에 도시된 바와 같이 소스 출력 인에이블(SOE; Source Output Enable) 신호에 응답하여 한 수평 라인에 해당하는 데이터 신호들(Vout)을 동시 출력한다. 데이터 신호들(Vout)의 동시 출력으로 인하여, 데이터 드라이버의 출력 타이밍에서 출력 전류(Iout)가 급격히 상승하는 피크 전류가 발생한다.
데이터 드라이버의 높은 피크 전류로 인하여 종래의 액정 표시장치에서는 전자기적 간섭(EMI; Electromagnetic Interference) 노이즈가 발생하는 문제점이 있다. 다시 말하여, 액정 표시장치가 대형화되면서 데이터 드라이버의 출력 채널 및 로드가 증가하고, 이에 따라 데이터 드라이버의 피크 전류가 더욱 증가하여 도 2에 도시된 바와 같이 브로드 밴드(BB; Broad Band) 형태의 EMI가 더욱 증가되는 문제가 발생한다. 여기서, 데이터 드라이버의 높은 피크 전류는 소비 전력을 증가시키고, 액정패널에도 영향을 주어 게이트 라인 및 게이트 드라이버를 오동작시키는 원인이 되기도 한다.
본 발명은 데이터 드라이버의 피크 전류를 분산시킴으로써 EMI 노이즈 및 소비 전력을 감소시켜 액정 표시장치를 안정적으로 구동하면서도 데이터 신호들의 평균 충전 시간을 매 프레임 단위로 동일하게 유지하여 화질을 향상시킬 수 있도록 한 액정 표시장치의 구동장치와 그 구동방법을 제공하는데 그 목적이 있다.
상기와 같은 목적을 달성하기 위한 본 발명에 따른 액정 표시장치의 구동장치는 액정패널의 데이터 라인을 구동하는 다수의 데이터 집적회로를 포함하는 적어도 하나의 데이터 드라이버; 기준 SOE 신호를 포함한 다수의 제어신호를 생성하여 상기 각 데이터 드라이버를 제어하는 타이밍 컨트롤러; 상기 다수의 제어신호들 중 GSP 또는 POL 신호에 따라 상기 기준 SOE 신호를 순방향 또는 역방향의 신호라인으로 출력하는 스위칭 회로부; 및 상기 순방향 또는 역방향의 신호라인을 통해 입력되는 상기 기준 SOE 신호를 라이징 및 폴링 타임의 지연시간이 서로 다른 다수의 서브 SOE 신호로 분리하여 상기 각 데이터 집적회로에 각각 공급하는 적어도 하나의 SOE 지연부를 구비한 것을 특징으로 한다.
상기 각 SOE 지연부는 상기 순방향 및 역방향의 신호라인에 직렬로 접속되어 상기 기준 SOE 신호를 라이징 및 폴링 타임의 지연시간이 서로 다른 다수의 서브 SOE 신호로 분리하여 출력하는 다수의 RC 지연회로를 더 구비한 것을 특징으로 한다.
상기 각 SOE 지연부는 상기 각 서브 SOE 신호의 지연시간을 상기 기준 SOE 신호가 경유하는 상기 RC 지연회로의 수에 비례하도록 증가시킴과 아울러, 상기 경유하는 RC 지연회로의 RC 시정수 합에 의해 결정하는 것을 특징으로 한다.
상기 스위칭 회로부는 상기 GSP 또는 POL 신호에 따라 하이 또는 로우 레벨의 선택신호를 출력하는 신호 분주회로, 및 상기 하이 또는 로우 레벨의 선택신호에 따라 상기 기준 SOE 신호를 상기 순방향 또는 역방향 신호라인에 순차적으로 공급하는 스위칭 회로를 더 구비한 것을 특징으로 한다.
상기 신호 분주회로는 상기 GSP가 공급되면 적어도 한 프래임 단위로 하이 레벨의 선택신호 또는 로우 레벨의 선택신호를 상기 스위칭 회로에 교번적으로 순차 공급하고, 상기 POL 신호가 공급되면 적어도 한 수평기간 단위로 하이 레벨의 선택신호 또는 로우 레벨의 선택신호를 상기 스위칭 회로에 교번적으로 순차 공급하는 것을 특징으로 한다. 여기서, 상기 스위칭 회로부는 상기 타이밍 컨트롤러에 내장된 것을 특징으로 한다.
또한, 상기와 같은 목적을 달성하기 위한 본 발명에 따른 액정 표시장치의 구동방법은 기준 SOE 신호를 포함한 다수의 제어신호를 생성하는 단계; 상기 다수의 제어신호들 중 GSP 또는 POL 신호에 따라 상기 기준 SOE 신호를 순방향 또는 역방향 신호라인으로 출력하는 단계; 및 상기 순방향 또는 역방향 신호라인으로 입력되는 상기 기준 SOE 신호를 지연시켜서 라이징 및 폴링 타임의 지연 시간이 서로 다른 다수의 서브 SOE 신호를 생성하는 단계를 포함하는 것을 특징으로 한다.
상기 기준 SOE 신호의 출력 단계는 상기 GSP 또는 POL 신호에 따라 하이 또 는 로우 레벨의 선택신호를 출력하는 단계, 및 상기 하이 또는 로우 레벨의 선택신호에 따라 상기 기준 SOE 신호를 상기 순방향 또는 역방향 신호라인에 순차적으로 출력하는 단계를 더 포함한 것을 특징으로 한다.
상기 선택신호의 출력 단계는 상기 GSP가 공급되면 적어도 한 프래임 단위로 하이 레벨의 선택신호 또는 로우 레벨의 선택신호를 교번적으로 순차 출력하고, 상기 POL 신호가 공급되면 적어도 한 수평기간 단위로 하이 레벨의 선택신호 또는 로우 레벨의 선택신호를 교번적으로 순차 출력하는 것을 특징으로 한다.
상기 서브 SOE 신호 생성단계는 상기 순방향 및 역방향의 신호라인에 직렬로 접속된 다수의 RC 지연회로를 이용하여 상기 기준 SOE 신호를 라이징 및 폴링 타임의 지연시간이 서로 다른 다수의 서브 SOE 신호로 분리하여 출력하는 것을 특징으로 한다.
상기 서브 SOE 신호 생성단계는 상기 각 서브 SOE 신호의 지연시간을 상기 기준 SOE 신호가 경유하는 상기 각 RC 지연회로의 수에 비례하도록 증가시킴과 아울러, 상기 경유하는 RC 지연회로의 RC 시정수 합에 의해 결정하는 것을 특징으로 한다.
본 발명에 따른 액정 표시장치의 구동장치와 그 구동방법은 다음과 같은 효과가 있다.
첫째, 직렬 또는 병렬 지연 회로를 이용한 SOE 신호의 지연으로 데이터 신호의 출력 타이밍을 분산시킴으로써 데이터 드라이버의 피크 전류가 분산되면서 감소 되게 한다. 이에 따라, 데이터 드라이버의 피크 전류로 인한 EMI와 소비 전력을 감소시킬 수 있고, 게이트 라인 및 게이트 드라이버의 오동작을 방지할 수 있다.
둘째, 본 발명에 따른 액정 표시장치는 각 데이터 라인들에 출력되는 데이터 신호의 평균 충전 시간이 모두 동일하게 출력되도록 함으로써 데이터 충전 시간 편차 문제를 해결하여 화질을 향상시킬 수 있다.
상기와 같은 특징을 갖는 본 발명의 실시 예에 따른 액정 표시장치의 구동장치와 그 구동방법을 첨부된 도면을 참조하여 보다 상세히 설명하면 다음과 같다.
도 3은 본 발명의 제 1 실시 예에 따른 액정 표시장치의 구동장치를 개략적으로 도시한 블록도이고, 도 4는 도 3에 도시된 타이밍 컨트롤러 및 데이터 드라이버의 입출력 파형도이다.
도 3에 도시된 액정 표시장치의 구동장치는 SOE 신호를 포함한 제어신호들과 영상 데이터를 공급하는 타이밍 컨트롤러(2), 타이밍 컨트롤러(2)의 제어로 액정패널의 데이터 라인들(DL)을 구동하는 다수의 데이터 집적회로(Integrated Circuit, D-IC1 내지 D-ICn)를 포함하는 데이터 드라이버(4), 및 타이밍 컨트롤러(2)로부터의 SOE 신호를 서로 다른 지연시간으로 지연시켜서 데이터 집적회로(D-IC1 내지 D-ICn) 각각에 공급하는 SOE 지연부(6)를 구비한다. 도 4는 도 3에 도시된 데이터 드라이버(4)의 출력전압(Vout) 및 출력전류(Iout), 타이밍 컨트롤러(2)에서 출력된 SOE 신호, 데이터 집적회로(D-IC1 내지 D-ICn) 각각에 서로 다른 지연시간으로 공급되는 SOE1 내지 SOEn을 나타낸다.
타이밍 컨트롤러(2)는 외부로부터의 영상 데이터를 정렬하여 데이터 드라이버(4)로 공급한다. 또한, 타이밍 컨트롤러(2)는 외부로부터의 동기 신호, 예를 들면 데이터의 유효 구간을 알리는 데이터 인에이블 신호(DE; Data Enable), 데이터의 전송 주파수를 결정하는 도트 클럭을 이용하여 데이터 드라이버(4)를 제어하는 다수의 데이터 제어신호(DCS)를 생성하여 공급한다. 이때, 외부로부터의 수평 동기신호(Hsync)와 수직 동기신호(Vsync)를 더 이용하기도 한다. 다수의 데이터 제어신호(DCS)는 데이터 드라이버(4)의 데이터 출력기간을 제어하는 SOE 신호, 데이터 샘플링의 시작을 지시하는 소스 스타트 펄스(SSP; Source Start Pulse), 데이터의 샘플링 타이밍을 제어하는 소스 쉬프트 클럭(SSC; Source Shift Clock), 데이터의 전압 극성을 제어하는 극성 제어신호(POL) 등을 포함한다.
데이터 드라이버(4)의 데이터 집적회로(D-IC1 내지 D-ICn)는 한 수평기간에서 타이밍 컨트롤러(2)로부터의 SSP를 SSC에 따라 쉬프트시키면서 순차적인 샘플링 신호를 생성하고, 생성된 샘플링 신호에 응답하여 타이밍 컨트롤러(2)로부터의 데이터를 순차적으로 래치한다. 각각의 데이터 집적회로(D-IC1~D-ICn)는 한 수평기간에서 순차적으로 래치된 한 수평 라인분의 데이터를 다음 수평기간의 SOE 신호의 라이징 타임에서 병렬 래치하여 아날로그 데이터 신호로 변환하고, SOE 신호의 폴링 타임에서 아날로그 데이터 신호를 액정 패널의 데이터 라인들(DL)로 출력한다. 이때, 본 발명은 데이터 드라이버(4)의 데이터 출력으로 인한 출력 전류의 피크치를 감소시키기 위하여, 데이터 라인들(DL)을 다수의 데이터 블록으로 분할하고, 각각의 데이터 블록별로 데이터의 출력 타이밍이 서로 시간차를 갖게 함으로써 데이 터 출력을 분산시키고 출력 전류의 피크치를 분산시킨다.
예를 들면, 본 발명은 데이터 라인들(DL)을 분할 구동하는 데이터 집적회로(D-IC1 내지 D-ICn) 각각에 공급되는 SOE1 내지 SOEn 신호의 폴링 타임(라이징 타임), 즉 지연시간을 도 4에 도시된 바와 같이 서로 다르게 설정한다. 이에 따라, 각 데이터 집적회로(D-IC1 내지 D-ICn)에서 출력되는 데이터 전압(Vout_1 내지 Vout_n)의 출력 타이밍이 분산되므로 데이터 드라이버(3)의 피크 전류가 분산되면서 감소한다.
이를 위하여,본 발명의 SOE 지연부(6)는 타이밍 컨트롤러(2)로부터 SOE 신호가 공급되는 SOE 신호라인에 직렬 접속되어 SOE 신호를 지연시간이 서로 다른 다수의 SOE1 내지 SOEn으로 분리하여 공급하는 다수의 지연회로(D1 내지 Dn)을 구비한다. 예를 들면, 지연회로(D1 내지 Dn) 각각은 RC 회로를 이용한다. 여기서, 직렬 접속된 지연회로(D1 내지 Dn)의 시정수(R1C1 내지 RnCn) 각각은 동일하게 설정되거나, 서로 다르게 설정될 수 있다. 지연회로(D1 내지 Dn)의 시정수(R1C1 내지 RnCn)가 서로 다르게 설정되는 경우 지연회로(D1 내지 Dn)의 R 및 C 성분이 서로 다르게 설정되고, R 및 C 중 어느 하나의 성분은 동일하고 나머지 하나의 성분이 서로 다르게 설정될 수도 있다. 지연회로(D1 내지 Dn)가 직렬 접속되어 있으므로, 데이터 집적회로(D-IC1 내지 D-ICn)에 각각 공급되는 SOE1 내지 SOEn 신호의 지연 시간은 SOE 신호가 경유하는 지연회로(D1 내지 Dn)의 수에 비례하여 증가된다. 다시 말하여, SOE1 내지 SOEn 신호의 지연 시간은 SOE 신호가 경유하는 지연회로(D1 내지 Dn)들의 시정수 합에 의해 결정된다.
구체적으로, 타이밍 컨트롤러(2)로부터의 SOE 신호 전송거리가 가장 작은 제 1 지연회로(D1)에 의해 제 1 데이터 집적회로(D-IC1)로 공급되는 SOE1 신호의 지연시간은 제 1 지연회로(D1)의 제 1 시정수(R1C1)로 결정되므로 도 4와 같이 가장 작다. 그 다음, 제 1 및 제 2 지연회로(D1,D2)를 경유하여 제 2 데이터 집적회로(D-IC2)로 공급되는 SOE2 신호의 지연시간은 제 1 및 제 2 지연회로(D1,D2)의 제 1 및 제 2 시정수 합인 R1C1+R2C2로 결정되므로 도 4와 같이 SOE1의 지연시간보다 크다. 그리고, 타이밍 컨트롤러(2)로부터 SOE 신호의 전송거리가 가장 먼 제 n 지연회로(Dn)에서 제 n 데이터 집적회로(D-ICn)로 공급되는 SOEn의 지연시간은 제 1 내지 제 n 지연회로(D1 내지 Dn)의 제 1 내지 제 n 시정수 합인 R1C1+R2C2+...+RnCn으로 결정되므로 도 4와 같이 가장 크다.
이 결과, 지연시간이 서로 다른 SOE1 내지 SOEn 각각의 폴링 타임에 응답하여 데이터 집적회로(D-IC1 내지 D-ICn)의 데이터 전압(Vout_1 내지 Vout_n)의 출력 타이밍이 도 4와 같이 서로 달라지면서 분산되고, 이 결과 출력 전류(Iout)의 피크치가 분산되면서 감소된다.
이와 같은 본 발명의 SOE 지연부(6)는 타이밍 컨트롤러(2)와 데이터 드라이버(4)를 중계하는 인쇄 회로기판(PCB; Printed Circuit Board)(미도시)에 실장되거나, 데이터 집적회로(D-IC1 내지 D-ICn)에 내장될 수 있다. 또한, SOE 지연부(6)는 데이터 집적회로(D-IC1 내지 D-ICn)가 각각 실장되는 회로필름(미도시)에 내장될 수도 있다. 한편, SOE 지연부(6)의 저항(R1 내지 Rn)과 커패시터(C1 내지Cn)가 각각 분리되어 저항(R1 내지 Rn)은 PCB에 실장되고, 커패시터(C1 내지 Cn)는 데이 터 집적회로(D-IC1 내지 D-ICn) 각각에 내장될 수 있다.
이상 상술한 바와 같이, 본 발명의 제 1 실시예에 따른 약정 표시장치의 구동장치는 출력전류(Iout)의 피크치로 인한 EMI 노이즈와 소비전력을 감소시키고 액정패널의 오동작을 방지할 수 있다.
하지만, 본 발명의 제 1 실시 예에 따른 액정 표시장치의 구동장치는 데이터 집적회로(D-IC1 내지 D-ICn)에서 출력되는 데이터 전압(Vout_1 내지 Vout_n)의 출력 시간차로 인한 데이터 충전 시간 편차가 나타나는 문제가 발생한다. 물론, 데이터 충전 시간 편차를 줄이기 위해서는 데이터 라인들(DL)의 데이터 충전 시간을 최대한 확보할 수 있는 범위, 예를 들면 0 보다 크고 500ns 보다 작은 범위 내에서 결정되는 것이 바람직하다. 하지만, 액정 표시장치가 갈수록 대형화 되어가는 추세에 있어서 상기와 같은 문제를 극복하기가 어렵다. 즉. 액정 표시장치의 대형화에 따라 데이터 집적회로(D-IC1 내지 D-ICn)의 구성 수가 갈수록 증가하고, 타이밍 컨트롤러(2)에서 가장 멀리 위치하는 제 n 데이터 집적회로(D-ICn)의 SOE 신호 지연시간이 길어진다. 따라서, 데이터 충전시간이 대형화되어 갈수록 감소하고, 제 1 내지 제 n 데이터 집적회로(D-IC1 내지 D-ICn)에 따라 데이터 충전 시간 편차가 더 크게 발생하게 된다.
도 5는 본 발명의 제 2 실시 예에 따른 액정 표시장치의 구동장치를 개략적으로 도시한 블록도이다.
도 5에 도시된 액정 표시장치의 구동장치는 SOE 신호를 포함한 제어신호들과 영상 데이터를 공급하는 타이밍 컨트롤러(2), 타이밍 컨트롤러(2)의 제어로 액정패 널의 데이터 라인들(DL)을 구동하는 다수의 데이터 집적회로(D-IC1 내지 D-ICn)를 포함하는 데이터 드라이버(14), 입력되는 SOE 신호를 서로 다른 지연시간으로 지연시켜서 데이터 집적회로(D-IC1 내지 D-ICn) 각각에 공급하는 SOE 지연부(16), 및 타이밍 컨트롤러(2)의 제어신호들 중 게이트 스타트 펄스(GSP; Gate Start Pulse) 또는 POL 신호에 따라 SOE 신호를 SOE 지연부(16)에 순방향 또는 역방향으로 공급하는 스위칭 회로부(12)를 구비한다.
타이밍 컨트롤러(2)로부터의 SOE 신호라인은 스위칭 회로부(12)를 거쳐 SOE 지연부(16)에 순방향으로 연결된 제 1 신호라인(SOE_L)과 역방향으로 연결된 제 2 신호라인(SOE_R)으로 구분된다.
도 5에 도시된 액정 표시장치의 구동장치는 도 3에 도시된 액정 표시장치의 구동장치와 대비하여 타이밍 컨트롤러(2)의 스위칭 회로부(12)와 제 1 및 제 2 신호라인(SOE_L,SOE_R)을 제외하고는 동일한 구성요소들을 구비하므로 중복된 구성요소들에 대한 설명은 생략하기로 한다. 도 5에서는 스위칭 회로부(12)가 타이밍 컨트롤러(2)에 내장된 것을 나타내었지만, 스위칭 회로부(12)는 타이밍 컨트롤러(2)의 외부에 따로 형성될 수도 있다.
스위칭 회로부(12)는 도 6에 도시된 바와 같이, 타이밍 컨트롤러(2)로부터 입력되는 GSP 또는 POL 신호에 따라 하이 또는 로우 레벨의 선택신호를 출력하는 신호 분주회로(DB) 및 신호 분주회로(DB)로부터의 선택신호에 따라 입력되는 SOE 신호를 제 1 신호라인(SOE_L) 또는 제 2 신호라인(SOE_R)으로 출력하는 스위칭 회로(SB)를 구비한다.
신호 분주회로(DB)는 적어도 하나의 D-플립플롭(DF/F)이 직렬로 연결된 구조이다. 이와 같이, D-플립플롭(DF/F) 두개가 직렬로 연결된 경우 4 분주 회로가 된다. 따라서, 신호 분주회로(DB)에 GSP가 입력되는 경우 2 분주 즉, 2 프래임 기간 동안 하이 레벨의 선택신호를 출력하고, 다시 2 분주 즉, 2 프래임 기간 동안 로우 레벨의 선택신호를 반복해서 출력할 수 있다. 만일, D-플립플롭(DF/F)이 세개가 직렬로 연결된 경우는 6 분주 회로로써 3 프래임 기간 동안 하이 레벨의 선택신호를 출력한 후, 3 프래임 기간 동안 로우 레벨의 선택신호를 출력할 수도 있다.
또한, 신호 분주회로(DB)에 POL 신호가 입력되는 경우 2 수평 기간 즉, 2 수평 라인 단위로 하이 레벨의 선택신호를 출력하고, 다시 2 수평 기간 동안 로우 레벨의 선택신호를 출력하게 된다. 만일, D-플립플롭(DF/F)이 세개가 직렬로 연결된 경우는 6 분주 회로로써 3 수평 기간 동안 하이 레벨의 선택신호를 출력한 후, 3 수평 기간 동안 로우 레벨의 선택신호를 출력할 수도 있다. 이하에서는 4 분주 회로(DB)를 이용하고 4 분주 회로(DB)에 GSP 가 입력되는 경우만을 설명하기로 한다.
스위칭 회로(SB)는 적어도 하나의 멀티 플렉서(MUX; Multiplexer)로 구성될 수 있다. 또한, 스위칭 회로(SB)은 적어도 하나의 MUX 외에도 다수의 NMOS 및 PMOS 트랜지스터로 구성될 수 있으며, 다수의 논리 게이트로 구성될 수도 있다. 이러한, 스위칭 회로(SB)는 신호 분주회로(DB)로부터 하이 레벨의 선택신호가 입력되면 SOE 신호를 제 1 신호라인(SOE_L)으로 출력하고, 로우 레벨의 선택신호가 입력되면 SOE 신호를 제 2 신호라인(SOE_R) 출력한다.
이에 따라, 본 발명의 제 2 실시 예에 따른 SOE 신호의 지연기간은 SOE 신호 가 순방향 즉, 제 1 신호라인(SOE_L)으로 공급되는 경우, 제 1 데이터 집적회로(D-IC1)로 공급되는 SOE1 신호의 지연시간이 가장 짧고, 제 n 데이터 집적회로(D-ICn)에 공급되는 SOEn 신호의 지연시간이 가장 길다. 다시 말하여, SOE 신호가 제 1 신호라인(SOE_L)으로 공급되면 SOE1 신호의 지연시간은 제 1 지연회로(D1)의 제 1 시정수(R1C1)로 결정되므로 가장 작다. 그 다음, SOE2 신호의 지연시간은 제 1 및 제 2 지연회로(D1,D2)의 제 1 및 제 2 시정수 합인 R1C1+R2C2로 결정되므로 SOE1의 지연시간보다 크다. 그리고, 스위칭 회로부(12)로부터 SOE 신호의 전송거리가 가장 먼 제 n 지연회로(Dn)의 SOEn 신호 지연시간은 제 1 내지 제 n 지연회로(D1 내지 Dn)의 제 1 내지 제 n 시정수 합인 R1C1+R2C2+...+RnCn으로 결정되므로 가장 크다.
하지만, SOE 신호가 역방향 즉, 제 2 신호라인(SOE_R)으로 공급되는 경우, 제 n 데이터 집적회로(D-ICn)로 공급되는 SOEn 신호의 지연시간이 가장 짧고, 제 1 데이터 집적회로(D-IC1)에 공급되는 SOE1 신호의 지연시간이 가장 길다. 다시 말하여, SOE 신호가 제 2 신호라인(SOE_R)으로 공급되면 SOEn 신호의 지연시간은 제 n 지연회로(Dn)의 제 n 시정수(RnCn)로 결정되므로 가장 작다. 그 다음, SOEn-1 신호의 지연시간은 제 n 및 제 n-1 지연회로(Dn,Dn-1)의 제 n 및 제 n-1 시정수 합인 RnCn+Rn-1Cn-1로 결정되므로 SOEn의 지연시간보다 크다. 그리고, 스위칭 회로부(12)로부터 SOE 신호의 전송거리가 가장 먼 제 1 지연회로(D1)의 SOE1 신호 지연시간은 제 n 내지 제 1 지연회로(Dn 내지 D1)의 제 n 내지 제 1 시정수 합인 RnCn+Rn-1Cn-1+...+R1C1으로 결정되므로 가장 크다.
이와 같은 구성 및 구동방법으로 인하여 제 1 내지 제 n 지연회로(D1 내지 Dn)는 프래임 단위 또는 수평기간 단위로 반복되도록 SOE 신호의 지연시간을 다르게 출력하여 데이터 집적회로(D-IC1 내지 D-ICn) 각각에 공급한다. 이때, 데이터 집적회로(D-IC1 내지 D-ICn) 각각에 공급되는 SOE1 내지 SOEn 신호의 평균 지연시간은 모두 동일하기 때문에 데이터 집적회로(D-IC1 내지 D-ICn)를 통해 각 데이터 라인들에 출력되는 데이터 신호의 평균 데이터 충전 시간은 모두 동일하게 된다.
도 7은 본 발명의 제 3 실시 예에 따른 액정 표시장치의 구동장치를 개략적으로 도시한 블록도이다. 그리고, 도 8은 도 7에 도시된 타이밍 컨트롤러와 데이터 드라이브를 나타낸 블록도이다.
도 7 및 도 8과 같이, 대화면의 액정 표시장치를 구성하는 경우, 다수의 게이트 및 데이터 라인을 구비하여 형성된 액정패널(22), 다수의 데이터 라인을 구동하는 다수의 데이터 집적회로(D-IC1 내지 D-IC4)를 포함하는 제 1 데이터 드라이버(32), 다수의 데이터 집적회로(D-IC1 내지 D-IC4)를 포함하는 제 2 데이터 드라이버(34), 다수의 게이트 라인을 구동하는 다수의 게이트 집적회로(G-IC)를 포함하는 게이트 드라이버, 및 SOE 신호를 포함한 다수의 제어신호를 생성하여 게이트 집적회로(G-IC)와 제 1 및 제 2 데이터 드라이버(32,34)를 제어하는 타이밍 컨트롤러(28)를 구비한다.
또한, 제 1 데이터 PCB(D_PCB1)에 형성되어 타이밍 컨트롤러(28)로부터 출력된 SOE 신호를 지연시간이 서로 다른 다수의 SOE1 내지 SOE4 신호로 분리하여 다수의 데이터 집적회로(D-IC1 내지 D-IC4)에 각각 공급하는 제 1 SOE 지연부(42), 제 2 데이터 PCB(D_PCB2)에 형성되어 타이밍 컨트롤러(28)로부터 출력된 SOE 신호를 지연시간이 서로 다른 다수의 SOE5 내지 SOE8 신호로 분리하여 다수의 데이터 집적회로(D-IC5 내지 D-IC8)로 각각 공급하는 제 2 SOE 지연부(44) 및 타이밍 컨트롤러(28)의 제어신호들 중 GSP 또는 POL 신호에 따라 SOE 신호를 제 1 SOE 지연부 및 제 2 SOE 지연부(42,44)에 순방향 또는 역방향으로 공급하는 스위칭 회로부(12)를 더 구비한다.
타이밍 컨트롤러(28)로부터의 SOE 신호라인은 스위칭 회로부(12)를 거쳐 SOE 지연부(16)에 순방향으로 연결된 제 1 신호라인(SOE_L)과 역방향으로 연결된 제 2 신호라인(SOE_R)으로 구분된다.
다수의 데이터 집적회로(D-IC1 내지 D-IC8)는 다수의 데이터 회로필름(24)에 실장되며 다수의 게이트 집적회로(G-IC)는 다수의 게이트 회로필름(26)에 실장된다. 그리고, 다수의 데이터 집적회로(D-IC1 내지 D-IC8)는 데이터 회로필름(24)과 제 1 또는 제 2 데이터 PCB(D_PCB1,D_PCB2)를 경유하여 타이밍 컨트롤러(12)와 접속된다. 여기서, 타이밍 컨트롤러(28)는 메인 PCB(M_PCB)에 별도로 구성될 수도 있다.
타이밍 컨트롤러(28)는 외부로부터 입력된 데이터를 정렬하고 제 1 데이터 드라이버(32)로 공급될 제1 데이터와 제 2 데이터 드라이버(34)로 공급될 제 2 데이터로 분리하여 출력한다. 또한, 타이밍 컨트롤러(28)는 SOE 신호를 제외한 제 1 및 제 2 데이터 제어신호를 제 1 및 제 2 데이터 드라이버(32,34)로 분리하여 공급한다. 제 1 데이터 제어 신호는 제 2 데이터 제어 신호와 동일하다.
제 1 데이터 PCB(D_PCB1)는 타이밍 컨트롤러(28)로부터 출력된 제 1 데이터와 제 1 데이터 제어신호를 제 1 데이터 드라이버(32)로 공급하고, 제 2 데이터 PCB(D_PCB2)는 타이밍 컨트롤러(28)로부터 출력된 제 2 데이터와 제 2 데이터 제어신호를 제 2 데이터 드라이버(34)로 공급한다.
제 1 SOE 지연부(42)는 제 1 데이터 PCB(D_PCB1) 상에 실장되어 제 1 신호 라인(SOE_L)과 직렬접속된 다수의 지연회로(D1 내지 D14)를 구비하고, 제 2 SOE 지연부(44)는 제 2 데이터 PCB(D_PCB1) 상에 실장되어 제 2 신호라인(SOE_R)과 직렬 접속된 RC회로를 이용한 다수의 지연회로(D15 내지 D18)을 구비한다.
도 8에 도시된 액정 표시장치의 구동장치는 도 5 및 도 6에 도시된 액정 표시장치의 구동장치와 대비하여 제 1 데이터 드라이버(32), 제 2 데이터 드라이버(34), 그리고 제 1 및 제 2 데이터 PCB(D_PCB1,D_PCB2)를 경유하도록 형성된 제 1 및 제 2 신호라인(SOE_L,SOE_R)의 구성을 제외하고는 동일한 구성요소들을 구비하므로 중복된 구성요소들에 대한 설명은 생략하기로 한다. 또한, 도 8에서는 스위칭 회로부(12)가 타이밍 컨트롤러(28)에 내장된 것을 나타내었지만, 스위칭 회로부(12)는 타이밍 컨트롤러(28)의 외부에 따로 형성될 수도 있다. 아울러, 도 7 및도 8에서는 타이밍 컨트롤러(28)와 제 1 및 제 2 데이터 드라이버(32, 34) 사이에 접속된 제 1 및 제 2 신호 라인(SOE_L,SOE_R)만 도시하고 다른 신호 라인들은 생략한다.
제 1 SOE 지연부(42)의 지연회로들(D11 내지 D14) 각각은 다수의 데이터 집적회로(D-IC1 내지 D-IC4) 각각에 내장되거나, 저항(R11~R14)과 커패시터(C11~C14) 가 분리되어서 저항(R11~R14)은 제 1 데이터 PCB(D_PCB1)에 실장되고, 커패시터(C11~C14)는 다수의 데이터 집적회로(D-IC1 내지 D-IC4) 각각에 내장될 수 있다.
제 2 SOE 지연부(44)의 지연회로들(D15 내지 D18) 각각도 다수의 데이터 IC(D-IC5 내지 D-IC8) 각각에 내장되거나, 저항(R15 내지 R18)과 커패시터(C15 내지 C18)가 분리되어서 저항(R15 내지 R18)은 제 2 데이터 PCB(D_PCB2)에 실장되고, 커패시터(C15 내지 C18)는 다수의 데이터 집적회로(D-IC5 내지 D-IC8) 각각에 내장될 수 있다.
제 1 SOE 지연부(42)의 지연회로(D11 내지 D14) 각각의 시정수(R11C11 내지R14C14)는 동일하게 설정되거나, 서로 다르게 설정된다. 그리고, 제 2 SOE 지연부(44)의 지연회로(D15 내지 D18) 각각의 시정수(R15C15 내지 R18C18)도 동일하게 설정되거나, 서로 다르게 설정된다. 또한, 제 1 SOE 지연부(42)의 지연회로(D11 내지 D14) 각각의 시정수(R11C11 내지 R14C14)는, 제 2 SOE 지연부(44)의 지연회로(D15 내지 D18) 각각의 시정수(R15C15 내지 R18C18)와 서로 대칭되게 설정되거나, 비대칭되게 설정될 수 있다.
이에 따라, 제 1 데이터 드라이버(32)의 데이터 집적회로(D-IC1 내지 D-IC4)은 SOE4 내지 SOE1 신호 각각의 폴링 타임에 응답하여 서로 다른 출력 타이밍에서 데이터를 출력한다. 그리고, 제 2 데이터 드라이버(34)의 데이터 집적회로(D-IC5 내지 D-IC8)도 SOE5 내지 SOE8 신호 각각의 폴링 타임에 응답하여 서로 다른 출력 타이밍에서 데이터를 출력한다. 제 1 데이터 드라이버(32)의 데이터 집적회로(D-IC1 내지 D-IC4)의 데이터 출력 타이밍은, 제 2 데이터 드라이버(34)의 데이터 IC 들(D-IC5 내지 D-IC7)의 출력 타이밍과 서로 대칭되거나, 비대칭되면서 서로 교번적인 순서를 갖거나, 순차적인 순서를 갖을 수 있다. 이 결과, 제 1 및 제 2 데이터 드라이버(32,34) 각각에서 데이터 출력 타이밍이 분산되므로 출력 전류의 피크치가 분산되면서 감소된다. 따라서, 본 발명은 출력 전류(Iout)의 피크치로 인한 EMI 노이즈와 소비전력을 감소시키고 액정패널의 오동작을 방지할 수 있다.
다만, 각 지연회로(D1 내지 D10)로부터의 SOE 신호의 지연시간은 표 1에 도시된 바와 같이 설정될 수 있다.
Figure 112007064068869-pat00001
이와 같이, 각 지연회로(D1 내지 D10)는 스위칭 회로부(12)에 입력되는 GSP 또는 POL 신호에 따라 매 프래임 단위 또는 수평 기간 단위로 다르게 지연시키면서도 각 데이터 집적회로(D-IC1 내지 D-IC10)를 통한 평균 데이터 충전 시간은 모두 동일하게 유지하도록 한다.
이상 상술한 바와 같이, 본 발명은 데이터 집적회로(D-IC1 내지 D-IC10)의 데이터 신호 출력시 피크 전류를 감소시키기 위하여, 데이터 라인들(DL)을 다수의 블록으로 분할하고 각 데이터 블록으로 출력되는 데이터 신호의 출력 타이밍이 시간차를 갖도록 지연하여 데이터 출력을 분산시킨다. 데이터 출력의 분산으로 데이터 집적회로(D-IC1 내지 D-IC10)의 피크 전류가 분산되면서 감소한다.
이와 아울러, 본 발명에 따른 각각의 데이터 집적회로(D-IC1 내지 D-IC10)는 각 데이터 라인들에 출력되는 데이터 신호의 평균 충전 시간을 모두 동일하게 출력함으로써 데이터 충전 시간 편차 문제를 해결하여 화질을 향상시킬 수 있다.
이상 설명한 내용을 통해 당업자라면 본 발명의 기술사상을 일탈하지 아니하는 범위에서 다양한 변경 및 수정이 가능함을 알 수 있을 것이다. 따라서, 본 발명의 기술적 범위는 명세서의 상세한 설명에 기재된 내용으로 한정되는 것이 아니라 특허 청구의 범위에 의해 정하여 져야만 할 것이다.
도 1의 종래 액정 표시장치의 데이터 구동 파형도.
도 2는 종래 액정 표시장치에서 측정된 EMI 노이즈 파형도.
도 3은 본 발명의 제 1 실시 예에 따른 액정 표시장치의 구동장치를 개략적으로 도시한 블록도.
도 4는 도 3에 도시된 타이밍 컨트롤러 및 데이터 드라이버의 입출력 파형도.
도 5는 본 발명의 제 2 실시 예에 따른 액정 표시장치의 구동장치를 개략적으로 도시한 블록도.
도 6은 도 5에 도시된 스위칭 회로부를 개략적으로 도시한 블록도.
도 7은 본 발명의 제 3 실시 예에 따른 액정 표시장치의 구동장치를 개략적으로 도시한 블록도.
도 8은 도 7에 도시된 타이밍 컨트롤러와 데이터 드라이브를 나타낸 블록도.
<도면의 주요 부분에 대한 부호의 간단한 설명>
2, 28 : 타이밍 컨트롤러 4, 14 : 데이터 드라이버
6, 16 : SOE 지연부 12 : 스위칭 회로부
33 : 제 1 데이터 드라이버 34 : 제 2 데이터 드라이버
42 : 제 1 SOE 지연부 44 : 제 2 SOE 지연부
D1 내지 Dn : 제 1 내지 제 n 지연회로
D-IC1 내지 D-ICn : 제 1 내지 제 n 데이터 집적회로

Claims (11)

  1. 액정패널의 데이터 라인을 구동하는 다수의 데이터 집적회로를 포함하는 적어도 하나의 데이터 드라이버;
    기준 SOE(Source Output Enable) 신호를 포함한 다수의 제어신호를 생성하여 상기 각 데이터 드라이버를 제어하는 타이밍 컨트롤러;
    상기 다수의 제어신호들 중 GSP(Gate Start Pulse) 또는 POL(Polarity) 신호에 따라 상기 기준 SOE 신호를 순방향 또는 역방향의 신호라인으로 출력하는 스위칭 회로부; 및
    상기 순방향 또는 역방향의 신호라인을 통해 입력되는 상기 기준 SOE 신호를 라이징 및 폴링 타임의 지연시간이 서로 다른 다수의 서브 SOE 신호로 분리하여 상기 각 데이터 집적회로에 각각 공급하는 적어도 하나의 SOE 지연부를 구비한 것을 특징으로 하는 액정 표시장치의 구동장치.
  2. 제 1 항에 있어서,
    상기 각 SOE 지연부는
    상기 순방향 또는 역방향의 신호라인에 직렬로 접속되어 상기 기준 SOE 신호를 라이징 및 폴링 타임의 지연시간이 서로 다른 다수의 서브 SOE 신호로 분리하여 출력하는 다수의 RC 지연회로를 더 구비한 것을 특징으로 하는 액정 표시장치의 구동장치.
  3. 제 2 항에 있어서,
    상기 각 SOE 지연부는
    상기 각 서브 SOE 신호의 지연시간을 상기 기준 SOE 신호가 경유하는 상기 RC 지연회로의 수에 비례하도록 증가시킴과 아울러, 상기 경유하는 RC 지연회로의 RC 시정수 합에 의해 결정하는 것을 특징으로 하는 액정 표시장치의 구동장치.
  4. 제 1 항에 있어서,
    상기 스위칭 회로부는
    상기 GSP 또는 POL 신호에 따라 하이 또는 로우 레벨의 선택신호를 출력하는 신호 분주회로, 및
    상기 하이 또는 로우 레벨의 선택신호에 따라 상기 기준 SOE 신호를 상기 순방향 또는 역방향 신호라인에 순차적으로 공급하는 스위칭 회로를 더 구비한 것을 특징으로 하는 액정 표시장치의 구동장치.
  5. 제 4 항에 있어서,
    상기 신호 분주회로는
    상기 GSP가 공급되면 적어도 한 프래임 단위로 하이 레벨의 선택신호 또는 로우 레벨의 선택신호를 상기 스위칭 회로에 교번적으로 순차 공급하고,
    상기 POL 신호가 공급되면 적어도 한 수평기간 단위로 하이 레벨의 선택신호 또는 로우 레벨의 선택신호를 상기 스위칭 회로에 교번적으로 순차 공급하는 것을 특징으로 하는 액정 표시장치의 구동장치.
  6. 제 4 항에 있어서,
    상기 스위칭 회로부는
    상기 타이밍 컨트롤러에 내장된 것을 특징으로 하는 액정 표시장치의 구동장치.
  7. 기준 SOE(Source Output Enable) 신호를 포함한 다수의 제어신호를 생성하는 단계;
    상기 다수의 제어신호들 중 GSP(Gate Start Pulse) 또는 POL(Polarity) 신호에 따라 상기 기준 SOE 신호를 순방향 또는 역방향 신호라인으로 출력하는 단계; 및
    상기 순방향 또는 역방향 신호라인으로 입력되는 상기 기준 SOE 신호를 지연시켜서 라이징 및 폴링 타임의 지연 시간이 서로 다른 다수의 서브 SOE 신호를 생성하는 단계를 포함하는 것을 특징으로 하는 액정 표시장치의 구동방법.
  8. 제 7 항에 있어서,
    상기 기준 SOE 신호의 출력 단계는
    상기 GSP 또는 POL 신호에 따라 하이 또는 로우 레벨의 선택신호를 출력하는 단계, 및
    상기 하이 또는 로우 레벨의 선택신호에 따라 상기 기준 SOE 신호를 상기 순방향 또는 역방향 신호라인에 순차적으로 출력하는 단계를 더 포함한 것을 특징으 로 하는 액정 표시장치의 구동방법.
  9. 제 8 항에 있어서,
    상기 선택신호의 출력 단계는
    상기 GSP가 공급되면 적어도 한 프래임 단위로 하이 레벨의 선택신호 또는 로우 레벨의 선택신호를 교번적으로 순차 출력하고,
    상기 POL 신호가 공급되면 적어도 한 수평기간 단위로 하이 레벨의 선택신호 또는 로우 레벨의 선택신호를 교번적으로 순차 출력하는 것을 특징으로 하는 액정 표시장치의 구동방법.
  10. 제 7 항에 있어서,
    상기 서브 SOE 신호 생성단계는
    상기 순방향 또는 역방향의 신호라인에 직렬로 접속된 다수의 RC 지연회로를 이용하여 상기 기준 SOE 신호를 라이징 및 폴링 타임의 지연시간이 서로 다른 다수의 서브 SOE 신호로 분리하여 출력하는 것을 특징으로 하는 액정 표시장치의 구동방법.
  11. 제 10 항에 있어서,
    상기 서브 SOE 신호 생성단계는
    상기 각 서브 SOE 신호의 지연시간을 상기 기준 SOE 신호가 경유하는 상기 각 RC 지연회로의 수에 비례하도록 증가시킴과 아울러, 상기 경유하는 RC 지연회로의 RC 시정수 합에 의해 결정하는 것을 특징으로 하는 액정 표시장치의 구동방법.
KR1020070089103A 2007-09-03 2007-09-03 액정 표시장치의 구동장치와 그 구동방법 KR100880222B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020070089103A KR100880222B1 (ko) 2007-09-03 2007-09-03 액정 표시장치의 구동장치와 그 구동방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020070089103A KR100880222B1 (ko) 2007-09-03 2007-09-03 액정 표시장치의 구동장치와 그 구동방법

Publications (1)

Publication Number Publication Date
KR100880222B1 true KR100880222B1 (ko) 2009-01-28

Family

ID=40483086

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020070089103A KR100880222B1 (ko) 2007-09-03 2007-09-03 액정 표시장치의 구동장치와 그 구동방법

Country Status (1)

Country Link
KR (1) KR100880222B1 (ko)

Cited By (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20110061123A (ko) * 2009-12-01 2011-06-09 엘지디스플레이 주식회사 액정표시장치 및 그 구동방법
KR20110066507A (ko) * 2009-12-11 2011-06-17 엘지디스플레이 주식회사 액정표시장치
KR20120002011A (ko) * 2010-06-30 2012-01-05 엘지디스플레이 주식회사 액정 표시장치 및 그의 구동방법
KR101726628B1 (ko) 2010-11-04 2017-04-26 엘지디스플레이 주식회사 영상 표시장치의 구동장치와 그 구동방법
KR20170074177A (ko) * 2015-12-18 2017-06-29 삼성디스플레이 주식회사 디스플레이 인터페이스
EP3188171A1 (en) 2015-12-31 2017-07-05 LG Display Co., Ltd. Display device, source drive integrated circuit, timing controller and driving method thereof
KR101788869B1 (ko) * 2010-12-23 2017-10-23 엘지디스플레이 주식회사 액정표시장치
WO2022082909A1 (zh) * 2020-10-21 2022-04-28 Tcl华星光电技术有限公司 显示面板及显示装置
US11341887B2 (en) 2019-12-27 2022-05-24 Lg Display Co., Ltd. Display apparatus

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20000056478A (ko) * 1999-02-22 2000-09-15 윤종용 액정표시장치의 구동 시스템 및 액정 패널 구동 방법
KR20050031166A (ko) * 2003-09-29 2005-04-06 엘지.필립스 엘시디 주식회사 액정표시장치 및 그 구동방법

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20000056478A (ko) * 1999-02-22 2000-09-15 윤종용 액정표시장치의 구동 시스템 및 액정 패널 구동 방법
KR20050031166A (ko) * 2003-09-29 2005-04-06 엘지.필립스 엘시디 주식회사 액정표시장치 및 그 구동방법

Cited By (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20110061123A (ko) * 2009-12-01 2011-06-09 엘지디스플레이 주식회사 액정표시장치 및 그 구동방법
KR101641691B1 (ko) 2009-12-01 2016-07-22 엘지디스플레이 주식회사 액정표시장치 및 그 구동방법
KR20110066507A (ko) * 2009-12-11 2011-06-17 엘지디스플레이 주식회사 액정표시장치
KR101696458B1 (ko) * 2009-12-11 2017-01-16 엘지디스플레이 주식회사 액정표시장치
KR20120002011A (ko) * 2010-06-30 2012-01-05 엘지디스플레이 주식회사 액정 표시장치 및 그의 구동방법
KR101666588B1 (ko) * 2010-06-30 2016-10-17 엘지디스플레이 주식회사 액정 표시장치 및 그의 구동방법
KR101726628B1 (ko) 2010-11-04 2017-04-26 엘지디스플레이 주식회사 영상 표시장치의 구동장치와 그 구동방법
KR101788869B1 (ko) * 2010-12-23 2017-10-23 엘지디스플레이 주식회사 액정표시장치
KR20170074177A (ko) * 2015-12-18 2017-06-29 삼성디스플레이 주식회사 디스플레이 인터페이스
KR102611869B1 (ko) * 2015-12-18 2023-12-11 삼성디스플레이 주식회사 디스플레이 인터페이스
EP3188171A1 (en) 2015-12-31 2017-07-05 LG Display Co., Ltd. Display device, source drive integrated circuit, timing controller and driving method thereof
US10217395B2 (en) 2015-12-31 2019-02-26 Lg Display Co., Ltd. Display device, source drive integrated circuit, timing controller and driving method thereof
US11341887B2 (en) 2019-12-27 2022-05-24 Lg Display Co., Ltd. Display apparatus
US11557242B2 (en) 2019-12-27 2023-01-17 Lg Display Co., Ltd. Display apparatus
WO2022082909A1 (zh) * 2020-10-21 2022-04-28 Tcl华星光电技术有限公司 显示面板及显示装置

Similar Documents

Publication Publication Date Title
KR100880222B1 (ko) 액정 표시장치의 구동장치와 그 구동방법
KR100884998B1 (ko) 액정 표시 장치의 데이터 구동 장치 및 방법
US20140203855A1 (en) Gate line driver capable of controlling slew rate thereof
US10796654B2 (en) Switching circuit, control circuit, display device, gate driving circuit and method
KR100880223B1 (ko) 액정 표시 장치의 데이터 구동 장치 및 방법
US20030160753A1 (en) Display line drivers and method for signal propagation delay compensation
JP2008233869A (ja) 液晶表示装置
US10832627B2 (en) Display apparatus and source driver thereof and operating method
CN101266762A (zh) 液晶显示器
KR20110075924A (ko) 액정 표시 장치
GB2495607A (en) Liquid crystal display device driving circuitry with reduced area PCB
KR102091197B1 (ko) 발광다이오드 어레이 구동장치 및 이를 이용한 액정표시장치
CN1909054A (zh) 液晶显示器以及驱动该液晶显示器的方法
KR102678025B1 (ko) 표시 장치 및 그의 동작 방법
KR100909057B1 (ko) 액정 표시 장치의 데이터 구동 장치 및 방법
WO2010095348A1 (ja) 表示装置及び駆動装置
KR100880221B1 (ko) 액정 표시장치의 구동장치와 그 구동방법
KR101475389B1 (ko) 표시장치와 그 구동방법, 및 그것을 구비한 전자기기
KR20220064032A (ko) 디스플레이 장치, 구동 회로 및 구동 방법
CN106997752B (zh) 用于显示装置的源极驱动器
WO2020258428A1 (zh) 一种显示装置
KR102459705B1 (ko) 액정표시장치
KR20030061552A (ko) 데이터 전송 장치 및 방법
KR20040068866A (ko) 화상표시장치 및 화상표시패널
KR101595463B1 (ko) 액정 표시장치

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20121228

Year of fee payment: 5

FPAY Annual fee payment

Payment date: 20131227

Year of fee payment: 6

FPAY Annual fee payment

Payment date: 20141230

Year of fee payment: 7

FPAY Annual fee payment

Payment date: 20151228

Year of fee payment: 8

FPAY Annual fee payment

Payment date: 20161214

Year of fee payment: 9

FPAY Annual fee payment

Payment date: 20171218

Year of fee payment: 10

FPAY Annual fee payment

Payment date: 20181226

Year of fee payment: 11

FPAY Annual fee payment

Payment date: 20191212

Year of fee payment: 12