CN101266762A - 液晶显示器 - Google Patents
液晶显示器 Download PDFInfo
- Publication number
- CN101266762A CN101266762A CNA2007101606945A CN200710160694A CN101266762A CN 101266762 A CN101266762 A CN 101266762A CN A2007101606945 A CNA2007101606945 A CN A2007101606945A CN 200710160694 A CN200710160694 A CN 200710160694A CN 101266762 A CN101266762 A CN 101266762A
- Authority
- CN
- China
- Prior art keywords
- data
- line
- source pcb
- time schedule
- schedule controller
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3696—Generation of voltages supplied to electrode drivers
-
- H—ELECTRICITY
- H02—GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
- H02M—APPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
- H02M3/00—Conversion of dc power input into dc power output
- H02M3/02—Conversion of dc power input into dc power output without intermediate conversion into ac
- H02M3/04—Conversion of dc power input into dc power output without intermediate conversion into ac by static converters
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K19/00—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
- H03K19/02—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components
- H03K19/173—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components using elementary logic circuits as components
- H03K19/1733—Controllable logic circuits
- H03K19/1737—Controllable logic circuits using multiplexers
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M1/00—Analogue/digital conversion; Digital/analogue conversion
- H03M1/66—Digital/analogue converters
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
- G09G2310/0278—Details of driving circuits arranged to drive both scan and data electrodes
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
- G09G2310/0286—Details of a shift registers arranged for use in a driving circuit
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
- G09G2310/0291—Details of output amplifiers or buffers arranged for use in a driving circuit
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2370/00—Aspects of data communication
- G09G2370/14—Use of low voltage differential signaling [LVDS] for display data communication
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K2201/00—Indexing scheme relating to printed circuits covered by H05K1/00
- H05K2201/09—Shape and layout
- H05K2201/09818—Shape or layout details not covered by a single group of H05K2201/09009 - H05K2201/09809
- H05K2201/09972—Partitioned, e.g. portions of a PCB dedicated to different functions; Boundary lines therefore; Portions of a PCB being processed separately or differently
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K2201/00—Indexing scheme relating to printed circuits covered by H05K1/00
- H05K2201/10—Details of components or other objects attached to or integrated in a printed circuit board
- H05K2201/10613—Details of electrical connections of non-printed components, e.g. special leads
- H05K2201/10621—Components characterised by their electrical contacts
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Theoretical Computer Science (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- General Physics & Mathematics (AREA)
- Power Engineering (AREA)
- Computing Systems (AREA)
- General Engineering & Computer Science (AREA)
- Mathematical Physics (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
Abstract
一种公开的显示器包括具有第一组数据线和第二组数据线、多条与第一和第二组数据线交叉的栅极线、和多个以矩阵排列的画面单元的显示面板。该显示器件还包括连接到第一数据集成电路(IC)以将第一数据电压提供到第一组数据线的第一源极PCB;和连接到第二数据IC以将第二数据电压提供到第二组数据线的第二源极PCB。该显示器件还包括具有配置为将视频数据输出到第一和第二数据IC的一个输出端口,并输出时序控制信号以控制第一和第二数据IC的时序控制器。第一数据IC和第二数据IC配置为基于视频数据和时序控制信号分别产生第一和第二数据电压。
Description
本申请要求于2007年3月16日提交的韩国专利申请号为P2007-26070;于2007年3月28日提交的韩国专利申请号为P2007-0030332、P2007-0030323、P2007-0030333、和P2007-0030454;于2007年5月11日提交的韩国专利申请号为P2007-0046113和P2007-0046126的利益,在此结合其全部内容作为参考。
技术领域
本发明涉及一种液晶显示器件,并且尤其涉及一种简化了控制印刷电路板(PCB)的液晶显示器件。
背景技术
液晶显示(LCD)器件根据视频信号控制液晶单元的透光率从而显示图像。有源矩阵型LCD器件利用形成在每个液晶单元C1c内的薄膜晶体管(TFT)通过转换提供到液晶单元的数据电压来有源地控制数据,如图1所示。从而,利用LCD器件提高图像,如运动图像的显示质量是可能的。在图1中,附图标记Cst表示用于保持液晶单元C1c内充满的数据电压的存储电容。数据电压提供到数据线DL,并且扫描电压提供到栅极线GL。
如图2所示,现有的LCD包括控制PCB 20、源极PCB 22、连接在源极PCB 22和控制PCB 20之间的电缆21、以及多个连接到源极PCB 22和LCD面板25的源极COF(膜上芯片)24。源极COF 24电连接到源极PCB 22和LCD面板25的数据焊盘。源极COF 24上安装有数据集成电路(下文中称之为“IC”)23。LCD器件的控制PCB 20通过线19连接到系统PCB 18。
系统板18包括一个模数转换器、一个定标器、和一个信号插补电路(未示出)。信号插补电路通过接口电路提供的数据以使其适用于LCD面板的分辨率,并通过根据信号插补法改变分辨率来补偿失效的视频数据。
控制PCB 20装配有控制电路和数据传输电路(未示出)。控制PCB 20通过线19将来自于系统板18的数据提供到源极PCB 22的数据IC 23。此外,其产生用于控制数据IC 23的时序控制信号并通过电缆21将其提供到源极PCB 22。源极COF 24内的信号线(未示出)将来自于控制PCB 20的时序控制信号和数字视频数据传输到IC 23。
包括用于制造电视机的部分LCD器件近来已经增大了尺寸。随着LCD器件的LCD面板125的尺寸不断增大,数据线和源极COF 24的数量也随之增加。此外,为了适应更多的数据线和源极COF,源极PCB 22也变得更大并且更加复杂。这样,就使排列源极COF和源极PCB变得更加困难。同样,随着源极PCB变大,也增加了将其连接到LCD面板125的难度,这是因为自动安装器件,如现有的SMT(表面安装技术)设备是基于尺寸相对较小的源极PCB22设计的。因而,利用现有的设备限制了源极PCB 22尺寸的增大。最后,随着LCD器件变大,需要更多的外围设备如存储芯片和IC,并且控制PCB 20上控制电路所需的输出帧的数量增加。因此,增加了控制PCB 20的制造成本。
此外,在图2所示的LCD现有的LCD器件结构内,控制PCB 20和系统板18是在单独工艺中制造的。它们通过电缆19连接在一起,这样就使制造时间更长并且成本更高。还有,上述结构另外的缺点是会使LCD器件变厚。
图3示出了一种配置较大的LCD器件的可能的方法。如图3所示,时序控制器131具有两个输出端口,并且源极PCB分离成两个源极PCB 141A和141B。时序控制器131的每个输出端口连接到两个源极PCB 141A和141B中的其中一个。然而,在这种结构中,时序控制器131和控制PCB 140尺寸都变大了,从而既增加了LCD器件的成本也增加了相同尺寸的LCD面板的LCD器件的整个尺寸。
在图3的结构中,时序控制器131具有两个输出端口。接下来,如图4所示,时序控制器131包括一个左/右数据分配器120、一个两端口延伸部分121和一个数据调制器122。左/右数据分配器120利用帧存储器将以输入频率(f)输入的输入数字视频数据RGB分成左侧数据RGBl和右侧数据RGBr。将从左/右数据分配器120输出的数据RGBl和RGBr以半输入频率(f/2)提供到两端口延伸部分121内。
两端口延伸部分121将以二分之一输入频率(f/2)输入的左/右数据RGBl、RGBr分成奇数像素数据RGBl奇、RGBr奇和偶数象素数据RGBl偶、EGBr偶。然后,两端口延伸部分121将数据RGBl奇、RGBl偶、RGBr奇、RGBr偶以四分之一输入频率(f/4)提供到数据调制器122内。
在利用迷你LVDS法调制数据的情况下,为了以与输入频率(f)相同的频率分别将左侧数据RGBl奇、RGBl偶和右侧数据RGBr奇和RGBr偶分别输出到时序控制器的两个不同的输出端141和142,输出数据调制器122根据四倍速度迷你LVDS时钟增加了来自于两端口延伸部分121的数据RGBl奇、RGBr奇、RGBl偶、RGBr偶的频率。左侧数据RGBl奇、RGBl偶和右侧数据RGBr奇和RGBr偶都包括三对奇数像素数据、三对偶数像素数据和一对迷你时钟。左侧数据RGBl奇、RGBl偶通过时序控制器131的第一输出端161、第一连接线154A和第一FFC(柔性平板电缆)153A被传送到第一源极PCB141A。右侧数据RGBr奇、RGBr偶通过时序控制器131的第二输出端162、第二连接线154B和第二FFC(柔性平板电缆)153B被传送到第二源极PCB141B。因而,时序控制器131的输出引脚的数量需要是利用单个源极PCB的传统结构的两倍,这样就导致了时序控制器131和控制器140的尺寸增大并且成本更高。
发明内容
因而,本发明涉及一种实质解决了由于现有技术的限制和缺点而导致的一个或多个问题的液晶显示器件。
因而,本发明的一个目的是提供一种将一个源极PCB分成多个源极PCB并减少了时序控制器和控制PCB的输出引脚数量的液晶显示器件。在这种情况下,时序控制器具有比源极PCB更少的输出端口,如两个源极PCB具有一个输出端口的器件。
此外,本发明的一个目的是将控制PCB的元件和功能集成到系统板内以减小控制PCB的尺寸和复杂性,并且减少整个制造时间和成本。
本发明其他的优点、目的和特征将在后面的说明书中出现,并其中一部分对于本领域的普通技术人员来说将根据后面的验证变得更加显而易见或可以从本发明的实践中得到。本发明的目的和其他优点可以通过说明书文字部分和其权利要求书以及附图内指出的特定结构实行和得到。
为了实现本发明的上述和其他目的,根据本发明一方面的显示器包括:具有第一组数据线和第二组数据线、多条与第一和第二组数据线交叉的栅极线、和多个以矩阵排列的画面单元的显示面板;连接到第一数据集成电路(IC)以将第一数据电压提供到第一组数据线的第一源极PCB;连接到第二数据IC以将第二数据电压提供到第二组数据线的第二源极PCB;具有将视频数据输出到第一和第二数据IC的单个输出端口,并输出时序控制信号以控制第一和第二数据IC的结构的时序控制器;和将时序控制器的单个输出端口连接到第一和第二源极PCB中的至少一个以将来自于时序控制器的视频数据和时序控制信号传送到第一和第二源极PCB中的至少一个的第一连接电缆。
多个输出引脚配置为将视频数据和时序控制信号输出到第一和第二数据IC。
第一数据IC和第二数据IC配置为基于视频数据和时序控制信号分别产生第一和第二数据电压。
另一方面,根据本发明的液晶显示器包括:具有第一组数据线和第二组数据线、多条与第一和第二组数据线交叉的栅极线、多个矩阵排列的画面单元、和玻璃上的线(LOG)的液晶显示面板;连接到第一数据集成电路(IC)以将第一数据电压提供到第一组数据线的第一源极PCB;连接到第二数据IC以将第二数据电压提供到第二组数据线的第二源极PCB;以及配置为将视频数据和时序控制信号输出到第一源极PCB的时序控制器;其中LOG连接第一和第二源极PCB以将来自于第一源极PCB的视频数据和时序控制信号传送到第二源极PCB;并且其中第一数据IC和第二数据IC配置为基于视频数据和时序控制信号分别产生第一和第二数据电压。
再一方面,根据本发明的液晶显示器包括:具有第一组数据线和第二组数据线、多条与第一和第二组数据线交叉的栅极线、多个排列在矩阵内的画面单元的液晶显示面板;连接到第一数据集成电路(IC)以将第一数据电压提供到第一组数据线的第一源极PCB;连接到第二数据IC以将第二数据电压提供到第二组数据线的第二源极PCB;以及配置为将视频数据输出到第一和第二数据IC并输出时序控制信号以控制第一和第二数据IC的时序控制器;其中时序控制器配置为以第一频率接收输入视频数据并以基本上高于第一频率的第二频率输出视频数据,并且其中第一数据IC和第二数据IC都配置为基于视频数据和时序控制信号分别产生第一和第二数据电压。
应当理解本发明前面的概括描述和后面的详细描述都是示意性和解释性的并且权利要求提供对本发明的进一步的解释。
附图说明
用于提供对本发明的进一步理解并包括在或构成本申请的一部分的附图,说明了本方面的实施例并与说明书一起用于解释本发明的原理。在附图中:
图1是表示现有技术中的LCD器件的液晶单元的电路图;
图2是表示具有一单个源极PCB的现有的LCD器件的示意图;
图3和图4是表示具有现有的两个源极PCB和一个具有两个输出端的时序控制器的结构的示图;
图5和图6是表示根据本发明的LCD器件的方块图;
图7是表示根据本发明第一实施例的LCD器件的连接结构的示意图;
图8是表示形成源极COF内的虚拟线和形成在LCD面板的基板上的LOG线的平面图;
图9是图7内示出的时序控制器31的方块图;
图10和11是图9内示出的从数据调制器35输出的数据的一个例子的波形图;
图12是表示图7内示出的LCD器件内的一个信号传送路径的一个例子的示意图;
图13是表示根据本发明的第一实施例的LCD器件的替换结构的方块图;
图14是例如图7内示出的数据IC 32A或32B的方块图;
图15是,例如图14内示出的数模转换器95的电路图;
图16是例如图7内示出的时序控制器31、第一数据IC 32A、和第二数据IC 32B,以及其连接的典型电路图;
图17是表示根据本发明的第二实施例的LCD器件的连接结构图;
图18是示出了通过图17示出的图形处理电路64执行调制以提高对比度的例子的示图;
图19是图17示出的图形处理电路64内的第一调制器的例子的方块图;
图20是图17示出的图形处理电路64内的第二调制器的例子的方块图;
图21是图20示出的柱状图分析器205使用的灰度级分布图的例子;
图22是表示根据本发明的第三实施例的LCD器件的连接结构图;
图23是表示根据本发明的第四实施例的LCD器件的连接结构图;
图24是示出了形成在源极COF内的虚拟线和形成在LCD面板的基板上的LOG线的平面图;
图25是图23示出的数据IC 32A的方块图;
图26是表示图25示出的伽玛补偿电压发生器98的电路图;
图27是表示根据本发明的第五实施例形成在源极COF内的虚拟线和形成在LCD面板的基板上的LOG线的平面图;
图28是例如图27示出的数据IC 32A的方块图;
图29是表示图28示出的伽玛补偿电压发生器98的电路图;
图30是表示根据本发明的第六实施例的LCD器件的连接结构图;
图31示出了图30示出的LCD器件内的信号传送路径的一个例子;
图32是表示根据本发明的第七实施例的LCD器件的连接结构图;
图33示出了图32示出的LCD器件内的信号传送路径的一个例子;
图34是表示根据本发明的第八实施例的LCD器件的连接结构图;以及
图35示出了图34示出的LCD器件内的信号传送路径的一个例子。
具体实施方式
说明书将用于详细描述本发明的优选实施例,在附图中示出了其实施例。尽可能的,相同的附图标记在全部附图中将表示相同或相似的部件。
图5到16表示根据本发明第一实施例的LCD器件。
如图5所示,根据本发明第一实施例的LCD器件包括LCD面板30、时序控制器31、数据驱动电路32和栅极驱动电路33。在LCD面板30内,液晶层形成在两个玻璃基板之间。LCD面板30包括以m条数据线D1到Dm和n条栅极线G1到Gn的矩阵图形排列的m×n个液晶单元C1c。
除了别的以外,形成在LCD面板30的下玻璃基板上的是数据线D1到Dm、薄膜晶体管(TFT)、连接到TFT的液晶单元C1c的像素电极1、以及存储电容Cst。除了别的以外,同样形成在LCD面板30的下玻璃基板上的还有将在后面描述的在源极COF之间传送时序控制信号和驱动电压信号的多个LOG(玻璃上的线)。
除了别的以外,形成在LCD面板30的上玻璃基板上的是黑色矩阵(未示出)、滤色片(未示出)和公共电极2。公共电极2形成采用垂直电场驱动法,如TN(扭曲向列)模式或VA(垂直取向)模式的器件的上玻璃基板上。可选择的,公共电极2可以与像素电极1一起形成在采用水平电场驱动法,如IPS(共平面开关)模式或FFS(边缘电场开关)模式的器件的下玻璃基板上。具有互相垂直的光轴的偏振器(未示出)分别提供到LCD面板30的上玻璃基板和下玻璃基板上。用于设定液晶分子的预倾角的定向膜(未示出)接下来形成在与液晶层面对的各个偏振器的内表面上。
时序控制器31接收与LCD面板30的分辨率相匹配的时序信号如垂直和水平同步信号Vsync and Hsync、数据使能信号DE,和时钟信号如点时钟(DCLK)信号。例如,时序控制器31可以接收来自于图6所示的图像或图形处理电路64的上述信号。设置在系统板上的图像或图形处理电路64将输入视频数据变为是与LCD面板30兼容的数据。此外,其调制视频数据以控制LCD面板30的响应特性或对比度,并且还产生输入到时序控制器31内的上述信号Hsync、Vsync、DE、和DCLK。时序控制器31接收上述信号Hsync、Vsync、DE、和DCLK,并产生用于控制数据驱动电路32和栅极驱动电路33的操作时序的时序控制信号。
时序控制信号包括栅极时序控制信号,如栅极起始脉冲GSP、栅极移位时钟信号GSC、和栅极输出使能GOE。栅极起始脉冲GSP指示当一图像或数据被显示在LCD面板30上时起始水平线在第一垂直周期内扫描开始。栅极移位信号GSC被输入到栅极驱动电路内的移位寄存器并产生具有对应于随着顺序移位栅极起始脉冲的时序控制信号的TFT的导通周期的脉冲宽度。栅极输出使能信号GOE指示栅极驱动电路33的输出。
此外,时序控制信号包括数据时序控制信号如源极取样时钟SSC、源极输出使能信号SOE、极性控制信号POL及相似信号。源极取样时钟SSC基于上升沿或下降沿指示数据驱动电路32内数据的锁存操作。源极输出使能信号SOE指示数据驱动电路32的输出。极性控制信号POL指示被提供到液晶显示面板30的液晶单元C1c内的数据的极性。
此外,时序控制器31将数字视频数据分成奇数像素数据RGB奇和偶数像素数据RGB偶,并将分开的数据RGB奇、RGB偶提供到数据驱动电路32内。为了减小数据传送路径内数据电压和EMI的摆动宽度,时序控制器31利用迷你LVDS(低压差动信号)法或RSDS(减小摆动差动信号)法来调制数据,并将调制后的数据提供到数据驱动电路32内。
数据驱动电路32在时序控制器31的控制下锁存数字视频数据RGB奇、RGB偶。并且,数据驱动电路32根据极性控制信号POL将数据转换成模拟的正/负伽玛补偿电压以产生正/负模拟数据电压,并将该数据电压提供到数据线D1到Dm。
栅极驱动电路33设计为具有多个栅极IC(未示出),每个IC都包括移位寄存器、将移位寄存器的输出信号的摆动宽度转换为适于驱动液晶显示器件的TFT的摆动宽度的电平偏移电路、和连接在电平偏移电路和栅极线G1到Gn的输出缓冲器。栅极驱动电路33顺序输出扫描脉冲到栅极线G1到Gn。栅极驱动电路33的IC都设置在连接到栅极焊盘(未示出)的COF或TCP上,其中栅极焊盘都形成在具有ACF(各相异性导电膜)的液晶显示面板的下玻璃基板上。作为选择,栅极驱动电路33可以直接形成在液晶显示面板30的下玻璃基板上,同时利用面板内栅极法(gate-in-panel)在像素阵列内形成多个TFT、栅极线G1到Gn、以及数据线D1到Dm。作为另一种选择,栅极驱动电路33的IC可以利用玻璃上芯片法直接焊接在液晶显示面板30的下玻璃基板上。
图7是表示图5示出的时序控制器31、数据驱动电路32、和液晶显示面板30的组合的示意图。图8是表示形成在LCD面板30的基板上的LOG线和形成在源极COF 42A、42B上的虚拟线的示意图。
如图7和8所示,数据驱动电路32包括多个数据IC 32A、32B。数据IC 32A、32B都分别安装在源极COF 42A、42B上。源极COF 42A、42B可以利用源极TCPs(载带封装)替换。源极COF 42A、42B分别连接到第一和第二源极PCB41A、41B。用于将数据提供到形成载LCD面板30的右半部分的数据线的源极COF 42A连接到第一源极PCB 41A,并且用于将数据提供到形成载LCD面板30的左半部分的数据线的源极COF 42B连接到第二源极PCB 41B。源极COF 42A、42B的输入端子分别电连接到源极PCB 41A、41B的输出端子。源极COF 42的输出端子电连接到通过ACF形成在液晶显示面板30的下玻璃基板上的数据焊盘(未示出)。数据焊盘通过数据连接线连接到数据线D1到Dm。
图8所示的虚拟线51形成在源极COF 42A、42B内。虚拟线51提供有进位信号,数据时序控制信号,和数据视频数据RGB奇、RGB偶,上述信号都被传送到相邻的源极COF 42A、42B。虚拟线51还提供有驱动电压如高电位电源电压Vdd、低电位电源电压Vss、伽玛参考电压等等。与第二源极PCB 41B相邻的源极COF 42A的虚拟线51和与第一源极PCB 41A相邻的源极COF 42B通过形成在液晶显示面板30的下玻璃基板上的LOG线45电连接在一起。
形成在第一和第二源极PCB 41A、41B内的是传送数字视频数据RGB奇、RGB偶的总线,传送数据时序控制信号的总线,和传送驱动电压的总线。
第一源极PCB 41A的输入端子都通过FFC(柔性平面电缆)43电连接到形成在控制PCB 40上的连接线44。第二源极PCB 41B不连接到控制PCB 40。源极PCB 41A、41B通过LOG线45和源极COF 42A、42B互相电连接在一起。相应地,第一源极PCB 41A通过形成在控制PCB 40内的连接线44从控制PCB 40的单个输出端口提供有数字视频数据RGB奇、RGB偶,数据时序控制信号,和驱动电压。此外,第二源极PCB 41B通过LOG线45和源极COF 42A、42B从第一源极PCB 41A提供有数字视频数据RGB奇、RGB偶,进位信号,数据时序控制信号,和驱动电压。
设置在控制PCB 40内的是时序控制器31、EEPROM(电可擦除只读存储器)31a和连接线44。控制PCB 40还具有电路,如用于产生液晶显示面板30的驱动电压的DC-DC转换器(未示出)。DC-DC转换器内产生的驱动电压包括,例如一个栅极高电压Vgh、一个栅极低电压Vgl、一个公共电压Vcom、一个高电位电源电压Vdd、一个低电位电源电压Vss、和多个在高电位电源电压和低电位电源电压之间划分的伽玛参考电压。伽玛参考电压被副分为模拟伽玛补偿电压,每个上述电压都对应于数据IC 32A内的各个灰度级直到数字视频数据RGB奇、RGB偶内的位表示的灰度级。栅极高电压Vgh和栅极低电压Vgl表示扫描脉冲的摆动电压。EEPROM 31a存储用于为每种模式从时序控制器31产生的时序控制信号的波形选择信息并根据用户输入将上述波形信息提供到相应模式的时序控制器31内。时序控制器31根据来自于EEPROM 31a的波形选择信息,产生在每种模式内不同的时序控制信号。
形成在控制PCB 40内的连接线44将图9所示的时序控制器31的单个输出端口63连接到FFC43。从时序控制器31产生的数字视频数据RGB奇、RGB偶和时序控制信号,以及从DC-DC转换器产生的驱动电压通过连接线44被传送到FFC 43。
在上面的例子中,源极PCB被分成两个源极PCB-第一和第二源极PCB41A和41B。然而,源极PCB可以被分成两个以上PCB,在那种情况下可以采用附加组的LOG线和虚拟线。
图9是表示时序控制器31的数据处理器的示图。如图9所示,时序控制器31包括一个两端口延伸部分34和一个数据调制器35。
两端口延伸部分34将以给定输入频率(f)从主系统板(未示出)输入的数字视频数据RGB分成奇数像素数据RGB奇和偶数像素数据RGB偶。两端口延伸部分34以二分之一输入频率(f/2)将被分离的数据RGB奇、RGB偶提供到数据调制器35。为了降低EMI(电磁干扰)将频率降低了一半。从两端口延伸部分34输出的数据RGB奇、RGB偶的摆动电压比TTL(晶体管到晶体管)电位高大约3.3V。
数据调制器35例如利用迷你LVDS法调制数据RGB奇、RGB偶。然后,来自于两端口延伸部分34的数据RGB奇、RGB偶的摆动宽度被减少在大约300mV和600mV之间。换句话说,如图10所示,根据迷你LVDS时钟数据的频率被提高为输入频率的两倍(2f)。从数据调制器35输出的信号包括三对奇数像素数据RGB奇、三对偶数像素数据RGB偶、和一对迷你时钟(迷你LVDS CLK)。如图11所示,像素数据RGB奇、RGB偶对包括正信号(P)和负信号(N)。此外,代替迷你LVDS法,数据调制器35可选择采用RSDS法或任何其他合适的能调制从两端口延伸部分34接收到的数据RGB奇、RGB偶的调制方法。
图10和11表示采用迷你LVDS法从数据调制器35输出的数据的例子。在图10中,数据CLK表示从主系统板产生的数据时钟,并且与数据一起被传送的迷你LVDS CLK表示从数据调制器35产生的时钟。迷你LVDS RGB包括复位波形并且是正数据信号(P)波形,如图11所示,其通过数据调制器35调制。
数据调制器35产生与正数据信号(P)不同相的负数据信号(N),如图11所示。数据调制器35产生六对数据,每对数据都包括一正数据信号(P)、一负数据信号(N)、和一对迷你LVDS时钟。如图12所示,用于取样第一数据的第一数据IC(1st 32B)检测跟随复位波形(例如在图10和11内示出的)的起始脉冲(例如在图10和11内示出的)作为数据取样开始的时间点。第一数据IC然后启动取样随后提供给起始脉冲(start)的数据。因此,就不需要时序控制器31通过单独的线产生单独的源极起始脉冲SSP。
图12表示时序控制器31和数据IC 32A、32B之间的信号传送路径。如图7、9和12所示,时序控制器31调制的右侧数字视频数据RGB奇、RGB偶通过时序控制器31的单个输出端63、连接线44和FFC 43被传送到连接到第一源极PCB41A的数据IC 32A。右侧数字视频数据RGB奇、RGB偶是将要在LCD面板30的右半部分显示的数据。同样,如图7、9和12所示,时序控制器31调制的左侧数字视频数据RGB奇、RGB偶通过时序控制器31的单个输出端63、连接线44、第一源极PCB 41A、源极COF 42A的虚拟线51和LCD面板30的LOG线45被传送到连接到第二源极PCB 41B的数据IC 32B。左侧数字视频数据RGB奇、RGB偶是将要在LCD面板30的左半部分显示的数据。
在时序控制器31内产生的数据时序控制信号与数字视频数据RGB奇、RGB偶一起通过时序控制器31的单个输出端63、连接线44和FFC 43被传送到连接到第一源极PCB 41A的数据IC 32A。此外,数据时序控制信号通过时序控制器31的单个输出端63、连接线44、第一源极PCB 41A、源极COF 42A的虚拟线51和LCD面板31的LOG线45被传送到连接到第二源极PCB 41B的数据IC 32B。
对起始脉冲后来的数据取样后,其次数基本上等于其自身输出信道的数量,如图10和11所示,用于取样第一数据的最左边的第一数据IC(1st32B)产生进位信号并将该进位信号提供到相邻的数据IC 32B,该信号指示下一数据的取样时序。以同样的方式,进位信号随后被传送到相邻的数据IC 32A、32B,如图12所示。第一和第二源极PCB 41A、41B之间的进位信号通过形成在LCD面板30内的LOG线45传送。作为选择,可以反转数据IC 32A、32B的数据取样方向。在该情况下,第一和第二源极PCB 41A、41B之间的进位信号以相反的方向传送。
安装在控制PCB 40上的DC-DC转换器(未示出)产生的驱动电压通过DC-DC转换器的输出端子、连接线44和FFC 43被传送到连接到第一源极PCB41A的数据IC 32A。此外,驱动电压通过DC-DC转换器的输出端子、连接线44、第一源极PCB 41A、源极COF 42A的虚拟线51和LCD面板30的LOG线45被传送到连接到第二源极PCB 41B的数据IC 32B。
图13表示根据本发明第一实施例的LCD器件的一种选择结构。如图13所示,第二源极PCB 41B通过FFC 53电连接到形成在控制PCB 40上的连接线54。第一源极PCB 41A和连接到其上的数据COF 42A都不直接连接到控制PCB 40。相反,第一源极PCB 41A和数据COF 42A都通过连接线54、FFC 53、第二源极PCB41B、源极COF 42B的虚拟线51、和LOG线45提供有数据时序控制信号和驱动电压。第一源极PCB 41A和数据COF 42A也都通过LOG线45提供有进位信号。
图14和15是详细表示每个数据IC 32A、32B的电路图。如图14和15所示,每个数据IC 32A、32B都包括一个移位寄存器91、一个数据存储部分92、一个第一锁存阵列93、一个第二锁存阵列94、一个数/模转换器(下文中称之为“DAC”)95、一个电荷共享电路96、和一个输出电路97。
数据存储部分92暂时存储时序控制器31划分的奇数像素数据RGB奇和偶数像素数据RGB偶。数据存储部分92利用与时序控制器31的数据调制器35采用的调制方法对应的解调方法通过解调从时序控制器31接收到的数据RGB奇、RGB偶来存储数据。例如,数据存储部分92在正数据是高逻辑电位时产生“1”并且在正数据是逻辑低电位时产生“0”,如图11所示。并且,数据存储部分92将存储的数据RGB奇、RGB偶提供到第一锁存阵列93。
移位寄存器91根据源极取样时钟SSC移位取样信号。此外,当被提供有具有超过第一锁存阵列93的锁存器数目的位的数据时移位寄存器91产生进位信号。用于取样第一数据的第一数据IC(1st 32B)的移位寄存器91检测作为被取样的第一数据连续被提供到启动脉冲和复位信号的数据。
第一锁存阵列93响应连续从移位寄存器91输入的取样信号,取样数据存储部分92存储的数字视频数据RGB偶、RGB奇。第一锁存阵列93锁存一水平线内的像素的数据RGB偶、RGB奇并接下来立即输出锁存的数据。
第二锁存阵列94锁存从第一锁存阵列93输入的数据并接下来与其他数据IC 32A的第二锁存阵列94的源极输出使能信号SOE的逻辑低周期几乎立即输出锁存的数字视频数据RGB偶、RGB奇。
如图15所示,DAC 95包括一个被提供正伽玛补偿电压GH的P-解码器PDEC 101、一个被提供负伽玛补偿电压GL的N-解码器102、和一个基于极性控制信号POL从P-解码器101和N-解码器102选择的多路复用器103。P-解码器101对从第二锁存阵列94输入的数字视频数据RGB偶、RGB奇进行解码以输出与数字视频数据的灰度级值对应的正伽玛补偿电压GH。N-解码器102对从第二锁存阵列94输入的数字视频数据RGB偶、RGB奇进行解码以输出与数字视频数据的灰度级值对应的负伽玛补偿电压GL。多路复用器103基于极性控制信号POL选择正伽玛补偿电压GH或负伽玛补偿电压GL。
电荷共享电路96在源极输出使能信号SOE的逻辑高周期使相邻的数据输出信道短路以输出作为电荷共享电压的相邻数据电压的平均值,或在源极输出使能信号SOE的逻辑高周期将公共电压Vcom提供到数据输出信道,从而减小正和负数据电压快速地变化。输出电路97包括一个缓冲器并使提供到数据线D1到Dk的模拟数据电压的信号衰减减到最小。
图16等效地表示图7示出的时序控制器31、连接到第一源极PCB 41A的数据IC 32A、连接到第二源极PCB 41B的数据IC 32B、和电阻Rs、RDIV、REQ、RLOG、RTA、RTB。时序控制器31输出的信号和数据每个都包括正信号(P)和负信号(N)。时序控制器31的正信号输出端子和负信号输出端子都连接到相应的电阻Rs。此外,电阻RDIV连接在时序控制器31的正信号输出端子和负信号输出端子之间。电阻RTA和RTB都分别连接在数据IC 32A、32B的信号输入端子和负信号输入端子之间。电阻Rs、RDIV、RTA、RTB与正信号(P)和负信号(N)的相位同步,并将其电压调节大约300mV和大约600mV之间。电阻REQ等效地表示连接到第一PCB 41A的串联的电阻Rs和IC 32A之间的信号传送线以及串联的电阻Rs和LOG线45之间的信号传送线的线电阻,并且还包括FFC 43上和形成在控制PCB 40的连接线44上的电阻。
从图16可以看出,由于LOG线45的线电阻RLOG,导致提供到连接到第二PCB 41B的数据IC 32B的数据、进位信号、和驱动电压中的每一个都具有减少了的电压。从而,提供到连接到第二源极PCB 41B的数据IC 32B的信号电压比提供到第一源极PCB 41A的数据IC 32A的相同的信号电压低。
为了补偿LOG线45上的线电阻RLOG,根据本发明第一实施例的LCD器件分别确定了连接在数据IC 32A、32B的正和负输入电子之间的电阻RTA和RTB的电阻值,详细说明如下。
提供到数据IC 32A的迷你LVDS信号的电压(VswingA),其不受LOG线45的线电阻RLOG影响,如下所示:
[数学方程1]
VswingA=((RDIV/2)/((RDIV/2)+RDRIVER+RS))X((RTB/2)/((RTB/2)+REQ))X Vcco
提供到数据IC 32B的迷你LVDS信号的电压(VswingB),其受LOG线45的线电阻RLOG影响,如下所示:
[数学方程2]
VswingB=((RDIV/2)/((RDIV/2)+RDRIVER+RS))X((RTA/2)/((RTA/2)+REQ+RLOG))XVcco
在数学方程1和2内,RDRIVER表示时序控制器31内的内部电阻,并且Vcco表示时序控制器31的数据传送驱动电压。
为了避免提供到数据IC 32A和数据IC 32B的迷你LVDS信号输入电压之间的电位偏离,不受电阻RLOG影响的迷你LVDS信号输入电压VswingA应该与受电阻RLOG影响的迷你LVDS信号输入电压VswingB相等,如下所示:
[数学方程3]
VswingA=VswingB=(RTB/(RTB+2REQ))=(RTA/(RTA+2REQ+2RLOG))
因而,将连接在连接到第一源极PCB 41A的数据IC 32A的正和负信号输入端子的电阻RTA确定为具有如下电阻值:
[数学方程4]
RTA=(RTB(REQ+RLOG))/REQ
在根据本发明第二实施例的LCD器件中,将现有的LCD器件内的控制PCB的部分部件和功能从控制PCB中移除并改为将其集成到系统板内。在下文中,根据本发明第一实施例的LCD器件的部件同样用在根据本发明的其他实施例的LCD器件内,上述部件用相同的附图标记表示,并不再重复与上面第一实施例相关的上述部件。
如图17所示,系统板60包括用于从外部设备接收各种视频数据的接口电路62、将来自于接口电路62的视频数据改变为适用于LCD面板30的图形处理电路64、和为LCD面板30产生驱动电压的DC-DC转换器38。
接口电路62从上述外部器件如DVD播放器、VCD和HDD、TV机顶盒以及等等接收各种视频数据并将该视频数据提供到图形处理电路64。
图形处理电路64包括模数转换器64a、定标器64b、和一个图像处理器64c。图形处理电路64将来自于接口电路62的视频数据转换为适用于LCD面板30并基于视频数据产生适用于LCD面板30的分辨率的时序信号。图形处理电路64通过电缆68将转换过的数字视频数据和时序信号提供到时序控制器31。
模数转换器64a将来自于接口电路62的模拟信号转换成数字信号。定标器64b将来自于模数转换器64a的数字视频数据的分辨率改变为适用于LCD面板30的分辨率。此外,为了调整LCD面板30的响应特性和对比度中的一个和两个,定标器64b还利用预定补偿调制数字视频数据。这样以来,定标器64b包括一个和两个用于提高LCD面板30的响应特性的第一调制器和用于增强LCD面板30的对比度的第二调制器。
如图19中的例子所示,第一调制器将当前帧数据与前一帧数据进行比较。根据比较结果,来确定数据的变化量。第一调制器接下来从存储器读取对应于确定的变化量的第一补偿。最后其根据第一补偿调制数字视频数据以提高LCD面板的响应特性。例如,用在TN(扭曲向列)模式内的液晶响应速度可以根据液晶的性质和单元间隙变化。例如,一种典型的LCD面板利用大约20到80ms的上升时间和大约20到30ms的下降时间。液晶的上述响应时间可以比一帧周期,其对于NTSC(国家电视系统委员会制式)是16.67ms长。因此,在充电到液晶的电压正确地到达操作液晶所需的电压之前,当前帧可以变化到下一帧。在LCD面板上显示运动画面的情况下,这样可能会导致运动模糊问题从而使运动画面不能清晰地显示在LCD面板上。由于液晶的响应速度慢,当数据从一种电压电位改变到另一种电压电位时,液晶单元的亮度可能不能达到下一目标亮度。为了补偿较慢的响应速度,第一调制器将前一帧和当前帧的数字视频数据进行比较。根据比较结果,其选择一预定的补偿值作为第一补偿。最后,利用选择的第一补偿,第一调制器通过将提供到LCD面板的绝对电压值从VD增加到MVD来调制当前帧的数字视频数据,如图18所示。为了执行上述步骤,例如,第一调制器可以包括例如两个帧存储器111和112以及一个查找表113,如图19所示。
第一帧存储器111和第二帧存储器102以帧单元交替存储数字视频数据(RiGiBi)并输出存储的数据。结果是,它们将当前帧或第(n-1)帧数据Fn-1提供到查找表113。查找表113是包括有一定数量的预定第一补偿值的存储器。查找表113将从第一和第二帧存储器111和112接收的当前帧或第n帧数据Fn与前一帧或第(n-1)帧数据Fn-1进行比较。查找表113输出与比较结果相应的第一补偿作为调制后的数字视频数据ODC(RGB)。
例如,当在当前帧或第n帧的预定像素的数字视频数据Fn高于在前一帧或第(n-1)帧的像素的数字视频数据Fn-1时,第一调制器利用一个预定第一补偿值将数字视频数据调制为具有比当前帧的数据Fn更大的值。换句话说,如果在当前帧或第n帧的预定像素的数字视频数据Fn低于在前一帧或第(n-1)帧的像素的数字视频数据Fn-1时,则第一调制器将数字视频数据调制为具有比当前帧的数据Fn更小的值。
第一调制器可以采用下述韩国专利申请No.10-2001-0032364、No.10-2001-0057119、No.10-2001-0054123、No.10-2001-0054124、No.10-2001-0054125、No.10-2001-0054127、No.10-2001-0054128、No.10-2001-0054327、No.10-2001-0054889、No.10-2001-0056235、No.10-2001-0078449、and No.10-2002-0046858描述的任何一种调制方法,在此结合其全部内容作为参考。
如图20内的例子所示的第二调制器分析数字视频数据RiGiBi的亮度。根据分析结果,其利用存储在存储器内的第二补偿调制数字视频数据。第二调制器提高LCD面板中显示明亮图像的数字视频数据RiGiBi的亮度。换句话说,第二调制器降低LCD面板中显示黑暗图像的数字视频数据RiGiBi的亮度,从而提高对比度。第二补偿是利用用于提高每个灰度级范围的亮度和对比度的数据拉伸曲线(或数据伽玛补偿曲线)确定的。例如,第二调制器利用数据拉伸曲线确定的第二补偿调制数字视频数据RiGiBi。数据拉伸曲线在灰度分配图表内数字视频数据RiGiBi下降相对较多的灰度级范围中具有一个陡坡并且数字视频数据RiGiBi下降相对较小的灰度级范围中具有一个缓坡。同时,基于亮度分析,第二调制器控制背光单元的亮度以提高显示的视频图像中较亮的部分内的亮度并降低显示的视频图像中较暗的部分内的亮度。换句话说,根据数字视频数据RiGiBi的亮度分析结果,第二调制器调制数字视频数据RiGiBi的亮度并控制背光单元的亮度以提高显示图像的对比度。结果是,第二调制器提高了显示视频数据的对比度,尤其是在显示运动画面时。
为了实现上述过程,第二调制器可以例如包括一个亮度/色彩分离器201、一个延迟部分202、一个亮度/色彩混合器203、一个柱状图分析器205、一个数据处理器204、一个背光控制器206、和一个转换器207,如图20所示。亮度/色彩分离器201将数字视频数据RiGiBi分成亮度成分Y及色彩成分U和V。
柱状图分析器205接收来自于亮度/色彩分离器201的亮度成分Y、计算视频数据内的各个灰度级并制作具有累积分配图表的柱状图,如图21所示。柱状图分析器205利用水平和垂直同步信号Hsync和Vsync,及时钟信号CLK确定数字视频数据RiGiBi在柱状图内的位置。
数据处理器204基于来自于柱状图分析器205的柱状图分析结果和来自于存储器的第二补偿来调制输入视频数据的亮度成分Y。数据处理器204接下来输出其对比度选择性地增强了的调制过的亮度成分YM。
为了使其具有几乎同时输入到亮度/色彩混合器203,延迟部分202延迟色彩成分U和V直到利用数据处理器204产生了调制过的亮度成分YM以使延迟过的色彩UD和VD与调制过的亮度成分YM同步。基于调制过的亮度成分YM和延迟过的色彩成分UD和VD,亮度/色彩混合器203计算和输出调制过的数字视频数据AI(RGB)。
背光控制器206从柱状图分析器205接收柱状图分析结果和数字视频数据RiGiBi在柱状图上确定的位置。基于从柱状图分析器205接收的信息,背光控制器206产生各种调光控制信号Dim以控制照射到显示调制过的数字视频数据AI(RGB)的LCD面板的背光的亮度,如上所示已经增强了其对比度。
逆变器207从背光控制器206接收调光控制信号Dim。基于调光控制信号,逆变器207接下来分别控制提供到背光单元的每个光源的驱动AC电源的占空比,从而根据视频数据RiGiBi饿亮度分别控制每个单独光源的亮度。
第二调制器可以采用下述韩国专利申请No.10-2003-0099334、No.10-2004-0030334、No.10-2003-0041127、No.10-2004-0078112、No.10-2003-0099330、No.10-2004-0115740、No.10-2004-0049637、No.10-2003-0040127、No.10-2003-0081171、No.10-2004-0030335、No.10-2004-0049305、No.10-2003-0081174、No.10-2003-0081175、No.10-2003-0081172、No.10-2003-0080177、No.10-2003-0081173、和No.10-2004-0030336,中描述的任何一种调制方法,在此结合其全部内容作为参考。
如图17所示的图像处理器64c如利用信号插补法通过提高视频数据的分辨率来补偿输入数字视频数据的任何质量变差。此外,图像处理器64c产生对应于LCD面板30的时序信号,如同步信号(Hsync和Vsync)、数据使能信号(DE)、和点时钟(DCLK)。
DC-DC转换器38产生驱动LCD面板30所需的驱动电压。DC-DC转换器38内产生的驱动电压包括栅极高电压(Vgh)、栅极低电压(Vgl)、公共电压(Vcom)、高电位电源电压(Vdd)、低电位电源电压(Vss)、和多个位于高电位电源电压(Vdd)和低电位电源电压(Vss)之间的伽玛补偿电压。伽玛补偿电压在数据IC32A、32B内根据提供在数字视频数据(RGB奇和RGB偶)内位数的灰度级数目被划分。从而,伽玛电压被副分为模拟伽玛补偿电压,每个补偿电压都对应于一个灰度级。栅极高电压(Vgh)和栅极低电压(Vgl)表示扫描脉冲的摆动电压。上述驱动电压通过电缆68被提供到控制PCB 40上的信号线46。
从安装在系统板60上的DC-DC转换器38产生的驱动电压接下来通过单端口连接线44和FFC 43被传送到连接到第一源极PCB 41A的第一数据IC 32A内。同样,驱动电压通过第一源极PCB 41A、源极COF 42A的虚拟线51、和LCD面板30的LOG线45被传送到连接到第二PCB 41B的第二数据IC 32B内。
如上所述,在本发明的第二实施例内,现有的LCD器件内的控制PCB的部分元件集成到系统板内。例如,在本发明的第二实施例内,系统板60包括一个为了调整LCD面板30的响应特性和对比度中的一个或两个利用预定补偿来调制数字视频数据的图形处理电路。系统板60还包括产生驱动LCD面板30所需的驱动电压的DC-DC转换器38。因此,根据本发明第二实施例的LCD器件具有尺寸大大降低了的控制PCB。
在本发明的第三实施例内,现有器件内的控制PCB的所有部件都集成到系统板60内。如图22所示,系统板60包括电路如一个时序控制器31、一个EEPROM31a、和一个产生驱动LCD面板30的驱动电压的DC-DC转换器38。系统板60还包括用于从外部设备接收各种视频数据的接口电路62。此外,系统板60包括具有一个模数转换器、一个用于将输入视频数据的分辨率改变为适用于LCD面板30的分辨率的定标器、和一个用于信号插补和图像处理的图像处理电路的图形处理电路64。从而,在本发明的第三实施例中,现有器件内的控制PCB和系统板都集成到一个系统板60内。因此,根据本发明第三实施例的LCD器件可以移除现有器件中用于连接控制PCB和系统板的电缆。结果是,降低了LCD器件的制造成本,并缩短了制造时间。此外,也减小了LCD器件的厚度。
图22示出的集成的系统板60的元件的详细描述已提供在第一和第二实施例中并且不再重复。FFC 143将系统板60电连接到第一源极PCB 41A。FFC 143将数字视频数据RGB奇、RGB偶,时序控制器31产生的时序控制信号,以及DC-DC转换器产生的驱动电压传送到第一源极PCB 41A的数据IC 32A。
图23到26表示根据本发明第四实施例的LCD器件。图23是详细表示根据本发明第四实施例的LCD器件的数据IC和时序控制器的连接结构图。图24是表示形成在源极COF 32A、32B内的虚拟线51和形成在LCD面板30的基板上的LOG线45的示图。
根据本发明第四实施例的LCD器件采用图23所示的补偿电阻Rc。LOG线45具有相对较高的线电阻,并且线电阻总和可以表示为Rlog,如图24所示。由于上述线电阻Rlog,从第二源极PCB 41B提供的驱动电压的振幅小于从第一源极PCB 41A提供的相应驱动电压的振幅。为了补偿相应驱动电压内的上述差,将补偿电阻Rc连接在安装在连接到第一源极PCB 41A的源极COF 42上的第一数据IC 32A以减小第一源极PCB 41A提供的驱动电压的振幅从而使它们基本上与第二源极PCB 41B提供的相应驱动电压的振幅相等。因而,补偿电阻Rc减小了连接到第一源极PCB 41A的数据IC 32A的驱动电压的振幅从而使它们基本上与连接到第二PCB 41B的数据IC 32B提供的相应的驱动电压的振幅相等。
图25和26是详细表示第一数据IC 32A的电路图。如图25所示,每个数据IC32A都包括一个移位寄存器91、一个数据存储部分92、一个第一锁存阵列93、一个第二锁存阵列94、一个数模转换器(下文中称之为“DAC”)95、一个电荷共享电路96、一个输出电路97、和一个伽玛补偿电压发生器98。补偿电阻Rc连接到伽玛补偿电压发生器98。
如图26所示,伽玛补偿电压发生器98进一步划分多个伽玛参考电压,其在高电位电源电压Vdd和公共电压Vcom之间划分、并且在低电位电源电压Vss和公共电压Vcom之间划分。从而,伽玛补偿电压发生器产生与可以利用数字视频数据RGB奇、RGB偶的位数得到的灰度级数量i一样多的伽玛补偿电压。如图26所示,伽玛补偿电压发生器98产生与每个灰度级对应的正伽玛补偿电压VGH0到VGH(i-1)和负伽玛补偿电压VGL0到VGL(i-1)。为了产生伽玛补偿电压,伽玛补偿电压发生器98包括一个具有串联连接在高电位电源电压Vdd和公共电压Vcom之间的电阻R01到Ri1的电阻串、和一个具有串联连接在低电位电源电压Vss和公共电压Vcom之间的电阻R02到Ri2的电阻串。补偿电阻Rc都与电阻串并行连接在一起以减小正伽玛补偿电压VGH0到VGH(i-1)和负伽玛补偿电压VGL0到VGL(i-1)的振幅。补偿电阻Rc都与连接到第一源极PCB41A的每个第一数据IC 32A的电阻串并行连接在一起。将补偿电阻Rc的电阻值设置为使从每个第一数据IC 32A产生的伽玛补偿电压基本上与相同灰度级的每个第二数据IC 32B产生的相应伽玛补偿电压相等。换句话说,将补偿电阻Rc的电阻值设置为效仿图24示出的LOG线45上的线电阻Rlog导致的电压降。
换句话说,第二数据IC32B除伽玛补偿电压发生器98之外与第一数据IC32A具有相同的结构。虽然图中未示出,第二数据IC 32B的伽玛补偿电压发生器每个都包括具有电阻串的分压器并且不包括与各个电阻串并行连接的补偿电阻Rc。
图27表示根据本发明第五实施例的LCD器件。如图27的例子所示,数据IC32A、32B都分别安装在源极COF 42上。如图27所示,虚拟线51形成在源极COF内以传送数据时序控制信号和驱动电压。虚拟线51划分为第一虚拟线51a和第二虚拟线51b。第一虚拟线51a传送包括数字视频数据RGB奇、RGB偶和进位信号的数据时序控制信号。第二虚拟线51b传送驱动电压,如高电位电源电压Vdd、低电位电源电压Vss、伽玛补偿电压以及等等。
LOG线45形成在LCD面板30的下基板上以将连接到第一源极PCB 41A和相邻的第二源极PCB 41B的源极COF 42,及连接到第二源极PCB 41B和相邻的第一源极PCB 41A的源极COF 42连接在一起。LOG线45在两个源极COF 42之间传送数据时序控制信号和驱动电压。
如上所述,LOG线45具有前面所述的相对较高的线电阻,并且线电阻综合表示为图27内的电阻Rlog。由于线电阻Rlog减少了第二源极PCB 41B提供的驱动电压的振幅导致了电压下降从而使它们小于第一源极PCB 41A提供的相应驱动电压的振幅。第一源极PCB 41A和第二源极PCB 41B之间的驱动电压内的上述差使第二数据IC 32B内的伽玛补偿电压发生器98产生不同于具有相同数字视频电压的第一数据IC内的伽玛补偿电压发生器98产生的电压的伽玛补偿电压VGH、VGL。
为了防止或减小伽玛补偿电压的上述差,本发明的第五实施例采用具有不同宽度的第一和第二虚拟线51a和51b。如图27所示,传送驱动电压的第二虚拟线51b比传送数据时序控制信号的第一虚拟线51a宽。此外,电连接到第二虚拟线51b的第二LOG线45b也可以比电连接到第一虚拟线51a的第一LOG线45a宽。线电阻与线长度成正比并且与线的单位面积成反比。因而,第二虚拟线51b增大的宽度减小了线电阻并且减小了整个虚拟线51b上的电压降量。第一虚拟线51a传送包括数字视频数据RGB奇、RGB偶和进位信号的数据时序控制信号,上述信号不受第一LOG线45a的线电阻和由此导致的电压降的影响。
图28和29使表示根据本发明第五实施例以及本发明的其他实施例的LCD器件内采用的第一数据IC 32A的结构的电路图。如图28所示,每个第一数据IC32A都包括一个移位寄存器91、一个数据存储部分92、一个第一锁存阵列93、一个第二锁存阵列94、一个数模转换器95、一个电荷共享电路96、一个输出电路97、和一个伽玛补偿电压发生器98。
如图29所示,伽玛补偿电压发生器98进一步划分多个伽玛补偿电压,其在高电位电源电压Vdd和公共电压Vcom之间以及的电位电源电压Vss和公共电压Vcom之间划分。从而,伽玛补偿电压发生器产生与可以利用数字视频数据RGB奇、RGB偶的位数得到的灰度级数量i一样多的伽玛补偿电压。如图29所示,伽玛补偿电压发生器98产生与每个灰度级对应的正伽玛补偿电压VGH0到VGH(i-1)和负伽玛补偿电压VGL0到VGL(i-1)。为了产生伽玛补偿电压,伽玛补偿电压发生器98包括一个具有串联连接在高电位电源电压Vdd和公共电压Vcom之间的电阻R01到Ri1的电阻串、和一个具有串联连接在低电位电源电压Vss和公共电压Vcom之间的电阻R02到Ri2的电阻串。
虽然没有单独解释,第二数据IC 32B与第一数据IC 32B具有基本相同的结构。
图30是示出了根据本发明第六实施例的LCD面板30、数据驱动电路32、和时序控制器31(见图5)的组合状态的示图。
如图30所示,数据驱动电路32包括多个数据IC 32A、32B。多个数据IC32A、32B都安装在公共源极COF 42上。源极COF 42分别连接到第一和第二源极PCB 41A和41B。源极COF 42的输入端子都分别电连接到第一和第二源极PCB 41A和41B的输出端子。源极COF 42的输出端子都通过ACF(各向异性导电膜)电连接到形成在LCD面板30的下玻璃基板的数据焊盘。第一和第二源极PCB 41A和41B都具有接收数字视频数据RGB奇和RGB偶的总线、接收数据时序控制信号的总线、和接收驱动电压的总线。
第一源极PCB 41A的输入端子都通过第一FFC 43A连接到形成在控制PCB 40上的两端口连接线44。第二源极PCB 41B的输入端子通过第二FFC43B连接到两端口连接线44。
控制PCB 40包括两端口连接线44和下述电路如时序控制器31、EEPROM31a、和位LCD面板30产生驱动电压的DC-DC转换器(未示出)。DC-DC转换器产生的驱动电压可以包括栅极高电压Vgh、栅极低电压Vgl、公共电压Vcom、高电位电源电压Vdd、低电位电源电压Vss、和多个在高电位电源电压Vdd和低电位电源电压Vss之间划分的伽玛参考电压。伽玛参考电压还通过数据IC 32A、32B划分为模拟伽玛补偿电压,其中每一个补偿电压都对应一个灰度级。因而,产生的伽玛补偿电压的数量基本上等于可以利用数字视频数据RGB奇和RGB偶的位数得到的灰度级数目。栅极高电压Vgh和栅极低电压Vgl表示扫描脉冲的摆动电压。
EEPROM 31a存储用于为每种模式从时序控制器31产生的时序控制信号的波形选择信息并根据用户输入将上述波形信息提供到相应模式的时序控制器31内。时序控制器31根据来自于EEPROM 31a的波形选择信息,产生在每种模式内不同的时序控制信号。
形成在控制PCB 40上的两端口连接线44具有“Y”形形状以利用第一和第二FFC 43A和43B连接到时序控制器31的单个输出端口63(图9示出的)。时序控制器31通过两端口连接线44将数字视频数据RGB奇、RGB偶和时序控制信号传送到第一和第二FFC 43A和43B。控制PCB 40上的DC-DC转换器(未示出)将驱动电压提供到第一和第二FFC 43A和43B。
图31示出了图30内示出的LCD器件内时序控制器31和数据IC 32A、32B之间的信号传送路径。
如图31所示,将已经通过时序控制器31利用迷你LVDS法、RSDS法、或其他合适的方法调制的左侧数据RGB奇、RGB偶传送到第一数据IC 32A。第一数据IC 32A连接到第一源极PCB 41A,其依次通过第一FFC 43A和两端口连接线44连接到时序控制器31的单个输出端口63。如果源极COF 42都连接到LCD面板30的上部边沿的数据焊盘,左侧数据RGB奇、RGB偶表示将要在LCD面板30的右半部分显示的图像。作为选择,如果源极COF 42都连接到LCD面板30的底部边沿的数据焊盘,左侧数据RGB奇、RGB偶表示将要在LCD面板30的左半部分显示的图像。
另一方面,将已经通过时序控制器31利用迷你LVDS法、RSDS法、或其他合适的方法调制的右侧数据RGB奇、RGB偶传送到第二数据IC 32B。第二数据IC 32B连接到第二源极PCB 41B,其依次通过第二FFC 43B和两端口连接线44连接到时序控制器31的单个输出端口63。如果源极COF 42都连接到LCD面板30的上部边沿的数据焊盘,右侧数据RGB奇、RGB偶表示将要在LCD面板30的左半部分显示的图像。作为选择,如果源极COF 42都连接到LCD面板30的底部边沿的数据焊盘,右侧数据RGB奇、RGB偶表示将要在LCD面板30的右半部分显示的图像。
时序控制器31产生的时序控制信号还通过时序控制器31的单个输出端口63和第一FFC 43A被传送到连接到第一源极PCB 41A的第一数据IC 32内。同样,时序控制信号通过时序控制器31的单个输出端口63和第二FFC 43B被传送到连接到第二源极PCB 41B的第二数据IC 32B。
最右边的第二数据IC 32B跟随起始脉冲取样第一数据,并且取样次数基本等于其自身输出信道的数目,如图10和11所示。最右边的第二数据IC32B产生指示下一数据的取样定时的进位信号并将该进位信号提供到相邻的第二数据IC 32B。以同样的方式,进位信号随后被传送到相邻的数据IC 32A、32B。进位信号被通过第二FFC 43A、形成在控制PCB 40上的两端口连接线44、和第一FFC 43A从第二源极PCB 41B传送到第一源极PCB 41A。作为选择,可以反转数据IC 32A、32B的数据取样方向。在那种情况下,进位信号通过第一FFC 43A、两端口连接线44、和第二FFC 43B从第一源极PCB41A传送到第二源极PCB41B。
来自于可以安装在控制PCB 40或系统板上的DC-DC转换器(未示出)的驱动电压通过两端口连接线44、及第一和第二FFC 43A和43B分别同时被提供到所有数据IC 32A、32B。
图32示出了根据本发明第七实施例的LCD面板30、数据驱动电路32、和时序控制器31(图5)的组合结构。
如图32所示,数据驱动电路32包括多个第一数据IC 32A和第二数据IC 32B。数据IC32A和32B都分别安装在源极COF 42上。源极COF 42可以利用源极TCPs(载带封装)代替。源极COF 42被分为两组并都分别连接到第一和第二源极PCB 41A和41B。源极COF 42的输入端子都分别电连接到第一和第二源极PCB 41A和41B的输出端子。源极COF 42的输出端子通过ACF(各相异性导电膜)电连接到形成在LCD面板30的下玻璃基板上的数据焊盘。第一和第二源极PCB 41A和41B都包括接收数字视频数据RGB奇和RGB偶的总线、接收数据时序控制信号的总线、和接收驱动电压的总线。
第一源极PCB 41A的输入端子通过Y-形FFC(柔性平面电缆)的第一输出端子43A和Y-形FFC的公共输入端子43C电连接到系统板60。第二源极PCB 41B的输入端子通过Y-形FFC(柔性平面电缆)的第二输出端子43B和Y-形FFC的公共输入端子43C电连接到系统板60。
系统板60可以包括电路如一个时序控制器31、一个EEPROM 31a、和一个产生驱动LCD面板30的驱动电压的DC-DC转换器38。系统板60还包括用于从外部设备接收各种视频数据的接口电路62。此外,系统板60包括具有一个模数转换器、一个用于将输入视频数据的分辨率改变为适用于LCD面板30的分辨率的定标器、和一个用于信号插补和图像处理的图像处理电路的图形处理电路64。在本发明前面的实施例中已经提供了系统板60的结构和操作以及系统板的组成的详细描述并且在此不再重复。
如图32所示,Y-形的FFC电连接到第一和第二源极PCB 41A和41B的系统板60。将时序控制器31产生的数字视频数据RGB奇、RGB偶和时序控制信号,以及DC-DC转换器38产生的驱动电压都提供到上述Y-形FFC的公共输入端子43C。接下来,将数字视频数据RGB奇、RGB偶,时序控制信号、和驱动电压都通过上述Y-形FFC的第一和第二输出端子43A和43B分别传送到数据IC 32A和32B。
图33示出了根据本发明第七实施例的时序控制器31和数据IC 32A和32B之间的信号传送路径。
如图33所示,将已经通过时序控制器31利用迷你LVDS法、RSDS法、或其他合适的方法调制的左侧数据RGB奇、RGB偶传送到第一数据IC 32A。第一数据IC 32A连接到第一源极PCB 41A,其依次通过第一FFC 43A和Y-形FFC的公共输入端子43C连接到时序控制器31的单个输出端口63。如果源极COF 42都连接到LCD面板30的上部边沿的数据焊盘,左侧数据RGB奇、RGB偶表示将要在LCD面板30的右半部分显示的图像。作为选择,如果源极COF 42都连接到LCD面板30的底部边沿的数据焊盘,左侧数据RGB奇、RGB偶表示将要在LCD面板30的左半部分显示的图像。
另一方面,将已经通过时序控制器31利用迷你LVDS法、RSDS法、或其他合适的方法调制的右侧数据RGB奇、RGB偶传送到第二数据IC 32B。第二数据IC 32B连接到第二源极PCB 41B,其依次通过第二FFC 43B和Y-形FFC的公共输入端子43C连接到时序控制器31的单个输出端口63。如果源极COF 42都连接到LCD面板30的上部边沿的数据焊盘,右侧数据RGB奇、RGB偶表示将要在LCD面板30的左半部分显示的图像。作为选择,如果源极COF 42都连接到LCD面板30的底部边沿的数据焊盘,右侧数据RGB奇、RGB偶表示将要在LCD面板30的右半部分显示的图像。
时序控制31产生的时序控制信号也通过时序控制器31的单个输出端口63、Y-形FFC的单个输入端子43C、和Y-形FFC的第一输出端子43A被传送到连接到第一源极PCB 41A的第一数据IC 32A。同样,时序控制信号通过时序控制器31的单个输出端口63、Y-形FFC的单个输入端子43C、和Y-形FFC的第二输出端子43B被传送到连接到第二源极PCB 41B的第二数据IC 32B。
最右边的第二数据IC 32B跟随起始脉冲取样第一数据,并且取样次数基本等于其自身输出信道的数目,如图10和11所示。最右边的第二数据IC 32B产生指示下一数据的取样定时的进位信号并将该进位信号提供到相邻的第二数据IC 32B。以同样的方式,进位信号随后被传送到相邻的数据IC 32A、32B。进位信号通过Y-形FFC的第二输出端子43B和Y-形FFC的第一输出端子43A从第二源极PCB 41B被传送到第一源极PCB 41A。作为选择,可以反转数据IC 32A、32B的数据取样方向。在那种情况下,进位信号通过Y-形FFC的第一输出端子43A和Y-形FFC的第二输出端子43B从第一源极PCB41A被传送到第二源极PCB 41B。
安装在系统板60的DC-DC转换器38产生的驱动电压通过DC-DC转换器38的输出端子73、Y-形FFC的公共输入端子43C、和Y-形FFC的第一输出端子43A被传送到连接到第一源极PCB 41A的第一数据IC 32A。驱动电压通过DC-DC转换器38的输出端子73、Y-形FFC的公共输入端子43C、和Y-形FFC的第二输出端子43B同样被传送到连接到第二源极PCB 41B的第一数据IC 32B。
图34示出了根据本发明第八实施例的LCD器件,图35示出了图34内示出的LCD器件内的信号传送路径的例子。控制PCB40包括用于将DC-DC转换器38产生的驱动电压传送到第一和第二FFC143A和143B的信号线146。系统板60包括从外部设备接收各种视频数据的接口电路62、用于将来自于接口电路62的视频数据修改为适用于LCD面板的图形处理电路64、和产生驱动LCD面板30的驱动电压的DC-DC转换器38。提供在控制PCB 40和系统板60上的部件的详细描述已经在前面提供并且不再重复。
如上所述,根据本发明一方面的LCD器件将源极PCB分为多个小型的源极PCB。此外,因为时序控制器采用单个输入端口,所以时序控制器具有较少数量的输出引脚,并且可以减小控制PCB的尺寸。此外,根据本发明的LCD器件可以移除其中一个FFC并代替采用形成在LCD面板内的LOG线和COF上的虚拟线,从而简化了控制PCB和源极PCB之间的连接,并减少了构造LCD器件所需的部件数量。
此外,根据本发明另一方面的LCD器件分别将补偿电阻连接到数据IC,该数据IC连接到直接通过FFC接收来自于控制PCB的驱动信号的源极PCB。这样就减小或防止了来自于直接通过FFC接收驱动电压的源极PCB的伽玛补偿电压和来自于通过LOG线接收驱动电压的源极PCB的伽玛补偿电压之间的电位差。
此外,用于传送驱动电压的源极COF或源极TCP内的虚拟线可以比用于传送数据时序信号的其他虚拟线宽。同样地,用于传送驱动电压的LOG线可以比用于传送数据时序控制信号的LOG线宽。结果是,可以最小化或基本防止LOG线上的线电阻导致的驱动电压降从而减小或防止来自于不同PCB的伽玛补偿电压差。
同样如上所述,根据本发明另一方面的LCD器件,将控制PCB的元件和功能集成到系统板内。此外,时序控制器采用单个输出端口,从而减小了时序控制器的输出引脚数量并减小了系统板的尺寸。结果是,可以降低制造LCD器件的成本,并缩短制造时间。此外,可以使LCD器件比现有的器件更薄。
对于本领域的普通技术人员来说在不脱离本发明实质和范围各种修改和变化是显而易见的。因而,本发明覆盖了包含在从属权利要求以及等效物的范围内的各种修改和变化。
Claims (29)
1.一种显示器包括:
具有第一组数据线和第二组数据线、多条与第一和第二组数据线交叉的栅极线、和多个矩阵排列的画面单元的显示面板;
连接到第一数据集成电路(IC)以将第一数据电压提供到第一组数据线的第一源极PCB;
连接到第二数据IC以将第二数据电压提供到第二组数据线的第二源极PCB;
具有配置为将视频数据输出到第一和第二数据IC的单个输出端口,并输出时序控制信号以控制第一和第二数据IC的时序控制器;以及
将时序控制器的单个输出端口连接到第一和第二源极PCB中的至少一个以将来自于时序控制器的视频数据和时序控制信号传送到第一和第二源极PCB中的至少一个内的第一连接电缆,
其中多个输出引脚配置为将视频数据和时序控制信号输出到第一和第二数据IC,
其中第一数据IC和第二数据IC配置为基于视频数据和时序控制信号分别产生第一和第二数据电压。
2.根据权利要求1所述的显示器,其特征在于,第一连接电缆将时序控制器的单个输出端口连接到第一源极PCB以将来自于时序控制器的单个输出端口的视频数据和时序控制信号传送到第一源极PCB。
3.根据权利要求2所述的显示器,其特征在于,进一步包括将时序控制器的单个输出端口连接到第二源极PCB以将来自于时序控制器的单个输出端口的视频数据和时序控制信号传送到第二源极PCB的第二连接电缆。
4.根据权利要求3所述的显示器,其特征在于,进一步包括一个控制PCB,其中控制PCB包括:
时序控制器,以及
将时序控制器的单个输出端口连接到第一连接电缆和第二连接电缆以将来自于时序控制器的单个输出端口的视频数据和时序控制信号传送到第一和第二连接电缆的连接线。
5.根据权利要求4所述的显示器,其特征在于,连接线及第一和第二连接电缆中的其中一个也配置为在其中一个第一数据IC和其中一个第二数据IC之间传送进位信号。
6.根据权利要求1的显示器,其特征在于,第一连接电缆将时序控制器的单个输出端口连接到第一和第二源极PCB以将来自于时序控制器的单个输出端口的视频数据和时序控制信号传送到第一和第二源极PCB。
7.根据权利要求6所述的显示器,其特征在于,第一连接电缆也配置为在其中一个第一数据IC和其中一个第二数据IC之间传送进位信号。
8.根据权利要求1所述的显示器,其特征在于,第一电缆将单个输出端口仅连接到第一和第二源极PCB中的其中一个以将来自于时序控制的视频数据和时序控制信号传送到第一和第二源极PCB中的其中一个,并且
显示面板包括玻璃上的线以将第一源极PCB连接到第二源极PCB并将来自于第一和第二源极PCB其中一个的视频数据和时序控制信号传送到第一和第二源极PCB中的另一个内。
9.根据权利要求8所述的显示器,其特征在于,一个玻璃上的线配置为在一个第一数据IC和一个第二数据IC之间传送进位信号。
10.根据权利要求1所述的显示器,其特征在于,进一步包括一个系统板,其中系统板包括:
具有配置为从外部源接收输入数据的接口电路;
具有配置为基于来自于接口电路的输入数据将数字视频数据和时序信号输出到时序控制器的图形处理电路;以及
具有产生驱动电压以驱动显示面板的电压源。
11.根据权利要求10所述的显示器,其特征在于,系统板进一步包括:
时序控制器;以及
将时序控制信号的波形选择信息提供到时序控制器的存储器。
12.根据权利要求10所述的显示器,其特征在于,图形处理电路包括:
将来自于接口电路的输入数据转换成数字输入数据的模数转换器;
具有通过调整数字输入数据的分辨率来调制数字输入数据并调制调整过的数字输入数据以调整显示面板的响应特性和对比度中的至少一种的定标器;以及
基于调制过的数字输入数据产生同步信号、数据使能信号、和点时钟的图像处理器,并且
其中时序控制器基于调制过的数字输入数据、同步信号、数据使能信号、和点时钟中的一个或多个产生视频数据和时序控制信号的时序控制器。
13.根据权利要求1所述的显示器,其特征在于,显示器是液晶显示器。
14.一种液晶显示器,包括:
具有第一组数据线和第二组数据线、多条与第一和第二组数据线交叉的栅极线、多个矩阵排列的画面单元、和玻璃上的线的液晶显示面板;
连接到第一数据集成电路(IC)以将第一数据电压提供到第一组数据线的第一源极PCB;
连接到第二数据IC以将第二数据电压提供到第二组数据线的第二源极PCB;以及
具有将视频数据和时序控制信号输出到第一源极PCB的时序控制器;
其中玻璃上的线连接第一和第二源极PCB以将来自于第一源极PCB的视频数据和时序控制信号传送到第二源极PCB,
其中第一数据IC和第二数据IC配置为基于视频数据和时序控制信号分别产生第一和第二数据电压。
15.根据权利要求14所述的液晶显示器,其特征在于,进一步包括将时序控制器连接到第一源极PCB以将来自于时序控制器的视频数据和时序控制信号传送到第一源极PCB的连接电缆。
16.根据权利要求15所述的液晶显示器,其特征在于,进一步包括为液晶面板提供驱动电压的电压源,
其中连接电缆也配置为将来自于电压源的驱动电压传送到第一源极PCB,以及
其中玻璃上的线也配置为将来自于第一源极PCB的驱动电压传送到第二源极PCB。
17.根据权利要求16所述的液晶显示器,其特征在于,至少一个第一数据IC包括:
串联连接以划分驱动电压从而产生伽玛补偿电压的电阻串;和
与电阻串并联连接的补偿电阻,
其中至少一个第一数据IC配置为基于伽玛补偿电压产生第一数据电压。
18.根据权利要求14的液晶显示器,其特征在于,进一步包括:
产生驱动液晶显示器面板的驱动电压的电源;
其中玻璃上的线还配置为将来自于第一源极PCB的驱动电压传送到第二源极PCB。
19.根据权利要求18所述的液晶显示器,其特征在于,其中玻璃上的线中的第一个具有比玻璃上的线中的第二个小的宽度。
20.根据权利要求19所述的液晶显示器,其特征在于,其中玻璃上的线中的第一个配置为传送时序控制信号,并且玻璃上的线中的第二个配置为传送驱动电压。
21.根据权利要求14所述的液晶显示器,其特征在于,进一步包括:
连接到液晶显示器面板上的至少部分第一组数据线和第一源极PCB的第一膜上芯片,第一膜上芯片具有第一数据IC和第一虚拟线其中之一;以及
连接到液晶显示器面板上的至少部分第二组数据线和第二源极PCB的第二膜上芯片,第二膜上芯片具有第二数据IC和第二虚拟线其中之一,
其中第一虚拟线连接到第一源极PCB和玻璃上的线的一末端以将来自于第一源极PCB的时序控制信号和视频数据传送到玻璃上的线,并且第二虚拟线连接到第二源极PCB和玻璃上的线的另一末端以将来自于玻璃上的线的时序控制信号和视频数据传送到第二源极玻璃上的线。
22.根据权利要求14所述的液晶显示器,其特征在于,进一步包括:
连接到液晶显示器面板上的至少部分第一组数据线和第一源极PCB的第一TCP(载带封装),第一TCP具有第一数据IC和第一虚拟线其中之一;以及
连接到液晶显示器面板上的至少部分第二组数据线和第二源极PCB的第二TCP,第二TCP具有第二数据IC和第二虚拟线其中之一,
其中第一虚拟线连接到第一源极PCB和玻璃上的线的一末端以将来自于第一源极PCB的时序控制信号和视频数据传送到玻璃上的线,并且第二虚拟线连接到第二源极PCB和玻璃上的线的另一末端以将来自于玻璃上的线的时序控制信号和视频数据传送到第二源极玻璃上的线。
23.根据权利要求14所述的液晶显示器,其特征在于,一个玻璃上的线配置为在一个第一数据IC和一个第二数据IC之间传送进位信号。
24.根据权利要求14所述的液晶显示器,其特征在于,进一步包括:
连接到其中一个第一数据IC的输入端子的第一电阻;和
连接到其中一个第二数据IC的输入端子的第二电阻,
其中
RTA=(RTB(REQ+RLOG))/REQ,
其中RTA是第一电阻的电阻值、RTB是第二电阻的电阻值、REQ是连接电缆的全部电阻值,并且RLOG是其中一个玻璃上的线的全部线电阻。
25.一种液晶显示器,包括:
具有第一组数据线和第二组数据线、多条与第一和第二组数据线交叉的栅极线、多个矩阵排列的画面单元的液晶显示面板;
连接到第一数据集成电路(IC)以将第一数据电压提供到第一组数据线的第一源极PCB;
连接到第二数据IC以将第二数据电压提供到第二组数据线的第二源极PCB;以及
配置为将视频数据输出到第一和第二数据IC并输出时序控制信号以控制第一和第二数据IC的时序控制器;
其中时序控制器配置为以第一频率接收输入视频数据并以基本上高于第一频率的第二频率输出视频数据,以及
其中第一数据IC和第二数据IC都配置为基于视频数据和时序控制信号分别产生第一和第二数据电压。
26.根据权利要求25所述的液晶显示器,其特征在于,时序控制器包括一单个输出端口,该单个输出端口配置为连续输出视频数据从而首先为第一组数据线并且接下来为第二组数据线输出视频数据。
27.根据权利要求26所述的液晶显示器,其特征在于,时序控制器包括:
配置为以基本上低于第一频率的第三频率将输入视频数据划分为奇数像素数据和偶数像素数据的两端口延伸部分;以及
配置为调制来自于两端口延伸部分来调制奇数和偶数像素数据以降低奇数和偶数像素数据的摆动宽度,并以第二频率输出调制形式的视频数据的数据调制器。
28.根据权利要求27所述的液晶显示器件,其特征在于,数据调制器配置为利用迷你LVDS(低压差动信号)法和RSDS(减小摆动差动信号)法中的一种方法来调制奇数和偶数像素数据。
29.根据权利要求28所述的液晶显示器,其特征在于,第一和第二数据IC都包括数据存储部分以解调以调制方式从数据调制器接收到的视频数据。
Applications Claiming Priority (14)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR10-2007-0026070 | 2007-03-16 | ||
KR1020070026070A KR100874639B1 (ko) | 2007-03-16 | 2007-03-16 | 액정표시장치 |
KR10-2007-0030332 | 2007-03-28 | ||
KR10-2007-0030333 | 2007-03-28 | ||
KR1020070030454A KR100870499B1 (ko) | 2007-03-28 | 2007-03-28 | 액정표시장치와 그 구동방법 |
KR10-2007-0030454 | 2007-03-28 | ||
KR20070030323 | 2007-03-28 | ||
KR1020070030332A KR100870498B1 (ko) | 2007-03-28 | 2007-03-28 | 액정표시장치 |
KR1020070030333A KR100864976B1 (ko) | 2007-03-28 | 2007-03-28 | 액정표시장치 |
KR10-2007-0030323 | 2007-03-28 | ||
KR10-2007-0046126 | 2007-05-11 | ||
KR10-2007-0046113 | 2007-05-11 | ||
KR1020070046113A KR100870515B1 (ko) | 2007-05-11 | 2007-05-11 | 액정표시장치 |
KR1020070046126A KR100855502B1 (ko) | 2007-03-28 | 2007-05-11 | 액정표시장치와 그 구동방법 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN101266762A true CN101266762A (zh) | 2008-09-17 |
CN101266762B CN101266762B (zh) | 2012-07-04 |
Family
ID=39989131
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN2007101606945A Active CN101266762B (zh) | 2007-03-16 | 2007-12-29 | 液晶显示器 |
Country Status (2)
Country | Link |
---|---|
KR (1) | KR100874639B1 (zh) |
CN (1) | CN101266762B (zh) |
Cited By (20)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101995722A (zh) * | 2009-08-10 | 2011-03-30 | 乐金显示有限公司 | 液晶显示器 |
CN102376240A (zh) * | 2010-08-12 | 2012-03-14 | 乐金显示有限公司 | 图像显示设备 |
CN102779491A (zh) * | 2011-05-31 | 2012-11-14 | 京东方科技集团股份有限公司 | 一种场序背光颜色补偿方法及装置 |
US8363198B2 (en) | 2009-05-29 | 2013-01-29 | Lg Display Co., Ltd. | Liquid crystal display device |
US8441469B2 (en) | 2009-06-12 | 2013-05-14 | Lg Display Co., Ltd. | Liquid crystal display device |
US8446402B2 (en) | 2009-05-11 | 2013-05-21 | Lg Display Co. Ltd. | Liquid crystal display |
CN103188533A (zh) * | 2011-12-28 | 2013-07-03 | 三星电子株式会社 | 信号处理装置、具有其的显示装置以及信号处理方法 |
CN103474019A (zh) * | 2013-02-18 | 2013-12-25 | 友达光电股份有限公司 | 驱动电路及使用该驱动电路的显示装置 |
CN103745703A (zh) * | 2013-12-31 | 2014-04-23 | 深圳市华星光电技术有限公司 | 一种液晶面板的驱动电路、液晶面板和液晶显示装置 |
CN103824541A (zh) * | 2012-11-16 | 2014-05-28 | 乐金显示有限公司 | 包括玻上线的显示设备 |
CN105957479A (zh) * | 2016-05-31 | 2016-09-21 | 深圳市华星光电技术有限公司 | 接口装置及具有该接口装置的液晶显示器 |
CN106710501A (zh) * | 2016-12-19 | 2017-05-24 | 惠科股份有限公司 | 显示面板的驱动电路架构及显示显示装置 |
CN106997752A (zh) * | 2016-01-21 | 2017-08-01 | 硅工厂股份有限公司 | 用于显示装置的源极驱动器 |
CN107463033A (zh) * | 2017-09-01 | 2017-12-12 | 深圳市华星光电技术有限公司 | 显示装置 |
CN107610658A (zh) * | 2017-08-23 | 2018-01-19 | 惠科股份有限公司 | 显示装置的驱动装置及驱动方法 |
US10388243B2 (en) | 2014-05-06 | 2019-08-20 | Novatek Microelectronics Corp. | Driving system and method for driving display panel and display device thereof |
CN110223654A (zh) * | 2019-06-10 | 2019-09-10 | 惠科股份有限公司 | 驱动模组和显示装置 |
CN111052587A (zh) * | 2017-12-14 | 2020-04-21 | 株式会社日立制作所 | 电力转换装置 |
CN113671737A (zh) * | 2016-11-25 | 2021-11-19 | 三星显示有限公司 | 显示设备 |
WO2022001394A1 (zh) * | 2020-06-30 | 2022-01-06 | 京东方科技集团股份有限公司 | 显示装置和电子设备 |
Families Citing this family (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR101577821B1 (ko) * | 2008-12-23 | 2015-12-16 | 엘지디스플레이 주식회사 | 액정표시장치 |
KR101325362B1 (ko) * | 2008-12-23 | 2013-11-08 | 엘지디스플레이 주식회사 | 액정표시장치 |
KR101419245B1 (ko) * | 2009-06-26 | 2014-07-15 | 엘지디스플레이 주식회사 | 액정 표시장치 |
KR101633103B1 (ko) * | 2009-08-07 | 2016-06-24 | 엘지디스플레이 주식회사 | 액정표시장치 |
KR101595463B1 (ko) * | 2009-09-24 | 2016-02-26 | 엘지디스플레이 주식회사 | 액정 표시장치 |
KR101696458B1 (ko) * | 2009-12-11 | 2017-01-16 | 엘지디스플레이 주식회사 | 액정표시장치 |
KR101887682B1 (ko) * | 2012-07-20 | 2018-08-13 | 엘지디스플레이 주식회사 | 액정표시장치 |
KR102106005B1 (ko) * | 2013-08-22 | 2020-05-04 | 삼성디스플레이 주식회사 | 표시 장치 및 그 구동 방법 |
CN105096848A (zh) * | 2014-05-19 | 2015-11-25 | 联咏科技股份有限公司 | 控制源极驱动电路的方法、控制芯片及显示设备 |
KR102256854B1 (ko) * | 2015-01-29 | 2021-05-27 | 엘지디스플레이 주식회사 | 인쇄 회로 기판 및 이를 포함한 표시 장치 |
KR102028922B1 (ko) * | 2018-04-05 | 2019-10-07 | 주식회사엘디티 | 반도체 칩의 데이터 처리 방법 및 그 반도체 칩 |
Family Cites Families (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100706742B1 (ko) * | 2000-07-18 | 2007-04-11 | 삼성전자주식회사 | 평판 디스플레이 장치 |
CN1779770B (zh) * | 2004-11-19 | 2010-10-13 | 中华映管股份有限公司 | 平面显示器与栅极驱动方法 |
KR100604919B1 (ko) * | 2004-12-01 | 2006-07-28 | 삼성전자주식회사 | 디스플레이 장치 |
-
2007
- 2007-03-16 KR KR1020070026070A patent/KR100874639B1/ko active IP Right Grant
- 2007-12-29 CN CN2007101606945A patent/CN101266762B/zh active Active
Cited By (34)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US8446402B2 (en) | 2009-05-11 | 2013-05-21 | Lg Display Co. Ltd. | Liquid crystal display |
US8363198B2 (en) | 2009-05-29 | 2013-01-29 | Lg Display Co., Ltd. | Liquid crystal display device |
US8441469B2 (en) | 2009-06-12 | 2013-05-14 | Lg Display Co., Ltd. | Liquid crystal display device |
US8416231B2 (en) | 2009-08-10 | 2013-04-09 | Lg Display Co., Ltd. | Liquid crystal display |
CN101995722A (zh) * | 2009-08-10 | 2011-03-30 | 乐金显示有限公司 | 液晶显示器 |
CN102376240A (zh) * | 2010-08-12 | 2012-03-14 | 乐金显示有限公司 | 图像显示设备 |
CN102376240B (zh) * | 2010-08-12 | 2015-03-11 | 乐金显示有限公司 | 图像显示设备 |
CN102779491A (zh) * | 2011-05-31 | 2012-11-14 | 京东方科技集团股份有限公司 | 一种场序背光颜色补偿方法及装置 |
CN102779491B (zh) * | 2011-05-31 | 2014-10-22 | 京东方科技集团股份有限公司 | 一种场序背光颜色补偿方法及装置 |
CN103188533A (zh) * | 2011-12-28 | 2013-07-03 | 三星电子株式会社 | 信号处理装置、具有其的显示装置以及信号处理方法 |
CN103188533B (zh) * | 2011-12-28 | 2018-10-19 | 三星电子株式会社 | 信号处理装置、具有其的显示装置以及信号处理方法 |
CN103824541B (zh) * | 2012-11-16 | 2016-08-17 | 乐金显示有限公司 | 包括玻上线的显示设备 |
CN103824541A (zh) * | 2012-11-16 | 2014-05-28 | 乐金显示有限公司 | 包括玻上线的显示设备 |
CN103474019B (zh) * | 2013-02-18 | 2017-03-01 | 友达光电股份有限公司 | 驱动电路及使用该驱动电路的显示装置 |
CN103474019A (zh) * | 2013-02-18 | 2013-12-25 | 友达光电股份有限公司 | 驱动电路及使用该驱动电路的显示装置 |
US9240160B2 (en) | 2013-02-18 | 2016-01-19 | Au Optronics Corporation | Driving circuit and display device of using same |
CN103745703A (zh) * | 2013-12-31 | 2014-04-23 | 深圳市华星光电技术有限公司 | 一种液晶面板的驱动电路、液晶面板和液晶显示装置 |
US10388243B2 (en) | 2014-05-06 | 2019-08-20 | Novatek Microelectronics Corp. | Driving system and method for driving display panel and display device thereof |
CN106997752A (zh) * | 2016-01-21 | 2017-08-01 | 硅工厂股份有限公司 | 用于显示装置的源极驱动器 |
CN105957479A (zh) * | 2016-05-31 | 2016-09-21 | 深圳市华星光电技术有限公司 | 接口装置及具有该接口装置的液晶显示器 |
US10482807B2 (en) | 2016-05-31 | 2019-11-19 | Shenzhen China Star Optoelectronics Technology Co., Ltd | Interface devices and liquid crystal devices with the same |
CN113671737A (zh) * | 2016-11-25 | 2021-11-19 | 三星显示有限公司 | 显示设备 |
US11924969B2 (en) | 2016-11-25 | 2024-03-05 | Samsung Display Co., Ltd. | Display device coupled to circuit board with coupling film |
CN106710501A (zh) * | 2016-12-19 | 2017-05-24 | 惠科股份有限公司 | 显示面板的驱动电路架构及显示显示装置 |
CN107610658A (zh) * | 2017-08-23 | 2018-01-19 | 惠科股份有限公司 | 显示装置的驱动装置及驱动方法 |
CN107610658B (zh) * | 2017-08-23 | 2020-06-26 | 惠科股份有限公司 | 显示装置的驱动装置及驱动方法 |
CN107463033A (zh) * | 2017-09-01 | 2017-12-12 | 深圳市华星光电技术有限公司 | 显示装置 |
CN111052587A (zh) * | 2017-12-14 | 2020-04-21 | 株式会社日立制作所 | 电力转换装置 |
CN110223654A (zh) * | 2019-06-10 | 2019-09-10 | 惠科股份有限公司 | 驱动模组和显示装置 |
CN110223654B (zh) * | 2019-06-10 | 2020-11-03 | 惠科股份有限公司 | 驱动模组和显示装置 |
WO2020248994A1 (zh) * | 2019-06-10 | 2020-12-17 | 惠科股份有限公司 | 驱动模组和显示装置 |
US11380278B2 (en) | 2019-06-10 | 2022-07-05 | HKC Corporation Limited | Driving circuit and display device |
WO2022001394A1 (zh) * | 2020-06-30 | 2022-01-06 | 京东方科技集团股份有限公司 | 显示装置和电子设备 |
GB2611236A (en) * | 2020-06-30 | 2023-03-29 | Boe Technology Group Co Ltd | Display apparatus and electronic device |
Also Published As
Publication number | Publication date |
---|---|
KR100874639B1 (ko) | 2008-12-17 |
CN101266762B (zh) | 2012-07-04 |
KR20080084389A (ko) | 2008-09-19 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN101266762B (zh) | 液晶显示器 | |
US8289258B2 (en) | Liquid crystal display | |
CN101751887B (zh) | 液晶显示器 | |
CN101877212B (zh) | 液晶显示装置及其驱动方法 | |
CN101751889B (zh) | 液晶显示器 | |
CN101334973B (zh) | 液晶显示器及其驱动方法 | |
KR101286541B1 (ko) | 액정표시장치 | |
CN100505021C (zh) | 显示设备及其驱动装置和驱动方法 | |
CN101312026B (zh) | 液晶显示装置及其驱动方法 | |
CN107886911B (zh) | 液晶显示设备及其驱动方法 | |
CN101303841B (zh) | 液晶显示器件 | |
JP2002196731A (ja) | マルチフレーム反転機能を有する液晶表示装置とその駆動装置及び方法 | |
GB2471350A (en) | Liquid crystal display | |
CN107886910A (zh) | 显示装置 | |
KR101361956B1 (ko) | 액정표시장치 | |
CN101281716B (zh) | 显示装置 | |
KR101389205B1 (ko) | 액정표시장치와 그 구동방법 | |
CN1432990A (zh) | 用于数据传输的装置和方法 | |
KR100870498B1 (ko) | 액정표시장치 | |
KR100870515B1 (ko) | 액정표시장치 | |
KR100864976B1 (ko) | 액정표시장치 | |
KR100855502B1 (ko) | 액정표시장치와 그 구동방법 | |
KR101715855B1 (ko) | 액정표시장치의 타이밍 콘트롤러 | |
KR20080088076A (ko) | 액정표시장치와 그 구동방법 | |
CN115985223B (zh) | 显示设备及其驱动方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant |