CN111834306A - 半导体装置和包括该半导体装置的电子设备 - Google Patents

半导体装置和包括该半导体装置的电子设备 Download PDF

Info

Publication number
CN111834306A
CN111834306A CN202010531248.6A CN202010531248A CN111834306A CN 111834306 A CN111834306 A CN 111834306A CN 202010531248 A CN202010531248 A CN 202010531248A CN 111834306 A CN111834306 A CN 111834306A
Authority
CN
China
Prior art keywords
layer
chip
semiconductor device
semiconductor
conductive
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202010531248.6A
Other languages
English (en)
Inventor
徐焰
姬忠礼
陈余
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Huawei Technologies Co Ltd
Original Assignee
Huawei Technologies Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Huawei Technologies Co Ltd filed Critical Huawei Technologies Co Ltd
Priority to CN202010531248.6A priority Critical patent/CN111834306A/zh
Priority to CN202311330231.4A priority patent/CN117334648A/zh
Publication of CN111834306A publication Critical patent/CN111834306A/zh
Priority to PCT/CN2021/099498 priority patent/WO2021249509A1/zh
Priority to KR1020237000555A priority patent/KR20230021717A/ko
Priority to EP21822556.3A priority patent/EP4152375A4/en
Priority to US18/063,529 priority patent/US20230104555A1/en
Pending legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/34Arrangements for cooling, heating, ventilating or temperature compensation ; Temperature sensing arrangements
    • H01L23/36Selection of materials, or shaping, to facilitate cooling or heating, e.g. heatsinks
    • H01L23/367Cooling facilitated by shape of device
    • H01L23/3677Wire-like or pin-like cooling fins or heat sinks
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/28Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
    • H01L23/31Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
    • H01L23/3107Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed
    • H01L23/3121Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed a substrate forming part of the encapsulation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/34Arrangements for cooling, heating, ventilating or temperature compensation ; Temperature sensing arrangements
    • H01L23/36Selection of materials, or shaping, to facilitate cooling or heating, e.g. heatsinks
    • H01L23/367Cooling facilitated by shape of device
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/50Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the subgroups H01L21/06 - H01L21/326, e.g. sealing of a cap to a base of a container
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/683Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping
    • H01L21/6835Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76898Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics formed through a semiconductor substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/34Arrangements for cooling, heating, ventilating or temperature compensation ; Temperature sensing arrangements
    • H01L23/36Selection of materials, or shaping, to facilitate cooling or heating, e.g. heatsinks
    • H01L23/367Cooling facilitated by shape of device
    • H01L23/3672Foil-like cooling fins or heat sinks
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/34Arrangements for cooling, heating, ventilating or temperature compensation ; Temperature sensing arrangements
    • H01L23/36Selection of materials, or shaping, to facilitate cooling or heating, e.g. heatsinks
    • H01L23/373Cooling facilitated by selection of materials for the device or materials for thermal expansion adaptation, e.g. carbon
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/34Arrangements for cooling, heating, ventilating or temperature compensation ; Temperature sensing arrangements
    • H01L23/36Selection of materials, or shaping, to facilitate cooling or heating, e.g. heatsinks
    • H01L23/373Cooling facilitated by selection of materials for the device or materials for thermal expansion adaptation, e.g. carbon
    • H01L23/3732Diamonds
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/34Arrangements for cooling, heating, ventilating or temperature compensation ; Temperature sensing arrangements
    • H01L23/36Selection of materials, or shaping, to facilitate cooling or heating, e.g. heatsinks
    • H01L23/373Cooling facilitated by selection of materials for the device or materials for thermal expansion adaptation, e.g. carbon
    • H01L23/3736Metallic materials
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/481Internal lead connections, e.g. via connections, feedthrough structures
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/482Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of lead-in layers inseparably applied to the semiconductor body
    • H01L23/4827Materials
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/535Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including internal interconnections, e.g. cross-under constructions
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/02Bonding areas ; Manufacturing methods related thereto
    • H01L24/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L24/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/10Bump connectors ; Manufacturing methods related thereto
    • H01L24/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L24/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/03Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
    • H01L25/04Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
    • H01L25/065Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L25/0652Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L27/00 the devices being arranged next and on each other, i.e. mixed assemblies
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/03Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
    • H01L25/04Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
    • H01L25/065Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L25/0655Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L27/00 the devices being arranged next to each other
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/03Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
    • H01L25/04Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
    • H01L25/065Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L25/0657Stacked arrangements of devices
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/03Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
    • H01L25/04Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
    • H01L25/07Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L29/00
    • H01L25/071Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L29/00 the devices being arranged next and on each other, i.e. mixed assemblies
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2221/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof covered by H01L21/00
    • H01L2221/67Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere
    • H01L2221/683Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping
    • H01L2221/68304Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support
    • H01L2221/68345Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support used as a support during the manufacture of self supporting substrates
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/0556Disposition
    • H01L2224/0557Disposition the external layer being disposed on a via connection of the semiconductor or solid-state body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • H01L2224/161Disposition
    • H01L2224/16135Disposition the bump connector connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip
    • H01L2224/16145Disposition the bump connector connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being stacked
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • H01L2224/161Disposition
    • H01L2224/16151Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/16221Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/16225Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2225/00Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
    • H01L2225/03All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
    • H01L2225/04All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
    • H01L2225/065All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L2225/06503Stacked arrangements of devices
    • H01L2225/06527Special adaptation of electrical connections, e.g. rewiring, engineering changes, pressure contacts, layout
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2225/00Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
    • H01L2225/03All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
    • H01L2225/04All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
    • H01L2225/065All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L2225/06503Stacked arrangements of devices
    • H01L2225/06541Conductive via connections through the device, e.g. vertical interconnects, through silicon via [TSV]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2225/00Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
    • H01L2225/03All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
    • H01L2225/04All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
    • H01L2225/065All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L2225/06503Stacked arrangements of devices
    • H01L2225/06589Thermal management, e.g. cooling
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/18Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof the devices being of types provided for in two or more different subgroups of the same main group of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/181Encapsulation

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Chemical & Material Sciences (AREA)
  • Materials Engineering (AREA)
  • Manufacturing & Machinery (AREA)
  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)

Abstract

本申请涉及半导体装置和包括该半导体装置的电子设备。该半导体装置包括:第一半导体层;第二芯片;导热层,与所述第一半导体层和所述第二芯片层叠设置并且位于所述第一半导体层与所述第二芯片之间,用于在所述导热层内传导来自所述第一半导体层和/或所述第二芯片的热量,所述导热层在水平方向的导热系数大于或等于在垂直方向的导热系数,且大于所述第一半导体层的导热系数;以及第一导电柱,贯穿所述导热层,以使得所述第一半导体层与所述第二芯片通过所述第一导电柱实现电互连,其中所述第一导电柱与所述导热层电绝缘,所述第一导电柱的延伸方向为所述垂直方向。采用该半导体装置,可以降低局部热点效应。

Description

半导体装置和包括该半导体装置的电子设备
技术领域
本申请公开的实施例涉及半导体技术领域,更具体地涉及半导体装置和包括该半导体装置的电子设备。
背景技术
在集成电路的封装过程中,半导体芯片可以接合至互连层或封装基板等其他部件上,形成的封装结构称为三维集成电路(3D IC)。在3D IC中,散热是一种挑战。
在典型的3D IC(例如,基板上晶圆上的芯片(Chip-on-Wafer-on-Substrate,CoWoS)封装)中,热量可能聚集在芯片堆叠底部的内部区域中,从而导致明显的局部温度峰值(也称热点)。此外,由于高功耗芯片所产生的热量而引起的热点可能会对周围的芯片产生热串扰问题,从而对周围芯片的性能和整个3D IC封装的可靠性产生不利影响。这种以3DIC为例讨论的局部热点问题同样广泛存在于其他半导体芯片封装结构(例如,2.5D IC封装)中。
发明内容
本申请提供一种半导体装置,用于在一定程度上解决半导体装置中的局部热点的问题。另外,本申请还提供了一种电子设备,该电子设备包括前述半导体装置。
根据本申请公开的第一方面,提供了一种半导体装置。该半导体装置包括:第一半导体层;第二芯片;导热层,与所述第一半导体层和所述第二芯片层叠设置并且位于所述第一半导体层与所述第二芯片之间,用于在所述导热层内传导来自所述第一半导体层和/或所述第二芯片的热量,所述导热层在水平方向的导热系数大于或等于在垂直方向的导热系数;以及第一导电柱,贯穿所述导热层,以使得所述第一半导体层与所述第二芯片通过所述第一导电柱实现电互连,其中所述第一导电柱与所述导热层电绝缘,所述第一导电柱的延伸方向为所述垂直方向,其中所述导热层在水平方向的导热系数大于所述第一半导体层的导热系数。
第一半导体层和/或第二芯片在工作中可能产生热量,并且热量在水平方向上可能分布不均匀。由于导热层与第一半导体层和第二芯片层叠设置并且导热层在水平方向的导热系数大于或等于在垂直方向的导热系数,可以将热量在水平方向上扩散开来,实现水平均热的效果,从而减缓或消除局部热点效应。此外,在导热层中设置有第一导电柱,以实现第一半导体层与第二芯片的电互连。由于导热层通常也是导电材料,通过将导热层与第一导电柱进行电隔离,第一导电柱的电功能不会受到影响,确保半导体装置可以正常工作。
在一些实施例中,所述导热层上具有多个通孔,一个或多个所述第一导电柱贯穿一个所述通孔。
通孔和导电柱的数量可以根据芯片的具体要求来确定。通常而言,芯片之间的互连通过多个通孔来实现。导电柱的尺寸通常由半导体制造工艺以及芯片的尺寸、性能等决定。由于大孔径的通孔更容易制造,成本更低。因此,为了降低导热层的生产成本,可以使用能够容纳多个导电柱的通孔。在一些情况下,为了提升均热性能,可以制造较小的通孔,从而尽可能保留导热层。即,一个通孔仅容纳一个导电柱。
在一些实施例中,所述导热层与所述第一半导体层之间键合连接。
键合连接是一种无胶粘剂、无焊接层的连接,可以显著降低导热层与第一半导体层之间的热阻,从而热量可以通过导热层在水平方向上快速扩展,提升均热效果。
在一些实施例中,所述半导体装置还包括绝缘材料,所述绝缘材料包覆所述导热层的表面,所述第一导电柱还贯穿所述绝缘材料。
由于绝缘材料包覆导热层的表面,导热层与其他元件之间的导电路径被切断,从而不会影响半导体装置的电性操作。
在一些实施例中,所述半导体装置还包括:绝缘层,被布置为至少部分围绕所述第一导电柱且沿所述第一导电柱延伸,用于将所述第一导电柱与所述导热层隔离以实现电绝缘。
通过围绕第一导电柱设置绝缘层,可以将第一导电柱与导热层电绝缘。
在一些实施例中,所述半导体装置还包括:填充材料,被布置在所述导热层中并且位于在所述导热层与所述绝缘层之间。
在对导热层钻孔过程中,为了降低成本,可能制造孔径相对较大的通孔,因此,需要填充材料来填充这些通孔,以降低形成导电柱的难度。
在一些实施例中,所述填充材料与硅通孔(TSV)工艺兼容,所述硅通孔是指通过在硅晶圆的通孔中填充导电材料以实现的电互连。
由于填充材料与TSV工艺兼容,在对填充材料进行打孔的过程中,可以使用已知的半导体制造工艺来实现,从而具有良好的工艺兼容性。
在一些实施例中,所述第一半导体层为第一芯片或第一互连层。
在一些实施例中,在所述第一半导体层为第一芯片时,所述第一导电柱还贯穿所述第一芯片。
在一些实施例中,所述半导体装置还包括:第三半导体层,被布置在所述第一半导体层远离所述导热层的一侧,所述第三半导体层与所述导电柱电耦合。
在一些实施例中,所述导热层包括碳基材料、金属材料或其组合。
在一些实施例中,所述碳基材料包括石墨烯膜。
在一些实施例中,所述导热层的厚度至少为5um。
在第二方面,提供了一种电子设备,包括:根据第一方面所述的半导体装置。
在一些实施例中,所述电子设备包括:交换机、路由器、移动电话、个人数字助理(PDA)、导航设备、机顶盒、音乐播放器或视频播放器。
在第三方面,提供了一种均热片,包括:碳基材料层,所述碳基材料层在水平方向的导热系数大于或等于在垂直方向的导热系数;以及,第一非金属柱,贯穿所述碳基材料层,所述第一非金属柱的延伸方向为所述垂直方向,所述第一非金属柱的材质为绝缘或半导体的,其中所述第一非金属柱与所述碳基材料层接触的部分是绝缘材料。
均热片可以用于半导体封装结构中,用于对半导体封装结构中的芯片进行均热。第一非金属柱允许在其中制造电互连结构,因此,在对半导体芯片进行均热的同时不影响其电学性能。由于第一非金属柱与碳基材料层接触的部分是绝缘材料,因此如果在第一非金属柱中形成导电柱,绝缘材料可以实现对导电柱的电绝缘。
在一些实施例中,所述导热层的表面的粗糙度是小于或等于1nm。
在一些实施例中,所述第一非金属柱的直径在10μm至40μm之间。
提供发明内容部分是为了以简化的形式来介绍对概念的选择,它们在下文的具体实施方式中将被进一步描述。发明内容部分无意标识本申请公开的关键特征或主要特征,也无意限制本申请公开的范围。
附图说明
通过结合附图对本申请公开的示例性实施例进行更详细的描述,本申请公开的上述以及其他目的、特征和优势将变得更加明显,其中,在本申请公开的示例性实施例中,相同的附图标记通常代表相同部件。
图1A示出了根据本申请公开的一些实施方式的半导体装置的截面图;
图1B示出了根据本申请公开的一些实施方式的半导体装置的截面图;
图2示出了根据传统技术的CoWoS封装的半导体装置的截面图;
图3A示出了根据本申请公开的一些实施方式的CoWoS封装的半导体装置的截面图;
图3B示出了图3A所示的半导体装置的一部分的放大截面图;
图4示出了根据本申请公开的一个实施例的仿真结构的示意图;
图5A至图5Q分别示出了根据本申请公开的第一实施例在制造半导体装置的过程中的各个阶段的示意图;
图6A和图6B分别示出了根据本申请公开的第一实施例的制造方法的第一变型的示意图;
图7A至图7D分别示出了根据本申请公开的第一实施例的制造方法的第二变型的示意图;
图8A至图8H分别示出了根据本申请公开的第二实施例在制造半导体装置的过程中的若干阶段的示意图;
图9A至图9C分别示出了根据本申请公开的第三实施例在制造半导体装置的过程中的若干阶段的示意图;
图10A至图10I分别示出了根据本申请公开的第四实施例在制造半导体装置的过程中的若干阶段的示意图;
图11A至图11J分别示出了根据本申请公开的第五实施例在制造半导体装置的过程中的若干阶段的示意图;以及
图12示出了根据本申请公开的一些实施方式的用于制造半导体装置的方法的流程图。
根据通常的做法,附图中示出的各种特征部可能未按比例绘制。因此,为了清楚起见,可以任意地扩展或减小各种特征部的尺寸。另外,一些附图可能未描绘给定的系统、方法或设备的所有部件。最后,在整个说明书和附图中,类似的附图标号可用于表示类似的特征部。
具体实施方式
下面将参照附图更详细地描述本申请涉及的实施例。在本文中使用的术语“包括”及其变形表示开放性包括,即“包括但不限于”。除非特别申明,术语“或”表示“和/或”。本文中术语“和/或”,仅仅是一种描述关联对象的关联关系,表示可以存在三种关系,例如,A和/或B,可以表示:单独存在A,同时存在A和B,单独存在B这三种情况。术语“基于”表示“至少部分地基于”。术语“一个示例实施例”和“一个实施例”表示“至少一个示例实施例”。术语“另一实施例”表示“至少一个另外的实施例”。术语“第一”、“第二”等等可以指代不同的或相同的对象。下文还可能包括其他明确的和隐含的定义。
对方向或方位的任何参考仅旨在便于描述,而不以任何方式限制本发明的范围。例如“下部”、“上部”、“水平”、“竖直”、“上方”、“下方”、“朝上”、“朝下”、“顶部”和“底部”及其派生(例如“水平地”、“向上”、“向下”等)等相关术语在讨论中用来指代下文描述的或者在附图中示出的方位。这些相关术语仅仅是为了便于描述,而不要求装置以特定方位构造或操作。
根据各个示例性实施例提供了用于缓解或消除局部热点问题的半导体装置及其制造方法。这里示出了形成该半导体装置的中间阶段,并论述了多个实施例及其变型。在各个视图和示例实施例中,相似的附图标记用于代表相似的元件。
图1A示出了一种半导体装置100的截面图。该半导体装置100包括第一半导体层114,例如,第一芯片(逻辑芯片或存储芯片)或第一互连层(interposer)。导热层102与第一半导体层114层叠设置,借助于其导热特性,导热层102允许在其内部传导来自导热层102的任意一侧(值得注意的是,第一半导体层114位于导热层102的一侧,导热层102的另一侧与第一半导体层114相背离)的热量。在图1A所示的示例中,导热层102允许在其内部传导来自导热层102上方和/下方的热量。为了方便起见,以下将结合附图来描述各个部件的方位,然而如上所述,这些方位相关术语仅仅是为了便于描述,而不要求装置以特定方位构造或操作。
例如,导热层102上方可能设置有第二芯片,并且第一半导体层114也可能由第一芯片构成,并且在第一半导体层114下方也可能设置有第三半导体层,而第三半导体层也可能由第三芯片构成。因此,导热层102的上方和下方均有可能存在热量源。导热层102在水平方向的导热系数可以大于或等于在垂直方向的导热系数,以有利于水平方向上的热传导。另外,导热层102在水平方向的导热系数大于第一半导体层114的导热系数。借助于导热层102,来自导热层102上方和/或下方的热量可以尽可能均匀分布于导热层102的整个平面中。以这种方式,可以缓解或消除半导体装置中的局部热点问题。
导热层102与第一半导体层114之间可以键合连接,例如,通过晶圆键合工艺或者表面活化键合(SAB)工艺进行无胶粘剂或者无焊接层的键合连接或键合固定。这样可以显著降低导热层102与第一半导体层114之间的热阻,从而第一半导体层114内的热点可通过导热层102快速扩展。
导电柱130贯穿导热层102,以使导热层102上方的第二芯片与第一半导体层114实现电互连。在一个示例中,第一半导体层114的电接触可以设置在上表面上,与导电柱130形成导电互连。在另一个示例中,第一半导体芯片114的电接触可以设置在第一半导体层114的下表面上,导电柱130可以贯穿第一半导体层114和导热层102,以实现导热层102上方的第二芯片与第一半导体层114的电互连。在又一个示例中,在第一半导体层114下方设置有第三半导体层时,导电柱130也可以贯穿第一半导体层114和导热层102,以提供导热层102上方的第二芯片与第一半导体层114下方的第三半导体层之间的垂直互连。
导电柱130与导热层102电绝缘,以实现绝缘隔离。例如,可以通过在导电柱130与导电层102之间设置一层或多层介质来实现电绝缘,取决于具体的工艺,一层介质的厚度可以在几十纳米。在一些示例中,为了降低导热层102的开孔难度,在导热层102中制作了较大孔径的开孔。在这种情况下,可以使用硅或二氧化硅等与硅通孔(TSV)工艺兼容的填充材料来填充这些开孔,硅通孔是指通过在硅晶圆的通孔中填充导电材料以实现的电互连。这种结构与3D或2.5D IC封装等兼容,从而非常方便地应用于相关领域中。导电柱130可以包括阻挡层、种子层和贯通导体(例如,铜),这可以通过TSV工艺来实现。应当理解,术语“导电柱”不表示截面形状为圆形,例如,截面形状也可以是椭圆形、多边形等各种合适的形状。另外,术语“导电柱”也不表示截面形状或尺寸沿着整个导电柱的长度方向是相同的,例如,导电柱在其延伸方向(例如,图1A中的垂直方向)上的不同的截面中可以具有不同的形状、尺寸等。
例如,导电柱的形状和开孔的形状关联,开孔的形状受不同开孔工艺的影响。例如,在激光开孔工艺中,孔的形状通常为上面尺寸较大,下面尺寸较小的结构。在TSV的博世工艺中,孔的形状则大体为圆柱形。导电柱的结构成型可能还会由于工艺限制导致内部出现孔洞。
导热层102可以由各种导热材料制成,例如,碳基材料、金属材料或其组合,特别是石墨烯膜。导热层102的厚度可以至少为5um,例如,5um~1000um,又例如,10um~300um,再例如,20um~100um,特别是,30um~60um。在常规半导体制程中,半导体装置的功能层通常采用化学气相沉积(CVD)等薄膜沉积工艺或者薄膜合成工艺制作,这些半导体工艺形成薄膜的厚度通常为纳米级别。通过使用较大厚度的导热层102,本申请公开的实施方式可以实现良好的均热效果,更好地消除局部热点效应。导热层102的平面导热系数可以在600W/mk以上,使用石墨烯基膜可实现平面导热系数1000W/mk以上,甚至1200W/mk以上。
石墨烯膜是通过多层石墨烯层采用螺旋堆叠方式堆叠形成的。不同于石墨,石墨烯采用规则的AB堆叠(石墨烯层的一半碳原子位于下层石墨烯的另一个原子上,而另一半位于由下层石墨烯中的碳原子形成的六边形的中心上)构成。例如,石墨烯膜可以由石墨烯纳米片制作而成,例如,可以由厚度在5nm以下,1~100微米平面尺寸大小的石墨烯纳米片制作而成。石墨烯膜也可以与其他材料复合,比如与Cu、SiC、Si、SiO2、Al2O3等材料复合,在维持高平面导热系数的情况下,实现更高强度,匹配在导热层102中制作通孔的工艺。例如,复合工艺可以是在石墨烯膜表面及内部CVD沉积增强材料,比如沉积金属、非金属或者金属/非金属的氧化物、氮化物、碳化物及氟化物等。复合工艺也可以是在石墨烯膜表面及内部在高温高压下浸渗金属,比如Al、Cu等。本领域技术人员应当理解,也可以使用其他合适的工艺来进行石墨烯膜与其他材料的复合。
石墨烯膜的平面导热性优异,例如,石墨烯膜的平面导热系数可以达到1500~1700W/mk,从而导致热量可以在石墨烯膜的平面内进行有效传导。然而,导热层102的材料不局限于石墨烯基膜,也可以采用石墨烯基复合膜,例如,石墨/金属复合膜,也可采用石墨膜、石墨/金属复合膜、金属/碳复合膜、甚至铜合金膜等。在这些材料中,石墨烯膜由于具有更高的平面导热系数,从而更加适合在导热层102的平面内传导热量,从而缓解或消除局部热点问题。
由于大部分导热材料同时也是导电材料,因此半导体装置100还可以包括包覆导热层102的表面的绝缘材料,以实现绝缘隔离。导热层102的表面不仅包括上表面、下表面,而且还包括通孔内的侧表面。根据不同的制造工艺,绝缘材料可以包括不同的结构,例如,在图1A所示的示例中,绝缘材料包括第一绝缘层110和第二绝缘层116,其中第一绝缘层110设置在导热层102的下表面以及侧表面上,并且第二绝缘层116设置在导热层102的上表面上。这些绝缘层的存在防止导热层102对半导体装置102内的各个部件的导电耦合,从而避免损坏半导体装置102的电学性能。这些绝缘层的材料可以是低介电绝缘材料,耐温性等性能可满足后续半导体制作工艺。可选材料包括氮化硅、碳化硅、氧化硅、碳氧化硅、含氟硅玻璃、碳掺杂氧化硅和聚合物中的至少一种。第一绝缘层110和第二绝缘层116均可以包含多层材料,例如,钝化层、阻挡层、介质层等,并且可采用物理沉积或者化学沉积方法制作。
另外,如图1A所示,绝缘层128至少部分围绕导电柱130并沿导电柱130延伸,用于将导电柱130与导热层102电绝缘。导电柱130可以布置在第一通孔126内,其中第一通孔126可以贯穿第一半导体层114、第一绝缘层110、导热层102和第二绝缘层116等。绝缘层128形成在第一通孔126的侧壁上。形成绝缘层128的绝缘材料可以是氧化硅、氮化硅、碳化硅、碳氧化硅、含氟硅玻璃、碳掺杂氧化硅和聚合物中的至少一种。绝缘层128可以包含多层材料,例如,钝化层、阻挡层、介质层等,并且可采用物理沉积或者化学沉积方法制作。应当理解,虚线框仅表示第一通孔126的水平范围。
在一些实施例中,半导体装置100还可以包括第二通孔104,第二通孔104至少贯穿导热层102,并且第二通孔104的孔径尺寸大于第一通孔126的孔径尺寸,从而包围第一通孔126。第二通孔104可以降低制造半导体装置100的工艺要求。例如,较大的第二通孔106降低了在形成第一通孔126时的对准要求,从而有利于提高良率和降低制造成本。
可选地,半导体装置100还可以包括填充材料112,填充材料112布置在导热层102与绝缘层128之间。由于在以沉积等方式来形成绝缘层的过程中,第二通孔104可能无法填满。因此,可以形成填充材料112,以填充第二通孔104。填充材料112可以是绝缘材料(例如,氧化硅),也可以是半导体材料(例如,硅),或者两者的结合。填充材料112通常兼容硅通孔(TSV)工艺,从而便于制作第一通孔126。硅通孔是指通过在硅晶圆的通孔中填充导电材料以实现的电互连。可选地,半导体装置100还可以包括绝缘层124,其可以在制造过程中起到钝化或保护作用。
如上所述,半导体装置100可以与各种封装工艺兼容。例如,半导体装置100可以应用于3D或2.5D IC封装中。例如,第一半导体层114可以是第一芯片,并且半导体装置100上方可以设置第二芯片,第二芯片可以与导电柱130电耦合。以这种方式,第一芯片与第二芯片之间可以通过TSV实现垂直互连。例如,第一芯片的厚度可以是55um,硅基材质,导热系数约90W/mK。应当理解,以上参数仅作为示例提供,根据具体应用可以进行适应性修改。
此外,第三半导体层可以设置在第一半导体层114下方,其中第三半导体层可以是第三芯片或者互连层。例如,第三半导体芯片可以通过凸点、焊球等与导电柱130电耦合,从而实现与第二芯片或者第二芯片上方的其他芯片的互连。在一个具体示例中,高带宽存储器(HBM)芯片堆叠包括底层芯片以及底层芯片上方的多个内核芯片的堆叠。底层芯片可以实现为图1A所示的第一半导体层114,并且内核芯片可以设置在图1A所示的结构上方。
应当理解,由于半导体装置100不局限于在互连层的应用中实现,半导体装置100也可以应用于没有互连层的2.5D IC或者3D IC封装方式,例如,集成扇出型(INFO)封装内部的多层芯片的平面均热能力的提升。
图1B示出了根据本申请公开的一些实施方式的半导体装置100的截面图。如图1A不同的是,在图1B中,第二通孔104的孔径尺寸较大,从而能够容纳第一通孔126和第三通孔132。第三通孔132内设置有第二导电柱134,并且被第二通孔104包围。应当理解,也可以超过两个通孔形成在第二通孔104内。图1B的其他部分与图1A基本相同,在此不再赘述。与图A所示的半导体装置100相比,图1B所示的半导体装置100对第二通孔104的尺寸和形状等要求进一步降低,降低开孔技术难度和成本。另外,除了使用沉积工艺之外,还允许使用涂布工艺来形成填充材料,从而可以显著降低成本。
半导体装置100可以应用在各种电子设备中,特别是通信设备中,例如,交换机、路由器、移动电话、个人数字助理(PDA)、导航设备、机顶盒、音乐播放器、视频播放器等等。此外,半导体装置100也可以与各种不同的封装类型兼容,例如,CoWoS封装和INFO封装。以下将结合一个具体应用来介绍根据本申请公开的一些实施方式的半导体装置100的应用。图2示出了根据传统技术的CoWoS封装的半导体装置200的截面图。CoWoS封装技术可以实现逻辑芯片与存储芯片在同一芯片封装的集成。如图2所示,半导体装置200包括控制器202、内核芯片204和底层芯片206,其中内核芯片204的数目为四个。应当理解,也可以使用更多或更少的内核芯片204。内核芯片204与底层芯片206形成多层存储芯片堆叠,例如,高带宽存储器(HBM)芯片堆叠。
控制器202和底层芯片206并排设置在互连层208上,而互连层208又设置在封装基板210上。封装材料212包封这些部件,并且在封装基板210上形成外部接触,从而形成芯片封装。控制器202和底层芯片206上可以设置有物理层(PHY)接口,从而允许芯片之间的数据通信。
如上所述,在3D IC(例如,HBM芯片)中存在局部热点问题,芯片过热超温可能成为后续3D IC芯片散热的关键问题之一。例如,采用DRAM工艺的HBM芯片结温规格仅95度,显著低于周边CMOS芯片结温规格105度。多层HBM芯片堆叠后底层芯片热量无法有效导出,底层芯片成为芯片散热瓶颈。
HBM芯片过热主要原因是硅基芯片本身的均热性不够。以4层第二代高带宽存储器(HBM2)芯片堆叠为例,底部芯片的局部热点最高温度比最低温度可相差24℃。
业界已有的HBM芯片降温主流措施包括:布置更多的导热假焊球、采用互连密度更高的混合键合工艺等。这些方案通过提升堆叠HBM芯片之间的导热面积改善层间热阻,可缓解热量累积对底部芯片温升影响,但无法从改善芯片平面扩展热阻层面解决HBM芯片局部热点问题。需要改善芯片平面均热能力,实现芯片局部热点热量在平面方向上的快速扩展,降低芯片平面热阻。
图3A示出了根据本申请公开的一些实施方式的CoWoS封装的半导体装置300的截面图。与如图2所示的半导体装置200不同,半导体装置300在底层芯片306处设置有导热层314。图3A的其他部分与图2基本相同,在此不再赘述。
图3B示出了半导体装置300的一部分316的放大视图。如图3所示,半导体装置300包括底层芯片306、设置在底层芯片306上方的第一绝缘层318、设置在第一绝缘层318上方的导热层314以及设置在导热层314上方的第二绝缘层320。另外,绝缘层322可以设置在通孔330的侧壁上以及第二绝缘层320上方。导电柱328设置在通孔330内部,形成硅通孔(TSV)结构,并通过绝缘层322与导热层314绝缘。互连层308通过焊球324与导电柱328互连,并且内核芯片304通过焊球326与导电柱328互连。以这种方式,内核芯片304的I/O引脚通过导电柱328实现与底层芯片306的I/O引脚的垂直互连,并且底层芯片306通过焊球326与互连层308实现电气互连。互连层308的其他区域上还可以组装逻辑芯片,例如,控制器302。通过互连层308实现了底层芯片306、内核芯片304、控制器302以及封装基板310的电气互连。应当理解,还可以使用图1A-图1B所示的半导体装置100来实现半导体装置300的部分316。
附加地或备选地,在图3A所示的半导体装置300中,还可以在控制器302上方设置导热层(未示出)。以这种方式,可以充分利用半导体装置300内的封装空间,并提高控制器302的均热效果。在一个示例实施例中,还可以对控制器302进行减薄,从而更方便地容纳导热层。
图4示出了根据本申请公开的一个实施例的仿真结构的示意图。在该实施例中,印刷电路板(PCB)408、设置在PCB 408上方的衬底406、设置在衬底406上方的HBM2存储芯片模组404以及设置在HBM芯片堆叠404上方的环氧树脂(EMC)402。在该实施例中,石墨烯基导热层集成在底层芯片上方,例如如图3A-图3B所示。
在传统技术中,4层HBM2芯片在2.0Gbps工作模式下底层芯片中最高温度点温度比最低温度高24℃。针对上述4层HBM2芯片场景构建仿真模型,重构出底层芯片中最高温度点温度比最低温度高24℃场景。在此基础上,增加一组仿真条件,在底层芯片上增加50um厚度、平面导热系数为1500W/mk的导热材料。
HBM芯片堆叠404的尺寸为11mm x 8mm,并且底层芯片的功率为4W,每个DRAM HBM芯片的功率是0.75W(一共4W)。在仿真过程中,EMC 402的温度固定在室温25度。传统技术中的底层芯片的表面温度为63~87℃(ΔT=24℃)。根据本申请公开的实施例,底层芯片的表面温度为65~75℃(ΔT=12℃)。热仿真结果表明底层芯片的平面温差可从24℃降低至12℃,即硅基底层芯片的平面均热能力提升1倍。等同3D IC芯片封装中存储芯片模组的芯片温度规格提升了12℃。
如上所述,除了石墨烯膜之外,还可以使用其他导热材料,例如,石墨烯基复合膜、石墨膜、石墨/金属复合膜、金属/碳复合膜、甚至铜合金膜等。
这些非石墨烯膜材料虽然平面导热系数难以实现1500W/mk以上,但容易实现400W/mk以上。根据如图4所示的仿真模型,在底层芯片表面集成50um厚度,导热系数为400W/mk的导热材料时,热仿真结果表明底层芯片的平面温差可从24℃降至18.8℃。因此,即使不采用石墨烯膜,依然可改善硅基芯片平面导热能力50%以上。
以下将参照具体环境来描述本申请公开的示例实施例,例如,衬底上晶圆上芯片(CoWoS)封装。更具体地,该CoWoS封装包括多层存储芯片堆叠,其包括底层芯片以及设置在底层芯片上的一层或多层内核芯片。然而,本申请公开的示例实施例也适用于其他封装类型和芯片结构,包括其他三维集成电路(3D IC)封装以及2.5D IC封装等。
图5A-图5Q示出了根据本申请公开的第一实施例在制造半导体装置的各个阶段的示意图。图5A示出了石墨烯膜502的截面图。例如,石墨烯膜502的厚度可以是约55um,并且平面导热系数可以是1500~1700W/mk。应当理解,石墨烯膜的厚度和平面导热系数也可以根据具体应用要求和制造工艺而改变。例如,可以通过商业方式购买石墨烯膜502。另外,可以使用大尺寸(平面尺寸在20um以上)的单层氧化石墨烯分散液,配制成浆料后涂布成膜,经过多次热处理工艺及压实工艺后制作成所需厚度的石墨烯膜502。本领域技术人员应当理解,也可以使用任何其他合适的工艺来制造石墨烯膜502。
根据预定义位置,在石墨烯膜502中可以形成通孔504。图5B示出了石墨烯膜502的平面图,图5C示出了与图5B的截面A-A’对应的位置处的截面图。图5B和图5C示出了多个通孔504。应当理解,图5B和图5C中示出了的通孔504的数目、形状、大小和分布位置均是作为示例提供,通孔504的数目、形状、大小和分布位置可以根据具体应用的情况来确定。例如,在诸如高带宽存储器(HBM)等芯片堆叠中,通孔504的大小和分布位置可以根据HBM芯片堆叠中的底层芯片与内核芯片的垂直互连的要求来确定。
为了降低对后端工艺的高精度对位需求,通孔504的直径尺寸可以大于HBM堆叠中的底层芯片与内核芯片的硅通孔(TSV)的孔径。例如,在4层第二代高带宽存储器(HBM2)芯片堆叠的示例中,I/O数为5024个,对应面积约1×6mm,通孔密度可以是约170个每平方毫米,典型通孔直径约10~40um,通孔直径最大约76um。应当理解,这些数字仅作为示例提供,目的并不在于限制本发明的范围。
可以使用各种开孔工艺来制作通孔504,包括激光打孔、钻头钻孔等。在制作通孔504之前,可以根据预先设定的位置需求,制作掩膜确定开孔位置,以方便制作通孔504。应当理解,也可以使用任何其他合适的技术来制作通孔504。
接下来,可以将石墨烯膜502接合到第一载具晶圆508,从而方便后续处理。例如,如图5D所示,可以通过粘结材料506将石墨烯膜502接合到第一载具晶圆508。例如,粘结材料506是可剥离粘结材料,例如,热敏或者UV敏感胶合材料,从而方便后续剥离第一载具晶圆508。热敏胶合材料在改变温度时,粘结强度会大幅度下降,而UV敏感胶合材料在UV光照下,粘结强度会大幅度下降。应当理解,也可以使用任何其他合适的方法将石墨烯膜502接合到第一载具晶圆508。
第一载具晶圆508可以由玻璃或硅等材料制成。第一载具晶圆508的尺寸可以与石墨烯膜502的尺寸保持一致,例如,4英寸、6英寸、8英寸、12英寸等。在一些情况下,石墨烯膜502的尺寸和形状可能与第一载具晶圆508不一致。为此,可以将石墨烯膜502裁剪成与圆形尺寸,再通过粘结材料506将石墨烯膜502贴合在第一载具晶圆508的表面上。
如图5E所示,对石墨烯膜502进行减薄。例如,可以使用采用化学机械研磨将石墨烯膜502的背面做研磨,将石墨烯膜502从55um减薄至50um。以这种方式,石墨烯膜502的表面粗糙度可以达到纳米级别,例如,小于或等于1nm,例如,在0.5nm以下。备选地,可以使用厚度适当并且表面粗糙度达到期望要求的石墨烯膜502,从而省去减薄的步骤。
如图5F所示,在石墨烯膜502的暴露表面上形成绝缘材料510。例如,在石墨烯膜502的上表面和通孔504的侧壁上沉积绝缘材料。例如,绝缘材料510可以是低介电材料,耐温性等性能可满足后续半导体制作工艺,比如氧化硅。其他可选材料包括氮化硅、碳化硅、氧化硅、碳氧化硅、含氟硅玻璃、碳掺杂氧化硅和聚合物中的至少一种。例如,绝缘材料510的厚度可以是约100nm。应当理解,该数值仅作为示例提供,目的并不在于限制本发明的范围。
根据具体工艺方法及要求,绝缘材料510可以包括多层材料,例如,钝化层、阻挡层、介质层等。例如,可以通过各种方法来沉积绝缘材料510,例如,物理沉积或者化学沉积。
由于石墨烯膜502的通孔504的尺寸较大,膜沉积工艺可能难以均匀填满。在这种情况下,可在通孔504的侧壁上通过绝缘材料510实现绝缘隔离后,再在通孔504内形成与半导体TSV工艺兼容的填充材料512,例如,绝缘材料(例如,氧化硅)和/或半导体材料(例如,硅)。
在通孔504内形成填充材料512后,可通过各种适当的抛光工艺实现表面整平。例如,可以实现在小于或等于1nm(例如,0.5纳米以下)的表面粗糙度,从而方便进行后续与底层芯片的键合。
在一些实施例中,可以借助于粘结材料506的可剥离特性将第一载具晶圆508去除,从而形成了一种均热片,该均热片包括碳基材料层(例如,石墨烯膜502),碳基材料层在水平方向上的导热系数大于或等于在垂直方向上的导热系数。另外,该均热片还包括第一非金属柱,其贯穿碳基材料层(例如,石墨烯膜502),并且第一非金属柱的材质为绝缘或半导体的,例如,硅或氧化硅。在图5F所示的示例中,第一非金属柱可以包括如图5F所示的绝缘材料510和绝缘材料510两侧的填充材料512,其中第一非金属柱与石墨烯膜502接触的部分是绝缘材料510。例如,第一非金属主柱的直径可以在10um至40um之间。
在图5G中,将石墨烯膜502接合到第一半导体层514。在晶圆级封装工艺中,第一半导体层514可以是包括多个第一芯片或多个第一互连层的晶圆,并且可以被切割为多个第一芯片或多个第一互连层。例如,第一半导体层514可以包括电路等有源结构,以实现相应芯片功能,并且可以切割成多个第一芯片。例如,可以通过晶圆键合工艺在石墨烯膜502和第一半导体层514之间进行接合。可以使用各种适当晶圆键合工艺,特别是,表面活化键合(SAB)键合工艺。在SAB键合工艺中,在第一半导体层514的表面沉积nm级厚度的氧化硅,并且在绝缘材料510的表面上沉积nm级厚度的氧化硅,在一定温度和压力条件下直接键合。
在将石墨烯膜502和第一半导体层514进行键合时,可根据需要,将石墨烯膜502内的通孔504和第一半导体层514上需要制作TSV通孔的位置进行初步对位。
在图5H中,将第一载具晶圆508与石墨烯膜502分离。基于粘结材料506的可剥离特性,可以将第一载具晶圆508从石墨烯膜502剥离。例如,在粘结材料506为热敏胶合材料的实施例中,可以通过加热的方式显著降低第一载具晶圆508和石墨烯膜502之间的热敏胶合材料的粘接强度。然后,通过施加作用力,实现第一载具晶圆508与石墨烯膜502的分离。在粘结材料506为UV敏感胶合材料的实施例中,可以通过UV光照等方式显著降低第一载具晶圆508和石墨烯膜502之间的UV敏感胶合材料的粘接强度。然后,通过施加作用力,实现第一载具晶圆508与石墨烯膜502的分离。
在图5I中,将第一半导体层514接合到第二载具晶圆520。与图5D相似,可以通过粘结材料518将第一半导体层514接合到第二载具晶圆520。例如,粘结材料518是可剥离粘结材料,例如,热敏或者UV敏感胶合材料,从而方便后续剥离第二载具晶圆520。
另外,在石墨烯膜502的暴露表面上形成绝缘材料516。例如,可以通过沉积方法形成绝缘材料516,例如,物理沉积或化学沉积。在形成绝缘材料516之前,可对石墨烯膜502的表面做研磨/清洗等表面处理,以提高表面平整度。
在一些示例中,绝缘材料516可以是低介电材料,耐温性等性能可满足后续半导体制作工艺,比如氧化硅。其他可选材料包括氮化硅、碳化硅、氧化硅、碳氧化硅、含氟硅玻璃、碳掺杂氧化硅和聚合物中的至少一种。例如,绝缘材料516的厚度可以是约100nm。应当理解,该数值仅作为示例提供,目的并不在于限制本发明的范围。
如图5J所示,在石墨烯膜502中根据设定位置形成通孔522。通孔522可以穿过绝缘材料516和填充材料512。例如,可以通过反应离子蚀刻(RIE)来进行开孔处理。在RIE中,可以使用氧等离子体,也可选取氢、氩等离子体。使用RIE需要事先对石墨烯膜502的表面做掩膜处理,以定义要形成通孔522的位置。开孔可以根据实际需求进行设计,通孔522的孔径直径例如可以在2~20um范围内。
在图5K中,在图5J所示的结构的暴露的上表面上形成绝缘材料524,具体地,在绝缘材料516和填充材料512的表面(即,通孔522的侧壁)上形成绝缘材料524。绝缘材料524可以是钝化层,例如,氮化硅。绝缘材料524的厚度可以是约100~300nm。例如,可以通过沉积工艺来形成绝缘材料524,例如,物理沉积或化学沉积工艺。
如图5L所示,在第一半导体层514上根据设定位置形成通孔526。这类似于后通孔(via last)工艺。例如,可以使用博世工艺或者深反应离子蚀刻工艺来形成通孔526。在博世工艺中,可以通过SF6和C4F8等离子体交替循环来实现通孔526。通孔526的位置与通孔522的位置对应,例如,两者的中心位置保持一致,并且尺寸可以相同或者非常接近。开孔根据实际需求进行设计,孔径直径通常在2~20um范围内。
如图5M所示,在图5L的结构的上表面上形成绝缘层528。具体地,在绝缘材料524的表面上以及在通孔526的侧壁上形成绝缘层528。可以通过沉积的方式来形成绝缘层528,例如,物理沉积或化学沉积工艺。绝缘层528可以包括氧化硅或者氮化硅,其厚度可以是约100nm。
在图5N中,在通孔526中填充导电材料,以形成导电柱530。例如,可以使用电解镀来形成导电柱530。在电解镀中,首先在通孔526的暴露表面上依次沉积阻挡层和种子层。阻挡层的材料可以包括氮化钽、氮化钛、钛化钨、钛、钽、铬或其组合等。阻挡层的厚度可以是约300nm。种子层的材料可以包括铜等,并且种子层的厚度可以是200nm。应当理解,该数值仅作为示例提供,目的不在于限制本申请公开的范围。然后,通过电解镀工艺在通孔126内形成电镀铜,以填充通孔526。备选地,也可以使用无电镀工艺等其他合适的方法来形成导电柱530。
在填充通孔526之后,可以通过化学机械研磨等方式去除上表面上多余的铜和阻挡层材料,从而形成如图5N所示的结构。
然后,如图5O所示,根据需求可以在通孔526的一端或两端形成焊盘,例如,焊盘532、534。例如,可以通过电镀的方式制作焊盘532、534,比如表面镀金、镀铜等。
在一个示例中,可以首先制作靠近石墨烯膜502一侧的焊盘532,制作完成后将第一半导体层514与第二载具晶圆520分离。例如,可以基于粘结材料518的可剥离特性,将第二载具晶圆520从第一半导体层514剥离。然后,在第一半导体层514的底部制作焊盘534,再制作焊球536的阵列,比如微凸台铜柱。在另一示例中,可以首先将第一半导体层514与第二载具晶圆520分离,然后在通孔526的两端分别形成焊盘532、534。
如图5P所示,可以使用晶圆到晶圆(wafer to wafer)工艺实现第二芯片540与第一半导体层514的键合。例如,第二芯片540可以是四层HBM2芯片堆叠中的第四内核芯片晶圆,并且第一半导体层514可以是四层HBM2芯片堆叠中的底层芯片晶圆。根据实际需求,在多层HBM芯片堆叠完成之后,可以进行芯片切割,制作出4层HBM2堆叠存储芯片模组。
如图5Q所示,可以使用芯片到晶圆(die to wafer)或者芯片到芯片(die to die)工艺,将存储芯片模组焊接在第三半导体层542上。第三半导体层542可以是第三互连层或第三芯片。在第三半导体层542是第三互连层时,可以实现存储芯片模组通过第三半导体层542与其他逻辑芯片、封装基板的互连。
根据第一实施例,在底层芯片的一侧集成了石墨烯膜,并且底层芯片与内核芯片之间使用贯通石墨烯膜的TSV作为垂直互连。通过对石墨烯膜预先进行较大通孔及表面隔离措施,实现集成本体导电的高导热石墨烯膜后也可实现三维芯片之间的垂直互连。另外,在石墨烯膜预先制作的较大通孔内填充与TSV工艺兼容的材料,显著降低后端三维芯片集成中TSV工艺难度。
以上结合图5A-图5Q介绍了根据本申请公开的第一实施例的制造方法。应当理解,本领域技术人员可以对该流程进行各种可能的修改,而不超出本申请公开的范围。以下将结合图6A-图7D介绍根据第一实施例的制造方法的若干变型,以进行说明。
图6A-图6B示出了根据第一实施例的制造方法的第一变型的示意图。第一实施例的第一变型开始于图5I所示的结构。然后,不同于图5J,在第一实施例的第一变型中,形成穿过绝缘材料516、填充材料512和第一半导体层514的通孔526,如图6A所示。然后,根据与图5M-图5Q相同的步骤,形成如图6B所示的结构。第一实施例的第一变型与第一实施例的主要区别在于将图5J和图5L所示的开孔修改为同时进行。
图7A-图7D示出了根据第一实施例的制造方法的第二变型的示意图。第一实施例的第二变型开始于图5E所示的结构。然后,不同于图5F,在第一实施例的第二变型中,仅形成绝缘材料510,而不通过填充材料512来填充通孔504,如图7A所示。在图7B,与图5G相似,将第一半导体层514接合到石墨烯膜502。然后,执行与图5H-图5I相同的工艺流程。在图7C所示,在石墨烯膜502的暴露表面上形成绝缘材料516,并使用填充材料512来填充通孔504。接下来,在图7D中,在填充材料512内形成通孔522。后续步骤与图5K-图5Q所示步骤相同,不再赘述。第一实施例的第二变型与第一实施例的主要区别在于图5F中填充材料的工艺修改到图5J中的开孔之前执行。
图8A-图8H示出了根据本申请公开的第二实施例在制造半导体装置的若干阶段的示意图。图8A与图5A相同,提供石墨烯膜502。在图8B,与图5D相似,通过粘结材料506将石墨烯膜502接合到第一载具晶圆508。在图8C,与图5E相似,对石墨烯膜502进行减薄。在图8D,与图5F相似,在石墨烯膜502上沉积绝缘材料510。在图8E,与图5G相似,将第一半导体层514接合到绝缘材料510。在图8F,与图5H相似,剥离第一载具晶圆508。在图8G,与图5I和图5J相似,将第一半导体层514接合到第二载具晶圆520,并且在石墨烯膜502上形成绝缘材料516。在图8H,与图5J相似,形成贯穿绝缘材料510、导热层502和绝缘材料516的通孔522。后续步骤与图5K-图5Q相同。
第二实施例与第一实施例的区别在于在石墨烯膜502中制作通孔的流程上,第一实施例在图5B和图5C的工艺流程,在石墨烯膜502上制作多个通孔504,在图5F的工艺流程填充石墨烯膜504中的通孔504,在图5J所示的工艺流程对石墨烯膜502的填充材料512进行开孔处理。与之相比,第二实施例不需要对石墨烯膜502进行预先开通孔。具体地,将第一实施例中,图5B和图5C所示的开孔工艺去掉,从而在图5F中也无需进行通孔填充,而只在图5J中对石墨烯膜102的对应位置开通孔即可。与第一实施例相比,第二实施例避免第一实施例中可能遇到的石墨烯膜的通孔和底层芯片的通孔位置对齐的挑战。
图9A-图9C示出了根据本申请公开的第三实施例在制造半导体装置的若干阶段的示意图。第一实施例中的图5A-图5H可以应用于第三实施例,然而在图5B和图5C所示的开孔工艺中,可以实现更大的通孔。例如,通孔504的尺寸可在毫米级别,针对HBM2场景,通孔504的最大尺寸可设计为整个有效I/O引脚面积,比如1×6mm,也可将通孔504的尺寸制作为110×110um以上。这种情况下,通孔504的形状可以具有各种适当的形状,例如,圆形、方形等形状。由于通孔504的尺寸变大,通孔504的开孔方式可采用更为简单、适合低成本量产的模切工艺等其他合适的工艺。
在图5F中,在石墨烯膜502的暴露表面上形成绝缘材料510。然后,在通孔504内填充与TSV工艺兼容的材料,例如,硅。由于通孔504具有较大的尺寸,可以使用各种工艺来填充通孔504。例如,可以使用涂布工艺填充采用硅粉制作的浆料,在一定工艺条件下烧结固化后形成致密的填充材料。
在图5H所示的工艺流程之后,可以形成如图9A所示的结构,其中填充材料512填充通孔504,与图5I相似。然后,在图9B,与图5J相似,在石墨烯膜502上形成绝缘材料516。在图9C,与图5K相似,在石墨烯膜502中形成通孔522。与图5K不同的是,在图9C,两个通孔522和538形成在一个通孔504内。应当理解,也可以有超过两个通孔形成在通孔504内。其他工艺流程与第一实施例基本相同,在此不再赘述。
第三实施例与第一实施例相似,也可以显著降低底层芯片的平面温差,提升底层芯片的平面导热能力。相对于第一实施例而言,第三实施例的石墨烯膜502的实际面积有所降低,改善底层芯片的平面温差性能可能略有下降,具体视通孔504的大小而定。然而,由于通孔504的尺寸显著变大,第三实施例可显著降低石墨烯膜502的开通孔技术难度。另外,第三实施例有可能采用涂布等工艺对通孔504进行填充,相对沉积工艺而言,可显著降低成本。
图10A-图10I示出了根据本申请公开的第四实施例在制造半导体装置的若干阶段的示意图。在第四实施例中,首先执行如图5A-图5F所示的工艺流程。然后,将第二载具晶圆520接合到石墨烯膜502的上表面,特别是绝缘材料510上。具体地,可以使用粘结材料518将第二载具晶圆520接合到石墨烯膜502。例如,粘结材料508可以与粘结材料506不同,从而在去除粘结材料506时不会同时将粘结材料508去除。例如,粘结材料506可以是热敏胶合材料,而粘结材料518可以是UV敏感胶合材料。或者,粘结材料506可以是UV敏感胶合材料,而粘结材料518可以是热敏胶合材料。备选地,也可以使用其他合适的接合工艺将第二载具晶圆520接合到石墨烯膜502。
在图10B,与图5H相似,将第一载具晶圆508去除,并将石墨烯膜502倒置。在图10C,与图5J相似,在石墨烯膜502上形成绝缘材料516,并且在填充材料512和绝缘材料516中形成通孔522。在图10D中,与图5K相似,在通孔522的侧壁以及绝缘材料516的表面上形成绝缘材料524。在图10E中,与图5N相似,使用导电材料来填充通孔522,以形成导电柱530。在图5F中,与图5O相似,剥离第二载具晶圆520,从而形成包含垂直互连的均热层结构。
在图10G,通过TSV工艺在第一半导体层514中形成导电柱550和围绕导电柱550的绝缘材料548。另外,在导电柱550的两端分别形成焊盘534、544。
在图10H,将如图10F所示的结构与如图10G所示的结构接合在一起。在接合的过程中,可以将导电柱530与第一半导体层514的相应焊盘544对齐,从而形成垂直互连。可以使用晶圆键合的方式来实现接合,也可以使用焊接的方式来实现接合。在接合之前,可以形成绝缘材料546来实现钝化作用,并在接合之后能够起到附加的支撑作用。
如图10H所示,导电柱530与导电柱550可以不具有相同的横向尺寸,并且中间嵌入了焊盘534作为整个垂直互连的一部分。在导电柱530的横向尺寸大于导电柱550的横向尺寸的情况下,制造导电柱530的工艺相对比较简单,容易实现,成本也低。然而,应当理解,导电柱530的横向尺寸也可以等于或者小于导电柱550的横向尺寸。
在图10I,在导电柱530上形成焊盘552,并通过焊球538将第二芯片540接合到焊盘552。另外,通过焊球536将底层芯片514接合到第三半导体层542。
根据第四实施例,可以避免在石墨烯膜和芯片晶圆中同时制作TSV导致TSV孔径比过高,导致工艺难度、复杂度和成本增加的问题。
图11A-图11J示出了根据本申请公开的第五实施例在制造半导体装置的各个阶段的示意图。在第五实施例中,首先执行如图8A-图8G所示的工艺流程。然后,在图11A,借助于粘结材料518的可剥离特性将第一半导体层514与第二载具晶圆520分离。接着,将石墨烯膜502,特别是绝缘材料516接合到第三载具晶圆556,例如,通过粘结材料554。粘结材料554可以与粘结材料506、518相似,为可剥离粘结材料。
在图11B,在第一半导体层514中形成通孔558。例如,可以通过蚀刻或激光开孔工艺来形成通孔558。这种开孔方案兼容TSV工艺,并且可以保证通孔定位的高精度。通孔558的大小可以根据第一半导体层514的具体要求来确定,例如,直径约10um。应当理解,该数值仅作为示例提供,目的不在于限制本申请公开的范围。
在图11C,在第一半导体层514的暴露表面上形成绝缘材料560。例如,可以通过物理或化学沉积方法来形成绝缘材料560。绝缘材料560可以作为介电层或钝化层,例如,绝缘材料560可以是低介电材料,耐温性等性能可满足后续半导体制作工艺,比如氧化硅。其他可选材料包括氮化硅、碳化硅、氧化硅、碳氧化硅、含氟硅玻璃、碳掺杂氧化硅和聚合物中的至少一种。备选地,可以不执行图11C所示的钝化步骤。
在图11D,在石墨烯膜502和绝缘材料510、516中形成通孔526。例如,可以通过蚀刻或激光开孔工艺来形成通孔526。备选地,也可以使用其他合适的开孔工艺。例如,通过非蚀刻方案开孔,特别是激光开孔,可以具有较高的开孔效率。
在图11E,在通孔526内形成绝缘材料562,具体地,在通孔526的侧壁以及绝缘材料560的表面上形成绝缘材料562。例如,可以通过物理或化学沉积方法来形成绝缘材料562。绝缘材料562可以作为介电层或钝化层,例如,绝缘材料562可以是低介电材料,耐温性等性能可满足后续半导体制作工艺,比如氧化硅。其他可选材料包括氮化硅、碳化硅、氧化硅、碳氧化硅、含氟硅玻璃、碳掺杂氧化硅和聚合物中的至少一种。例如,绝缘材料562的厚度可以是约100nm。应当理解,该数值仅作为示例提供,目的不在于限制本申请公开的范围。
在图11F,形成导电材料来填充通孔526,以形成导电柱530。例如,可以使用电解镀来形成导电材料。在电解镀中,首先在通孔526的暴露表面上依次沉积阻挡层和种子层。阻挡层的厚度可以是约300nm。种子层的材料可以包括铜等,并且种子层的厚度可以是200nm。应当理解,该数值仅作为示例提供,目的不在于限制本申请公开的范围。然后,通过电解镀工艺在通孔126内形成电镀铜,以填充通孔526。备选地,也可以使用无电镀工艺等其他合适的方法来形成导电材料。
在图11G,借助于粘结材料554的可剥离特性来去除第三载具晶圆556。然后,去除可能残留在通孔526的底部的种子层,并在导电柱530的两端通过金属化工艺分别形成焊盘532和534。在图11H,在焊盘534上形成焊球536。在图11I,通过焊球536将第一半导体层514接合到第三半导体层542。例如,第三半导体层542可以是第三芯片或第三互连层。
在图11J,在焊盘532上形成焊球538,并通过焊球538将第一半导体层514接合到第二芯片540。例如,第二芯片540可以是四层HBM2芯片堆叠中的第四内核芯片晶圆,并且第一半导体层514可以是四层HBM2芯片堆叠中的底层芯片晶圆。
与第一实施例相比,第五实施例在芯片侧开孔,兼容TSV工艺,并同时保证通孔定位的高精度。然后从石墨烯侧开孔,可采用非刻蚀方案开孔(例如,激光开口),可以实现更高的开孔效率。
在以上结合图5A-图11J描述的实施例中,均以石墨烯膜为例来进行说明,然而,导热层502的材料不局限于石墨烯基膜,也可以采用石墨烯基复合膜,例如,石墨/金属复合膜,也可采用石墨膜、石墨/金属复合膜、金属/碳复合膜、甚至铜合金膜等。此外,尽管以上将这些实施例分开描述,应当理解,可以将这些实施例进行各种适当的组合以形成另外的实施例,而仍然不脱离本申请公开的范围。
图12示出了根据本申请公开的一些实施方式的用于制造半导体装置的方法1200的流程图。在框1202,提供导热层。例如,导热层可以是如上所述的导热层102、314或石墨烯膜502。
在框1204,形成与导热层层叠的第一半导体层。例如,第一半导体层可以是第一半导体层114或者第一半导体层514。
在框1206,形成贯穿第一半导体层的导电柱,其中导电柱与导热层电绝缘。导电柱可以是导电柱130、134、530或550。
在一些实施例中,方法1200还可以包括在导热层的第一表面上形成第一绝缘层,例如,如图5F所示,在石墨烯膜502的表面上形成绝缘材料510。在该实施例中,如图5G所示,将第一半导体层(例如,第一半导体层514)接合到第一绝缘层(例如,绝缘材料510),以在导热层(例如,石墨烯膜502)下方形成第一半导体层。
在一些实施例中,方法1200还可以包括在导热层(例如,石墨烯膜502)的第二表面上形成第二绝缘层(例如,绝缘材料516),第二表面与第一表面相对,如图5J所示。在该实施例中,形成贯穿第二绝缘层(例如,绝缘材料516)、导热层(例如,石墨烯膜502)、第一绝缘层(例如,绝缘材料510)和第一半导体层(例如,第一半导体层514)的第一通孔(例如,通孔526),如图5L所示。然后,在第一通孔(例如,通孔526)内形成导电柱(例如,导电柱530),如图5N所示。
在一些实施例中,形成第一绝缘层(例如,绝缘材料510)包括:在导热层(例如,石墨烯膜502)中形成第二通孔(例如,通孔504),如图5B和图5C所示;以及在导热层(例如,石墨烯膜502)的第一表面和第二通孔(例如,通孔504)的侧壁上形成第一绝缘层(例如,绝缘材料510),如图5F所示。
在一些实施例中,将第一半导体层(例如,第一半导体层514)接合到第一绝缘层(例如,绝缘材料510)包括:用填充材料(例如,填充材料512)来填充第二通孔(例如,通孔504),如图5F所示;以及将第一半导体层(例如,第一半导体层514)接合到第一绝缘层(例如,绝缘材料510)和填充材料(例如,填充材料512),如图5G所示。
在一些实施例中,形成第二绝缘层(例如,绝缘材料516)包括:在第二通孔(例如,通孔504)内和在导热层(例如,石墨烯膜502)的第一表面上形成第二绝缘层(例如,绝缘材料516);以及用填充材料(例如,填充材料512)填充第二通孔(例如,通孔504),如图7C所示。
在一些实施例中,形成第一通孔(例如,通孔526)包括:形成贯穿第二绝缘层(例如,绝缘材料516)和填充材料(例如,填充材料512)的第三通孔(例如,通孔522),如图5J所示;在第二绝缘层(例如,绝缘材料516)和第三通孔(例如,通孔522)的侧壁和底部上形成第三绝缘层(例如,绝缘材料524),如图5K所示;以及在第三通孔(例如,通孔522)处形成贯穿第三绝缘层(例如,绝缘材料524)和第一半导体层(例如,第一半导体层514)的第四通孔,其中第三通孔(例如,通孔522)与第四通孔形成第一通孔(例如,通孔526),如图5L所示。
在一些实施例中,形成第一通孔(例如,通孔526)包括形成贯穿第二绝缘层(例如,绝缘材料516)、填充材料(例如,填充材料512)和第一半导体层(例如,第一半导体层514)的第一通孔(例如,通孔526),如图6A所示。
在一些实施例中,形成第一通孔(例如,通孔526)包括:形成贯穿第二绝缘层(例如,绝缘材料516)和填充材料(例如,填充材料512)的第五通孔(例如,通孔522)和第六通孔(例如,通孔538),如图9C所示;在第二绝缘层(例如,绝缘材料516)和第五通孔(例如,通孔522)和第六通孔(例如,通孔538)的侧壁和底部上形成第四绝缘层(例如,绝缘材料524),如图5K所示;以及在第五通孔(例如,通孔522)和第六通孔(例如,通孔538)处分别形成贯穿第四绝缘层(例如,绝缘材料524)和第一半导体层(例如,第一半导体层514)的第七通孔和第八通孔,其中第五通孔(例如,通孔522)与第七通孔形成第一通孔(例如,通孔526),并且第六通孔(例如,通孔538)和第八通孔形成第九通孔,如图5L所示。
在一些实施例中,形成导体柱(例如,导电柱530)包括:在第一通孔(例如,通孔526)的侧壁上形成第五绝缘层(例如,绝缘层528),如图5M所示;以及用导电材料(例如,导电柱530)填充第一通孔(例如,通孔526),以形成导体柱(例如,导电柱530)。例如,可以通过电解镀工艺来形成导电材料。
在一些实施例中,将导体柱(例如,导电柱530)的第一端与第一芯片(例如,第二芯片540)的接触互连;以及将导体柱(例如,导电柱530)的第二端与第三半导体层(例如,第三半导体层542)的接触互连。
在一些实施例中,形成第一通孔(例如,通孔526)包括:形成贯穿第二绝缘层(例如,绝缘材料516)、导热层(例如,石墨烯膜502)和第一绝缘层(例如,绝缘材料510)的第十通孔(例如,通孔522),如图8H所示;在第二绝缘层(例如,绝缘材料516)和第十通孔(例如,通孔522)的侧壁和底部上形成第六绝缘层(例如,绝缘材料524),如图5K所示;以及在第十通孔(例如,通孔522)处形成贯穿第六绝缘层(例如,绝缘材料524)和第一半导体层(例如,第一半导体层514)的第十一通孔,其中第十通孔(例如,通孔522)与第十一通孔形成第一通孔(例如,通孔526),如图5L所示。
在一些实施例中,导热层包括第一导电柱(例如,如图10H所示的导电柱530)并且第一半导体层包括第二导电柱(例如,如图10H所示的导电柱550),并且形成贯穿第一半导体层与导热层的导电柱包括:将所述第一导电柱与所述第二导电柱对齐并且彼此互连,如图10H所示。
在一些实施例中,形成第一通孔(例如,通孔526)包括:在第一半导体层(例如,第一半导体层514)中形成第十二通孔(例如,通孔558),如图11B所示;以及在第十二通孔(例如,通孔558)处,形成贯穿第一绝缘层(例如,绝缘材料510)、导热层(例如,石墨烯膜502)和第二绝缘层(例如,绝缘材料516)的第十三通孔,其中第十二通孔(例如,通孔558)与第十三通孔形成第一通孔(例如,通孔526),如图11D所示。
尽管已经详细地描述了本发明的实施例及其优势,但应该理解,在不脱离所附权利要求所限定的本发明的精神和范围的情况下,可对本发明做出各种改变、替代和变化。而且,本申请的范围不旨在限于本说明书中所述的工艺、机器装置、制造、物质组成、工具、方法和步骤的具体实施例。本领域的技术人员通过本发明容易理解,根据本发明,可以利用已有的或今后将开发的、与本发明所述相应实施例执行基本相同的功能或者实现基本相同的结果的工艺、机器装置、制造、物质组成、工具、方法或步骤。因此,所附权利要求旨在将这些工艺、机器装置、制造、物质组成、工具、方法或步骤包括在它们的保护范围内。另外,每个权利要求组成单独的实施例,并且各个权利要求和实施例的组合都在本发明的范围内。

Claims (17)

1.一种半导体装置,其特征在于,包括:
第一半导体层;
第二芯片;
导热层,与所述第一半导体层和所述第二芯片层叠设置并且位于所述第一半导体层与所述第二芯片之间,用于在所述导热层内传导来自所述第一半导体层和/或所述第二芯片的热量,所述导热层在水平方向的导热系数大于或等于在垂直方向的导热系数,且所述导热层在水平方向的导热系数大于所述第一半导体层的导热系数;以及
第一导电柱,贯穿所述导热层,以使得所述第一半导体层与所述第二芯片通过所述第一导电柱实现电互连,其中所述第一导电柱与所述导热层电绝缘,所述第一导电柱的延伸方向为所述垂直方向。
2.根据权利要求1所述的半导体装置,其特征在于,所述导热层上具有多个通孔,一个或多个所述第一导电柱贯穿一个所述通孔。
3.根据权利要求1或2所述的半导体装置,其特征在于,所述导热层与所述第一半导体层之间键合连接。
4.根据权利要求1至3任一项所述的半导体装置,其特征在于,还包括绝缘材料,所述绝缘材料包覆所述导热层的表面,所述第一导电柱还贯穿所述绝缘材料。
5.根据权利要求1至4任一项所述的半导体装置,其特征在于,还包括:
绝缘层,被布置为至少部分围绕所述第一导电柱且沿所述第一导电柱延伸,用于将所述第一导电柱与所述导热层隔离以实现电绝缘。
6.根据权利要求5所述的半导体装置,其特征在于,还包括:
填充材料,被布置在所述导热层中并且位于在所述导热层与所述绝缘层之间。
7.根据权利要求6所述的半导体装置,其特征在于,所述填充材料与硅通孔(TSV)工艺兼容,所述硅通孔是指通过在硅晶圆的通孔中填充导电材料以实现的电互连。
8.根据权利要求1至7任一项所述的半导体装置,其特征在于,所述第一半导体层为第一芯片或第一互连层。
9.根据权利要求1至8任一项所述的半导体装置,其特征在于,在所述第一半导体层为第一芯片时,所述第一导电柱还贯穿所述第一芯片。
10.根据权利要求9所述的半导体装置,其特征在于,所述半导体装置还包括:
第三半导体层,被布置在所述第一半导体层远离所述导热层的一侧,所述第三半导体层与所述导电柱电耦合。
11.根据权利要求1至10任一项所述的半导体装置,其特征在于,所述导热层包括碳基材料、金属材料或其组合。
12.根据权利要求11所述的半导体装置,其特征在于,所述碳基材料包括石墨烯膜。
13.根据权利要求1所述的半导体装置,其特征在于,所述导热层的厚度至少为5um。
14.一种电子设备,其特征在于,包括:根据权利要求1-13中任一项所述的半导体装置。
15.一种均热片,其特征在于,包括:
碳基材料层,所述碳基材料层在水平方向的导热系数大于或等于在垂直方向的导热系数;以及,
第一非金属柱,贯穿所述碳基材料层,所述第一非金属柱的延伸方向为所述垂直方向,所述第一非金属柱的材质为绝缘或半导体的,其中所述第一非金属柱与所述碳基材料层接触的部分是绝缘材料。
16.根据权利要求15所述的均热片,其特征在于,所述导热层的表面的粗糙度是小于或等于1nm。
17.根据权利要求15或16所述的均热片,其特征在于,所述第一非金属柱的直径在10μm至40μm之间。
CN202010531248.6A 2020-06-11 2020-06-11 半导体装置和包括该半导体装置的电子设备 Pending CN111834306A (zh)

Priority Applications (6)

Application Number Priority Date Filing Date Title
CN202010531248.6A CN111834306A (zh) 2020-06-11 2020-06-11 半导体装置和包括该半导体装置的电子设备
CN202311330231.4A CN117334648A (zh) 2020-06-11 2020-06-11 半导体装置及其制造方法
PCT/CN2021/099498 WO2021249509A1 (zh) 2020-06-11 2021-06-10 半导体装置和包括该半导体装置的电子设备
KR1020237000555A KR20230021717A (ko) 2020-06-11 2021-06-10 반도체 장치 및 반도체 장치를 포함하는 전자 디바이스
EP21822556.3A EP4152375A4 (en) 2020-06-11 2021-06-10 SEMICONDUCTOR DEVICE AND ELECTRONIC DEVICE THEREOF
US18/063,529 US20230104555A1 (en) 2020-06-11 2022-12-08 Semiconductor apparatus and electronic device that includes semiconductor apparatus

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202010531248.6A CN111834306A (zh) 2020-06-11 2020-06-11 半导体装置和包括该半导体装置的电子设备

Related Child Applications (1)

Application Number Title Priority Date Filing Date
CN202311330231.4A Division CN117334648A (zh) 2020-06-11 2020-06-11 半导体装置及其制造方法

Publications (1)

Publication Number Publication Date
CN111834306A true CN111834306A (zh) 2020-10-27

Family

ID=72899152

Family Applications (2)

Application Number Title Priority Date Filing Date
CN202311330231.4A Pending CN117334648A (zh) 2020-06-11 2020-06-11 半导体装置及其制造方法
CN202010531248.6A Pending CN111834306A (zh) 2020-06-11 2020-06-11 半导体装置和包括该半导体装置的电子设备

Family Applications Before (1)

Application Number Title Priority Date Filing Date
CN202311330231.4A Pending CN117334648A (zh) 2020-06-11 2020-06-11 半导体装置及其制造方法

Country Status (5)

Country Link
US (1) US20230104555A1 (zh)
EP (1) EP4152375A4 (zh)
KR (1) KR20230021717A (zh)
CN (2) CN117334648A (zh)
WO (1) WO2021249509A1 (zh)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2021249509A1 (zh) * 2020-06-11 2021-12-16 华为技术有限公司 半导体装置和包括该半导体装置的电子设备
WO2022252444A1 (zh) * 2021-06-01 2022-12-08 长鑫存储技术有限公司 半导体结构及其制备方法
CN116759397A (zh) * 2023-08-16 2023-09-15 长电集成电路(绍兴)有限公司 一种芯片封装结构及其制备方法
CN117457619A (zh) * 2023-12-26 2024-01-26 北京奎芯集成电路设计有限公司 一种基于高带宽互联技术的半导体器件

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20080001283A1 (en) * 2006-06-29 2008-01-03 Ha Na Lee Stack package with vertically formed heat sink
CN106449590A (zh) * 2016-11-08 2017-02-22 华进半导体封装先导技术研发中心有限公司 一种半导体存储模块及其制作方法
WO2017160231A1 (en) * 2016-03-14 2017-09-21 Agency For Science, Technology And Research Semiconductor package and method of forming the same
US20180219001A1 (en) * 2015-03-05 2018-08-02 Invensas Corporation Embedded graphite heat spreader for 3dic
CN108461454A (zh) * 2017-02-20 2018-08-28 力成科技股份有限公司 封装堆叠构造及其制造方法
CN209151472U (zh) * 2018-09-20 2019-07-23 深圳美图创新科技有限公司 散热膜结构及移动终端

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8445918B2 (en) * 2010-08-13 2013-05-21 International Business Machines Corporation Thermal enhancement for multi-layer semiconductor stacks
US10312174B2 (en) * 2016-08-29 2019-06-04 Apple Inc. Thermal management system
US10910290B2 (en) * 2017-10-19 2021-02-02 Taiwan Semiconductor Manufacturing Co., Ltd. Structures and methods for heat dissipation of semiconductor devices
US10879225B2 (en) * 2018-10-24 2020-12-29 Samsung Electronics Co., Ltd. Semiconductor package and method of manufacturing semiconductor package
CN117334648A (zh) * 2020-06-11 2024-01-02 华为技术有限公司 半导体装置及其制造方法

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20080001283A1 (en) * 2006-06-29 2008-01-03 Ha Na Lee Stack package with vertically formed heat sink
US20180219001A1 (en) * 2015-03-05 2018-08-02 Invensas Corporation Embedded graphite heat spreader for 3dic
WO2017160231A1 (en) * 2016-03-14 2017-09-21 Agency For Science, Technology And Research Semiconductor package and method of forming the same
CN106449590A (zh) * 2016-11-08 2017-02-22 华进半导体封装先导技术研发中心有限公司 一种半导体存储模块及其制作方法
CN108461454A (zh) * 2017-02-20 2018-08-28 力成科技股份有限公司 封装堆叠构造及其制造方法
CN209151472U (zh) * 2018-09-20 2019-07-23 深圳美图创新科技有限公司 散热膜结构及移动终端

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2021249509A1 (zh) * 2020-06-11 2021-12-16 华为技术有限公司 半导体装置和包括该半导体装置的电子设备
WO2022252444A1 (zh) * 2021-06-01 2022-12-08 长鑫存储技术有限公司 半导体结构及其制备方法
CN116759397A (zh) * 2023-08-16 2023-09-15 长电集成电路(绍兴)有限公司 一种芯片封装结构及其制备方法
CN117457619A (zh) * 2023-12-26 2024-01-26 北京奎芯集成电路设计有限公司 一种基于高带宽互联技术的半导体器件
CN117457619B (zh) * 2023-12-26 2024-04-05 北京奎芯集成电路设计有限公司 一种基于高带宽互联技术的半导体器件

Also Published As

Publication number Publication date
CN117334648A (zh) 2024-01-02
US20230104555A1 (en) 2023-04-06
EP4152375A1 (en) 2023-03-22
EP4152375A4 (en) 2024-04-10
KR20230021717A (ko) 2023-02-14
WO2021249509A1 (zh) 2021-12-16

Similar Documents

Publication Publication Date Title
CN109524314B (zh) 封装件及其形成方法
CN108695176B (zh) 封装件及其形成方法
CN111834306A (zh) 半导体装置和包括该半导体装置的电子设备
US8779572B2 (en) On-chip heat spreader
CN102983109B (zh) 用于多芯片器件的热增强结构
US8012796B2 (en) Apparatus and methods for constructing semiconductor chip packages with silicon space transformer carriers
TWI524492B (zh) 使用多層介層窗的3d積體電路
TWI416693B (zh) 半導體裝置及其製造方法
CN108155153A (zh) 用于散热的封装结构的制造方法
CN103137566B (zh) 用于形成集成电路的方法
JP2010050259A (ja) 3次元積層半導体装置
CN114520219A (zh) 半导体封装
CN112490187B (zh) 半导体互联结构及其制备方法
CN114334805A (zh) 一种用于3d封装的散热互连形成方法
US20240030187A1 (en) Semiconductor package and method of manufacturing semiconductor package
CN107293484A (zh) 一种转接板制造方法
TW202405960A (zh) 熱管理結構及製造熱管理結構的方法
TW202414694A (zh) 半導體元件
CN117476570A (zh) 热管理结构及制造热管理结构的方法
TW202141720A (zh) 具有矽穿孔結構的半導體元件及其製作方法
TW202240714A (zh) 半導體裝置及其製造方法
CN112385036A (zh) 模制的直接键合和互连的堆叠
CN113539862A (zh) 一种集成多器件的封装方法及封装结构

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
RJ01 Rejection of invention patent application after publication

Application publication date: 20201027

RJ01 Rejection of invention patent application after publication