CN108713243A - 硅氮化膜的制造方法及硅氮化膜 - Google Patents

硅氮化膜的制造方法及硅氮化膜 Download PDF

Info

Publication number
CN108713243A
CN108713243A CN201680083268.3A CN201680083268A CN108713243A CN 108713243 A CN108713243 A CN 108713243A CN 201680083268 A CN201680083268 A CN 201680083268A CN 108713243 A CN108713243 A CN 108713243A
Authority
CN
China
Prior art keywords
gas
silicon nitride
nitride film
silane
manufacturing
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201680083268.3A
Other languages
English (en)
Other versions
CN108713243B (zh
Inventor
高洋志
山胁正也
村上彰
村上彰一
畑下晶保
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sumitomo Precision Products Co Ltd
Taiyo Nippon Sanso Corp
Original Assignee
Sumitomo Precision Products Co Ltd
Taiyo Nippon Sanso Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sumitomo Precision Products Co Ltd, Taiyo Nippon Sanso Corp filed Critical Sumitomo Precision Products Co Ltd
Publication of CN108713243A publication Critical patent/CN108713243A/zh
Application granted granted Critical
Publication of CN108713243B publication Critical patent/CN108713243B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02109Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates
    • H01L21/02112Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer
    • H01L21/02123Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing silicon
    • H01L21/0217Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing silicon the material being a silicon nitride not containing oxygen, e.g. SixNy or SixByNz
    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C16/00Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes
    • C23C16/22Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the deposition of inorganic material, other than metallic material
    • C23C16/30Deposition of compounds, mixtures or solid solutions, e.g. borides, carbides, nitrides
    • C23C16/34Nitrides
    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C16/00Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes
    • C23C16/22Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the deposition of inorganic material, other than metallic material
    • C23C16/30Deposition of compounds, mixtures or solid solutions, e.g. borides, carbides, nitrides
    • C23C16/34Nitrides
    • C23C16/345Silicon nitride
    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C16/00Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes
    • C23C16/44Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the method of coating
    • C23C16/455Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the method of coating characterised by the method used for introducing gases into reaction chamber or for modifying gas flows in reaction chamber
    • C23C16/45502Flow conditions in reaction chamber
    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C16/00Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes
    • C23C16/44Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the method of coating
    • C23C16/50Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the method of coating using electric discharges
    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C16/00Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes
    • C23C16/44Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the method of coating
    • C23C16/50Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the method of coating using electric discharges
    • C23C16/505Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the method of coating using electric discharges using radio frequency discharges
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02109Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates
    • H01L21/02205Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates the layer being characterised by the precursor material for deposition
    • H01L21/02208Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates the layer being characterised by the precursor material for deposition the precursor containing a compound comprising Si
    • H01L21/02214Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates the layer being characterised by the precursor material for deposition the precursor containing a compound comprising Si the compound comprising silicon and oxygen
    • H01L21/02216Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates the layer being characterised by the precursor material for deposition the precursor containing a compound comprising Si the compound comprising silicon and oxygen the compound being a molecule comprising at least one silicon-oxygen bond and the compound having hydrogen or an organic group attached to the silicon or oxygen, e.g. a siloxane
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02225Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer
    • H01L21/0226Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process
    • H01L21/02263Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process deposition from the gas or vapour phase
    • H01L21/02271Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process deposition from the gas or vapour phase deposition by decomposition or reaction of gaseous or vapour phase compounds, i.e. chemical vapour deposition
    • H01L21/02274Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process deposition from the gas or vapour phase deposition by decomposition or reaction of gaseous or vapour phase compounds, i.e. chemical vapour deposition in the presence of a plasma [PECVD]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02296Forming insulating materials on a substrate characterised by the treatment performed before or after the formation of the layer
    • H01L21/02299Forming insulating materials on a substrate characterised by the treatment performed before or after the formation of the layer pre-treatment
    • H01L21/02312Forming insulating materials on a substrate characterised by the treatment performed before or after the formation of the layer pre-treatment treatment by exposure to a gas or vapour
    • H01L21/02315Forming insulating materials on a substrate characterised by the treatment performed before or after the formation of the layer pre-treatment treatment by exposure to a gas or vapour treatment by exposure to a plasma
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02518Deposited layers
    • H01L21/02521Materials
    • H01L21/02538Group 13/15 materials
    • H01L21/0254Nitrides
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02612Formation types
    • H01L21/02617Deposition types
    • H01L21/0262Reduction or decomposition of gaseous compounds, e.g. CVD
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/31Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/31Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
    • H01L21/3205Deposition of non-insulating-, e.g. conductive- or resistive-, layers on insulating layers; After-treatment of these layers
    • H01L21/321After treatment
    • H01L21/3211Nitridation of silicon-containing layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/324Thermal treatment for modifying the properties of semiconductor bodies, e.g. annealing, sintering

Landscapes

  • Chemical & Material Sciences (AREA)
  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Power Engineering (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Computer Hardware Design (AREA)
  • Manufacturing & Machinery (AREA)
  • General Physics & Mathematics (AREA)
  • Chemical Kinetics & Catalysis (AREA)
  • Materials Engineering (AREA)
  • Organic Chemistry (AREA)
  • Metallurgy (AREA)
  • Mechanical Engineering (AREA)
  • General Chemical & Material Sciences (AREA)
  • Plasma & Fusion (AREA)
  • Inorganic Chemistry (AREA)
  • Spectroscopy & Molecular Physics (AREA)
  • Formation Of Insulating Films (AREA)
  • Chemical Vapour Deposition (AREA)

Abstract

作为目的之一提供一种硅氮化膜的制造方法,该硅氮化膜的制造方法为在控制到250℃以下的基板上具有高的耐氢氟酸性、高耐湿性、以及适当的内部应力的硅氮化膜的制造方法,本发明提供一种硅氮化膜(30)的制造方法,将有机硅烷气体作为原料气体,在温度250℃以下的基板(20)上通过等离子体化学气相沉积法制造具有规定的耐氢氟酸性、耐湿性以及内部应力的硅氮化膜(30),其特征在于,使用对于1体积流量的有机硅烷气体添加了200~2000体积流量的氢还原气体的处理气体,将收容基板(20)的工艺腔室(40)内的压力调整为35~400Pa的范围内,将对设置于工艺腔室(40)内的电极施加的高频的功率密度调整为0.2~3.5W/cm2的范围内。

Description

硅氮化膜的制造方法及硅氮化膜
技术领域
本发明涉及硅氮化膜的制造方法及硅氮化膜。
背景技术
硅氮化膜由于化学稳定性优异,因此作为电子设备和光学设备等半导体装置的制造工序中的掩膜材料、以及构成半导体装置的防金属扩散膜、氧化屏蔽膜、钝化膜及绝缘膜等而利用。
作为在基板上制造硅氮化膜的方法,广泛利用在加热至700℃以上的基板上供给氯化硅烷和氨的混合气体来进行成膜的热化学气相沉积法(热CVD)、将通过等离子体激发硅烷和氨的混合气体而得到的活性物质供给到加热至350℃以上的基板上来进行成膜的等离子体化学气相沉积法(等离子体CVD)等。
近年来,伴随着半导体装置的微细化·高集成化、以及硅氮化膜本身的用途扩大,制造硅氮化膜的基板和基底层多样化,耐热性低的基底层增加。因此,要求通过等离子体CVD在300℃以下,优选在250℃以下制造硅氮化膜。
但是,一般而言,降低成膜温度时,构成膜的原子的组成和原子间的键合状态的控制变难。因此,已知当与以超过350℃的基板温度进行等离子体CVD的情况相比较时,膜结构变粗糙,另外,硅原子与氢原子、氮原子与氢原子的键合变多,化学稳定性下降。
另一方面,在使用于绝缘层等的硅氮化膜上制造其他薄膜时,由于有可能在硅氮化膜的表面附着有机物或颗粒等污染物,因此在制造其他薄膜之前,有时会进行使硅氮化层的表面浸渍到稀氢氟酸等清洗液中,去除污染物的清洗处理。对于该处理,由于硅氮化膜被削掉而无法发挥规定的功能,因此对于硅氮化膜要求高的耐氢氟酸性。
同样地,作为制造设备结构的蚀刻工序中的蚀刻终止层使用时,也会对于硅氮化膜要求高的耐氢氟酸性。因此,根据上述的理由,硅氮化膜的化学稳定性下降时,有可能无法发挥作为防金属扩散膜、氧化屏蔽膜、钝化膜及绝缘膜等的功能。
对于这样的课题,在专利文献1中公开了通过高密度等离子体CVD装置制造对于氢氟酸溶液(1%HF水溶液)的湿法蚀刻速度小于50nm/min的硅氮化膜的方法。但是,基板温度为450℃左右,并不满足上述的250℃以下的要求。这意味着制造耐氢氟酸性高的硅氮化膜很困难。
另外,在专利文献2中作为以基板温度200~400℃制造具有耐氢氟酸性和低泄漏电流值(高绝缘性)的SiNCH膜的手段,公开了使用有机硅氮烷化合物的等离子体CVD法。但是,并未示出耐氢氟酸性及绝缘性的定量性的数值。另外,并未讨论氧化屏蔽膜和钝化膜所要求的耐湿性。
进而,在专利文献3中公开了在200℃以下制造作为钝化膜有效的硅氮化膜的等离子体CVD法。但是,所讨论的膜特性仅为透气性,对于在制造设备结构上必不可少的耐氢氟酸性并未讨论。
为了作为构成半导体装置的薄膜利用硅氮化膜,以预防基板的变形和膜剥离为目的,还需要制造内部应力小的硅氮化膜。专利文献4公开了硅氮化膜的制造方法,在实施例中记载了在25~250℃的范围制造的硅氮化膜的内部应力处在-200MPa~200MPa的范围。但是,对于内部应力以外的膜特性完全没有记载。
另外,在专利文献5中,公开了在使用硅烷或二硅烷的等离子体CVD法中,通过控制氢气流量及微波输出,从而能够将在100℃以下的基板上进行成膜的硅氮化膜的膜应力控制在-400~+100MPa的范围的技术,但对于耐湿性和绝缘性的影响完全没有记载。
专利文献1:日本专利第5269093号公报
专利文献2:日本专利第4048112号公报
专利文献3:日本特开2011-89186号公报
专利文献4:日本特开平9-186153号公报
专利文献5:日本特开2012-188735号公报
近年来对于利用等离子体CVD法制造硅氮化膜的要求是将在控制到250℃以下的低温度的基板上制造与以往的在基板温度350℃以上制造的硅氮化膜相比湿法蚀刻速率低且耐湿性为同等以上的膜,同时能够任意控制膜中内部应力。
但是,降低基板温度,会存在作为构成半导体装置等的薄膜要求的、高的耐氢氟酸性、高屏蔽性、适当的内部应力的调整、高绝缘性等各种特性下降的课题。
另外,如上所述,试着通过调整成膜条件来改善膜特性,但是由于各种膜特性受到的影响会根据每个条件因子而不同,因此现状是在低温度环境下同时满足多个膜特性的硅氮化膜的制造方法还未被确定。
因此,本发明有鉴于上述情况,其课题在于提供一种硅氮化膜的制造方法及硅氮化膜,能够在250℃以下的成膜温度制造具有高的耐氢氟酸性、高耐湿性以及与设备侧的要求相应的适当的内部应力的硅氮化膜。
一般而言,已知硅氮化膜中存在较多氢原子时,即存在较多Si-H键和N-H键时,例如耐氢氟酸性和耐湿性恶化。特别是,等离子体CVD法的情况下,伴随着原料气体中的原子间键合的解离,大量的氢原子游离而进入膜中,因此制造高品质膜很困难。作为其对策,已知采用含有碳的原料气体,通过在硅氮化膜中添加碳原子,从而能够改善耐氢氟酸性。另一方面,还已知因上述的对策会造成绝缘性劣化。
发明内容
本申请发明人们为了解决这些相反的课题而进行锐意研究,发明了本申请发明。即,发明了抑制硅氮化膜中添加的碳量,同时提高耐氢氟酸性和耐湿性的改善效果的方法。具体而言,发明了如下的方法:通过适当调节多个硅氮化膜制造条件因子,从而兼顾直接排气等离子体空间中的过剩的碳原子和氢原子中的任一方或双方的技术和以导电性低的键合状态使适量的碳原子进入膜中的技术。
另外,虽然硅氮化膜的结构本身并未清楚,但是根据上述方法,发现可得到与以往的在基板温度350℃以上制造的硅氮化膜相比湿法蚀刻速率低且耐湿性为同等以上、且具备适度的内部应力的硅氮化膜。具体而言,根据上述方法,发现可得到(a)利用氢氟酸溶液的被蚀刻速率为10nm/min以下,(b)在暴露于208kPa、121℃的饱和水蒸气气氛的期间内产生的硅氧化物的生成速度以硅氧化膜换算为2nm/hr以下,而且(c)膜中的内部应力在-1000~1000MPa的范围内的硅氮化膜。
即,本发明具有以下的结构(1)~(8)。
(1)本发明提供一种硅氮化膜的制造方法,其特征在于,将有机硅烷气体作为原料气体,在温度250℃以下的基板上通过等离子体化学气相沉积法制造具有下述(a)~(c)示出的膜特性的硅氮化膜,
使用对于1体积流量的有机硅烷气体添加了200~2000体积流量的氢还原气体的处理气体,
将收容所述基板的工艺腔室内的压力调整为35~400Pa的范围内,
将对设置于所述工艺腔室内的电极施加的高频的功率密度调整为0.2~3.5W/cm2的范围内,
(a)利用氢氟酸溶液的被蚀刻比率为10nm/min以下
(b)在暴露于208kPa、121℃的饱和水蒸气气氛的期间内产生的硅氧化物的生成速度以硅氧化膜换算为2nm/hr以下
(c)膜中的内部应力在-1000~1000MPa的范围内。
在上述制造方法中,优选将导入所述工艺腔室内的所述处理气体的线速度调整为0.3~5.0cm/秒的范围。
此外,上述“线速度”是指通过供给气体总流量÷等离子体生成面积×(大气压÷处理压力)来计算出的值。
另外,上述等离子体生成面积是指用于等离子体生成的电极的面积。
(2)根据(1)所述的硅氮化膜的制造方法,其特征在于,将导入所述工艺腔室内的所述处理气体的线速度调整为0.3~5.0cm/秒的范围。
(3)根据(1)或(2)所述的硅氮化膜的制造方法,其特征在于,所述有机硅烷气体为由式(R1R2N)nSiH4-n(式中,R1和R2为分别独立的烃基,n为2、3、4中的任一个数字)表示的有机硅烷气体。
(4)根据(3)所述的硅氮化膜的制造方法,其特征在于,所述烃基为甲基或乙基。
(5)根据(1)所述的硅氮化膜的制造方法,其特征在于,所述有机硅烷气体包括四(二甲氨基)硅烷、三(二甲氨基)硅烷、双(二甲氨基)硅烷、四(二乙氨基)硅烷、三(二乙氨基)硅烷、双(二乙氨基)硅烷、四(乙基甲基氨基)硅烷、三(乙基甲基氨基)硅烷、双(乙基甲基氨基)硅烷中的任意一个以上。
(6)根据(1)~(5)中任一个所述的硅氮化膜的制造方法,其特征在于,所述氢还原气体优选包括氢原子。
(7)根据(6)所述的硅氮化膜的制造方法,其特征在于,所述氢还原气体包括氨、胺、烃的任意一个以上。
(8)提供一种硅氮化膜,其特征在于,通过在等离子体化学气相沉积法中,将有机硅烷气体作为原料气体,将成膜温度设为250℃以下,并且使用对于1体积流量的所述有机硅烷气体添加了200~2000体积流量的氢还原气体的处理气体,将工艺腔室内的压力调整为35~400Pa的范围内,将对设置于所述工艺腔室内的电极施加的高频的功率密度调整为0.2~3.5W/cm2的范围内来进行成膜,所述硅氮化膜具有下述(a)~(c)示出的膜特性,
(a)利用氢氟酸溶液的被蚀刻速率为10nm/min以下
(b)在暴露于208kPa、121℃的饱和水蒸气气氛的期间内产生的硅氧化物的生成速度以硅氧化膜换算为2nm/hr以下
(c)膜中的内部应力在-1000~1000MPa的范围内。
本发明的硅氮化膜的制造方法,将有机硅烷气体作为原料气体,在温度250℃以下的基板上通过等离子体化学气相沉积法制造硅氮化膜时,使用对于1体积流量的有机硅烷气体添加了200~2000体积流量的氢还原气体的处理气体,将收容基板的工艺腔室内的压力调整为35~400Pa的范围内,将对设置于工艺腔室内的电极施加的高频的功率密度调整为0.2~3.5W/cm2的范围内。据此,能够制造具有高的耐氢氟酸性、高耐湿性以及与设备侧的要求相应的适当的内部应力的硅氮化膜。
其次,由于本发明的硅氮化膜,在等离子体化学气相沉积法中,将有机硅烷气体作为原料气体,将成膜温度设为250℃以下,并且使用对于1体积流量的有机硅烷气体添加了200~2000体积流量的氢还原气体的处理气体,将工艺腔室内的压力调整为35~400Pa的范围内,将对设置于工艺腔室内的电极施加的高频的功率密度调整为0.2~3.5W/cm2的范围内来进行成膜,因此,能够提供具有高的耐氢氟酸性、高耐湿性以及与设备侧的要求相应的适当的内部应力的硅氮化膜。
附图说明
图1是示出用于适用本发明的一实施方式即硅氮化膜的制造方法的等离子体CVD装置的结构的一例的图。
图2是示出气体比率与BHF蚀刻速率的关系的图表。
图3是示出气体比率与氧化膜生成速度的关系的图表。
图4是示出气体比率与硅氮化膜的成膜速度的关系的图表。
图5是示出压力与BHF蚀刻速率的关系的图表。
图6是示出压力与氧化膜生成速度的关系的图表。
图7是示出线速度与BHF蚀刻速率的关系的图表。
图8是示出线速度与氧化膜生成速度的关系的图表。
图9是示出高频功率密度与BHF蚀刻速率的关系的图表。
图10是示出高频功率密度与氧化膜生成速度的关系的图表。
具体实施方式
下面,对本发明的一实施方式即硅氮化膜的制造方法,使用附图进行详细说明。此外,下面的说明中使用的附图,为了容易理解特征,方便起见,有时放大示出特征的部分,并不限定各结构要素的尺寸比率等与实际相同。
<硅氮化膜的制造装置>
首先,对可用于本发明的一实施方式即硅氮化膜的制造方法的、硅氮化膜的制造装置的结构进行说明。即,对用于本实施方式的硅氮化膜的制造方法的、等离子体化学气相沉积装置(等离子体CVD)的结构的一例进行说明。
图1是示出用于本发明的一实施方式即硅氮化膜的制造方法的等离子体CVD装置的结构的一例的图。如图1所示,等离子体CVD装置100大致构成为具备:基板20、工艺腔室40、工作台41、加热器44a、44b、喷头气体导入部45、电源46a、46b、真空泵47、排气流量调整器48、控制部49、有机硅烷气体供给源50、第一氢还原气体供给源52、第二氢还原气体供给源54、气体流量调整器51、53、55、计算机60和绝缘部S。
基板20设置在工作台41上,在基板20上制造硅氮化膜30。作为基板的材质,只要具有在成膜温度250℃的耐热性,则并不特别限定,具体而言,例如可以使用石英等。
工艺腔室40具有基板20、工作台41、加热器44a、44b和喷头气体导入部45。从有机硅烷气体供给源50将有机硅烷气体供给到工艺腔室40内,从第一氢还原气体供给源52和第二氢还原气体供给源54将氢还原气体供给到工艺腔室40内,而制造硅氮化膜30。
工作台41设置在工艺腔室40的中央附近。
加热器44a设置在喷头气体导入部45的上部和工艺腔室40的侧面,加热器44b设置在工作台41的下部,能够调整工艺腔室40内和基板20的温度。基板温度的上限并不特别限定,从对低温成膜的要求的背景来看,优选设定为250℃以下。
喷头气体导入部45设置在工艺腔室40的上部,经由喷头气体导入部45将有机硅烷气体和氢还原气体导入工艺腔室40内。
电源46a经由电源布线P1与喷头气体导入部45连接。另一方面,电源46b经由电源布线P2与工作台41连接。电源46a通过对喷头气体导入部45施加规定频率的功率,从而能够使从喷头气体导入部45吐出的、混合了有机硅烷气体与氢还原气体的气体等离子化。工作台41根据需要通过电源46b被施加规定频率的功率,将生成的等离子体供给到工作台41上的基板20。在被暴露于该等离子体的基板20上制造硅氮化膜30。作为电源46a、46b并不特别限定,具体而言,例如可以使用高频电源等。另外,还能够同时使用多个电源。
真空泵47经由排气管路L4与工艺腔室40连接。通过真空泵47,能够进行工艺腔室40内的减压和在硅氮化膜30的制造后生成的气体的排气。
排气流量调整器48设置在排气管路L4,能够调整通过真空泵47排气的气体的排气流量。作为排气流量调整器48,并不特别限定,可以手动进行控制,还可以通过外部的控制装置自动进行控制。
控制部49经由信号线C1与加热器44a连接,经由信号线C2与加热器44b连接,经由信号线C3与电源46a连接,经由信号线C4与电源46b连接,经由信号线C5与气体流量调整器51连接,经由信号线C6与气体流量调整器53连接,经由信号线C7与气体流量调整器55连接,经由信号线C8与排气流量调整器48连接。通过控制部49,能够控制加热器44a、44b、电源46a、46b、气体流量调整器51、53、55和排气流量调整器48。控制部49与计算机60连接。
有机硅烷气体供给源50经由气体供给管路L1,与设置于工艺腔室40的喷头气体导入部45连接,能够将有机硅烷气体供给到工艺腔室40内。作为有机硅烷气体供给源50,并不特别限定,具体而言,例如可以使用填充了有机硅烷气体的瓶等。
另外,作为有机硅烷气体,并不特别限定,具体而言,例如可以使用四(二甲氨基)硅烷、三(二甲氨基)硅烷、双(二甲氨基)硅烷、四(二乙氨基)硅烷、三(二乙氨基)硅烷、双(二乙氨基)硅烷、四(乙基甲基氨基)硅烷、三(乙基甲基氨基)硅烷、双(乙基甲基氨基)硅烷等。
第一氢还原气体供给源52经由第一氢还原气体供给管路L2和气体供给管路L1,与设置于工艺腔室40的喷头气体导入部45连接,能够将氢还原气体供给到工艺腔室40内。作为第一氢还原气体供给源52,并不特别限定,具体而言,例如可以使用填充了氢还原气体供给源的瓶等。
另外,作为氢还原气体,并不特别限定,具体而言,可以使用氢气(H2)、氨气(NH3)、胺类、烃类等。
第二氢还原气体供给源54经由第二氢还原气体供给管路L3和气体供给管路L1,与设置于工艺腔室40的喷头气体导入部45连接,能够将氢还原气体供给到工艺腔室40内。另外,除了第一氢还原气体供给源52以外,通过使用第二氢还原气体供给源54,从而能够使用混合两种氢还原气体的物质。作为第二氢还原气体供给源54,并不特别限定,具体而言,例如可以使用填充了氢还原气体供给源的瓶等。
气体流量调整器51设置于气体供给管路L1且与第一氢还原气体供给管路L2的接合部的一次侧,能够调整从有机硅烷气体供给源50供给的有机硅烷气体的流量。另外,气体流量调整器53设置于第一氢还原气体供给管路L2,能够调整从第一氢还原气体供给源52供给的氢还原气体的流量。进而,气体流量调整器55设置于第二氢还原气体供给管路L3,能够调整从第二氢还原气体供给源54供给的氢还原气体的流量。作为气体流量调整器51、53、55,并不特别限定,可以手动进行控制,还可以通过外部的控制装置自动进行控制。
绝缘部S设置在喷头气体导入部45与工艺腔室40之间,能够电绝缘喷头气体导入部45与工艺腔室40。另外,绝缘部S也设置在工作台41与工艺腔室40之间,能够电绝缘工作台41与工艺腔室40。
<硅氮化膜的制造方法>
接着,对使用上述的等离子体CVD装置100的、本实施方式的硅氮化膜的制造方法(以下,仅称为“制造方法”)进行说明。
本实施方式的制造方法为通过等离子体化学气相沉积法(等离子体CVD法)制造具有所需的膜特性的硅氮化膜的方法,包括:以规定的气体导入条件将处理气体导入工艺腔室40内的工序;通过施加高频功率对处理气体进行等离子体激发的工序;以及使用等离子体活性物质在基板20上制造硅氮化膜30的工序。更具体而言,在上述的等离子体CVD法中,其特征在于,将有机硅烷气体作为原料气体,将成膜温度设为250℃以下,并且使用对于1体积流量的有机硅烷气体添加了200~2000体积流量的氢还原气体的处理气体,将工艺腔室40内的压力调整为35~400Pa的范围内,将对设置于工艺腔室40内的喷头气体导入部45施加的高频的功率密度调整为0.2~3.5W/cm2的范围内。此外,关于膜特性评价方法将在后面叙述。
下面,对本实施方式的制造方法进行详细说明。
首先,将基板20设置于工作台41,通过加热器44b进行加热,直到基板20达到规定的温度。基板温度的上限并不特别限定,从对低温成膜的要求的背景来看,优选设定为250℃以下。
接着,将从有机硅烷气体供给源50供给的有机硅烷气体使用从第一氢还原气体供给源52和第二氢还原气体供给源54供给的大量的氢还原气体稀释之后,经由气体供给管路L1,供给到工艺腔室40内。此外,通过进行上述的稀释操作,在削减碳原子和氢原子对膜的进入量的效果的基础上,还可得到在膜中不形成键合能低的C=C键的效果。
这里,关于氢还原气体相对于1体积流量的有机硅烷气体的气体比率和膜特性的关系,图2~图4分别示出本申请发明人们研究的结果。
图2是示出气体比率与BHF蚀刻速率的关系的图表。图2中,横轴表示氢还原气体相对于1体积流量的有机硅烷气体的气体比率。另一方面,纵轴表示BHF蚀刻速率,值越小表示耐氢氟酸性越高。
根据图2可知,在本实施方式的制造方法中具有增加上述气体比率时耐氢氟酸性提高的倾向。另一方面,可知具有减少上述气体比率时耐氢氟酸性降低的倾向。
图3是示出气体比率与氧化膜生成速度的关系的图表。图3中,横轴表示氢还原气体相对于1体积流量的有机硅烷气体的气体比率。另一方面,纵轴表示氧化膜生成速度,值越小表示耐湿性越高。此外,在本申请发明的硅氮化膜中,氧化膜的生成从硅氮化膜的表面侧进行,另行通过实验确认水分并不会向生成的氧化膜的膜厚以上更深的地方透过。根据图3可知,在本实施方式的制造方法中具有增加上述气体比率时耐湿性提高的倾向。另一方面,可知具有减少上述气体比率时耐湿性降低的倾向。
图4是示出气体比率与硅氮化膜的成膜速度的关系的图表。图4中,横轴表示氢还原气体相对于1体积流量的有机硅烷气体的气体比率。另一方面,纵轴表示硅氮化膜的成膜速度,值越大表示硅氮化膜的成膜速度越快。根据图4可知,在本实施方式的制造方法中具有增加上述气体比率时硅氮化膜的成膜速度降低的倾向。另一方面,可知具有气体比率减少时硅氮化膜的成膜速度增加的倾向。
根据上述研究结果可知越是提高氢还原气体相对于1体积流量的有机硅烷气体的气体比率,耐氢氟酸性和耐湿性越提高,但另一方面成膜速度降低,生产率降低。因此,在本实施方式的制造方法中,优选使用对于1体积流量的有机硅烷气体添加了200~2000体积流量的氢还原气体的处理气体。
此外,上述气体比率的调整通过调整各气体的流量进行。具体而言,通过气体流量调整器51调整有机硅烷气体的流量,通过气体流量调整器53调整从第一氢还原气体供给源52供给的氢还原气体的流量,通过气体流量调整器55调整从第二氢还原气体供给源54供给的氢还原气体的流量来进行调整。
另一方面,在上述处理气体被供给的工艺腔室40中,通过真空泵47控制内部的压力。工艺腔室40内的压力会影响原料气体在等离子体中开始分解到在基板20上进行反应为止的工艺腔室40内的滞留时间、等离子体放电状态以及碰撞频度,其结果是也会对制造的硅氮化膜的膜特性造成影响。具体而言,降低压力时碰撞频度下降导致解离变得不充分,进一步降低时等离子体状态不稳定变得不充分。另一方面,提高压力时平均自由行程缩短导致无法得到充分的加速能,进一步提高时等离子体状态的维持变得困难。
这里,对于工艺腔室40内的压力与膜特性的关系,图5和图6中分别示出本申请发明人们研究的结果。
图5是示出压力与BHF蚀刻速率的关系的图表。图5中,横轴表示工艺腔室40内的压力。另一方面,纵轴表示BHF蚀刻速率,值越小表示耐氢氟酸性越高。根据图5可知,在本实施方式的制造方法中具有增加工艺腔室40内的压力时耐氢氟酸性降低的倾向。另一方面,可知具有减少工艺腔室40内的压力时耐氢氟酸性提高的倾向。
图6是示出压力与氧化膜生成速度的关系的图表。图6中,横轴表示工艺腔室40内的压力。另一方面,纵轴表示氧化膜生成速度,值越小表示耐湿性越高。根据图6可知,在本实施方式的制造方法中具有增加工艺腔室40内的压力时耐湿性降低的倾向。另一方面,可知具有减少工艺腔室40内的压力时耐湿性降低的倾向。
根据上述研究结果可知越是提高工艺腔室40内的压力,则耐湿性提高,另一方面耐氢氟酸性降低。因此,在本实施方式的制造方法中,优选将工艺腔室40内的压力调整为35~400Pa的范围。
另外,通过气体流量调整器51、53、55和压力控制供给到工艺腔室40内的处理气体的线速度。与工艺腔室40内的压力同样,处理气体的线速度也会影响原料气体在等离子体中开始分解到在基板20上进行反应位置的工艺腔室内的滞留时间、等离子体放电状态以及碰撞频度。
这里,对于处理气体的线速度与膜特性的关系,图7和图8中分别示出本申请发明人们研究的结果。
图7是示出线速度与BHF蚀刻速率的关系的图表。图7中,横轴表示处理气体的线速度。另一方面,纵轴表示BHF蚀刻速率,值越小表示耐氢氟酸性越高。根据图7可知,在本实施方式的制造方法中,线速度在1.0cm/秒附近BHF蚀刻速率取极小值,耐氢氟酸性变得最佳。
图8是示出线速度与氧化膜生成速度的关系的图表。图8中,横轴表示处理气体的线速度。另一方面,纵轴表示氧化膜生成速度,值越小表示耐湿性越高。根据图8可知,在本实施方式的制造方法中,线速度在3.0cm/秒附近耐湿性指标取极小值,耐湿性变得最佳。
根据上述研究结果可知,关于线速度,过快或过慢,都会降低生成适度的解离状态的活性物质的效率,无法得到优质的膜。因此,在本实施方式的制造方法中,优选处理气体的线速度调整为0.3~5.0cm/秒的范围。
接着,对喷头气体导入部45通过电源46a施加规定频率的功率,激发从气体供给管路L1供给的、含有有机硅烷气体和氢还原气体的处理气体,形成等离子体。
此外,在本实施方式的制造方法中,施加功率的频率并不特别限定,可以从60MHz以下的频率中适当选定。作为一例,通过连续或间歇地使用380kHz和13.56MHz的某一方或同时使用双方,从而能够起到本实施方式的至少一部分效果。施加的功率会影响有机硅烷气体和氢还原气体的解离状态。
这里,对于高频功率密度与膜特性的关系,图9和图10中分别示出本申请发明人们研究的结果。
图9是示出高频功率密度与BHF蚀刻速率的关系的图表。图9中,横轴表示高频功率密度。另一方面,纵轴表示BHF蚀刻速率,值越小表示耐氢氟酸性越高。根据图9可知,在本实施方式的制造方法中具有增加高频功率密度时耐氢氟酸性提高的倾向。另一方面,可知具有减少高频功率密度时,耐氢氟酸性降低的倾向。
图10是示出高频功率密度与耐湿性指标的关系的图表。图10中,横轴表示功率密度。另一方面,纵轴表示氧化膜生成速度,值越小表示耐湿性越高。根据图10可知,在本实施方式的制造方法中具有增加高频功率密度时耐湿性提高的倾向。另一方面,可知具有减少高频功率密度时耐湿性降低的倾向。
根据上述研究结果可知越是增加高频功率密度,耐氢氟酸性和耐湿性越是提高。但是,另一方面,为了回避高频电源初始投资、功耗成本和等离子体发生装置部件的耐久性等问题,高频功率密度优选为3.0W/cm2以下。
另外,高频功率密度为0.4W/cm2以上时,原料的分解加速,成膜速度变为1nm/min以上,从生产率方面来看优选。
0.2W/cm2以下时,原料难以分解,SiN难以形成,因此从生产率方面来看不优选。
还可知由于硅氮化膜的成膜速度下降,因此没有生产率,3.5W/cm2时,根据设备会对基板造成损坏而设备性能恶化。
因此,考虑上述效果和问题,在本发明的硅氮化膜的制造方法中,高频功率密度优选调整为0.4~3.0W/cm2的范围。
此外,上述高频功率密度为进行高频施加的电极面积为452cm2时的数值,设为0.2W/cm2以上时,高频功率为90W以上即可,设为3.5W/cm2以下时,高频功率为1583W以下即可。
最后,通过将形成的等离子体供给到基板20,从而在基板20上制造硅氮化膜30。此外,在硅氮化膜30的制造后产生气体,通过真空泵47,经由排气管路L4,将产生的气体向工艺腔室40的外部排气。这样,能够制造具有以下所示的膜特性的硅氮化膜。
<硅氮化膜>
通过上述的本实施方式的制造方法得到的硅氮化膜,即使用等离子体CVD装置100,将有机硅烷气体作为原料气体,将成膜温度设为250℃以下,使用对于1体积流量的有机硅烷气体添加了200~2000体积流量的氢还原气体的处理气体,将工艺腔室40内的压力调整为35~400Pa的范围内,将对设置于工艺腔室40内的电极施加的高频的功率密度调整为0.2~3.5W/cm2的范围内来成膜的硅氮化膜,具有下述(a)~(c)所示的膜特性:
(a)利用氢氟酸溶液的被蚀刻速率为10nm/min以下;
(b)在暴露于208kPa、121℃的饱和水蒸气气氛的期间内产生的硅氧化物的生成速度以硅氧化膜换算为2nm/hr以下;
(c)膜中的内部应力在-1000~1000MPa的范围内。
如以上说明所示,根据本实施方式的制造方法,将有机硅烷气体作为原料气体,在成膜温度250℃以下,通过等离子体化学气相沉积法制造硅氮化膜时,使用对于1体积流量的有机硅烷气体添加了200~2000体积流量的氢还原气体的处理气体,将收容基板的工艺腔室40内的压力调整为35~400Pa的范围内,将对设置于工艺腔室40内的电极施加的高频的功率密度调整为0.2~3.5W/cm2的范围内。据此,能够制造具有高的耐氢氟酸性、高耐湿性以及与设备侧的要求相应的适当的内部应力(即,上述(a)~(c)的膜特性)的硅氮化膜。
此外,根据本实施方式的制造方法,优选将导入工艺腔室内的所述处理气体的线速度调整为0.3~5.0cm/秒的范围。
在下述PCT结果中,硅氮化膜的生成速度2nm/hr与一般性的透湿度评价方法的0.2g/m2/day同等。
此外,本发明的技术范围并不限定于上述实施方式,在不脱离本发明的宗旨的范围内可以施加各种变更。例如,在上述的实施方式的制造方法中,对通过使用第一氢还原气体供给源52和第二氢还原气体供给源54来使用两种氢还原气体的例子进行了说明,但氢还原气体供给源也可以为一个。
实施例
<硅氮化膜的制造>
作为实施例1~8,根据本发明的硅氮化膜的制造方法,在控制到250℃以下的硅氮化基板上制造硅氮化膜。
作为有机硅烷气体使用三(二甲氨基)硅烷(3DMAS)或四(二甲氨基)硅烷(4DMAS),作为氢还原气体使用氢气(H2)。
施加的功率的频率为380kHz或13.56MHz。
下述的表1示出各实施例中的、氢还原气体的流量相对于有机硅烷气体的流量的比率、线速度、工艺腔室内的压力、功率密度等制造条件。
作为比较例1、2,使用硅烷气体,在控制到200℃或250℃的硅基板上,以从膜特性的观点来看为最佳的条件,制造硅氮化膜。
下述的表1中示出比较例1、2的制造条件。
作为比较例3,使用硅烷气体,在控制到350℃的硅基板上制造硅氮化膜。
下述的表1示出比较例3的制造条件。
作为比较例4和5,作为有机硅烷气体使用三(二甲氨基)硅烷(3DMAS),作为氢还原气体使用氢气(H2),在控制到200℃的硅基板上制造硅氮化膜。
[表1]
<膜特性评价方法>
对于通过上述的条件制造的硅氮化膜,进行膜特性评价。以下对各评价方法进行说明。
(膜组成)
硅氮化膜的原子间键合状态使用FTIR(傅里叶变换红外光谱仪、Perkinelmer制spectrum400)测定红外吸收光谱来评价。具体而言,收集Si-N键、Si-H键、N-H键、C=N键、C=C键和Si-O键等信息并进行分析。
(耐湿性)
关于硅氮化膜的耐湿性,通过FT-IR收集压力锅试验(PCT:Pressure CookerTest)前后的膜中Si-O键的信息来评价。这里得到的直接的结果为膜的吸湿量。其中,已另行评价了当吸湿量相当于SiO2膜厚1nm时,通过具有换算为SiO2膜为1nm膜厚的硅氮化膜可防止水分透过,因此意味着吸湿量越少的膜水分屏蔽性越高。
此外,PCT的条件设为208kPa、121℃。这相当于常温常压气氛的10000倍的加速试验。
(耐氢氟酸性)
关于硅氮化膜的耐氢氟酸性,使用BHF(缓冲氢氟酸)溶液进行评价。具体而言,将硅氮化膜浸渍到16BHF(含20.8%NH4HF2水溶液,森田化学工业制),经过规定时间后,迅速用纯水充分清洗,吹氮气等使其干燥,使用下述式(1)评价BHF蚀刻速率R。此外,下述式(1)中的、d1表示浸渍处理前的膜厚,d2表示浸渍处理后的膜厚,t表示浸渍时间,膜厚通过后述的椭圆偏振光谱仪测量。
R=(d1-d2)÷t……(1)
(膜的内部应力)
硅氮化膜的内部应力通过膜应力测定装置(东朋科技制FLX-2320-R)进行测定,该测定装置将根据基板的翘曲的变化量导出作为其测定原理。
(绝缘性)
硅氮化膜的绝缘性通过进行水银探头式的IV测定装置(Solid StateMeasurement制FLX-2320-R)来评价。具体而言,通过电场强度为1MV/cm时的泄漏电流值进行评价。
(折射率和膜厚)
硅氮化膜的折射率和膜厚使用椭圆偏振光谱仪(SOPRA制GES5E)来测定。
<膜特性评价结果>
下述表2示出实施例1~8和比较例1~5的膜特性的评价结果。可知实施例1~8的氢氟酸溶液的蚀刻速率均为10nm/min以下,具有比比较例3高的耐氢氟酸性。另外,如比较例1、2所示,可知硅烷气体无法得到充分的耐氢氟酸性。
同样地,可知在暴露于208kPa、121℃的饱和水蒸气气氛的期间内产生的硅氧化物的生成速度以硅氧化膜换算为2nm/hr,实施例1~8具有与比较例1~3相比同等以上的高耐湿性、水分屏蔽性。
进而,如实施例1和4所示,可知能够制造兼具内部应力非常小的特性的硅氮化膜。另外,可知实施例1~8的内部应力分别示出从﹣562MPa~﹢728MPa范围内的有较大不同的值,能够将具有高的耐氢氟酸性和高的耐湿性的硅氮化膜调整为规定的内部应力来制造。
进而,除了实施例7,施加1MV/cm的电场时的泄漏电流值为1.0×10-6A/cm2以下,可知兼具高绝缘性。特别是关于实施例1,可知虽然不及将硅烷气体作为原料气体的比较例,但是具有7×10-8A/cm2以下的优异的绝缘性。
另一方面,可知在比较例4中,将硅氮化膜的制造条件中的有机硅烷气体和氢还原气体的流量比设为133时,在暴露于208kPa、121℃的饱和水蒸气气氛的期间内产生的硅氧化物的生成速度以硅氧化膜换算为2.3nm/hr,耐湿性、水分屏蔽性下降。
另外,可知在比较例5中,将硅氮化膜的制造条件中的线速度设为0.2cm/秒时,在暴露于208kPa、121℃的饱和水蒸气气氛的期间内产生的硅氧化物的生成速度以硅氧化膜换算为29.2nm/hr,耐湿性、水分屏蔽性下降。
[表2]
本发明的硅氮化膜的制造方法和硅氮化膜可利用于电子设备或光学设备等半导体装置的制造工序中的掩膜材料、构成半导体装置的防金属扩散膜、氧化屏蔽膜、钝化膜、绝缘膜等及其制造方法。
附图标记说明
20 基板
30 硅氮化膜
40 工艺腔室
41 工作台
44a、44b 加热器
45 喷头气体导入部
46a、46b 电源
47 真空泵
48 排气流量调整器
49 控制部
50 有机硅烷气体供给源
51 气体流量调整器
52 第一氢还原气体供给源
53 气体流量调整器
54 第二氢还原气体供给源
55 气体流量调整器
60 计算机
100 等离子体CVD装置
S 绝缘部
L1 气体供给管路
L2 第一氢还原气体供给管路
L3 第二氢还原气体供给管路
L4 排气管路
C1、C2、C3、C4、C5、C6、C7、C8 信号线
P1、P2 电源布线

Claims (8)

1.一种硅氮化膜的制造方法,其特征在于,将有机硅烷气体作为原料气体,在温度250℃以下的基板上通过等离子体化学气相沉积法制造具有下述(a)~(c)示出的膜特性的硅氮化膜,
使用对于1体积流量的有机硅烷气体添加了200~2000体积流量的氢还原气体的处理气体,
将收容所述基板的工艺腔室内的压力调整为35~400Pa的范围内,
将对设置于所述工艺腔室内的电极施加的高频的功率密度调整为0.2~3.5W/cm2的范围内,
(a)利用氢氟酸溶液的被蚀刻速率为10nm/min以下
(b)在暴露于208kPa、121℃的饱和水蒸气气氛的期间内产生的硅氧化物的生成速度以硅氧化膜换算为2nm/hr以下
(c)膜中的内部应力在-1000~1000MPa的范围内。
2.根据权利要求1所述的硅氮化膜的制造方法,其特征在于,将导入所述工艺腔室内的所述处理气体的线速度调整为0.3~5.0cm/秒的范围。
3.根据权利要求1或2所述的硅氮化膜的制造方法,其特征在于,所述有机硅烷气体为由式(R1R2N)nSiH4-n表示的有机硅烷气体,式中,R1和R2为分别独立的烃基,n为2、3、4中的任一个数字。
4.根据权利要求3所述的硅氮化膜的制造方法,其特征在于,所述烃基为甲基或乙基。
5.根据权利要求1所述的硅氮化膜的制造方法,其特征在于,所述有机硅烷气体包括四(二甲氨基)硅烷、三(二甲氨基)硅烷、双(二甲氨基)硅烷、四(二乙氨基)硅烷、三(二乙氨基)硅烷、双(二乙氨基)硅烷、四(乙基甲基氨基)硅烷、三(乙基甲基氨基)硅烷、双(乙基甲基氨基)硅烷中的任意一个以上。
6.根据权利要求1至5中任一项所述的硅氮化膜的制造方法,其特征在于,所述氢还原气体包括氢原子。
7.根据权利要求6所述的硅氮化膜的制造方法,其特征在于,所述氢还原气体包括氨、胺、烃的任意一个以上。
8.一种硅氮化膜,其特征在于,
所述硅氮化膜通过在等离子体化学气相沉积法中,将有机硅烷气体作为原料气体,将成膜温度设为250℃以下,并且使用对于1体积流量的所述有机硅烷气体添加了200~2000体积流量的氢还原气体的处理气体,将工艺腔室内的压力调整为35~400Pa的范围内,将对设置于所述工艺腔室内的电极施加的高频的功率密度调整为0.2~3.5W/cm2的范围内来进行成膜,
所述硅氮化膜具有下述(a)~(c)示出的膜特性,
(a)利用氢氟酸溶液的被蚀刻速率为10nm/min以下
(b)在暴露于208kPa、121℃的饱和水蒸气气氛的期间内产生的硅氧化物的生成速度以硅氧化膜换算为2nm/hr以下
(c)膜中的内部应力在-1000~1000MPa的范围内。
CN201680083268.3A 2016-03-11 2016-03-11 硅氮化膜的制造方法及硅氮化膜 Active CN108713243B (zh)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
PCT/JP2016/057781 WO2017154202A1 (ja) 2016-03-11 2016-03-11 シリコン窒化膜の製造方法及びシリコン窒化膜

Publications (2)

Publication Number Publication Date
CN108713243A true CN108713243A (zh) 2018-10-26
CN108713243B CN108713243B (zh) 2022-11-01

Family

ID=59789279

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201680083268.3A Active CN108713243B (zh) 2016-03-11 2016-03-11 硅氮化膜的制造方法及硅氮化膜

Country Status (5)

Country Link
US (1) US10559459B2 (zh)
EP (1) EP3428959B1 (zh)
KR (1) KR102418092B1 (zh)
CN (1) CN108713243B (zh)
WO (1) WO2017154202A1 (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN114709295A (zh) * 2022-06-06 2022-07-05 一道新能源科技(衢州)有限公司 一种降低perc电池片衰减的方法及装置

Citations (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0917778A (ja) * 1995-07-03 1997-01-17 Fujitsu Ltd 高周波プラズマcvd装置
US5629043A (en) * 1994-12-15 1997-05-13 Mitsubishi Denki Kabushiki Kaisha Silicon nitride film formation method
JP2004292877A (ja) * 2003-03-26 2004-10-21 Ishikawa Seisakusho Ltd 窒化シリコン膜及びその製造方法
CN101454880A (zh) * 2006-05-31 2009-06-10 东京毅力科创株式会社 等离子体cvd方法、氮化硅膜的形成方法、半导体装置的制造方法和等离子体cvd装置
JP2010192479A (ja) * 2009-02-14 2010-09-02 Philtech Inc 金属基板、金属基板に薄膜を形成する装置および金属基板を用いた太陽電池
US20110014795A1 (en) * 2009-07-15 2011-01-20 Asm Japan K.K. Method of Forming Stress-Tuned Dielectric Film Having Si-N Bonds by Modified PEALD
US20110236600A1 (en) * 2010-03-25 2011-09-29 Keith Fox Smooth Silicon-Containing Films
JP2013122068A (ja) * 2011-12-09 2013-06-20 Ulvac Japan Ltd タングステン化合物膜の形成方法、及び半導体装置
US20140220711A1 (en) * 2011-08-11 2014-08-07 Spp Technologies Co., Ltd. Apparatus, method and program for manufacturing nitride film

Family Cites Families (23)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5269093A (en) 1975-12-06 1977-06-08 Tohatsu Kk Jig for arranging plates in order for use in device for cutting plateeshaped goods
JPH06132284A (ja) * 1992-10-22 1994-05-13 Kawasaki Steel Corp 半導体装置の保護膜形成方法
JP2641385B2 (ja) * 1993-09-24 1997-08-13 アプライド マテリアルズ インコーポレイテッド 膜形成方法
JPH07221026A (ja) 1994-01-28 1995-08-18 Mitsui Toatsu Chem Inc 高品質半導体薄膜の形成方法
TW362118B (en) 1995-10-30 1999-06-21 Dow Corning Method for depositing amorphous SiNC coatings
CN100431110C (zh) 2000-08-18 2008-11-05 东京毅力科创株式会社 低介电氮化硅膜的形成方法和半导体器件及其制造工艺
KR100771800B1 (ko) 2003-01-24 2007-10-30 도쿄 엘렉트론 가부시키가이샤 피처리 기판 상에 실리콘 질화막을 형성하는 cvd 방법
JP4228150B2 (ja) 2005-03-23 2009-02-25 東京エレクトロン株式会社 成膜装置、成膜方法及び記憶媒体
JP2008270706A (ja) * 2007-03-26 2008-11-06 Tokyo Electron Ltd 窒化珪素膜および不揮発性半導体メモリ装置
JP5069531B2 (ja) * 2007-09-28 2012-11-07 富士フイルム株式会社 窒化シリコン膜の形成方法
US7678715B2 (en) 2007-12-21 2010-03-16 Applied Materials, Inc. Low wet etch rate silicon nitride film
JP2010103484A (ja) 2008-09-29 2010-05-06 Adeka Corp 半導体デバイス、その製造装置及び製造方法
JP2011089186A (ja) 2009-10-26 2011-05-06 Tosoh Corp 炭窒化ケイ素含有膜、その製法、及びその用途
US20130157466A1 (en) * 2010-03-25 2013-06-20 Keith Fox Silicon nitride films for semiconductor device applications
JP5731841B2 (ja) 2011-02-02 2015-06-10 大陽日酸株式会社 シリコン窒化膜の形成方法
JP5941653B2 (ja) 2011-02-24 2016-06-29 東京エレクトロン株式会社 シリコン窒化膜の成膜方法及びシリコン窒化膜の成膜装置
US8771807B2 (en) 2011-05-24 2014-07-08 Air Products And Chemicals, Inc. Organoaminosilane precursors and methods for making and using same
US8592328B2 (en) * 2012-01-20 2013-11-26 Novellus Systems, Inc. Method for depositing a chlorine-free conformal sin film
TW201341569A (zh) 2012-02-14 2013-10-16 Novellus Systems Inc 用於半導體元件應用之氮化矽膜
JP2014060378A (ja) 2012-08-23 2014-04-03 Tokyo Electron Ltd シリコン窒化膜の成膜方法、有機電子デバイスの製造方法及びシリコン窒化膜の成膜装置
US9905415B2 (en) 2013-10-03 2018-02-27 Versum Materials Us, Llc Methods for depositing silicon nitride films
WO2015079938A1 (ja) 2013-11-28 2015-06-04 Sppテクノロジーズ株式会社 窒化シリコン膜及びその製造方法、並びにその製造装置
JP6236709B2 (ja) 2014-10-14 2017-11-29 大陽日酸株式会社 シリコン窒化膜の製造方法及びシリコン窒化膜

Patent Citations (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5629043A (en) * 1994-12-15 1997-05-13 Mitsubishi Denki Kabushiki Kaisha Silicon nitride film formation method
JPH0917778A (ja) * 1995-07-03 1997-01-17 Fujitsu Ltd 高周波プラズマcvd装置
JP2004292877A (ja) * 2003-03-26 2004-10-21 Ishikawa Seisakusho Ltd 窒化シリコン膜及びその製造方法
CN101454880A (zh) * 2006-05-31 2009-06-10 东京毅力科创株式会社 等离子体cvd方法、氮化硅膜的形成方法、半导体装置的制造方法和等离子体cvd装置
JP2010192479A (ja) * 2009-02-14 2010-09-02 Philtech Inc 金属基板、金属基板に薄膜を形成する装置および金属基板を用いた太陽電池
US20110014795A1 (en) * 2009-07-15 2011-01-20 Asm Japan K.K. Method of Forming Stress-Tuned Dielectric Film Having Si-N Bonds by Modified PEALD
US20110236600A1 (en) * 2010-03-25 2011-09-29 Keith Fox Smooth Silicon-Containing Films
US20140220711A1 (en) * 2011-08-11 2014-08-07 Spp Technologies Co., Ltd. Apparatus, method and program for manufacturing nitride film
JP2013122068A (ja) * 2011-12-09 2013-06-20 Ulvac Japan Ltd タングステン化合物膜の形成方法、及び半導体装置

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN114709295A (zh) * 2022-06-06 2022-07-05 一道新能源科技(衢州)有限公司 一种降低perc电池片衰减的方法及装置

Also Published As

Publication number Publication date
US10559459B2 (en) 2020-02-11
EP3428959A4 (en) 2019-12-11
KR102418092B1 (ko) 2022-07-06
EP3428959A1 (en) 2019-01-16
EP3428959B1 (en) 2023-03-01
WO2017154202A1 (ja) 2017-09-14
KR20180122619A (ko) 2018-11-13
US20190088465A1 (en) 2019-03-21
CN108713243B (zh) 2022-11-01

Similar Documents

Publication Publication Date Title
US6958175B2 (en) Film forming method and film forming device
CN110313051B (zh) 使用远程等离子体处理使碳化硅膜致密化
CN105762072B (zh) 使用no活化的用于硅氧化物的各向同性原子层蚀刻
CN104380440B (zh) 图案形成方法和基板处理系统
US9745658B2 (en) Chamber undercoat preparation method for low temperature ALD films
US6303518B1 (en) Methods to improve chemical vapor deposited fluorosilicate glass (FSG) film adhesion to metal barrier or etch stop/diffusion barrier layers
CN100568463C (zh) 薄膜形成方法
KR20140071402A (ko) 플라즈마 활성화된 컨포멀 유전체 막 증착
CN105762060A (zh) 氧化硅和氧化锗的各向同性原子层蚀刻
JPH11251308A (ja) 低誘電率フッ素化アモルファス炭素誘電体およびその形成方法
CN104220637A (zh) 用于半导体器件应用的氮化硅膜
CN107833825A (zh) 掺杂氧的碳化硅膜的基于远程等离子体的沉积
JP6236709B2 (ja) シリコン窒化膜の製造方法及びシリコン窒化膜
JP2001332550A (ja) 半導体装置及びその製造方法
KR20040065193A (ko) 성막 방법, 반도체 장치 및 그 제조 방법
CN108713243A (zh) 硅氮化膜的制造方法及硅氮化膜
TWI646600B (zh) 氮化矽膜及其製造方法與其製造裝置
CN113366612A (zh) 用于先进半导体应用的低应力膜
TWI684668B (zh) 氮化矽膜之製造方法及氮化矽膜
JP2015106572A (ja) シリコン窒化膜の形成方法及びシリコン窒化膜
US20080207003A1 (en) Production method of semiconductor apparatus
JP2022544232A (ja) 低誘電率誘電体膜
CN112753091A (zh) 双频硅烷基二氧化硅沉积以最小化膜的不稳定性
WO2002080258A9 (fr) Structure de circuit integre
CN100533684C (zh) 等离子体成膜方法及其装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant