CN107452331A - 一种像素电路及其驱动方法、显示装置 - Google Patents

一种像素电路及其驱动方法、显示装置 Download PDF

Info

Publication number
CN107452331A
CN107452331A CN201710749623.2A CN201710749623A CN107452331A CN 107452331 A CN107452331 A CN 107452331A CN 201710749623 A CN201710749623 A CN 201710749623A CN 107452331 A CN107452331 A CN 107452331A
Authority
CN
China
Prior art keywords
transistor
pole
module
signal end
grid
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201710749623.2A
Other languages
English (en)
Other versions
CN107452331B (zh
Inventor
羊振中
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
BOE Technology Group Co Ltd
Original Assignee
BOE Technology Group Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by BOE Technology Group Co Ltd filed Critical BOE Technology Group Co Ltd
Priority to CN201710749623.2A priority Critical patent/CN107452331B/zh
Publication of CN107452331A publication Critical patent/CN107452331A/zh
Priority to EP18830359.8A priority patent/EP3675100A4/en
Priority to US16/318,321 priority patent/US11244611B2/en
Priority to PCT/CN2018/088703 priority patent/WO2019037499A1/zh
Priority to US17/573,987 priority patent/US20220139321A1/en
Priority to US18/150,092 priority patent/US20230145828A1/en
Application granted granted Critical
Publication of CN107452331B publication Critical patent/CN107452331B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3266Details of drivers for scan electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0421Structural details of the set of electrodes
    • G09G2300/0426Layout of electrodes and connections
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0439Pixel structures
    • G09G2300/0465Improved aperture ratio, e.g. by size reduction of the pixel circuit, e.g. for improving the pixel density or the maximum displayable luminance or brightness
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0819Several active elements per pixel in active matrix panels used for counteracting undesired variations, e.g. feedback or autozeroing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • G09G2300/0861Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor with additional control of the display period without amending the charge stored in a pixel memory, e.g. by means of additional select electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0202Addressing of scan or signal lines
    • G09G2310/0216Interleaved control phases for different scan lines in the same sub-field, e.g. initialization, addressing and sustaining in plasma displays that are not simultaneous for all scan lines
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0243Details of the generation of driving signals
    • G09G2310/0245Clearing or presetting the whole screen independently of waveforms, e.g. on power-on
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0257Reduction of after-image effects
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/04Maintaining the quality of display appearance
    • G09G2320/043Preventing or counteracting the effects of ageing
    • G09G2320/045Compensation of drifts in the characteristics of light emitting or modulating elements

Abstract

本发明实施例提供一种像素电路及其驱动方法、显示装置,涉及显示技术领域,能够解决短期残像的问题。该像素电路包括重置模块、驱动模块、写入模块、补偿模块、发光控制模块以及发光器件。重置模块将初始电压端的初始电压写入至驱动模块中驱动晶体管的栅极和第二极,驱动晶体管的第一极在重置阶段处于浮空状态;写入模块将数据电压端的数据电压写入至驱动模块中;补偿模块对驱动模块中驱动晶体管的阈值电压进行补偿;发光控制模块将驱动模块产生的驱动电流,传输至发光器件;发光器件根据驱动电流进行发光。上述像素电路用于驱动亚像素进行显示。

Description

一种像素电路及其驱动方法、显示装置
技术领域
本发明涉及显示技术领域,尤其涉及一种像素电路及其驱动方法、显示装置。
背景技术
有机电致发光二极管(Organic Light Emitting Diode,OLED)显示器是目前研究领域的热点之一,与液晶显示器(Liquid Crystal Display,LCD)相比,OLED具有低能耗、生产成本低、自发光、宽视角及相应速度快等优点。
然而,目前OLED显示器在不同灰阶画面切换时,例如由图1a所显示的黑白格画面切换到灰阶值为128的纯灰阶画面时,会出现短期残像现象,此时显示的图像如图1b所示,该显示画面中存在上一帧黑白格画面的残像。上述短期残像现象持续1分钟后消失,此时显示器显示的灰阶值为128的纯灰阶画面如图1c所示。上述短期残像现象对显示效果造成影响。
发明内容
本发明的实施例提供一种像素电路及其驱动方法、显示装置,能够解决短期残像的问题。
为达到上述目的,本发明的实施例采用如下技术方案:
本发明实施例的一方面,提供一种像素电路,包括重置模块、驱动模块、写入模块、补偿模块、发光控制模块以及发光器件;所述驱动模块包括驱动晶体管,该驱动晶体管的第一极与所述写入模块相连接;所述重置模块连接初始电压端以及所述驱动模块;所述重置模块用于将所述初始电压端的初始电压写入至所述驱动模块中驱动晶体管的栅极和第二极,所述驱动晶体管的第一极在重置阶段处于浮空状态;所述写入模块连接第一扫描信号端、数据电压端以及所述驱动模块;所述写入模块用于在所述第一扫描信号端的控制下,将所述数据电压端的数据电压写入至所述驱动模块中;所述补偿模块连接所述驱动模块;所述补偿模块用于对所述驱动模块中驱动晶体管的阈值电压进行补偿;所述发光控制模块连接发光控制信号端、第一电压端、所述驱动模块以及所述发光器件的阳极;所述发光器件的阴极连接第二电压端;所述发光控制模块用于在所述发光控制信号端的控制下,将所述驱动模块在所述第一电压端、所述第二电压端以及写入至该驱动模块的数据电压的作用下产生的驱动电流,传输至所述发光器件;所述发光器件用于根据所述驱动电流进行发光。
优选的,所述重置模块还连接所述发光器件的阳极;所述重置模块用于将所述初始电压端的初始电压写入至所述发光器件的阳极。
优选的,所述重置模块的一部分复用为所述补偿模块的至少一部分。
优选的,所述重置模块还连接第二扫描信号端和发光控制信号端;所述重置模块包括第一晶体管、第二晶体管;所述第一晶体管的栅极连接所述第二扫描信号端,第一极连接所述驱动晶体管的栅极,第二极与所述初始电压端相连接;所述第二晶体管的栅极连接所述发光控制信号端,第一极连接所述驱动晶体管的第二极,第二极与所述驱动晶体管的栅极相连接。
优选的,在所述重置模块连接所述发光器件的阳极的情况下,所述重置模块还包括第三晶体管;所述第三晶体管的栅极连接所述第二扫描信号端,第一极连接所述发光器件的阳极,第二极与所述初始电压端相连接。
优选的,所述重置模块的一部分复用为所述发光控制模块的至少一部分。
优选的,在所述重置模块连接所述发光器件的阳极的情况下,所述重置模块还连接第一扫描信号端和第二扫描信号端;所述重置模块包括第一晶体管、第二晶体管以及第三晶体管;所述第一晶体管的栅极连接所述第二扫描信号端,第一极连接所述驱动晶体管的栅极,第二极与所述初始电压端相连接;所述第二晶体管的栅极连接所述第二扫描信号端,第一极连接所述发光器件的阳极,第二极与所述初始电压端相连接;所述第三晶体管的栅极连接所述第一扫描信号端,第一极连接所述驱动晶体管的第二极,第二极与所述发光器件的阳极相连接。
优选的,所述补偿模块连接所述发光控制信号端,所述补偿模块包括所述第二晶体管。
优选的,所述发光控制模块包括第四晶体管和第五晶体管;所述第四晶体管的栅极连接所述发光控制信号端,第一极连接所述第一电压端,第二极与所述驱动晶体管的第一极相连接;所述第五晶体管的栅极连接所述发光控制信号端,第一极连接所述驱动晶体管的第二极,第二极与所述发光器件的阳极相连接。
优选的,所述发光控制模块还连接所述第二扫描信号端;所述发光控制模块所述第三晶体管和第四晶体管;所述第四晶体管的栅极连接所述发光控制信号端,第一极连接所述第一电压端,第二极与所述驱动晶体管的第一极相连接。
优选的,所述补偿模块连接所述第一扫描信号端,所述补偿模块包括第五晶体管;所述第五晶体管的栅极连接所述第一扫描信号端,第一极连接所述驱动晶体管的第二极,第二极与所述驱动晶体管的栅极相连接。
优选的,所述写入模块包括第六晶体管,所述第六晶体管的第一极与所述第一扫描信号端相连接,第一极与所述数据电压端相连接,第二极与所述驱动晶体管的第一极相连接。
优选的,所述驱动模块还连接所述第一电压端,所述驱动模块还包括存储电容;所述存储电容的一端连接所述第一电压端,另一端与所述驱动晶体管的栅极相连接。
本发明实施例的另一方面,提供一种显示装置包括如上所述的任意一种像素电路。
优选的,所述显示装置包括显示面板,该显示面板上设置有呈矩阵形式排列的亚像素,所述像素电路设置于所述亚像素内;除了第一行亚像素以外,下一行亚像素中像素电路的第二扫描信号端与上一行亚像素中像素电路的第一扫描信号端相连接。
本发明实施例的又一方面,提供一种用于驱动如上所述的任意一种像素电路的方法,一图像帧内所述方法包括:在重置阶段,重置模块将初始电压端的初始电压写入至驱动模块中驱动晶体管的栅极和第二极,所述驱动晶体管的第一极在重置阶段处于浮空状态;在写入补偿阶段,写入模块在第一扫描信号端的控制下,将数据电压端的数据电压写入至所述驱动模块中;补偿模块对所述驱动模块中驱动晶体管的阈值电压进行补偿;在发光阶段,驱动模块在所述第一电压端、第二电压端以及写入至该驱动模块的数据电压的作用下产生的驱动电流;发光控制模块在发光控制信号端的控制下将所述驱动电流传输至发光器件;所述发光器件根据所述驱动电流进行发光。
优选的,在所述重置模块连接第二扫描信号端和所述发光控制信号端;所述重置模块包括第一晶体管、第二晶体管,所述第一晶体管的栅极连接所述第二扫描信号端,第一极连接所述驱动晶体管的栅极,第二极与所述初始电压端相连接;所述第二晶体管的栅极连接所述发光控制信号端,第一极连接所述驱动晶体管的第二极,第二极与所述驱动晶体管的栅极相连接,且所述驱动晶体管为P型晶体管的情况下,在所述重置阶段,所述方法包括:在第二扫描信号端的控制下,所述第一晶体管导通;所述初始电压端的初始电压通过所述第一晶体管写入至所述驱动晶体管的栅极;在所述发光控制信号端的控制下,所述第二晶体管导通,所述驱动晶体管的栅极和第二极电连接;所述驱动晶体管的第一极在重置阶段处于浮空状态。
优选的,在所述重置模块连接第一扫描信号端、第二扫描信号端以及所述发光器件的阳极;所述重置模块包括第一晶体管、第二晶体管以及第三晶体管,所述第一晶体管的栅极连接所述第二扫描信号端,第一极连接所述驱动晶体管的栅极,第二极与所述初始电压端相连接;所述第二晶体管的栅极连接所述第二扫描信号端,第一极连接所述发光器件的阳极,第二极与所述初始电压端相连接;所述第三晶体管的栅极连接所述第一扫描信号端,第一极连接所述驱动晶体管的第二极,第二极与所述发光器件的阳极相连接,且所述驱动晶体管为P型晶体管的情况下,在所述重置阶段,所述方法包括:在第二扫描信号端的控制下,所述第一晶体管、所述第二晶体管导通;在第一扫描信号端的控制下,所述第三晶体管导通;所述初始电压端的初始电压通过所述第一晶体管写入至所述驱动晶体管的栅极;所述初始电压端的初始电压通过所述第二晶体管写入至所述发光器件的阳极;所述初始电压端的初始电压通过所述第二晶体管和所述第三晶体管写入至所述驱动晶体管的第二极;所述驱动晶体管的第一极在重置阶段处于浮空状态。
优选的,在所述重置阶段,所述第二扫描信号端输入低电平,所述第一扫描信号端和所述发光控制信号端输入高电平;在所述写入补偿阶段,所述第二扫描信号端和所述发光控制信号端输入高电平,所述第一扫描信号端输入低电平;所述数据信号端输入数据电压;在所述发光阶段,所述第二扫描信号端和所述第一扫描信号端输入高电平,所述发光控制信号端输入低电平。
本发明实施例提供一种像素电路及其驱动方法、显示装置,由上述可知,该像素电路中的重置模块可以在重置阶段结束时使得DTFT处于截止状态(OFF-Bias)。此时,当显示面板的每个亚像素的像素电路中,DTFT在重置阶段均处于上述截止状态(OFF-Bias)时,不同亚像素的DTFT的栅源电压Vgs均位于特性曲线的最下端,对应的电流Ids相同,且该电流Ids很小。因此当显示下一图像帧时,每个亚像素的亮度均需要增加,即每个亚像素内DTFT的电流Ids需要增大,因此各个亚像素内DTFT的半导体层和栅绝缘层界面均需要进行电荷捕获(Hole Trapping),且各个DTFT的电荷捕获路径相同,从而解决上述短期残像的问题。
附图说明
为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1a为现有技术提供的一种显示图像;
图1b为现有技术显示的图像存在短期残像的示意图;
图1c为现有技术提供的另一种显示图像;
图1d为现有技术提供的一种产生短期残像的原理图;
图2为本发明实施例提供的一种像素电路的结构示意图;
图3为图2中重置模块的一种设置方式示意图;
图4a为用于控制图3所示的像素电路的各个驱动信号的一种时序信号图;
图4b为图4a中的重置阶段,图3的像素电路中各个晶体管的一种通断情况;
图5a为用于控制图3所示的像素电路的各个驱动信号的另一种时序信号图;
图5b为图5a中的写入补偿阶段,图3的像素电路中各个晶体管的一种通断情况;
图6a为用于控制图3所示的像素电路的各个驱动信号的又一种时序信号图;
图6b为图6a中的发光阶段,图3的像素电路中各个晶体管的一种通断情况;
图7为图2中重置模块的另一种设置方式示意图;
图8为图4a中的重置阶段,图7的像素电路中各个晶体管的一种通断情况;
图9为图5a中的写入补偿阶段,图7的像素电路中各个晶体管的一种通断情况;
图10为图5b中的发光阶段,图7的像素电路中各个晶体管的一种通断情况;
图11为本发明实施例提供的一种显示装置中显示面板的局部结构示意图。
附图标记:
10-重置模块;20-驱动模块;30-写入模块;40-补偿模块;50-发光控制模块;S1-第一扫描信号端;S2-第二扫描信号端;EM-发光控制信号端;Vint-初始电压端;Data-数据电压端;ELVDD-第一电压端;ELVSS-第二电压端;P1-重置阶段;P2-写入补偿阶段;P3-发光阶段。
具体实施方式
下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
本发明实施例提供一种像素电路,其特征在于,包括重置模块10、驱动模块20、写入模块30、补偿模块40、发光控制模块50以及发光器件L。
其中,上述驱动模块20如图3所示包括驱动晶体管(以下简称DTFT),该DTFT的第一极与写入模块30相连接。
进一步的,上述驱动模块20还连接第一电压端ELVDD,此时驱动模块20还包括存储电容Cst。其中,该存储电容Cst的一端连接第一电压端ELVDD,另一端与DTFT的栅极相连接。这样一来,该存储电容Cst可以保证该DTFT栅极电压Vg的稳定性。
以下对各个模块的连接方式进行说明。
具体的,如图2所示,上述重置模块10连接初始电压端Vint以及驱动模块20。该重置模块10用于将初始电压端Vint的初始电压写入至驱动模块20中DTFT的栅极和第二极,该DTFT的第一极在重置阶段处于浮空状态。
需要说明的是,本申请对该DTFT的类型不做限定,可以为N型晶体管,也可以为P型晶体管。以下以该DTFT为P型,增强型晶体管为例。此时,上述DTFT的第一极为源极,第二极为漏极。
基于此,当初始电压端Vint的初始电压写入至DTFT的栅极时,由于初始电压端Vint通常为低电平,此时DTFT导通,且在初始电压端Vint的初始电压写入至DTFT的漏极的情况下,该DTFT的栅极电压Vg与漏极电压Vd相等,即Vg=Vd=Vint。初始电压端Vint对DTFT的栅极进行重置,直至DTFT的源极电压Vs=Vint-Vth为止。因为当Vs=Vint-Vth时,DTFT的栅源电压Vgs=Vg-Vs=Vinit-(Vinit-Vth)=Vth,此时为DTFT处于截止状态(OFF-Bias)。其中,对于P型晶体管增强型晶体管而言,截止条件为Vgs≥Vth,Vth为负值。
经分析表明,上述短期残像现象和OLED显示器中驱动薄膜晶体管(Drive ThinFilm Transistor,DTFT)的磁滞效应有关。该磁滞效应的过程如图1d所示,其中,图1中点划线为OLED显示器中显示白画面的亚像素中的DTFT的源漏电压为Vds1时,该DTFT的电流Ids与Vgs的特性曲线;虚线为显示黑画面的亚像素中的DTFT的源漏电压为Vds3时,DTFT的电流Ids与Vgs的特性曲线;实线为显示灰阶值为128的亚像素中的DTFT的源漏电压为VdS2时,DTFT的电流与Vgs的特性曲线。
由图1b中可以看出,当白画面切换至灰阶画面时,显示白画面的亚像素的亮度需要降低,该亚像素内DTFT的电流Ids需要减小,因此该亚像素内DTFT的半导体层和栅绝缘层界面需要进行电荷释放(Hole Detrapping),由A1点到A2点,此时Vgs值由V_w变化为V_g;当黑画面切换至灰阶画面时,显示黑画面的亚像素的亮度需要升高,该亚像素内DTFT的电流Ids需要增大,因此该亚像素内DTFT的半导体层和栅绝缘层界面需要进行电荷捕获(HoleTrapping),由A3点到A4点,此时Vgs值由V_b变化为V_g。由此可以看出,由于电荷俘获和释放过程中电压变化的路径不同,因此沿不同路径到达电压V-g的A2点和A4点分别对应的电流Ids不同,这样一来,使得由白画面转换至灰阶画面的亚像素和由黑画面转换至灰阶画面的亚像素之间存在亮度差,从而出现如图1c所示的短期残像现象。经过放置一端时间后,上述A2点和A4点均到达到B点,残像消失。
基于此,当显示面板的每个亚像素的像素电路中,DTFT在重置阶段均处于上述截止状态(OFF-Bias)时,如图1d所示,不同亚像素的DTFT的栅源电压Vgs均位于特性曲线的最下端,对应的电流Ids相同,且该电流Ids很小。因此当显示下一图像帧时,每个亚像素的亮度均需要增加,即每个亚像素内DTFT的电流Ids需要增大,因此各个亚像素内DTFT的半导体层和栅绝缘层界面均需要进行电荷捕获(Hole Trapping),从而均由A3点到A4点。各个DTFT的电荷捕获路径相同,从而解决上述短期残像的问题。此外,由于本申请提供的像素电路可以解决短期残像的问题,且考虑到显示面板显示画面时需要一定的显示刷新率,因此无需对显示图像进行静止。
在此基础上,如图2所示,该重置模块10还连接发光器件L的阳极。该重置模块10用于将初始电压端Vint的初始电压写入至发光器件L的阳极。这样一来,可以避免上一图像帧残留于该发光器件L阳极的电压下一图像帧显示的图像造成影响。例如,如果没有通过重置模块10对发光器件L的阳极进行重置,那么在下一图像帧显示图像时,发光器件L阳极上残留的电压会导致流过该发光器件L的驱动电流IOLED增大,从而导致该亚像素的亮度比预期亮度大,这样一来会降低显示图像的对比度。
其中,发光器件L的阴极连接第二电压端ELVSS。其中,该发光器件L可以为发光二极管(Light Emitting Diode,LED)或有机发光二极管(OLED)。本发明对此不做限定。
此外,写入模块30连接第一扫描信号端S1、数据电压端Data以及驱动模块20。该写入模块30用于在第一扫描信号端S1的控制下,将数据电压端Data的数据电压(Vdata)写入至驱动模块20。从而可以使得驱动模块20产生的用于驱动发光器件L发光的驱动电流IOLED的大小与上述数据电压相匹配。
补偿模块40连接驱动模块20。该补偿模块40用于对驱动模块20中DTFT的阈值电压Vth进行补偿。
发光控制模块50连接发光控制信号端EM、第一电压端ELVDD、驱动模块20以及发光器件L的阳极。该发光控制模块50用于在发光控制信号端EM的控制下,将驱动模块20在第一电压端ELVDD、第二电压端ELVSS以及写入至该驱动模块20的数据电压(Vdata)的作用下产生的驱动电流IOLED,传输至发光器件L。该发光器件L用于根据驱动电流IOLED进行发光。
综上所述,不论前一图像帧的数据电压如何,各个亚像素内的DTFT皆由同一状态,即上述截止状态(OFF-Bias)进行数据电压写入以及阈值电压补偿,因而可以避免由磁滞效应产生的短期残像问题。
需要说明的是,本发明实施例中,第一电压端ELVDD用于输出恒定的高电平。该第二电压端ELVSS用于输出恒定的低电平,例如可以将第二电压端ELVSS连接接地端。并且,这里的高、低仅表示输入的电压之间的相对大小关系。
以下,对上述重置模块10的设置方式进行详细的说明。
例如,重置模块10的一部分复用为上述补偿模块40的至少一部分。
具体的,如图3所示,在重置模块10还连接第二扫描信号端S2、发光控制信号端EM以及发光器件L阳极的情况下,重置模块10包括第一晶体管M1、第二晶体管M2。
第一晶体管M1的栅极连接第二扫描信号端S2,第一极连接DTFT的栅极,第二极与初始电压端Vint相连接。
第二晶体管M2的栅极连接发光控制信号端EM,第一极连接DTFT的第二极,第二极与DTFT的栅极相连接。
在此基础上,在重置模块10连接发光器件L的阳极的情况下,该重置模块10还包括第三晶体管M3。该第三晶体管M3的栅极连接第二扫描信号端S2,第一极连接发光器件L的阳极,第二极与初始电压端Vint相连接。
基于此,在重置模块10的一部分复用为上述补偿模块40的至少一部分的情况下,如图3所示,上述补偿模块40连接发光控制信号端EM,补偿模块40包括上述第二晶体管M2。因此重置模块10和补偿模块40共用第二晶体管M2。
此外,发光控制模块50包括第四晶体管M4和第五晶体管M5。
其中,第四晶体管M4的栅极连接发光控制信号端EM,第一极连接第一电压端ELVDD,第二极与DTFT的第一极相连接。
第五晶体管M5的栅极连接发光控制信号端EM,第一极连接DTFT的第二极,第二极与发光器件L的阳极相连接。
此外,写入模块30包括第六晶体管M6,该第六晶体管M6的第一极与第一扫描信号端S1相连接,第一极与数据电压端Data相连接,第二极与DTFT的第一极相连接。
需要说明的是,图3所示的结构中,第二晶体管M2为N型晶体管,其余晶体管为P型晶体管;或者,第二晶体管为M2为P型晶体管,其余晶体管为N型晶体管。在此情况下,对于P型晶体管而言,第一极为源极,第二极为漏极;对于N型晶体管而言,第一极为漏极,第二极为源极。
此外,上述各个晶体管可以为增强型或者为耗尽型。
以下分别结合图4a、图5a以及图6a所示的各个信号端的时序图,对图3所示的像素电路,在一图像帧内的工作过程进行详细的说明。以下实施例以第二晶体管M2为N型晶体管,其余晶体管为P型晶体管,且各个晶体管为增强型晶体管为例。其中,上述一图像帧包括重置阶段P1、写入补偿阶段P2以及发光阶段P3。
具体的,在一图像帧的重置阶段P1,如图4a所示,S2=0,S1=1,EM=1,Data=0;其中,本发明实施例中“0”表示低电平,“1”表示高电平。
在此情况下,如图4b所示,由于第二扫描信号端S2输出低电平,第一晶体管M1导通,初始电压端Vint的初始电压通过该第一晶体管M1输出至DTFT的栅极,此时该DTFT的栅极电压Vg=VB=Vint。
由于第二晶体管M2为N型晶体管,因此在发光控制信号端EM输出高电平的控制下,第二晶体管M2导通,该DTFT的栅极和漏极(即第二极)电连接,此时DTFT的漏极电压Vd=Vint。
在此情况下,在该重置阶段P1之初,在上述初始电压端Vint的作用下,DTFT导通,此时该DTFT的栅源电压Vgs<Vth。此外,DTFT源极(即第一极)在重置阶段P1处于浮空状态。初始电压端Vint对DTFT的栅极进行重置,直至DTFT的源极电压Vs=VA=Vint-Vth为止,上述重置阶段结束。因为当A点电压为Vint-Vth时,DTFT的栅源电压Vgs=Vg-Vs=Vinit-(Vinit-Vth)=Vth,此时DTFT处于截止状态(OFF-Bias)。其中,对于P型晶体管增强型晶体管而言,截止条件为Vgs≥Vth,Vth为负值。这样一来,当每个亚像素中的像素电路均经过上述重置阶段P1后,各个亚像素中的DTFT均处于同一OFF-Bias状态。
此外,在第二扫描信号端S2的控制下,第三晶体管M3导通,从而将初始电压端Vint的初始电压通过该第三晶体管M3输出至发光器件L的阳极,通过对该发光晶体管L的阳极进行重置以提高显示画面的对比度。
此外,第四晶体管M4、第五晶体管M5以及第六晶体管M6截止。
在一图像帧的写入补偿阶段P2,如图5a所示,S2=1,S1=0,EM=1,Data=Vdata。
在此情况下,如图5b所示,在第一扫描信号端S1的控制下,第六晶体管M6导通,从而将数据电压端Data输出的数据电压Vdata通过第六晶体管M6写入至该DTFT的源极。此时DTFT的源极电压Vs=VA=Vdata,从而实现了数据电压的写入。
基于此,DTFT的源极不再处于浮动状态,通过存储电容Cst可以维持节点B为低电平,此时DTFT导通。在此基础上,在发光控制信号端EM的控制下,第二晶体管M2仍然保持导通状态。在此情况下,DTFT的栅极电压Vg和漏极电压Vd相同,即Vg=Vd。此时,Vgd=Vg-Vd=0>Vth,Vth为负。因此该DTFT处于饱和状态。
在此情况下,数据电压端Data的数据电压Vdata通过第六晶体管M6、DTFT以及第二晶体管M2对存储电容Cst进行充电,该存储电容Cst又将向该DTFT的栅极(即B点)进行充电,直至B点电压达到Vdata+Vth为止。因为当VB=Vdata+Vth时,DTFT的栅源电压Vgs=Vg-Vs=Vdata+Vth-Vdata=Vth,此时为DTFT处于截止状态。其中,对于P型晶体管增强型晶体管而言,截止条件为Vgs≥Vth,Vth为负值。这样一来,DTFT的阈值电压Vth被锁定至该DTFT的栅极,从而实现了对该DTFT的阈值电压Vth进行补偿。
此外,第一晶体管M1、第三晶体管M3、第四晶体管M4以及第五晶体管M5处于截止状态。
在一图像帧的发光阶段P3,如图6a所示,S2=1,S1=1,EM=0,Data=0。
在此情况下,如图6b所示,发光控制信号端EM输出低电平,第四晶体管M4和第五晶体管M5导通。此时,A点的电压VA=ELVDD。在存储电容Cst的作用下,B点的电压保持VB=Vdata+Vth。此时,该DTFT的栅源电压Vgs=Vg-Vs=VB-VA=(Vdata+Vth)-ELVDD=Vdata+Vth-ELVDD<Vth,Vth为负值。因此DTFT导通。
此外,第一晶体管M1、第二晶体管M2、第三晶体管M3以及第六晶体管M6处于截止状态。
基于此,流过上述发光器件L的驱动电流IOLED为:
IOLED=K/2×(Vgs-Vth)2
=K/2×(Vdata+Vth-ELVDD-Vth)2
=K/2×(Vdata-ELVDD)2。 (1)
其中,K为关联于DTFT的电流常数,与DTFT的工艺参数和几何尺寸,例如电子迁移率μ,单位面积的电容Cox、宽长比W/L等有关。
现有技术中,不同像素单元之间的DTFT的阈值电压Vth漂移,而导致各个DTFT的阈值电压Vth不尽相同。由以上公式(1)可知,用于驱动发光器件L进行发光的驱动电流IOLED与DTFT的阈值电压Vth无关,从而消除了DTFT的阈值电压Vth对发光器件L发光亮度的影响,提高了发光器件L亮度的均一性。
需要说明的是,上述描述均是以第二晶体管M2为N型晶体管,其余晶体管为P型晶体管为例进行的说明。当第二晶体管M2为P型晶体管,其余晶体管为N型晶体管时,控制过程同理可得,但是需要对部分控制信号进行翻转。
此外,上述重置模块10的设置方式又例如,该重置模块10的一部分复用为发光控制模块50的至少一部分。
具体的,如图7所示,在重置模块10连接发光器件L的阳极的情况下,该重置模块10还连接第一扫描信号端S1和第二扫描信号端S2。此时,该重置模块10包括第一晶体管M1、第二晶体管M2以及第三晶体管M3。
其中,第一晶体管M1的栅极连接第二扫描信号端S2,第一极连接DTFT的栅极,第二极与初始电压端Vint相连接。
第二晶体管M2的栅极连接第二扫描信号端S2,第一极连接发光器件L的阳极,第二极与初始电压端Vint相连接。
第三晶体管M3的栅极连接第一扫描信号端S1,第一极连接DTFT的第二极,第二极与发光器件L的阳极相连接。
基于此,在重置模块10的一部分复用为发光控制模块50的至少一部分的情况下,该发光控制模块50还连接第二扫描信号端S2。此时,该所述发光控制模块50包括上述第三晶体管M3。因此重置模块10和发光控制模块50共用该第四晶体管M3。
此外,上述发光控制模块50还包括第四晶体管M4。该第四晶体管M4的栅极连接发光控制信号端EM,第一极连接第一电压端ELVDD,第二极与DTFT的第一极相连接。
此外,补偿模块40连接第一扫描信号端S1,该补偿模块40包括第五晶体管M5。第五晶体管M5的栅极连接第一扫描信号端S1,第一极连接DTFT的第二极,第二极与DTFT的栅极相连接。
写入模块30包括第六晶体管M6,第六晶体管M6的第一极与第一扫描信号端S1相连接,第一极与数据电压端Data相连接,第二极与DTFT的第一极相连接。
需要说明的是,图7所示的结构中,第三晶体管M3为N型晶体管,其余晶体管为P型晶体管;或者,第三晶体管M3为P型晶体管,其余晶体管为N型晶体管。此外,上述各个晶体管可以为增强型或者为耗尽型。
以下分别结合图4a、图5a以及图6a所示的各个信号端的时序图,对图7所示的像素电路,在一图像帧内的工作过程进行详细的说明。以下实施例以第五晶体管M5为N型晶体管,其余晶体管为P型晶体管,且各个晶体管为增强型晶体管为例。
具体的,在一图像帧的重置阶段P1,如图4a所示,S2=0,S1=1,EM=1,Data=0。
在此情况下,如图8所示,在第二扫描信号端S2输出低电平的控制下,第一晶体管M1和第二晶体管M2导通。初始电压端Vint的初始电压通过第一晶体管M1传输至DTFT的栅极,且通过第二晶体管M2传输至发光器件L的阳极,以分别对DTFT的栅极和发光器件L的阳极进行重置。
此外,在第一扫描信号端S1输出高电平的控制下,第三晶体管M3导通,始电压端Vint的初始电压通过第二晶体管M2、第三晶体管M3传输至DTFT的漏极(即第二极),DTFT源极(即第一极)在重置阶段P1处于浮空状态。在此情况下,DTFT的栅极和漏极电压相等,即Vg=Vd=Vint。而同图3所示的结构在重置阶段P1的工作过程可知,当DTFT的源极电压Vs=VA=Vint-Vth时,同上所述,该DTFT处于截止状态(OFF-Bias)。这样一来,当每个亚像素中的像素电路均经过上述重置阶段P1后,各个亚像素中的DTFT均处于同一OFF-Bias状态。
此外,第四晶体管M4、第五晶体管M5以及第六晶体管M6截止。
在一图像帧的写入补偿阶段P2,如图5a所示,S2=1,S1=0,EM=1,Data=Vdata。
在此情况下,如图9所示,在第一扫描信号端S1的控制下,第五晶体管M5和第六晶体管M6导通,从而将数据电压端Data输出的数据电压Vdata通过第六晶体管M6写入至该DTFT的源极。此时DTFT的源极电压Vs=VA=Vdata,从而实现了数据电压的写入。
此外,通过第五晶体管M5使得DTFT的栅极电压Vg和漏极电压Vd相同,即Vg=Vd。由上述可知该DTFT处于饱和状态。
在此情况下,数据电压端Data的数据电压Vdata通过第六晶体管M6、DTFT以及第五晶体管M5对该DTFT的栅极(即B点)进行充电,直至B点电压达到Vdata+Vth为止。此时,DTFT的阈值电压Vth被锁定至该DTFT的栅极,从而实现了对该DTFT的阈值电压Vth进行补偿。
此外,第一晶体管M1、第二晶体管M2、第三晶体管M3以及第四晶体管M4处于截止状态。
在一图像帧的发光阶段P3,如图6a所示,S2=1,S1=1,EM=0,Data=0。
在此情况下,如图10所示,发光控制信号端EM输出低电平,第三晶体管M3和第四晶体管M4导通。此时,A点的电压VA=ELVDD。在存储电容Cst的作用下,B点的电压保持VB=Vdata+Vth。此时,该DTFT的栅源电压Vgs=Vg-Vs=VB-VA=(Vdata+Vth)-ELVDD=Vdata+Vth-ELVDD<Vth,Vth为负值。因此DTFT导通。
此外,第一晶体管M1、第二晶体管M2、第五晶体管M5以及第六晶体管M6处于截止状态。
基于此,流过上述发光器件L的驱动电流IOLED为:
IOLED=K/2×(Vgs-Vth)2
=K/2×(Vdata+Vth-ELVDD-Vth)2
=K/2×(Vdata-ELVDD)2。 (1)
由以上公式(1)可知,用于驱动
发光器件L进行发光的驱动电流IOLED与DTFT的阈值电压Vth无关,从而消除了DTFT的阈值电压Vth对发光器件L发光亮度的影响,提高了发光器件L亮度的均一性。
需要说明的是,上述描述均是以第三晶体管M3为N型晶体管,其余晶体管为P型晶体管为例进行的说明。当第三晶体管M3为P型晶体管,其余晶体管为N型晶体管时,控制过程同理可得,但是需要对部分控制信号进行翻转。
本发明实施例提供一种显示装置包括如上所述的任意一种像素电路。该显示装置中的像素电路具有与前述实施例提供的像素电路相同的结构和有益效果,此处不再赘述。
需要说明的是,本发明实施例所提供的显示装置可以是包括LED显示器或OLED显示器在内的具有电流驱动发光器件的显示装置。该显示装置可以为电视、手机、平板电脑等。
在此基础上,上述显示装置包括显示面板,该显示面板如图11所示上设置有呈矩阵形式排列的亚像素Pixel,上述像素电路设置于各个亚像素Pixel内。
在此情况下,以图3所示的像素电路为例,除了第一行亚像素Pixel以外,下一行(第n行)亚像素Pixel中像素电路的第二扫描信号端S2与上一行(第n-1)亚像素中像素电路的第一扫描信号端S1相连接,其中,n≥1,n为正整数。这样一来,相邻两行亚像素Pixel的信号端部分公用,从而可以达到减小信号端数量的目的,使得布线结构更加简单。
本发明实施例提供一种用于驱动如上所述的任意一种像素电路的方法,一图像帧内所述方法包括:
首先,在如图4a所示的重置阶段P1,如图2所示的,重置模块10将初始电压端Vint的初始电压写入至驱动模块20中DTFT的栅极和第二极,该DTFT的第一极在重置阶段P1处于浮空状态。
具体的,如4a所示,在该重置阶段P1,第二扫描信号端S2输入低电平,第一扫描信号端S1和发光控制信号端EM输入高电平。
在此情况下,重置模块10的结构如图3所示,且除了第二晶体管M2以外,其余晶体管均为P型晶体管时,在上述重置阶段P1,该控制方法包括:
如图4b所示,在第二扫描信号端S2的控制下,第一晶体管M1导通。初始电压端Vint的电压通过第一晶体管M1写入至DTFT的栅极。
此外,在发光控制信号端EM的控制下,第二晶体管M2导通,DTFT的栅极和漏极(即第二极)电连接,DTFT源极(即第一极)在重置阶段P1处于浮空状态。
或者又例如,重置模块10的结构如图7所示,且除了第三晶体管M3以外,其余晶体管均为P型晶体管时,在上述重置阶段P1,该控制方法包括:
如图8所示,在第二扫描信号端S2的控制下,第一晶体管M、第二晶体管M2导通;在第一扫描信号端S1的控制下,第三晶体管M3导通。
初始电压端Vint的初始电压通过第一晶体管M1写入至DTFT的栅极。
初始电压端Vint的初始电压通过第二晶体管M2写入至发光器件L的阳极。
初始电压端Vint的初始电压通过第二晶体管M2和第三晶体管M3写入至DTFT的漏极(即第二极),DTFT源极(即第一极)在重置阶段P1处于浮空状态。具体的重置过程如上所述,此处不再赘述。
接下来,在写入补偿阶段P2,写入模块30在第一扫描信号端S1的控制下,将数据电压端Data的数据电压Vdata写入至驱动模块20中。补偿模块40对驱动模块20中DTFT的阈值电压Vth进行补偿。
其中,如图5a所示,在上述写入补偿阶段P2,第二扫描信号端S2和发光控制信号端EM输入高电平,第一扫描信号端S1输入低电平;数据信号端Data输入数据电压Vdata。具体的补偿过程,同上所述,此处不再赘述。
接下来,在发光阶段P3,驱动模块20在第一电压端ELVDD、第二电压端ELVSS以及写入至该驱动模块20的数据电压Vdata的作用下产生的驱动电流IOLED
此外,发光控制模块50在发光控制信号端EM的控制下将驱动电流IOLED传输至发光器件L。该发光器件L根据驱动电流IOLED进行发光。
其中,如图6a所示,在上述发光阶段P3,第二扫描信号端2和第一扫描信号端S1输入高电平,发光控制信号端EM输入低电平。具体的发光过程如上所述,此处不再赘述。
本领域普通技术人员可以理解:实现上述方法实施例的全部或部分步骤可以通过程序指令相关的硬件来完成,前述的程序可以存储于一计算机可读取存储介质中,该程序在执行时,执行包括上述方法实施例的步骤;而前述的存储介质包括:ROM、RAM、磁碟或者光盘等各种可以存储程序代码的介质。
以上所述,仅为本发明的具体实施方式,但本发明的保护范围并不局限于此,任何熟悉本技术领域的技术人员在本发明揭露的技术范围内,可轻易想到变化或替换,都应涵盖在本发明的保护范围之内。因此,本发明的保护范围应以所述权利要求的保护范围为准。

Claims (18)

1.一种像素电路,其特征在于,包括重置模块、驱动模块、写入模块、补偿模块、发光控制模块以及发光器件;所述驱动模块包括驱动晶体管,该驱动晶体管的第一极与所述写入模块相连接;
所述重置模块连接初始电压端以及所述驱动模块;所述重置模块用于将所述初始电压端的初始电压写入至所述驱动模块中驱动晶体管的栅极和第二极,所述驱动晶体管的第一极在重置阶段处于浮空状态;
所述写入模块连接第一扫描信号端、数据电压端以及所述驱动模块;所述写入模块用于在所述第一扫描信号端的控制下,将所述数据电压端的数据电压写入至所述驱动模块中;
所述补偿模块连接所述驱动模块;所述补偿模块用于对所述驱动模块中驱动晶体管的阈值电压进行补偿;
所述发光控制模块连接发光控制信号端、第一电压端、所述驱动模块以及所述发光器件的阳极;所述发光器件的阴极连接第二电压端;所述发光控制模块用于在所述发光控制信号端的控制下,将所述驱动模块在所述第一电压端、所述第二电压端以及写入至该驱动模块的数据电压的作用下产生的驱动电流,传输至所述发光器件;所述发光器件用于根据所述驱动电流进行发光。
2.根据权利要求1所述的像素电路,其特征在于,所述重置模块还连接所述发光器件的阳极;所述重置模块用于将所述初始电压端的初始电压写入至所述发光器件的阳极。
3.根据权利要求1或2所述的像素电路,其特征在于,所述重置模块的一部分复用为所述补偿模块的至少一部分。
4.根据权利要求3所述的像素电路,其特征在于,所述重置模块还连接第二扫描信号端和发光控制信号端;所述重置模块包括第一晶体管、第二晶体管;
所述第一晶体管的栅极连接所述第二扫描信号端,第一极连接所述驱动晶体管的栅极,第二极与所述初始电压端相连接;
所述第二晶体管的栅极连接所述发光控制信号端,第一极连接所述驱动晶体管的第二极,第二极与所述驱动晶体管的栅极相连接。
5.根据权利要求4所述的像素电路,其特征在于,在所述重置模块连接所述发光器件的阳极的情况下,所述重置模块还包括第三晶体管;
所述第三晶体管的栅极连接所述第二扫描信号端,第一极连接所述发光器件的阳极,第二极与所述初始电压端相连接。
6.根据权利要求1或2所述的像素电路,其特征在于,所述重置模块的一部分复用为所述发光控制模块的至少一部分。
7.根据权利要求6所述的像素电路,其特征在于,在所述重置模块连接所述发光器件的阳极的情况下,所述重置模块还连接第一扫描信号端和第二扫描信号端;所述重置模块包括第一晶体管、第二晶体管以及第三晶体管;
所述第一晶体管的栅极连接所述第二扫描信号端,第一极连接所述驱动晶体管的栅极,第二极与所述初始电压端相连接;
所述第二晶体管的栅极连接所述第二扫描信号端,第一极连接所述发光器件的阳极,第二极与所述初始电压端相连接;
所述第三晶体管的栅极连接所述第一扫描信号端,第一极连接所述驱动晶体管的第二极,第二极与所述发光器件的阳极相连接。
8.根据权利要求4所述的像素电路,其特征在于,所述补偿模块连接所述发光控制信号端,所述补偿模块包括所述第二晶体管。
9.根据权利要求4所述的像素电路,其特征在于,所述发光控制模块包括第四晶体管和第五晶体管;
所述第四晶体管的栅极连接所述发光控制信号端,第一极连接所述第一电压端,第二极与所述驱动晶体管的第一极相连接;
所述第五晶体管的栅极连接所述发光控制信号端,第一极连接所述驱动晶体管的第二极,第二极与所述发光器件的阳极相连接。
10.根据权利要求7所述的像素电路,其特征在于,所述发光控制模块还连接所述第二扫描信号端;所述发光控制模块所述第三晶体管和第四晶体管;
所述第四晶体管的栅极连接所述发光控制信号端,第一极连接所述第一电压端,第二极与所述驱动晶体管的第一极相连接。
11.根据权利要求7所述的像素电路,其特征在于,所述补偿模块连接所述第一扫描信号端,所述补偿模块包括第五晶体管;
所述第五晶体管的栅极连接所述第一扫描信号端,第一极连接所述驱动晶体管的第二极,第二极与所述驱动晶体管的栅极相连接。
12.根据权利要求1-11任一项所述的像素电路,其特征在于,所述写入模块包括第六晶体管,所述第六晶体管的第一极与所述第一扫描信号端相连接,第一极与所述数据电压端相连接,第二极与所述驱动晶体管的第一极相连接。
13.根据权利要求1-11任一项所述的像素电路,其特征在于,所述驱动模块还连接所述第一电压端,所述驱动模块还包括存储电容;
所述存储电容的一端连接所述第一电压端,另一端与所述驱动晶体管的栅极相连接。
14.一种显示装置,其特征在于,包括如权利要求1-13任一项所述的像素电路。
15.根据权利要求14所述的显示装置,其特征在于,所述显示装置包括显示面板,该显示面板上设置有呈矩阵形式排列的亚像素,所述像素电路设置于所述亚像素内;
除了第一行亚像素以外,下一行亚像素中像素电路的第二扫描信号端与上一行亚像素中像素电路的第一扫描信号端相连接。
16.一种用于驱动如权利要求1-13任一项所述的像素电路的方法,其特征在于,一图像帧内所述方法包括:
在重置阶段,重置模块将初始电压端的初始电压写入至驱动模块中驱动晶体管的栅极和第二极,所述驱动晶体管的第一极在重置阶段处于浮空状态;
在写入补偿阶段,写入模块在第一扫描信号端的控制下,将数据电压端的数据电压写入至所述驱动模块中;
补偿模块对所述驱动模块中驱动晶体管的阈值电压进行补偿;
在发光阶段,驱动模块在所述第一电压端、第二电压端以及写入至该驱动模块的数据电压的作用下产生的驱动电流;
发光控制模块在发光控制信号端的控制下将所述驱动电流传输至发光器件;
所述发光器件根据所述驱动电流进行发光。
17.根据权利要求16所述的方法,其特征在于,在所述重置模块连接第二扫描信号端和所述发光控制信号端;所述重置模块包括第一晶体管、第二晶体管,所述第一晶体管的栅极连接所述第二扫描信号端,第一极连接所述驱动晶体管的栅极,第二极与所述初始电压端相连接;所述第二晶体管的栅极连接所述发光控制信号端,第一极连接所述驱动晶体管的第二极,第二极与所述驱动晶体管的栅极相连接,且所述驱动晶体管为P型晶体管的情况下,在所述重置阶段,所述方法包括:
在第二扫描信号端的控制下,所述第一晶体管导通;
所述初始电压端的初始电压通过所述第一晶体管写入至所述驱动晶体管的栅极;
在所述发光控制信号端的控制下,所述第二晶体管导通,所述驱动晶体管的栅极和第二极电连接;所述驱动晶体管的第一极在重置阶段处于浮空状态。
18.根据权利要求16所述的方法,其特征在于,在所述重置模块连接第一扫描信号端、第二扫描信号端以及所述发光器件的阳极;所述重置模块包括第一晶体管、第二晶体管以及第三晶体管,所述第一晶体管的栅极连接所述第二扫描信号端,第一极连接所述驱动晶体管的栅极,第二极与所述初始电压端相连接;所述第二晶体管的栅极连接所述第二扫描信号端,第一极连接所述发光器件的阳极,第二极与所述初始电压端相连接;所述第三晶体管的栅极连接所述第一扫描信号端,第一极连接所述驱动晶体管的第二极,第二极与所述发光器件的阳极相连接,且所述驱动晶体管为P型晶体管的情况下,在所述重置阶段,所述方法包括:
在第二扫描信号端的控制下,所述第一晶体管、所述第二晶体管导通;在第一扫描信号端的控制下,所述第三晶体管导通;
所述初始电压端的初始电压通过所述第一晶体管写入至所述驱动晶体管的栅极;
所述初始电压端的初始电压通过所述第二晶体管写入至所述发光器件的阳极;
所述初始电压端的初始电压通过所述第二晶体管和所述第三晶体管写入至所述驱动晶体管的第二极;所述驱动晶体管的第一极在重置阶段处于浮空状态。
CN201710749623.2A 2017-08-25 2017-08-25 一种像素电路及其驱动方法、显示装置 Active CN107452331B (zh)

Priority Applications (6)

Application Number Priority Date Filing Date Title
CN201710749623.2A CN107452331B (zh) 2017-08-25 2017-08-25 一种像素电路及其驱动方法、显示装置
EP18830359.8A EP3675100A4 (en) 2017-08-25 2018-05-28 PIXEL CIRCUIT AND METHOD OF CONTROLLING THE SAME DISPLAY DEVICE
US16/318,321 US11244611B2 (en) 2017-08-25 2018-05-28 Pixel circuit and method of driving the same, display device
PCT/CN2018/088703 WO2019037499A1 (zh) 2017-08-25 2018-05-28 像素电路及其驱动方法、显示装置
US17/573,987 US20220139321A1 (en) 2017-08-25 2022-01-12 Pixel circuit and method of driving the same, display device
US18/150,092 US20230145828A1 (en) 2017-08-25 2023-01-04 Pixel circuit and method of driving the same, display device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201710749623.2A CN107452331B (zh) 2017-08-25 2017-08-25 一种像素电路及其驱动方法、显示装置

Publications (2)

Publication Number Publication Date
CN107452331A true CN107452331A (zh) 2017-12-08
CN107452331B CN107452331B (zh) 2023-12-05

Family

ID=60494102

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201710749623.2A Active CN107452331B (zh) 2017-08-25 2017-08-25 一种像素电路及其驱动方法、显示装置

Country Status (4)

Country Link
US (3) US11244611B2 (zh)
EP (1) EP3675100A4 (zh)
CN (1) CN107452331B (zh)
WO (1) WO2019037499A1 (zh)

Cited By (25)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN108538241A (zh) * 2018-06-29 2018-09-14 京东方科技集团股份有限公司 像素电路及其驱动方法、显示装置
CN109102778A (zh) * 2018-11-15 2018-12-28 京东方科技集团股份有限公司 像素驱动电路及其驱动方法、显示装置
WO2019037499A1 (zh) * 2017-08-25 2019-02-28 京东方科技集团股份有限公司 像素电路及其驱动方法、显示装置
CN109448637A (zh) * 2019-01-04 2019-03-08 京东方科技集团股份有限公司 一种像素驱动电路及其驱动方法、显示面板
CN109584795A (zh) * 2019-01-29 2019-04-05 京东方科技集团股份有限公司 像素驱动电路、像素驱动方法和显示装置
CN109817165A (zh) * 2019-03-08 2019-05-28 京东方科技集团股份有限公司 像素驱动电路、像素驱动方法、显示面板和显示装置
CN110021273A (zh) * 2018-01-10 2019-07-16 京东方科技集团股份有限公司 像素电路及其驱动方法、显示面板
CN110033734A (zh) * 2019-04-25 2019-07-19 京东方科技集团股份有限公司 一种显示驱动电路及其驱动方法、显示装置
CN110164375A (zh) * 2018-03-16 2019-08-23 京东方科技集团股份有限公司 像素补偿电路、驱动方法、电致发光显示面板及显示装置
CN110197644A (zh) * 2019-06-10 2019-09-03 武汉华星光电半导体显示技术有限公司 像素驱动电路
CN111179854A (zh) * 2020-02-19 2020-05-19 京东方科技集团股份有限公司 像素驱动电路及其驱动方法、显示装置
WO2020232654A1 (en) * 2019-05-22 2020-11-26 Boe Technology Group Co., Ltd. A pixel circuit with photo-sensing function, a driving method, and a display apparatus
CN112424856A (zh) * 2019-06-03 2021-02-26 京东方科技集团股份有限公司 像素电路、像素电路的驱动方法、显示装置及其驱动方法
CN113066434A (zh) * 2021-03-24 2021-07-02 京东方科技集团股份有限公司 像素驱动电路及其驱动方法、显示面板
CN113096602A (zh) * 2019-12-23 2021-07-09 深圳市柔宇科技股份有限公司 像素单元、显示面板与电子装置
CN113366562A (zh) * 2019-07-12 2021-09-07 深圳市柔宇科技股份有限公司 像素单元、阵列基板与显示终端
CN113471264A (zh) * 2021-06-30 2021-10-01 武汉天马微电子有限公司 一种显示面板和显示装置
CN113870789A (zh) * 2021-10-27 2021-12-31 成都京东方光电科技有限公司 一种像素驱动电路、其驱动方法及显示装置
CN114446238A (zh) * 2022-01-26 2022-05-06 合肥维信诺科技有限公司 像素驱动电路、驱动方法及显示装置
WO2022110124A1 (zh) * 2020-11-30 2022-06-02 京东方科技集团股份有限公司 像素电路、驱动方法、显示基板和显示装置
CN114694572A (zh) * 2020-12-28 2022-07-01 华为技术有限公司 驱动电路、显示装置及电子设备
WO2022266874A1 (zh) * 2021-06-23 2022-12-29 京东方科技集团股份有限公司 像素电路、驱动方法和显示装置
WO2022266875A1 (zh) * 2021-06-23 2022-12-29 京东方科技集团股份有限公司 像素电路、驱动方法和显示装置
WO2023024151A1 (zh) * 2021-08-25 2023-03-02 武汉华星光电半导体显示技术有限公司 像素电路及显示面板
CN114694572B (zh) * 2020-12-28 2024-04-23 华为技术有限公司 驱动电路、显示装置及电子设备

Families Citing this family (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN113168806B (zh) * 2019-09-03 2023-07-21 京东方科技集团股份有限公司 像素驱动电路、像素驱动方法、显示面板及显示装置
CN111243526A (zh) * 2020-01-19 2020-06-05 京东方科技集团股份有限公司 像素电路、显示装置及驱动方法
KR20210099706A (ko) * 2020-02-04 2021-08-13 삼성디스플레이 주식회사 화소 및 표시장치
CN111508426B (zh) * 2020-05-29 2022-04-15 京东方科技集团股份有限公司 像素电路及其驱动方法、显示面板
CN111739471B (zh) * 2020-08-06 2022-02-22 武汉天马微电子有限公司 一种显示面板、驱动方法及显示装置
CN112908245B (zh) * 2021-02-24 2022-09-23 昆山国显光电有限公司 像素电路及其驱动方法、显示面板
CN114187871B (zh) * 2021-12-10 2023-03-21 北京欧铼德微电子技术有限公司 电压调整方法及装置、电子设备
WO2023127167A1 (ja) * 2021-12-29 2023-07-06 シャープ株式会社 表示装置

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1744774A (zh) * 2004-08-30 2006-03-08 三星Sdi株式会社 有机发光显示器
KR20070019463A (ko) * 2005-08-12 2007-02-15 삼성에스디아이 주식회사 유기 전계발광 표시장치
US20100164847A1 (en) * 2008-12-29 2010-07-01 Lee Baek-Woon Display device and driving method thereof
CN104269133A (zh) * 2014-09-25 2015-01-07 合肥鑫晟光电科技有限公司 一种像素电路及有机电致发光显示面板
CN106297645A (zh) * 2015-05-15 2017-01-04 上海和辉光电有限公司 像素驱动电路和显示装置
CN207134126U (zh) * 2017-08-25 2018-03-23 京东方科技集团股份有限公司 一种像素电路及显示装置

Family Cites Families (16)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100514183B1 (ko) 2003-09-08 2005-09-13 삼성에스디아이 주식회사 유기 전계발광 표시장치의 픽셀구동회로 및 그 구동방법
KR101152580B1 (ko) 2010-06-30 2012-06-01 삼성모바일디스플레이주식회사 화소 및 이를 이용한 유기전계발광 표시장치
KR102113650B1 (ko) * 2013-12-27 2020-06-03 삼성디스플레이 주식회사 표시 장치 및 그 구동 방법
KR102257941B1 (ko) 2014-06-17 2021-05-31 삼성디스플레이 주식회사 유기 발광 표시 장치
CN104200771B (zh) 2014-09-12 2017-03-01 上海天马有机发光显示技术有限公司 像素电路、阵列基板及显示装置
CN104318902B (zh) * 2014-11-19 2017-05-31 上海天马有机发光显示技术有限公司 有机发光显示器的像素电路及驱动方法、有机发光显示器
CN104616621B (zh) * 2015-02-05 2017-04-12 京东方科技集团股份有限公司 一种像素电路及其驱动方法、显示装置
CN106448557B (zh) 2016-12-26 2019-05-03 深圳市华星光电技术有限公司 发光驱动电路及有机发光显示器
CN106531076B (zh) 2017-01-12 2019-03-01 京东方科技集团股份有限公司 一种像素电路、显示面板及其驱动方法
CN106652915A (zh) 2017-02-09 2017-05-10 鄂尔多斯市源盛光电有限责任公司 一种像素电路、显示面板、显示装置及驱动方法
CN106981268B (zh) 2017-05-17 2019-05-10 京东方科技集团股份有限公司 一种像素电路及其驱动方法、显示装置
CN116030764A (zh) * 2017-08-25 2023-04-28 京东方科技集团股份有限公司 一种像素电路及其驱动方法、显示装置
CN107452331B (zh) * 2017-08-25 2023-12-05 京东方科技集团股份有限公司 一种像素电路及其驱动方法、显示装置
CN107358920B (zh) * 2017-09-08 2019-09-24 京东方科技集团股份有限公司 像素驱动电路及其驱动方法及显示装置
CN107680537B (zh) * 2017-11-21 2019-11-29 上海天马微电子有限公司 一种像素电路的驱动方法
CN108665852A (zh) * 2018-07-23 2018-10-16 京东方科技集团股份有限公司 像素电路、驱动方法、有机发光显示面板及显示装置

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1744774A (zh) * 2004-08-30 2006-03-08 三星Sdi株式会社 有机发光显示器
KR20070019463A (ko) * 2005-08-12 2007-02-15 삼성에스디아이 주식회사 유기 전계발광 표시장치
US20100164847A1 (en) * 2008-12-29 2010-07-01 Lee Baek-Woon Display device and driving method thereof
CN104269133A (zh) * 2014-09-25 2015-01-07 合肥鑫晟光电科技有限公司 一种像素电路及有机电致发光显示面板
CN106297645A (zh) * 2015-05-15 2017-01-04 上海和辉光电有限公司 像素驱动电路和显示装置
CN207134126U (zh) * 2017-08-25 2018-03-23 京东方科技集团股份有限公司 一种像素电路及显示装置

Cited By (48)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2019037499A1 (zh) * 2017-08-25 2019-02-28 京东方科技集团股份有限公司 像素电路及其驱动方法、显示装置
US11244611B2 (en) 2017-08-25 2022-02-08 Boe Technology Group Co., Ltd. Pixel circuit and method of driving the same, display device
US11386838B2 (en) 2018-01-10 2022-07-12 Boe Technology Group Co., Ltd. Pixel circuit and method of driving the same, display panel
US11657759B2 (en) 2018-01-10 2023-05-23 Boe Technology Group Co., Ltd. Pixel circuit and method of driving the same, display panel
JP7159182B2 (ja) 2018-01-10 2022-10-24 京東方科技集團股▲ふん▼有限公司 画素回路及びその駆動方法、表示パネル
CN110021273A (zh) * 2018-01-10 2019-07-16 京东方科技集团股份有限公司 像素电路及其驱动方法、显示面板
WO2019137045A1 (zh) * 2018-01-10 2019-07-18 京东方科技集团股份有限公司 像素电路及其驱动方法、显示面板
CN110021273B (zh) * 2018-01-10 2021-12-03 京东方科技集团股份有限公司 像素电路及其驱动方法、显示面板
EP3739567A4 (en) * 2018-01-10 2021-10-06 Boe Technology Group Co., Ltd. PIXEL CIRCUIT, CONTROL PROCEDURE FOR IT AND DISPLAY BOARD
JP2021509965A (ja) * 2018-01-10 2021-04-08 京東方科技集團股▲ふん▼有限公司Boe Technology Group Co.,Ltd. 画素回路及びその駆動方法、表示パネル
CN110164375B (zh) * 2018-03-16 2021-01-22 京东方科技集团股份有限公司 像素补偿电路、驱动方法、电致发光显示面板及显示装置
CN110164375A (zh) * 2018-03-16 2019-08-23 京东方科技集团股份有限公司 像素补偿电路、驱动方法、电致发光显示面板及显示装置
US10950176B2 (en) 2018-03-16 2021-03-16 Chengdu Boe Optoelectronics Technology Co., Ltd. Pixel compensation circuit, driving method, electroluminescent display panel and display device
CN108538241A (zh) * 2018-06-29 2018-09-14 京东方科技集团股份有限公司 像素电路及其驱动方法、显示装置
US11270630B2 (en) 2018-06-29 2022-03-08 Boe Technology Group Co., Ltd. Driving circuit, driving method thereof and display apparatus
US11651737B2 (en) 2018-11-15 2023-05-16 Boe Technology Group Co., Ltd. Circuit and method for driving pixel
US10991306B2 (en) 2018-11-15 2021-04-27 Boe Technology Group Co., Ltd. Circuit of driving pixel, method of driving pixel and display device using the same
US11341918B2 (en) 2018-11-15 2022-05-24 Boe Technology Group Co., Ltd. Method of driving pixel
CN109102778A (zh) * 2018-11-15 2018-12-28 京东方科技集团股份有限公司 像素驱动电路及其驱动方法、显示装置
US11217175B2 (en) 2019-01-04 2022-01-04 Boe Technology Group Co., Ltd. Pixel-driving circuit and method, and a display utilizing the same
CN109448637A (zh) * 2019-01-04 2019-03-08 京东方科技集团股份有限公司 一种像素驱动电路及其驱动方法、显示面板
US11164524B2 (en) 2019-01-29 2021-11-02 Boe Technology Group Co., Ltd. Pixel driving circuit, pixel driving method and display device
CN109584795A (zh) * 2019-01-29 2019-04-05 京东方科技集团股份有限公司 像素驱动电路、像素驱动方法和显示装置
CN109817165A (zh) * 2019-03-08 2019-05-28 京东方科技集团股份有限公司 像素驱动电路、像素驱动方法、显示面板和显示装置
WO2020181968A1 (zh) * 2019-03-08 2020-09-17 京东方科技集团股份有限公司 像素驱动电路、像素驱动方法、显示面板和显示装置
CN110033734A (zh) * 2019-04-25 2019-07-19 京东方科技集团股份有限公司 一种显示驱动电路及其驱动方法、显示装置
CN112673414A (zh) * 2019-05-22 2021-04-16 京东方科技集团股份有限公司 具有光感测功能的像素电路、驱动方法和显示设备
CN112673414B (zh) * 2019-05-22 2023-01-20 京东方科技集团股份有限公司 具有光感测功能的像素电路、驱动方法和显示设备
US11289010B2 (en) 2019-05-22 2022-03-29 Boe Technology Group Co., Ltd. Pixel circuit with photo-sensing function, a driving method, and a display apparatus
WO2020232654A1 (en) * 2019-05-22 2020-11-26 Boe Technology Group Co., Ltd. A pixel circuit with photo-sensing function, a driving method, and a display apparatus
CN112424856A (zh) * 2019-06-03 2021-02-26 京东方科技集团股份有限公司 像素电路、像素电路的驱动方法、显示装置及其驱动方法
CN110197644A (zh) * 2019-06-10 2019-09-03 武汉华星光电半导体显示技术有限公司 像素驱动电路
CN113366562A (zh) * 2019-07-12 2021-09-07 深圳市柔宇科技股份有限公司 像素单元、阵列基板与显示终端
CN113096602A (zh) * 2019-12-23 2021-07-09 深圳市柔宇科技股份有限公司 像素单元、显示面板与电子装置
CN111179854A (zh) * 2020-02-19 2020-05-19 京东方科技集团股份有限公司 像素驱动电路及其驱动方法、显示装置
CN115104148A (zh) * 2020-11-30 2022-09-23 京东方科技集团股份有限公司 像素电路、驱动方法、显示基板和显示装置
WO2022110124A1 (zh) * 2020-11-30 2022-06-02 京东方科技集团股份有限公司 像素电路、驱动方法、显示基板和显示装置
US11862084B2 (en) 2020-11-30 2024-01-02 Chengdu Boe Optoelectronics Technology Co., Ltd. Pixel circuit, driving method, display substrate and display device
CN115104148B (zh) * 2020-11-30 2024-04-05 京东方科技集团股份有限公司 像素电路、驱动方法、显示基板和显示装置
CN114694572A (zh) * 2020-12-28 2022-07-01 华为技术有限公司 驱动电路、显示装置及电子设备
CN114694572B (zh) * 2020-12-28 2024-04-23 华为技术有限公司 驱动电路、显示装置及电子设备
CN113066434A (zh) * 2021-03-24 2021-07-02 京东方科技集团股份有限公司 像素驱动电路及其驱动方法、显示面板
WO2022266874A1 (zh) * 2021-06-23 2022-12-29 京东方科技集团股份有限公司 像素电路、驱动方法和显示装置
WO2022266875A1 (zh) * 2021-06-23 2022-12-29 京东方科技集团股份有限公司 像素电路、驱动方法和显示装置
CN113471264A (zh) * 2021-06-30 2021-10-01 武汉天马微电子有限公司 一种显示面板和显示装置
WO2023024151A1 (zh) * 2021-08-25 2023-03-02 武汉华星光电半导体显示技术有限公司 像素电路及显示面板
CN113870789A (zh) * 2021-10-27 2021-12-31 成都京东方光电科技有限公司 一种像素驱动电路、其驱动方法及显示装置
CN114446238A (zh) * 2022-01-26 2022-05-06 合肥维信诺科技有限公司 像素驱动电路、驱动方法及显示装置

Also Published As

Publication number Publication date
WO2019037499A1 (zh) 2019-02-28
CN107452331B (zh) 2023-12-05
US20220139321A1 (en) 2022-05-05
EP3675100A1 (en) 2020-07-01
EP3675100A4 (en) 2021-08-04
US11244611B2 (en) 2022-02-08
US20230145828A1 (en) 2023-05-11
US20200388214A1 (en) 2020-12-10

Similar Documents

Publication Publication Date Title
CN107452331A (zh) 一种像素电路及其驱动方法、显示装置
CN107358918A (zh) 一种像素电路及其驱动方法、显示装置
CN104933993B (zh) 像素驱动电路及其驱动方法、显示装置
CN104658484B (zh) 显示装置、像素驱动电路及其驱动方法
CN105741781B (zh) Amoled像素驱动电路及像素驱动方法
CN104464643B (zh) 显示装置、像素驱动电路及其驱动方法
CN104050917B (zh) 一种像素电路、有机电致发光显示面板及显示装置
CN104157238B (zh) 像素电路、像素电路的驱动方法和显示装置
CN104850270B (zh) 触控模组的驱动方法、驱动电路、触控模组、面板和装置
CN105427805B (zh) 像素驱动电路、方法、显示面板和显示装置
CN104036724B (zh) 像素电路、像素电路的驱动方法和显示装置
CN107452334A (zh) 像素电路及其驱动方法、显示基板及其驱动方法、显示装置
CN108877674A (zh) 一种像素电路及其驱动方法、显示装置
CN104700782B (zh) Oeld像素电路、显示装置及控制方法
CN107358917A (zh) 一种像素电路、其驱动方法、显示面板及显示装置
CN107591125A (zh) 一种电致发光元件的驱动电路和驱动方法、显示装置
CN106887210B (zh) 显示面板、像素驱动电路及其驱动方法
CN101770745B (zh) 显示装置、显示装置驱动方法及电子设备
CN109509433A (zh) 像素电路、显示装置和像素驱动方法
CN109493795A (zh) 像素电路、像素驱动方法和显示装置
CN108682392A (zh) 像素电路及其驱动方法、显示面板、制作方法和显示装置
CN207134126U (zh) 一种像素电路及显示装置
CN106486063A (zh) 像素驱动电路及其驱动方法、显示面板和显示装置
CN106067291A (zh) 一种像素驱动电路及其驱动方法、显示装置
CN107346654A (zh) 一种像素电路及其驱动方法、显示装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant