CN110164375A - 像素补偿电路、驱动方法、电致发光显示面板及显示装置 - Google Patents
像素补偿电路、驱动方法、电致发光显示面板及显示装置 Download PDFInfo
- Publication number
- CN110164375A CN110164375A CN201810219431.5A CN201810219431A CN110164375A CN 110164375 A CN110164375 A CN 110164375A CN 201810219431 A CN201810219431 A CN 201810219431A CN 110164375 A CN110164375 A CN 110164375A
- Authority
- CN
- China
- Prior art keywords
- driving transistor
- signal
- pole
- transistor
- module
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 238000000034 method Methods 0.000 title claims abstract description 25
- 238000005401 electroluminescence Methods 0.000 title abstract 2
- 238000003860 storage Methods 0.000 claims description 38
- 239000003990 capacitor Substances 0.000 claims description 28
- 238000007599 discharging Methods 0.000 claims description 9
- 230000000630 rising effect Effects 0.000 claims description 6
- 230000007704 transition Effects 0.000 claims description 4
- 230000011664 signaling Effects 0.000 claims description 2
- 238000004519 manufacturing process Methods 0.000 abstract description 11
- 238000013461 design Methods 0.000 abstract description 9
- 238000002360 preparation method Methods 0.000 abstract description 8
- 208000035405 autosomal recessive with axonal neuropathy spinocerebellar ataxia Diseases 0.000 description 26
- 208000033361 autosomal recessive with axonal neuropathy 2 spinocerebellar ataxia Diseases 0.000 description 19
- 238000010586 diagram Methods 0.000 description 13
- 230000008569 process Effects 0.000 description 8
- 230000001808 coupling effect Effects 0.000 description 5
- 230000009471 action Effects 0.000 description 4
- 238000004088 simulation Methods 0.000 description 4
- 230000009286 beneficial effect Effects 0.000 description 3
- 238000012986 modification Methods 0.000 description 3
- 230000004048 modification Effects 0.000 description 3
- 230000002411 adverse Effects 0.000 description 2
- 230000003247 decreasing effect Effects 0.000 description 2
- 238000012545 processing Methods 0.000 description 2
- 239000002096 quantum dot Substances 0.000 description 2
- 208000032005 Spinocerebellar ataxia with axonal neuropathy type 2 Diseases 0.000 description 1
- 206010047571 Visual impairment Diseases 0.000 description 1
- 230000032683 aging Effects 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 238000005265 energy consumption Methods 0.000 description 1
- 230000002349 favourable effect Effects 0.000 description 1
- 230000005669 field effect Effects 0.000 description 1
- 230000006870 function Effects 0.000 description 1
- 238000004020 luminiscence type Methods 0.000 description 1
- 229910044991 metal oxide Inorganic materials 0.000 description 1
- 150000004706 metal oxides Chemical class 0.000 description 1
- 238000011160 research Methods 0.000 description 1
- 230000004044 response Effects 0.000 description 1
- 229920006395 saturated elastomer Polymers 0.000 description 1
- 239000004065 semiconductor Substances 0.000 description 1
- 230000000087 stabilizing effect Effects 0.000 description 1
- 239000010409 thin film Substances 0.000 description 1
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3225—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
- G09G3/3233—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3266—Details of drivers for scan electrodes
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3275—Details of drivers for data electrodes
- G09G3/3291—Details of drivers for data electrodes in which the data driver supplies a variable data voltage for setting the current through, or the voltage across, the light-emitting elements
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
- G09G2300/0809—Several active elements per pixel in active matrix panels
- G09G2300/0819—Several active elements per pixel in active matrix panels used for counteracting undesired variations, e.g. feedback or autozeroing
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
- G09G2300/0809—Several active elements per pixel in active matrix panels
- G09G2300/0842—Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
- G09G2300/0809—Several active elements per pixel in active matrix panels
- G09G2300/0842—Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
- G09G2300/0861—Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor with additional control of the display period without amending the charge stored in a pixel memory, e.g. by means of additional select electrodes
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/02—Improving the quality of display appearance
- G09G2320/0223—Compensation for problems related to R-C delay and attenuation in electrodes of matrix panels, e.g. in gate electrodes or on-substrate video signal electrodes
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/02—Improving the quality of display appearance
- G09G2320/0238—Improving the black level
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Control Of El Displays (AREA)
- Electroluminescent Light Sources (AREA)
Abstract
本发明公开了一种像素补偿电路、驱动方法、电致发光显示面板及显示装置,通过数据写入模块、电压输入模块、放电控制模块、存储模块、导通控制模块以及驱动晶体管的相互配合,可以通过简单的结构与简单的时序实现对驱动晶体管的阈值电压与第一电源信号的IR Drop的补偿,从而可以简化制备工艺、降低生产成本以及减小占用面积,有利于高分辨率的OLED显示面板的设计。
Description
技术领域
本发明涉及显示技术领域,特别涉及一种像素补偿电路、驱动方法、电致发光显示面板及显示装置。
背景技术
有机发光二极管(Organic Light Emitting Diode,OLED)显示器具有低能耗、生产成本低、自发光、宽视角及响应速度快等优点,是当今平板显示器研究领域的热点之一。其中,用于控制OLED进行发光的像素电路的设计是OLED显示器的核心技术内容。由于OLED属于电流驱动,需要稳定的电流来控制其发光。然而,由于工艺制程和器件老化等原因,会使像素电路中驱动OLED发光的驱动晶体管的阈值电压Vth存在不均匀性,这样导致流过OLED的电流会发生变化使得显示亮度不均,从而影响整个图像的显示效果。并且由于流过每个OLED的电流与驱动晶体管的源极连接的电源电压相关,由于电源电压存在IR Drop(压降)的原因,也会造成不同区域的电流存在差异,进而造成不同区域的OLED出现亮度不均匀现象。
发明内容
本发明实施例提供一种像素补偿电路、驱动方法、电致发光显示面板及显示装置,用以使驱动发光器件发光的工作电流保持稳定,提高图像显示亮度的均匀性。
因此,本发明实施例提供了一种像素补偿电路,包括:数据写入模块、电压输入模块、放电控制模块、存储模块、导通控制模块、驱动晶体管、发光器件;
所述数据写入模块用于在复位阶段与阈值补偿阶段,将数据信号提供给所述驱动晶体管的栅极;
所述电压输入模块用于在所述复位阶段与发光阶段将第一电源信号提供给所述驱动晶体管的第一极;
所述存储模块用于存储所述驱动晶体管的第一极和连接节点的电压;
所述放电控制模块用于在复位阶段对所述连接节点与所述发光器件的第一电极进行复位,以及在阈值补偿阶段控制所述驱动晶体管将所述驱动晶体管的阈值电压写入所述驱动晶体管的第一极;
所述导通控制模块用于在所述发光阶段导通所述连接节点与所述驱动晶体管的栅极;
所述驱动晶体管用于在所述发光阶段产生流向所述发光器件的第一电极的驱动电流,以驱动所述发光器件发光。
可选地,在本发明实施例提供的上述像素补偿电路中,所述数据写入模块的控制端用于输入第一扫描信号,输入端用于输入所述数据信号,输出端与所述驱动晶体管的栅极耦接;所述数据写入模块用于在所述第一扫描信号的控制下,将所述数据信号提供给所述驱动晶体管的栅极;
所述电压输入模块的控制端用于输入第二扫描信号,输入端用于输入所述第一电源信号,输出端与所述驱动晶体管的第一极耦接;所述电压输入模块用于在所述第二扫描信号的控制下,将所述第一电源信号提供给所述驱动晶体管的第一极;
所述存储模块的第一端与所述驱动晶体管的第一极耦接,第二端与所述连接节点耦接;
所述放电控制模块的控制端用于接收所述第一扫描信号,输入端用于接收复位信号,输出端分别与所述连接节点、所述发光器件的第一电极以及所述驱动晶体管的第二极耦接;所述放电控制模块用于在所述第一扫描信号的控制下,将所述复位信号提供给所述连接节点与所述发光器件的第一电极,以及控制所述驱动晶体管将所述驱动晶体管的阈值电压写入所述驱动晶体管的第一极;
所述导通控制模块的控制端用于接收第三扫描信号,输入端与所述连接节点耦接,输出端与所述驱动晶体管的栅极耦接;所述导通控制模块用于在所述第三扫描信号的控制下,导通所述连接节点与所述驱动晶体管的栅极。
可选地,在本发明实施例提供的上述像素补偿电路中,所述放电控制模块包括:第一开关晶体管与第二开关晶体管;
所述第一开关晶体管的栅极用于接收第一扫描信号,所述第一开关晶体管的第一极用于接收复位信号,所述第一开关晶体管的第二端与所述连接节点耦接;
所述第二开关晶体管的栅极用于接收所述第一扫描信号,所述第二开关晶体管的第一极用于接收所述复位信号,所述第二开关晶体管的第二极分别与所述驱动晶体管的第二极以及所述发光器件的第一电极耦接。
可选地,在本发明实施例提供的上述像素补偿电路中,所述第一扫描信号的上升沿以线性上升的方式,从低电平信号转变为高电平信号;和/或,
所述第一扫描信号的下降沿以线性下降的方式,从高电平信号转变为低电平信号。
可选地,在本发明实施例提供的上述像素补偿电路中,所述存储模块包括:存储电容;
所述存储电容的第一端与所述驱动晶体管的第一极耦接,所述存储电容的第二端与所述连接节点耦接。
可选地,在本发明实施例提供的上述像素补偿电路中,所述导通控制模块包括:第三开关晶体管;
所述第三开关晶体管的栅极用于接收第三扫描信号,所述第三开关晶体管的第一极与所述连接节点耦接,所述第三开关晶体管的第二极与所述驱动晶体管的栅极耦接。
可选地,在本发明实施例提供的上述像素补偿电路中,所述第三扫描信号与所述第一扫描信号为同一信号。
可选地,在本发明实施例提供的上述像素补偿电路中,所述电压输入模块包括:第四开关晶体管;
所述第四开关晶体管的栅极用于接收第二扫描信号,所述第四开关晶体管的第一极用于接收所述第一电源信号,所述第四开关晶体管的第二极与所述驱动晶体管的第一极耦接。
可选地,在本发明实施例提供的上述像素补偿电路中,所述数据写入模块包括:第五开关晶体管;
所述第五开关晶体管的栅极用于接收第一扫描信号,所述第五开关晶体管的第一极用于接收所述数据信号,所述第五开关晶体管的第二极与所述驱动晶体管的栅极耦接。
可选地,在本发明实施例提供的上述像素补偿电路中,所述发光器件包括:电致发光二极管;
所述电致发光二极管的阳极作为所述发光器件的第一电极,所述电致发光二极管的阴极用于接收第二电源信号。
相应地,本发明实施例还提供了一种电致发光显示面板,包括本发明实施例提供的上述任一种像素补偿电路。
相应地,本发明实施例还提供了一种显示装置,包括本发明实施例提供的电致发光显示面板。
相应地,本发明实施例还提供了一种本发明实施例提供的像素补偿电路的驱动方法,包括:
复位阶段,所述数据写入模块将数据信号提供给所述驱动晶体管的栅极;所述电压输入模块将第一电源信号提供给所述驱动晶体管的第一极;所述放电控制模块对所述连接节点与所述发光器件的第一电极进行复位;
阈值补偿阶段,所述数据写入模块将数据信号提供给所述驱动晶体管的栅极;所述放电控制模块控制所述驱动晶体管将所述驱动晶体管的阈值电压写入所述驱动晶体管的第一极;所述存储模块存储所述驱动晶体管的第一极和连接节点的电压;
发光阶段,所述电压输入模块将第一电源信号提供给所述驱动晶体管的第一极;所述存储模块存储所述驱动晶体管的第一极和连接节点的电压;所述导通控制模块导通所述连接节点与所述驱动晶体管的栅极;所述驱动晶体管产生流向所述发光器件的第一电极的驱动电流,以驱动所述发光器件发光。
本发明有益效果如下:
本发明实施例提供的像素补偿电路、驱动方法、电致发光显示面板及显示装置,在复位阶段,通过数据写入模块将数据信号提供给驱动晶体管的栅极,放电控制模块对连接节点与发光器件的第一电极进行复位,以及电压输入模块将第一电源信号提供给驱动晶体管的第一极,分别对连接节点与驱动晶体管的第一极进行充电,提高充电速率,降低充电时间。在阈值补偿阶段,通过数据写入模块将数据信号提供给驱动晶体管的栅极,以及放电控制模块控制驱动晶体管将驱动晶体管的阈值电压写入驱动晶体管的第一极,从而可以实现写入数据信号以及对驱动晶体管的阈值电压Vth的补偿。在发光阶段,通过电压输入模块将第一电源信号提供给驱动晶体管的第一极,以及导通控制模块导通连接节点与驱动晶体管的栅极,以实现对第一电源信号的IR Drop进行补偿,以及控制驱动晶体管产生驱动电流,以驱动发光器件发光。从而可以通过上述各模块的相互配合,以通过简单的结构与简单的时序实现对驱动晶体管的阈值电压与第一电源信号的IR Drop的补偿,从而可以简化制备工艺、降低生产成本以及减小占用面积,有利于高分辨率的OLED显示面板的设计。
附图说明
图1为本发明实施例提供的像素补偿电路的结构示意图;
图2为本发明实施例提供的像素补偿电路的具体结构示意图之一;
图3为本发明实施例提供的像素补偿电路的具体结构示意图之二;
图4为本发明实施例提供的像素补偿电路的具体结构示意图之三;
图5a为实施例一中的电路时序图;
图5b为实施例二中的电路时序图;
图6为第一扫描信号的波形示意图;
图7a为第一扫描信号的仿真模拟图;
图7b为驱动晶体管的第二极输出的电流的仿真模拟图;
图8为本发明实施例提供的驱动方法的流程图。
具体实施方式
目前,为了解决驱动晶体管的阈值电压Vth与IR Drop导致的亮度不均匀现象,OLED显示器中一般采用可以补偿阈值电压Vth与IR Drop的像素补偿电路来驱动OLED发光。然而,现有的OLED显示器的像素补偿电路中包括的开关晶体管的个数较多且电路工作时序较复杂,导致工艺难度较大,生产成本增加,以及导致像素补偿电路占用较大面积。并且,目前像素补偿电路的充电时间较长,从而不利于OLED显示器实现高的分辨率。
基于此,本发明实施例提供了一种像素补偿电路,可以通过简单的结构与简单的时序来实现对驱动晶体管的阈值电压与电源信号的IR Drop的补偿,从而可以简化制备工艺、降低生产成本以及减小占用面积,有利于高分辨率的OLED显示面板的设计。
为了使本发明的目的,技术方案和优点更加清楚,下面结合附图,对本发明实施例提供的像素补偿电路、驱动方法、电致发光显示面板及显示装置的具体实施方式进行详细地说明。应当理解,下面所描述的优选实施例仅用于说明和解释本发明,并不用于限定本发明。并且在不冲突的情况下,本申请中的实施例及实施例中的特征可以相互组合。
本发明实施例提供的一种像素补偿电路,如图1所示,包括:数据写入模块1、电压输入模块2、放电控制模块3、存储模块4、导通控制模块5、驱动晶体管M0、发光器件L;其中,
数据写入模块1用于在复位阶段与阈值补偿阶段,将数据信号DATA提供给驱动晶体管M0的栅极G;
电压输入模块2用于在复位阶段与发光阶段将第一电源信号VDD提供给驱动晶体管M0的第一极S;
存储模块4用于存储驱动晶体管M0的第一极S和连接节点N0的电压;
放电控制模块3用于在复位阶段对连接节点N0与发光器件L的第一电极进行复位,以及在阈值补偿阶段控制驱动晶体管M0将驱动晶体管M0的阈值电压写入驱动晶体管M0的第一极S;
导通控制模块5用于在发光阶段导通连接节点N0与驱动晶体管M0的栅极G;
驱动晶体管M0用于在发光阶段产生流向发光器件L的第一电极的驱动电流,以驱动发光器件L发光。
本发明实施例提供的像素补偿电路,在复位阶段,通过数据写入模块将数据信号提供给驱动晶体管的栅极,放电控制模块对连接节点与发光器件的第一电极进行复位,以及电压输入模块将第一电源信号提供给驱动晶体管的第一极,分别对连接节点与驱动晶体管的第一极进行充电,提高充电速率,降低充电时间。在阈值补偿阶段,通过数据写入模块将数据信号提供给驱动晶体管的栅极,以及放电控制模块控制驱动晶体管将驱动晶体管的阈值电压写入驱动晶体管的第一极,从而可以实现写入数据信号以及对驱动晶体管的阈值电压Vth的补偿。在发光阶段,通过电压输入模块将第一电源信号提供给驱动晶体管的第一极,以及导通控制模块导通连接节点与驱动晶体管的栅极,以实现对第一电源信号的IRDrop进行补偿,以及控制驱动晶体管产生驱动电流,以驱动发光器件发光。从而可以通过上述各模块的相互配合,以通过简单的结构与简单的时序实现对驱动晶体管的阈值电压与第一电源信号的IR Drop的补偿,从而可以简化制备工艺、降低生产成本以及减小占用面积,有利于高分辨率的OLED显示面板的设计。
在具体实施时,在本发明实施例提供的像素补偿电路中,如图1所示,数据写入模块1的控制端用于输入第一扫描信号SCAN1,输入端用于输入数据信号DATA,输出端与驱动晶体管M0的栅极G耦接;数据写入模块1用于在第一扫描信号SCAN1的控制下,将数据信号DATA提供给驱动晶体管M0的栅极G。
电压输入模块2的控制端用于输入第二扫描信号SCAN2,输入端用于输入第一电源信号VDD,输出端与驱动晶体管M0的第一极S耦接;电压输入模块2用于在第二扫描信号SCAN2的控制下,将第一电源信号VDD提供给驱动晶体管M0的第一极S。
存储模块4的第一端与驱动晶体管M0的第一极S耦接,第二端与连接节点N0耦接。
放电控制模块3的控制端用于接收第一扫描信号SCAN1,输入端用于接收复位信号VINIT,输出端分别与连接节点N0、发光器件L的第一电极以及驱动晶体管M0的第二极D耦接;放电控制模块3用于在第一扫描信号SCAN1的控制下,将复位信号VINIT提供给连接节点N0与发光器件L的第一电极,以及控制驱动晶体管M0将驱动晶体管M0的阈值电压写入驱动晶体管M0的第一极S。
导通控制模块5的控制端用于接收第三扫描信号SCAN3,输入端与连接节点N0耦接,输出端与驱动晶体管M0的栅极G耦接;导通控制模块5用于在第三扫描信号SCAN3的控制下,导通连接节点N0与驱动晶体管M0的栅极G。
下面结合具体实施例,对本发明进行详细说明。需要说明的是,本实施例中是为了更好的解释本发明,但不限制本发明。
具体地,在具体实施时,在本发明实施例提供的像素补偿电路中,如图1至图4所示,驱动晶体管M0可以为P型晶体管;其中,驱动晶体管M0的第一极S作为其源极,驱动晶体管M0的第二极D作为其漏极。并且该驱动晶体管M0处于饱和状态时的电流由驱动晶体管M0的源极流向其漏极。
发光器件一般在驱动晶体管处于饱和状态时的电流的作用下实现发光。并且,一般发光器件具有发光阈值电压,在发光器件两端的电压大于或等于发光阈值电压时进行发光。在具体实施时,在本发明实施例提供的上述像素补偿电路中,发光器件可以包括:电致发光二极管;其中,电致发光二极管的阳极作为发光器件的第一电极,电致发光二极管的阴极用于接收第二电源信号。具体地,电致发光二极管可以包括:OLED,或量子点发光二极管(Quantum Dot Light Emitting Diodes,QLED)。
在具体实施时,在本发明实施例提供的上述像素补偿电路中,第一电源信号的电压Vdd一般为正值,复位信号的电压Vinit一般为负值。第二电源信号的电压Vss一般为接地电压或为负值。在实际应用中,上述各电压需要根据实际应用环境来设计确定,在此不作限定。
具体地,在具体实施时,在本发明实施例提供的像素补偿电路中,如图2至图4所示,放电控制模块3可以包括:第一开关晶体管M1与第二开关晶体管M2。其中,第一开关晶体管M1的栅极用于接收第一扫描信号SCAN1,第一开关晶体管M1的第一极用于接收复位信号VINIT,第一开关晶体管M1的第二端与连接节点N0耦接。第二开关晶体管M2的栅极用于接收第一扫描信号SCAN1,第二开关晶体管M1的第一极用于接收复位信号VINIT,第二开关晶体管M2的第二极分别与驱动晶体管M0的第二极D以及发光器件L的第一电极耦接。
在具体实施时,在本发明实施例提供的像素补偿电路中,第一开关晶体管在第一扫描信号的控制下处于导通状态时,可以将复位信号提供给连接节点。第二开关晶体管在第一扫描信号的控制下处于导通状态时,可以将复位信号提供给驱动晶体管的第二极与发光器件的第一电极。
在具体实施时,如图2与图4所示,第一开关晶体管M1与第二开关晶体管M2可以为N型晶体管。如图3所示,第一开关晶体管M1与第二开关晶体管M2也可以为P型晶体管,在此不作限定。
具体地,在具体实施时,在本发明实施例提供的像素补偿电路中,如图2至图4所示,存储模块4可以包括:存储电容Cst;其中,存储电容Cst的第一端与驱动晶体管M0的第一极S耦接,存储电容Cst的第二端与连接节点N0耦接。
在具体实施时,存储电容可以根据输入驱动晶体管的第一极的信号与输入连接节点的信号进行充电或放电,以存储其两端的电压。在连接节点处于浮接状态时,可以通过存储电容的耦合作用,将输入驱动晶体管的第一极的电压耦合到连接节点。
具体地,在具体实施时,在本发明实施例提供的像素补偿电路中,如图2至图4所示,导通控制模块5可以包括:第三开关晶体管M3;其中,第三开关晶体管M3的栅极用于接收第三扫描信号SCAN3,第三开关晶体管M3的第一极与连接节点N0耦接,第三开关晶体管M3的第二极与驱动晶体管M0的栅极G耦接。
在具体实施时,在本发明实施例提供的像素补偿电路中,第三开关晶体管在第三扫描信号的控制下处于导通状态时,可以将连接节点与驱动晶体管的栅极导通,以将连接节点的信号输入驱动晶体管的栅极。
在具体实施时,如图2至图4所示,第三开关晶体管M3可以为P型晶体管,当然,第三开关晶体管也可以为N型晶体管,在此不作限定。
为了减少信号线的设置,节省信号端口数量,节省布线空间,在具体实施时,可以使第三扫描信号与第一扫描信号设置为同一信号。具体地,如图4所示,第一开关晶体管M1、第二开关晶体管M2以及第三开关晶体管M3的栅极均用于接收第一扫描信号SCAN1。并且,第一开关晶体管M1与第三开关晶体管M3的类型不同。例如,第一开关晶体管M1为N型晶体管,第三开关晶体管M3为P型晶体管。
具体地,在具体实施时,在本发明实施例提供的像素补偿电路中,如图2至图4所示,电压输入模块2可以包括:第四开关晶体管M4;其中,第四开关晶体管M4的栅极用于接收第二扫描信号SCAN2,第四开关晶体管M4的第一极用于接收第一电源信号VDD,第四开关晶体管M4的第二极与驱动晶体管M0的第一极S耦接。
在具体实施时,在本发明实施例提供的像素补偿电路中,第四开关晶体管在第二扫描信号的控制下处于导通状态时,可以将第一电源信号提供给驱动晶体管的第一极。
在具体实施时,如图2至图4所示,第四开关晶体管M4可以为P型晶体管,当然,第四开关晶体管也可以为N型晶体管,在此不作限定。
具体地,在具体实施时,在本发明实施例提供的像素补偿电路中,如图2至图4所示,数据写入模块1可以包括:第五开关晶体管M5;其中,第五开关晶体管M5的栅极用于接收第一扫描信号SCAN1,第五开关晶体管M5的第一极用于接收数据信号DATA,第五开关晶体管M5的第二极与驱动晶体管M0的栅极G耦接。
在具体实施时,在本发明实施例提供的像素补偿电路中,第五开关晶体管在第一扫描信号的控制下处于导通状态时,可以将数据信号提供给驱动晶体管的栅极。
在具体实施时,如图2与图4所示,第五开关晶体管M5可以为N型晶体管,如图3所示,第五开关晶体管M5也可以为P型晶体管,在此不作限定。
以上仅是举例说明本发明实施例提供的像素补偿电路中各模块的具体结构,在具体实施时,上述各模块的具体结构不限于本发明实施例提供的上述结构,还可以是本领域技术人员可知的其他结构,在此不作限定。
进一步地,为了简化像素补偿电路的制作工艺流程,在具体实施时,在本发明实施例提供的上述像素补偿电路中,如图3所示,在驱动晶体管M0为P型晶体管时,所有的晶体管可以均为P型晶体管。
在具体实施时,在本发明实施例提供的上述像素补偿电路中,P型晶体管在高电平作用下截止,在低电平作用下导通;N型晶体管在高电平作用下导通,在低电平作用下截止。
需要说明的是,本发明实施例提供的上述像素补偿电路中的晶体管可以是薄膜晶体管(TFT,Thin Film Transistor),也可以是金属氧化物半导体场效应管(MOS,MetalOxide Scmiconductor),在此不作限定。在具体实施时,可以根据开关晶体管类型以及信号的电压的不同,可以将开关晶体管的第一极作为其源极,第二极作为其漏极;或者反之,将第一极作为其漏极,第二极作为其源极,在此不做具体区分。
下面结合电路时序图对本发明实施例提供的上述像素补偿电路的工作过程作以描述。下述描述中以1表示高电平,0表示低电平。需要说明的是,1和0是逻辑电平,其仅是为了更好的解释本发明实施例的具体工作过程,而不是在具体实施时施加在各开关晶体管的栅极上的电压。
实施例一、
以图2所示的像素补偿电路的结构为例,其对应的电路时序图如图5a所示。在图5a中,主要选取复位阶段T1、阈值补偿阶段T2以及发光阶段T3。
在复位阶段T1,SCAN1=1,SCAN2=0,SCAN3=1。
由于SCAN1=1,因此第一开关晶体管M1、第二开关晶体管M2以及第五开关晶体管M5均导通。导通的第一开关晶体管M1将复位信号VINIT提供给连接节点N0,以对连接节点N0进行复位。导通的第二开关晶体管M2将复位信号VINIT提供给驱动晶体管M0的第二极D与发光器件L的阳极,以对发光器件L的阳极进行复位。导通的第五开关晶体管M5将数据信号DATA提供给驱动晶体管M0的栅极G。由于SCAN2=0,因此第四开关晶体管M4导通,并将第一电源信号VDD提供给驱动晶体管M0的第一极S,以对驱动晶体管的M0的第一极S进行复位,并对存储电容Cst进行充电。此时,驱动晶体管M0的栅极的电压VG为数据信号DATA的电压Vdata,驱动晶体管M0的第一极S的电压VS为第一电源信号VDD的电压Vdd,驱动晶体管M0的第二极D的电压VD为复位信号VINIT的电压Vinit。因此,驱动晶体管M0会产生由其第一极S流向第二极D的电流,该电流通过第二开关晶体管M2释放,从而可以避免本阶段中由于驱动晶体管M0产生的电流而导致发光器件L提前开启。由于SCAN3=1,因此第三开关晶体管M3截止。
在阈值补偿阶段T2,SCAN1=1,SCAN2=1,SCAN3=1。
由于SCAN1=1,因此第一开关晶体管M1、第二开关晶体管M2以及第五开关晶体管M5均导通。导通的第一开关晶体管M1将复位信号VINIT提供给连接节点N0,使连接节点N0的电压VN0为Vinit。导通的第二开关晶体管M2将复位信号VINIT提供给驱动晶体管M0的第二极D。导通的第五开关晶体管M5将数据信号DATA提供给驱动晶体管M0的栅极G,使VG=Vdata。由于SCAN2=1,因此第四开关晶体管M4截止。由于存储电容Cst的作用,驱动晶体管M0的第一极S的电压VS可以先保持为Vdd,因此,驱动晶体管M0会产生由其第一极S流向第二极D的电流,该电流通过第二开关晶体管M2释放,从而使得VS的电压下降,即存储电容Cst进行放电,直至驱动晶体管M0的第一极的电压VS变为Vdata-Vth,驱动晶体管M0关闭,从而实现对驱动晶体管M0的阈值电压Vth的补偿。并且,由于本阶段中驱动晶体管M0产生的电流可以通过第二开关晶体管M2释放,从而可以减少漏电流进入发光器件L,从而增加黑画面的时间,进而可以改善短时残像的问题。由于SCAN3=1,因此第三开关晶体管M3截止。
在发光阶段T3,SCAN1=0,SCAN2=0,SCAN3=0。
由于SCAN1=0,因此第一开关晶体管M1、第二开关晶体管M2以及第五开关晶体管M5均截止,连接节点N0处于浮接状态。由于SCAN2=0,因此第四开关晶体管M4导通,并将第一电源信号VDD提供给驱动晶体管M0的第一极S,使电压VS=Vdd。由于连接节点N0处于浮接状态,通过存储电容Cst的耦合作用,连接节点N0的电压VN0可以跳变为:Vinit+Vdd-Vdata+Vth。由于SCAN3=0,因此第三开关晶体管M3导通,使VG=Vinit+Vdd-Vdata+Vth。根据饱和状态电流特性,驱动晶体管M0产生的用于驱动发光器件L发光的驱动电流IL满足公式:IL=K(VGS-Vth)2=K[Vinit+Vdd-Vdata+Vth-Vdd-Vth]2=K[Vinit-Vdata]2。其中,VGS为驱动晶体管M0的栅源电压;并且,K为结构参数,且 μ代表驱动晶体管M0的迁移率,Co代表单位面积栅氧化层电容,代表驱动晶体管M0的宽长比,相同结构中这些数值相对稳定,可以算作常量。通过上式可知,驱动晶体管M0产生的驱动电流IL仅与复位信号VINIT的电压Vinit和数据信号DATA的电压Vdata相关,而与驱动晶体管M0的阈值电压Vth以及第一电源信号VDD的电压Vdd无关,可以解决由于驱动晶体管M0的阈值电压Vth漂移以及IR Drop对驱动电流IL的影响,从而使发光器件L的驱动电流保持稳定,进而保证了发光器件L的正常工作。
并且,在发光阶段T3中,由于电压Vdd需要通过存储电容Cst的耦合作用耦合到连接节点N0中,因此为了避免第四开关晶体管M4与第一开关晶体管M1同时导通,对电容Cst保存的连接节点N0的电压造成不利影响,在具体实施时,在发光阶段T3开始的一段时间内,可以使SCAN1=0,SCAN2=1,SCAN3=0,以在第四开关晶体管M4还处于截止状态时控制第一开关晶体管M1完全关闭。在该时间之后使SCAN1=0,SCAN2=0,SCAN3=0,以控制第四开关晶体管M4由截止变为导通状态,使电压Vdd通过存储电容Cst的耦合作用耦合到连接节点N0中。
本发明提供的上述实施例中,通过上述各晶体管与存储电容之间的相互配合,可以通过简单的结构与简单的时序,实现对驱动晶体管的阈值电压Vth与第一电源信号的IRDrop的补偿,从而可以简化制备工艺、降低生产成本以及减小占用面积。并且,在具体实施时,由于第一电源信号的电压一般为固定电压值的电压,在复位阶段中采用第一电源信号对存储电容进行充电,可以提高存储电容的充电速率,降低充电时间,从而可以提高电路的处理速率,进而有利于应用于高分辨率的显示面板的设计中。
实施例二、
以图4所示的像素补偿电路的结构为例,其对应的电路时序图如图5b所示。在图5b中,主要选取复位阶段T1、阈值补偿阶段T2以及发光阶段T3。
在复位阶段T1,SCAN1=1,SCAN2=0。由于SCAN1=1,因此第一开关晶体管M1、第二开关晶体管M2以及第五开关晶体管M5均导通,而第三开关晶体管M3截止。由于SCAN2=0,因此第四开关晶体管M4导通。因此,本阶段中的工作过程与实施例一中的复位阶段T1的工作过程基本相同,在此不作赘述。
在阈值补偿阶段T2,SCAN1=1,SCAN2=1。由于SCAN1=1,因此第一开关晶体管M1、第二开关晶体管M2以及第五开关晶体管M5均导通,而第三开关晶体管M3截止。由于SCAN2=1,因此第四开关晶体管M4截止。因此,本阶段中的工作过程与实施例一中的阈值补偿阶段T2的工作过程基本相同,在此不作限定。
在发光阶段T3,SCAN1=0,SCAN2=0。由于SCAN1=0,因此第三开关晶体管M3导通,而第一开关晶体管M1、第二开关晶体管M2以及第五开关晶体管M5均截止,连接节点N0处于浮接状态。由于SCAN2=0,因此第四开关晶体管M4导通。因此,本阶段中的工作过程与实施例一中的发光阶段T3的工作过程基本相同,在此不作限定。
并且,为了避免第四开关晶体管M4与第一开关晶体管M1同时导通,对电容Cst保存的连接节点N0的电压造成不利影响,在具体实施时,在发光阶段T3开始的一段时间内,可以使SCAN1=0,SCAN2=1,以在第四开关晶体管M4还处于截止状态时控制第一开关晶体管M1完全关闭。在该时间之后使SCAN1=0,SCAN2=0,以控制第四开关晶体管M4由截止变为导通状态,使电压Vdd通过存储电容Cst的耦合作用耦合到连接节点N0中。
本发明提供的上述实施例中,通过上述各晶体管与存储电容之间的相互配合,可以通过简单的结构与简单的时序,实现对驱动晶体管的阈值电压Vth与第一电源信号的IRDrop的补偿,从而可以简化制备工艺、降低生产成本以及减小占用面积。并且,在具体实施时,由于第一电源信号的电压一般为固定电压值的电压,在复位阶段中采用第一电源信号对存储电容进行充电,可以提高存储电容的充电速率,降低充电时间,从而可以提高电路的处理速率,进而有利于应用于高分辨率的显示面板的设计中。
在实际应用中,在第一扫描信号进行高低电平切换时,例如图5a与图5b中,第一扫描信号SCAN1直接由低电平信号切换为高电平信号,或由高电平信号切换为低电平信号时,会导致驱动晶体管M0出现电流值较大的尖峰电流,从而可能会对电路造成影响。为了改善尖峰电流的影响,在具体实施时,如图6所示,可以使第一扫描信号SCAN1的上升沿以线性上升的方式,使第一扫描信号SCAN1从低电平信号逐渐变为高电平信号。例如图7a与图7b所示,图7a为第一扫描信号SCAN1的仿真模拟图,其中,横坐标代表时间,纵坐标代表电压值。图7b为驱动晶体管M0的第二极D流出的电流的仿真模拟图,其中,横坐标代表时间,纵坐标代表电流值。从图7a与图7b中可以看出,通过使第一扫描信号SCAN1由-7V以线性上升的方式渐变到7V,可以使驱动晶体管M0的第二极D流出的电流稳定,从而可以避免出现尖峰电流。
当然,如图6所示,也可以使第一扫描信号SCAN1的下降沿以线性下降的方式,使第一扫描信号SCAN1从高电平信号逐渐变为低电平信号。例如图7a与图7b所示,通过使第一扫描信号SCAN1由7V以线性下降的方式渐变到-7V,可以使驱动晶体管M0的第二极D流出的电流稳定,从而可以避免出现尖峰电流。
基于同一发明构思,本发明实施例还提供了一种本发明实施例提供的像素补偿电路的驱动方法。该驱动方法解决问题的原理与前述像素补偿电路相似,因此该驱动方法的实施可以参见前述像素补偿电路的实施,重复之处在此不再赘述。
如图8所示,本发明实施例提供的像素补偿电路的驱动方法可以包括:
S801、复位阶段,数据写入模块将数据信号提供给驱动晶体管的栅极;电压输入模块将第一电源信号提供给驱动晶体管的第一极;放电控制模块对连接节点与发光器件的第一电极进行复位。
S802、阈值补偿阶段,数据写入模块将数据信号提供给驱动晶体管的栅极;放电控制模块控制驱动晶体管将驱动晶体管的阈值电压写入驱动晶体管的第一极;存储模块存储驱动晶体管的第一极和连接节点的电压。
S803、发光阶段,电压输入模块将第一电源信号提供给驱动晶体管的第一极;存储模块存储驱动晶体管的第一极和连接节点的电压;导通控制模块导通连接节点与驱动晶体管的栅极;驱动晶体管产生流向发光器件的第一电极的驱动电流,以驱动发光器件发光。
本发明实施例提供的上述驱动方法,可以通过简单的结构与简单的时序实现对驱动晶体管的阈值电压与第一电源信号的IR Drop的补偿,从而可以简化制备工艺、降低生产成本以及减小占用面积,有利于高分辨率的OLED显示面板的设计。
基于同一发明构思,本发明实施例还提供了一种电致发光显示面板,包括本发明实施例提供的上述任一种像素补偿电路。该电致发光显示面板解决问题的原理与前述像素补偿电路相似,因此该电致发光显示面板的实施可以参见前述像素补偿电路的实施,重复之处在此不再赘述。
在具体实施时,本发明实施例提供的电致发光显示面板可以包括有机发光显示面板、量子点发光显示面板。
基于同一发明构思,本发明实施例还提供了一种显示装置,包括本发明实施例提供的上述电致发光显示面板。该显示装置的实施可以参见上述像素补偿电路的实施例,重复之处不再赘述。
在具体实施时,本发明实施例提供的显示装置可以为:手机、平板电脑、电视机、显示器、笔记本电脑、数码相框、导航仪等任何具有显示功能的产品或部件。对于该显示装置的其它必不可少的组成部分均为本领域的普通技术人员应该理解具有的,在此不做赘述,也不应作为对本发明的限制。
本发明实施例提供的像素补偿电路、驱动方法、电致发光显示面板及显示装置,在复位阶段,通过数据写入模块将数据信号提供给驱动晶体管的栅极,放电控制模块对连接节点与发光器件的第一电极进行复位,以及电压输入模块将第一电源信号提供给驱动晶体管的第一极,分别对连接节点与驱动晶体管的第一极进行充电,提高充电速率,降低充电时间。在阈值补偿阶段,通过数据写入模块将数据信号提供给驱动晶体管的栅极,以及放电控制模块控制驱动晶体管将驱动晶体管的阈值电压写入驱动晶体管的第一极,从而可以实现写入数据信号以及对驱动晶体管的阈值电压Vth的补偿。在发光阶段,通过电压输入模块将第一电源信号提供给驱动晶体管的第一极,以及导通控制模块导通连接节点与驱动晶体管的栅极,以实现对第一电源信号的IR Drop进行补偿,以及控制驱动晶体管产生驱动电流,以驱动发光器件发光。从而可以通过上述各模块的相互配合,以通过简单的结构与简单的时序实现对驱动晶体管的阈值电压与第一电源信号的IR Drop的补偿,从而可以简化制备工艺、降低生产成本以及减小占用面积,有利于高分辨率的OLED显示面板的设计。
显然,本领域的技术人员可以对本发明进行各种改动和变型而不脱离本发明的精神和范围。这样,倘若本发明的这些修改和变型属于本发明权利要求及其等同技术的范围之内,则本发明也意图包含这些改动和变型在内。
Claims (13)
1.一种像素补偿电路,其特征在于,包括:数据写入模块、电压输入模块、放电控制模块、存储模块、导通控制模块、驱动晶体管、发光器件;
所述数据写入模块用于在复位阶段与阈值补偿阶段,将数据信号提供给所述驱动晶体管的栅极;
所述电压输入模块用于在所述复位阶段与发光阶段将第一电源信号提供给所述驱动晶体管的第一极;
所述存储模块用于存储所述驱动晶体管的第一极和连接节点的电压;
所述放电控制模块用于在复位阶段对所述连接节点与所述发光器件的第一电极进行复位,以及在阈值补偿阶段控制所述驱动晶体管将所述驱动晶体管的阈值电压写入所述驱动晶体管的第一极;
所述导通控制模块用于在所述发光阶段导通所述连接节点与所述驱动晶体管的栅极;
所述驱动晶体管用于在所述发光阶段产生流向所述发光器件的第一电极的驱动电流,以驱动所述发光器件发光。
2.如权利要求1所述的像素补偿电路,其特征在于,所述数据写入模块的控制端用于输入第一扫描信号,输入端用于输入所述数据信号,输出端与所述驱动晶体管的栅极耦接;所述数据写入模块用于在所述第一扫描信号的控制下,将所述数据信号提供给所述驱动晶体管的栅极;
所述电压输入模块的控制端用于输入第二扫描信号,输入端用于输入所述第一电源信号,输出端与所述驱动晶体管的第一极耦接;所述电压输入模块用于在所述第二扫描信号的控制下,将所述第一电源信号提供给所述驱动晶体管的第一极;
所述存储模块的第一端与所述驱动晶体管的第一极耦接,第二端与所述连接节点耦接;
所述放电控制模块的控制端用于接收所述第一扫描信号,输入端用于接收复位信号,输出端分别与所述连接节点、所述发光器件的第一电极以及所述驱动晶体管的第二极耦接;所述放电控制模块用于在所述第一扫描信号的控制下,将所述复位信号提供给所述连接节点与所述发光器件的第一电极,以及控制所述驱动晶体管将所述驱动晶体管的阈值电压写入所述驱动晶体管的第一极;
所述导通控制模块的控制端用于接收第三扫描信号,输入端与所述连接节点耦接,输出端与所述驱动晶体管的栅极耦接;所述导通控制模块用于在所述第三扫描信号的控制下,导通所述连接节点与所述驱动晶体管的栅极。
3.如权利要求1所述的像素补偿电路,其特征在于,所述放电控制模块包括:第一开关晶体管与第二开关晶体管;
所述第一开关晶体管的栅极用于接收第一扫描信号,所述第一开关晶体管的第一极用于接收复位信号,所述第一开关晶体管的第二端与所述连接节点耦接;
所述第二开关晶体管的栅极用于接收所述第一扫描信号,所述第二开关晶体管的第一极用于接收所述复位信号,所述第二开关晶体管的第二极分别与所述驱动晶体管的第二极以及所述发光器件的第一电极耦接。
4.如权利要求2或3所述的像素补偿电路,其特征在于,所述第一扫描信号的上升沿以线性上升的方式,从低电平信号转变为高电平信号;和/或,
所述第一扫描信号的下降沿以线性下降的方式,从高电平信号转变为低电平信号。
5.如权利要求1所述的像素补偿电路,其特征在于,所述存储模块包括:存储电容;
所述存储电容的第一端与所述驱动晶体管的第一极耦接,所述存储电容的第二端与所述连接节点耦接。
6.如权利要求1所述的像素补偿电路,其特征在于,所述导通控制模块包括:第三开关晶体管;
所述第三开关晶体管的栅极用于接收第三扫描信号,所述第三开关晶体管的第一极与所述连接节点耦接,所述第三开关晶体管的第二极与所述驱动晶体管的栅极耦接。
7.如权利要求6所述的像素补偿电路,其特征在于,所述第三扫描信号与所述第一扫描信号为同一信号。
8.如权利要求1所述的像素补偿电路,其特征在于,所述电压输入模块包括:第四开关晶体管;
所述第四开关晶体管的栅极用于接收第二扫描信号,所述第四开关晶体管的第一极用于接收所述第一电源信号,所述第四开关晶体管的第二极与所述驱动晶体管的第一极耦接。
9.如权利要求1所述的像素补偿电路,其特征在于,所述数据写入模块包括:第五开关晶体管;
所述第五开关晶体管的栅极用于接收第一扫描信号,所述第五开关晶体管的第一极用于接收所述数据信号,所述第五开关晶体管的第二极与所述驱动晶体管的栅极耦接。
10.如权利要求1所述的像素补偿电路,其特征在于,所述发光器件包括:电致发光二极管;
所述电致发光二极管的阳极作为所述发光器件的第一电极,所述电致发光二极管的阴极用于接收第二电源信号。
11.一种电致发光显示面板,其特征在于,包括如权利要求1-10任一项所述的像素补偿电路。
12.一种显示装置,其特征在于,包括如权利要求11所述的电致发光显示面板。
13.一种如权利要求1-10任一项所述的像素补偿电路的驱动方法,其特征在于,包括:
复位阶段,所述数据写入模块将数据信号提供给所述驱动晶体管的栅极;所述电压输入模块将第一电源信号提供给所述驱动晶体管的第一极;所述放电控制模块对所述连接节点与所述发光器件的第一电极进行复位;
阈值补偿阶段,所述数据写入模块将数据信号提供给所述驱动晶体管的栅极;所述放电控制模块控制所述驱动晶体管将所述驱动晶体管的阈值电压写入所述驱动晶体管的第一极;所述存储模块存储所述驱动晶体管的第一极和连接节点的电压;
发光阶段,所述电压输入模块将第一电源信号提供给所述驱动晶体管的第一极;所述存储模块存储所述驱动晶体管的第一极和连接节点的电压;所述导通控制模块导通所述连接节点与所述驱动晶体管的栅极;所述驱动晶体管产生流向所述发光器件的第一电极的驱动电流,以驱动所述发光器件发光。
Priority Applications (4)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201810219431.5A CN110164375B (zh) | 2018-03-16 | 2018-03-16 | 像素补偿电路、驱动方法、电致发光显示面板及显示装置 |
PCT/CN2019/070056 WO2019174372A1 (zh) | 2018-03-16 | 2019-01-02 | 像素补偿电路、驱动方法、电致发光显示面板及显示装置 |
EP19740304.1A EP3767615A4 (en) | 2018-03-16 | 2019-01-02 | Pixel compensation circuit, drive method, electroluminescent display panel, and display device |
US16/480,340 US10950176B2 (en) | 2018-03-16 | 2019-01-02 | Pixel compensation circuit, driving method, electroluminescent display panel and display device |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201810219431.5A CN110164375B (zh) | 2018-03-16 | 2018-03-16 | 像素补偿电路、驱动方法、电致发光显示面板及显示装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN110164375A true CN110164375A (zh) | 2019-08-23 |
CN110164375B CN110164375B (zh) | 2021-01-22 |
Family
ID=67635943
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201810219431.5A Active CN110164375B (zh) | 2018-03-16 | 2018-03-16 | 像素补偿电路、驱动方法、电致发光显示面板及显示装置 |
Country Status (4)
Country | Link |
---|---|
US (1) | US10950176B2 (zh) |
EP (1) | EP3767615A4 (zh) |
CN (1) | CN110164375B (zh) |
WO (1) | WO2019174372A1 (zh) |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN111292684A (zh) * | 2020-03-31 | 2020-06-16 | 京东方科技集团股份有限公司 | 显示面板、像素驱动电路及其控制方法 |
CN111739470A (zh) * | 2020-07-28 | 2020-10-02 | 京东方科技集团股份有限公司 | 像素驱动电路、驱动方法及显示面板 |
TWI714317B (zh) * | 2019-10-23 | 2020-12-21 | 友達光電股份有限公司 | 畫素電路與相關的顯示裝置 |
Families Citing this family (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN109087680B (zh) * | 2018-08-31 | 2023-10-20 | 南京观海微电子有限公司 | 用于amoled平板子像素的一位存储器电路 |
CN111883061B (zh) * | 2020-07-31 | 2021-06-08 | 维沃移动通信有限公司 | 像素电路、显示装置、电子设备及像素电路的驱动方法 |
CN114822387B (zh) * | 2021-01-28 | 2023-11-14 | 成都辰显光电有限公司 | 像素电路和显示面板 |
Citations (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN102789761A (zh) * | 2012-08-06 | 2012-11-21 | 京东方科技集团股份有限公司 | 像素电路及其驱动方法和有机发光显示器 |
CN103021331A (zh) * | 2012-11-30 | 2013-04-03 | 北京京东方光电科技有限公司 | 一种像素驱动电路及其驱动方法、阵列基板和显示装置 |
WO2013179847A1 (ja) * | 2012-05-30 | 2013-12-05 | シャープ株式会社 | 表示装置およびその駆動方法 |
CN104409047A (zh) * | 2014-12-18 | 2015-03-11 | 合肥鑫晟光电科技有限公司 | 像素驱动电路、像素驱动方法和显示装置 |
US20170061884A1 (en) * | 2015-08-25 | 2017-03-02 | Innolux Corporation | Pixel structure |
CN106486063A (zh) * | 2016-10-26 | 2017-03-08 | 京东方科技集团股份有限公司 | 像素驱动电路及其驱动方法、显示面板和显示装置 |
CN106548753A (zh) * | 2017-01-20 | 2017-03-29 | 深圳市华星光电技术有限公司 | Amoled像素驱动系统及amoled像素驱动方法 |
CN107452331A (zh) * | 2017-08-25 | 2017-12-08 | 京东方科技集团股份有限公司 | 一种像素电路及其驱动方法、显示装置 |
CN107610652A (zh) * | 2017-09-28 | 2018-01-19 | 京东方科技集团股份有限公司 | 像素电路、其驱动方法、显示面板及显示装置 |
Family Cites Families (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN103456267B (zh) * | 2013-08-26 | 2015-12-02 | 北京京东方光电科技有限公司 | 触控显示驱动电路及其驱动方法和显示装置 |
CN104700776B (zh) * | 2015-03-25 | 2016-12-07 | 京东方科技集团股份有限公司 | 像素电路及其驱动方法、显示装置 |
CN106782321A (zh) * | 2017-01-12 | 2017-05-31 | 京东方科技集团股份有限公司 | 一种像素电路、其驱动方法、显示面板及显示装置 |
-
2018
- 2018-03-16 CN CN201810219431.5A patent/CN110164375B/zh active Active
-
2019
- 2019-01-02 WO PCT/CN2019/070056 patent/WO2019174372A1/zh unknown
- 2019-01-02 EP EP19740304.1A patent/EP3767615A4/en active Pending
- 2019-01-02 US US16/480,340 patent/US10950176B2/en active Active
Patent Citations (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2013179847A1 (ja) * | 2012-05-30 | 2013-12-05 | シャープ株式会社 | 表示装置およびその駆動方法 |
CN102789761A (zh) * | 2012-08-06 | 2012-11-21 | 京东方科技集团股份有限公司 | 像素电路及其驱动方法和有机发光显示器 |
CN103021331A (zh) * | 2012-11-30 | 2013-04-03 | 北京京东方光电科技有限公司 | 一种像素驱动电路及其驱动方法、阵列基板和显示装置 |
CN104409047A (zh) * | 2014-12-18 | 2015-03-11 | 合肥鑫晟光电科技有限公司 | 像素驱动电路、像素驱动方法和显示装置 |
US20170061884A1 (en) * | 2015-08-25 | 2017-03-02 | Innolux Corporation | Pixel structure |
CN106486063A (zh) * | 2016-10-26 | 2017-03-08 | 京东方科技集团股份有限公司 | 像素驱动电路及其驱动方法、显示面板和显示装置 |
CN106548753A (zh) * | 2017-01-20 | 2017-03-29 | 深圳市华星光电技术有限公司 | Amoled像素驱动系统及amoled像素驱动方法 |
CN107452331A (zh) * | 2017-08-25 | 2017-12-08 | 京东方科技集团股份有限公司 | 一种像素电路及其驱动方法、显示装置 |
CN107610652A (zh) * | 2017-09-28 | 2018-01-19 | 京东方科技集团股份有限公司 | 像素电路、其驱动方法、显示面板及显示装置 |
Cited By (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TWI714317B (zh) * | 2019-10-23 | 2020-12-21 | 友達光電股份有限公司 | 畫素電路與相關的顯示裝置 |
US11289013B2 (en) | 2019-10-23 | 2022-03-29 | Au Optronics Corporation | Pixel circuit and display device having the same |
CN111292684A (zh) * | 2020-03-31 | 2020-06-16 | 京东方科技集团股份有限公司 | 显示面板、像素驱动电路及其控制方法 |
CN111739470A (zh) * | 2020-07-28 | 2020-10-02 | 京东方科技集团股份有限公司 | 像素驱动电路、驱动方法及显示面板 |
CN111739470B (zh) * | 2020-07-28 | 2021-11-30 | 京东方科技集团股份有限公司 | 像素驱动电路、驱动方法及显示面板 |
Also Published As
Publication number | Publication date |
---|---|
WO2019174372A1 (zh) | 2019-09-19 |
US20210027706A1 (en) | 2021-01-28 |
EP3767615A4 (en) | 2021-12-29 |
EP3767615A1 (en) | 2021-01-20 |
US10950176B2 (en) | 2021-03-16 |
CN110164375B (zh) | 2021-01-22 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN107591124B (zh) | 像素补偿电路、有机发光显示面板及有机发光显示装置 | |
CN106910468B (zh) | 显示面板、显示装置及像素电路的驱动方法 | |
US10083658B2 (en) | Pixel circuits with a compensation module and drive methods thereof, and related devices | |
US20200234633A1 (en) | Pixel driving circuit and operating method thereof, and display panel | |
CN110164375B (zh) | 像素补偿电路、驱动方法、电致发光显示面板及显示装置 | |
CN109712565B (zh) | 一种像素电路、其驱动方法及电致发光显示面板 | |
CN105427800B (zh) | 像素电路、驱动方法、有机电致发光显示面板及显示装置 | |
CN106205491B (zh) | 一种像素电路、其驱动方法及相关装置 | |
US11410600B2 (en) | Pixel driving circuit and method, display apparatus | |
CN105575327B (zh) | 一种像素电路、其驱动方法及有机电致发光显示面板 | |
CN108877669A (zh) | 一种像素电路、驱动方法及显示装置 | |
CN111179854A (zh) | 像素驱动电路及其驱动方法、显示装置 | |
CN107945743A (zh) | 一种像素电路、其驱动方法及显示装置 | |
CN104751804A (zh) | 一种像素电路、其驱动方法及相关装置 | |
CN109801592B (zh) | 像素电路及其驱动方法、显示基板 | |
US20200342812A1 (en) | Pixel driving circuit, driving method thereof, display device | |
CN104835453B (zh) | 一种像素电路、驱动方法及显示装置 | |
CN105161051A (zh) | 像素电路及其驱动方法、阵列基板、显示面板及显示装置 | |
CN109119029B (zh) | 像素电路及其驱动方法、显示装置和电子设备 | |
CN104809989A (zh) | 一种像素电路、其驱动方法及相关装置 | |
CN109559686B (zh) | 像素电路、驱动方法、电致发光显示面板及显示装置 | |
CN104217682A (zh) | 一种像素电路、有机电致发光显示面板及显示装置 | |
CN104658480A (zh) | 像素电路及其驱动方法、显示装置 | |
US9318048B2 (en) | Pixel circuit and display apparatus | |
CN106971691A (zh) | 一种像素电路、驱动方法及显示装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |