CN111179854A - 像素驱动电路及其驱动方法、显示装置 - Google Patents

像素驱动电路及其驱动方法、显示装置 Download PDF

Info

Publication number
CN111179854A
CN111179854A CN202010110951.XA CN202010110951A CN111179854A CN 111179854 A CN111179854 A CN 111179854A CN 202010110951 A CN202010110951 A CN 202010110951A CN 111179854 A CN111179854 A CN 111179854A
Authority
CN
China
Prior art keywords
transistor
pole
circuit
voltage
node
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202010110951.XA
Other languages
English (en)
Inventor
余强
龙永
吴欣欣
邵正坤
高贤永
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
BOE Technology Group Co Ltd
Chongqing BOE Optoelectronics Technology Co Ltd
Original Assignee
BOE Technology Group Co Ltd
Chongqing BOE Optoelectronics Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by BOE Technology Group Co Ltd, Chongqing BOE Optoelectronics Technology Co Ltd filed Critical BOE Technology Group Co Ltd
Priority to CN202010110951.XA priority Critical patent/CN111179854A/zh
Publication of CN111179854A publication Critical patent/CN111179854A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0233Improving the luminance or brightness uniformity across the screen

Abstract

本发明提供一种像素驱动电路及其驱动方法、显示装置,属于显示技术领域。本发明的像素驱动电路,包括:数据写入子电路,被配置为响应于扫描信号,并将数据电压信号传输至N1节点,以对存储电容进行充电;阈值补偿子电路,被配置为响应于扫描信号,而将阈值补偿电压写入N1节点,以及将参考电压写入N2节点,并通过调用存储电容,以对驱动晶体管的阈值电压进行补偿;电源电压补偿子电路,被配置为响应于发光控制信号,通过第一电源电压及调用存储电容,将电源补偿电压写入N1节点;发光控制子电路,被配置为响应于发光控制信号,而将驱动晶体管输出的驱动电流输出给发光器件,以驱动发光器件发光。

Description

像素驱动电路及其驱动方法、显示装置
技术领域
本发明属于显示技术领域,具体涉及一种像素驱动电路及其驱动方法、显示装置。
背景技术
有源矩阵有机发光二极体面板(Active Matrix Organic Light EmittingDiode,简称:AMOLED)的应用越来越广泛。AMOLED的像素显示器件为有机发光二极管(OrganicLight-Emitting Diode,简称OLED),AMOLED能够发光是通过驱动薄膜晶体管在饱和状态下产生驱动电流,该驱动电流驱动发光器件发光。现有的基本的像素驱动电路采用2T1C电路,该2T1C电路包括两个薄膜晶体管(开关晶体管T1和驱动晶体管DTFT)和1个存储电容Cst。
但是,由于在现有的低温多晶硅工艺制程中,显示基板上各个驱动晶体管之间的阈值电压Vth均匀性较差,这样向驱动晶体管输入相同数据电压时,由于驱动晶体管的阈值电压不同产生不同的驱动电流,从而导致发光器件亮度的均匀性较差。同时,随着面板尺寸越来越大,电源电压经过电源线输入至面板中不同像素单元的像素驱动电路,由于IR drop的存在,将会导致,面板距离电源线输入端较近的像素驱动电路写入的电源电压大于,距离电源线输入端较远的像素驱动电路写入的电源电压,从而同样会导致发光器件的发光亮度不均匀。因此,提供一款能够提高面板显示均匀性的像素驱动电路是亟需要解决的技术问题。
发明内容
本发明旨在至少解决现有技术中存在的技术问题之一,提供一种像素驱动电路及其驱动方法、显示装置。
第一方面,本发明实施例提供一种像素驱动电路,包括:数据写入子电路、发光控制子电路、阈值补偿子电路、电源电压补偿子电路、驱动晶体管和存储电容;其中,
所述数据写入子电路,被配置为响应于扫描信号,并将数据电压信号传输至N1节点,以对所述存储电容进行充电;所述N1节点为所述存储电容的第一端、所述驱动晶体管的控制极、所述阈值补偿子电路和复位子电路之间的连接节点;
所述阈值补偿子电路,被配置为响应于扫描信号,而将阈值补偿电压写入N1节点,以及将参考电压写入N2节点,并通过调用所述存储电容,以对所述驱动晶体管的阈值电压进行补偿;所述N2节点为所述阈值补偿子电路、所述存储电容的第二端和所述电源电压补偿模块之间的连接节点;
所述电源电压补偿子电路,被配置为响应于发光控制信号,通过第一电源电压及调用所述存储电容,将电源补偿电压写入N1节点,以避免所述第一电源电压影响所述驱动晶体管的驱动电流;
所述发光控制子电路,被配置为响应于发光控制信号,而将所述驱动晶体管输出的驱动电流输出给发光器件,以使所述发光器件发光。
可选地,所述像素驱动电路还包括:复位子电路;其中,
所述复位子电路,被配置为响应于复位信号,通过初始化电压对所述N1节点电位进行复位,同时通过所述初始化电压改变所述发光器件第一极和第二极的正向偏压状态。
可选地,所述复位子电路包括:第一晶体管和第二晶体管;其中,
所述第一晶体管的第一极连接初始电压信号端,第二极连接所述N1节点,控制极连接复位信号端;
所述第二晶体管的第一极连接所述初始电压信号端,第二极连接所述所述发光器件的第一极,控制极连接所述复位信号端。
可选地,所述阈值补偿子电路包括:第三晶体管和第四晶体管;其中,
所述第三晶体管的第一极连接所述N1节点,第二极连接所述驱动晶体管的第二极,控制极连接扫描线;
所述第四晶体管的第一极连接参考电压信号端,所述第二极连接所述N2节点,控制极连接所述扫描线。
可选地,所述参考电压信号端写入的参考电压包括初始化电压。
可选地,所述电源电压补偿子电路包括:第五晶体管;其中,
所述第五晶体管的第一极连接所述N2节点,第二极连接第一电源电压端,控制极连接发光控制线。
可选地,所述数据电压写入子电路包括:第六晶体管;其中,
所述第六晶体管的第一极连接数据线,第二极连接所述驱动晶体管的第一极,控制极连接扫描线。
可选地,所述发光控制子电路包括:第七晶体管和第八晶体管;其中,
所述第七晶体管的第一极连接第一电源电压端,第二极连接所述驱动晶体管的第一极,控制极连接发光控制线;
所述第八晶体管的第一极连接所述驱动晶体管的第二极,第二极连接所述发光器件的第一极,控制极连接所述发光控制线。
第二方面,本发明实施例提供一种像素驱动电路的驱动方法,其包括:
数据写入及与阈值补偿阶段:扫描信号为工作电平信号,数据信号写入单元将数据电压写入N1节点,阈值补偿子电路通过调用存储电容,给所述N1节点写入阈值补偿电压,同时所述阈值补偿子电路将参考电压写入N2节点;
电源电压补偿及发光阶段:发光控制信号为工作电平信号,电源电压补偿子电路通过第一电源电压及调用所述存储电容,给所述N1节点写入电源补偿电压将电源补偿电压写入所述N1节点,发光控制子电路将驱动晶体管输出给发光器件,以控制发光器件发光。
可选地,该像素驱动电路的驱动方法还包括:
复位阶段:复位信号为工作电平信号,复位子电路通过初始化信号对N1节点进行复位,同时通过所述初始化电压改变所述发光器件第一极和第二极的正向偏压状态。
第三方面,本发明实施例提供一种显示装置,所述显示装置包括上述的像素驱动电路。
附图说明
图1为本发明实施例的一种像素驱动电路的结构框图;
图2为本发明实施例的另一种像素驱动电路的结构框图;
图3为本发明的实施例的一种像素驱动电路的电路图;
图4为本发明的实施例的另一种像素驱动电路的电路图;
图5为图4的像素驱动电路的工作时序图。
具体实施方式
为使本领域技术人员更好地理解本发明的技术方案,下面结合附图和具体实施方式对本发明作进一步详细描述。
除非另外定义,本公开使用的技术术语或者科学术语应当为本公开所属领域内具有一般技能的人士所理解的通常意义。本公开中使用的“第一”、“第二”以及类似的词语并不表示任何顺序、数量或者重要性,而只是用来区分不同的组成部分。同样,“一个”、“一”或者“该”等类似词语也不表示数量限制,而是表示存在至少一个。“包括”或者“包含”等类似的词语意指出现该词前面的元件或者物件涵盖出现在该词后面列举的元件或者物件及其等同,而不排除其他元件或者物件。“连接”或者“相连”等类似的词语并非限定于物理的或者机械的连接,而是可以包括电性的连接,不管是直接的还是间接的。“上”、“下”、“左”、“右”等仅用于表示相对位置关系,当被描述对象的绝对位置改变后,则该相对位置关系也可能相应地改变。
本发明实施例中的所采用的晶体管可以为薄膜晶体管或场效应管或其他特性的相同器件,由于采用的晶体管的源极和漏极是对称的,所以其源极、漏极是没有区别的。在本发明实施例中,为区分晶体管的源极和漏极,将其中一极称为第一极,另一极称为第二极,栅极称为控制极。此外按照晶体管的特性区分可以将晶体管分为N型和P型,以下实施例中是以P型晶体管进行说明的,当采用P型晶体管时,第一极为P型晶体管的源极,第二极为P型晶体管的漏极,栅极输入低电平时,源漏极导通;当采用N型晶体管时,第一极为N型晶体管的源极,第二极为N型晶体管的漏极,栅极输入高电平时,源漏极导通。可以想到的是采用N型晶体管实现是本领域技术人员可以在没有付出创造性劳动前提下轻易想到的,因此也是在本发明实施例的保护范围内的。
在此需要说明的是,本发明实施例中以所有晶体管均为采用P型晶体管为例,则工作电平是指使得P型晶体管开启工作的有效电平,即为低电平,非工作电平则指高电平。本发明实施例中的初始控制信号为一固定的工作电平,也即为一固定的低电平信号。
其中,在本发明实施例中发光器件包括但不限于有机电致发光二极管OLED,以下以发光器件为OLED为例进行说明。其中,OLED的第一极则为阳极,第二极则为阴极。
第一方面,如图1所示,本发明实施例提供一种像素驱动电路,其包括:数据写入子电路1、发光控制子电路4、阈值补偿子电路2、电源电压补偿子电路3、驱动晶体管DTFT和存储电容Cst;其中,数据写入子电路1被配置为响应于扫描信号,并将数据电压Vdata信号传输至N1节点,以对存储电容Cst进行充电;N1节点为存储电容Cst的第一端、驱动晶体管DTFT的控制极、阈值补偿子电路2和复位子电路5之间的连接节点;阈值补偿子电路2被配置为响应于扫描信号,而将阈值补偿电压写入N1节点,以及将参考电压写入N2节点,并通过调用存储电容Cst,以对驱动晶体管DTFT的阈值电压进行补偿;N2节点为阈值补偿子电路2、存储电容Cst的第二端和电源电压补偿模块之间的连接节点;电源电压补偿子电路3被配置为响应于发光控制信号,通过第一电源电压Vdd及调用存储电容Cst,将电源补偿电压写入N1节点,以避免第一电源电压Vdd影响驱动晶体管DTFT的驱动电流;发光控制子电路4被配置为响应于发光控制信号,而将驱动晶体管DTFT输出的驱动电流输出给OLED,以使OLED发光。
由于在本发明实施例的像素驱动电路中设置有阈值补偿子电路2,该阈值补偿子电路2被配置为响应于扫描信号,而将阈值补偿电压写入N1节点,以及将参考电压写入N2节点,并通过调用存储电容Cst,以对驱动晶体管DTFT的阈值电压进行补偿,因此,在通过驱动晶体管DTFT驱动发光器件进行发光(像素显示)时,向发光器件写入驱动电流,确定电流的大小与数据信号和补偿电压的电压有关,而与驱动晶体管DTFT的阈值电压无关,从而消除了驱动晶体管DTFT的阈值电压(Vth)对发光器件的驱动电流的影响,有效提升显示面板中OLED的亮度均匀性。同时,在本发明实施例的像素驱动电路中还设置有电源电压补偿子电路3,该电源电压补偿子电路3被配置为响应于发光控制信号,通过第一电源电压Vdd及调用存储电容Cst,将电源补偿电压写入N1节点,以避免第一电源电压Vdd影响驱动晶体管DTFT的驱动电流,从而有效的解决了显示面板中电源线的IR drop导致不同像素驱动电路所写入的第一电源电压Vdd不均匀,而导致显示面板中OLED的亮度均匀性差的问题。
在一些实施例中,如图2所示,像素驱动电路不仅包括上述结构,而且还包括复位子电路5。该复位子电路5被配置为响应于复位信号,通过初始化电压对所述N1节点电位进行复位,为下一帧画面的数据电压Vdata数据写入做准备;同时,该复位子电路5还被配置为响应于复位信号,通过所述初始化电压改变OLED的阳极和阴极的正向偏压状态,以有效的阻止因长时间正向偏压导致OLED的有机发光层内空间电荷的单向积累,从而在OLED发光过程中,稳定OLED的发光特性。
在一些实施例中,复位子电路5包括:第一晶体管T1和第二晶体管T2;其中,第一晶体管T1的源极连接初始电压Vinit信号端,第一晶体管T1的漏极连接N1节点,第一晶体管T1的栅极复位信号端Reset;第二晶体管T2的源极连接初始电压Vinit信号端,第二晶体管T2的漏极连接所述所述发光器件的第一极,第二晶体管T2的栅极连接复位信号端Reset。
具体的,复位信号端Reset写入低电平信号,初始电压Vinit信号端写入的初始电压Vinit信号为低电平信号,第一晶体管T1和第二晶体管T2被打开,N1节点被写入低电平信号,也即对存储电容Cst进行放电,以为下一帧数据电压Vdata写入做准备;同时,OLED阳极写入低电平信号,以改变OLED的阳极和阴极的正向偏压状态,以有效的阻止因长时间正向偏压导致OLED的有机发光层内空间电荷的单向积累,从而在OLED发光过程中,稳定OLED的发光特性。
在一些实施例中,该像素驱动电路中的阈值补偿子电路2包括:第三晶体管T3和第四晶体管T4;其中,第三晶体管T3的源极连接N1节点,第三晶体管T3的漏极连接驱动晶体管DTFT的漏极,第三晶体管T3的栅极连接扫描线Gate;第四晶体管T4的源极连接参考电压信号端,第四晶体管T4的漏极连接N2节点,第四晶体管T4的栅极连接扫描线Gate。
具体的,扫描线Gate被写入高电平信号,参考电压信号端被写入参考电压信号,第三晶体管T3和四晶体管被打开,N2节点被写入参考电压,数据电压Vdata信号通过数据电压Vdata写入模块,以及驱动晶体管DTFT和第三晶体管T3写入N1节点,直到驱动晶体管DTFT截止。N1节点的电位为数据电压Vdata和驱动晶体管DTFT的阈值电压之和,也即给N1节点写入阈值补偿电压,并存储在存储电容Cst中。
在一些实施例中,参考电压信号端被写入的参考电压信号可以是初始电压Vinit信号,也即,在本发明实施例中可以将初始电压Vinit信号端和参考电压信号端共用,从而可以简化像素驱动电路中的信号写入流程和简化驱动像素驱动电路的结构。
在一些实施例中,电源电压补偿子电路3包括:第五晶体管T5;其中,第五晶体管T5的源极连接N2节点,第五晶体管T5的漏极连接第一电源电压端VDD,第五晶体管T5的栅极连接发光控制线EM。
具体的,发光控制线EM写入低电平信号,第一电源电压端VDD写入第一电源电压Vdd信号,第五晶体管T5打开,第一电源电压Vdd被写入N2节点,并通过存储电容Cst自举,将电源电压补偿信号写入驱动晶体管DTFT的栅极,以避免第一电源电压Vdd影响驱动晶体管DTFT的驱动电流,从而有效的解决了显示面板中电源线的IR drop导致不同像素驱动电路所写入的第一电源电压Vdd不均匀,而导致显示面板中OLED的亮度均匀性差的问题。
在一些实施例中,数据电压Vdata写入子电路包括:第六晶体管T6;其中,第六晶体管T6的源极连接数据线Data,第六晶体管T6的漏极连接所述驱动晶体管DTFT的源极,第六晶体管T6的栅极连接扫描线Gate。
具体的,扫描线Gate写入低电平信号,数据线Data写入数据电压Vdata信号,第六晶体管T6打开,数据电压Vdata信号通过第六晶体管T6、驱动晶体管DTFT和阈值补偿子电路2,将数据电压Vdata信号写入N1节点,为存储电容Cst充电。
在一些实施例中,发光控制子电路4包括:第七晶体管T7和第八晶体管T8;其中,第七晶体管T7的源极连接第一电源电压端VDD,第七晶体管T7的漏极连接驱动晶体管DTFT的源极,第七晶体管T7的栅极连接发光控制线EM;第八晶体管T8的源极连接驱动晶体管DTFT的漏极,第八晶体管T8的漏极连接OLED的阳极,第八晶体管T8的栅极连接发光控制线EM。在此需要说明的是,OLED的阴极连接第二电源电压端VSS。
具体的,发光控制线EM写入低电平信号,第一电源电压端VDD写入第一电源电压Vdd,第七晶体管T7和第八晶体管T8打开,此时驱动晶体管DTFT产生的驱动电流则输出给OLED,以驱动OLED发光。
在一个具体示例中,如图3所示,像素驱动电路包括复位子电路5、阈值补偿子电路2、电源电压补偿子电路3、数据电压Vdata写入子电路、发光控制子电路4、驱动晶体管DTFT和存储电容Cst;其中,复位子电路5包括第一晶体管T1和第二晶体管T2;阈值补偿子电路2包括第三晶体管T3和第四晶体管T4;电源电压补偿子电路3包括第五晶体管T5;数据电压Vdata写入子电路包括第六晶体管T6;发光控制子电路4包括第七晶体管T7和第八晶体管T8。其中,第一晶体管T1的源极连接初始电压Vinit信号端,第一晶体管T1的漏极连接N1节点,第一晶体管T1的栅极复位信号端Reset;第二晶体管T2的源极连接初始电压Vinit信号端,第二晶体管T2的漏极连接所述所述发光器件的第一极,第二晶体管T2的栅极连接复位信号端Reset;第三晶体管T3的源极连接N1节点,第三晶体管T3的漏极连接驱动晶体管DTFT的漏极,第三晶体管T3的栅极连接扫描线Gate;第四晶体管T4的源极连接参考电压信号端,第四晶体管T4的漏极连接N2节点,第四晶体管T4的栅极连接扫描线Gate;第五晶体管T5的源极连接N2节点,第五晶体管T5的漏极连接第一电源电压端VDD,第五晶体管T5的栅极连接发光控制线EM;第六晶体管T6的源极连接数据线Data,第六晶体管T6的漏极连接所述驱动晶体管DTFT的源极,第六晶体管T6的栅极连接扫描线Gate;第七晶体管T7和第八晶体管T8;其中,第七晶体管T7的源极连接第一电源电压端VDD,第七晶体管T7的漏极连接驱动晶体管DTFT的源极,第七晶体管T7的栅极连接发光控制线EM;第八晶体管T8的源极连接驱动晶体管DTFT的漏极,第八晶体管T8的漏极连接OLED的阳极,第八晶体管T8的栅极连接发光控制线EM。在此需要说明的是,OLED的阴极连接第二电源电压端。
由于在本发明实施例的像素驱动电路中设置有阈值补偿子电路2,且该阈值补偿子电路2包括第三晶体管T3包括第四晶体管T4,当扫描线Gate写入的扫描信号为低电平,而将阈值补偿电压写入N1节点,以及将参考电压写入N2节点,并通过调用存储电容Cst,以对驱动晶体管DTFT的阈值电压进行补偿,因此,在通过驱动晶体管DTFT驱动发光器件进行发光(像素显示)时,向发光器件写入驱动电流,确定电流的大小与数据信号和补偿电压的电压有关,而与驱动晶体管DTFT的阈值电压无关,从而消除了驱动晶体管DTFT的阈值电压(Vth)对发光器件的驱动电流的影响,有效提升显示面板中OLED的亮度均匀性。同时,在本发明实施例的像素驱动电路中还设置有电源电压补偿子电路3,该电源电压补偿子电路3包括第五晶体管T5,当发改UN该控制线写入的发光控制信号为低电平信号时,通过第一电源电压Vdd及调用存储电容Cst,将电源补偿电压写入N1节点,以避免第一电源电压Vdd影响驱动晶体管DTFT的驱动电流,从而有效的解决了显示面板中电源线的IR drop导致不同像素驱动电路所写入的第一电源电压Vdd不均匀,而导致显示面板中OLED的亮度均匀性差的问题。
其中,如图4所示,第四晶体管T4的源极包括但不限于连接初始电压Vinit端。也即,在本发明实施例中可以将初始电压Vinit信号端和参考电压信号端共用,从而可以简化像素驱动电路中的信号写入流程和简化驱动像素驱动电路的结构。
第二方面,本发明实施例提供一种像素驱动电路的驱动方法,该像素驱动电路可以是上述的任意一种。该驱动方法包括如下步骤:
数据写入及与阈值补偿阶段:扫描信号为工作电平信号,数据信号写入单元将数据电压Vdata写入N1节点,阈值补偿子电路2通过调用存储电容Cst,给所述N1节点写入阈值补偿电压,同时所述阈值补偿子电路2将参考电压写入N2节点。
电源电压补偿及发光阶段:发光控制信号为工作电平信号,电源电压补偿子电路3通过第一电源电压Vdd及调用存储电容Cst,给N1节点写入电源补偿电压将电源补偿电压写入N1节点,发光控制子电路4将驱动晶体管DTFT输出给OLED,以控制OLED发光。
由于在本发明实施例的像素驱动电路的驱动方法中,阈值补偿子电路2响应于扫描信号,将阈值补偿电压写入N1节点,以及将参考电压写入N2节点,并通过调用存储电容Cst,以对驱动晶体管DTFT的阈值电压进行补偿,因此,在通过驱动晶体管DTFT驱动发光器件进行发光(像素显示)时,向发光器件写入驱动电流,确定电流的大小与数据信号和补偿电压的电压有关,而与驱动晶体管DTFT的阈值电压无关,从而消除了驱动晶体管DTFT的阈值电压(Vth)对发光器件的驱动电流的影响,有效提升显示面板中OLED的亮度均匀性。同时,在本发明实施例的像素驱动电路的驱动方法中电源电压补偿子电路3响应于发光控制信号,通过第一电源电压Vdd及调用存储电容Cst,将电源补偿电压写入N1节点,以避免第一电源电压Vdd影响驱动晶体管DTFT的驱动电流,从而有效的解决了显示面板中电源线的IRdrop导致不同像素驱动电路所写入的第一电源电压Vdd不均匀,而导致显示面板中OLED的亮度均匀性差的问题。
在一些实施例中,该像素驱动电路的驱动方法还包括:在下一帧数据写入之间的复位阶段。
复位阶段:复位信号为工作电平信号,复位子电路5通过初始化信号对N1节点进行复位,以为下一帧数据写入做准备;同时,通过所述初始化电压改变所述发光器件第一极和第二极的正向偏压状态,以有效的阻止因长时间正向偏压导致OLED的有机发光层内空间电荷的单向积累,从而在OLED发光过程中,稳定OLED的发光特性。
以图4所示的像素驱动电路为例,并结合图5所示的时序图,对本发明实施例中的像素驱动电路的驱动方法进行具体说明。
复位阶段(t1):复位信号端Reset写入低电平信号,扫描线Gate和发光控制线EM写入高电平信号;第一晶体管T1和第二晶体管T2打开,驱动晶体管DTFT的栅极,也即节点N1写入初始电压Vinit信号端写入的初始电压Vinit,为下一帧写入数据电压Vdata的写入做准备。OLED的阳极通过第二晶体管T2写入初始化电压(Vinit≤VSS),使OLED不再处于正向导通状态,使OLED有机层内杂质离子定向移动形成的内部电场逐渐消失,从而恢复OLED的特性。
数据电压Vdata写入及阈值补偿阶段(t2):扫描线Gate写入为低电平信号,复位信号端Reset和发光控制线EM写入高电平信号;第三晶体管T3、第四晶体管T4和第六晶体管T6。驱动晶体管DTFTDTFT被第三晶体管T3连成二极管结构,数据电压Vdata通过驱动晶体管DTFT、第三晶体管T3、第六晶体管T6写入驱动晶体管DTFT栅极节点N1,直到DTFT截止。节点N1电压为Vdata+Vth(Vth<0为DTFT的阈值电压),并存储在电容中。同时初始电压Vinit通过第四晶体管T4对节点N2进行复位,存储电容Cst两端的电压分别为Vdata+Vth与Vinit。
电源电压补偿及发光阶段(t3):发光控制线EM写入低电平信号,扫描线Gate与复位信号端Reset写入高电平信号,第五晶体管T5打开,N2节点与第一电源电压端VDD连接,N2电压突变为Vdd。在存储电容Cst的自举作用下,节点N1电压变化为Vdata+Vth+Vdd-Vinit。OLED在驱动晶体管DTFT的驱动下发光,此时驱动晶体管DTFT工作在饱和区,驱动晶体管DTFT的栅极(N1节点)的电压为Vdata+Vth+Vdd-Vinit,驱动晶体管DTFT的源极电压为Vdd,故,驱动晶体管DTFT的栅源电压为:
Vgs=(Vdata+Vth+VDD-Vinit)-Vdd
=Vdata+Vth-Vinit (1)
直到下一帧的复位阶段。
OLED的发光电流等于流过驱动晶体管DTFT的电流,其表达式如下:
IOLED=β(Vgs-Vth)2
=β(Vdata+Vth-Vinit-Vth)2
=β(Vdata-Vinit)2 (2)
其中,
Figure BDA0002387121440000121
μn是TFT的电子迁移率,Cox是单位面积的绝缘电容,
Figure BDA0002387121440000122
是驱动管DTFT的宽长比。
如公式(2)所示,在电源电压补偿及发光阶段OLED的电流与驱动晶体管DTFT的阈值电压无关,与第一电源电压VddVdd的大小无关。而β是在面板制造工艺确定后确定的常数,所以IOLED仅仅受输入数据电压Vdata与初始电压Vinit的影响。且初始电压Vinit不同于第一电源电压VddVdd在于该电源只驱动存储电容Cst,只有动态功耗没有静态功耗,负载小了很多,且只在扫描到此行时,初始电压Vinit才对存储电容Cst充电,工作电流小。
第三方面,本发明实施例提供一种显示装置,其包括上述的任意一种像素驱动电路。其中,显示装置可以为液晶显示装置或者电致发光显示装置,例如液晶面板、OLED面板、MicroLED面板,MiniLED面板,手机、平板电脑、电视机、显示器、笔记本电脑、数码相框、导航仪等任何具有显示功能的产品或部件。
可以理解的是,以上实施方式仅仅是为了说明本发明的原理而采用的示例性实施方式,然而本发明并不局限于此。对于本领域内的普通技术人员而言,在不脱离本发明的精神和实质的情况下,可以做出各种变型和改进,这些变型和改进也视为本发明的保护范围。

Claims (11)

1.一种像素驱动电路,其特征在于,包括:数据写入子电路、发光控制子电路、阈值补偿子电路、电源电压补偿子电路、驱动晶体管和存储电容;其中,
所述数据写入子电路,被配置为响应于扫描信号,并将数据电压信号传输至N1节点,以对所述存储电容进行充电;所述N1节点为所述存储电容的第一端、所述驱动晶体管的控制极、所述阈值补偿子电路和复位子电路之间的连接节点;
所述阈值补偿子电路,被配置为响应于扫描信号,而将阈值补偿电压写入N1节点,以及将参考电压写入N2节点,并通过调用所述存储电容,以对所述驱动晶体管的阈值电压进行补偿;所述N2节点为所述阈值补偿子电路、所述存储电容的第二端和所述电源电压补偿模块之间的连接节点;
所述电源电压补偿子电路,被配置为响应于发光控制信号,通过第一电源电压及调用所述存储电容,将电源补偿电压写入N1节点,以避免所述第一电源电压影响所述驱动晶体管的驱动电流;
所述发光控制子电路,被配置为响应于发光控制信号,而将所述驱动晶体管输出的驱动电流输出给发光器件,以使所述发光器件发光。
2.根据权利要求1所述的像素驱动电路,其特征在于,所述像素驱动电路还包括:复位子电路;其中,
所述复位子电路,被配置为响应于复位信号,通过初始化电压对所述N1节点电位进行复位,同时通过所述初始化电压改变所述发光器件第一极和第二极的正向偏压状态。
3.根据权利要求1所述的像素驱动电路,其特征在于,所述复位子电路包括:第一晶体管和第二晶体管;其中,
所述第一晶体管的第一极连接初始电压信号端,第二极连接所述N1节点,控制极连接复位信号端;
所述第二晶体管的第一极连接所述初始电压信号端,第二极连接所述所述发光器件的第一极,控制极连接所述复位信号端。
4.根据权利要求1所述的像素驱动电路,其特征在于,所述阈值补偿子电路包括:第三晶体管和第四晶体管;其中,
所述第三晶体管的第一极连接所述N1节点,第二极连接所述驱动晶体管的第二极,控制极连接扫描线;
所述第四晶体管的第一极连接参考电压信号端,所述第二极连接所述N2节点,控制极连接所述扫描线。
5.根据权利要求4所述的像素驱动电路,其特征在于,所述参考电压信号端写入的参考电压包括初始化电压。
6.根据权利要求1所述的像素驱动电路,其特征在于,所述电源电压补偿子电路包括:第五晶体管;其中,
所述第五晶体管的第一极连接所述N2节点,第二极连接第一电源电压端,控制极连接发光控制线。
7.根据权利要求1所述的像素驱动电路,其特征在于,所述数据电压写入子电路包括:第六晶体管;其中,
所述第六晶体管的第一极连接数据线,第二极连接所述驱动晶体管的第一极,控制极连接扫描线。
8.根据权利要求1所述的像素驱动电路,其特征在于,所述发光控制子电路包括:第七晶体管和第八晶体管;其中,
所述第七晶体管的第一极连接第一电源电压端,第二极连接所述驱动晶体管的第一极,控制极连接发光控制线;
所述第八晶体管的第一极连接所述驱动晶体管的第二极,第二极连接所述发光器件的第一极,控制极连接所述发光控制线。
9.一种像素驱动电路的驱动方法,其特征在于,包括:
数据写入及与阈值补偿阶段:扫描信号为工作电平信号,数据信号写入单元将数据电压写入N1节点,阈值补偿子电路通过调用存储电容,给所述N1节点写入阈值补偿电压,同时所述阈值补偿子电路将参考电压写入N2节点;
电源电压补偿及发光阶段:发光控制信号为工作电平信号,电源电压补偿子电路通过第一电源电压及调用所述存储电容,给所述N1节点写入电源补偿电压将电源补偿电压写入所述N1节点,发光控制子电路将驱动晶体管输出给发光器件,以控制发光器件发光。
10.根据权利要求9所述的像素驱动电路的驱动方法,其特征在于,所述方法还包括:
复位阶段:复位信号为工作电平信号,复位子电路通过初始化信号对N1节点进行复位,同时通过所述初始化电压改变所述发光器件第一极和第二极的正向偏压状态。
11.一种显示装置,其特征在于,所述显示装置包括权利要求1-8中任一项所述的像素驱动电路。
CN202010110951.XA 2020-02-19 2020-02-19 像素驱动电路及其驱动方法、显示装置 Pending CN111179854A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202010110951.XA CN111179854A (zh) 2020-02-19 2020-02-19 像素驱动电路及其驱动方法、显示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202010110951.XA CN111179854A (zh) 2020-02-19 2020-02-19 像素驱动电路及其驱动方法、显示装置

Publications (1)

Publication Number Publication Date
CN111179854A true CN111179854A (zh) 2020-05-19

Family

ID=70647074

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202010110951.XA Pending CN111179854A (zh) 2020-02-19 2020-02-19 像素驱动电路及其驱动方法、显示装置

Country Status (1)

Country Link
CN (1) CN111179854A (zh)

Cited By (16)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN112102784A (zh) * 2020-09-29 2020-12-18 京东方科技集团股份有限公司 一种像素驱动电路及其制作方法、显示装置
CN112599099A (zh) * 2020-12-21 2021-04-02 京东方科技集团股份有限公司 像素驱动电路及其像素驱动方法
CN113053296A (zh) * 2020-07-31 2021-06-29 友达光电股份有限公司 像素驱动装置及像素驱动方法
CN113192458A (zh) * 2021-01-12 2021-07-30 京东方科技集团股份有限公司 一种像素电路及其驱动方法、显示面板
CN113223462A (zh) * 2021-05-10 2021-08-06 武汉华星光电技术有限公司 一种像素补偿电路、显示面板和显示装置
CN113270067A (zh) * 2021-06-28 2021-08-17 深圳市华星光电半导体显示技术有限公司 像素电路及显示面板
CN113345375A (zh) * 2021-05-28 2021-09-03 福州京东方光电科技有限公司 像素驱动电路及驱动方法、显示装置
CN113487992A (zh) * 2021-07-23 2021-10-08 京东方科技集团股份有限公司 像素电路、发光芯片、显示基板及显示装置
CN113539174A (zh) * 2021-07-12 2021-10-22 京东方科技集团股份有限公司 像素电路及其驱动方法、显示装置
CN113571016A (zh) * 2021-08-09 2021-10-29 上海和辉光电股份有限公司 像素电路及其驱动方法和有机发光显示装置
CN113920935A (zh) * 2021-10-15 2022-01-11 京东方科技集团股份有限公司 像素驱动电路、显示面板、显示装置及像素驱动方法
CN114038419A (zh) * 2021-11-29 2022-02-11 京东方科技集团股份有限公司 像素驱动电路及其驱动方法、显示面板
CN114333699A (zh) * 2022-01-13 2022-04-12 京东方科技集团股份有限公司 像素驱动电路及显示基板
WO2023019578A1 (zh) * 2021-08-20 2023-02-23 京东方科技集团股份有限公司 像素电路及其驱动方法、显示装置
WO2024045406A1 (zh) * 2022-08-30 2024-03-07 惠科股份有限公司 像素电路、显示面板和显示装置
CN113345375B (zh) * 2021-05-28 2024-04-23 福州京东方光电科技有限公司 像素驱动电路及驱动方法、显示装置

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1417767A (zh) * 2001-11-09 2003-05-14 三洋电机株式会社 对光学元件的亮度数据具有初始化功能的显示器
CN102903333A (zh) * 2012-10-25 2013-01-30 昆山工研院新型平板显示技术中心有限公司 有机发光显示器的像素电路
CN105405397A (zh) * 2015-10-14 2016-03-16 上海天马有机发光显示技术有限公司 一种像素电路及其驱动方法、一种有机发光显示装置
CN107452331A (zh) * 2017-08-25 2017-12-08 京东方科技集团股份有限公司 一种像素电路及其驱动方法、显示装置
CN109584803A (zh) * 2019-01-04 2019-04-05 京东方科技集团股份有限公司 像素驱动电路及其驱动方法、显示面板

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1417767A (zh) * 2001-11-09 2003-05-14 三洋电机株式会社 对光学元件的亮度数据具有初始化功能的显示器
CN102903333A (zh) * 2012-10-25 2013-01-30 昆山工研院新型平板显示技术中心有限公司 有机发光显示器的像素电路
CN105405397A (zh) * 2015-10-14 2016-03-16 上海天马有机发光显示技术有限公司 一种像素电路及其驱动方法、一种有机发光显示装置
CN107452331A (zh) * 2017-08-25 2017-12-08 京东方科技集团股份有限公司 一种像素电路及其驱动方法、显示装置
CN109584803A (zh) * 2019-01-04 2019-04-05 京东方科技集团股份有限公司 像素驱动电路及其驱动方法、显示面板

Cited By (24)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN113053296A (zh) * 2020-07-31 2021-06-29 友达光电股份有限公司 像素驱动装置及像素驱动方法
CN113053296B (zh) * 2020-07-31 2022-09-27 友达光电股份有限公司 像素驱动装置及像素驱动方法
CN112102784A (zh) * 2020-09-29 2020-12-18 京东方科技集团股份有限公司 一种像素驱动电路及其制作方法、显示装置
US11568815B2 (en) 2020-09-29 2023-01-31 Boe Technology Group Co., Ltd. Pixel driving circuit, manufacturing method thereof, and display device
CN112599099A (zh) * 2020-12-21 2021-04-02 京东方科技集团股份有限公司 像素驱动电路及其像素驱动方法
CN112599099B (zh) * 2020-12-21 2022-04-26 京东方科技集团股份有限公司 像素驱动电路及其像素驱动方法
US11651735B2 (en) 2021-01-12 2023-05-16 Chengdu Boe Optoelectronics Technology Co., Ltd. Pixel circuit and drive method thereof, and display panel
CN113192458A (zh) * 2021-01-12 2021-07-30 京东方科技集团股份有限公司 一种像素电路及其驱动方法、显示面板
CN113223462A (zh) * 2021-05-10 2021-08-06 武汉华星光电技术有限公司 一种像素补偿电路、显示面板和显示装置
CN113345375B (zh) * 2021-05-28 2024-04-23 福州京东方光电科技有限公司 像素驱动电路及驱动方法、显示装置
CN113345375A (zh) * 2021-05-28 2021-09-03 福州京东方光电科技有限公司 像素驱动电路及驱动方法、显示装置
US11769443B2 (en) 2021-06-28 2023-09-26 Shenzhen China Star Optoelectronics Semiconductor Display Technology Co., Ltd. Pixel circuit and display panel comprising working stages
CN113270067A (zh) * 2021-06-28 2021-08-17 深圳市华星光电半导体显示技术有限公司 像素电路及显示面板
CN113539174A (zh) * 2021-07-12 2021-10-22 京东方科技集团股份有限公司 像素电路及其驱动方法、显示装置
CN113487992B (zh) * 2021-07-23 2023-12-05 京东方科技集团股份有限公司 像素电路、发光芯片、显示基板及显示装置
CN113487992A (zh) * 2021-07-23 2021-10-08 京东方科技集团股份有限公司 像素电路、发光芯片、显示基板及显示装置
US11610545B2 (en) 2021-08-09 2023-03-21 Everdisplay Optronics (Shanghai) Co., Ltd Pixel circuit and driving method thereof, and organic light emitting display apparatus
CN113571016A (zh) * 2021-08-09 2021-10-29 上海和辉光电股份有限公司 像素电路及其驱动方法和有机发光显示装置
WO2023019578A1 (zh) * 2021-08-20 2023-02-23 京东方科技集团股份有限公司 像素电路及其驱动方法、显示装置
CN113920935B (zh) * 2021-10-15 2023-02-17 京东方科技集团股份有限公司 像素驱动电路、显示面板、显示装置及像素驱动方法
CN113920935A (zh) * 2021-10-15 2022-01-11 京东方科技集团股份有限公司 像素驱动电路、显示面板、显示装置及像素驱动方法
CN114038419A (zh) * 2021-11-29 2022-02-11 京东方科技集团股份有限公司 像素驱动电路及其驱动方法、显示面板
CN114333699A (zh) * 2022-01-13 2022-04-12 京东方科技集团股份有限公司 像素驱动电路及显示基板
WO2024045406A1 (zh) * 2022-08-30 2024-03-07 惠科股份有限公司 像素电路、显示面板和显示装置

Similar Documents

Publication Publication Date Title
CN111179854A (zh) 像素驱动电路及其驱动方法、显示装置
US11030959B2 (en) Pixel circuit and driving method thereof, and display device
US10083658B2 (en) Pixel circuits with a compensation module and drive methods thereof, and related devices
CN109712565B (zh) 一种像素电路、其驱动方法及电致发光显示面板
CN111540315B (zh) 像素驱动电路及其驱动方法、显示装置
CN110136650B (zh) 像素电路、其驱动方法、阵列基板及显示装置
WO2019037499A1 (zh) 像素电路及其驱动方法、显示装置
CN109801592B (zh) 像素电路及其驱动方法、显示基板
JP2020519925A (ja) 画素の駆動回路、画素の駆動方法及び表示装置
CN109119029B (zh) 像素电路及其驱动方法、显示装置和电子设备
CN114586091B (zh) 像素驱动电路及显示面板
CN110164375B (zh) 像素补偿电路、驱动方法、电致发光显示面板及显示装置
WO2019242557A1 (zh) 像素电路及显示装置
CN112102784B (zh) 一种像素驱动电路及其制作方法、显示装置
CN117765880A (zh) 像素电路、驱动方法、电致发光显示面板及显示装置
CN107369412B (zh) 一种像素电路及其驱动方法、显示装置
US10755636B2 (en) Pixel circuit and driving method for the same, display substrate and display device
CN110010076B (zh) 像素电路及其驱动方法、显示基板、显示装置
CN113744683B (zh) 像素电路、驱动方法和显示装置
US11922882B2 (en) Pixel circuit and driving method therefor, and display apparatus
CN114550653A (zh) 像素驱动电路以及显示装置
JP2022534548A (ja) ピクセル補償回路、ディスプレイパネル、駆動方法、およびディスプレイ装置
CN110544458A (zh) 一种像素电路、其驱动方法及显示装置
CN110796984B (zh) 像素电路、驱动方法及显示装置
CN112037714A (zh) 一种像素电路、其驱动方法、显示面板及显示装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
RJ01 Rejection of invention patent application after publication
RJ01 Rejection of invention patent application after publication

Application publication date: 20200519