CN113870789A - 一种像素驱动电路、其驱动方法及显示装置 - Google Patents

一种像素驱动电路、其驱动方法及显示装置 Download PDF

Info

Publication number
CN113870789A
CN113870789A CN202111257427.6A CN202111257427A CN113870789A CN 113870789 A CN113870789 A CN 113870789A CN 202111257427 A CN202111257427 A CN 202111257427A CN 113870789 A CN113870789 A CN 113870789A
Authority
CN
China
Prior art keywords
transistor
pole
coupled
driving
circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202111257427.6A
Other languages
English (en)
Inventor
黄耀
承天一
李孟
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
BOE Technology Group Co Ltd
Chengdu BOE Optoelectronics Technology Co Ltd
Original Assignee
BOE Technology Group Co Ltd
Chengdu BOE Optoelectronics Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by BOE Technology Group Co Ltd, Chengdu BOE Optoelectronics Technology Co Ltd filed Critical BOE Technology Group Co Ltd
Priority to CN202111257427.6A priority Critical patent/CN113870789A/zh
Publication of CN113870789A publication Critical patent/CN113870789A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0243Details of the generation of driving signals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

本发明提供了一种像素驱动电路、其驱动方法及显示装置,像素驱动电路包括:数据写入电路、驱动晶体管、第一电容、补偿电路和发光器件;其中:数据写入电路与驱动晶体管的第一极耦接,数据写入电路包括依次连接的类型相反的第一晶体管和第二晶体管,其中,在第一晶体管和第二晶体管均导通时,与数据写入电路耦接的数据信号端提供的数据信号加载至驱动晶体管的第一极;第一电容耦接于第一电源端和驱动晶体管的栅极之间;补偿电路耦接于驱动晶体管的栅极和第二极之间,用于将驱动晶体管的阈值电压以及数据信号写入第一电容;驱动晶体管的第二极与发光器件的第一极耦接,用于在第一电容维持所写入的信号的电压下稳定输出驱动电流,控制发光器件发光。

Description

一种像素驱动电路、其驱动方法及显示装置
技术领域
本发明涉及显示技术领域,特别涉及一种像素驱动电路、其驱动方法及显示装置。
背景技术
随着显示技术的发展,有机发光二极管(Organic Light Emitting Diode,OLED)显示装置向着高集成度和低成本的方向发展。为了降低显示装置的功耗,在显示静态画面时可以采用较低刷新频率(比如10Hz)来驱动显示装置。然而,在全部采用低温多晶硅(LowTemperature Poly-silicon,LTPS)型晶体管的像素电路进行驱动时,由于多晶硅有源层的迁移率较高,漏电流较大,加之,人眼对低频闪烁非常敏感,从而导致低频闪屏(Flicker)。
可见,如何改善低频时的闪屏(Flicker)成为急需解决的技术问题。
发明内容
本发明提供了一种像素驱动电路、其驱动方法及显示装置,用于改善低频时的闪屏,提高显示效果。
第一方面,本发明实施例提供了一种像素驱动电路,包括:数据写入电路、驱动晶体管、第一电容、补偿电路和发光器件;其中:
所述数据写入电路与所述驱动晶体管的第一极耦接,所述数据写入电路包括依次连接的类型相反的第一晶体管和第二晶体管,其中,在所述第一晶体管和所述第二晶体管均导通时,与所述数据写入电路耦接的数据信号端提供的数据信号加载至所述驱动晶体管的第一极;
所述第一电容耦接于第一电源端和所述驱动晶体管的栅极之间;
所述补偿电路耦接于所述驱动晶体管的栅极和第二极之间,用于将所述驱动晶体管的阈值电压以及所述数据信号写入所述第一电容;
所述驱动晶体管的第二极与所述发光器件的第一极耦接,用于在所述第一电容维持所写入的信号的电压下稳定输出驱动电流,控制所述发光器件发光。
在一种可能的实现方式中,所述像素驱动电路还包括第一复位电路、第二复位电路、第一发光控制电路和第二发光控制电路,其中:
所述第一复位电路与所述驱动晶体管的栅极耦接,用于在第一复位控制端的控制下,将第一初始化信号端提供的第一初始化信号加载至所述驱动晶体管的栅极;
所述第二复位电路与所述发光器件的第一极耦接,用于在第二复位控制端的控制下,将第二初始化信号端提供的第二初始化信号加载至所述发光器件的第一极;
所述第一发光控制电路耦接于所述第一电源端和所述驱动晶体管的第一极之间,用于在发光控制端的控制下,将所述第一电源端提供的第一电位信号加载至所述驱动晶体管的第一极;
所述第二发光控制电路耦接于所述发光器件的第一极和所述驱动晶体管的第二极之间,用于在所述发光控制端的控制下导通。
在一种可能的实现方式中,所述第一晶体管的第一极与所述数据信号端耦接,所述第一晶体管的栅极与第一扫描控制端耦接,所述第一晶体管的第二极与所述第二晶体管的第一极耦接,所述第二晶体管的栅极与第二扫描控制端耦接,所述第二晶体管的第二极与所述驱动晶体管的第一极耦接,其中,在所述第一扫描控制端加载的第一扫描信号的控制下,所述第一晶体管导通,在所述第二扫描控制端加载的第二扫描信号的控制下,所述第二晶体管导通。
在一种可能的实现方式中,所述第一复位电路包括第三晶体管,所述第三晶体管的栅极与所述第一复位控制端耦接,所述第三晶体管的第一极与所述驱动晶体管的栅极耦接,所述第三晶体管的第二极与所述第一初始化信号端耦接;
所述第二复位电路包括第四晶体管,所述第四晶体管的栅极与所述第二复位控制端耦接,所述第四晶体管的第一极与所述发光器件的第一极耦接,所述第四晶体管的第二极与所述第二初始化信号端耦接;
所述第一发光控制电路包括第五晶体管,所述第五晶体管的栅极与所述发光控制端耦接,所述第五晶体管的第一极与所述第一电源端耦接,所述第五晶体管的第二极与所述驱动晶体管的第一极耦接;
所述第二发光控制电路包括第六晶体管,所述第六晶体管的栅极与所述发光控制端耦接,所述第六晶体管的第一极与所述驱动晶体管的第二极耦接,所述第六晶体管的第二极与所述发光器件的第一极耦接;
所述补偿电路包括第七晶体管,所述第七晶体管的栅极与所述第二扫描控制端或所述第一扫描控制端耦接,所述第七晶体管的第一极与所述驱动晶体管的栅极耦接,所述第七晶体管的第二极与所述驱动晶体管的第二极耦接。
在一种可能的实现方式中,所述第一晶体管为P型晶体管,所述第二晶体管为N型晶体管,所述第三晶体管和所述第七晶体管均为N型晶体管,所述驱动晶体管、所述第四晶体管、所述第五晶体管和所述第六晶体管均为P型晶体管,所述第七晶体管的栅极与所述第二扫描控制端耦接;或者:
所述第二晶体管为P型晶体管,所述第一晶体管为N型晶体管,所述第三晶体管和所述第七晶体管均为N型晶体管,所述驱动晶体管、所述第四晶体管、所述第五晶体管和所述第六晶体管均为P型晶体管,所述第七晶体管的栅极与所述第一扫描控制端耦接。
在一种可能的实现方式中,当所述第七晶体管的栅极与所述第二扫描控制端耦接时,所述第一扫描控制端和所述第二复位控制端属于同一信号端;当所述第七晶体管的栅极与所述第一扫描控制端耦接时,所述第二扫描控制端和所述第二复位控制端属于同一信号端。
在一种可能的实现方式中,所述像素驱动电路还包括第二电容,所述第二电容的第一极与所述驱动晶体管的栅极耦接,所述第二电容的第二极与所述驱动晶体管的第一极、所述驱动晶体管的第二极和所述发光器件的第一极中的任一极耦接。
第二方面,本发明实施例提供了一种显示装置,包括:
如上面任一项所述的像素驱动电路。
第三方面,本发明实施例提供了一种如上面任一项所述的像素驱动电路的驱动方法,包括:
若显示面板的当前刷新频率为基准刷新频率的1/n,则将所述显示面板的当前显示帧分为n个子显示帧,所述n个子显示帧中的第一个定义为刷新子帧,其余定义为保持子帧,其中,n为大于1的整数;
在所述刷新子帧中,所述像素驱动电路包括数据写入阶段和发光阶段;在所述保持子帧中,所述像素驱动电路包括所述发光阶段;其中:
在所述数据写入阶段,控制所述数据写入电路中的所述第一晶体管和所述第二晶体管导通,将与所述数据写入电路耦接的数据信号端提供的数据信号加载至所述驱动晶体管的第一极,并将所述驱动晶体管的阈值电压以及所述数据信号写入所述第一电容;
在所述发光阶段,控制所述驱动晶体管在所述第一电容维持所写入的信号的电压下稳定输出驱动电流,以控制所述发光器件发光。
在一种可能的实现方式中,若所述第一晶体管为P型晶体管,所述第二晶体管为N型晶体管,在所述数据写入阶段,所述方法还包括:
先对所述第二扫描控制端加载第二扫描信号,以导通所述第二晶体管,再对所述第一扫描控制端加载第一扫描信号,以导通所述第一晶体管。
在一种可能的实现方式中,所述像素驱动电路包括与所述发光器件的第一极耦接的第二复位电路,所述像素驱动电路还包括复位阶段,在所述复位阶段,所述方法还包括:
通过第二复位控制端对所述第二复位电路进行控制,将第二初始化信号加载至所述发光器件的第一极,以对所述发光器件的第一极的电位进行周期性复位。
在一种可能的实现方式中,若所述当前显示帧显示的画面为大于预设灰阶值的画面,所述方法还包括:
在所述刷新子帧中,将电压值为第一电压的所述第二初始化信号加载至所述发光器件的第一极;
在所述保持子帧中,将电压值为第二电压的所述第二初始化信号加载至所述发光器件的第一极,其中,所述第二电压的绝对值大于所述第一电压的绝对值。
在一种可能的实现方式中,若所述当前显示帧显示的画面为小于预设灰阶值的画面,所述方法还包括:
在所述刷新子帧中,将电压值为第三电压的所述第二初始化信号加载至所述发光器件的第一极;
在所述保持子帧中,将电压值为第四电压的所述第二初始化信号加载至所述发光器件的第一极,其中,所述第三电压的绝对值大于所述第四电压的绝对值。本发明的有益效果如下:
本发明实施例提供了一种像素驱动电路、其驱动方法及显示装置,其中,该像素驱动电路包括的数据写入电路与驱动晶体管的第一极耦接,且包括依次连接的类型相反的第一晶体管和第二晶体管,在第一晶体管和第二晶体管均导通时,可以将与该数据写入电路耦接的数据信号端提供的数据信号加载至驱动晶体管的第一极;在补偿电路和驱动晶体管均开启之后,可以根据该数据信号对驱动晶体管的栅极进行充电,将驱动晶体管的阈值电压和该数据信号写入驱动晶体管的栅极,并将所写入的信号存储至第一电容中,这样的话,在形成驱动晶体管和发光器件的电流通路之后,驱动晶体管在第一电容维持所写入的信号的电压下稳定输出驱动电流,从而控制发光器件发光。也就是说,在第一晶体管和第二晶体管均导通时才能将数据信号加载至驱动晶体管,第一晶体管和第二晶体管中任一个截止,数据写入电路均截止,都无法将数据信号加载至驱动晶体管的栅极。如此一来,在发光阶段,通过控制数据写入电路截止,数据信号就不会引起驱动晶体管的第一极的电位跳变,从而不会引起驱动晶体管的栅极电位跳变,保证了驱动晶体管的栅极电位的稳定性。即便是在低频驱动下,可以避免闪屏现象的出现,从而保证了显示效果。
附图说明
图1为相关技术中的其中一种像素电路的结构示意图;
图2为本发明实施例提供的一种像素驱动电路的其中一种结构示意图;
图3为本发明实施例提供的一种像素驱动电路的其中一种结构示意图;
图4为本发明实施例提供的一种像素驱动电路的其中一种结构示意图;
图5为本发明实施例提供的一种像素驱动电路的其中一种结构示意图;
图6为本发明实施例提供的一种像素驱动电路的其中一种结构示意图;
图7为本发明实施例提供的一种像素驱动电路的其中一种结构示意图;
图8为本发明实施例提供的一种像素驱动电路的驱动方法的方法流程图;
图9为图3所示的像素驱动电路的其中一种信号时序图;
图10为图4所示的像素驱动电路的其中一种信号时序图。
附图标记说明:
1-数据写入电路;DT-驱动晶体管;CST-第一电容;2-补偿电路;L-发光器件;T1-第一晶体管;T2-第二晶体管;Data-数据信号端;Gate-第一扫描控制端;NGate-第二扫描控制端;3-第一复位电路;NReset-第一复位信号端;Vinit1-第一初始化信号端;4-第二复位电路;Vinit2-第二初始化信号端;Reset-第二复位控制端;VDD-第一电源端;5-第一发光控制电路;6-第二发光控制电路;EM-发光控制端;Vss-第二电源端;T3-第三晶体管;T4-第四晶体管;T5-第五晶体管;T6-第六晶体管;T7-第七晶体管;C-第二电容。
具体实施方式
为使本发明实施例的目的、技术方案和优点更加清楚,下面将结合本发明实施例的附图,对本发明实施例的技术方案进行清楚、完整地描述。显然,所描述的实施例是本发明的一部分实施例,而不是全部的实施例。并且在不冲突的情况下,本发明中的实施例及实施例中的特征可以相互组合。基于所描述的本发明的实施例,本领域普通技术人员在无需创造性劳动的前提下所获得的所有其他实施例,都属于本发明保护的范围。
除非另外定义,本发明使用的技术术语或者科学术语应当为本发明所属领域内具有一般技能的人士所理解的通常意义。本发明中使用的“包括”或者“包含”等类似的词语意指出现该词前面的元件或者物件涵盖出现在该词后面列举的元件或者物件及其等同,而不排除其他元件或者物件。
需要注意的是,附图中各图形的尺寸和形状不反映真实比例,目的只是示意说明本发明内容。并且自始至终相同或类似的标号表示相同或类似的元件或具有相同或类似功能的元件。
在相关技术中,常采用低温多晶硅+氧化物(Low Temperature Poly-silicon+Oxide,LTPO)技术来制作显示产品的驱动背板中的像素驱动电路。这种LTPO技术即同时利用低温多晶硅薄膜晶体管(Low Temperature Poly-silicon Thin Film Transistor,LTPSTFT)和金属氧化物薄膜晶体管(Oxide TFT)作为像素驱动电路中的功能管。由于低温多晶硅薄膜晶体管迁移率高,可以加快对像素电容的充电速度,金属氧化物薄膜晶体管具有更低的漏电流,将这两种晶体管的优势相结合,有助于高分辨率、低功耗、高画质的显示产品的开发。
为了进一步降低LTPO在低频时的功耗,往往采用跳帧(Frame Skip)模式,比如,基准刷新频率为120Hz,在当前刷新频率为10Hz时,可以将当前的一个显示帧分为12个子显示帧,第一个定义为刷新子帧,后面十一个定义为保持子帧,其中,仅在刷新子帧中对像素驱动电路中的存储电容进行重置与充电,而在保持子帧中不再对存储电容进行充电,而是保持对发光器件的阳极进行重置。
示例性地,图1所示为相关技术中7T1C结构的像素电路,其中,该像素电路包括m1~m7在内的七个TFT和一个电容Cst,m1和m2这两个TFT是用金属氧化物半导体材料作为有源层的N型TFT,m3~m7这五个TFT是用低温多晶硅材料作为有源层的P型TFT。在保持子帧中,数据电压VDATA写入M2点,在发光控制端E加载的发光控制信号的控制下开启m5和m6之后M2点会从数据电压VDATA跳变至VDD电压。在高灰阶下,数据电压VDATA会低于VDD电压,从而导致M2点电压向上跳变,M1点电压也向上跳变,保持子帧亮度低于刷新子帧的亮度;在低灰阶下,数据电压VDATA会高于VDD电压,从而导致M2点和M1点的电压向下跳变,保持子帧亮度高于刷新子帧的亮度。如此一来,刷新子帧的亮度和保持子帧的亮度会随着灰阶的不同而存在差异,无法统一补偿,这样的话,仍存在一定程度上的闪屏。
鉴于此,本发明实施例提供了一种像素驱动电路、其驱动方法及显示装置,用于改善低频时闪屏,提高显示效果。
如图2所示为本发明实施例提供的一种像素驱动电路的结构示意图,所述像素驱动电路包括:数据写入电路1、驱动晶体管DT、第一电容CST、补偿电路2和发光器件L;其中:
所述数据写入电路1与所述驱动晶体管DT的第一极耦接,所述数据写入电路1包括依次连接的类型相反的第一晶体管T1和第二晶体管T2,其中,在所述第一晶体管T1和所述第二晶体管T2均导通时,与所述数据写入电路1耦接的数据信号端Data提供的数据信号加载至所述驱动晶体管DT的第一极;
所述第一电容CST耦接于第一电源端VDD和所述驱动晶体管DT的栅极之间;
所述补偿电路2耦接于所述驱动晶体管DT的栅极和第二极之间,用于将所述驱动晶体管DT的阈值电压以及所述数据信号写入所述第一电容CST;
所述驱动晶体管DT的第二极与所述发光器件L的第一极耦接,用于在所述第一电容CST维持所写入的信号的电压下稳定输出驱动电流,控制所述发光器件L发光。
在具体实施过程中,若所述第一晶体管T1为N型晶体管,则所述第二晶体管T2为P型晶体管;若所述第一晶体管T1为P型晶体管,则所述第二晶体管T2为N型晶体管。这样的话,在所述第一晶体管T1和所述第二晶体管T2均导通时,可以将与所述数据写入电路1耦接的数据信号端Data提供的数据信号Vdata加载至所述驱动晶体管DT的第一极;所述像素驱动电路还包括耦接于所述第一电源端VDD和所述驱动晶体管DT的栅极之间的所述第一电容CST,以及耦接于所述驱动晶体管DT的栅极和第二极之间的所述补偿电路2。在所述补偿电路2和所述驱动晶体管DT均开启之后,可以根据所述数据信号Vdata对所述驱动晶体管DT的栅极进行充电,将所述驱动晶体管DT的阈值电压以及所述数据信号Vdata写入所述驱动晶体管DT的栅极,以使所述驱动晶体管DT的栅极的电压变为(Vdata+Vth)。其中,Vth表示所述驱动晶体管DT的阈值电压,Vdata表示所述数据信号的电压。还可以将写入所述驱动晶体管DT的栅极的信号存储在所述第一电容CST中。这样的话,在形成所述驱动晶体管DT和所述发光器件L的电流通路之后,所述驱动晶体管DT在所述第一电容CST释放所写入的信号的作用下生成驱动电流,从而控制所述发光器件L发光,进而保证了所述像素驱动电路的驱动能力。
在具体实施过程中,所述发光器件L可以设置为电致发光二极管,例如有机发光二极管(Organic Light Emitting Diode,OLED)、量子点发光二极管(Quantum Dot LightEmitting Diodes,QLED)、micro LED,mini LED中的至少一种。其中,所述发光器件L可以包括层叠设置的阳极、发光层、阴极。进一步地,发光层还可以包括空穴注入层、空穴传输层、电子传输层、电子注入层等膜层。当然,在实际应用中,所述发光器件L可以根据实际应用环境的需求进行设计确定,在此不作限定。
此外,由于所述第一晶体管T1和所述第二晶体管T2的类型相反,所述第一晶体管T1和所述第二晶体管T2中的任一个截止,所述数据写入电路1均截止,所述数据信号端Data都无法将所述数据信号Vdata加载至所述驱动晶体管DT的栅极。如此一来,在发光阶段,通过控制数据写入电路1截止,所述数据信号Vdata就不会引起所述驱动晶体管的第一极的电位跳变,从而不会引起所述驱动晶体管DT的栅极电位跳变,保证了所述驱动晶体管DT的栅极电位的稳定性。即便是在低频驱动下,仍可以避免闪屏现象的出现,从而保证了显示效果。
如图3所示,本发明实施例还提供了一种像素驱动电路,所述像素驱动电路还包括第一复位电路3、第二复位电路4、第一发光控制电路5和第二发光控制电路6,其中:
所述第一复位电路3与所述驱动晶体管DT的栅极(如图3中的N1节点)耦接,用于在第一复位控制端NReset的控制下,将第一初始化信号端Vinit1提供的第一初始化信号加载至所述驱动晶体管DT的栅极;
所述第二复位电路4与所述发光器件L的第一极耦接,用于在第二复位控制端Reset的控制下,将第二初始化信号端Vinit2提供的第二初始化信号加载至所述发光器件L的第一极(如图3中的N4节点);
所述第一发光控制电路5耦接于第一电源端VDD和所述驱动晶体管DT的第一极(如图3中的N2节点)之间,用于在发光控制端EM的控制下,将所述第一电源端VDD提供的第一电位信号加载至所述驱动晶体管DT的第一极;
所述第二发光控制电路6耦接于所述发光器件L的第一极和所述驱动晶体管DT的第二极(如图3中N3节点)之间,用于在所述发光控制端EM的控制下导通。
在具体实施过程中,与所述驱动晶体管DT的栅极耦接的所述第一复位电路3,在所述第一复位控制端NReset的控制下,可以将所述第一初始化信号端Vinit1提供的第一初始化信号加载至所述驱动晶体管DT的栅极,如此一来,通过所述第一复位电路3可以实现对所述驱动晶体管DT的栅极电压的复位。此外,与所述发光器件L的第一极耦接的所述第二复位电路4,可以在所述第二复位控制端Reset的控制下,将所述第二初始化信号端Vinit2提供的所述第二初始化信号加载至所述发光器件L的第一极,如此一来,通过所述第二复位电路4可以实现对所述发光器件L的第一极的复位。
耦接于所述第一电源端VDD和所述驱动晶体管DT的第一极之间的所述第一发光控制电路5,以及耦接于所述发光器件L的第一极和所述驱动晶体管DT的第二极之间的所述第二发光控制电路6,可以在所述发光控制端EM的控制下导通。导通的所述第一发光控制电路5可以将所述第一电源端VDD的电压Vdd提供给所述驱动晶体管DT的第一极,以使所述驱动晶体管DT的第一极的电压为Vdd。所述驱动晶体管DT根据其栅极电压(Vdata+Vth)以及其第一极的电压Vdd,产生驱动电流。该驱动电流通过导通的所述第二发光控制电路6提供给发光器件L,实现了对所述发光器件L的发光控制。此外,所述第一电源端VDD可以为高电位电源端,可以提供恒定的高电位信号;所述第二电源端Vss可以是低电位电源端,可以提供恒定的低电位信号。
在本发明实施例中,仍结合图3所示,所述第一晶体管T1的第一极与所述数据信号端Data耦接,所述第一晶体管T1的栅极与第一扫描控制端Gate耦接,所述第一晶体管T1的第二极与所述第二晶体管T2的第一极耦接,所述第二晶体管T2的栅极与第二扫描控制端NGate耦接,所述第二晶体管T2的第二极与所述驱动晶体管DT的第一极耦接,其中,在所述第一扫描控制端Gate加载的第一扫描信号的控制下,所述第一晶体管T1导通,在所述第二扫描控制端NGate加载的第二扫描信号的控制下,所述第二晶体管T2导通。
仍结合图3所示,若所述第一晶体管T1为P型晶体管,所述第二晶体管T2为N型晶体管,只有在所述第一扫描控制端Gate所加载的所述第一扫描信号为低电平时,所述第一晶体管T1才会导通,在所述第二扫描控制端NGate所加载的所述第二扫描信号为高电平时,所述第二晶体管T2才会导通。在实际应用中,可以对所述第一扫描控制端Gate和所述第二扫描控制端NGate分别加载相应的扫描信号,以此来控制相应晶体管的导通与截止,从而提高了所述像素驱动电路的控制能力。
需要说明的是,仍结合图3所示,在所述第一扫描信号和所述第二扫描信号均处于有效电平的时候,即所述第一扫描信号为低电平信号,第二扫描信号为高电平信号时,数据信号Vdata首先写入到N2节点;此时,所述第二扫描信号处于有效电平使得耦接于所述驱动晶体管DT的栅极和第二极之间的所述补偿电路2导通,N2节点电压通过所述驱动晶体管DT和所述补偿电路2写入N1节点,直至N2节点和N1节点的电压差为Vth时,所述驱动晶体管DT截止,从而实现了对所述驱动晶体管DT的阈值电压补偿。耦接于所述第一电源端VDD和所述驱动晶体管DT的栅极之间的所述第一电容CST可以维持N1节点的电压,以便后续发光阶段通过所述驱动晶体管DT的驱动电流能够稳定输出,进而实现对所述发光器件L的发光控制。
仍结合图3所示,所述第一复位电路3包括第三晶体管T3,所述第三晶体管T3的栅极与所述第一复位控制端NReset耦接,所述第三晶体管T3的第一极与所述驱动晶体管DT的栅极耦接,所述第三晶体管T3的第二极与所述第一初始化信号端Vinit1耦接;
所述第二复位电路4包括第四晶体管T4,所述第四晶体管T4的栅极与所述第二复位控制端Reset耦接,所述第四晶体管T4的第一极与所述发光器件L的第一极耦接,所述第四晶体管T4的第二极与所述第二初始化信号端Vinit2耦接;
所述第一发光控制电路5包括第五晶体管T5,所述第五晶体管T5的栅极与所述发光控制端EM耦接,所述第五晶体管T5的第一极与所述第一电源端VDD耦接,所述第五晶体管T5的第二极与所述驱动晶体管DT的第一极耦接;
所述第二发光控制电路6包括第六晶体管T6,所述第六晶体管T6的栅极与所述发光控制端EM耦接,所述第六晶体管T6的第一极与所述驱动晶体管DT的第二极耦接,所述第六晶体管T6的第二极与所述发光器件L的第一极耦接;
所述补偿电路2包括第七晶体管T7,所述第七晶体管T7的栅极与所述第二扫描控制端NGate或所述第一扫描控制端Gate耦接,所述第七晶体管T7的第一极与所述驱动晶体管1的栅极耦接,所述第七晶体管T7的第二极与所述驱动晶体管1的第二极耦接。
在本发明实施例中,所述第一晶体管T1和所述第二晶体管T2中的一个为P型晶体管,另一个为N型晶体管,所述第三晶体管T3和所述第七晶体管T7均为N型晶体管,所述驱动晶体管DT、所述第四晶体管T4、所述第五晶体管T5和所述第六晶体管T6均为P型晶体管。
在具体实施过程中,所述像素驱动电路中的各个晶体管的类型可以按照以下方式进行设置,但又不仅限于以下方式。
在本发明的一个实施例中,所述第一晶体管T1为P型晶体管,所述第二晶体管T2为N型晶体管,所述第三晶体管T3和所述第七晶体管T7均为N型晶体管,所述驱动晶体管DT、所述第四晶体管T4、所述第五晶体管T5和所述第六晶体管T6均为P型晶体管,所述第七晶体管T7的栅极与所述第二扫描控制端Ngate耦接。当所述第二扫描控制端NGate提供的所述第二扫描信号为高电平,所述第一复位控制端NReset提供的第一复位信号为高电平时,所述第二晶体管T2、所述第三晶体管T3和所述第七晶体管T7导通;当所述第二扫描信号为低电平,所述第一复位信号为低电平时,所述第二晶体管T2、所述第三晶体管T3和所述第七晶体管T7截止。当所述第一扫描控制端Gate提供的所述第一扫描信号为低电平,所述第二复位控制端Reset提供的第二复位信号为低电平,所述发光控制端EM提供的发光控制信号为低电平时,所述第一晶体管T1、所述第四晶体管T4、所述第五晶体管T5和所述第六晶体管T6导通;当所述第一扫描信号、所述第二复位信号和所述发光控制信号为高电平时,所述第一晶体管T1、所述第四晶体管T4、所述第五晶体管T5和所述第六晶体管T6截止。
在该实施例中,所述第二晶体管T2、所述第三晶体管T3和所述第七晶体管T7可以是用金属氧化物半导体材料作为有源层的N型晶体管,使得所述第二晶体管T2、所述第三晶体管T3和所述第七晶体管T7的漏电流较小。所述驱动晶体管DT、所述第一晶体管T1、所述第四晶体管T4、所述第五晶体管T5和所述第六晶体管T6可以是用低温多晶硅材料作为有源层的P型晶体管(即LTPS型晶体管),这样可以使所述驱动晶体管DT、所述第一晶体管T1、所述第四晶体管T4、所述第五晶体管T5和所述第六晶体管T6的迁移率较高,而且可以做的更薄更小、功耗更低等。这样通过将LTPS型晶体管与氧化物型晶体管这两种制备晶体管的工艺进行结合制备低温多晶硅氧化物的LTPO像素电路,可以使所述驱动晶体管DT的栅极的漏电流较小,功耗较低。
在本发明的另一个实施例中,上述第一晶体管T1和第二晶体管T2的位置可以互换,即N型的第一晶体管T1更靠近数据信号端Data,P型的第二晶体管T2更靠近所述驱动晶体管DT的第一极,相应的所述像素驱动电路如图4所示。仍结合图4所示,所述第二晶体管T2为P型晶体管,所述第一晶体管T1为N型晶体管,所述第三晶体管T3和所述第七晶体管T7均为N型晶体管,所述驱动晶体管DT、所述第四晶体管T4、所述第五晶体管T5和所述第六晶体管T6均为P型晶体管,所述第七晶体管T7的栅极与所述第一扫描控制端Gate耦接。在图4所示的像素驱动电路中,N型的所述第一晶体管T1的有源层的材料可以是金属氧化物半导体材料,P型所述第二晶体管T2的有源层的材料可以是低温多晶硅材料。
在本发明实施例中,结合图3所示,当所述第七晶体管T7的栅极与所述第二扫描控制端Ngate耦接时,所述第一扫描控制端Gate和所述第二复位控制端Reset属于同一信号端,即两个不同的控制端作为同一信号端,从而节省了布线空间;结合图4所示,当所述第七晶体管T7的栅极与所述第一扫描控制端Gate耦接时,所述第二扫描控制端Ngate和所述第二复位控制端Reset属于同一信号端,即两个不同的控制端作为同一信号端,从而节省了布线空间。
在本发明实施例中,所述像素驱动电路还包括驱动晶体管DT第二电容C,所述第二电容C的第一极与所述驱动晶体管DT的栅极耦接,所述第二电容C的第二极与所述驱动晶体管DT的第一极、所述驱动晶体管DT的第二极和所述发光器件L的第一极中的任一极耦接。
在具体实施过程中,可以按照以下方式设置所述第二电容C,但又不仅限于以下方式。
在本发明的一个实施例中,结合图3所示的像素驱动电路,如图5所示,所述第二电容C的第一极与所述驱动晶体管DT的栅极耦接,所述第二电容C的第二极与所述驱动晶体管DT的第一极耦接。
在本发明的另一个实施例中,结合图3所示的像素驱动电路,如图6所示,所述第二电容C的第一极与所述驱动晶体管DT的栅极耦接,所述第二电容C的第二极与所述驱动晶体管DT的第二极耦接。
在本发明的另一个实施例中,结合图3所示的像素驱动电路,如图7所示,所述第二电容C的第一极与所述驱动晶体管DT的栅极耦接,所述第二电容C的第二极与所述发光器件L的第一极耦接。
除了可以按照图5~7所示的方式来设置所述第二电容C之外,还可以根据实际需要,将所述第二电容C的第一极与所述驱动晶体管DT的栅极耦接,将所述第二电容C的第二极与除了所述驱动晶体管DT的第一极、所述驱动晶体管DT的第二极和所述发光器件的第一极之外的其它节点耦接。其中,所述第二电容C的电容值相较于N2节点和N1节点之间的寄生电容值足够大,从而可以维持N1节点的电位稳定。如此一来,在所述驱动晶体管DT的第一极的电位发生跳变时,所述驱动晶体管DT的栅极不会随之发生跳变,进一步地避免了低频闪屏,提高了显示效果。
需要说明的是,上述提及的各个晶体管的第一极和第二极可以根据相应的类型以及信号端的信号的不同,其功能可以互换。比如,可以是第一极为源极,相应地第二极为漏极,再比如,可以是第一极为漏极,相应地第二极为源极,在此不做限定。
以上仅是举例说明本发明实施例提供的驱动电路中的各电路的具体结构,在具体实施时,上述电路的具体结构不限于本发明实施例提供的上述结构,还可以是本领域技术人员可知的其他结构,这些均在本发明的保护范围之内,具体在此不作限定。
基于同一发明构思,本发明实施例还提供了一种显示装置,该显示装置包括前面所述的像素驱动电路,该显示装置解决问题的原理与前述像素驱动电路相似,因此该显示装置的实施可以参见前述像素驱动电路的实施,重复之处不再赘述。
在具体实施时,在本发明实施例中,显示装置可以为:手机、平板电脑、电视机、显示器、笔记本电脑、数码相框、导航仪等任何具有显示功能的产品或部件。对于该显示装置的其它必不可少的组成部分均为本领域的普通技术人员应该理解具有的,在此不做赘述,也不应作为对本发明的限制。
此外,显示装置可以包括:位于显示区中阵列排布的多个像素单元。每个像素单元包括多个子像素。示例性地,一个子像素设置一个上述像素驱动电路。
示例性地,像素单元可以包括红色子像素、绿色子像素以及蓝色子像素,这样可以通过红绿蓝进行混色,以实现彩色显示并降低显示功耗。或者,像素单元也可以包括红色子像素、绿色子像素、蓝色子像素以及白色子像素,这样可以通过红绿蓝白进行混色,以实现彩色显示并降低显示功耗。当然,在实际应用中,像素单元中的子像素的发光颜色可以根据实际应用环境来设计确定,在此不作限定。
基于同一发明构思,如图8所示,本发明实施例还提供了一种上面所述的像素驱动电路的驱动方法,该驱动方法包括:
若显示面板的当前刷新频率为基准刷新频率的1/n,则将所述显示面板的当前显示帧分为n个子显示帧,所述n个子显示帧中的第一个定义为刷新子帧,其余定义为保持子帧,其中,n为大于1的整数;
在所述刷新子帧中,所述像素驱动电路包括数据写入阶段和发光阶段;在所述保持子帧中,所述像素驱动电路包括所述发光阶段;其中:
S101:在所述数据写入阶段,控制所述数据写入电路中的所述第一晶体管和所述第二晶体管导通,将与所述数据写入电路耦接的数据信号端提供的数据信号加载至所述驱动晶体管的第一极,并将所述驱动晶体管的阈值电压以及所述数据信号写入所述第一电容;
S102:在所述发光阶段,控制所述驱动晶体管在所述第一电容维持所写入的信号的电压下稳定输出驱动电流,以控制所述发光器件发光。
在具体实施过程中,所述显示面板可以包括衬底基板以及位于该衬底基板上的多个子像素,示例性地,一个子像素设置一个上述像素驱动电路。所述显示面板可以在多个刷新频率下工作,比如,可以工作于30Hz、60Hz、90Hz和120Hz。若所述显示面板的当前刷新频率为基准刷新频率的1/n。比如,基准刷新频率为120Hz,当前刷新频率可以为60Hz,或者当前刷新频率也可以为40Hz,或者当前刷新频率也可以为30Hz,或者当前刷新频率也可以为20Hz,或者当前刷新频率也可以为10Hz。再比如,基准刷新频率为90Hz,当前刷新频率可以为45Hz,或者当前刷新频率也可以为30Hz,或者当前刷新频率也可以为10Hz。
在具体实施过程中,可以将所述显示面板的当前显示帧分为n个子显示帧,所述n个子显示帧中的第一个定义为刷新子帧,其余定义为保持子帧。在同一显示帧中,各个子显示帧的维持时长均相同。在同一显示帧中,刷新子帧位于所有保持子帧之前。比如,在当前显示帧为F1时,当前刷新频率为60Hz,基准刷新频率为120Hz,当前刷新频率为基准刷新频率的1/2,可以将显示帧F1分为2个子显示帧F11和F12,子显示帧F11可以定义为刷新子帧,子显示帧F12可以定义为保持子帧;再比如,在当前显示帧为F2时,当前刷新频率为30Hz,基准刷新频率为120Hz,当前刷新频率为基准刷新频率的1/4,可以将显示帧F2分为4个子显示帧F21、F22、F23和F24,子显示帧F21可以定义为刷新子帧,F22、F23和F24可以定义为保持子帧。
在具体实施过程中,结合图3所示的所述像素驱动电路,在所述刷新子帧中,所述像素驱动电路包括数据写入阶段和发光阶段;在所述保持子帧中,所述像素驱动电路包括所述发光阶段。首先,在所述数据写入阶段,控制所述数据写入电路1中的所述第一晶体管T1和所述第二晶体管T2导通,将与所述数据写入电路耦接的数据信号端Data提供的所述数据信号Vdata加载至所述驱动晶体管DT的第一极。在所述补偿电路2和所述驱动晶体管DT均开启之后,可以根据所述数据信号Vdata对所述驱动晶体管DT的栅极进行充电,将所述驱动晶体管DT的阈值电压以及所述数据信号Vdata写入所述驱动晶体管DT的栅极,以使所述驱动晶体管DT的栅极的电压变为(Vdata+Vth),并将所述驱动晶体管DT的阈值电压以及所述数据信号Vdata写入所述第一电容Cst。然后,在所述发光阶段,控制所述第一发光控制电路5和所述第二发光控制电路6导通,在形成所述驱动晶体管DT和发光器件L的电流通路之后,控制所述驱动晶体管在所述第一电容Cst维持所写入的信号的电压下稳定输出驱动电流,从而控制所述发光器件L发光。此外,在所述发光阶段中,并未将所述数据信号端Data的所述数据信号Vdata加载至所述驱动晶体管的第一极,N2节点的电位不会跳变,这样的话,就不会影响N1节点的电位跳变。由于在所述保持子帧中,所述像素驱动电路仅包括所述发光阶段,无需对N2节点进行数据写入以及对N1节点进行充电,从而在降低功耗的同时,保证了在所述保持子帧中N1节点的电位稳定,避免了闪屏现象。
在具体实施过程中,所述像素驱动电路还包括所述第一复位电路3,在所述刷新子帧中,所述像素驱动电路还包括初始化阶段,在所述初始化阶段,控制所述第一复位电路3导通,将第一初始化信号加载至所述驱动晶体管DT的栅极,实现了对所述驱动晶体管DT的栅极复位。
在本发明实施例中,结合图3所示的像素驱动电路,若所述第一晶体管T1为P型晶体管,所述第二晶体管T2为N型晶体管,在所述数据写入阶段,所述方法还包括:
先对所述第二扫描控制端加载第二扫描信号,以导通所述第二晶体管,再对所述第一扫描控制端加载第一扫描信号,以导通所述第一晶体管。
在具体实施过程中,可以先对所述第二扫描控制端NGate加载第二扫描信号,再对所述第一扫描控制端Gate加载第一扫描信号。在所述第二扫描信号和所述第一扫描信号为有效电平时,可以先导通所述第二晶体管T2,再导通第一晶体管T1,所述第二晶体管T2的开启时长可以大于所述第一晶体管T1的开启时长。一方面,保证了所述像素驱动电路可以同时驱动两行子像素,节省了布线空间;另一方面,可以通过调整所述第一晶体管T1的开启时长实现对所述驱动晶体管的第一极的充电时长的控制。
在本发明实施例中,所述像素驱动电路包括与所述发光器件的第一极耦接的第二复位电路,所述像素驱动电路还包括复位阶段,在所述复位阶段,所述方法还包括:
通过第二复位控制端对所述第二复位电路进行控制,将第二初始化信号加载至所述发光器件的第一极,以对所述发光器件的第一极的电位进行周期性复位。
在具体实施过程中,结合图3所示的像素驱动电路,在所述刷新子帧和所述保持子帧中,所述像素驱动电路均包括所述复位阶段t4。在所述复位阶段t4,可以通过所述第二复位控制端Reset对所述第二复位电路4进行控制,将第二初始化信号加载至所述发光器件的第一极,以对所述发光器件L的第一极的电位进行周期性复位,避免了低频闪屏的现象。比如,在当前刷新频率为30Hz,所述基准刷新频率为120Hz时,可以按照所述基准刷新频率为120Hz对应的第二初始化信号对所述发光器件L的第一极的电位进行相应的复位。
在本发明实施例中,可以根据所述当前显示帧所显示的画面的实际灰阶值来调整对所述发光器件L的第一极进行复位的所述第二初始化信号。可以按照以下方式来加载所述第二初始化信号,但又不仅限于以下加载方式。
在本发明的一个实施例中,若所述当前显示帧显示的画面为大于预设灰阶值的画面,所述方法还包括:
在所述刷新子帧中,将电压值为第一电压的所述第二初始化信号加载至所述发光器件的第一极;
在所述保持子帧中,将电压值为第二电压的所述第二初始化信号加载至所述发光器件的第一极,其中,所述第二电压的绝对值大于所述第一电压的绝对值。
在具体实施过程中,若所述当前显示帧显示的画面为大于预设灰阶值的画面,其中,所述预设灰阶值为根据实际应用需要预先设定的数值,相应地,该画面可以是高灰阶画面。对于高灰阶画面,在所述刷新子帧中,可以将电压值为第一电压的所述第二初始化信号加载至所述发光器件L的第一极;在所述保持子帧中,可以将电压值为第二电压的所述第二初始化信号加载至所述发光器件L的第一极,其中,所述第二电压的绝对值大于所述第一电压的绝对值。结合图9所示,所述第二初始化信号端Vinit2所加载的所述第二初始化信号的电压情况可以是,所述第一电压为-4V,所述第二电压为-4.5V。将所述第二电压加载在所述发光器件L的第一极,对所述保持子帧中的发光亮度进行了补偿,从而缩小了所述刷新子帧和所述保持子帧之间的亮度差异,解决了闪屏的问题。
在本发明的另一个实施例中,若所述当前显示帧显示的画面为小于预设灰阶值的画面,所述方法还包括:
在所述刷新子帧中,将电压值为第三电压的所述第二初始化信号加载至所述发光器件的第一极;
在所述保持子帧中,将电压值为第四电压的所述第二初始化信号加载至所述发光器件的第一极,其中,所述第三电压的绝对值大于所述第四电压的绝对值。
在具体实施过程中,若所述当前显示帧显示的为小于预设灰阶值的画面显示低灰阶画面,其中,所述预设灰阶值为根据实际应用需要预先设定的数值,相应地,该画面可以是低灰阶画面。针对该低灰阶画面,在所述刷新子帧中,可以将电压值为第三电压的所述第二初始化信号加载至所述发光器件的第一极;在所述保持子帧中,可以将电压值为第四电压的所述第二初始化信号加载至所述发光器件的第一极,所述第三电压的绝对值大于所述第四电压的绝对值,比如,所述第三电压为-3V,所述第四电压为-2.5V。通过将所述第三电压加载在所述发光器件L的第一极,对所述刷新子帧中的发光亮度进行了补偿,从而缩小了所述刷新子帧和所述保持子帧之间的亮度差异,解决了闪屏的问题。当然,本领域技术人员可以根据当前显示帧所显示画面的实际灰阶值来设置同一显示帧中刷新子帧和保持子帧时所述第二初始化信号端Vinit2的电压,在此不做限定。
下面以图3所示的像素驱动电路为例,所述第二晶体管T2、所述第三晶体管T3和所述第七晶体管T7均为有源层的材料是金属氧化物半导体材料的N型晶体管,所述驱动晶体管DT、所述第一晶体管T1、所述第四晶体管T4、所述第五晶体管T5和所述第六晶体管T6均为有源层的材料为低温多晶硅材料的P型晶体管。结合图9所示的信号时序图,对本发明实施例提供的上述像素驱动电路的工作过程进行描述。比如,当前刷新频率为40Hz,基准刷新频率为120Hz,当前刷新频率为基准刷新频率的1/3,当前显示帧F3包括F31、F32和F33这3个子显示帧,其中,子显示帧F31为刷新子帧,子显示帧F32和F33为保持子帧。在当前显示帧F3中,一个像素驱动电路的工作过程可以包括:初始化阶段t1、数据写入阶段t2和发光阶段t3这三个阶段。
在所述初始化阶段t1,所述第三晶体管T3在所述第一复位信号的高电平的控制下导通,以将所述第一初始化信号提供给所述驱动晶体管DT的栅极(如图3中的N1节点),使得所述驱动晶体管DT的栅极电压为Vinit1,从而实现了对所述驱动晶体管DT的栅极电压的初始化。
在所述数据写入阶段t2,所述第一晶体管T1在所述第一扫描信号的低电平的控制下导通,且所述第二晶体管T2在所述第二扫描信号的高电平的控制下导通,先将所述数据信号Vdata写入所述驱动晶体管DT的第一极(如图3中的N2节点);此时,所述补偿电路2在所述第二扫描信号的高电平的控制下导通,可以将图3中的N3节点与N1节点导通;N2节点电压通过所述驱动晶体管DT和所述补偿电路2写入所述驱动晶体管DT的栅极,直至N2节点和N1节点的电压差为Vth,N1节点的电位为(Vdata+Vth)时,所述驱动晶体管DT截止,从而实现了对所述驱动晶体管DT的阈值电压补偿。同时,将N1节点电压写入所述第一电容CST,通过所述第一电容CST可以维持N1节点的电压稳定。而且,所述第三晶体管T3在所述第一初始化信号的低电平的控制下截止,所述第六晶体管T6在所述发光控制端EM的高电平的控制下截止,所述第四晶体管T4在所述第二复位控制端Reset的低电平的控制下导通,所述第二初始化信号通过导通的所述第四晶体管T4加载至所述发光器件L的第一极(如图3中的N4节点),对所述发光器件L的第一极进行复位,相应地,所述发光器件L的第一极的电压为所述第二初始化信号的电压。
此外,若所述第一晶体管T1为P型晶体管,所述第二晶体管T2为N型晶体管,在所述数据写入阶段t2,还可以先对所述第二扫描控制端NGate加载所述第二扫描信号,以导通所述第二晶体管T2,再对所述第一扫描控制端Gate加载所述第一扫描信号,以导通所述第一晶体管T1。在所述第二晶体管T2为N型晶体管时,其可以采用氧化铟镓锌(Indium GalliumZinc Oxide,IGZO)作为晶体管的有源层,可以有效减小晶体管的尺寸,并防止漏电流。还可以控制所述第二晶体管T2的开启时长大于所述第一晶体管T1的开启时长,保证了所述像素驱动电路可以同时驱动两行子像素,节省了布线空间。此外,可以通过调整所述第一晶体管T1的开启时长实现对所述驱动晶体管的第一极的充电时长的控制。
在所述发光阶段t3,所述第五晶体管T5和所述第六晶体管T6可以在所述发光控制端EM的低电平的控制下导通。所述第一电源端VDD通过导通的所述第五晶体管T5可以将其电压Vdd写入所述驱动晶体管DT的第一极(如图3中的N2节点);并且,所述第一晶体管T1可以在所述第一扫描信号的高电平的控制下截止,所述第二晶体管T2和所述第七晶体管T7在所述第二扫描信号的低电平的控制下截止,所述第三晶体管T3可以在所述第一复位控制端NReset的低电平的控制下截止,所述第四晶体管T4可以在所述第二复位控制端Reset的高电平的控制下截止;所述驱动晶体管DT根据栅极电压(Vdata+Vth)以及其第一极的电压Vdd,产生驱动电流;该驱动电流通过导通的所述第六晶体管T6提供给所述发光器件L,从而驱动所述发光器件L发光。
需要说明的是,在所述保持子帧中,所述第三晶体管T3在所述第一复位控制端NReset的低电平的控制下截止,所述第二晶体管T2和所述第七晶体管T7在所述第二扫描控制端Ngate的低电平的控制下截止,所述驱动晶体管DT的栅极电压通过所述第一电容CST维持在(Vdata+Vth),所述驱动晶体管DT持续导通;所述第四晶体管T4在所述第二复位控制端Reset的控制下对所述发光器件L的第一极电位进行周期性复位,通过所述发光控制端EM对所述第四晶体管和所述第五晶体管T5进行相应的开启与关断,实现了所述保持子帧中的发光控制。而且,在保持子帧中,所述第二晶体管T2在第二扫描控制端NGate的低电平的控制下截止,即便对所述第一扫描控制端Gate加载低电平信号,数据信号Vdata无法写入N2节点,就不会影响N1节点的电位,从而避免了低频驱动的闪屏现象,提高了显示效果。此外,对于图4所示的像素驱动电路的信号时序图可以是如图10所示,其具体实现过程同图9所示,在此不再详述。
尽管已描述了本发明的优选实施例,但本领域内的技术人员一旦得知了基本创造性概念,则可对这些实施例作出另外的变更和修改。所以,所附权利要求意欲解释为包括优选实施例以及落入本发明范围的所有变更和修改。
显然,本领域的技术人员可以对本申请进行各种改动和变型而不脱离本申请的精神和范围。这样,倘若本申请的这些修改和变型属于本申请权利要求及其等同技术的范围之内,则本申请也意图包含这些改动和变型在内。

Claims (13)

1.一种像素驱动电路,其特征在于,包括:数据写入电路、驱动晶体管、第一电容、补偿电路和发光器件;其中:
所述数据写入电路与所述驱动晶体管的第一极耦接,所述数据写入电路包括依次连接的类型相反的第一晶体管和第二晶体管,其中,在所述第一晶体管和所述第二晶体管均导通时,与所述数据写入电路耦接的数据信号端提供的数据信号加载至所述驱动晶体管的第一极;
所述第一电容耦接于第一电源端和所述驱动晶体管的栅极之间;
所述补偿电路耦接于所述驱动晶体管的栅极和第二极之间,用于将所述驱动晶体管的阈值电压以及所述数据信号写入所述第一电容;
所述驱动晶体管的第二极与所述发光器件的第一极耦接,用于在所述第一电容维持所写入的信号的电压下稳定输出驱动电流,控制所述发光器件发光。
2.如权利要求1所述的像素驱动电路,其特征在于,所述像素驱动电路还包括第一复位电路、第二复位电路、第一发光控制电路和第二发光控制电路,其中:
所述第一复位电路与所述驱动晶体管的栅极耦接,用于在第一复位控制端的控制下,将第一初始化信号端提供的第一初始化信号加载至所述驱动晶体管的栅极;
所述第二复位电路与所述发光器件的第一极耦接,用于在第二复位控制端的控制下,将第二初始化信号端提供的第二初始化信号加载至所述发光器件的第一极;
所述第一发光控制电路耦接于所述第一电源端和所述驱动晶体管的第一极之间,用于在发光控制端的控制下,将所述第一电源端提供的第一电位信号加载至所述驱动晶体管的第一极;
所述第二发光控制电路耦接于所述发光器件的第一极和所述驱动晶体管的第二极之间,用于在所述发光控制端的控制下导通。
3.如权利要求2所述的像素驱动电路,其特征在于,所述第一晶体管的第一极与所述数据信号端耦接,所述第一晶体管的栅极与第一扫描控制端耦接,所述第一晶体管的第二极与所述第二晶体管的第一极耦接,所述第二晶体管的栅极与第二扫描控制端耦接,所述第二晶体管的第二极与所述驱动晶体管的第一极耦接,其中,在所述第一扫描控制端加载的第一扫描信号的控制下,所述第一晶体管导通,在所述第二扫描控制端加载的第二扫描信号的控制下,所述第二晶体管导通。
4.如权利要求3所述的像素驱动电路,其特征在于,所述第一复位电路包括第三晶体管,所述第三晶体管的栅极与所述第一复位控制端耦接,所述第三晶体管的第一极与所述驱动晶体管的栅极耦接,所述第三晶体管的第二极与所述第一初始化信号端耦接;
所述第二复位电路包括第四晶体管,所述第四晶体管的栅极与所述第二复位控制端耦接,所述第四晶体管的第一极与所述发光器件的第一极耦接,所述第四晶体管的第二极与所述第二初始化信号端耦接;
所述第一发光控制电路包括第五晶体管,所述第五晶体管的栅极与所述发光控制端耦接,所述第五晶体管的第一极与所述第一电源端耦接,所述第五晶体管的第二极与所述驱动晶体管的第一极耦接;
所述第二发光控制电路包括第六晶体管,所述第六晶体管的栅极与所述发光控制端耦接,所述第六晶体管的第一极与所述驱动晶体管的第二极耦接,所述第六晶体管的第二极与所述发光器件的第一极耦接;
所述补偿电路包括第七晶体管,所述第七晶体管的栅极与所述第二扫描控制端或所述第一扫描控制端耦接,所述第七晶体管的第一极与所述驱动晶体管的栅极耦接,所述第七晶体管的第二极与所述驱动晶体管的第二极耦接。
5.如权利要求4所述的像素驱动电路,其特征在于,所述第一晶体管为P型晶体管,所述第二晶体管为N型晶体管,所述第三晶体管和所述第七晶体管均为N型晶体管,所述驱动晶体管、所述第四晶体管、所述第五晶体管和所述第六晶体管均为P型晶体管,所述第七晶体管的栅极与所述第二扫描控制端耦接;或者:
所述第二晶体管为P型晶体管,所述第一晶体管为N型晶体管,所述第三晶体管和所述第七晶体管均为N型晶体管,所述驱动晶体管、所述第四晶体管、所述第五晶体管和所述第六晶体管均为P型晶体管,所述第七晶体管的栅极与所述第一扫描控制端耦接。
6.如权利要求5所述的像素驱动电路,其特征在于,当所述第七晶体管的栅极与所述第二扫描控制端耦接时,所述第一扫描控制端和所述第二复位控制端属于同一信号端;当所述第七晶体管的栅极与所述第一扫描控制端耦接时,所述第二扫描控制端和所述第二复位控制端属于同一信号端。
7.如权利要求1-6任一项所述的像素驱动电路,其特征在于,所述像素驱动电路还包括第二电容,所述第二电容的第一极与所述驱动晶体管的栅极耦接,所述第二电容的第二极与所述驱动晶体管的第一极、所述驱动晶体管的第二极和所述发光器件的第一极中的任一极耦接。
8.一种显示装置,其特征在于,包括:
如权利要求1-7任一项所述的像素驱动电路。
9.一种如权利要求1-7任一项所述的像素驱动电路的驱动方法,其特征在于,包括:
若显示面板的当前刷新频率为基准刷新频率的1/n,则将所述显示面板的当前显示帧分为n个子显示帧,所述n个子显示帧中的第一个定义为刷新子帧,其余定义为保持子帧,其中,n为大于1的整数;
在所述刷新子帧中,所述像素驱动电路包括数据写入阶段和发光阶段;在所述保持子帧中,所述像素驱动电路包括所述发光阶段;其中:
在所述数据写入阶段,控制所述数据写入电路中的所述第一晶体管和所述第二晶体管导通,将与所述数据写入电路耦接的数据信号端提供的数据信号加载至所述驱动晶体管的第一极,并将所述驱动晶体管的阈值电压以及所述数据信号写入所述第一电容;
在所述发光阶段,控制所述驱动晶体管在所述第一电容维持所写入的信号的电压下稳定输出驱动电流,以控制所述发光器件发光。
10.如权利要求9所述的驱动方法,其特征在于,若所述第一晶体管为P型晶体管,所述第二晶体管为N型晶体管,在所述数据写入阶段,所述方法还包括:
先对所述第二扫描控制端加载第二扫描信号,以导通所述第二晶体管,再对所述第一扫描控制端加载第一扫描信号,以导通所述第一晶体管。
11.如权利要求9所述的驱动方法,其特征在于,所述像素驱动电路包括与所述发光器件的第一极耦接的第二复位电路,所述像素驱动电路还包括复位阶段,在所述复位阶段,所述方法还包括:
通过第二复位控制端对所述第二复位电路进行控制,将第二初始化信号加载至所述发光器件的第一极,以对所述发光器件的第一极的电位进行周期性复位。
12.如权利要求11所述的驱动方法,其特征在于,若所述当前显示帧显示的画面为大于预设灰阶值的画面,所述方法还包括:
在所述刷新子帧中,将电压值为第一电压的所述第二初始化信号加载至所述发光器件的第一极;
在所述保持子帧中,将电压值为第二电压的所述第二初始化信号加载至所述发光器件的第一极,其中,所述第二电压的绝对值大于所述第一电压的绝对值。
13.如权利要求11所述的驱动方法,其特征在于,若所述当前显示帧显示的画面为小于预设灰阶值的画面,所述方法还包括:
在所述刷新子帧中,将电压值为第三电压的所述第二初始化信号加载至所述发光器件的第一极;
在所述保持子帧中,将电压值为第四电压的所述第二初始化信号加载至所述发光器件的第一极,其中,所述第三电压的绝对值大于所述第四电压的绝对值。
CN202111257427.6A 2021-10-27 2021-10-27 一种像素驱动电路、其驱动方法及显示装置 Pending CN113870789A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202111257427.6A CN113870789A (zh) 2021-10-27 2021-10-27 一种像素驱动电路、其驱动方法及显示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202111257427.6A CN113870789A (zh) 2021-10-27 2021-10-27 一种像素驱动电路、其驱动方法及显示装置

Publications (1)

Publication Number Publication Date
CN113870789A true CN113870789A (zh) 2021-12-31

Family

ID=78998490

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202111257427.6A Pending CN113870789A (zh) 2021-10-27 2021-10-27 一种像素驱动电路、其驱动方法及显示装置

Country Status (1)

Country Link
CN (1) CN113870789A (zh)

Cited By (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN114397975A (zh) * 2022-01-24 2022-04-26 武汉天马微电子有限公司 显示面板及其驱动方法和显示装置
CN114446241A (zh) * 2022-02-28 2022-05-06 京东方科技集团股份有限公司 像素电路及其驱动方法、显示基板
CN114677957A (zh) * 2022-03-29 2022-06-28 京东方科技集团股份有限公司 一种像素电路、其驱动方法及显示装置
CN114898701A (zh) * 2022-04-20 2022-08-12 京东方科技集团股份有限公司 像素电路、其驱动方法及显示装置
WO2023133753A1 (zh) * 2022-01-13 2023-07-20 京东方科技集团股份有限公司 驱动电路、驱动方法和显示装置
WO2023142034A1 (zh) * 2022-01-29 2023-08-03 京东方科技集团股份有限公司 像素电路、驱动方法及显示装置
WO2024000701A1 (zh) * 2022-06-29 2024-01-04 武汉华星光电半导体显示技术有限公司 像素电路及显示面板
WO2024045067A1 (zh) * 2022-08-31 2024-03-07 京东方科技集团股份有限公司 初始信号发生器、显示面板及其显示方法、显示装置
WO2024065614A1 (zh) * 2022-09-30 2024-04-04 京东方科技集团股份有限公司 像素驱动电路、驱动方法及其显示装置

Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20170301293A1 (en) * 2017-01-25 2017-10-19 Shanghai Tianma AM-OLED Co., Ltd. Organic Light-Emitting Pixel Driving Circuit, Driving Method And Organic Light-Emitting Display Panel
CN107452331A (zh) * 2017-08-25 2017-12-08 京东方科技集团股份有限公司 一种像素电路及其驱动方法、显示装置
CN107610652A (zh) * 2017-09-28 2018-01-19 京东方科技集团股份有限公司 像素电路、其驱动方法、显示面板及显示装置
CN111754922A (zh) * 2020-07-24 2020-10-09 武汉华星光电半导体显示技术有限公司 像素驱动电路及其驱动方法、显示面板
CN112233619A (zh) * 2020-11-17 2021-01-15 上海天马有机发光显示技术有限公司 像素驱动电路及其驱动方法、显示面板及显示装置
CN112767879A (zh) * 2021-02-01 2021-05-07 武汉天马微电子有限公司 显示面板、亮度检测方法及显示装置
CN112992055A (zh) * 2021-04-27 2021-06-18 武汉华星光电半导体显示技术有限公司 像素电路及显示面板

Patent Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20170301293A1 (en) * 2017-01-25 2017-10-19 Shanghai Tianma AM-OLED Co., Ltd. Organic Light-Emitting Pixel Driving Circuit, Driving Method And Organic Light-Emitting Display Panel
CN107452331A (zh) * 2017-08-25 2017-12-08 京东方科技集团股份有限公司 一种像素电路及其驱动方法、显示装置
CN107610652A (zh) * 2017-09-28 2018-01-19 京东方科技集团股份有限公司 像素电路、其驱动方法、显示面板及显示装置
CN111754922A (zh) * 2020-07-24 2020-10-09 武汉华星光电半导体显示技术有限公司 像素驱动电路及其驱动方法、显示面板
CN112233619A (zh) * 2020-11-17 2021-01-15 上海天马有机发光显示技术有限公司 像素驱动电路及其驱动方法、显示面板及显示装置
CN112767879A (zh) * 2021-02-01 2021-05-07 武汉天马微电子有限公司 显示面板、亮度检测方法及显示装置
CN112992055A (zh) * 2021-04-27 2021-06-18 武汉华星光电半导体显示技术有限公司 像素电路及显示面板

Cited By (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2023133753A1 (zh) * 2022-01-13 2023-07-20 京东方科技集团股份有限公司 驱动电路、驱动方法和显示装置
CN114397975B (zh) * 2022-01-24 2024-04-09 武汉天马微电子有限公司 显示面板及其驱动方法和显示装置
CN114397975A (zh) * 2022-01-24 2022-04-26 武汉天马微电子有限公司 显示面板及其驱动方法和显示装置
WO2023142034A1 (zh) * 2022-01-29 2023-08-03 京东方科技集团股份有限公司 像素电路、驱动方法及显示装置
CN114446241A (zh) * 2022-02-28 2022-05-06 京东方科技集团股份有限公司 像素电路及其驱动方法、显示基板
CN114446241B (zh) * 2022-02-28 2023-07-21 京东方科技集团股份有限公司 像素电路及其驱动方法、显示基板
CN114677957A (zh) * 2022-03-29 2022-06-28 京东方科技集团股份有限公司 一种像素电路、其驱动方法及显示装置
CN114677957B (zh) * 2022-03-29 2023-10-10 京东方科技集团股份有限公司 一种像素电路、其驱动方法及显示装置
CN114898701A (zh) * 2022-04-20 2022-08-12 京东方科技集团股份有限公司 像素电路、其驱动方法及显示装置
CN114898701B (zh) * 2022-04-20 2024-04-09 京东方科技集团股份有限公司 像素电路、其驱动方法及显示装置
WO2024000701A1 (zh) * 2022-06-29 2024-01-04 武汉华星光电半导体显示技术有限公司 像素电路及显示面板
WO2024045067A1 (zh) * 2022-08-31 2024-03-07 京东方科技集团股份有限公司 初始信号发生器、显示面板及其显示方法、显示装置
WO2024065614A1 (zh) * 2022-09-30 2024-04-04 京东方科技集团股份有限公司 像素驱动电路、驱动方法及其显示装置

Similar Documents

Publication Publication Date Title
CN113870789A (zh) 一种像素驱动电路、其驱动方法及显示装置
US20240119897A1 (en) Pixel Circuit and Driving Method Therefor and Display Panel
CN110176213B (zh) 像素电路及其驱动方法、显示面板
CN110268465B (zh) 像素电路、显示面板及像素电路的驱动方法
CN113906495B (zh) 像素电路及其驱动方法、显示装置
JP2023093602A (ja) 画素回路、駆動方法、電界発光表示パネル及び表示装置
CN113950715B (zh) 像素电路及其驱动方法、显示装置
CN107346654B (zh) 一种像素电路及其驱动方法、显示装置
US20190103055A1 (en) Pixel driving circuit and driving method thereof, display panel and display device
CN113889030B (zh) 显示面板的驱动方法及显示装置
US20200342812A1 (en) Pixel driving circuit, driving method thereof, display device
US10818223B2 (en) Organic light emitting display device and method of driving same
CN115691421A (zh) 像素电路及其驱动方法、阵列基板和显示装置
CN113990244B (zh) 显示面板的驱动方法,显示驱动电路及显示装置
GB2620507A (en) Pixel circuit and driving method therefor and display panel
CN111341245B (zh) 像素驱动电路、显示面板及终端设备
CN111261102B (zh) 一种像素电路、其驱动方法、显示面板及显示装置
CN113066439B (zh) 一种像素电路、驱动方法、电致发光显示面板及显示装置
CN113658554B (zh) 像素驱动电路、像素驱动方法及显示装置
CN114898701B (zh) 像素电路、其驱动方法及显示装置
CN112863436B (zh) 一种像素电路、驱动方法、电致发光显示面板及显示装置
CN114677957B (zh) 一种像素电路、其驱动方法及显示装置
WO2023024072A1 (zh) 像素电路及其驱动方法、显示装置
WO2023225955A1 (zh) 一种像素电路、其驱动方法及显示装置
CN115662354A (zh) 一种像素电路、其驱动方法及显示装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination