CN104702281B - 一种采样时钟产生电路及模数转换器 - Google Patents

一种采样时钟产生电路及模数转换器 Download PDF

Info

Publication number
CN104702281B
CN104702281B CN201510105575.4A CN201510105575A CN104702281B CN 104702281 B CN104702281 B CN 104702281B CN 201510105575 A CN201510105575 A CN 201510105575A CN 104702281 B CN104702281 B CN 104702281B
Authority
CN
China
Prior art keywords
circuit
fet
resistance
level
sampling clock
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201510105575.4A
Other languages
English (en)
Other versions
CN104702281A (zh
Inventor
杨金达
周立人
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Huawei Technologies Co Ltd
Original Assignee
Huawei Technologies Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Huawei Technologies Co Ltd filed Critical Huawei Technologies Co Ltd
Priority to CN201510105575.4A priority Critical patent/CN104702281B/zh
Publication of CN104702281A publication Critical patent/CN104702281A/zh
Priority to EP20185869.3A priority patent/EP3790198A1/en
Priority to EP15884415.9A priority patent/EP3261257B1/en
Priority to PCT/CN2015/095694 priority patent/WO2016141737A1/zh
Priority to US15/699,723 priority patent/US10320409B2/en
Application granted granted Critical
Publication of CN104702281B publication Critical patent/CN104702281B/zh
Priority to US16/434,593 priority patent/US10804922B2/en
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M1/00Analogue/digital conversion; Digital/analogue conversion
    • H03M1/12Analogue/digital converters
    • H03M1/34Analogue value compared with reference values
    • H03M1/38Analogue value compared with reference values sequentially only, e.g. successive approximation type
    • H03M1/46Analogue value compared with reference values sequentially only, e.g. successive approximation type with digital/analogue converter for supplying reference values to converter
    • H03M1/466Analogue value compared with reference values sequentially only, e.g. successive approximation type with digital/analogue converter for supplying reference values to converter using switched capacitors
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/04Generating or distributing clock signals or signals derived directly therefrom
    • G06F1/06Clock generators producing several clock signals
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/04Generating or distributing clock signals or signals derived directly therefrom
    • G06F1/10Distribution of clock signals, e.g. skew
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/16Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop
    • H03L7/18Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop using a frequency divider or counter in the loop
    • H03L7/183Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop using a frequency divider or counter in the loop a time difference being used for locking the loop, the counter counting between fixed numbers or the frequency divider dividing by a fixed number
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M1/00Analogue/digital conversion; Digital/analogue conversion
    • H03M1/06Continuously compensating for, or preventing, undesired influence of physical parameters
    • H03M1/0617Continuously compensating for, or preventing, undesired influence of physical parameters characterised by the use of methods or means not specific to a particular type of detrimental influence
    • H03M1/0624Continuously compensating for, or preventing, undesired influence of physical parameters characterised by the use of methods or means not specific to a particular type of detrimental influence by synchronisation
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M1/00Analogue/digital conversion; Digital/analogue conversion
    • H03M1/06Continuously compensating for, or preventing, undesired influence of physical parameters
    • H03M1/08Continuously compensating for, or preventing, undesired influence of physical parameters of noise
    • H03M1/0836Continuously compensating for, or preventing, undesired influence of physical parameters of noise of phase error, e.g. jitter
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M1/00Analogue/digital conversion; Digital/analogue conversion
    • H03M1/10Calibration or testing
    • H03M1/1071Measuring or testing
    • H03M1/1076Detection or location of converter hardware failure, e.g. power supply failure, open or short circuit
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M1/00Analogue/digital conversion; Digital/analogue conversion
    • H03M1/12Analogue/digital converters
    • H03M1/1205Multiplexed conversion systems
    • H03M1/121Interleaved, i.e. using multiple converters or converter parts for one channel
    • H03M1/1215Interleaved, i.e. using multiple converters or converter parts for one channel using time-division multiplexing

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Electronic Switches (AREA)

Abstract

本发明公开了一种采样时钟产生电路及模数转换器,属于数字信号处理领域。所述采样时钟产生电路包括阻值可变电路、非门类电路、以及电容,非门类电路的输入端接收周期为T的脉冲信号,非门类电路的输出端与电容的一端连接,电容的另一端接地,非门类电路的电源端接电源,非门类电路的接地端与阻值可变电路的一端连接,阻值可变电路的另一端接地;非门类电路,用于当脉冲信号为高电平时,输出低电平;当脉冲信号为低电平时,输出高电平;阻值可变电路,用于阻值每隔时长T变化一次,阻值的变化以n*T为周期,每个周期内各次变化后的阻值各不相同,n≥2且n为整数。本发明提高了ADC的转换精度。

Description

一种采样时钟产生电路及模数转换器
技术领域
本发明涉及数字信号处理领域,特别涉及一种采样时钟产生电路及模数转换器。
背景技术
由于工艺和器件发展的限制,单片模数转换器(Analog to Digital Converter,简称ADC)芯片的采样频率还不能做的非常高,若要达到更高的采样频率,可以利用多片ADC芯片在不同相位的采样时钟驱动下交错采样实现。
其中,不同相位的采样时钟通常采用如下方案实现:逻辑电路将时钟源信号分成n路,得到n路频率等于时钟源信号频率/n且相位各不相同的信号,n≥ 2且n为整数;分别在n路信号的传输信道中串联不同数量的反相器进行延时,得到n路采样时钟,在n路采样时钟驱动下交错采样的采样点与在时钟源信号驱动下采样的采样点相同。
在实现本发明的过程中,发明人发现现有技术至少存在以下问题:
基于工艺的限制,逻辑电路中各个器件的特性不能达到理论特性,导致通过逻辑电路得到的n路采样时钟的采样点,与时钟源信号的采样点之间存在皮秒(ps)级的时序偏差。由于在传输信道中串联反相器进行的延时只能低至20ps,无法对采样点时序偏差进行有效调整,导致多片ADC在n路采样时钟驱动下的交错采样为非均匀采样,模数转换后的信号中出现谐波,降低了ADC的转换精度。
发明内容
为了解决现有技术无法对采样点时序偏差进行有效调整、降低了ADC的转换精度的问题,本发明实施例提供了一种采样时钟产生电路及模数转换器。所述技术方案如下:
一方面,本发明实施例提供了一种采样时钟产生电路,所述采样时钟产生电路包括阻值可变电路、非门类电路、以及电容,所述非门类电路包括输入端、输出端、电源端和接地端,所述非门类电路的输入端接收周期为T的脉冲信号,所述非门类电路的输出端与所述电容的一端连接,所述电容的另一端接地,所述非门类电路的电源端接电源,所述非门类电路的接地端与所述阻值可变电路的一端连接,所述阻值可变电路的另一端接地;
所述非门类电路,用于当所述脉冲信号为高电平时,输出低电平;当所述脉冲信号为低电平时,输出高电平;
所述阻值可变电路,用于阻值每隔时长T变化一次,所述阻值的变化以n*T 为周期,每个周期内各次变化后的所述阻值各不相同,n≥2且n为整数。
在本发明一种可能的实现方式中,所述阻值可变电路包括第一场效应管和n 个第一选通开关K1102-K(1101+n),每个所述第一选通开关均包括输入端、输出端和控制端,所述第一场效应管的漏极与所述非门类电路的接地端连接,所述第一场效应管的源极接地,所述第一场效应管的栅极分别与各个所述第一选通开关的输出端连接,各个所述第一选通开关的输入端分别接收一个电压值恒定的信号,且各个所述第一选通开关的输入端接收的信号的电压值各不相同,各个所述第一选通开关的控制端分别接收一个周期为n*T的信号,在每个周期n*T 内,所述周期为n*T的信号只在一个时长为T的时间段内为第一电平,其余时间段内均为第二电平,且各个所述选通开关的控制端接收的信号为所述第一电平的时间段不重合;
其中,当所述第一选通开关的控制端接收的信号为所述第一电平时,所述第一选通开关的输入端与所述第一选通开关的输出端连通;当所述第一选通开关的控制端接收的信号为所述第二电平时,所述第一选通开关的输入端与所述第一选通开关的输出端断开。
可选地,所述第一场效应管为结型场效应晶体管JFET、增强型金属-氧化物半导体场效应晶体管MOSFET、或者耗尽型MOSFET。
可选地,所述阻值可变电路还包括第二场效应管,所述第二场效应管的栅极接电源,所述第二场效应管的漏极与所述第一场效应管的漏极连接,所述第二场效应管的源极与所述第一场效应管的源极连接;
其中,所述第二场效应管和所述第一场效应管均为P沟道场效应管,或者,所述第二场效应管和所述第一场效应管均为N沟道场效应管。
具体地,所述第二场效应管为JFET、增强型MOSFET或者耗尽型MOSFET。
可选地,所述阻值可变电路还包括电阻R,所述电阻R的一端与所述第一场效应管的漏极连接,所述电阻R的另一端与所述第一场效应管的源极连接。
可选地,所述采样时钟产生电路还包括与所述第一选通开关 K1102-K(1101+n)一一对应的电平调整电路,各个所述电平调整电路与各自对应的所述第一选通开关的输入端连接;
各个所述电平调整电路,用于为各自对应的所述第一选通开关的输入端提供一个电压值恒定且可调的信号,且各个所述电平调整电路提供的信号的电压值各不相同。
具体地,各个所述电平调整电路均包括m个电阻R41-R(40+m)、m+1个第二选通开关K(41+m)-K(41+2*m)、以及寄存器IR,m≥2且m为整数,每个所述第二选通开关均包括输入端、输出端和控制端,m个所述电阻R41-R(41+m) 串联在电源与地之间,每个串联的接点与一个所述第二选通开关的输入端连接,且各个所述串联的接点所连接的所述第二选通开关的输入端各不相同,各个所述第二选通开关的输出端分别与所述电平调整电路对应的所述第一选通开关的输入端连接,各个所述第二选通开关的控制端分别与所述寄存器IR连接。
在本发明另一种可能的实现方式中,所述非门类电路为反相器、与非门电路或者或非门电路。
可选地,所述反相器包括场效应管Q211和场效应管Q212,所述场效应管 Q211的栅极与所述场效应管Q212的栅极均为所述非门类电路的输入端,所述场效应管Q211的漏极和所述场效应管Q212的漏极均为所述非门类电路的输出端,所述场效应管Q211的源极为所述非门类电路的电源端,所述场效应管Q212 的源极为所述非门类电路的接地端;
其中,所述场效应管Q211为P沟道增强型金属-氧化物半导体场效应晶体管MOSFET,且所述场效应管Q212为N沟道MOSFET;或者,所述场效应管 Q211为N沟道MOSFET,且所述场效应管Q212为P沟道MOSFET。
在本发明又一种可能的实现方式中,所述脉冲信号的电平与所述阻值可变电路的阻值非同时变化。
另一方面,本发明实施例提供了一种模数转换器ADC,所述ADC包括n 片ADC芯片,所述ADC还包括采样时钟产生电路和混合器,所述采样时钟产生电路与所述混合器连接,所述混合器分别与所述n片ADC芯片连接;
所述采样时钟产生电路包括阻值可变电路、非门类电路、以及电容,所述非门类电路包括输入端、输出端、电源端和接地端,所述非门类电路的输入端接收周期为T的脉冲信号,所述非门类电路的输出端与所述电容的一端连接,所述电容的另一端接地,所述非门类电路的电源端接电源,所述非门类电路的接地端与所述阻值可变电路的一端连接,所述阻值可变电路的另一端接地;
所述非门类电路,用于当所述脉冲信号为高电平时,输出低电平;当所述脉冲信号为低电平时,输出高电平;
所述阻值可变电路,用于阻值每隔时长T变化一次,所述阻值的变化以n*T 为周期,每个周期内各次变化后的所述阻值各不相同,n≥2且n为整数;
所述混合器,用于产生n路周期为n*T的采样信号,在每个周期n*T内,第i路采样信号的电平在第(i-1)个时长为T的时间段内与所述采样时钟产生电路的输出信号相同,其余时间段内为低电平,第i片ADC芯片采用第i路采样信号作为采样时钟。
本发明实施例提供的技术方案带来的有益效果是:
通过阻值可变电路、非门类电路和电容形成RC电路,当脉冲信号从低电平变为高电平时,电容通过该RC电路放电,使得阻值可变电路、非门类电路和电容组成的采样时钟产生电路的输出信号的电平由于放电作用,没有随脉冲信号的电平变化立即从高电平变为低电平,而是保持为高电平一段时间后再变为低电平。若利用保持为高电平的时长导致的采样点时序偏移抵消逻辑电路或其它电路将采样时钟产生电路的输出信号分为n路所产生的采样点时序偏差,即可对采样点时序偏差进行调整。由于保持为高电平的时长与阻值可变电路的阻值大小有关,按照保持为高电平的时长与阻值可变电路的电阻之间的关系式,即使阻值可变电路的阻值大小的调整精度只达到一般水平,高电平的时长的调整精度也较高,对采样点时序偏差的调整精度可以达到百飞秒级,从而对采样点时序偏差进行有效校正,避免模数转换后的信号中出现谐波,提升无杂散动态范围(Spurious Free DynamicRange,简称SFDR,载波频率的均方根值与次最大噪声成分或谐波失真成分的均方根值之比),提高了ADC的转换精度。
附图说明
为了更清楚地说明本发明实施例中的技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1是本发明实施例提供的多片ADC芯片并行采样电路的结构示意图;
图2是本发明实施例提供的多片ADC芯片并行采样的波形示意图;
图3是本发明实施例一提供的一种采样时钟产生电路的结构示意图;
图4是本发明实施例一提供的非门类电路输入信号与输出信号的波形示意图;
图5是本发明实施例一提供的阻值可变电路阻值变化的示意图;
图6是本发明实施例一提供的采样时钟产生电路工作过程的波形示意图;
图7a-图7b是本发明实施例二提供的一种采样时钟产生电路的结构示意图;
图8是本发明实施例二提供的各个第一选通开关各端点的波形示意图;
图9是本发明实施例二提供的电平调整电路的结构示意图;
图10a-图10f是本发明实施例二提供的非门类电路的结构示意图;
图11是本发明实施例二提供的脉冲信号与阻值可变电路阻值的变化示意图;
图12是本发明实施例三提供的一种采样时钟产生电路的结构示意图;
图13是本发明实施例四提供的一种采样时钟产生电路的结构示意图;
图14是本发明实施例五提供的一种模数转换器的结构示意图;
图15是本发明实施例五提供的混合器的输入信号、及理论和实际两种情况下的输出信号的波形示意图。
具体实施方式
为使本发明的目的、技术方案和优点更加清楚,下面将结合附图对本发明实施方式作进一步地详细描述。
下面先结合图1和图2简单介绍一下本发明实施例提供的采样时钟产生电路的应用场景,图1和图2分别为多片ADC芯片并行采样的电路结构示意图和波形示意图,从图1可以看出,采样时钟产生电路分别与ADC1、ADC2、ADC3、 ADC4四片ADC芯片连接,以分别为ADC1、ADC2、ADC3、ADC4四片ADC 芯片提供采样时钟,ADC1、ADC2、ADC3、ADC4四片ADC芯片分别在采样时钟的驱动下对输入信号进行采样,ADC1、ADC2、ADC3、ADC4四片ADC 芯片采样得到的信号组成了输出信号。如图2所示,采样时钟产生电路为ADC1、 ADC2、ADC3、ADC4四片ADC芯片提供的采样时钟的频率相同且相位各不相同,从而使得ADC1、ADC2、ADC3、ADC4在时序上周期性地依次对输入信号采样,得到与采样时钟的频率*4倍的采样频率进行采样的效果。
需要说明的是,上述ADC芯片的数量、多片ADC芯片并行采样的电路及其呈现的波形仅为举例,本发明并不限制于此。
实施例一
本发明实施例提供了一种采样时钟产生电路,参见图3,该采样时钟产生电路包括阻值可变电路1、非门类电路2、以及电容C,非门类电路2包括输入端、输出端、电源端和接地端,非门类电路2的输入端接收周期为T的脉冲信号,非门类电路2的输出端为采样时钟产生电路的输出端,非门类电路2的输出端与电容C的一端连接,电容C的另一端接地,非门类电路2的电源端接电源,非门类电路2的接地端与阻值可变电路1的一端连接,阻值可变电路1的另一端接地。
其中,参见图4,非门类电路2用于,当脉冲信号为高电平(即非门类电路的输入信号为高电平)时,输出低电平(即非门类电路的输出信号为低电平);当脉冲信号为低电平(即非门类电路的输入信号为低电平)时,输出高电平(即非门类电路的输出信号为高电平)。
阻值可变电路1用于,阻值每隔时长T变化一次,阻值的变化以n*T为周期,每个周期内各次变化后的阻值各不相同,n≥2且n为整数。例如,当n=2 时,如图5所示,阻值可变电路的阻值在第一个时长T内为R1,在第二个时长 T内为R2,在第三个时长T内又为R1,在第四个时长T内又为R2,R1≠R2,也就是说,阻值每隔时长T变化一次,阻值的变化以2T为周期,在每个周期的开始,阻值是从R2变为的R1,经过一个时长T,阻值从R1变为R2,再经过一个时长T,达到一个周期的结束和另一个周期的开始,阻值又从R2变为R1,即每个周期内各次变化后的阻值各不相同。
具体地,n等于并行采样的ADC芯片的片数。以图1来说,并行采样的ADC 芯片有ADC1、ADC2、ADC3、ADC4四片,此时n=4。
需要说明的是,高电平和低电平是电工程上的一种说法,高电平是与低电平相对的高电压。具体来说,高电平为保证逻辑门的输入(或输出)为1时所允许的输入(或输出)电平,低电平为保证逻辑门的输入(或输出)为0时所允许的输入(或输出)电平。例如,对于电压值的变化范围为0-5V的信号,电压值为0-0.25V时,逻辑门为1,电平为高电平,电压值为3.5-5V时,逻辑门为 0,电平为低电平。
下面结合图6简单介绍一下本发明实施例提供的采样时钟产生电路的工作原理:
参见图6 ,当脉冲信号从高电平变为低电平时,非门类电路2的输出信号为高电平,非门类电路2的输出信号(高电平)分为两路,一路为电容C充电,另一路作为采样时钟产生电路的输出信号输出,即采样时钟产生电路的输出信号为高电平。例如,如图6所示(图6对应n=2的情况),对应脉冲信号为低电平的采样时钟产生电路的输出信号为高电平。
当脉冲信号从低电平变为高电平时,非门类电路2的输出信号为低电平,此时电容C、非门类电路2、阻值可变电路1组成RC放电电路,电容C之前(脉冲信号为低电平时)充入的电量通过阻值可变电路1释放,采样时钟产生电路的输出信号(非门类电路2的输出端为采样时钟产生电路的输出端)不会立即变为低电平,而是先保持一段时间的高电平,当电容C的电量释放到一定程度时,再变为低电平。例如,如图6所示(图6对应n=2的情况),对应脉冲信号为高电平的采样时钟产生电路的输出信号是先保持一段时间的高电平再变为低电平。
当脉冲信号再次从高电平变为低电平时,非门类电路2的输出信号又变为高电平,此时电容C充电,采样时钟产生电路的输出信号(非门类电路2的输出端为采样时钟产生电路的输出端)为高电平,如此循环,如图6所示。
其中,采样时钟产生电路的输出信号保持高电平的时长与电容C释放电量的快慢有关,容易知道,阻值可变电路1的阻值越大,电容C释放电量的速度越慢,采样时钟产生电路的输出信号保持高电平的时长越长。由于阻值可变电路1的阻值每隔时长T变化一次,阻值的变化以n*T为周期,每个周期内各次变化后的阻值各不相同,因此采样时钟产生电路的输出信号为周期为n*T的信号,在每个周期内,在各次脉冲信号(周期为T)从低电平变为高电平之后,采样时钟产生电路的输出信号保持为高电平的时长各不相同。例如,当n=2时,如图6所示,采样时钟产生电路的输出信号为周期为2T的信号,在一个周期2T 的第一个时长T内,在脉冲信号从低电平变为高电平之后,采样时钟产生电路的输出信号保持为高电平的时长为T1,在一个周期2T的第二个时长T内,在脉冲信号从低电平变为高电平之后,采样时钟产生电路的输出信号保持为高电平的时长为T2,T1≠T2,即在每个周期内,在各次脉冲信号(周期为T)从低电平变为高电平之后,采样时钟产生电路的输出信号保持为高电平的时长各不相同。
本发明实施例通过阻值可变电路、非门类电路和电容形成RC电路,当脉冲信号从低电平变为高电平时,电容通过该RC电路放电,使得阻值可变电路、非门类电路和电容组成的采样时钟产生电路的输出信号的电平由于放电作用,没有随脉冲信号的电平变化立即从高电平变为低电平,而是保持为高电平一段时间后再变为低电平。若利用保持为高电平的时长导致的采样点时序偏移抵消逻辑电路或其它电路将采样时钟产生电路的输出信号分为n路所产生的采样点时序偏差,即可对采样点时序偏差进行调整。由于保持为高电平的时长与阻值可变电路的阻值大小有关,按照保持为高电平的时长与阻值可变电路的电阻之间的关系式,即使阻值可变电路的阻值大小的调整精度只达到一般水平,高电平的时长的调整精度也较高,对采样点时序偏差的调整精度可以达到百飞秒级,从而对采样点时序偏差进行有效校正,避免模数转换后的信号中出现谐波,提升无杂散动态范围(Spurious FreeDynamic Range,简称SFDR,载波频率的均方根值与次最大噪声成分或谐波失真成分的均方根值之比),提高了ADC的转换精度。
实施例二
本发明实施例提供了一种采样时钟产生电路,本实施例的阻值可变电路具体采用场效应管和选通开关实现,参见图7a或图7b,该采样时钟产生电路包括阻值可变电路1、非门类电路2、以及电容C,非门类电路2包括输入端、输出端、电源端和接地端,非门类电路2的输入端接收周期为T的脉冲信号,非门类电路2的输出端为采样时钟产生电路的输出端,非门类电路2的输出端与电容C的一端连接,电容C的另一端接地,非门类电路2的电源端接电源,非门类电路2的接地端与阻值可变电路1的一端连接,阻值可变电路1的另一端接地。
其中,非门类电路2用于,当脉冲信号为高电平时,输出低电平;当脉冲信号为低电平时,输出高电平(如图4所示)。
阻值可变电路1用于,阻值每隔时长T变化一次,阻值的变化以n*T为周期,每个周期内各次变化后的阻值各不相同,n≥2且n为整数(如图5所示)。
在本实施例中,阻值可变电路1可以包括场效应管Q1101和n个第一选通开关K1102-K(1101+n),每个第一选通开关均包括输入端、输出端和控制端。
场效应管Q1101的漏极与非门类电路2的接地端连接,场效应管Q1101的源极接地,场效应管Q1101的栅极分别与各个第一选通开关的输出端连接。
各个第一选通开关的输入端分别接收一个电压值恒定的信号,且各个第一选通开关的输入端接收的信号的电压值各不相同。例如,当n=2时,如图8所示,第一选通开关K1102的输入端接收一个电压值恒为V1的信号,第一选通开关K1103的输入端接收一个电压值恒为V2的信号,V1≠V2。
各个第一选通开关的控制端分别接收一个周期为n*T的信号,在每个周期 n*T内,周期为n*T的信号只在一个时长为T的时间段内为第一电平,其余时间段内均为第二电平,且各个第一选通开关的控制端接收的信号为第一电平的时间段不重合。例如,当n=2时,如图8所示,第一选通开关K1102的控制端接收一个周期为2T且在每个周期的第一个时长为T的时间段内为高电平(第一电平)的信号,第二选通开关K1103的控制端接收一个周期为2T且在每个周期的第二个时长为T的时间段内为高电平(第一电平)的信号。
其中,当第一选通开关的控制端接收的信号为第一电平时,第一选通开关的输入端与第一选通开关的输出端连通;当第一选通开关的控制端接收的信号为第二电平时,第一选通开关的输入端与第一选通开关的输出端断开。
具体地,第一电平为高电平,第二电平为低电平;或者,第一电平为低电平,第二电平为高电平。图8仅以第一电平为高电平、第二电平为低电平为例进行说明,并不作为对本发明的限制。
可以理解地,场效应管Q1101的栅极接收到的信号为一个电压值每隔时长 T变化一次且周期为n*T的信号,每个周期内各次变化后的电压值各不相同。例如,当n=2时,以图8为例,场效应管Q1101的栅极接收到的信号电压值在第一个时长为T的时间段内为V1,在第二时长为T的时间段内为V2,在第三个时长为T的时间段内又为V1,在第四个时长为T的时间段内又为V2,即每个时长T变化一次且周期为2T的信号,每个周期内各次变化后的电压值各不相同。
具体地,场效应管Q1101可以为N沟道场效应管,也可以P沟道场效应管。图7a和图7b仅以场效应管Q1101为N沟道场效应管为例,并不作为对本发明的限制。
可选地,场效应管Q1101可以为结型场效应晶体管(Junction Field-EffectTransistor,简称JFET)、增强型金属-氧化物半导体场效应晶体管 (Metal-Oxide-Semiconductor Field-Effect Transistor,简称MOSFET)、或者耗尽型MOSFET。
在本实施例的一种实现方式中,如图7a所示,阻值可变电路1还可以包括场效应管Q(1102+n),场效应管Q(1102+n)的栅极接电源,场效应管Q(1102+n) 的漏极与场效应管Q1101的漏极连接,场效应管Q(1102+n)的源极与场效应管 Q1101的源极连接。
其中,场效应管Q(1102+n)和场效应管Q1101均为P沟道场效应管,或者,场效应管Q(1102+n)和场效应管Q1101均为N沟道场效应管。图7a仅以场效应管Q(1102+n)和场效应管Q1101均为N沟道场效应管为例,并不作为对本发明的限制。
可选地,场效应管Q(1102+n)可以为JFET、增强型MOSFET或者耗尽型 MOSFET。
在本实施例的另一种实现方式中,如图7b所示,阻值可变电路1还可以包括电阻R(1103+n),电阻R(1103+n)的一端与场效应管Q1101的漏极连接,电阻 (1103+n)的另一端与场效应管Q1101的源极连接。
容易知道,无论是场效应管Q(1102+n),还是电阻R(1103+n),都是或相当于是在场效应管Q1101的漏极与源极之间并联了一个电阻,可以减小场效应管 Q1101的漏极与源极之间的等效电阻的变化幅度,从而减小阻值可变电路1的阻值变化幅度。例如,在并联电阻之前,场效应管Q1101的漏极与源极之间的等效电阻阻值从r增大为2*r时,阻值可变电路1的阻值变化幅度为2*r-r=r;在并联阻值为r的电阻之后,场效应管Q1101的漏极与源极之间的等效电阻阻值从r增大为2*r时,阻值可变电路1的阻值变化幅度为1/(1/(2*r)+1/r)-1/ (1/r+1/r)=2*r/3-r/2=r/6,r/6明显小于r,因此采用上述两种实现方式中的任意一种,都可以减小阻值可变电路1的阻值变化幅度,实现更精细地调整。
在本实施例的又一种实现方式中,参见图7a或图7b,该采样时钟产生电路还可以包括与第一选通开关K1102-K(1101+n)一一对应的电平调整电路4,各个电平调整电路与各自对应的第一选通开关的输入端连接;
各个电平调整电路4,用于为各自对应的第一选通开关的输入端提供一个电压值恒定且可调的信号,且各个电平调整电路4提供的信号的电压值各不相同。
其中,电压值恒定且可调是指信号的电压值通常保持为一个值不变,但这个保持不变的值是可以调整的。例如,将信号电压值从保持为V1调整为保持为 V2,V1≠V2。
可以理解地,当电平调整电路4调整对应的第一选通开关的输入端接收的信号的电压值时,场效应管Q1101的栅极接收到的信号的电压值随之发生改变。当场效应管Q1101工作在线性区时,场效应管Q1101的漏极和源极之间的电压和漏极电流均随之改变且改变速率不一样,场效应管Q1101的漏极和源极之间的等效电阻发生变化,阻值可变电路1的阻值发生变化。
由于阻值可变电路1的阻值越大,当脉冲信号从高电平变为低电平时,电容C通过阻值可变电路1放电速率越慢,采样时钟产生电路的输出信号保持为高电平的时长越长,因此当阻值可变电路1的阻值发生变化时,电容C的放电速率、保持为高电平的时长依次随之变化。
若利用保持为高电平的时长导致的采样点时序偏移抵消逻辑电路或其它电路将采样时钟产生电路的输出信号分为n路所产生的采样点时序偏差,即可对采样点时序偏差进行调整和校正。由于保持为高电平的时长与阻值可变电路的阻值大小有关,按照保持为高电平的时长与阻值可变电路的电阻之间的关系式 (此为现有技术,在此不再列举),即使阻值可变电路的阻值大小的调整精度只达到一般水平,高电平的时长的调整精度也较高,对采样点时序偏差的调整精度至少可以达到百飞秒级。
同时由于直接利用对第一选通开关K1102-K(1101+n)的输入端接收的信号的电压值进行调整,对阻值可变电路1的阻值进行调整,对阻值可变电路1的阻值调整精度提高了,因此采样点时序偏差的调整精度可以进一步达到飞秒级,进一步提高了ADC的转换精度。
可选地,如图9所示,各个电平调整电路4均可以包括m个电阻 R41-R(40+m)、m+1个第二选通开关K(41+m)-K(41+2*m)、以及寄存器IR,m ≥2且m为整数。每个第二选通开关均包括输入端、输出端和控制端。m个电阻R41-R(41+m)串联在电源与地之间,每个串联的接点与一个第二选通开关的输入端连接,且各个串联的接点所连接的第二选通开关的输入端各不相同。各个第二选通开关的输出端分别与电平调整电路4对应的第一选通开关的输入端连接,各个第二选通开关的控制端分别与寄存器IR连接。
可以理解地,串联在电源与地之间的电阻R41-R(40+m)将电源电压分为m+1 个等级,各个等级的电压各不相同。每个串联的接点与一个第二选通开关的输入端连接,且各个串联的接点所连接的第二选通开关的输入端各不相同,因此各个第二选通开关接收一个不同电压的信号。利用寄存器IR输出不同的控制信号,可以控制第二选通开关K(41+m)-K(41+2*m)中的一个接通,接通的第二选通开关所连接的接点的电压即为第一选通开关的输入端接收的信号的电压,通过接通不同的第二接通开关,改变第一选通开关的输入端接收的信号的电压值。
具体地,m的取值取决于对第一选通开关的输入端接收的信号的电压值的调整精度,如电源电压为5V,调整精度为1V,则电源电压分为5V、4V、3V、 2V、1V、0V六个等级,即m=5。
在具体实现中,非门类电路2可以为反相器、与非门电路或者或非门电路。当非门类电路2为反相器、与非门电路、非门电路中的任意一个时,其具体的实现电路都可以有几种实现方式。例如,当非门类电路2为反相器时,可以至少有以下几种实现方式:
在第一种实现方式中,参见图10a,反相器可以包括场效应管Q211和场效应管Q212,场效应管Q211的栅极与场效应管Q212的栅极均为非门类电路2 的输入端,场效应管Q211的漏极和场效应管Q212的漏极均为非门类电路2的输出端,场效应管Q211的源极为非门类电路2的电源端,场效应管Q212的源极为非门类电路2的接地端。
其中,场效应管Q211为P沟道增强型MOSFET,且场效应管Q212为N沟道MOSFET;或者,场效应管Q211为N沟道MOSFET,且场效应管Q212为P 沟道MOSFET。图10a仅以场效应管Q211为P沟道增强型MOSFET、场效应管Q212为N沟道MOSFET为例,并不作为对本发明的限制。
在第二种实现方式中,参见图10b,反相器可以包括双极型晶体管Q221和双极型晶体管Q222,双极型晶体管Q221的基极和双极型晶体管Q222的基极均为非门类电路2的输入端,双极性晶体管Q221的发射极和双极型晶体管Q222 的发射极为非门类电路2的输出端,双极型晶体管Q221的集电极为非门类电路 2的电源端,双极型晶体管Q222的集电极为非门类电路2的接地端。
其中,双极型晶体管Q221为NPN型双极型晶体管,且双极型晶体管Q222 为PNP型双极型晶体管;或者,双极性晶体管Q221为PNP型双极型晶体管,且双极型晶体管Q222为NPN型双极型晶体管。图10b仅以双极型晶体管Q221 为NPN型双极型晶体管、双极型晶体管Q222为PNP型双极型晶体管为例,并不作为对本发明的限制。
在第三种实现方式中,如图10c所示,反相器可以包括场效应管Q231和电阻R232,场效应管Q231的栅极为非门类电路2的输入端,场效应管Q231的漏极为非门类电路2的输出端,场效应管Q231的源极为非门类电路2的接地端,场效应管Q231的漏极与电阻R232的一端连接,电阻R232的另一端为非门类电路2的电源端。
其中,场效应管Q231为增强型MOSFET。
具体地,场效应管Q231可以为N沟道场效应管,也可以为P沟道场效应管。图10c仅以场效应管Q231为N沟道场效应管为例,并不作为对本发明的限制。
在第四种实现方式中,如图10d所示,反相器可以包括场效应管Q241和电阻R242,场效应管Q241的栅极为非门类电路2的输入端,场效应管Q241的源极为非门类电路2的输出端,场效应管Q241的漏极为非门类电路2的电源端,场效应管Q241的源极与电阻R242的一端连接,电阻R242的另一端为非门类电路2的接地端。
其中,场效应管Q241为增强型MOSFET。
具体地,场效应管Q241可以为P沟道场效应管,也可以为N沟道场效应管。图10d仅以场效应管Q241为P沟道场效应管为例,并不作为对本发明的限制。
又如,当非门类电路2为与非门电路时,与非门电路可以采用如下实现方式:
参见图10e,与非门电路可以包括场效应管Q251、场效应管Q252、场效应管Q253和场效应管Q254,场效应管Q251的栅极、场效应管Q252的栅极、场效应管Q253的栅极和场效应管Q254的栅极均为非门类电路2的输入端,场效应管Q251的漏极、场效应管Q252的漏极和场效应管Q253的漏极均为非门类电路2的输出端,场效应管Q251的源极和场效应管Q252的源极均为非门类电路2的电源端,场效应管Q253的源极与场效应管Q254的漏极连接,场效应管Q254的源极为非门类电路2的接地端。
其中,场效应管Q251和场效应管Q252均为P沟道场效应管,且场效应管 Q253和场效应管Q254均为N沟道场效应管;或者,场效应管Q251和场效应管Q252均为N沟道场效应管,且场效应管Q253和场效应管Q254均为P沟道场效应管。图10e仅以场效应管Q251和场效应管Q252均为P沟道场效应管、场效应管Q253和场效应管Q254均为N沟道场效应管为例,并不作为对本发明的限制。
又如,当非门类电路2为或非门电路时,或非门电路可以采用如下实现方式:
参见图10f,或非门电路可以包括场效应管Q261、场效应管Q262、以及电阻R263,场效应管Q261的栅极和场效应管Q262的栅极均为非门类电路2的输入端,场效应管Q261的漏极和场效应管Q262的漏极均为非门类电路2的输出端,场效应管Q261的源极和场效应管Q262的源极均为非门类电路2的电源端,电阻R263的一端为非门类电路2的接地端,电阻R263的另一端分别与场效应管Q261的漏极、场效应管Q262的漏极连接。
其中,场效应管Q261和场效应管Q262均为N沟道场效应管;或者,场效应管Q261和场效应管Q262均为P沟道场效应管。图10f仅以场效应管Q261 和场效应管Q262均为N沟道场效应管为例,并不作为对本发明的限制。
综合上述实现方式,非门类电路2采用反相器,比采用与非门电路或者或非门电路,所需的器件较少,占用的空间较少,成本也较低,因此通常优选采用反相器实现非门类电路2。具体地,在上述提供的四种实现反相器的电路中,第一种实现方式与其它三种实现方式相比,由于只采用了场效应管,不涉及到电阻,因此集成度和稳定度都较好,为最优的实现方式。
在本实施例的又一种实现方式中,参见图11,脉冲信号的电平与阻值可变电路1的阻值非同时变化。
在具体实现中,可以通过对脉冲信号的电平时序与阻值可变电路1的阻值时序进行调整实现两者的非同时变化,如直接控制脉冲信号发生器输出所需时序的脉冲信号,或者采用反相器或其它器件对脉冲信号进行延时。
容易知道,脉冲信号的电平与阻值变化电路的阻值非同时变化,如此在脉冲信号从低电平变为高电平时,阻值变化电路的阻值是固定不变的,阻值变化电路两端的电压是稳定的,提高了采样时钟产生电路的稳定性。
需要说明的是,本实施例中电源的电压正负、各个场效应管或双极型晶体管的型号(如N沟道或者P沟道、JFET或者增强型MOSFET或者耗尽型 MOSFET、PNP型或者NPN型)需要相互配合,只要达到所需效果即可。
本发明实施例通过阻值可变电路、非门类电路和电容形成RC电路,当脉冲信号从低电平变为高电平时,电容通过该RC电路放电,使得阻值可变电路、非门类电路和电容组成的采样时钟产生电路的输出信号的电平由于放电作用,没有随脉冲信号的电平变化立即从高电平变为低电平,而是保持为高电平一段时间后再变为低电平。若利用保持为高电平的时长导致的采样点时序偏移抵消逻辑电路或其它电路将采样时钟产生电路的输出信号分为n路所产生的采样点时序偏差,即可对采样点时序偏差进行调整。由于保持为高电平的时长与阻值可变电路的阻值大小有关,按照保持为高电平的时长与阻值可变电路的电阻之间的关系式,即使阻值可变电路的阻值大小的调整精度只达到一般水平,高电平的时长的调整精度也较高,对采样点时序偏差的调整精度可以达到百飞秒级,从而对采样点时序偏差进行有效校正,避免模数转换后的信号中出现谐波,提升SFDR,提高了ADC的转换精度。
实施例三
本发明实施例提供了一种采样时钟产生电路,与实施例二的不同之处在于,本实施例的阻值可变电路采用一一对应的电阻和选通开关实现,且各个电阻与各自对应的选通开关串联后的支路并联。
具体地,如图12所示,阻值可变电路1可以包括n个电阻R1201-R(1200+n) 和与n个电阻R1201-R(1200+n)一一对应的n个第三选通开关 K(1201+n)-K(1200+2*n),各个电阻的阻值各不相同,每个第三选通开关均包括输入端、输出端和控制端。各个电阻分别与各自对应的第三选通开关串联组成的支路并联在非门类电路2的接地端与地之间。各个第三选通开关的控制端分别接收一个周期为n*T的信号,在每个周期n*T内,该周期为n*T的信号只在一个时长为T的时间段内为第一电平,其余时间段内为第二电平,且各个第三选通开关的控制端接收的信号为第一电平的时间段不重合。
其中,当第三选通开关的控制端接收的信号为第一电平时,第三选通开关的输入端与第三选通开关的输出端连通;当第三选通开关的控制端接收的信号为第二电平时,第三选通开关的输入端与第三选通开关的输出端断开。
具体地,第一电平为高电平,第二电平为低电平;或者,第一电平为低电平,第二电平为高电平。
本发明实施例通过阻值可变电路、非门类电路和电容形成RC电路,当脉冲信号从低电平变为高电平时,电容通过该RC电路放电,使得阻值可变电路、非门类电路和电容组成的采样时钟产生电路的输出信号的电平由于放电作用,没有随脉冲信号的电平变化立即从高电平变为低电平,而是保持为高电平一段时间后再变为低电平。若利用保持为高电平的时长导致的采样点时序偏移抵消逻辑电路或其它电路将采样时钟产生电路的输出信号分为n路所产生的采样点时序偏差,即可对采样点时序偏差进行调整。由于保持为高电平的时长与阻值可变电路的阻值大小有关,按照保持为高电平的时长与阻值可变电路的电阻之间的关系式,即使阻值可变电路的阻值大小的调整精度只达到一般水平,高电平的时长的调整精度也较高,对采样点时序偏差的调整精度可以达到百飞秒级,从而对采样点时序偏差进行有效校正,避免模数转换后的信号中出现谐波,提升SFDR,提高了ADC的转换精度。
实施例四
本发明实施例提供了一种采样时钟产生电路,与实施例二的不同之处在于,本实施例的阻值可变电路采用一一对应的电阻和选通开关实现,且各个电阻与各自对应的选通开关并联后的支路串联。
具体地,如图13所示,阻值可变电路1可以包括n个电阻R1301-R(1300+n) 和与n个电阻R1301-R(1300+n)一一对应的n个第四选通开关 K(1301+n)-K(1300+2*n),各个电阻的阻值各不相同,每个第四选通开关均包括输入端、输出端和控制端。各个电阻分别与各自对应的第四选通开关并联组成的支路串联在非门类电路2的接地端与地之间。各个第四选通开关的控制端分别接收一个周期为n*T的信号,在每个周期n*T内,该周期为n*T的信号只在一个时长为T的时间段内为第二电平,其余时间段内为第一电平,且各个第四选通开关的控制端接收的信号为第二电平的时间段不重合。
其中,当第四选通开关的控制端接收的信号为第一电平时,第四选通开关的输入端与第四选通开关的输出端连通;当第四选通开关的控制端接收的信号为第二电平时,第四选通开关的输入端与第四选通开关的输出端断开。
具体地,第一电平为高电平,第二电平为低电平;或者,第一电平为低电平,第二电平为高电平。
本发明实施例通过阻值可变电路、非门类电路和电容形成RC电路,当脉冲信号从低电平变为高电平时,电容通过该RC电路放电,使得阻值可变电路、非门类电路和电容组成的采样时钟产生电路的输出信号的电平由于放电作用,没有随脉冲信号的电平变化立即从高电平变为低电平,而是保持为高电平一段时间后再变为低电平。若利用保持为高电平的时长导致的采样点时序偏移抵消逻辑电路或其它电路将采样时钟产生电路的输出信号分为n路所产生的采样点时序偏差,即可对采样点时序偏差进行调整。由于保持为高电平的时长与阻值可变电路的阻值大小有关,按照保持为高电平的时长与阻值可变电路的电阻之间的关系式,即使阻值可变电路的阻值大小的调整精度只达到一般水平,高电平的时长的调整精度也较高,对采样点时序偏差的调整精度可以达到百飞秒级,从而对采样点时序偏差进行有效校正,避免模数转换后的信号中出现谐波,提升SFDR,提高了ADC的转换精度。
实施例五
本发明实施例提供了一种ADC,参见图14,该ADC包括n片ADC芯片 IC100-IC(n*100)、采样时钟产生电路(n+1)*100和混合器(n+2)*100,采样时钟产生电路(n+1)*100与混合器(n+2)*100连接,混合器(n+2)*100分别与n片ADC 芯片IC100-IC(n*100)连接。
其中,采样时钟产生电路(n+1)*100可以与实施例一至实施例四任一实施例提供的采样时钟产生电路相同。
混合器(n+2)*100用于,产生n路周期为n*T的采样信号,在每个周期n*T 内,第i路采样信号的电平在第(i-1)个时长为T的时间段内与采样时钟产生电路(n+1)*100的输出信号相同,其余时间段内为低电平,第i片ADC芯片采用第i路采样信号作为采样时钟。例如,当n=2时,如图15所示,混合器产生两路周期为2T的采样信号,在理论情况下,在每个周期2T内,第1路采样信号的电平在第1个时长为T的时间段内与采样时钟产生电路(n+1)*100的输出信号 (混合器(n+2)*100的输入信号)相同,其余时间段内为低电平,第2路采样时钟信号的电平在第2个时长为T的时间段内与采样时钟产生电路(n+1)*100的输出信号(混合器(n+2)*100的输入信号)相同,其余时间段内为低电平。
可以理解地,在实际应用中,由于混合器(n+2)*100中各个器件的特性不能达到理论特性,导致混合器(n+2)*100产生的n路信号的采样点与采样时钟产生电路(n+1)*100的输出信号的采样点之间存在时序偏差,只要对采样时钟产生电路(n+1)*100的输出信号的采样点时序偏差进行适当调整,就可以抵消混合器 (n+2)*100中与由于器件特性而产生的采样点时序偏差,使得混合器(n+2)*100 的产生n路周期为n*T且同频不同相的采样信号,n路采样信号的采样点与脉冲信号的采样点相同,如图15所示。
本发明实施例通过阻值可变电路、非门类电路和电容形成RC电路,当脉冲信号从低电平变为高电平时,电容通过该RC电路放电,使得阻值可变电路、非门类电路和电容组成的采样时钟产生电路的输出信号的电平由于放电作用,没有随脉冲信号的电平变化立即从高电平变为低电平,而是保持为高电平一段时间后再变为低电平。若利用保持为高电平的时长导致的采样点时序偏移抵消逻辑电路或其它电路将采样时钟产生电路的输出信号分为n路所产生的采样点时序偏差,即可对采样点时序偏差进行调整。由于保持为高电平的时长与阻值可变电路的阻值大小有关,按照保持为高电平的时长与阻值可变电路的电阻之间的关系式,即使阻值可变电路的阻值大小的调整精度只达到一般水平,高电平的时长的调整精度也较高,对采样点时序偏差的调整精度可以达到百飞秒级,从而对采样点时序偏差进行有效校正,避免模数转换后的信号中出现谐波,提升SFDR,提高了ADC的转换精度。
上述本发明实施例序号仅仅为了描述,不代表实施例的优劣。
本领域普通技术人员可以理解实现上述实施例的全部或部分步骤可以通过硬件来完成,也可以通过程序来指令相关的硬件完成,所述的程序可以存储于一种计算机可读存储介质中,上述提到的存储介质可以是只读存储器,磁盘或光盘等。
以上所述仅为本发明的较佳实施例,并不用以限制本发明,凡在本发明的精神和原则之内,所作的任何修改、等同替换、改进等,均应包含在本发明的保护范围之内。

Claims (12)

1.一种采样时钟产生电路,其特征在于,所述采样时钟产生电路包括阻值可变电路、非门类电路、以及电容,所述非门类电路包括输入端、输出端、电源端和接地端,所述非门类电路的输入端接收周期为T的脉冲信号,所述非门类电路的输出端与所述电容的一端连接,所述电容的另一端接地,所述非门类电路的电源端接电源,所述非门类电路的接地端与所述阻值可变电路的一端连接,所述阻值可变电路的另一端接地;
所述非门类电路,用于当所述脉冲信号为高电平时,输出低电平;当所述脉冲信号为低电平时,输出高电平;
所述阻值可变电路,用于阻值每隔时长T变化一次,所述阻值的变化以n*T为周期,每个周期内各次变化后的所述阻值各不相同,n≥2且n为整数。
2.根据权利要求1所述的采样时钟产生电路,其特征在于,所述阻值可变电路包括第一场效应管和n个第一选通开关K1102-K(1101+n),每个所述第一选通开关均包括输入端、输出端和控制端,所述第一场效应管的漏极与所述非门类电路的接地端连接,所述第一场效应管的源极接地,所述第一场效应管的栅极分别与各个所述第一选通开关的输出端连接,各个所述第一选通开关的输入端分别接收一个电压值恒定的信号,且各个所述第一选通开关的输入端接收的信号的电压值各不相同,各个所述第一选通开关的控制端分别接收一个周期为n*T的信号,在每个周期n*T内,所述周期为n*T的信号只在一个时长为T的时间段内为第一电平,其余时间段内均为第二电平,且各个所述选通开关的控制端接收的信号为所述第一电平的时间段不重合;
其中,当所述第一选通开关的控制端接收的信号为所述第一电平时,所述第一选通开关的输入端与所述第一选通开关的输出端连通;当所述第一选通开关的控制端接收的信号为所述第二电平时,所述第一选通开关的输入端与所述第一选通开关的输出端断开。
3.根据权利要求2所述的采样时钟产生电路,其特征在于,所述第一场效应管为结型场效应晶体管JFET、增强型金属-氧化物半导体场效应晶体管MOSFET、或者耗尽型MOSFET。
4.根据权利要求2所述的采样时钟产生电路,其特征在于,所述阻值可变电路还包括第二场效应管,所述第二场效应管的栅极接电源,所述第二场效应管的漏极与所述第一场效应管的漏极连接,所述第二场效应管的源极与所述第一场效应管的源极连接;
其中,所述第二场效应管和所述第一场效应管均为P沟道场效应管,或者,所述第二场效应管和所述第一场效应管均为N沟道场效应管。
5.根据权利要求4所述的采样时钟产生电路,其特征在于,所述第二场效应管为结型场效应晶体管JFET、增强型金属-氧化物半导体场效应晶体管MOSFET或者耗尽型MOSFET。
6.根据权利要求2所述的采样时钟产生电路,其特征在于,所述阻值可变电路还包括电阻R,所述电阻R的一端与所述第一场效应管的漏极连接,所述电阻R的另一端与所述第一场效应管的源极连接。
7.根据权利要求2所述的采样时钟产生电路,其特征在于,所述采样时钟产生电路还包括与所述第一选通开关K1102-K(1101+n)一一对应的电平调整电路,各个所述电平调整电路与各自对应的所述第一选通开关的输入端连接;
各个所述电平调整电路,用于为各自对应的所述第一选通开关的输入端提供一个电压值恒定且可调的信号,且各个所述电平调整电路提供的信号的电压值各不相同。
8.根据权利要求7所述的采样时钟产生电路,其特征在于,各个所述电平调整电路均包括m个电阻R41-R(40+m)、m+1个第二选通开关K(41+m)-K(41+2*m)、以及寄存器IR,m≥2且m为整数,每个所述第二选通开关均包括输入端、输出端和控制端,m个所述电阻R41-R(41+m)串联在电源与地之间,每个串联的接点与一个所述第二选通开关的输入端连接,且各个所述串联的接点所连接的所述第二选通开关的输入端各不相同,各个所述第二选通开关的输出端分别与所述电平调整电路对应的所述第一选通开关的输入端连接,各个所述第二选通开关的控制端分别与所述寄存器IR连接。
9.根据权利要求1所述的采样时钟产生电路,其特征在于,所述非门类电路为反相器、与非门电路或者或非门电路。
10.根据权利要求9所述的采样时钟产生电路,其特征在于,所述反相器包括场效应管Q211和场效应管Q212,所述场效应管Q211的栅极与所述场效应管Q212的栅极均为所述非门类电路的输入端,所述场效应管Q211的漏极和所述场效应管Q212的漏极均为所述非门类电路的输出端,所述场效应管Q211的源极为所述非门类电路的电源端,所述场效应管Q212的源极为所述非门类电路的接地端;
其中,所述场效应管Q211为P沟道增强型金属-氧化物半导体场效应晶体管MOSFET,且所述场效应管Q212为N沟道MOSFET;或者,所述场效应管Q211为N沟道MOSFET,且所述场效应管Q212为P沟道增强型金属-氧化物半导体场效应晶体管MOSFET。
11.根据权利要求1-10任一项所述的采样时钟产生电路,其特征在于,所述脉冲信号的电平与所述阻值可变电路的阻值非同时变化。
12.一种模数转换器ADC,所述ADC包括n片ADC芯片,其特征在于,所述ADC还包括采样时钟产生电路和混合器,所述采样时钟产生电路与所述混合器连接,所述混合器分别与所述n片ADC芯片连接;
所述采样时钟产生电路包括阻值可变电路、非门类电路、以及电容,所述非门类电路包括输入端、输出端、电源端和接地端,所述非门类电路的输入端接收周期为T的脉冲信号,所述非门类电路的输出端与所述电容的一端连接,所述电容的另一端接地,所述非门类电路的电源端接电源,所述非门类电路的接地端与所述阻值可变电路的一端连接,所述阻值可变电路的另一端接地;
所述非门类电路,用于当所述脉冲信号为高电平时,输出低电平;当所述脉冲信号为低电平时,输出高电平;
所述阻值可变电路,用于阻值每隔时长T变化一次,所述阻值的变化以n*T为周期,每个周期内各次变化后的所述阻值各不相同,n≥2且n为整数;
所述混合器,用于产生n路周期为n*T的采样信号,在每个周期n*T内,第i路采样信号的电平在第(i-1)个时长为T的时间段内与所述采样时钟产生电路的输出信号相同,其余时间段内为低电平,第i片ADC芯片采用第i路采样信号作为采样时钟。
CN201510105575.4A 2015-03-11 2015-03-11 一种采样时钟产生电路及模数转换器 Active CN104702281B (zh)

Priority Applications (6)

Application Number Priority Date Filing Date Title
CN201510105575.4A CN104702281B (zh) 2015-03-11 2015-03-11 一种采样时钟产生电路及模数转换器
EP20185869.3A EP3790198A1 (en) 2015-03-11 2015-11-26 Sampling clock generating circuit and analog to digital converter
EP15884415.9A EP3261257B1 (en) 2015-03-11 2015-11-26 Sampling clock generation circuit and analogue-to-digital converter
PCT/CN2015/095694 WO2016141737A1 (zh) 2015-03-11 2015-11-26 一种采样时钟产生电路及模数转换器
US15/699,723 US10320409B2 (en) 2015-03-11 2017-09-08 Sampling clock generating circuit and analog to digital converter
US16/434,593 US10804922B2 (en) 2015-03-11 2019-06-07 Sampling clock generating circuit and analog to digital converter

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201510105575.4A CN104702281B (zh) 2015-03-11 2015-03-11 一种采样时钟产生电路及模数转换器

Publications (2)

Publication Number Publication Date
CN104702281A CN104702281A (zh) 2015-06-10
CN104702281B true CN104702281B (zh) 2017-12-05

Family

ID=53349096

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201510105575.4A Active CN104702281B (zh) 2015-03-11 2015-03-11 一种采样时钟产生电路及模数转换器

Country Status (4)

Country Link
US (2) US10320409B2 (zh)
EP (2) EP3261257B1 (zh)
CN (1) CN104702281B (zh)
WO (1) WO2016141737A1 (zh)

Families Citing this family (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107196656B (zh) * 2016-03-15 2020-11-06 联发科技(新加坡)私人有限公司 一种信号校准电路及信号校准方法
CN106452395B (zh) * 2016-09-13 2019-03-05 华为技术有限公司 一种多路时钟分发电路及电子设备
CN113574801A (zh) * 2019-03-20 2021-10-29 华为技术有限公司 一种延时电路以及驱动装置
EP3754853B1 (en) * 2019-06-17 2022-12-28 Socionext Inc. Current signal generation useful for sampling
CN112114763B (zh) * 2020-06-05 2022-02-08 内蒙古中孚明丰农业科技有限公司 一种数据可视化存储控制系统
CN111551212B (zh) * 2020-06-05 2022-05-27 内蒙古中孚明丰农业科技有限公司 一种基于物联网的农作物信息采集系统
CN114429759A (zh) * 2022-03-01 2022-05-03 Tcl华星光电技术有限公司 显示面板及显示装置

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102110423A (zh) * 2009-12-28 2011-06-29 乐金显示有限公司 液晶显示器和初始化现场可编程门阵列的方法
CN103731149A (zh) * 2012-10-12 2014-04-16 索尼公司 数字模拟转换电路

Family Cites Families (31)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4209713A (en) * 1975-07-18 1980-06-24 Tokyo Shibaura Electric Co., Ltd. Semiconductor integrated circuit device in which difficulties caused by parasitic transistors are eliminated
US4303958A (en) * 1979-06-18 1981-12-01 Motorola Inc. Reverse battery protection
US5081380A (en) * 1989-10-16 1992-01-14 Advanced Micro Devices, Inc. Temperature self-compensated time delay circuits
US5382843A (en) * 1990-02-02 1995-01-17 Gucyski; Jeff One or two transistor logic with temperature compensation and minimized supply voltage
US5592103A (en) * 1993-10-21 1997-01-07 Sun Microsystems, Inc. System for fast switching of time critical input signals
US5552338A (en) * 1994-09-26 1996-09-03 Intel Corporation Method of using latchup current to blow a fuse in an integrated circuit
JPH08274600A (ja) * 1995-03-30 1996-10-18 Toshiba Corp Cmos型可変遅延回路
US5745394A (en) * 1995-08-31 1998-04-28 Hewlett Packard Company High speed analog to digital converter, decimation and storage system
US5872736A (en) * 1996-10-28 1999-02-16 Micron Technology, Inc. High speed input buffer
US6081215A (en) * 1998-07-06 2000-06-27 Motorola, Inc. High speed interlaced analog interface
US6404260B1 (en) * 2001-02-13 2002-06-11 Sun Microsystems, Inc. Method and apparatus for using a non-periodic signal to perform clock dithering
US6956423B2 (en) * 2002-02-01 2005-10-18 Agilent Technologies, Inc. Interleaved clock signal generator having serial delay and ring counter architecture
EP1489747A4 (en) * 2002-03-22 2005-07-20 Thine Electronics Inc SEMICONDUCTOR INTEGRATED CIRCUIT
US6909266B2 (en) * 2002-11-14 2005-06-21 Fyre Storm, Inc. Method of regulating an output voltage of a power converter by calculating a current value to be applied to an inductor during a time interval immediately following a voltage sensing time interval and varying a duty cycle of a switch during the time interval following the voltage sensing time interval
US6882292B1 (en) * 2004-01-07 2005-04-19 Analog Devices, Inc. Analog to digital converter with bandwidth tuning circuit
US7233270B2 (en) * 2005-01-28 2007-06-19 Realtek Semiconductor Corp. Receiver capable of correcting mismatch of time-interleaved parallel ADC and method thereof
US7068195B1 (en) * 2005-04-29 2006-06-27 National Semiconductor Corporation Accurate sampling technique for ADC
US7570081B1 (en) * 2006-08-30 2009-08-04 Sun Microsystems, Inc. Multiple-output static logic
JP4893241B2 (ja) * 2006-11-02 2012-03-07 ミツミ電機株式会社 リセット装置
CN201489112U (zh) * 2009-05-23 2010-05-26 桂林电子科技大学 脉冲超宽带雷达信号接收装置
JP4897015B2 (ja) * 2009-06-24 2012-03-14 株式会社東芝 アナログディジタル変換装置
CN102062798B (zh) * 2009-11-17 2015-05-20 北京普源精电科技有限公司 一种具有高速adc芯片的示波器
JP5288003B2 (ja) * 2009-12-11 2013-09-11 日本電気株式会社 A/d変換装置とその補正制御方法
TWI406120B (zh) * 2010-04-20 2013-08-21 Novatek Microelectronics Corp 展頻電路
US8548111B2 (en) 2010-09-30 2013-10-01 ST-Ericsson-SA Sampler circuit
US8638084B1 (en) * 2010-10-22 2014-01-28 Xilinx, Inc. Bandgap bias circuit compenastion using a current density range and resistive loads
CN102497210B (zh) * 2011-11-30 2013-12-11 电子科技大学 一种多adc数据采集系统的数据同步识别装置
US8836381B2 (en) * 2012-06-20 2014-09-16 Mosys, Inc. Pseudo-supply hybrid driver
TWI511442B (zh) * 2012-12-24 2015-12-01 Novatek Microelectronics Corp 資料控制電路
CN104270154B (zh) * 2014-09-19 2017-11-14 中国电子科技集团公司第二十九研究所 基于并行处理的采样装置和采样方法
JP6472766B2 (ja) * 2016-03-16 2019-02-20 株式会社東芝 乱数生成回路

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102110423A (zh) * 2009-12-28 2011-06-29 乐金显示有限公司 液晶显示器和初始化现场可编程门阵列的方法
CN103731149A (zh) * 2012-10-12 2014-04-16 索尼公司 数字模拟转换电路

Also Published As

Publication number Publication date
EP3790198A1 (en) 2021-03-10
EP3261257B1 (en) 2020-07-29
US10320409B2 (en) 2019-06-11
US20170373701A1 (en) 2017-12-28
WO2016141737A1 (zh) 2016-09-15
EP3261257A1 (en) 2017-12-27
US10804922B2 (en) 2020-10-13
US20190363726A1 (en) 2019-11-28
CN104702281A (zh) 2015-06-10
EP3261257A4 (en) 2018-03-07

Similar Documents

Publication Publication Date Title
CN104702281B (zh) 一种采样时钟产生电路及模数转换器
US8362818B2 (en) Clock adjustment circuit, shift detection circuit of duty ratio, imaging device and clock adjustment method
CN104901699B (zh) 一种cmos主从式采样保持电路
US20210158761A1 (en) Gate driver on array (goa) circuit and display apparatus
CN101562449B (zh) 一种基于mos电流模逻辑的高速电流开关驱动器
CN102006041B (zh) 一种可阵列式用的全数字cmos工艺实现的栅压自举开关
CN110690884A (zh) 一种采用cmos传输门的栅压自举开关电路
CN204928617U (zh) 一种纳秒脉冲电源
CN102355238A (zh) 时钟倍频电路、固态成像设备和移相电路
CN103248218B (zh) 电荷泵单级电路及电荷泵电路
CN103001633B (zh) 用于高速低解析度的电流控制数字-模拟转换器的nmos缓冲器
CN102571091A (zh) 一种模数转换器及电子设备
TW202305888A (zh) 自舉式切換電路
TW200518472A (en) Semiconductor device having on-chip reference voltage generator
CN103762985B (zh) 采样保持电路
CN104836552A (zh) 一种高压窄脉冲产生电路
CN114826271B (zh) 一种应用于sar adc的高速动态并行逻辑电路
CN106130319A (zh) 一种驱动功率晶体管的系统和方法
CN203747798U (zh) 采样开关电路
CN106411302B (zh) 开关控制电路
CN202513820U (zh) 电荷泵单级电路及电荷泵电路
CN112636756A (zh) 一种基于双向自举控制的低泄漏单次检测电压时间转换器
TWI780914B (zh) 輸入緩衝器以及緩衝電壓輸入訊號之方法
CN111884657B (zh) 一种采样保持电路及方法
CN217522826U (zh) 基于多通道高速sar adc的采样电路

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant