CN104184423A - 切换式功率放大器与用来控制该切换式功率放大器的方法 - Google Patents
切换式功率放大器与用来控制该切换式功率放大器的方法 Download PDFInfo
- Publication number
- CN104184423A CN104184423A CN201410215658.4A CN201410215658A CN104184423A CN 104184423 A CN104184423 A CN 104184423A CN 201410215658 A CN201410215658 A CN 201410215658A CN 104184423 A CN104184423 A CN 104184423A
- Authority
- CN
- China
- Prior art keywords
- digital signal
- voltage level
- power amplifier
- switching power
- type field
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K19/00—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
- H03K19/0175—Coupling arrangements; Interface arrangements
- H03K19/017509—Interface arrangements
-
- G—PHYSICS
- G01—MEASURING; TESTING
- G01R—MEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
- G01R21/00—Arrangements for measuring electric power or power factor
- G01R21/06—Arrangements for measuring electric power or power factor by measuring current and voltage
-
- G—PHYSICS
- G01—MEASURING; TESTING
- G01R—MEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
- G01R23/00—Arrangements for measuring frequencies; Arrangements for analysing frequency spectra
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F1/00—Details of amplifiers with only discharge tubes, only semiconductor devices or only unspecified devices as amplifying elements
- H03F1/02—Modifications of amplifiers to raise the efficiency, e.g. gliding Class A stages, use of an auxiliary oscillation
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F1/00—Details of amplifiers with only discharge tubes, only semiconductor devices or only unspecified devices as amplifying elements
- H03F1/08—Modifications of amplifiers to reduce detrimental influences of internal impedances of amplifying elements
- H03F1/22—Modifications of amplifiers to reduce detrimental influences of internal impedances of amplifying elements by use of cascode coupling, i.e. earthed cathode or emitter stage followed by earthed grid or base stage respectively
- H03F1/24—Modifications of amplifiers to reduce detrimental influences of internal impedances of amplifying elements by use of cascode coupling, i.e. earthed cathode or emitter stage followed by earthed grid or base stage respectively in discharge-tube amplifiers
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F3/00—Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
- H03F3/20—Power amplifiers, e.g. Class B amplifiers, Class C amplifiers
- H03F3/21—Power amplifiers, e.g. Class B amplifiers, Class C amplifiers with semiconductor devices only
- H03F3/217—Class D power amplifiers; Switching amplifiers
- H03F3/2178—Class D power amplifiers; Switching amplifiers using more than one switch or switching amplifier in parallel or in series
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F3/00—Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
- H03F3/20—Power amplifiers, e.g. Class B amplifiers, Class C amplifiers
- H03F3/24—Power amplifiers, e.g. Class B amplifiers, Class C amplifiers of transmitter output stages
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K19/00—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
- H03K19/0175—Coupling arrangements; Interface arrangements
- H03K19/017581—Coupling arrangements; Interface arrangements programmable
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M1/00—Analogue/digital conversion; Digital/analogue conversion
- H03M1/12—Analogue/digital converters
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04B—TRANSMISSION
- H04B1/00—Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
- H04B1/02—Transmitters
- H04B1/04—Circuits
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04B—TRANSMISSION
- H04B1/00—Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
- H04B1/02—Transmitters
- H04B1/04—Circuits
- H04B1/0475—Circuits with means for limiting noise, interference or distortion
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L25/00—Baseband systems
- H04L25/02—Details ; arrangements for supplying electrical power along data transmission lines
- H04L25/0264—Arrangements for coupling to transmission lines
- H04L25/028—Arrangements specific to the transmitter end
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L25/00—Baseband systems
- H04L25/02—Details ; arrangements for supplying electrical power along data transmission lines
- H04L25/08—Modifications for reducing interference; Modifications for reducing effects due to line faults ; Receiver end arrangements for detecting or overcoming line faults
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L27/00—Modulated-carrier systems
- H04L27/18—Phase-modulated carrier systems, i.e. using phase-shift keying
- H04L27/20—Modulator circuits; Transmitter circuits
- H04L27/2032—Modulator circuits; Transmitter circuits for discrete phase modulation, e.g. in which the phase of the carrier is modulated in a nominally instantaneous manner
- H04L27/2053—Modulator circuits; Transmitter circuits for discrete phase modulation, e.g. in which the phase of the carrier is modulated in a nominally instantaneous manner using more than one carrier, e.g. carriers with different phases
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L27/00—Modulated-carrier systems
- H04L27/18—Phase-modulated carrier systems, i.e. using phase-shift keying
- H04L27/20—Modulator circuits; Transmitter circuits
- H04L27/2032—Modulator circuits; Transmitter circuits for discrete phase modulation, e.g. in which the phase of the carrier is modulated in a nominally instantaneous manner
- H04L27/2053—Modulator circuits; Transmitter circuits for discrete phase modulation, e.g. in which the phase of the carrier is modulated in a nominally instantaneous manner using more than one carrier, e.g. carriers with different phases
- H04L27/206—Modulator circuits; Transmitter circuits for discrete phase modulation, e.g. in which the phase of the carrier is modulated in a nominally instantaneous manner using more than one carrier, e.g. carriers with different phases using a pair of orthogonal carriers, e.g. quadrature carriers
- H04L27/2067—Modulator circuits; Transmitter circuits for discrete phase modulation, e.g. in which the phase of the carrier is modulated in a nominally instantaneous manner using more than one carrier, e.g. carriers with different phases using a pair of orthogonal carriers, e.g. quadrature carriers with more than two phase states
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L27/00—Modulated-carrier systems
- H04L27/32—Carrier systems characterised by combinations of two or more of the types covered by groups H04L27/02, H04L27/10, H04L27/18 or H04L27/26
- H04L27/34—Amplitude- and phase-modulated carrier systems, e.g. quadrature-amplitude modulated carrier systems
- H04L27/3405—Modifications of the signal space to increase the efficiency of transmission, e.g. reduction of the bit error rate, bandwidth, or average power
- H04L27/3411—Modifications of the signal space to increase the efficiency of transmission, e.g. reduction of the bit error rate, bandwidth, or average power reducing the peak to average power ratio or the mean power of the constellation; Arrangements for increasing the shape gain of a signal set
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L27/00—Modulated-carrier systems
- H04L27/32—Carrier systems characterised by combinations of two or more of the types covered by groups H04L27/02, H04L27/10, H04L27/18 or H04L27/26
- H04L27/34—Amplitude- and phase-modulated carrier systems, e.g. quadrature-amplitude modulated carrier systems
- H04L27/3405—Modifications of the signal space to increase the efficiency of transmission, e.g. reduction of the bit error rate, bandwidth, or average power
- H04L27/3444—Modifications of the signal space to increase the efficiency of transmission, e.g. reduction of the bit error rate, bandwidth, or average power by applying a certain rotation to regular constellations
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L7/00—Arrangements for synchronising receiver with transmitter
- H04L7/0016—Arrangements for synchronising receiver with transmitter correction of synchronization errors
- H04L7/0033—Correction by delay
- H04L7/0037—Delay of clock signal
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L7/00—Arrangements for synchronising receiver with transmitter
- H04L7/0091—Transmitter details
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04W—WIRELESS COMMUNICATION NETWORKS
- H04W24/00—Supervisory, monitoring or testing arrangements
- H04W24/02—Arrangements for optimising operational condition
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F2203/00—Indexing scheme relating to amplifiers with only discharge tubes or only semiconductor devices as amplifying elements covered by H03F3/00
- H03F2203/20—Indexing scheme relating to power amplifiers, e.g. Class B amplifiers, Class C amplifiers
- H03F2203/21—Indexing scheme relating to power amplifiers, e.g. Class B amplifiers, Class C amplifiers with semiconductor devices only
- H03F2203/211—Indexing scheme relating to power amplifiers, e.g. Class B amplifiers, Class C amplifiers with semiconductor devices only using a combination of several amplifiers
- H03F2203/21154—An output signal of a power amplifier being controlled by controlling voltage signal
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04B—TRANSMISSION
- H04B1/00—Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
- H04B1/02—Transmitters
- H04B1/04—Circuits
- H04B2001/0408—Circuits with power amplifiers
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04B—TRANSMISSION
- H04B1/00—Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
- H04B1/02—Transmitters
- H04B1/04—Circuits
- H04B2001/0408—Circuits with power amplifiers
- H04B2001/045—Circuits with power amplifiers with means for improving efficiency
Landscapes
- Engineering & Computer Science (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Power Engineering (AREA)
- Computer Hardware Design (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- Mathematical Physics (AREA)
- Computing Systems (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Amplifiers (AREA)
- Digital Transmission Methods That Use Modulated Carrier Waves (AREA)
- Analogue/Digital Conversion (AREA)
- Transmitters (AREA)
- Transceivers (AREA)
- Logic Circuits (AREA)
- Pulse Circuits (AREA)
- Electronic Switches (AREA)
- Synchronisation In Digital Transmission Systems (AREA)
- Mobile Radio Communication Systems (AREA)
Abstract
本发明提供了一种切换式功率放大器与用来控制该切换式功率放大器的方法,其中,切换式功率放大器包含有:一第一晶体管,受控于一第一数字信号以选择性地输出一第一输出信号;一第二晶体管,受控于一第二数字信号以选择性地输出一第二输出信号;以及一控制电路,用来依据该第一数字信号以及一第三数字信号来产生该第二数字信号;其中该第一输出信号以及该第二输出信号被输出于该第一晶体管与该第二晶体管的一共同连接端点上。本发明的切换式功率放大器及其控制方法,解决现有技术中切换式功率放大器产生漏电流而导致功率消耗的问题。
Description
技术领域
本发明关于一切换式功率放大器以及用来控制该切换式功率放大器的方法,尤指一高效率的数字功率放大装置与其相关控制方法。
背景技术
在无线通信系统(例如第三代的移动通信系统)中,其输出信号的功率具有高的动态范围是必要的条件。举例而言,一手机所要求的输出功率的动态范围是78分贝(dBm)。一般而言,若一单芯片的传送器要能够传送范围从0dBm至-78dBm的功率的话,则该传送器会包含有多个功能元件,例如一数字/模拟转换器、低通滤波器、可编程增益放大器、调变器以及前级驱动器(pre-driver)。该些元件的构造都是非常复杂且会占据较大的芯片面积。因此,利用一射频功率数字/模拟转换器(RF power DAC)来取代一传送器可降低该传送器的元件复杂度。例如,该射频功率数字至模拟转换器可以是一切换模式的功率放大器。但是,该数字传送器却会产生漏电的问题。进一步而言,该切换模式的功率放大器会包含有多个功率放大器单元,其中每一个功率放大器单元用来放大多个输入位中的一个位。如果一第一个功率放大器单元正在输出一高电压信号,而一第二个功率放大器单元正在输出一低电压信号,则一漏电流就会从该第一个功率放大器单元流向该第二个功率放大器单元。这个现象会消耗该切换模式的功率放大器的功率。因此,如何避免一切换式功率放大器的功率损耗是本领域技术人员所亟需解决的问题。
发明内容
因此,本发明要解决的技术问题是提供一高效率的切换式数字功率放大器及其控制方法,解决现有技术中切换式功率放大器产生漏电流的问题。
依据本发明的一第一实施例,提供一种切换式功率放大器。该切换式功率放大器包含有一第一晶体管、一第二晶体管以及一控制电路。该第一晶体管受控于一第一数字信号以选择性地输出一第一输出信号。该第二晶体管受控于一第二数字信号以选择性地输出一第二输出信号。该控制电路用来依据该第一数字信号以及一第三数字信号来产生该第二数字信号;其中该第一输出信号以及该第二输出信号被输出于该第一晶体管与该第二晶体管的一共同连接端点上。
依据本发明的一第二实施例,提供一种用来控制一切换式功率放大器的方法,其中切换式功率放大器包含有一第一晶体管以及一第二晶体管。该方法包含有:依据一第一数字信号来控制该第一晶体管以选择性地输出一第一输出信号;依据一第二数字信号来控制该第二晶体管以选择性地输出一第二输出信号;以及依据该第一数字信号以及一第三数字信号来产生该第二数字信号;其中该第一输出信号以及该第二输出信号被输出于该第一晶体管与该第二晶体管的一共同连接端点上。
本发明所提供的数字功率放大装置及其控制方法,可以有效防止漏电流的发生,进而避免切换式功率放大器的功率损耗。因此,本发明的数字功率放大装置是一个高效率的数字功率放大装置。
附图说明
图1是本发明一数字式功率放大装置的一实施例示意图。
图2是本发明的一对切换式功率放大器的一实施例示意图。
图3是本发明的一真值表的一实施例示意图。
图4是本发明一种用来控制一第一切换式功率放大器的方法的一实施例流程图。
附图符号说明:
100数字式功率放大装置
102p_D[1]~102p_D[m]第一切换式功率放大器
102n_D[1]~102n_D[m]第二切换式功率放大器
104电感装置
202、212N型场效应晶体管
204、214P型场效应晶体管
206、216控制电路
208、218延迟电路
206a、208a、216a、218a反相器
206b、208b、216b、218b与非门
300真值表
302、304、306、308行
400方法
402~410步骤
具体实施方式
在说明书及权利要求书中使用了某些词汇来指称特定的元件。本领域技术人员应可理解,硬件制造商可能会用不同的名词来称呼同一个元件。本说明书及权利要求书并不以名称的差异作为区分元件的方式,而是以元件在功能上的差异作为区分的准则。在通篇说明书及权利要求书中所提及的“包含”为一开放式的用语,故应解释成“包含但不限定于”。此外,“耦接”一词在此包含任何直接及间接的电气连接手段,因此,若文中描述一第一装置耦接于一第二装置,则代表该第一装置可直接电气连接于该第二装置,或者通过其他装置或连接手段间接地电气连接至该第二装置。
请参考图1,其依据本发明一数字式功率放大装置100的一实施例示意图。数字式功率放大装置100用来将一数字信号(即多个差动数据位D[1]~D[m])的功率提升为一输出信号Sout。数字式功率放大装置100包含有多个第一切换式功率放大器102p_D[1]~102p_D[m]、多个第二切换式功率放大器102n_D[1]~102n_D[m]以及一电感装置104,其中多个第一切换式功率放大器102p_D[1]~102p_D[m]分别对应至多个第二切换式功率放大器102n_D[1]~102n_D[m]。进一步而言,第一切换式功率放大器102p_D[1]以及第二切换式功率放大器102n_D[1]用来接收多个差动数据位D[1]~D[m]的一第一差动数据位D[1],第一切换式功率放大器102p_D[2]以及第二切换式功率放大器102n_D[2]用来接收多个差动数据位D[1]~D[m]的一第二差动数据位D[2],以此类推。请注意一差动数据位D[m]会包含有一正相数据位D[m]+以及一反相数据位D[m]-。
依据本发明的实施例,第一切换式功率放大器102p_D[1]会依据第一差动数据位D[1](即D[1]+与D[1]-)产生一第一正相输出信号So1+,同时第二切换式功率放大器102n_D[1]会依据第一差动数据位D[1](即D[1]+与D[1]-)产生一第一反相输出信号So1-。第一切换式功率放大器102p_D[2]会依据第二差动数据位D[2](即D[2]+与D[2]-)产生一第二正相输出信号So2+,同时第二切换式功率放大器102n_D[2]会依据第二差动数据位D[2](即D[2]+与D[2]-)产生一第二反相输出信号So2-。同理,第一切换式功率放大器102p_D[m]会依据第m个差动数据位D[m](即D[m]+与D[m]-)产生一第m个正相输出信号Som+,同时第二切换式功率放大器102n_D[m]会依据第m个差动数据位D[m](即D[m]+与D[m]-)产生一第m个反相输出信号Som-。接着,电感装置104会用来依据多个正相输出信号So1+~Som+以及多个反相输出信号So1-~Som-来产生输出信号Sout。
请注意,当数字式功率放大装置100在操作时,并不是所有的多个差动数据位D[1]~D[m]都是差动信号。依据输出信号Sout所预定的输出功率,在多个差动数据位D[1]~D[m]中有部分的数据位(即该差动数据位)会传送数据,而多个差动数据位D[1]~D[m]中部分的数据位(即非差动数据位)则不会传送数据。依据本实施例,若没有数据位输入至一切换式功率放大器的话,则该差动数据位的该正相位和该负相位都是低电压电平,也即该正相位和该负相位都为0。以第一切换式功率放大器102p_D[1]为例,若第一差动数据位D[1]没有传送数据的话,则其正相数据位D[1]+和该负相数据位D[1]-都是0。
此外,依据本实施例,当数字式功率放大装置100正在操作时,若第一切换式功率放大器102p_D[1]~102p_D[m]中的全部或部分功率放大器用来提供电流至电感装置104,则多个第二切换式功率放大器102n_D[1]~102n_D[m]中所对应的第二切换式功率放大器就会用来从电感装置104汲取该对应的电流,反之亦然。换句话说,当数字式功率放大装置100的正相区(即第一切换式功率放大器102p_D[1]~102p_D[m])用来提供电流至电感装置104,数字式功率放大装置100的负相区(即第二切换式功率放大器102n_D[1]~102n_D[m])必然会用来从电感装置104汲取该电流,反之亦然。举例而言,若第一切换式功率放大器102p_D[1]与102p_D[m]是用来产生电流(即So1+与Som+)至电感装置104,且其他的第一切换式功率放大器102p_D[2]~102p_D[m-1]为关闭(turn off)时,则对应的切换式功率放大器102n_D[1]与102n_D[m]必然会用来从电感装置104汲取该电流(即So1-与Som-),则其他的切换式功率放大器102n_D[2]~102n_D[m-1]也是关闭。
请参考图2,其依据本发明的一对切换式功率放大器(例如第一切换式功率放大器102p_D[1]以及第二切换式功率放大器102n_D[1])的一实施例示意图。为了方便描述,图2另绘示出电感装置104。第一切换式功率放大器102p_D[1]包含有一N型场效应晶体管202、一P型场晶体管204、一控制电路206以及一延迟电路208。N型场效应晶体管202具有一栅极端用来接收一延迟后第一数字信号Sp1、源极端耦接至接地电压Vgnd以及一漏极端耦接至电感装置104的一第一端点N1。P型场效应晶体管204具有一栅极端用来接收一第二数字信号Sp2、一源极端耦接至供应电压Vdd以及一漏极端耦接至电感装置104的第一端点N1。N型场效应晶体管202用来依据延迟后第一数字信号Sp1来选择性地产生一第一输出信号(即从电感装置104汲取一电流Isk1)以产生第一正相输出信号So1+,或P型场效应晶体管204用来依据第二数字信号Sp2来选择性地产生一第二输出信号(即提供一电流Ise1至电感装置104),或N型场效应晶体管202以及P型场效应晶体管204分别由延迟后第一数字信号Sp1以及第二数字信号Sp2所关闭。N型场效应晶体管202的漏极端以及P型场效应晶体管204的漏极端为N型场效应晶体管202以及P型场效应晶体管204的该共同连接端点。
控制电路206包含有一反相器206a以及一与非门206b。反相器206a用来依据第一差动数据位D[1]的正相数据位D[1]+来产生一反相第一数字信号D[1]+_bar。第一差动数据位D[1]的正相数据位D[1]+可以视为该第一数字信号。与非门206b用来依据第一差动数据位D[1]的反相数据位D[1]-来产生第二数字信号Sp2。
延迟电路208用来依据第一差动数据位D[1]的正相数据位D[1]+产生延迟后第一数字信号Sp1。延迟电路208包含有一反相器208a以及一与非门208b。反相器208a用来依据第一差动数据位D[1]的正相数据位D[1]+产生另一个反相第一数字信号D[1]+_bar1。与非门208b用来依据反相第一数字信号D[1]+_bar1以及一高电平电压(例如数据1)产生延迟后第一数字信号Sp1。
另一方面,第二切换式功率放大器102n_D[1]包含有一N型场效应晶体管212、一P型场晶体管214、一控制电路216以及一延迟电路218。N型场效应晶体管212具有一栅极端用来接收一延迟后第一数字信号Sn1、一源极端耦接至接地电压Vgnd以及一漏极端耦接至电感装置104的一第二端点N2。P型场效应晶体管214具有一栅极端用来接收一第二数字信号Sn2、一源极端耦接至供应电压Vdd以及一漏极端耦接至电感装置104的第二端点N2。N型场效应晶体管212用来依据延迟后第一数字信号Sn1来选择性地产生一第一输出信号(即从电感装置104汲取一电流Isk2)以产生第一负相输出信号So1-,或P型场效应晶体管214用来依据第二数字信号Sn2来选择性地产生一第二输出信号(即提供一电流Ise2至电感装置104),或N型场效应晶体管212以及P型场效应晶体管214分别由延迟后第一数字信号Sn1以及第二数字信号Sn2所关闭。N型场效应晶体管212的漏极端以及P型场效应晶体管214的漏极端为N型场效应晶体管212以及P型场效应晶体管214的该共同连接端点。
控制电路216包含有一反相器216a以及一与非门216b。反相器216a用来依据第一差动数据位D[1]的反相数据位D[1]-来产生一反相第一数字信号D[1]-_bar。第一差动数据位D[1]的反相数据位D[1]-可以视为该第一数字信号。与非门216b用来依据第一差动数据位D[1]的正相数据位D[1]+来产生第二数字信号Sn2。
延迟电路218用来依据第一差动数据位D[1]的反相数据位D[1]-产生延迟后第一数字信号Sn1。延迟电路218包含有一反相器218a以及一与非门218b。反相器218a用来依据第一差动数据位D[1]的反相数据位D[1]-产生另一个反相第一数字信号D[1]-_bar1。与非门218b用来依据反相第一数字信号D[1]-_bar1以及一高电平电压(例如数据1)产生延迟后第一数字信号Sn1。
依据本实施例,第一切换式功率放大器102p_D[1]以及第二切换式功率放大器102n_D[1]的操作可以简化为图3所示的真值表。图3所示依据本发明的一真值表300的一实施例示意图,真值表300是用来记载P型场效应晶体管204、N型场效应晶体管202、P型场效应晶体管214以及N型场效应晶体管212的开启或关闭,以及端点N1/N2上的信号所对应到的正相数据位D[1]+与反相数据位D[1]-之间的关系。依据真值表300上的第一行302所示,当正相数据位D[1]+与反相数据位D[1]-的值都是0(即该低电压电平),表示第一差动数据位D[1]没有传送任何输入数据。因此,输入至P型场效应晶体管204的栅极端的第二数字信号Sp2为1(即该高电压电平)以关闭P型场效应晶体管204,以及输入至N型场效应晶体管202的栅极的延迟后第一数字信号Sp1为0(即该低电压电平)以关闭N型场效应晶体管202。同时,输入至P型场效应晶体管214的栅极端的第二数字信号Sn2也是1(即该高电压电平)以关闭P型场效应晶体管214,以及输入至N型场效应晶体管212的栅极的延迟后第一数字信号Sp1也是0(即该低电压电平)以关闭N型场效应晶体管212。当P型场效应晶体管204、N型场效应晶体管202、P型场效应晶体管214以及N型场效应晶体管212都关闭时,端点N1上的电阻值就是高阻抗,即电流Ise1、Ise2、Isk1、Isk2都为0。因此,没有漏电流会流入P型场效应晶体管204、N型场效应晶体管202、P型场效应晶体管214以及N型场效应晶体管212的漏极端。
依据真值表300的第二行304所示,当正相数据位D[1]+的值为0以及反相数据位D[1]-的值为1时,代表第一差动数据位D[1]值会带有输入数据。因此,输入至P型场效应晶体管204的栅极端的第二数字信号Sp2为0(即该低电压电平)以开启P型场效应晶体管204,以及输入至N型场效应晶体管202的栅极的延迟后第一数字信号Sp1为0(即该低电压电平)以关闭N型场效应晶体管202。同时,输入至P型场效应晶体管214的栅极端的第二数字信号Sn2也是1(即该高电压电平)以关闭P型场效应晶体管214,以及输入至N型场效应晶体管212的栅极的延迟后第一数字信号Sp1为1(即该高电压电平)以开启N型场效应晶体管212。当P型场效应晶体管204以及N型场效应晶体管212都开启,而N型场效应晶体管202以及P型场效应晶体管214都关闭时,电流Ise1以及Isk2就会分别流经P型场效应晶体管204以及N型场效应晶体管212。因此,电感装置104就会产生一放大信号Data-(即So1+、So1-)。
依据真值表300的第三行306所示,当正相数据位D[1]+的值为1以及反相数据位D[1]-的值为0时,代表第一差动数据位D[1]值会带有输入数据。因此,输入至P型场效应晶体管204的栅极端的第二数字信号Sp2为1(即该高电压电平)以关闭P型场效应晶体管204,以及输入至N型场效应晶体管202的栅极的延迟后第一数字信号Sp1为1(即该高电压电平)以开启N型场效应晶体管202。同时,输入至P型场效应晶体管214的栅极端的第二数字信号Sn2是0(即该低电压电平)以开启P型场效应晶体管214,以及输入至N型场效应晶体管212的栅极的延迟后第一数字信号Sp1为0(即该低电压电平)以关闭N型场效应晶体管212。当P型场效应晶体管204以及N型场效应晶体管212都关闭,而N型场效应晶体管202以及P型场效应晶体管214都开启时,电流Ise2以及Isk1就会分别流经P型场效应晶体管214以及N型场效应晶体管202。因此,电感装置104就会产生一放大信号Data+(即So1+、So1-)。
请注意,在本实施例中,正相数据位D[1]+以及反相数据位D[1]-两者并不会同时为1,如真值表300的最后一行308所示。
此外,依据本实施例,延迟电路208用来提供与控制电路206大致上相同的延迟以使得延迟后第一数字信号Sp1与第二数字信号Sp2可以同时分别抵达N型场效应晶体管202与P型场效应晶体管204。同样地,延迟电路218用来提供与控制电路216大致上相同的延迟以使得延迟后第一数字信号Sn1与第二数字信号Sn2可以同时分别抵达N型场效应晶体管212与P型场效应晶体管214。因此,延迟电路208与218的架构分别相似于控制电路206与216的架构。请注意,对于第一切换式功率放大器102p_D[1]以及第二切换式功率放大器102n_D[1]而言,延迟电路208与218并不是必要的元件。
由上述描述可以得知,当正相数据位D[1]+以及反相数据位D[1]-的值都是0时,P型场效应晶体管204、N型场效应晶体管202、P型场效应晶体管214以及N型场效应晶体管212都是关闭的,如此就可以减少或消除漏电流的现象。当正相数据位D[1]+以及反相数据位D[1]-的值为差动数据时,第一切换式功率放大器102p_D[1]以及第二切换式功率放大器102n_D[1]就会用来放大该差动数据以产生该放大信号Data-(即So1+、So1-)。因此,第一切换式功率放大器102p_D[1]以及第二切换式功率放大器102n_D[1]是一个三态(tri-state)的放大器,该放大器是受控于三种数据型式(即D[1]+,D[1]-)=(0,0)、(D[1]+,D[1]-)=(1,0)以及(D[1]+,D[1]-)=(0,1)。
请注意,图2中的其他对的切换式功率放大器(即102p_D[2]~102p_D[m]以及102n_D[2]~102n_D[m])也会具有相同的特性,虽然图2只解释了第一切换式功率放大器102p_D[1]以及第二切换式功率放大器102n_D[1]的操作。此外,虽然本实施例是以差动的方式来解释,但本领域技术人员应可了解本发明的概念也可以应用在单端的切换式放大器中,因此其细部电路在此不另赘述。
此外,本发明也不受限于上述的控制电路206与216的架构,任何其他具有相同功能的电路组合也属于本发明的范畴所在。
简言之,本发明在图2所示的切换式功率放大器(例如第一切换式功率放大器102p_D[1])所利用的方法可以用图4的步骤来表示。图4所示依据本发明一种用来控制第一切换式功率放大器102p_D[1]的方法400的一实施例流程图。此外,倘若大体上可达到相同的结果,并不需要一定照图4所示流程中的步骤顺序来进行,且图4所示的步骤不一定要连续进行,也即其他步骤亦可插入其中。方法400包含有:
步骤402:反相器206a依据第一差动数据位D[1]的正相数据位D[1]+来产生反相第一数字信号D[1]+_bar;
步骤404:与非门206b依据第一差动数据位D[1]的反相第一数字信号D[1]+_bar与反相数据位D[1]-产生第二数字信号Sp2,跳至步骤410;
步骤406:反相器208a依据第一差动数据位D[1]的正相数据位D[1]+来产生另一个反相第一数字信号D[1]+_bar1;
步骤408:与非门208b依据该另一个反相第一数字信号D[1]+_bar1与该高电平电压产生延迟后第一数字信号Sp1,跳至步骤410;以及
步骤410:若正相数据位D[1]+与反相数据位D[1]-的值都是0,则利用第二数字信号Sp2与延迟后第一数字信号Sp1来关闭P型场效应晶体管204与N型场效应晶体管202;或,若正相数据位D[1]+的值为0而反相数据位D[1]-的值为1,则利用第二数字信号Sp2来开启P型场效应晶体管204以及利用延迟后第一数字信号Sp1来关闭N型场效应晶体管202;或,若正相数据位D[1]+的值为1而反相数据位D[1]-的值为0,则利用第二数字信号Sp2来关闭P型场效应晶体管204以及利用延迟后第一数字信号Sp1来开启N型场效应晶体管202。
综上所示,以上所提供的切换式功率放大器是一个由三种数据型式控制的三态放大器。当该正相数据位和该负相数据位的值都是0时,该切换式功率放大器就会关闭以使得其输出端点为一高阻抗状态。当该正相数据位和该负相数据位是差动数据时,该切换式功率放大器就会用来对该差动数据进行放大以产生一放大信号。因此,当该正相数据位和该负相数据位的值都是0时关闭该切换式功率放大器就可以有效防止漏电流的发生。换句话说,本发明的数字功率放大装置是一个高效率的数字功率放大装置。
以上所述仅为本发明的较佳实施例,凡依本发明申请专利范围所做的均等变化与修饰,皆应属本发明的涵盖范围。
Claims (20)
1.一种切换式功率放大器,其特征在于,包含有:
一第一晶体管,受控于一第一数字信号以选择性地输出一第一输出信号;
一第二晶体管,受控于一第二数字信号以选择性地输出一第二输出信号;以及
一控制电路,用来依据该第一数字信号以及一第三数字信号来产生该第二数字信号;
其中该第一输出信号以及该第二输出信号被输出于该第一晶体管与该第二晶体管的一共同连接端点上。
2.如权利要求1所述的切换式功率放大器,其特征在于,当该第一数字信号以及该第三数字信号都为一第一电压电平时,该控制电路产生该第二数字信号以控制该第二晶体管不要输出第二输出信号。
3.如权利要求2所述的切换式功率放大器,其特征在于,该第一电压电平是一低电压电平。
4.如权利要求1所述的切换式功率放大器,其特征在于,当该第一数字信号是一第一电压电平以及该第三数字信号是不同于该第一电压电平的一第二电压电平时,该控制电路产生该第二数字信号以控制该第二晶体管输出该第二输出信号。
5.如权利要求4所述的切换式功率放大器,其特征在于,该第一电压电平是一低电压电平以及该第二电压电平是一高电压电平。
6.如权利要求1所述的切换式功率放大器,其特征在于,当该第三数字信号是一第一电压电平以及该第一数字信号是不同于该第一电压电平的一第二电压电平时,该控制电路产生该第二数字信号以控制该第二晶体管不要产生该第二输出信号。
7.如权利要求6所述的切换式功率放大器,其特征在于,该第一电压电平是一低电压电平以及该第二电压电平是一高电压电平。
8.如权利要求1所述的切换式功率放大器,其特征在于,控制电路包含有:
一反相器,用来依据该第一数字信号来产生一反相第一数字信号;以及
一与非门,用来依据该反相第一数字信号以及该第三数字信号来产生该第二数字信号。
9.如权利要求1所述的切换式功率放大器,其特征在于,还包含有:
一延迟电路,用来依据该第一数字信号来产生一延迟后第一数字信号;
其中该第一晶体管是受控于该延迟后第一数字信号以选择性地输出该第一输出信号。
10.如权利要求9所述的切换式功率放大器,其特征在于,该延迟电路包含有:
一反相器,用来依据该第一数字信号来产生一反相第一数字信号;以及
一与非门,用来依据该反相第一数字信号以及一高电压电平来产生该第一数字信号。
11.一种用来控制一切换式功率放大器的方法,其特征在于,切换式功率放大器包含有一第一晶体管以及一第二晶体管,该方法包含有:
依据一第一数字信号来控制该第一晶体管以选择性地输出一第一输出信号;
依据一第二数字信号来控制该第二晶体管以选择性地输出一第二输出信号;以及
依据该第一数字信号以及一第三数字信号来产生该第二数字信号;
其中该第一输出信号以及该第二输出信号被输出于该第一晶体管与该第二晶体管的一共同连接端点上。
12.如权利要求11所述的方法,其特征在于,当该第一数字信号以及该第三数字信号都为一第一电压电平时,该第二数字信号控制该第二晶体管不要输出第二输出信号。
13.如权利要求12所述的方法,其特征在于,该第一电压电平是一低电压电平。
14.如权利要求11所述的方法,其特征在于,当该第一数字信号是一第一电压电平以及该第三数字信号是不同于该第一电压电平的一第二电压电平时,该第二数字信号控制该第二晶体管输出该第二输出信号。
15.如权利要求14所述的方法,其特征在于,该第一电压电平是一低电压电平以及该第二电压电平是一高电压电平。
16.如权利要求11所述的方法,其特征在于,当该第三数字信号是一第一电压电平以及该第一数字信号是不同于该第一电压电平的一第二电压电平时,该第二数字信号控制该第二晶体管不要产生该第二输出信号。
17.如权利要求16所述的方法,其特征在于,该第一电压电平是一低电压电平以及该第二电压电平是一高电压电平。
18.如权利要求11所述的方法,其特征在于,依据该第一数字信号以及一第三数字信号来产生该第二数字信号的步骤包含有:
利用一反相器来依据该第一数字信号来产生一反相第一数字信号;以及
利用一与非门来依据该反相第一数字信号以及该第三数字信号来产生该第二数字信号。
19.如权利要求11所述的方法,其特征在于,该方法还包含有:
依据该第一数字信号来产生一延迟后第一数字信号;
其中该第一晶体管是受控于该延迟后第一数字信号以选择性地输出该第一输出信号。
20.如权利要求19所述的方法,其特征在于,依据该第一数字信号来产生一延迟后第一数字信号的步骤包含有:
利用一反相器来依据该第一数字信号来产生一反相第一数字信号;以及
利用一与非门来依据该反相第一数字信号以及一高电压电平来产生该第一数字信号。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201810030190.XA CN108055008B (zh) | 2013-05-21 | 2014-05-21 | 切换式功率放大器与用来控制该切换式功率放大器的方法 |
Applications Claiming Priority (4)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US201361825630P | 2013-05-21 | 2013-05-21 | |
US61/825,630 | 2013-05-21 | ||
US14/267,929 US9876501B2 (en) | 2013-05-21 | 2014-05-02 | Switching power amplifier and method for controlling the switching power amplifier |
US14/267,929 | 2014-05-02 |
Related Child Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201810030190.XA Division CN108055008B (zh) | 2013-05-21 | 2014-05-21 | 切换式功率放大器与用来控制该切换式功率放大器的方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN104184423A true CN104184423A (zh) | 2014-12-03 |
CN104184423B CN104184423B (zh) | 2018-02-09 |
Family
ID=51934996
Family Applications (11)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201810030190.XA Active CN108055008B (zh) | 2013-05-21 | 2014-05-21 | 切换式功率放大器与用来控制该切换式功率放大器的方法 |
CN201410216898.6A Expired - Fee Related CN104184452B (zh) | 2013-05-21 | 2014-05-21 | 数据转换装置、数字传送装置与数字转换方法 |
CN201410215658.4A Active CN104184423B (zh) | 2013-05-21 | 2014-05-21 | 切换式功率放大器与用来控制该切换式功率放大器的方法 |
CN201410216882.5A Expired - Fee Related CN104184527B (zh) | 2013-05-21 | 2014-05-21 | 传送功率测量装置以及传送功率测量方法 |
CN201710601043.9A Active CN107257231B (zh) | 2013-05-21 | 2014-05-21 | 数据转换装置、数字传送装置与数字转换方法 |
CN201410215786.9A Active CN104184450B (zh) | 2013-05-21 | 2014-05-21 | 信号转换装置及应用该信号转换装置的数字传送装置 |
CN201410215712.5A Expired - Fee Related CN104184417B (zh) | 2013-05-21 | 2014-05-21 | 数字信号升频装置以及数字信号升频方法 |
CN201810247818.1A Withdrawn CN108632187A (zh) | 2013-05-21 | 2014-05-21 | 传输器系统以及其相关的信号传输方法 |
CN201410216064.5A Expired - Fee Related CN104184503B (zh) | 2013-05-21 | 2014-05-21 | 传输器系统以及其相关的信号传输方法 |
CN201410215813.2A Expired - Fee Related CN104184439B (zh) | 2013-05-21 | 2014-05-21 | 数字传送器以及用于校正数字传送器的方法 |
CN201410216109.9A Expired - Fee Related CN104184451B (zh) | 2013-05-21 | 2014-05-21 | 可重组电路区块以及将电路区块进行组态的方法 |
Family Applications Before (2)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201810030190.XA Active CN108055008B (zh) | 2013-05-21 | 2014-05-21 | 切换式功率放大器与用来控制该切换式功率放大器的方法 |
CN201410216898.6A Expired - Fee Related CN104184452B (zh) | 2013-05-21 | 2014-05-21 | 数据转换装置、数字传送装置与数字转换方法 |
Family Applications After (8)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201410216882.5A Expired - Fee Related CN104184527B (zh) | 2013-05-21 | 2014-05-21 | 传送功率测量装置以及传送功率测量方法 |
CN201710601043.9A Active CN107257231B (zh) | 2013-05-21 | 2014-05-21 | 数据转换装置、数字传送装置与数字转换方法 |
CN201410215786.9A Active CN104184450B (zh) | 2013-05-21 | 2014-05-21 | 信号转换装置及应用该信号转换装置的数字传送装置 |
CN201410215712.5A Expired - Fee Related CN104184417B (zh) | 2013-05-21 | 2014-05-21 | 数字信号升频装置以及数字信号升频方法 |
CN201810247818.1A Withdrawn CN108632187A (zh) | 2013-05-21 | 2014-05-21 | 传输器系统以及其相关的信号传输方法 |
CN201410216064.5A Expired - Fee Related CN104184503B (zh) | 2013-05-21 | 2014-05-21 | 传输器系统以及其相关的信号传输方法 |
CN201410215813.2A Expired - Fee Related CN104184439B (zh) | 2013-05-21 | 2014-05-21 | 数字传送器以及用于校正数字传送器的方法 |
CN201410216109.9A Expired - Fee Related CN104184451B (zh) | 2013-05-21 | 2014-05-21 | 可重组电路区块以及将电路区块进行组态的方法 |
Country Status (3)
Country | Link |
---|---|
US (10) | US9876501B2 (zh) |
EP (1) | EP2824831A3 (zh) |
CN (11) | CN108055008B (zh) |
Families Citing this family (24)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7917798B2 (en) | 2005-10-04 | 2011-03-29 | Hypres, Inc. | Superconducting digital phase rotator |
US10149177B2 (en) | 2006-11-18 | 2018-12-04 | Rfmicron, Inc. | Wireless sensor including an RF signal circuit |
US9876501B2 (en) | 2013-05-21 | 2018-01-23 | Mediatek Inc. | Switching power amplifier and method for controlling the switching power amplifier |
JP2015162753A (ja) * | 2014-02-26 | 2015-09-07 | ソニー株式会社 | 回路、送受信機および通信システム |
US9787468B2 (en) * | 2014-04-22 | 2017-10-10 | Capital Microelectronics Co., Ltd. | LVDS data recovery method and circuit |
US9543910B2 (en) | 2015-03-06 | 2017-01-10 | Apple Inc. | Radio frequency system switching power amplifier systems and methods |
US10345882B2 (en) * | 2015-03-30 | 2019-07-09 | Mediatek Inc. | Dynamic power meter with improved accuracy and single cycle resolution |
US9979831B2 (en) * | 2015-03-30 | 2018-05-22 | Mediatek Inc. | Method for cellular text telephone modem operation with sampling rate conversion and machine readable medium |
TWI563719B (en) * | 2015-05-28 | 2016-12-21 | Airoha Tech Corp | Wideband front-end device and method for filtering rf signal |
US10148468B2 (en) * | 2015-06-01 | 2018-12-04 | Huawei Technologies Co., Ltd. | Configurable architecture for generating a waveform |
US10516563B2 (en) * | 2015-09-25 | 2019-12-24 | Intel IP Corporation | Apparatus and a method for generating a radio frequency signal |
US9660675B2 (en) * | 2015-10-13 | 2017-05-23 | Analog Devices Global | Digital predistortion and uptilt and cable communication |
CN106712867B (zh) * | 2016-12-26 | 2020-06-26 | 中国电子科技集团公司第十六研究所 | 一种低温放大器功率稳定度测试系统 |
JP6917735B2 (ja) * | 2017-03-07 | 2021-08-11 | パナソニック株式会社 | レーダ装置及びレーダ方法 |
US10705130B2 (en) | 2017-08-17 | 2020-07-07 | Integrated Device Technology, Inc. | Adaptive transmitter present detection |
CN107911117B (zh) * | 2017-11-22 | 2020-05-12 | 成都九芯微科技有限公司 | 一种高位建立时间动态校准电路 |
US10218370B1 (en) * | 2018-03-09 | 2019-02-26 | Infineon Technologies Ag | Temperature reference gain correction for analog-to-digital converter |
US11463071B2 (en) * | 2018-04-23 | 2022-10-04 | Samsung Electronics Co,. Ltd | Asymmetrical filtering to improve GNSS performance in presence of wideband interference |
EP3627705A1 (en) * | 2018-09-21 | 2020-03-25 | INTEL Corporation | Apparatuses for generating an oscillation signal |
TWI670939B (zh) * | 2018-12-03 | 2019-09-01 | 新唐科技股份有限公司 | 具有校正功能的延遲線電路及其校正方法 |
US11405171B2 (en) * | 2019-02-22 | 2022-08-02 | Nxp B.V. | System and method for controlling full duplex communications at an access point |
EP3748512B1 (en) * | 2019-06-06 | 2023-08-02 | Infineon Technologies AG | Method for a slave device for calibrating its output timing, method for a master device for enabling a slave device to calibrate its output timing, master device and slave device |
WO2021061144A1 (en) * | 2019-09-27 | 2021-04-01 | Intel Corporation | Methods and devices for reducing power consumption and increasing frequency of operations in digital to analog converters |
KR20210057416A (ko) * | 2019-11-12 | 2021-05-21 | 삼성전자주식회사 | 무선 통신 장치 및 방법 |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6294957B1 (en) * | 2000-01-21 | 2001-09-25 | Harris Corporation | RF power amplifier having synchronous RF drive |
CN1808896A (zh) * | 2005-12-29 | 2006-07-26 | 南京航空航天大学 | 三电平开关功率放大器 |
CN1968007A (zh) * | 2005-11-16 | 2007-05-23 | 弥亚微电子(上海)有限公司 | 一种适用于低压载波通信的数字功率放大器 |
US20070236286A1 (en) * | 2006-03-01 | 2007-10-11 | Matsushita Electric Industrial Co., Ltd. | Pulse modulation type electric power amplifier |
US7330069B2 (en) * | 2005-03-14 | 2008-02-12 | Asahi Kasei Microsystems Co., Ltd. | Digital switching amplifier |
Family Cites Families (106)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4540904A (en) | 1983-05-03 | 1985-09-10 | The United States Of America As Represented By The Secretary Of The Air Force | Tri-state type driver circuit |
NL8800872A (nl) | 1988-04-06 | 1989-11-01 | Philips Nv | Geintegreerde schakeling. |
US4973904A (en) | 1988-12-12 | 1990-11-27 | Ncr Corporation | Test circuit and method |
JPH02222217A (ja) | 1989-02-22 | 1990-09-05 | Toshiba Corp | プログラマブル論理回路 |
US5140180A (en) | 1990-08-24 | 1992-08-18 | Ncr Corporation | High speed cmos flip-flop employing clocked tristate inverters |
KR940007346B1 (ko) | 1991-03-28 | 1994-08-13 | 삼성전자 주식회사 | 화상 처리 시스템의 엣지 검출 장치 |
US5382915A (en) * | 1993-07-06 | 1995-01-17 | Motorola, Inc. | Pulsewidth-modulated amplifier having analog mode |
JPH087573A (ja) | 1994-06-14 | 1996-01-12 | Mitsubishi Electric Corp | 半導体記憶装置と、そのデータの読出および書込方法 |
US5572535A (en) | 1994-07-05 | 1996-11-05 | Motorola Inc. | Method and data processing system for verifying the correct operation of a tri-state multiplexer in a circuit design |
GB2317760B (en) | 1996-09-27 | 2000-09-13 | Nec Technologies | Mobile telephone apparatus |
KR100211581B1 (ko) * | 1997-05-10 | 1999-08-02 | 윤종용 | Gps 수신기로부터의 기준클럭신호 지연회로를 이용한 페이징 시스템의 호데이타 송출방법 |
JP3429977B2 (ja) * | 1997-05-16 | 2003-07-28 | 富士通株式会社 | スキュー低減回路及び半導体装置 |
BR9906499A (pt) | 1998-05-12 | 2000-09-26 | Samsung Electronics Co Ltd Soc | Processo e dispositivo para a redução da razão de energia de pico para média da energia de transmissão de uma estação móvel em um sistema de comunicação móvel. |
US6473506B1 (en) * | 1998-10-13 | 2002-10-29 | Telefonaktiebolaget Lm Ericsson (Publ) | Signaling using phase rotation techniques in a digital communications system |
US6343207B1 (en) * | 1998-11-03 | 2002-01-29 | Harris Corporation | Field programmable radio frequency communications equipment including a configurable if circuit, and method therefor |
JP3784979B2 (ja) | 1999-02-09 | 2006-06-14 | 株式会社東芝 | バス駆動回路 |
US6166598A (en) * | 1999-07-22 | 2000-12-26 | Motorola, Inc. | Power amplifying circuit with supply adjust to control adjacent and alternate channel power |
JP3439696B2 (ja) * | 1999-09-14 | 2003-08-25 | 松下電器産業株式会社 | 送信帯域制限フィルタ装置および送信装置 |
US6346828B1 (en) | 2000-06-30 | 2002-02-12 | Intel Corporation | Method and apparatus for pulsed clock tri-state control |
US6738420B1 (en) * | 2000-07-24 | 2004-05-18 | Prairiecomm, Inc. | Digital filter having an upsampler operational at a fractional clock rate |
US6865235B2 (en) | 2001-03-06 | 2005-03-08 | Agere Systems Inc. | Multi-protocol modulator |
DE10142657B4 (de) * | 2001-08-31 | 2005-02-24 | Infineon Technologies Ag | Schaltungsanordnung zur Erzeugung nicht-überlappender Taktphasen |
US7058139B2 (en) * | 2001-11-16 | 2006-06-06 | Koninklijke Philips Electronics N.V. | Transmitter with transmitter chain phase adjustment on the basis of pre-stored phase information |
DE10202879B4 (de) * | 2002-01-25 | 2004-01-29 | Infineon Technologies Ag | DLL-(Delay-Locked-Loop)Schaltung |
US6549471B1 (en) | 2002-02-11 | 2003-04-15 | Micron Technology, Inc. | Adiabatic differential driver |
EP1512148A2 (en) * | 2002-05-24 | 2005-03-09 | Koninklijke Philips Electronics N.V. | Semi-synchronous receiver and apparatus for reading information |
US6642749B1 (en) | 2002-09-27 | 2003-11-04 | Lsi Logic Corporation | Latching sense amplifier with tri-state output |
DE10247966A1 (de) * | 2002-10-15 | 2004-05-06 | Symrise Gmbh & Co. Kg | 5,7,7-Trimethyloctannitril |
KR100507873B1 (ko) * | 2003-01-10 | 2005-08-17 | 주식회사 하이닉스반도체 | 듀티 보정 회로를 구비한 아날로그 지연고정루프 |
US7394870B2 (en) * | 2003-04-04 | 2008-07-01 | Silicon Storage Technology, Inc. | Low complexity synchronization for wireless transmission |
US7412008B2 (en) | 2003-06-30 | 2008-08-12 | Freescale Semiconductor, Inc. | Programmable phase mapping and phase rotation modulator and method |
CN100397464C (zh) * | 2003-11-03 | 2008-06-25 | 联咏科技股份有限公司 | 电压电平转换器 |
US8677434B2 (en) * | 2003-12-03 | 2014-03-18 | Broadcom Corporation | Method and system for direct digital up-conversion in a cable modem |
US7215972B2 (en) * | 2003-12-09 | 2007-05-08 | Freescale Semiconductor, Inc. | Adaptive transmit power control system |
JP2005295494A (ja) * | 2003-12-25 | 2005-10-20 | Matsushita Electric Ind Co Ltd | 直流オフセットキャンセル回路 |
US7915954B2 (en) | 2004-01-16 | 2011-03-29 | Qualcomm, Incorporated | Amplifier predistortion and autocalibration method and apparatus |
US7843234B2 (en) | 2004-04-14 | 2010-11-30 | Qualcomm Incorporated | Break-before-make predriver and level-shifter |
US6930625B1 (en) * | 2004-06-04 | 2005-08-16 | Realtek Semiconductor Corp | Multi-thread parallel processing sigma-delta ADC |
US7463869B2 (en) | 2004-06-29 | 2008-12-09 | Texas Instruments Incorporated | Low noise high isolation transmit buffer gain control mechanism |
KR100639616B1 (ko) * | 2004-10-29 | 2006-10-30 | 주식회사 하이닉스반도체 | 반도체 기억 소자에서의 지연 고정 루프 및 그의 록킹 방법 |
JP2008005402A (ja) | 2005-08-25 | 2008-01-10 | Yokogawa Electric Corp | 試験装置 |
US7515669B2 (en) * | 2005-09-15 | 2009-04-07 | Etron Technology, Inc. | Dynamic input setup/hold time improvement architecture |
US7728754B2 (en) * | 2005-11-11 | 2010-06-01 | Nxp B.V. | Integrating analog to digital converter |
CN2849838Y (zh) * | 2005-12-02 | 2006-12-20 | 浙江大学 | 采用异步通信机制的可重构计算单元 |
EP1972057A4 (en) * | 2006-01-11 | 2011-05-25 | Mitsubishi Electric Res Lab | METHOD AND APPARATUS FOR PRODUCING DYNAMIC TEMPERATURE HOP DYNAMIC MODULATION SEQUENCES FOR ULTRA-WIDEBAND SIGNALS |
KR100752650B1 (ko) | 2006-01-13 | 2007-08-29 | 삼성전자주식회사 | 데이터 버스라인의 부하를 감소시키기 위한 트라이스테이트 출력 드라이버 배치방법 및 이를 이용하는 반도체메모리장치 |
JP2007210454A (ja) * | 2006-02-09 | 2007-08-23 | Toyota Motor Corp | 車両用スタビライザシステム |
ES2371107T3 (es) * | 2006-02-24 | 2011-12-27 | Bang & Olufsen Icepower A/S | Sistema de conversión de potencia de audio. |
US8115444B2 (en) * | 2006-05-31 | 2012-02-14 | Honeywell International, Inc. | Common mode filter for motor controllers |
DE602006010915D1 (de) * | 2006-07-17 | 2010-01-14 | Infineon Technologies Ag | Onchip-prüfschaltung für einen eingebetteten komparator |
US7827430B2 (en) * | 2006-07-26 | 2010-11-02 | Broadcom Corporation | Integrated circuit with interpolation to avoid harmonic interference |
US8494087B2 (en) * | 2006-09-26 | 2013-07-23 | Koninklijke Philips N.V. | Method and system to reduce PAPR in single carrier and SCBT communications systems |
US20090135897A1 (en) * | 2006-10-04 | 2009-05-28 | Yasuhito Soma | Semiconductor integrated circuit and electronic device |
EP2097984B1 (en) * | 2006-12-22 | 2014-04-23 | NVIDIA Technology UK Limited | Digital linear transmitter architecture |
JP2008219387A (ja) * | 2007-03-02 | 2008-09-18 | Oki Electric Ind Co Ltd | 発振信号出力回路 |
JP2008294730A (ja) * | 2007-05-24 | 2008-12-04 | Sony Corp | 信号処理装置および方法、並びにプログラム |
WO2009040897A1 (ja) * | 2007-09-26 | 2009-04-02 | Fujitsu Limited | 送受信増幅器および遅延偏差補償方法 |
US8724733B2 (en) * | 2007-11-02 | 2014-05-13 | Fadhel M. Ghannouchi | All-digital multi-standard transmitters architecture using delta-sigma modulators |
TWI337000B (en) | 2007-12-11 | 2011-02-01 | Rdc Semiconductor Co Ltd | Tri-state i/o port |
CN101483425B (zh) * | 2008-01-09 | 2013-05-01 | 联咏科技股份有限公司 | 低功率差动信号传输装置 |
FR2926422B1 (fr) * | 2008-01-15 | 2013-08-16 | Commissariat Energie Atomique | Systeme d'emission radiofrequence |
US8040989B2 (en) * | 2008-01-29 | 2011-10-18 | Ibiquity Digital Corporation | System and method for sampling rate adjustment of digital radio receiver |
US20090253398A1 (en) * | 2008-04-04 | 2009-10-08 | Sheehy Paul B | Modulation and upconversion techniques |
US8059697B2 (en) | 2008-07-02 | 2011-11-15 | Telefonaktiebolaget L M Ericsson (Publ) | Reduced peak-to-RMS ratio multicode signal |
US8058913B2 (en) * | 2008-07-17 | 2011-11-15 | Korea University Industrial & Academic Collaboration Foundation | DLL-based multiphase clock generator |
JP2010098623A (ja) * | 2008-10-20 | 2010-04-30 | Rohm Co Ltd | D級電力増幅器 |
JP5355044B2 (ja) * | 2008-11-11 | 2013-11-27 | 株式会社東芝 | 磁気共鳴映像装置 |
US20100135368A1 (en) * | 2008-12-02 | 2010-06-03 | Texas Instruments Incorporated | Upsampling/interpolation and time alignment mechanism utilizing injection of high frequency noise |
US7932762B2 (en) | 2008-12-18 | 2011-04-26 | Lsi Corporation | Latch and DFF design with improved soft error rate and a method of operating a DFF |
US20100164648A1 (en) | 2008-12-29 | 2010-07-01 | Lior Kravitz | Innovative calibration circuit and method for high-frequency active filters |
KR101012678B1 (ko) * | 2009-02-04 | 2011-02-09 | 연세대학교 산학협력단 | 지연 동기 루프 및 이를 포함하는 전자 장치 |
EP2237418B1 (en) * | 2009-04-03 | 2017-10-04 | Nxp B.V. | Frequency synthesiser |
CN101562440B (zh) * | 2009-05-12 | 2010-11-10 | 华为技术有限公司 | 延迟模块和方法、时钟检测装置及数字锁相环 |
CN101924547B (zh) * | 2009-06-12 | 2012-02-15 | 苏州源赋创盈微电子科技有限公司 | 电流采样装置 |
GB2471876B (en) * | 2009-07-15 | 2011-08-31 | Toshiba Res Europ Ltd | Data communication method and apparatus |
CN101621489B (zh) * | 2009-07-24 | 2012-06-27 | 北京大学 | 一种用于四相调制ofdm系统的信道估计方法 |
US7978009B2 (en) * | 2009-08-03 | 2011-07-12 | Telefonaktiebolaget Lm Ericsson (Publ) | Digital modulated RF power amplifier with impedance compensation circuit |
US8076963B2 (en) * | 2009-09-15 | 2011-12-13 | Qualcomm Incorporated | Delay-locked loop having a delay independent of input signal duty cycle variation |
US8823343B2 (en) * | 2009-12-22 | 2014-09-02 | Yamaha Corporation | Power amplifying circuit, DC-DC converter, peak holding circuit, and output voltage control circuit including the peak holding circuit |
TWI446361B (zh) | 2010-01-21 | 2014-07-21 | Etron Technology Inc | 具有失能電路之記憶體及使記憶體失能之方法 |
US8228106B2 (en) * | 2010-01-29 | 2012-07-24 | Intel Mobile Communications GmbH | On-chip self calibrating delay monitoring circuitry |
US7990298B1 (en) * | 2010-03-18 | 2011-08-02 | Provigent Ltd. | Reduction of digital-to-analog converter distortion using constellation rotation |
US8154432B2 (en) * | 2010-03-22 | 2012-04-10 | Raytheon Company | Digital to analog converter (DAC) having high dynamic range |
WO2012014395A1 (ja) * | 2010-07-27 | 2012-02-02 | 株式会社日立国際電気 | 増幅装置 |
CN101958873B (zh) * | 2010-10-11 | 2013-03-20 | 华中科技大学 | 一种降低ofdm信号峰均功率比的信息传输方法 |
WO2012049912A1 (ja) | 2010-10-14 | 2012-04-19 | 三菱電機株式会社 | 送信装置、受信装置および中継装置 |
TWI445313B (zh) * | 2010-11-05 | 2014-07-11 | Nat Univ Chung Cheng | Delayed locking circuit with twisted clocks |
US8705657B2 (en) | 2010-11-22 | 2014-04-22 | Mediatek Inc. | Digital signal processing circuit for generating output signal according to non-overlapping clock signals and input bit streams and related wireless communication transmitters |
US8487664B2 (en) * | 2010-11-30 | 2013-07-16 | Infineon Technologies Ag | System and method for driving a switch |
JP5712582B2 (ja) | 2010-12-02 | 2015-05-07 | 富士通株式会社 | 光送信器および光送信装置 |
JP2012156875A (ja) * | 2011-01-27 | 2012-08-16 | Seiko Instruments Inc | 水晶発振回路の負荷容量の決定方法およびそれを用いた電子機器 |
US8634512B2 (en) * | 2011-02-08 | 2014-01-21 | Qualcomm Incorporated | Two point modulation digital phase locked loop |
US8866512B2 (en) * | 2011-02-18 | 2014-10-21 | System General Corp. | Feedback terminal of power converter having programming function for parameter setting |
US9237050B2 (en) * | 2011-05-20 | 2016-01-12 | Broadcom Corporation | High peak to average power ratio (PAPR) mitigation in high speed data networks using symbol mapping adjustment |
KR101092141B1 (ko) * | 2011-05-30 | 2011-12-12 | 동화전자산업주식회사 | 디지털 파워앰프 스위칭 드라이브 시스템 |
US8325865B1 (en) * | 2011-07-31 | 2012-12-04 | Broadcom Corporation | Discrete digital receiver |
US8878501B2 (en) * | 2011-09-01 | 2014-11-04 | Micrel, Inc. | Multi-phase power block for a switching regulator for use with a single-phase PWM controller |
US8867303B2 (en) * | 2011-09-16 | 2014-10-21 | Altera Corporation | Memory arbitration circuitry |
US9065504B2 (en) | 2011-10-28 | 2015-06-23 | Broadcom Corporation | Transmitter front end with programmable notch filter and methods for use therewith |
TWI620390B (zh) * | 2011-11-28 | 2018-04-01 | 通路實業集團國際公司 | 具多電橋式拓撲之無線電源供應器及其系統 |
US8750526B1 (en) * | 2012-01-04 | 2014-06-10 | Audience, Inc. | Dynamic bandwidth change detection for configuring audio processor |
US8842769B2 (en) * | 2012-03-16 | 2014-09-23 | Telefonaktiebolaget L M Ericsson (Publ) | Programmable digital up-conversion for concurrent multi-band signals |
WO2013152046A1 (en) * | 2012-04-02 | 2013-10-10 | Marvell World Trade Ltd. | Very compact/linear software defined transmitter with digital modulator |
CN102769455B (zh) * | 2012-07-25 | 2014-08-13 | 苏州亮智科技有限公司 | 高速输入输出接口及其接收电路 |
CN102999467A (zh) * | 2012-12-24 | 2013-03-27 | 中国科学院半导体研究所 | 基于fpga实现的高速接口与低速接口转换电路及方法 |
US9876501B2 (en) | 2013-05-21 | 2018-01-23 | Mediatek Inc. | Switching power amplifier and method for controlling the switching power amplifier |
-
2014
- 2014-05-02 US US14/267,929 patent/US9876501B2/en active Active
- 2014-05-07 US US14/271,470 patent/US9191004B2/en active Active
- 2014-05-08 US US14/272,522 patent/US9425796B2/en active Active
- 2014-05-09 US US14/273,547 patent/US9577638B2/en active Active
- 2014-05-16 US US14/279,336 patent/US9712169B2/en active Active
- 2014-05-18 US US14/280,651 patent/US9118319B2/en not_active Expired - Fee Related
- 2014-05-19 US US14/280,683 patent/US9094004B2/en not_active Expired - Fee Related
- 2014-05-20 US US14/281,902 patent/US9124267B2/en not_active Expired - Fee Related
- 2014-05-21 EP EP20140169216 patent/EP2824831A3/en not_active Withdrawn
- 2014-05-21 CN CN201810030190.XA patent/CN108055008B/zh active Active
- 2014-05-21 CN CN201410216898.6A patent/CN104184452B/zh not_active Expired - Fee Related
- 2014-05-21 CN CN201410215658.4A patent/CN104184423B/zh active Active
- 2014-05-21 CN CN201410216882.5A patent/CN104184527B/zh not_active Expired - Fee Related
- 2014-05-21 CN CN201710601043.9A patent/CN107257231B/zh active Active
- 2014-05-21 CN CN201410215786.9A patent/CN104184450B/zh active Active
- 2014-05-21 CN CN201410215712.5A patent/CN104184417B/zh not_active Expired - Fee Related
- 2014-05-21 CN CN201810247818.1A patent/CN108632187A/zh not_active Withdrawn
- 2014-05-21 CN CN201410216064.5A patent/CN104184503B/zh not_active Expired - Fee Related
- 2014-05-21 CN CN201410215813.2A patent/CN104184439B/zh not_active Expired - Fee Related
- 2014-05-21 CN CN201410216109.9A patent/CN104184451B/zh not_active Expired - Fee Related
-
2016
- 2016-09-02 US US15/255,159 patent/US9698785B2/en active Active
-
2017
- 2017-06-02 US US15/611,822 patent/US9917586B2/en active Active
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6294957B1 (en) * | 2000-01-21 | 2001-09-25 | Harris Corporation | RF power amplifier having synchronous RF drive |
US7330069B2 (en) * | 2005-03-14 | 2008-02-12 | Asahi Kasei Microsystems Co., Ltd. | Digital switching amplifier |
CN1968007A (zh) * | 2005-11-16 | 2007-05-23 | 弥亚微电子(上海)有限公司 | 一种适用于低压载波通信的数字功率放大器 |
CN1808896A (zh) * | 2005-12-29 | 2006-07-26 | 南京航空航天大学 | 三电平开关功率放大器 |
US20070236286A1 (en) * | 2006-03-01 | 2007-10-11 | Matsushita Electric Industrial Co., Ltd. | Pulse modulation type electric power amplifier |
Also Published As
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN104184423A (zh) | 切换式功率放大器与用来控制该切换式功率放大器的方法 | |
CN105119609B (zh) | 可重配置发射机 | |
CN101860335B (zh) | 一种双输入运算放大器共享的余量增益放大电路 | |
CN101540603A (zh) | 用于高频信号的功效推挽式缓冲电路、系统和方法 | |
CN112042117A (zh) | 具有多个独立输出级的d类放大器 | |
CN107623495A (zh) | 低噪声电路 | |
US10038441B2 (en) | Power switching cell with normally conducting field-effect transistors | |
KR20110128858A (ko) | 온-다이 터미네이션을 위한 터미네이션 회로 | |
CN100533958C (zh) | D类放大中的信号调制方法及其电路 | |
CN101540585A (zh) | 一种放大器 | |
CN103117714A (zh) | 放大器 | |
US20090230993A1 (en) | Low power high-speed output driver | |
JP2006311546A (ja) | 自動スイッチング機能を備えた電力増幅器 | |
EP2852051B1 (en) | Switch-mode amplifier | |
US7508236B2 (en) | Line driver device | |
CN103107791B (zh) | 带宽恒定的增益线性可变增益放大器 | |
WO2010008506A1 (en) | Anti-pop circuits and methods for audio amplifiers using variable resistors | |
US8237495B2 (en) | High efficiency amplifier with reduced electromagnetic interference | |
TWI554033B (zh) | 切換開關及包含其之多工器 | |
CN208509242U (zh) | 一种数字对讲机的音频通道切换实现电路 | |
US10856073B2 (en) | Switch arrangements | |
CN202310065U (zh) | 一种音频输出装置 | |
CN108989948A (zh) | 一种数字对讲机的音频通道切换实现电路和方法 | |
US8502566B2 (en) | Adjustable input receiver for low power high speed interface | |
CN115421546A (zh) | 电压缓冲器 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |