CN103680634A - 移位寄存器 - Google Patents

移位寄存器 Download PDF

Info

Publication number
CN103680634A
CN103680634A CN201210568483.6A CN201210568483A CN103680634A CN 103680634 A CN103680634 A CN 103680634A CN 201210568483 A CN201210568483 A CN 201210568483A CN 103680634 A CN103680634 A CN 103680634A
Authority
CN
China
Prior art keywords
voltage
phase
switch device
sparking
line
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201210568483.6A
Other languages
English (en)
Other versions
CN103680634B (zh
Inventor
张容豪
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
LG Display Co Ltd
Original Assignee
LG Display Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by LG Display Co Ltd filed Critical LG Display Co Ltd
Publication of CN103680634A publication Critical patent/CN103680634A/zh
Application granted granted Critical
Publication of CN103680634B publication Critical patent/CN103680634B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C19/00Digital stores in which the information is moved stepwise, e.g. shift registers
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3266Details of drivers for scan electrodes
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C19/00Digital stores in which the information is moved stepwise, e.g. shift registers
    • G11C19/28Digital stores in which the information is moved stepwise, e.g. shift registers using semiconductor elements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0286Details of a shift registers arranged for use in a driving circuit

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Electronic Switches (AREA)

Abstract

公开了一种移位寄存器,所述移位寄存器包括用于依次输出A扫描脉冲和B扫描脉冲的多个级。所述多个级中的至少一个级包括:A子级,所述A子级用于响应于外部的A控制信号控制A置位节点处的电压和至少一个A复位节点处的电压,并根据所述A置位节点处的电压、所述A复位节点处的电压以及任意一个A时钟脉冲产生A进位脉冲;B子级,所述B子级用于响应于外部的B控制信号控制B置位节点处的电压和至少一个B复位节点处的电压,并根据所述B置位节点处的电压、所述B复位节点处的电压以及任意一个B1时钟脉冲产生B进位脉冲;和扫描输出控制器,所述扫描输出控制器用于产生相应一个A扫描脉冲和相应一个B扫描脉冲。

Description

移位寄存器
本申请要求2012年9月7日提交的韩国专利申请No.10-2012-0099517的优先权,在此援引该专利申请作为参考,如同在这里完全阐述一样。
技术领域
本发明涉及一种移位寄存器,尤其涉及一种能够在有机发光二极管显示装置中稳定地输出复合波形的扫描脉冲的移位寄存器。
背景技术
在有机发光二极管显示装置中,在施加给各个像素的驱动电流之间可能存在偏差,在每个像素内部集成多个晶体管来防止这种偏差。
这种显示装置包括用于依次产生驱动这些晶体管的多个控制信号的移位寄存器。
这种常规移位寄存器采用多路复用器结构,以输出由具有不同宽度和时序的两个波形组成的复合波形的扫描脉冲。
这种结构通过切换外部提供的固定的恒定电压产生复合波形的扫描脉冲。对于这一点,稳定地输出扫描脉冲就要增加切换扫描脉冲的输出晶体管的尺寸,从而导致显示装置的尺寸增加。
发明内容
因此,本发明旨在提供一种基本上克服了由于现有技术的限制和缺点而导致的一个或多个问题的移位寄存器。
本发明的一个目的是提供一种移位寄存器,其中使用时钟脉冲和浮置结构使置位节点自举,从而即使时钟脉冲具有相对低的电压,仍可稳定地输出复合波形(包括A扫描脉冲和B扫描脉冲)的扫描脉冲,由此可使扫描输出开关装置的尺寸相对较小。
在下面的描述中将部分列出本发明的其它优点、目的和特点,部分优点、目的和特点从下面的描述对于所属领域普通技术人员来说是显而易见的,或者可从本发明的实施领会到。通过说明书、权利要求书以及附图中具体指出的结构可实现和获得本发明的这些目的和其他优点。
为了实现这些目的和其他优点,根据本发明的用途,如在此具体化和概括描述的,一种移位寄存器包括包括用于依次输出A扫描脉冲和B扫描脉冲的多个级,其中所述多个级中的至少一个级包括:A子级,所述A子级用于响应于外部的A控制信号控制A置位节点处的电压和至少一个A复位节点处的电压,并根据所述A置位节点处的电压、所述至少一个A复位节点处的电压以及任意一个A时钟脉冲产生A进位脉冲;B子级,所述B子级用于响应于外部的B控制信号控制B置位节点处的电压和至少一个B复位节点处的电压,并根据所述B置位节点处的电压、所述至少一个B复位节点处的电压以及任意一个B1时钟脉冲产生B进位脉冲;和扫描输出控制器,所述扫描输出控制器用于根据所述A置位节点处的电压和所述A时钟脉冲产生相应一个A扫描脉冲,并根据所述B进位脉冲和任意一个B2时钟脉冲产生相应一个B扫描脉冲。
所述扫描输出控制器可包括:A扫描输出开关装置,所述A扫描输出开关装置由所述A置位节点处的电压控制并连接在A时钟传输线与所述至少一个级的扫描输出端子之间,所述A时钟传输线用于传输所述A时钟脉冲;和B扫描输出开关装置,所述B扫描输出开关装置由所述B进位脉冲控制并连接在所述扫描输出端子与B2时钟传输线之间,所述B2时钟传输线用于传输所述B2时钟脉冲。
所述扫描输出控制器还可包括:A扫描放电开关装置,所述A扫描放电开关装置由所述至少一个A复位节点处的电压控制并连接在所述扫描输出端子与第一放电电压线之间,所述第一放电电压线用于传输第一放电电压;和第一控制开关装置,所述第一控制开关装置由所述B进位脉冲控制并连接在所述至少一个A复位节点与第二放电电压线之间,所述第二放电电压线用于传输第二放电电压。
可选择地,所述扫描输出控制器还可包括:A扫描放电开关装置,所述A扫描放电开关装置由所述至少一个A复位节点处的电压控制并连接在所述扫描输出端子与第一放电电压线之间,所述第一放电电压线用于传输第一放电电压;和第一控制开关装置,所述第一控制开关装置由所述扫描输出端子处的电压控制并连接在所述至少一个A复位节点与第二放电电压线之间,所述第二放电电压线用于传输第二放电电压。
所述扫描输出控制器还可包括第二控制开关装置,所述第二控制开关装置由开关控制信号控制并连接在所述B子级的B进位输出端子与所述B扫描输出开关装置的栅极之间,所述B进位输出端子用于输出所述B进位脉冲。
所述开关控制信号可以是来自所述B子级的B进位脉冲、所述B1时钟脉冲、恒定电压和C时钟脉冲中的任意一个。
所述C时钟脉冲和所述B1时钟脉冲可具有:如下设置的时序:所述C时钟脉冲的上升沿在所述B1时钟脉冲的上升沿前面,且所述C时钟脉冲的下降沿在所述B1时钟脉冲的下降沿后面;或者如下设置的时序:所述C时钟脉冲的上升沿位于所述B1时钟脉冲的上升沿与下降沿之间,且所述C时钟脉冲的下降沿在所述B1时钟脉冲的下降沿后面。
作为另一个选择,所述扫描输出控制器还可包括:A扫描放电开关装置,所述A扫描放电开关装置由所述至少一个A复位节点处的电压控制并连接在所述扫描输出端子与第一放电电压线之间,所述第一放电电压线用于传输第一放电电压;和第一控制开关装置,所述第一控制开关装置由通过所述第二控制开关装置传输的B进位脉冲控制并连接在所述至少一个A复位节点与第二放电电压线之间,所述第二放电电压线用于传输第二放电电压。
作为另一个选择,所述扫描输出控制器还可包括:A扫描放电开关装置,所述A扫描放电开关装置由所述至少一个A复位节点处的电压控制并连接在所述扫描输出端子与第一放电电压线之间,所述第一放电电压线用于传输第一放电电压;和第一控制开关装置,所述第一控制开关装置由来自所述B子级的B进位脉冲控制并连接在所述至少一个A复位节点与第二放电电压线之间,所述第二放电电压线用于传输第二放电电压。
作为另一个选择,所述扫描输出控制器还可包括:A扫描放电开关装置,所述A扫描放电开关装置由所述至少一个A复位节点处的电压控制并连接在所述扫描输出端子与第一放电电压线之间,所述第一放电电压线用于传输第一放电电压;和第一控制开关装置,所述第一控制开关装置由所述扫描输出端子处的电压控制并连接在所述至少一个A复位节点与第二放电电压线之间,所述第二放电电压线用于传输第二放电电压。
所述扫描输出控制器还可包括第三控制开关装置,所述第三控制开关装置由所述B置位节点处的电压控制并连接在控制电压线与所述B置位节点之间,所述控制电压线用于传输控制电压。
所述扫描输出控制器还可包括第三控制开关装置,所述第三控制开关装置由所述B置位节点处的电压控制并连接在控制电压线与所述B置位节点之间,所述控制电压线用于传输控制电压。
所述控制电压可为下述任意一个:用于将所述A置位节点和所述B置位节点充电的充电电压;用于将所述至少一个A复位节点和所述至少一个B复位节点充电的高电压;外部直流(DC)电压;外部交流(AC)电压;和另一个B1时钟脉冲,所述另一个B1时钟脉冲具有与提供给所述B子级的B1时钟脉冲的相位不同的相位。
所述扫描输出控制器还可包括下述至少之一:第四控制开关装置,所述第四控制开关装置由来自所述A子级的A进位脉冲控制并连接在所述B扫描输出开关装置的栅极与第三放电电压线之间,所述第三放电电压线用于传输第三放电电压;第五控制开关装置,所述第五控制开关装置由所述A置位节点处的电压控制并连接在所述B扫描输出开关装置的栅极与第四放电电压线之间,所述第四放电电压线用于传输第四放电电压;第六控制开关装置,所述第六控制开关装置由A起始脉冲控制并连接在所述B扫描输出开关装置的栅极与第五放电电压线之间,所述第五放电电压线用于传输第五放电电压;和第七控制开关装置,所述第七控制开关装置由所述至少一个B复位节点处的电压控制并连接在所述B扫描输出开关装置的栅极与第六放电电压线之间,所述第六放电电压线用于传输第六放电电压。
所述扫描输出控制器还可包括下述至少之一:第八控制开关装置,所述第八控制开关装置由施加给所述B扫描输出开关装置的栅极的电压控制并连接在所述A置位节点与第七放电电压线之间,所述第七放电电压线用于传输第七放电电压;和第九控制开关装置,所述第九控制开关装置由来自所述A子级的A进位脉冲或者所述A置位节点处的电压控制并连接在所述B子级的B进位输出端子与第八放电电压线之间,所述第八放电电压线用于传输第八放电电压,所述B进位输出端子用于输出所述B进位脉冲。
可选择地,所述扫描输出控制器还可包括下述至少之一:第八控制开关装置,所述第八控制开关装置由来自所述B子级的B进位脉冲或者通过所述第二控制开关装置施加的B进位脉冲控制并连接在所述A置位节点与第七放电电压线之间,所述第七放电电压线用于传输第七放电电压;和第九控制开关装置,所述第九控制开关装置由来自所述A子级的A进位脉冲或者所述A置位节点处的电压控制并连接在所述B进位输出端子与第八放电电压线之间,所述第八放电电压线用于传输第八放电电压。
所述A时钟脉冲可具有两个或更多个相位;所述B1时钟脉冲可具有两个或更多个相位;所述B2时钟脉冲可具有一个或多个相位,其中所述B1时钟脉冲可具有比所述A时钟脉冲长的周期,所述A时钟脉冲、所述B1时钟脉冲和所述B2时钟脉冲可具有相同的脉冲宽度,或者所述A时钟脉冲、所述B1时钟脉冲和所述B2时钟脉冲中的至少两个可具有不同的脉冲宽度。
在所述B1时钟脉冲保持为高时,所述A时钟脉冲可保持为低。
所述A控制信号可包括A置位信号和A复位信号,其中所述至少一个级的A子级可包括:第一A开关装置,所述第一A开关装置由所述A置位信号控制并连接在充电电压线与所述A置位节点之间,所述充电电压线用于传输充电电压;第二A开关装置,所述第二A开关装置由所述A复位信号控制并连接在所述A置位节点与第九放电电压线之间,所述第九放电电压线用于传输第九放电电压;A反相器,所述A反相器用于根据所述A置位节点处的电压控制所述至少一个A复位节点处的电压,使得所述A置位节点处的电压和所述至少一个A复位节点处的电压具有相反的逻辑值;A进位输出开关装置,所述A进位输出开关装置由所述A置位节点处的电压控制并连接在A时钟传输线与所述A子级的A进位输出端子之间,所述A时钟传输线用于传输所述A时钟脉冲;和A进位放电开关装置,所述A进位放电开关装置由所述至少一个A复位节点处的电压控制并连接在所述A进位输出端子与第十放电电压线之间,所述第十放电电压线用于传输第十放电电压。
所述A反相器可包括:第一A反相开关装置,所述第一A反相开关装置由来自高电压线的高电压控制,并连接在所述高电压线与所述至少一个A复位节点之间;和第二A反相开关装置,所述第二A反相开关装置由所述A置位节点处的电压控制并连接在所述至少一个A复位节点与低电压线之间,所述低电压线用于传输低电压。
可选择地,所述A反相器可包括:第一A反相开关装置,所述第一A反相开关装置由外部控制信号控制并连接在高电压线与所述至少一个A复位节点之间,所述高电压线用于传输高电压;和第二A反相开关装置,所述第二A反相开关装置由所述A置位节点处的电压控制并连接在所述至少一个A复位节点与低电压线之间,所述低电压线用于传输低电压。
作为另一个选择,所述A反相器可包括:第一A反相开关装置,所述第一A反相开关装置由外部控制信号控制并连接在高电压线与A公共节点之间,所述高电压线用于传输高电压;第二A反相开关装置,所述第二A反相开关装置由所述A置位节点处的电压控制并连接在所述A公共节点与低电压线之间,所述低电压线用于传输低电压;第三A反相开关装置,所述第三A反相开关装置由所述A公共节点处的电压控制,并连接在所述高电压线与所述至少一个A复位节点之间;和第四A反相开关装置,所述第四A反相开关装置由所述A置位节点处的电压控制,并连接在所述至少一个A复位节点与所述低电压线之间。
作为另一个选择,所述A反相器可包括:第一A反相开关装置,所述第一A反相开关装置由来自高电压线的高电压控制,并连接在所述高电压线与A公共节点之间;第二A反相开关装置,所述第二A反相开关装置由所述A置位节点处的电压控制并连接在所述A公共节点与低电压线之间,所述低电压线用于传输低电压;第三A反相开关装置,所述第三A反相开关装置由所述A公共节点处的电压控制,并连接在所述高电压线与所述至少一个A复位节点之间;和第四A反相开关装置,所述第四A反相开关装置由所述A置位节点处的电压控制,并连接在所述至少一个A复位节点与所述低电压线之间。
作为另一个选择,所述A反相器可包括:第一A反相开关装置,所述第一A反相开关装置由所述A置位节点处的电压控制并连接在所述至少一个A复位节点与低电压线之间,所述低电压线用于传输低电压;第二A反相开关装置,所述第二A反相开关装置由所述至少一个A复位节点处的电压控制,并连接在所述A置位节点与所述扫描输出控制器的扫描输出端子之间或者连接在所述A置位节点与所述A进位输出端子之间;和连接在所述A时钟传输线与所述至少一个A复位节点之间的A电容器。
所述A反相器还可包括下述至少之一:第五A反相开关装置,所述第五A反相开关装置由所述A置位信号控制,并连接在所述至少一个A复位节点与所述低电压线之间;第六A反相开关装置,所述第六A反相开关装置由所述至少一个A复位节点处的电压控制,并连接在所述A置位节点与所述低电压线之间;和第七A反相开关装置,所述第七A反相开关装置由来自所述A时钟传输线的A时钟脉冲控制并连接在输出端子与所述A置位节点之间,所述输出端子用于输出所述A置位信号。
所述A反相器还可包括第八A反相开关装置,所述第八A反相开关装置由所述B进位脉冲或施加给所述扫描输出控制器的B扫描输出开关装置的栅极的电压控制,并连接在所述A公共节点与所述低电压线之间。
所述A置位信号可以是A起始脉冲,或者是从所述多个级之中早于所述至少一个级操作的任意一级输出的A进位脉冲;以及所述A复位信号可以是从所述多个级之中晚于所述至少一个级操作的任意一级输出的A进位脉冲。
所述B控制信号可包括B置位信号和B复位信号,其中所述至少一个级的B子级可包括:第一B开关装置,所述第一B开关装置由所述B置位信号控制并连接在充电电压线与所述B置位节点之间,所述充电电压线用于传输充电电压;第二B开关装置,所述第二B开关装置由所述B复位信号控制并连接在所述B置位节点与第十一放电电压线之间,所述第十一放电电压线用于传输第十一放电电压;B反相器,所述B反相器用于根据所述B置位节点处的电压控制所述至少一个B复位节点处的电压,使得所述B置位节点处的电压和所述至少一个B复位节点处的电压具有相反的逻辑值;B进位输出开关装置,所述B进位输出开关装置由所述B置位节点处的电压控制并连接在B1时钟传输线与所述B子级的B进位输出端子之间,所述B1时钟传输线用于传输所述B1时钟脉冲;和B进位放电开关装置,所述B进位放电开关装置由所述至少一个B复位节点处的电压控制并连接在所述B进位输出端子与第十二放电电压线之间,所述第十二放电电压线用于传输第十二放电电压。
所述B反相器可包括:第一B反相开关装置,所述第一B反相开关装置由来自高电压线的高电压控制,并连接在所述高电压线与所述至少一个B复位节点之间;和第二B反相开关装置,所述第二B反相开关装置由所述B置位节点处的电压控制并连接在所述至少一个B复位节点与低电压线之间,所述低电压线用于传输低电压。
可选择地,所述B反相器可包括:第一B反相开关装置,所述第一B反相开关装置由外部控制信号控制并连接在高电压线与所述至少一个B复位节点之间,所述高电压线用于传输高电压;和第二B反相开关装置,所述第二B反相开关装置由所述B置位节点处的电压控制并连接在所述至少一个B复位节点与低电压线之间,所述低电压线用于传输低电压。
作为另一个选择,所述B反相器可包括:第一B反相开关装置,所述第一B反相开关装置由外部控制信号控制并连接在高电压线与B公共节点之间,所述高电压线用于传输高电压;第二B反相开关装置,所述第二B反相开关装置由所述B置位节点处的电压控制并连接在所述B公共节点与低电压线之间,所述低电压线用于传输低电压;第三B反相开关装置,所述第三B反相开关装置由所述B公共节点处的电压控制,并连接在所述高电压线与所述至少一个B复位节点之间;和第四B反相开关装置,所述第四B反相开关装置由所述B置位节点处的电压控制,并连接在所述至少一个B复位节点与所述低电压线之间。
作为另一个选择,所述B反相器可包括:第一B反相开关装置,所述第一B反相开关装置由来自高电压线的高电压控制,并连接在所述高电压线与B公共节点之间;第二B反相开关装置,所述第二B反相开关装置由所述B置位节点处的电压控制并连接在所述B公共节点与低电压线之间,所述低电压线用于传输低电压;第三B反相开关装置,所述第三B反相开关装置由所述B公共节点处的电压控制,并连接在所述高电压线与所述至少一个B复位节点之间;和第四B反相开关装置,所述第四B反相开关装置由所述B置位节点处的电压控制,并连接在所述至少一个B复位节点与所述低电压线之间。
作为另一个选择,所述B反相器可包括:第一B反相开关装置,所述第一B反相开关装置由所述B置位节点处的电压控制并连接在所述至少一个B复位节点与低电压线之间,所述低电压线用于传输低电压;第二B反相开关装置,所述第二B反相开关装置由所述至少一个B复位节点处的电压控制,并连接在所述B置位节点与所述扫描输出控制器的扫描输出端子之间或者连接在所述B置位节点与所述B进位输出端子之间;和连接在所述B1时钟传输线与所述至少一个B复位节点之间的B电容器。
所述B反相器还可包括下述至少之一:第五B反相开关装置,所述第五B反相开关装置由所述B置位信号控制,并连接在所述至少一个B复位节点与所述低电压线之间;第六B反相开关装置,所述第六B反相开关装置由所述至少一个B复位节点处的电压控制,并连接在所述B置位节点与所述低电压线之间;和第七B反相开关装置,所述第七B反相开关装置由来自所述B1时钟传输线的B1时钟脉冲控制并连接在输出端子与所述B置位节点之间,所述输出端子用于输出所述B置位信号。
所述B置位信号可以是B起始脉冲,或者是从所述多个级之中早于所述至少一个级操作的任意一级输出的B进位脉冲;以及所述B复位信号可以是从所述多个级之中晚于所述至少一个级操作的任意一级输出的B进位脉冲。
所述至少一个A复位节点可包括第一A复位节点和第二A复位节点,其中所述扫描输出控制器还可包括:第一A扫描放电开关装置,所述第一A扫描放电开关装置由所述第一A复位节点处的电压控制并连接在所述扫描输出端子与第一放电电压线之间,所述第一放电电压线用于传输第一放电电压;第二A扫描放电开关装置,所述第二A扫描放电开关装置由所述第二A复位节点处的电压控制,并连接在所述扫描输出端子与所述第一放电电压线之间;第(1-1)控制开关装置,所述第(1-1)控制开关装置由所述B进位脉冲控制并连接在所述第一A复位节点与第二放电电压线之间,所述第二放电电压线用于传输第二放电电压;和第(1-2)控制开关装置,所述第(1-2)控制开关装置由所述B进位脉冲控制,并连接在所述第二A复位节点与所述第二放电电压线之间。
所述至少一个A复位节点可包括第一A复位节点和第二A复位节点;以及所述A控制信号可包括A置位信号和A复位信号,其中所述至少一个级的A子级可包括:第一A开关装置,所述第一A开关装置由所述A置位信号控制并连接在充电电压线与所述A置位节点之间,所述充电电压线用于传输充电电压;第二A开关装置,所述第二A开关装置由所述A复位信号控制并连接在所述A置位节点与第十三放电电压线之间,所述第十三放电电压线用于传输第十三放电电压;第三A开关装置,所述第三A开关装置由所述第一A复位节点处的电压控制并连接在所述A置位节点与第十四放电电压线之间,所述第十四放电电压线用于传输第十四放电电压;第四A开关装置,所述第四A开关装置由所述第二A复位节点处的电压控制并连接在所述A置位节点与第十五放电电压线之间,所述第十五放电电压线用于传输第十五放电电压;第一A反相器,所述第一A反相器用于根据所述A置位节点处的电压控制所述第一A复位节点处的电压,使得所述A置位节点处的电压和所述第一A复位节点处的电压具有相反的逻辑值;第二A反相器,所述第二A反相器用于根据所述A置位节点处的电压控制所述第二A复位节点处的电压,使得所述A置位节点处的电压和所述第二A复位节点处的电压具有相反的逻辑值;A进位输出开关装置,所述A进位输出开关装置由所述A置位节点处的电压控制并连接在A时钟传输线与所述A子级的A进位输出端子之间,所述A时钟传输线用于传输所述A时钟脉冲;第一A进位放电开关装置,所述第一A进位放电开关装置由所述第一A复位节点处的电压控制并连接在所述A进位输出端子与第十六放电电压线之间,所述第十六放电电压线用于传输第十六放电电压;和第二A进位放电开关装置,所述第二A进位放电开关装置由所述第二A复位节点处的电压控制,并连接在所述A进位输出端子与所述第十六放电电压线之间。
所述至少一个B复位节点可包括第一B复位节点和第二B复位节点;以及所述B控制信号可包括B置位信号和B复位信号,其中所述至少一个级的B子级可包括:第一B开关装置,所述第一B开关装置由所述B置位信号控制并连接在充电电压线与所述B置位节点之间,所述充电电压线用于传输充电电压;第二B开关装置,所述第二B开关装置由所述B复位信号控制并连接在所述B置位节点与第十七放电电压线之间,所述第十七放电电压线用于传输第十七放电电压;第三B开关装置,所述第三B开关装置由所述第一B复位节点处的电压控制并连接在所述B置位节点与第十八放电电压线之间,所述第十八放电电压线用于传输第十八放电电压;第四B开关装置,所述第四B开关装置由所述第二B复位节点处的电压控制并连接在所述B置位节点与第十九放电电压线之间,所述第十九放电电压线用于传输第十九放电电压;第一B反相器,所述第一B反相器用于根据所述B置位节点处的电压控制所述第一B复位节点处的电压,使得所述B置位节点处的电压和所述第一B复位节点处的电压具有相反的逻辑值;第二B反相器,所述第二B反相器用于根据所述B置位节点处的电压控制所述第二B复位节点处的电压,使得所述B置位节点处的电压和所述第二B复位节点处的电压具有相反的逻辑值;B进位输出开关装置,所述B进位输出开关装置由所述B置位节点处的电压控制并连接在B1时钟传输线与所述B子级的B进位输出端子之间,所述B1时钟传输线用于传输所述B1时钟脉冲;第一B进位放电开关装置,所述第一B进位放电开关装置由所述第一B复位节点处的电压控制并连接在所述B进位输出端子与第二十放电电压线之间,所述第二十放电电压线用于传输第二十放电电压;和第二B进位放电开关装置,所述第二B进位放电开关装置由所述第二B复位节点处的电压控制,并连接在所述B进位输出端子与所述第二十放电电压线之间。
应当理解,本发明前面的大体描述和下面的详细描述都是例示性的和解释性的,意在对要求保护的本发明提供进一步的解释。
附图说明
给本发明提供进一步理解并且并入到本申请中组成本申请一部分的附图图解了本发明的实施方式,并与说明书一起用于说明本发明的原理。在附图中:
图1是显示根据本发明实施方式的移位寄存器的结构的框图;
图2是图1中任意一级(stage)的详细框图;
图3是显示使用来自图1中每一级的输出作为A控制信号和B控制信号的一个例子的框图;
图4是显示A时钟脉冲、B1时钟脉冲和B2时钟脉冲以及由此产生的扫描脉冲的一个例子的时序图;
图5是显示A时钟脉冲、B1时钟脉冲和B2时钟脉冲以及由此产生的A进位脉冲的一个例子的时序图;
图6是显示A时钟脉冲、B1时钟脉冲和B2时钟脉冲以及由此产生的B进位脉冲的一个例子的时序图;
图7是根据本发明的扫描输出控制器的第一个实施方式的电路图;
图8是根据本发明的扫描输出控制器的第二个实施方式的电路图;
图9是根据本发明的扫描输出控制器的第三个实施方式的电路图;
图10是根据本发明的扫描输出控制器的第四个实施方式的电路图;
图11是根据本发明的扫描输出控制器的第五个实施方式的电路图;
图12是根据本发明的扫描输出控制器的第六个实施方式的电路图;
图13是根据本发明的扫描输出控制器的第七个实施方式的电路图;
图14是显示图13中的C时钟脉冲的时序图;
图15是根据本发明的扫描输出控制器的第八个实施方式的电路图;
图16是根据本发明的扫描输出控制器的第九个实施方式的电路图;
图17是显示可在扫描输出控制器中附加设置的开关装置的视图;
图18是显示可在扫描输出控制器中附加设置的其他开关装置的视图;
图19是设置在图1的第n级中的A子级、B子级以及扫描输出控制器的电路结构的第一个实施方式的电路图;
图20是设置在第n级中的A子级、B子级以及扫描输出控制器的电路结构的第二个实施方式的电路图;
图21是设置在第n级中的A子级、B子级以及扫描输出控制器的电路结构的第三个实施方式的电路图;
图22是设置在第n级中的A子级、B子级以及扫描输出控制器的电路结构的第四个实施方式的电路图;
图23是设置在第n级中的A子级、B子级以及扫描输出控制器的电路结构的第五个实施方式的电路图;
图24是设置在第n级中的A子级、B子级以及扫描输出控制器的电路结构的第六个实施方式的电路图;
图25是设置在第n级中的A子级、B子级以及扫描输出控制器的电路结构的第七个实施方式的电路图;
图26是设置在第n级中的A子级、B子级以及扫描输出控制器的电路结构的第八个实施方式的电路图;
图27是设置在第n级中的A子级、B子级以及扫描输出控制器的电路结构的第九个实施方式的电路图;
图28是A反相器的第一个实施方式的详细电路图;
图29是A反相器的第二个实施方式的详细电路图;
图30是A反相器的第三个实施方式的详细电路图;
图31是A反相器的第四个实施方式的详细电路图;
图32是A反相器的第五个实施方式的详细电路图;
图33是显示可在A反相器中附加设置的反相开关装置的视图;
图34是显示可在A反相器的第三和第四个实施方式中附加设置的另一反相开关装置的视图;
图35是B反相器的详细电路图;
图36是第n级中的A子级的另一个实施方式的电路图;
图37是第n级中的B子级的另一个实施方式的电路图;
图38是当B2时钟脉冲为两个相位时的时序图;
图39是显示包含图15的结构的第n级的结构根据模拟程序的重建版本的电路图;
图40是显示图19中的A子级的结构根据模拟程序的重建版本的电路图;以及
图41是来自包括图40的第n级的第(n+1)和第(n+2)级的扫描脉冲根据模拟程序的波形图。
具体实施方式
现在将详细描述本发明的优选实施方式,在附图中图解了这些实施方式的一些例子。尽可能地在整个附图中使用相同的参考标记表示相同或相似的部件。
图1是显示根据本发明实施方式的移位寄存器的结构的框图。
如图1中所示,根据本发明实施方式的移位寄存器包括多个级ST_n-2到ST_n+2。
每个级ST_n-2到ST_n+2都通过其扫描输出端子SOT输出扫描脉冲Vg_n-2到Vg_n+2。
每个扫描脉冲Vg_n-2到Vg_n+2被分为以不同周期输出的A扫描脉冲和B扫描脉冲。例如,参见从第(n-2)级ST_n-2输出的A扫描脉冲A-SC和B扫描脉冲B-SC,可在每一帧中产生一次A扫描脉冲A-SC,可在几帧中产生一次B扫描脉冲B-SC。
作为一个详细的例子,假定要被驱动的面板的栅极线的总数量为十,用于驱动十条栅极线的移位寄存器包括总共十级,第(n-2)级ST_n-2是十级中的驱动十条栅极线中第一条栅极线的第一级,驱动一条栅极线的时间为一个水平周期,一次全部驱动十条栅极线的时间为一个帧周期。
基于这种假定,第一级在第一到第十帧周期每一个的第一水平周期(或称为“水平时间段”)中输出A扫描脉冲A-SC,以在每个帧周期的第一水平周期中驱动第一条栅极线。此外,在紧跟第一帧周期的第十水平周期之后,第一级输出B扫描脉冲B-SC。也就是说,可在当前帧周期中产生最后一个A扫描脉冲的终点与下一个帧周期的起点之间的时间段中的任意时间处产生B扫描脉冲B-SC。
其中,在第十一帧周期中通过第一级再次输出B扫描脉冲B-SC。也就是说,在上述条件下,第一级在每一帧周期中输出一次A扫描脉冲A-SC,在十个帧周期中输出一次B扫描脉冲B-SC。以同样的方式,每个其他级在每一帧周期的相应水平周期中输出A扫描脉冲A-SC,在相应帧周期的结束周期(在每个帧周期中的最后一个水平周期之后的周期)中输出B扫描脉冲B-SC。如上所述,“最后一个水平周期之后的周期”表示下述任意具体周期,即所述任意具体周期属于在当前帧中产生最后一个A扫描脉冲的终点与下一个帧周期的起点之间的周期。
为了产生上述A扫描脉冲A-SC和B扫描脉冲B-SC,每个级ST_n-2到ST_n+2都被提供具有不同相位的多个A时钟脉冲A-CLK中的任意一个、具有不同相位的多个B1时钟脉冲B1-CLK中的任意一个、以及具有不同相位的多个B2时钟脉冲B2-CLK中的任意一个。
也就是说,每个级ST_n-2到ST_n+2根据被提供的A时钟脉冲A-CLK产生A扫描脉冲,并根据被提供的B1时钟脉冲B1-CLK和B2时钟脉冲B2-CLK产生B扫描脉冲。
另一方面,B2时钟脉冲B2-CLK的数量可以为一个,而不是多个。也就是说,可仅使用一个相位的B2时钟脉冲B2-CLK。
以这种方式,每个级ST_n-2到ST_n+2使用包含A扫描脉冲和B扫描脉冲的复合波形的扫描脉冲Vg_n-2到Vg_来驱动与其连接的栅极线。
之后,将参照图2详细描述每个级的结构。
图2是图1中任意一级的详细框图。
如图2中所示,任意一级包括A子级A-Sub、B子级B-Sub、以及扫描输出控制器SOC。
A子级A-Sub响应于外部的A控制信号来控制A置位节点处的电压V_a-q和至少一个A复位节点处的电压。此外,A子级A-Sub根据A置位节点处的电压V_a-q、至少一个A复位节点处的电压以及任意一个A时钟脉冲A-CLK,产生A进位脉冲。
B子级B-Sub响应于外部的B控制信号来控制B置位节点处的电压和至少一个B复位节点处的电压。此外,B子级B-Sub根据B置位节点处的电压、至少一个B复位节点处的电压以及任意一个B1时钟脉冲B1-CLK,产生B进位脉冲B-CR。
扫描输出控制器SOC根据A置位节点处的电压V_a-q和A时钟脉冲A-CLK产生A扫描脉冲A-SC。此外,扫描输出控制器SOC根据B进位脉冲B-CR和任意一个B2时钟脉冲B2-CLK产生B扫描脉冲B-SC。
提供给每个级ST_n-2到ST_n+2的A控制信号和B控制信号可以为之后将参照图3详细描述的信号。
图3是显示使用图1中每一级的输出作为A控制信号和B控制信号的一个例子的框图。尽管图3中未示出,但图3的每个级在其中包括上述扫描输出控制器SOC。
A控制信号可被分为A置位信号和A复位信号。需要A置位信号来将被提供有A置位信号的相应级的A子级A-Sub置位,需要A复位信号来将被提供有A复位信号的相应级的A子级A-Sub复位。
A置位信号可以是被提供有A置位信号的当前级的上游任意一级的输出。也就是说,第n级ST_n(其中n是自然数)的A子级A-Sub可接收从第(n-p)级(其中p是小于n的自然数)的A子级A-Sub输出的A进位脉冲作为上述A置位信号。例如,第n级ST_n的A子级A-Sub可接收从第(n-1)级ST_n-1的A子级A-Sub输出的A进位脉冲A-CR_n-1作为上述A置位信号,如图3中所示。其中,上游级表示早于当前级操作的级。
相反,A复位信号可以是被提供有A复位信号的当前级的下游任意一级的输出。也就是说,第n级ST_n的A子级A-Sub可接收从第(n+q)级(其中q是任意自然数或等于p的自然数)的A子级A-Sub输出的A进位脉冲作为上述A复位信号。例如,第n级ST_n的A子级A-Sub可接收从第(n+2)级ST_n+2的A子级A-Sub输出的A进位脉冲A-CR_n+2作为上述A复位信号,如图3中所示。其中,下游级表示晚于当前级操作的级。
类似地,B控制信号可被分为B置位信号和B复位信号。需要B置位信号来将被提供有B置位信号的相应级的B子级B-Sub置位,需要B复位信号来将被提供有B复位信号的相应级的B子级B-Sub复位。
B置位信号可以是被提供有B置位信号的当前级的上游任意一级的输出。也就是说,第n级ST_n(其中n是自然数)的B子级B-Sub可接收从第(n-r)级(其中r是小于n或等于p的自然数)的B子级B-Sub输出的B进位脉冲作为上述B置位信号。例如,第n级ST_n的B子级B-Sub可接收从第(n-1)级ST_n-1的B子级B-Sub输出的B进位脉冲B-CR_n-1作为上述B置位信号,如图3中所示。
相反,B复位信号可以是被提供有B复位信号的当前级的下游任意一级的输出。也就是说,第n级ST_n的B子级B-Sub可接收从第(n+s)级(其中s是任意自然数或等于r的自然数)的B子级B-Sub输出的B进位脉冲作为上述B复位信号。例如,第n级ST_n的B子级B-Sub可接收从第(n+1)级ST_n+1的B子级B-Sub输出的B进位脉冲B-CR_n+1作为上述B复位信号,如图3中所示。
以这种方式,A子级A-Sub相互连接以组成依次输出A扫描脉冲A-SC的一个移位寄存器,B子级B-Sub相互连接以组成依次输出B扫描脉冲B-SC的另一个移位寄存器。
图4是显示A时钟脉冲A-CLK、B1时钟脉冲B1-CLK和B2时钟脉冲B2-CLK以及由此产生的扫描脉冲的一个例子的时序图。
如图4中所示,A时钟脉冲A-CLK可由四个相位的时钟脉冲A-CLK_1到A-CLK_4组成,B1时钟脉冲B1-CLK可由两个相位的时钟脉冲B1-CLK_1和B1-CLK_2组成,B2时钟脉冲B2-CLK可由一个相位的时钟脉冲B2-CLK组成。
A时钟脉冲A-CLK可包括具有不同相位和相同脉冲宽度的第一到第四A时钟脉冲A-CLK_1到A-CLK_4。其中,第一到第四A时钟脉冲A-CLK_1到A-CLK_4中的相邻时钟脉冲的脉冲宽度可彼此部分重叠。图4显示了相邻A时钟脉冲A-CLK的各个脉冲宽度彼此重叠1/2的一个例子。应当注意,该例子仅仅是一个例子,重叠尺寸可变为任意值。此外,也可以在脉冲宽度不重叠的情况下输出A时钟脉冲A-CLK。
当在脉冲宽度彼此不重叠的情况下输出A时钟脉冲A-CLK_1到A-CLK_4时,可使用来自第(n+1)级ST_n+1(而不是来自上述第(n+2)级ST_n+2)的A子级A-Sub的A进位脉冲将第n级ST_n的A子级A-Sub复位。
A时钟脉冲A-CLK用作A扫描脉冲A-SC和A进位脉冲A-CR。例如,当如图4中所示使用四个相位的A时钟脉冲A-CLK_1到A-CLK_4时,第(4x+1)级(其中x是自然数且包括0)可接收第一A时钟脉冲A-CLK_1并输出第(4x+1)A扫描脉冲A-SC和第(4x+1)A进位脉冲A-CR,第(4x+2)级可接收第二A时钟脉冲A-CLK_2并输出第(4x+2)A扫描脉冲A-SC和第(4x+2)A进位脉冲A-CR,第(4x+3)级可接收第三A时钟脉冲A-CLK_3并输出第(4x+3)A扫描脉冲A-SC和第(4x+3)A进位脉冲A-CR,第(4x+4)级可接收第四A时钟脉冲A-CLK_4并输出第(4x+4)A扫描脉冲A-SC和第(4x+4)A进位脉冲A-CR。
B1时钟脉冲B1-CLK可包括具有不同相位的第一和第二B1时钟脉冲B1-CLK_1和B1-CLK_2。
第一和第二B1时钟脉冲B1-CLK_1和B1-CLK_2的每一个控制B扫描脉冲B-SC的输出时序并用作B进位脉冲B-CR。例如,当如图4中所示使用两个相位的B1时钟脉冲B1-CLK_1和B1-CLK_2时,奇数级的B子级B-Sub可接收第一B1时钟脉冲B1-CLK_1并根据第一B1时钟脉冲B1-CLK_1确定B进位脉冲B-CR和B扫描脉冲B-SC的输出时序,偶数级的B子级B-Sub可接收第二B_1时钟脉冲B1-CLK_2并根据第二B1时钟脉冲B1-CLK_2确定B进位脉冲B-CR和B扫描脉冲B-SC的输出时序。
此外,奇数级的B子级B-Sub可接收第一B1时钟脉冲B1-CLK_1并输出奇数B进位脉冲B-CR,偶数级的B子级B-Sub可接收第二B1时钟脉冲B1-CLK_2并输出偶数B进位脉冲B-CR。
如前所述,在相应帧周期的结束周期(在每个帧周期中的最后一个水平周期之后的周期,之后称作B输出周期T_B)中输出第一和第二B1时钟脉冲B1-CLK_1和B1-CLK_2的每一个。对于这一点,也在每一B输出周期T_B中输出B进位脉冲B-CR和B扫描脉冲B-SC。其中,可在每一奇数帧周期中输出第一B1时钟脉冲B1-CLK_1,可在每一偶数帧周期中输出第二B1时钟脉冲B1-CLK_2。
另一方面,图4显示了三个帧周期,每个帧周期在其终点都包括消隐周期BK,在消隐周期BK中设置下一个帧周期所需的各种信号。例外的是,所述各种信号中不包括图像显示所需的数据信号。也就是说,在消隐周期BK中不产生此数据信号。
消隐周期BK中包含上述B输出周期T_B。也就是说,在消隐周期BK中产生第一B1时钟脉冲B1-CLK_1、第二B1时钟脉冲B1-CLK_2、B进位脉冲B-CR和B扫描脉冲B-SC。
B2时钟脉冲B2-CLK用作B扫描脉冲B-SC。与第一和第二B1时钟脉冲B1-CLK_1和B1-CLK_2同步地输出此B2时钟脉冲B2-CLK。换句话说,在每一帧周期的B输出周期T_B中也输出B2时钟脉冲B2-CLK。例外的是,B2时钟脉冲B2-CLK具有比B1时钟脉冲B1-CLK窄的脉冲宽度,从而B2时钟脉冲B2-CLK完全被B1时钟脉冲B1-CLK包围。也就是说,如图4中所示,B1时钟脉冲B1-CLK_1或B1-CLK_2具有在B2时钟脉冲B2-CLK的上升沿前面的上升沿以及在B2时钟脉冲B2-CLK的下降沿后面的下降沿。结果,在B1时钟脉冲B1-CLK_1或B1-CLK_2保持为高的同时,能够确保B2时钟脉冲B2-CLK保持为高。
另一方面,B2时钟脉冲B2-CLK的脉冲宽度可等于B1时钟脉冲B1-CLK的脉冲宽度。在这种情形中,各个时钟脉冲的上升沿可彼此一致且下降沿可彼此一致。
可选择地,B2时钟脉冲B2-CLK可以具有两个或更多个相位,而不是单个相位。例如,与B1时钟脉冲B1-CLK相似,B2时钟脉冲B2-CLK也可以具有两个相位。作为一个详细的例子,第一B2时钟脉冲可设为与第一B1时钟脉冲B1-CLK_1同步,第二B2时钟脉冲可设为与第二B1时钟脉冲B1-CLK_2同步。在这种情形中,B2时钟脉冲B2-CLK的脉冲宽度必须小于等于B1时钟脉冲B1-CLK_1或B1-CLK_2的脉冲宽度。此外,B2时钟脉冲B2-CLK与B1时钟脉冲B1-CLK之间的时序符合上述条件。
另一方面,A时钟脉冲A-CLK_1到A-CLK_4的每一个都具有小于B2时钟脉冲B2-CLK的脉冲宽度。
根据A时钟脉冲A-CLK_1到A-CLK_4产生A扫描脉冲A-SC_n-1到A-SC_n+2。因此,A扫描脉冲A-SC_n-1到A-SC_n+2中的相邻扫描脉冲的脉冲宽度彼此部分重叠,如图4中所示。A扫描脉冲A-SC_n-1到A-SC_n+2在一个帧周期被依次输出一次。
根据B2时钟脉冲B2-CLK产生B扫描脉冲B-SC_n-1到B-SC_n+1。因此,每个B扫描脉冲B-SC_n-1到B-SC_n+1都具有与B2时钟脉冲B2-CLK相同的形状并以与B2时钟脉冲B2-CLK相同的时序输出,如图4中所示。B扫描脉冲B-SC_n-1到B-SC_n+1的每一个在一个帧周期中输出一次。对于这一点,B扫描脉冲B-SC_n-1到B-SC_n+1的输出位置以帧周期为基础进行变化。例如,如图4中所示,B扫描脉冲B-SC_n-1可在最左侧的第一帧周期从第(n-1)B子级B-Sub输出,B扫描脉冲B-SC_n可在位于第一帧周期右手侧的第二帧周期中从第n B子级B-Sub输出,B扫描脉冲B-SC_n+1可在位于第二帧周期右手侧的第三帧周期中从第(n+1)B子级B-Sub输出。
因为B扫描脉冲B-SC_n-1到B-SC_n+1的输出位置以这种方式以帧周期为基础进行变化,所以在一个帧周期中输出至同一栅极线的一对A扫描脉冲A-SC和B扫描脉冲B-SC之间的距离逐渐减小,如图4中所示。
另一方面,当一个帧周期T_F的其中输出第一到第四A时钟脉冲A-CLK_1到A-CLK_4的周期定义为A输出周期T_A,且一个帧周期T_F的其余周期定义为前述的B输出周期T_B时,在一个帧周期T_F的B输出周期T_B中,第一到第四A时钟脉冲A-CLK_1到A-CLK_4可全部保持为低,如图4中所示。可选择地,在此B输出周期T_B中,第一到第四A时钟脉冲A-CLK_1到A-CLK_4可以以与A输出周期T_A中相同的方式输出。
图5是显示A时钟脉冲A-CLK、B1时钟脉冲B1-CLK和B2时钟脉冲B2-CLK以及由此产生的A进位脉冲的一个例子的时序图。
根据A时钟脉冲A-CLK_1到A-CLK_4产生A进位脉冲A-CR_n-1到A-CR_n+2。因此,A进位脉冲A-CR_n-1到A-CR_n+2中的相邻进位脉冲的脉冲宽度彼此部分重叠,如图5中所示。A进位脉冲A-CR_n-1到A-CR_n+2在一个帧周期被依次输出一次。其中,A进位脉冲A-CR_n-1到A-CR_n+2大致与A扫描脉冲A-SC_n-1到A-SC_n+2相同。
图6是显示A时钟脉冲A-CLK、B1时钟脉冲B1-CLK和B2时钟脉冲B2-CLK以及由此产生的B进位脉冲的一个例子的时序图。
根据B1时钟脉冲B1-CLK_1和B1-CLK_2产生B进位脉冲B-CR_n-1到B-CR_n+2。因此,B进位脉冲B-CR_n-1到B-CR_n+2的每一个都具有与B1时钟脉冲B1-CLK_1和B1-CLK_2中的相应一个相同的形状,并以相应B1时钟脉冲相同的时序输出,如图6中所示。B进位脉冲B-CR_n-1到B-CR_n+2的每一个在一个帧周期中输出一次。对于这一点,B进位脉冲B-CR_n-1到B-CR_n+2的输出位置以帧周期为基础进行变化。例如,如图6中所示,B进位脉冲B-CR_n-1可在最左侧的第一帧周期T_F从第(n-1)B子级B-Sub输出,B进位脉冲B-CR_n可在位于第一帧周期右手侧的第二帧周期T_F中从第n B子级B-Sub输出,B进位脉冲B-CR_n+1可在位于第二帧周期右手侧的第三帧周期T_F中从第(n+1)B子级B-Sub输出。其中,B进位脉冲B-CR_n-1到B-CR_n+2与B扫描脉冲B-SC_n-1到B-SC_n+2同步。
另一方面,在图4到6中,A时钟脉冲A-CLK可以具有a个相位,B1时钟脉冲B1-CLK可以具有a×b个相位,B2时钟脉冲B2-CLK可以具有a×c个相位。其中,a是大于1的自然数,a×b是大于1的自然数,a×c是大于等于1的自然数。
B2时钟脉冲B2-CLK的周期是B子级B-Sub的输出产生周期的a×c倍。对于几个例子,各个时钟脉冲可以是:
1)A时钟脉冲A-CLK:4个相位;B1时钟脉冲B1-CLK:2个相位;B2时钟脉冲B2-CLK:1个相位;
2)A时钟脉冲A-CLK:4个相位;B1时钟脉冲B1-CLK:2个相位;B2时钟脉冲B2-CLK:2个相位(或4个相位);或
3)A时钟脉冲A-CLK:6个相位;B1时钟脉冲B1-CLK:2个相位;B2时钟脉冲B2-CLK:2个相位(或4个相位)。
以这种方式,根据本发明的扫描输出控制器SOC使用A时钟脉冲A-CLK、B1时钟脉冲B1-CLK和B2时钟脉冲B2-CLK产生理想的扫描脉冲(包括A扫描脉冲A-SC和B扫描脉冲B-SC)。因此,形成在扫描输出控制器SOC中的输出开关装置不需要大尺寸,也防止了扫描脉冲的电压减弱。
之后,将详细描述根据本发明的扫描输出控制器SOC的结构。
扫描输出控制器SOC的第一个实施方式
图7是根据本发明的扫描输出控制器SOC的第一个实施方式的电路图。
如图7中所示,根据第一个实施方式的扫描输出控制器SOC包括A扫描输出开关装置A-SCO、B扫描输出开关装置B-SCO、A扫描放电开关装置A-SCD、以及第一控制开关装置CTr1。
A扫描输出开关装置A-SCO由A置位节点A-Q处的电压控制,并连接在A时钟传输线与相应级的扫描输出端子SOT之间。也就是说,A扫描输出开关装置A-SCO响应于A置位节点A-Q处的电压导通或关断,并在导通时将A时钟传输线与相应级的扫描输出端子SOT相互连接。其中,A时钟传输线被提供有A时钟脉冲A-CLK。
B扫描输出开关装置B-SCO由来自B子级B-Sub的B进位脉冲B-CR控制,并连接在扫描输出端子SOT与B2时钟传输线之间。也就是说,B扫描输出开关装置B-SCO响应于B进位脉冲B-CR导通或关断,并在导通时将扫描输出端子SOT与B2时钟传输线相互连接。其中,B2时钟传输线被提供有B2时钟脉冲B2-CLK。
A扫描放电开关装置A-SCD由A复位节点A-QB处的电压控制,并连接在扫描输出端子SOT与第一放电电压线之间。也就是说,A扫描放电开关装置A-SCD响应于A复位节点A-QB处的电压导通或关断,并在导通时将扫描输出端子SOT与第一放电电压线相互连接。其中,第一放电电压线被提供有第一放电电压VSS1。
第一控制开关装置CTr1由B进位脉冲B-CR控制,并连接在A复位节点A-QB与第二放电电压线之间。也就是说,第一控制开关装置CTr1响应于B进位脉冲B-CR导通或关断,并在导通时将A复位节点A-QB与第二放电电压线相互连接。其中,第二放电电压线被提供有第二放电电压VSS2。
此第一控制开关装置CTr1用于使A复位节点A-QB放电(即,使A复位节点A-QB变低),而不管来自稍后将详细描述的A反相器的输出如何。
另一方面,通过B子级B-Sub的B进位输出端子B-COT从B子级B-Sub提供B进位脉冲B-CR。
扫描输出控制器SOC的第二个实施方式
图8是根据本发明的扫描输出控制器SOC的第二个实施方式的电路图。
如图8中所示,根据第二个实施方式的扫描输出控制器SOC包括A扫描输出开关装置A-SCO、B扫描输出开关装置B-SCO、A扫描放电开关装置A-SCD、以及第一控制开关装置CTr1。
第二个实施方式中的A扫描输出开关装置A-SCO、B扫描输出开关装置B-SCO和A扫描放电开关装置A-SCD分别与上述第一个实施方式中的相同,因而其描述将由上面第一个实施方式的描述代替。
第二个实施方式中的第一控制开关装置CTr1由扫描输出端子SOT处的电压控制,并连接在A复位节点A-QB与第二放电电压线之间。也就是说,第一控制开关装置CTr1响应于扫描输出端子SOT处的电压导通或关断,并在导通时将A复位节点A-QB与第二放电电压线相互连接。其中,第二放电电压线被提供有第二放电电压VSS2。
扫描输出控制器SOC的第三个实施方式
图9是根据本发明的扫描输出控制器SOC的第三个实施方式的电路图。
如图9中所示,根据第三个实施方式的扫描输出控制器SOC包括A扫描输出开关装置A-SCO、B扫描输出开关装置B-SCO、A扫描放电开关装置A-SCD、第一控制开关装置CTr1以及第二控制开关装置CTr2。
第三个实施方式中的A扫描输出开关装置A-SCO、B扫描输出开关装置B-SCO和A扫描放电开关装置A-SCD分别与上述第一个实施方式中的相同,因而其描述将由上面第一个实施方式的描述代替。
第三个实施方式中的第一控制开关装置CTr1由施加给B扫描输出开关装置B-SCO的栅极GE的电压控制,并连接在A复位节点A-QB与第二放电电压线之间。也就是说,第一控制开关装置CTr1响应于施加给B扫描输出开关装置B-SCO的栅极GE的电压导通或关断,并在导通时将A复位节点A-QB与第二放电电压线相互连接。其中,第二放电电压线被提供有第二放电电压VSS2。
第三个实施方式中的第二控制开关装置CTr2由开关控制信号例如来自B子级B-Sub的B进位脉冲B-CR控制,并连接在B子级B-Sub的B进位输出端子B-COT与B扫描输出开关装置B-SCO的栅极GE之间。也就是说,第二控制开关装置CTr2响应于B进位脉冲B-CR导通或关断,并在导通时将B进位输出端子B-COT与B扫描输出开关装置B-SCO的栅极GE相互连接。
另一方面,从B进位输出端子B-COT输出的信号(B进位脉冲B-CR)或施加给B扫描输出开关装置B-SCO的栅极GE的电压可用作上述B置位信号和B复位信号。
扫描输出控制器SOC的第四个实施方式
图10是根据本发明的扫描输出控制器SOC的第四个实施方式的电路图。
如图10中所示,根据第四个实施方式的扫描输出控制器SOC包括A扫描输出开关装置A-SCO、B扫描输出开关装置B-SCO、A扫描放电开关装置A-SCD、第一控制开关装置CTr1以及第二控制开关装置CTr2。
第四个实施方式中的A扫描输出开关装置A-SCO、B扫描输出开关装置B-SCO、A扫描放电开关装置A-SCD和第一控制开关装置CTr1分别与上述第一个实施方式中的相同,因而其描述将由上面第一个实施方式的描述代替。
此外,第四个实施方式中的第二控制开关装置CTr2与上述第三个实施方式中的相同,因而其描述将由上面第三个实施方式的描述代替。
另一方面,从B进位输出端子B-COT输出的信号(B进位脉冲B-CR)或施加给B扫描输出开关装置B-SCO的栅极的电压可用作上述B置位信号和B复位信号。
另一方面,第一控制开关装置CTr1的栅极可与B扫描输出开关装置B-SCO的栅极连接,而不是与B进位输出端子B-COT连接。
扫描输出控制器SOC的第五个实施方式
图11是根据本发明的扫描输出控制器SOC的第五个实施方式的电路图。
如图11中所示,根据第五个实施方式的扫描输出控制器SOC包括A扫描输出开关装置A-SCO、B扫描输出开关装置B-SCO、A扫描放电开关装置A-SCD、第一控制开关装置CTr1以及第二控制开关装置CTr2。
第五个实施方式中的A扫描输出开关装置A-SCO、B扫描输出开关装置B-SCO和A扫描放电开关装置A-SCD分别与上述第一个实施方式中的相同,因而其描述将由上面第一个实施方式的描述代替。
第五个实施方式中的第一控制开关装置CTr1与上述第二个实施方式中的相同,因而其描述将由上面第二个实施方式的描述代替。
此外,第五个实施方式中的第二控制开关装置CTr2与上述第三个实施方式中的相同,因而其描述将由上面第三个实施方式的描述代替。
另一方面,从B进位输出端子B-COT输出的信号(B进位脉冲B-CR)或施加给B扫描输出开关装置B-SCO的栅极的电压可用作上述B置位信号和B复位信号。
扫描输出控制器SOC的第六个实施方式
图12是根据本发明的扫描输出控制器SOC的第六个实施方式的电路图。
如图12中所示,根据第六个实施方式的扫描输出控制器SOC包括A扫描输出开关装置A-SCO、B扫描输出开关装置B-SCO、A扫描放电开关装置A-SCD、第一控制开关装置CTr1以及第二控制开关装置CTr2。
第六个实施方式中的A扫描输出开关装置A-SCO、B扫描输出开关装置B-SCO和A扫描放电开关装置A-SCD分别与上述第一个实施方式中的相同,因而其描述将由上面第一个实施方式的描述代替。
第六个实施方式中的第一控制开关装置CTr1与上述第二个实施方式中的相同,因而其描述将由上面第二个实施方式的描述代替。
第六个实施方式中的第二控制开关装置CTr2由来自B1时钟传输线的B1时钟脉冲B1-CLK控制,并连接在B子级B-Sub的B进位输出端子B-COT与B扫描输出开关装置B-SCO的栅极之间。也就是说,第二控制开关装置CTr2响应于B1时钟脉冲B1-CLK导通或关断,并在导通时将B进位输出端子B-COT与B扫描输出开关装置B-SCO的栅极相互连接。
另一方面,从B进位输出端子B-COT输出的信号(B进位脉冲B-CR)或施加给B扫描输出开关装置B-SCO的栅极的电压可用作上述B置位信号和B复位信号。
另一方面,第一控制开关装置CTr1的栅极可与B扫描输出开关装置B-SCO的栅极或者B进位输出端子B-COT连接,而不是与扫描输出端子SOT连接。
扫描输出控制器SOC的第七个实施方式
图13是根据本发明的扫描输出控制器SOC的第七个实施方式的电路图,图14是显示图13中的C时钟脉冲C-CLK的时序图。
如图13中所示,根据第七个实施方式的扫描输出控制器SOC包括A扫描输出开关装置A-SCO、B扫描输出开关装置B-SCO、A扫描放电开关装置A-SCD、第一控制开关装置CTr1以及第二控制开关装置CTr2。
第七个实施方式中的A扫描输出开关装置A-SCO、B扫描输出开关装置B-SCO和A扫描放电开关装置A-SCD分别与上述第一个实施方式中的相同,因而其描述将由上面第一个实施方式的描述代替。
第七个实施方式中的第一控制开关装置CTr1与上述第二个实施方式中的相同,因而其描述将由上面第二个实施方式的描述代替。
第七个实施方式中的第二控制开关装置CTr2由来自C时钟传输线的C时钟脉冲C-CLK控制,并连接在B子级B-Sub的B进位输出端子B-COT与B扫描输出开关装置B-SCO的栅极之间。也就是说,第二控制开关装置CTr2响应于C时钟脉冲C-CLK导通或关断,并在导通时将B进位输出端子B-COT与B扫描输出开关装置B-SCO的栅极相互连接。
其中,C时钟脉冲C-CLK与B1时钟脉冲B1-CLK之间的关系如图14中所示。
例如,如图14(a)中所示,C时钟脉冲C-CLK与B1时钟脉冲B1-CLK_1或B1-CLK_2之间的时序可被设置为:使C时钟脉冲C-CLK的上升沿在B1时钟脉冲B1-CLK_1或B1-CLK_2的上升沿前面,并使C时钟脉冲C-CLK的下降沿在B1时钟脉冲B1-CLK_1或B1-CLK_2的下降沿后面。
可选择地,如图14(b)中所示,C时钟脉冲C-CLK与B1时钟脉冲B1-CLK_1或B1-CLK_2之间的时序可被设置为:使C时钟脉冲C-CLK的上升沿位于B1时钟脉冲B1-CLK_1或B1-CLK_2的上升沿和下降沿之间,并使C时钟脉冲C-CLK的下降沿远在B1时钟脉冲B1-CLK_1或B1-CLK_2的下降沿后面。
C时钟脉冲C-CLK具有被设为能够导通第二控制开关装置CTr2的值的高电压、以及被设为能够关断第二控制开关装置CTr2的值的低电压。
另一方面,从B进位输出端子B-COT输出的信号(B进位脉冲B-CR)或施加给B扫描输出开关装置B-SCO的栅极的电压可用作上述B置位信号和B复位信号。
另一方面,可向第七个实施方式中的第二控制开关装置CTr2的栅极施加恒定电压,而不是施加C时钟脉冲C-CLK。此恒定电压是被设为能够导通第二控制开关装置CTr2的值的直流(DC)电压。
扫描输出控制器SOC的第八个实施方式
图15是根据本发明的扫描输出控制器SOC的第八个实施方式的电路图。
如图15中所示,根据第八个实施方式的扫描输出控制器SOC包括A扫描输出开关装置A-SCO、B扫描输出开关装置B-SCO、A扫描放电开关装置A-SCD、第一控制开关装置CTr1以及第三控制开关装置CTr3。
第八个实施方式中的A扫描输出开关装置A-SCO、B扫描输出开关装置B-SCO、A扫描放电开关装置A-SCD和第一控制开关装置CTr1分别与上述第一个实施方式中的相同,因而其描述将由上面第一个实施方式的描述代替。
第八个实施方式中的第三控制开关装置CTr3由B置位节点B-Q处的电压控制,并连接在控制电压线与B置位节点B-Q之间。也就是说,第三控制开关装置CTr3响应于B置位节点B-Q处的电压导通或关断,并在导通时将控制电压线与B置位节点B-Q相互连接。其中,控制电压线被提供有控制电压Vc。
特别是,控制电压Vc可以是用于对A置位节点A-Q和B置位节点B-Q充电的充电电压、用于对A复位节点A-QB和B复位节点充电的高电压、外部提供的单独的DC电压、或者外部提供的单独的交流(AC)电压。可选择地,控制电压Vc可以是与提供给B子级B-Sub的B1时钟脉冲B1-CLK具有不同相位的另一B1时钟脉冲B1-CLK。也就是说,当如前所述B1时钟脉冲B1-CLK具有两个相位时,如果向B子级B-Sub提供第二B1时钟脉冲B1-CLK_2,则控制电压Vc可以是第一B1时钟脉冲B1-CLK_1。
扫描输出控制器SOC的第九个实施方式
图16是根据本发明的扫描输出控制器SOC的第九个实施方式的电路图。
如图16中所示,根据第九个实施方式的扫描输出控制器SOC包括A扫描输出开关装置A-SCO、B扫描输出开关装置B-SCO、A扫描放电开关装置A-SCD、第一控制开关装置CTr1以及第三控制开关装置CTr3。
第九个实施方式中的A扫描输出开关装置A-SCO、B扫描输出开关装置B-SCO和A扫描放电开关装置A-SCD分别与上述第一个实施方式中的相同,因而其描述将由上面第一个实施方式的描述代替。
第九个实施方式中的第一控制开关装置CTr1与上述第二个实施方式中的相同,因而其描述将由上面第二个实施方式的描述代替。
第九个实施方式中的第三控制开关装置CTr3与上述第八个实施方式中的相同,因而其描述将由上面第八个实施方式的描述代替。
图17显示了可在扫描输出控制器SOC中附加设置的开关装置。根据图9到13中所示的第三到第七个实施方式的每一个的扫描输出控制器SOC可进一步包括图17中所示的四个开关装置中的至少一个。
之后将详细描述四个开关装置,更具体地说是四个控制开关装置CTr4到CTr7的每一个。
图17(a)中所示的第四控制开关装置CTr4由来自A子级A-Sub的A进位脉冲A-CR控制,并连接在B扫描输出开关装置B-SCO的栅极GE与第三放电电压线之间。也就是说,第四控制开关装置CTr4响应于A进位脉冲A-CR导通或关断,并在导通时将B扫描输出开关装置B-SCO的栅极GE与第三放电电压线相互连接。其中,第三放电电压线被提供有第三放电电压VSS3。
图17(b)中所示的第五控制开关装置CTr5由A置位节点A-Q处的电压控制,并连接在B扫描输出开关装置B-SCO的栅极GE与第四放电电压线之间。也就是说,第五控制开关装置CTr5响应于A置位节点A-Q处的电压导通或关断,并在导通时将B扫描输出开关装置B-SCO的栅极GE与第四放电电压线相互连接。其中,第四放电电压线被提供有第四放电电压VSS4。
图17(c)中所示的第六控制开关装置CTr6由A起始脉冲A-Vst控制,并连接在B扫描输出开关装置B-SCO的栅极GE与第五放电电压线之间。也就是说,第六控制开关装置CTr6响应于A起始脉冲A-Vst导通或关断,并在导通时将B扫描输出开关装置B-SCO的栅极GE与第五放电电压线相互连接。其中,第五放电电压线被提供有第五放电电压VSS5。
图17(d)中所示的第七控制开关装置CTr7由B复位节点B-QB处的电压控制,并连接在B扫描输出开关装置B-SCO的栅极GE与第六放电电压线之间。也就是说,第七控制开关装置CTr7响应于B复位节点B-QB处的电压导通或关断,并在导通时将B扫描输出开关装置B-SCO的栅极GE与第六放电电压线相互连接。其中,第六放电电压线被提供有第六放电电压VSS6。
根据图9中所示的第三个实施方式的扫描输出控制器SOC可进一步包括图17中所示的第四到第七控制开关装置CTr4到CTr7中的一个或多个。
类似地,根据图10中所示的第四个实施方式的扫描输出控制器SOC可进一步包括图17中所示的第四到第七控制开关装置CTr4到CTr7中的一个或多个。
类似地,根据图11中所示的第五个实施方式的扫描输出控制器SOC可进一步包括图17中所示的第四到第七控制开关装置CTr4到CTr7中的一个或多个。
类似地,根据图12中所示的第六个实施方式的扫描输出控制器SOC可进一步包括图17中所示的第四到第七控制开关装置CTr4到CTr7中的一个或多个。
类似地,根据图13中所示的第七个实施方式的扫描输出控制器SOC可进一步包括图17中所示的第四到第七控制开关装置CTr4到CTr7中的一个或多个。
图18显示了可在扫描输出控制器SOC中附加设置的其他开关装置。根据图7到13以及图15和16中所示的第一到第九个实施方式的每一个的扫描输出控制器SOC可进一步包括图18中所示的两个控制开关装置CTr8和CTr9中的至少一个。
之后将详细描述两个控制开关装置CTr8和CTr9的每一个。
图18(a)中所示的第八控制开关装置CTr8由B进位脉冲B-CR控制,并连接在A置位节点A-Q与第七放电电压线之间。也就是说,第八控制开关装置CTr8响应于B进位脉冲B-CR导通或关断,并在导通时将A置位节点A-Q与第七放电电压线相互连接。其中,第七放电电压线被提供有第七放电电压VSS7。
图18(b)中所示的第九控制开关装置CTr9由来自A子级A-Sub的A进位脉冲A-CR(或A置位节点A-Q处的电压)控制,并连接在输出B进位脉冲B-CR的输出端子与第八放电电压线之间。也就是说,第九控制开关装置CTr9响应于A进位脉冲A-CR(或A置位节点A-Q处的电压)导通或关断,并在导通时将输出B进位脉冲B-CR的输出端子与第八放电电压线相互连接。其中,第八放电电压线被提供有第八放电电压VSS8。
根据图7中所示的第一个实施方式的扫描输出控制器SOC可进一步包括图18中所示的第八和第九控制开关装置CTr8和CTr9中的一个或多个。其中,当第一个实施方式的扫描输出控制器SOC中包括第九控制开关装置CTr9时,与第九控制开关装置CTr9连接的输出端子可以是B进位输出端子B-COT。
类似地,根据图8中所示的第二个实施方式的扫描输出控制器SOC可进一步包括图18中所示的第八和第九控制开关装置CTr8和CTr9中的一个或多个。其中,当第二个实施方式的扫描输出控制器SOC中包括第九控制开关装置CTr9时,与第九控制开关装置CTr9连接的输出端子可以是B进位输出端子B-COT。
类似地,根据图9中所示的第三个实施方式的扫描输出控制器SOC可进一步包括图18中所示的第八和第九控制开关装置CTr8和CTr9中的一个或多个。其中,当第三个实施方式的扫描输出控制器SOC中包括第八控制开关装置CTr8时,可从B进位输出端子B-COT或B扫描输出开关装置B-SCO的栅极GE提供施加给第八控制开关装置CTr8的B进位脉冲B-CR。此外,当第三个实施方式的扫描输出控制器SOC中包括第九控制开关装置CTr9时,与第九控制开关装置CTr9连接的输出端子可以是B进位输出端子B-COT或B扫描输出开关装置B-SCO的栅极GE。
类似地,根据图10中所示的第四个实施方式的扫描输出控制器SOC可进一步包括图18中所示的第八和第九控制开关装置CTr8和CTr9中的一个或多个。其中,当第四个实施方式的扫描输出控制器SOC中包括第八控制开关装置CTr8时,可从B进位输出端子B-COT或B扫描输出开关装置B-SCO的栅极GE提供施加给第八控制开关装置CTr8的B进位脉冲B-CR。此外,当第四个实施方式的扫描输出控制器SOC中包括第九控制开关装置CTr9时,与第九控制开关装置CTr9连接的输出端子可以是B进位输出端子B-COT或B扫描输出开关装置B-SCO的栅极GE。
类似地,根据图11中所示的第五个实施方式的扫描输出控制器SOC可进一步包括图18中所示的第八和第九控制开关装置CTr8和CTr9中的一个或多个。其中,当第五个实施方式的扫描输出控制器SOC中包括第八控制开关装置CTr8时,可从B进位输出端子B-COT或B扫描输出开关装置B-SCO的栅极GE提供施加给第八控制开关装置CTr8的B进位脉冲B-CR。此外,当第五个实施方式的扫描输出控制器SOC中包括第九控制开关装置CTr9时,与第九控制开关装置CTr9连接的输出端子可以是B进位输出端子B-COT或B扫描输出开关装置B-SCO的栅极GE。
类似地,根据图12中所示的第六个实施方式的扫描输出控制器SOC可进一步包括图18中所示的第八和第九控制开关装置CTr8和CTr9中的一个或多个。其中,当第六个实施方式的扫描输出控制器SOC中包括第八控制开关装置CTr8时,可从B进位输出端子B-COT或B扫描输出开关装置B-SCO的栅极GE提供施加给第八控制开关装置CTr8的B进位脉冲B-CR。此外,当第六个实施方式的扫描输出控制器SOC中包括第九控制开关装置CTr9时,与第九控制开关装置CTr9连接的输出端子可以是B进位输出端子B-COT或B扫描输出开关装置B-SCO的栅极GE。
类似地,根据图13中所示的第七个实施方式的扫描输出控制器SOC可进一步包括图18中所示的第八和第九控制开关装置CTr8和CTr9中的一个或多个。其中,当第七个实施方式的扫描输出控制器SOC中包括第八控制开关装置CTr8时,可从B进位输出端子B-COT或B扫描输出开关装置B-SCO的栅极GE提供施加给第八控制开关装置CTr8的B进位脉冲B-CR。此外,当第七个实施方式的扫描输出控制器SOC中包括第九控制开关装置CTr9时,与第九控制开关装置CTr9连接的输出端子可以是B进位输出端子B-COT或B扫描输出开关装置B-SCO的栅极GE。
类似地,根据图15中所示的第八个实施方式的扫描输出控制器SOC可进一步包括图18中所示的第八和第九控制开关装置CTr8和CTr9中的一个或多个。其中,当第八个实施方式的扫描输出控制器SOC中包括第九控制开关装置CTr9时,与第九控制开关装置CTr9连接的输出端子可以是B进位输出端子B-COT。
类似地,根据图16中所示的第九个实施方式的扫描输出控制器SOC可进一步包括图18中所示的第八和第九控制开关装置CTr8和CTr9中的一个或多个。其中,当第九个实施方式的扫描输出控制器SOC中包括第九控制开关装置CTr9时,与第九控制开关装置CTr9连接的输出端子可以是B进位输出端子B-COT。
之后,将详细描述每个级的A子级A-Sub和B子级B-Sub的结构。
级的第一个实施方式
图19是设置在第n级中的A子级A-Sub、B子级B-Sub以及扫描输出控制器SOC的电路结构的第一个实施方式的电路图。
第n级的A子级A-Sub的结构
如图19中所示,第n级的A子级A-Sub(之后称作第n A子级A-Sub)包括第一A开关装置A-Tr1、第二A开关装置A-Tr2、A反相器A-INV、A进位输出开关装置A-CRO、以及A进位放电开关装置A-CRD。
第n A子级A-Sub的第一A开关装置A-Tr1由A置位信号(例如,来自第(n-1)A子级A-Sub的A进位脉冲A-CR)控制,并连接在充电电压线与A置位节点A-Q之间。也就是说,第一A开关装置A-Tr1响应于来自第(n-1)A子级A-Sub的A进位脉冲A-CR导通或关断,并在导通时将充电电压线与A置位节点A-Q相互连接。其中,充电电压线被提供有充电电压VDD。此充电电压VDD是具有能够导通相应开关装置的值的DC电压。
例外的是,因为在一个帧周期T_F中在所有级之中最早操作的第一级(未示出)没有上游级,所以向第一级的A子级A-Sub(之后称作第一A子级A-Sub)提供来自时序控制器(未示出)的A起始脉冲A-Vst。结果,向第一A子级A-Sub的第一A开关装置A-Tr1提供A起始脉冲A-Vst,而不是提供上游的A进位脉冲A-CR。
第n A子级A-Sub的第二A开关装置A-Tr2由A复位信号(例如,来自第(n+2)A子级A-Sub的A进位脉冲A-CR)控制,并连接在A置位节点A-Q与第九放电电压线之间。也就是说,第二A开关装置A-Tr2响应于来自第(n+2)A子级A-Sub的A进位脉冲A-CR导通或关断,并在导通时将A置位节点A-Q与第九放电电压线相互连接。其中,第九放电电压线被提供有第九放电电压VSS9。
第n A子级A-Sub的A反相器A-INV根据A置位节点A-Q处的电压控制A复位节点A-QB处的电压,从而A置位节点A-Q处的电压和A复位节点A-QB处的电压具有相反的逻辑值。例如,当A置位节点A-Q处的电压为高时,A反相器A-INV使A复位节点A-QB处的电压为低。相反,当A置位节点A-Q处的电压为低时,A反相器A-INV使A复位节点A-QB处的电压为高。其中,A反相器A-INV使用第一高电压VH1使A复位节点A-QB处的电压为高,并使用第一低电压VL1使A复位节点A-QB处的电压为低。
第n A子级A-Sub的A进位输出开关装置A-CRO由A置位节点A-Q处的电压控制,并连接在任意一条A时钟传输线与第n A子级A-Sub的A进位输出端子A-COT之间。也就是说,A进位输出开关装置A-CRO响应于A置位节点A-Q处的电压导通或关断,并在导通时将A时钟传输线与A进位输出端子A-COT相互连接。
第n A子级A-Sub的A进位放电开关装置A-CRD由A复位节点A-QB处的电压控制,并连接在A进位输出端子A-COT与第十放电电压线之间。也就是说,A进位放电开关装置A-CRD响应于A复位节点A-QB处的电压导通或关断,并在导通时将A进位输出端子A-COT与第十放电电压线相互连接。其中,第十放电电压线被提供有第十放电电压VSS10。
第n级的B子级B-Sub的结构
如图19中所示,第n级的B子级B-Sub(之后称作第n B子级B-Sub)包括第一B开关装置B-Tr1、第二B开关装置B-Tr2、B反相器B-INV、B进位输出开关装置B-CRO、以及B进位放电开关装置B-CRD。
第n B子级B-Sub的第一B开关装置B-Tr1由B置位信号(例如,来自第(n-1)B子级B-Sub的B进位脉冲B-CR)控制,并连接在充电电压线与B置位节点B-Q之间。也就是说,第一B开关装置B-Tr1响应于来自第(n-1)B子级B-Sub的B进位脉冲B-CR导通或关断,并在导通时将充电电压线与B置位节点B-Q相互连接。
例外的是,因为在一个帧周期T_F中在所有级之中最早操作的第一级(未示出)没有上游级,所以向第一级的B子级B-Sub(之后称作第一B子级B-Sub)提供来自时序控制器(未示出)的B起始脉冲B-Vst。结果,向第一B子级B-Sub的第一B开关装置B-Tr1提供B起始脉冲B-Vst,而不是提供上游的B进位脉冲B-CR。
第n B子级B-Sub的第二B开关装置B-Tr2由B复位信号(例如,来自第(n+1)B子级B-Sub的B进位脉冲B-CR)控制,并连接在B置位节点B-Q与第十一放电电压线之间。也就是说,第二B开关装置B-Tr2响应于来自第(n+1)B子级B-Sub的B进位脉冲B-CR导通或关断,并在导通时将B置位节点B-Q与第十一放电电压线相互连接。其中,第十一放电电压线被提供有第十一放电电压VSS11。
第n B子级B-Sub的B反相器B-INV根据B置位节点B-Q处的电压控制B复位节点B-QB处的电压,从而B置位节点B-Q处的电压和B复位节点B-QB处的电压具有相反的逻辑值。例如,当B置位节点B-Q处的电压为高时,B反相器B-INV使B复位节点B-QB处的电压为低。相反,当B置位节点B-Q处的电压为低时,B反相器B-INV使B复位节点B-QB处的电压为高。其中,B反相器B-INV使用第二高电压VH2使B复位节点B-QB处的电压为高,并使用第二低电压VL2使B复位节点B-QB处的电压为低。
第n B子级B-Sub的B进位输出开关装置B-CRO由B置位节点B-Q处的电压控制,并连接在任意一条B1时钟传输线与第n B子级B-Sub的B进位输出端子B-COT之间。也就是说,B进位输出开关装置B-CRO响应于B置位节点B-Q处的电压导通或关断,并在导通时将B1时钟传输线与B进位输出端子B-COT相互连接。
第n B子级B-Sub的B进位放电开关装置B-CRD由B复位节点B-QB处的电压控制,并连接在B进位输出端子B-COT与第十二放电电压线之间。也就是说,B进位放电开关装置B-CRD响应于B复位节点B-QB处的电压导通或关断,并在导通时将B进位输出端子B-COT与第十二放电电压线相互连接。其中,第十二放电电压线被提供有第十二放电电压VSS12。
之后将详细描述具有上述结构的A子级A-Sub和B子级B-Sub的操作。
首先,将参照图4到6以及图19中A子级A-Sub的结构描述A子级A-Sub的操作。
1)置位时间
在第n A子级A-Sub的置位时间t_s,向第n A子级A-Sub的第一A开关装置A-Tr1提供来自第(n-1)A子级A-Sub的高状态的A进位脉冲(图5中的A-CR_n-1)。因此,第一A开关装置A-Tr1导通,充电电压VDD通过导通的第一A开关装置A-Tr1提供给第n A子级A-Sub的A置位节点A-Q。结果,A置位节点A-Q被充电,通过各自的栅极与充电后的A置位节点A-Q连接的A进位输出开关装置A-CRO和A扫描输出开关装置A-SCO导通。
此外,因为充电后的A置位节点A-Q处的电压为高,所以A反相器A-INV将A复位节点A-QB放电为第一低电压VL1。结果,通过各自的栅极与放电后的A复位节点A-QB连接的A进位放电开关装置A-CRD和A扫描放电开关装置A-SCD关断。
另一方面,在第n A子级A-Sub的置位时间t_s,来自第(n+2)A子级A-Sub的A进位脉冲A-CR_n+2为低,由此使得通过栅极被提供有A进位脉冲A-CR_n+2的第二A开关装置A-Tr2关断。
此外,在第n A子级A-Sub的置位时间t_s,第n B子级B-Sub的B置位节点B-Q通过来自第(n-1)B子级B-Sub的B进位脉冲B-CR而保持充电,且第n B子级B-Sub的B复位节点B-QB通过来自第(n-1)B子级B-Sub的B进位脉冲B-CR而保持放电。结果,B进位输出开关装置B-CRO保持导通,B进位放电开关装置B-CRD保持关断。此时,第二B1时钟脉冲B1-CLK_2为低。因此,通过导通的B进位输出开关装置B-CRO输出低状态的B进位脉冲B-CR。低状态的B进位脉冲B-CR的输出通过B进位输出端子B-COT被提供给第一控制开关装置CTr1的栅极和B扫描输出开关装置B-SCO的栅极。结果,在第n A子级A-Sub的置位时间t_s,第一控制开关装置CTr1和B扫描输出开关装置B-SCO均关断。
以这种方式,在A子级A-Sub的置位时间t_s,A子级A-Sub的A置位节点A-Q被充电,A子级A-Sub的A复位节点A-QB被放电,从而将A子级A-Sub置位。
2)输出时间
之后,在第n A子级A-Sub的输出时间t_o,向第n A子级A-Sub施加第二A时钟脉冲A-CLK_2。也就是说,向导通的A进位输出开关装置A-CRO和A扫描输出开关装置A-SCO均施加第二A时钟脉冲A-CLK_2。因而,通过导通的A进位输出开关装置A-CRO输出A进位脉冲(图5中的A-CR_n),并通过导通的A扫描输出开关装置A-SCO输出A扫描脉冲(图4中的A-SC_n)。
此外,在第一A时钟脉冲A-CLK_1的下降时间TL,第一A时钟脉冲A-CLK_1进行由高到低的转变,从而由第一A时钟脉冲A-CLK_1产生的第(n-1)A进位脉冲A-CR_n-1进行由高到低的转变,由此使第n_A子级A-Sub的第一A开关装置A-Tr1关断。结果,第n A子级A-Sub的A置位节点A-Q浮置,因而A置位节点A-Q处的电压由于在第二A时钟脉冲A-CLK_2输入到A子级A-Sub时发生的耦合现象而自举。因此,A进位输出开关装置A-CRO和A扫描输出开关装置A-SCO几乎完全导通,从而稳定地输出A进位脉冲A-CR_n和A扫描脉冲A-SC_n。
以这种方式,在本发明中,使用A时钟脉冲A-CLK(而不是恒定电压)和浮置结构使A置位节点A-Q自举,从而即使使用相对低电压的A时钟脉冲A-CLK也可稳定地输出A进位脉冲A-CR和A扫描脉冲A-SC。此外,即使A扫描输出开关装置A-SCO的尺寸形成为相对较小,通过上述自举实现的电压的稳定输出可防止输出电压减弱。
通过A进位输出端子A-COT输出的A进位脉冲A-CR_n被提供到第(n+1)A子级A-Sub和第(n-2)A子级A-Sub。因此,第(n+1)A子级A-Sub被置位,第(n-2)A子级A-Sub被复位。
通过扫描输出端子SOT输出的A扫描脉冲A-SC_n被提供到第n条栅极线。
在第n A子级A-Sub的输出时间t_o,第一控制开关装置CTr1和B扫描输出开关装置B-SCO均关断。
3)复位时间
之后,在第n A子级A-Sub的复位时间t_r,来自第(n+2)A子级A-Sub的A进位脉冲(图5中的A-CR_n+2)变高,由此使得被提供有A进位脉冲A-CR_n+2的第n A子级A-Sub的第二A开关装置A-Tr2导通。结果,第九放电电压VSS9通过导通的第二A开关装置A-Tr2提供给A置位节点A-Q。因此,A置位节点A-Q被放电,通过各自的栅极与放电后的A置位节点A-Q连接的A进位输出开关装置A-CRO和A扫描输出开关装置A-SCO关断。
此外,因为放电后的A置位节点A-Q处的电压为低,所以A反相器A-INV将A复位节点A-QB充电为第一高电压VH1。结果,通过各自的栅极与充电后的A复位节点A-QB连接的A进位放电开关装置A-CRD和A扫描放电开关装置A-SCD导通。
因此,第十放电电压VSS10通过导通的A进位放电开关装置A-CRD输出到A进位输出端子A-COT,第一放电电压VSS1通过导通的A扫描放电开关装置A-SCD输出到扫描输出端子SOT。
通过A进位输出端子A-COT输出的第十放电电压VSS10被提供给第(n+1)A子级A-Sub和第(n-2)A子级A-Sub。
通过扫描输出端子SOT输出的第一放电电压VSS1被提供给第n条栅极线。
在第n A子级A-Sub的复位时间t_r,第一控制开关装置CTr1和B扫描输出开关装置B-SCO均保持关断。
在全部A子级A-Sub以上述方式输出一次A扫描脉冲A-SC和A进位脉冲A-CR之后,在此帧周期T_F的B输出周期T_B中向第n级ST_n施加高状态的第二B1时钟脉冲B1-CLK_2和B2时钟脉冲B2-CLK。也就是说,向第n B子级B-Sub的B进位输出开关装置B-CRO施加高状态的第二B1时钟脉冲B1-CLK_2。因为B进位输出开关装置B-CRO已经导通,所以施加至B进位输出开关装置B-CRO的高状态的第二B1时钟脉冲B1-CLK_2通过B进位输出端子B-COT输出以作为B进位脉冲(图6中的B-CR_n)。
其中,B1时钟脉冲B1-CLK_1和B1-CLK_2的每一个的高状态都设为具有比B2时钟脉冲B2-CLK的高状态高的电压。在这种情形中,B进位输出端子B-COT处的电压会升压,由此使得B扫描输出开关装置B-SCO几乎完全导通。因此,可从B扫描输出开关装置B-SCO稳定地输出B扫描脉冲B-SC_n。
以这种方式,在本发明中,可使用B1时钟脉冲B1-CLK和B2时钟脉冲B2-CLK(而不是恒定电压)使B进位输出端子B-COT处的电压升压,其中B2时钟脉冲B2-CLK具有比B1时钟脉冲B1-CLK低的电压。也就是说,即使使用相对低电压的B2时钟脉冲B2-CLK也可稳定地输出B扫描脉冲B-SC。此外,因为通过B进位输出端子B-COT处的电压的升压(boosting)可使输出电压稳定,所以即使B扫描输出开关装置B-SCO的尺寸形成为相对较小,仍可防止输出电压减弱。
如前所述,以上述方式通过B进位输出端子B-COT输出的高状态的B进位脉冲B-CR_n被施加给第(n+1)B子级B-Sub、第(n-1)B子级B-Sub、第n A子级A-Sub的第一控制开关装置CTr1、以及第n级的B扫描输出开关装置B-SCO。因此,第(n+1)B子级B-Sub被置位,第(n-1)B子级B-Sub被复位。
另一方面,高状态的上述B进位脉冲B-CR_n被施加给第一控制开关装置CTr1的栅极和B扫描输出开关装置B-SCO的栅极,从而导通第一控制开关装置CTr1和B扫描输出开关装置B-SCO。结果,第二放电电压VSS2通过导通的第一控制开关装置CTr1提供给A复位节点A-QB,从而使A复位节点A-QB放电。因此,通过各自的栅极与放电后的A复位节点A-QB连接的A进位放电开关装置A-CRD和A扫描放电开关装置A-SCD关断。
此外,B2时钟脉冲B2-CLK通过导通的B扫描输出开关装置B-SCO施加给扫描输出端子SOT。也就是说,施加给扫描输出端子SOT的B2时钟脉冲B2-CLK正是B扫描脉冲(图4中的B-SC_n)。
通过扫描输出端子SOT输出的B扫描脉冲B-SC_n被施加给第n条栅极线。
之后,在第n B子级B-Sub的复位时间,来自第(n+1)B子级B-Sub的B进位脉冲B-CR_n+1变为高,由此使得被提供有B进位脉冲B-CR_n+1的第n B子级B-Sub的第二B开关装置B-Tr2导通。结果,第十一放电电压VSS11通过导通的第二B开关装置B-Tr2被提供给B置位节点B-Q。因此,B置位节点B-Q被放电,通过栅极与放电后的B置位节点B-Q连接的B进位输出开关装置B-CRO关断。
此外,因为放电后的B置位节点B-Q处的电压为低,所以B反相器B-INV将B复位节点B-QB充电为第二高电压VH2。结果,通过栅极与充电后的B复位节点B-QB连接的B进位放电开关装置B-CRD导通。
因此,第十二放电电压VSS12通过导通的B进位放电开关装置B-CRD输出到B进位输出端子B-COT。通过B进位输出端子B-COT输出的第十二放电电压VSS12被施加给第(n+1)B子级B-Sub、第(n-1)B子级B-Sub、第n A子级A-Sub的第一控制开关装置CTr1、以及第n级的B扫描输出开关装置B-SCO。结果,第一控制开关装置CTr1和B扫描输出开关装置B-SCO均关断。
图19中的A扫描输出开关装置A-SCO、B扫描输出开关装置B-SCO、A扫描放电开关装置A-SCD和第一控制开关装置CTr1分别与前述图7中的相同。
级的第二个实施方式
图20是设置在第n级中的A子级A-Sub、B子级B-Sub以及扫描输出控制器SOC的电路结构的第二个实施方式的电路图。
第二个实施方式中的A子级A-Sub的结构和B子级B-Sub的结构分别与上述第一个实施方式中的相同,因而其描述将由上面第一个实施方式的描述代替。
图20中的A扫描输出开关装置A-SCO、B扫描输出开关装置B-SCO、A扫描放电开关装置A-SCD和第一控制开关装置CTr1分别与前述图7中的相同。
此外,图20中的第八控制开关装置CTr8与前述图18(a)中的相同。
另一方面,图20中的第八控制开关装置CTr8可被提供有第一放电电压VSS1,而不是第七放电电压VSS7。
级的第三个实施方式
图21是设置在第n级中的A子级A-Sub、B子级B-Sub以及扫描输出控制器SOC的电路结构的第三个实施方式的电路图。
第三个实施方式中的A子级A-Sub的结构和B子级B-Sub的结构分别与上述第一个实施方式中的相同,因而其描述将由上面第一个实施方式的描述代替。
图21中的A扫描输出开关装置A-SCO、B扫描输出开关装置B-SCO、A扫描放电开关装置A-SCD和第一控制开关装置CTr1分别与前述图8中的相同。
此外,图21中的第八控制开关装置CTr8与前述图18(a)中的相同。
另一方面,图21中的第八控制开关装置CTr8可被提供有第九放电电压VSS9,而不是第七放电电压VSS7。
级的第四个实施方式
图22是设置在第n级中的A子级A-Sub、B子级B-Sub以及扫描输出控制器SOC的电路结构的第四个实施方式的电路图。
第四个实施方式中的A子级A-Sub的结构和B子级B-Sub的结构分别与上述第一个实施方式中的相同,因而其描述将由上面第一个实施方式的描述代替。
图22中的A扫描输出开关装置A-SCO、B扫描输出开关装置B-SCO、A扫描放电开关装置A-SCD、第一控制开关装置CTr1和第三控制开关装置CTr3分别与前述图15中的相同。
级的第五个实施方式
图23是设置在第n级中的A子级A-Sub、B子级B-Sub以及扫描输出控制器SOC的电路结构的第五个实施方式的电路图。
第五个实施方式中的A子级A-Sub的结构和B子级B-Sub的结构分别与上述第一个实施方式中的相同,因而其描述将由上面第一个实施方式的描述代替。
图23中的A扫描输出开关装置A-SCO、B扫描输出开关装置B-SCO、A扫描放电开关装置A-SCD、第一控制开关装置CTr1和第三控制开关装置CTr3分别与前述图16(第九个实施方式)中的相同。
级的第六个实施方式
图24是设置在第n级中的A子级A-Sub、B子级B-Sub以及扫描输出控制器SOC的电路结构的第六个实施方式的电路图。
第六个实施方式中的A子级A-Sub的结构和B子级B-Sub的结构分别与上述第一个实施方式中的相同,因而其描述将由上面第一个实施方式的描述代替。
图24中的A扫描输出开关装置A-SCO、B扫描输出开关装置B-SCO、A扫描放电开关装置A-SCD和第一控制开关装置CTr1分别与前述图7中的相同。
此外,图24中的第八控制开关装置CTr8与前述图18(a)中的相同。
此外,图24中的第三控制开关装置CTr3与上述图23中的相同。
另一方面,在如图22到24所示的级中设置第三控制开关装置CTr3的情形中,B进位输出端子处的电压可以以与A置位节点处相同的方式自举,之后将详细描述。
也就是说,在全部A子级A-Sub如前所述输出一次A扫描脉冲A-SC和A进位脉冲A-CR之后,在此帧周期T_F的B输出周期T_B中向第n级ST_n施加高状态的第二B1时钟脉冲B1-CLK_2和B2时钟脉冲B2-CLK。也就是说,向第n B子级B-Sub的B进位输出开关装置B-CRO施加高状态的第二B1时钟脉冲B1-CLK_2。因为B进位输出开关装置B-CRO已经导通,所以施加至B进位输出开关装置B-CRO的高状态的第二B1时钟脉冲B1-CLK_2通过B进位输出端子B-COT输出以作为B进位脉冲(图6中的B-CR_n)。
此时,在B进位输出端子B-COT处产生高状态的B进位脉冲B-CR_n,且来自第三控制开关装置CTr3的控制电压Vc被提供给B置位节点B-Q,由此使得B扫描输出开关装置B-SCO关断。
也就是说,在第n B子级B-Sub的输出时间,B置位节点B-Q处的电压为高,第二B1时钟脉冲B1-CLK_2也为高,且B进位输出端子B-COT处的电压也为高。而且,控制电压Vc通过导通的第三控制开关装置CTr3被提供给B置位节点B-Q。结果,防止B置位节点B-Q处的电压自举,由此使得B扫描输出开关装置B-SCO的栅极、源极和漏极保持为几乎相同电平的电压。因此,在第n B子级B-Sub的输出时间,B扫描输出开关装置B-SCO关断。
其中,当产生B扫描输出开关装置B-SCO的输出时,因为如前所述B进位放电开关装置B-CRD已经关断,所以B进位输出端子B-COT浮置。结果,B进位输出端子B-COT处的电压由于在B2时钟脉冲B2-CLK输入到B扫描输出开关装置B-SCO时发生的耦合现象而自举。因此,B扫描输出开关装置B-SCO几乎完全导通,从而稳定地输出B扫描脉冲B-SC_n。
以这种方式,在本发明中,使用B2时钟脉冲B2-CLK(而不是恒定电压)和浮置结构使B进位输出端子B-COT处的电压自举,从而可稳定地输出B扫描脉冲B-SC_n。此外,即使B扫描输出开关装置B-SCO的尺寸形成为相对较小,通过上述自举实现的电压的稳定输出可防止输出电压减弱。
级的第七个实施方式
图25是设置在第n级中的A子级A-Sub、B子级B-Sub以及扫描输出控制器SOC的电路结构的第七个实施方式的电路图。
第七个实施方式中的A子级A-Sub的结构和B子级B-Sub的结构分别与上述第一个实施方式中的相同,因而其描述将由上面第一个实施方式的描述代替。
图25中的A扫描输出开关装置A-SCO、B扫描输出开关装置B-SCO、A扫描放电开关装置A-SCD和第一控制开关装置CTr1分别与前述图7中的相同。
此外,图25中的第二控制开关装置CTr2与前述图9中的相同。
此外,图25中的第七控制开关装置CTr7与前述图17(d)中的相同。
级的第八个实施方式
图26是设置在第n级中的A子级A-Sub、B子级B-Sub以及扫描输出控制器SOC的电路结构的第八个实施方式的电路图。
第八个实施方式中的A子级A-Sub的结构和B子级B-Sub的结构分别与上述第一个实施方式中的相同,因而其描述将由上面第一个实施方式的描述代替。
图26中的A扫描输出开关装置A-SCO、B扫描输出开关装置B-SCO、A扫描放电开关装置A-SCD和第一控制开关装置CTr1分别与前述图7中的相同。
此外,图26中的第八控制开关装置CTr8与前述图18(a)中的相同。
此外,图26中的第二控制开关装置CTr2与前述图9中的相同。
此外,图26中的第七控制开关装置CTr7与前述图17(d)中的相同。
此外,图26中的第六控制开关装置CTr6与前述图17(c)中的相同。可在除了由起始脉冲置位的级之外的所有级中设置此第六控制开关装置CTr6。例如,可在除了如前所述由起始脉冲置位的第一级之外的所有级中设置第六控制开关装置CTr6。
此外,图26中的第九控制开关装置CTr9与前述图18(b)中的相同。
另一方面,图26中的第九控制开关装置CTr9的栅极可与A置位节点A-Q连接,而不是与A进位输出端子A-COT连接。
另一方面,图26的实施方式的第n级ST_n可选择性地仅包括第六控制开关装置CTr6、第七控制开关装置CTr7和第九控制开关装置CTr9中的任意一个或任意两个。
级的第九个实施方式
图27是设置在第n级中的A子级A-Sub、B子级B-Sub以及扫描输出控制器SOC的电路结构的第九个实施方式的电路图。
第九个实施方式中的A子级A-Sub的结构和B子级B-Sub的结构分别与上述第一个实施方式中的相同,因而其描述将由上面第一个实施方式的描述代替。
图27中的A扫描输出开关装置A-SCO、B扫描输出开关装置B-SCO、A扫描放电开关装置A-SCD和第一控制开关装置CTr1分别与前述图7中的相同。
此外,图27中的第八控制开关装置CTr8与前述图18(a)中的相同。
此外,图27中的第二控制开关装置CTr2与前述图13中的相同。
此外,图27中的第七控制开关装置CTr7与前述图17(d)中的相同。
此外,图27中的第六控制开关装置CTr6与前述图17(c)中的相同。可在除了由起始脉冲置位的级之外的所有级中设置此第六控制开关装置CTr6。例如,可在除了如前所述由起始脉冲置位的第一级之外的所有级中设置第六控制开关装置CTr6。
此外,图27中的第九控制开关装置CTr9与前述图18(b)中的相同。
另一方面,图27中的第九控制开关装置CTr9的栅极可与A置位节点A-Q连接,而不是与A进位输出端子A-COT连接。
另一方面,图27中的第二控制开关装置CTr2可与前述图9或12中的相同,而不是与图13中的相同。
另一方面,图27的实施方式的第n级ST_n可选择性地仅包括第六控制开关装置CTr6、第七控制开关装置CTr7和第九控制开关装置CTr9中的任意一个或任意两个。
A反相器A-INV的第一个实施方式
图28是A反相器A-INV的第一个实施方式的详细电路图。
如图28中所示,第n A子级A-Sub的A反相器A-INV包括第一A反相开关装置A-iTr1和第二A反相开关装置A-iTr2。
第n A子级A-Sub的第一A反相开关装置A-iTr1由来自高电压线的第一高电压VH1控制,并连接在高电压线与A复位节点A-QB之间。也就是说,第一A反相开关装置A-iTr1响应于第一高电压VH1导通或关断,并在导通时将高电压线与A复位节点A-QB相互连接。
第n A子级A-Sub的第二A反相开关装置A-iTr2由A置位节点A-Q处的电压控制,并连接在A复位节点A-QB与低电压线之间。也就是说,第二A反相开关装置A-iTr2响应于A置位节点A-Q处的电压导通或关断,并在导通时将A复位节点A-QB与低电压线相互连接。低电压线被提供有第一低电压VL1。
其中,第二A反相开关装置A-iTr2在尺寸(例如沟道宽度)方面比第一A反相开关装置A-iTr1大,从而当第一A反相开关装置A-iTr1和第二A反相开关装置A-iTr2均保持导通时,A复位节点A-QB保持放电。
A反相器A-INV的第二个实施方式
图29是A反相器A-INV的第二个实施方式的详细电路图。
如图29中所示,第n A子级A-Sub的A反相器A-INV包括第一A反相开关装置A-iTr1和第二A反相开关装置A-iTr2。
第n A子级A-Sub的第一A反相开关装置A-iTr1由外部控制信号CS控制,并连接在高电压线与A复位节点A-QB之间。也就是说,第一A反相开关装置A-iTr1响应于控制信号CS导通或关断,并在导通时将高电压线与A复位节点A-QB相互连接。高电压线被提供有第一高电压VH1。
第n A子级A-Sub的第二A反相开关装置A-iTr2由A置位节点A-Q处的电压控制,并连接在A复位节点A-QB与低电压线之间。也就是说,第二A反相开关装置A-iTr2响应于A置位节点A-Q处的电压导通或关断,并在导通时将A复位节点A-QB与低电压线相互连接。低电压线被提供有第一低电压VL1。
其中,当A置位节点A-Q保持充电(即为高)时,控制信号CS保持为低电压;当A置位节点A-Q保持放电(即为低)时,控制信号CS保持为高电压。当控制信号CS具有高电压时,被提供有控制信号CS的第一A反相开关装置A-iTr1导通。相反,当控制信号CS具有低电压时,被提供有控制信号CS的第一A反相开关装置A-iTr1关断。
此外,第二A反相开关装置A-iTr2在尺寸(例如沟道宽度)方面比第一A反相开关装置A-iTr1大,从而当第一A反相开关装置A-iTr1和第二A反相开关装置A-iTr2均保持导通时,A复位节点A-QB保持放电。
A反相器A-INV的第三个实施方式
图30是A反相器A-INV的第三个实施方式的详细电路图。
如图30中所示,第n A子级A-Sub的A反相器A-INV包括第一A反相开关装置A-iTr1到第四A反相开关装置A-iTr4。
第n A子级A-Sub的第一A反相开关装置A-iTr1由外部控制信号CS控制,并连接在高电压线与A公共节点A-CN之间。也就是说,第一A反相开关装置A-iTr1响应于控制信号CS导通或关断,并在导通时将高电压线与A公共节点A-CN相互连接。高电压线被提供有第一高电压VH1。
第n A子级A-Sub的第二A反相开关装置A-iTr2由A置位节点A-Q处的电压控制,并连接在A公共节点A-CN与低电压线之间。也就是说,第二A反相开关装置A-iTr2响应于A置位节点A-Q处的电压导通或关断,并在导通时将A公共节点A-CN与低电压线相互连接。低电压线被提供有第一低电压VL1。
第n A子级A-Sub的第三A反相开关装置A-iTr3由A公共节点A-CN处的电压控制,并连接在高电压线与A复位节点A-QB之间。也就是说,第三A反相开关装置A-iTr3响应于A公共节点A-CN处的电压导通或关断,并在导通时将高电压线与A复位节点A-QB相互连接。
第n A子级A-Sub的第四A反相开关装置A-iTr4由A置位节点A-Q处的电压控制,并连接在A复位节点A-QB与低电压线之间。也就是说,第四A反相开关装置A-iTr4响应于A置位节点A-Q处的电压导通或关断,并在导通时将A复位节点A-QB与低电压线相互连接。如上所述,低电压线被提供有第一低电压VL1。
其中,当A置位节点A-Q保持充电(即为高)时,控制信号CS保持为低电压;当A置位节点A-Q保持放电(即为低)时,控制信号CS保持为高电压。当控制信号CS具有高电压时,被提供有控制信号CS的第一A反相开关装置A-iTr1导通。相反,当控制信号CS具有低电压时,被提供有控制信号CS的第一A反相开关装置A-iTr1关断。
此外,第二A反相开关装置A-iTr2在尺寸(例如沟道宽度)方面比第一A反相开关装置A-iTr1大,从而当第一A反相开关装置A-iTr1和第二A反相开关装置A-iTr2均保持导通时,A复位节点A-QB保持放电。
A反相器A-INV的第四个实施方式
图31是A反相器A-INV的第四个实施方式的详细电路图。
如图31中所示,第n A子级A-Sub的A反相器A-INV包括第一A反相开关装置A-iTr1到第四A反相开关装置A-iTr4。
第n A子级A-Sub的第一A反相开关装置A-iTr1由来自高电压线的第一高电压VH1控制,并连接在高电压线与A公共节点A-CN之间。也就是说,第一A反相开关装置A-iTr1响应于第一高电压VH1导通或关断,并在导通时将高电压线与A公共节点A-CN相互连接。
第n A子级A-Sub的第二A反相开关装置A-iTr2由A置位节点A-Q处的电压控制,并连接在A公共节点A-CN与低电压线之间。也就是说,第二A反相开关装置A-iTr2响应于A置位节点A-Q处的电压导通或关断,并在导通时将A公共节点A-CN与低电压线相互连接。低电压线被提供有第一低电压VL1。
第n A子级A-Sub的第三A反相开关装置A-iTr3由A公共节点A-CN处的电压控制,并连接在高电压线与A复位节点A-QB之间。也就是说,第三A反相开关装置A-iTr3响应于A公共节点A-CN处的电压导通或关断,并在导通时将高电压线与A复位节点A-QB相互连接。
第n A子级A-Sub的第四A反相开关装置A-iTr4由A置位节点A-Q处的电压控制,并连接在A复位节点A-QB与低电压线之间。也就是说,第四A反相开关装置A-iTr4响应于A置位节点A-Q处的电压导通或关断,并在导通时将A复位节点A-QB与低电压线相互连接。如上所述,低电压线被提供有第一低电压VL1。
其中,第二A反相开关装置A-iTr2在尺寸(例如沟道宽度)方面比第一A反相开关装置A-iTr1大,从而当第一A反相开关装置A-iTr1和第二A反相开关装置A-iTr2均保持导通时,A复位节点A-QB保持放电。
A反相器A-INV的第五个实施方式
图32是A反相器A-INV的第五个实施方式的详细电路图。
如图32中所示,第n A子级A-Sub的A反相器A-INV包括第一A反相开关装置A-iTr1、第二A反相开关装置A-iTr2和电容器C。
第n A子级A-Sub的第一A反相开关装置A-iTr1由A置位节点A-Q处的电压控制,并连接在A复位节点A-QB与低电压线之间。也就是说,第一A反相开关装置A-iTr1响应于A置位节点A-Q处的电压导通或关断,并在导通时将A复位节点A-QB与低电压线相互连接。低电压线被提供有第一低电压VL1。
第n A子级A-Sub的第二A反相开关装置A-iTr2由A复位节点A-QB处的电压控制,并连接在A置位节点A-Q与扫描输出端子SOT之间。也就是说,第二A反相开关装置A-iTr2响应于A复位节点A-QB处的电压导通或关断,并在导通时将A置位节点A-Q与扫描输出端子SOT相互连接。
第n A子级A-Sub的电容器C连接在任意一条A时钟传输线与A复位节点A-QB之间。其中,A时钟传输线被提供有A时钟脉冲A-CLK。
图33显示了可在A反相器A-INV中附加设置的反相开关装置。根据图28到32中所示的第一到第五个实施方式的每一个的A反相器A-INV可进一步包括图33中所示的三个A反相开关装置A-iTr5到A-iTr7中的至少一个。
之后将详细描述三个A反相开关装置A-iTr5到A-iTr7的每一个。
如图33(a)中所示,第n A子级A-Sub的第五A反相开关装置A-iTr5由A置位信号(即,来自第(n-1)A子级A-Sub的A进位脉冲A-CR_n-1)控制,并连接在第n A子级A-Sub的A复位节点A-QB与低电压线之间。也就是说,第五A反相开关装置A-iTr5响应于来自上游A子级A-Sub的A进位脉冲A-CR_n-1导通或关断,并在导通时将A复位节点A-QB与低电压线相互连接。
如图33(b)中所示,第n A子级A-Sub的第六A反相开关装置A-iTr6由A复位节点A-QB处的电压控制,并连接在A置位节点A-Q与低电压线之间。也就是说,第六A反相开关装置A-iTr6响应于A复位节点A-QB处的电压导通或关断,并在导通时将A置位节点A-Q与低电压线相互连接。
如图33(c)中所示,第n A子级A-Sub的第七A反相开关装置A-iTr7由来自任意一条A时钟传输线的A时钟脉冲A-CLK控制,并连接在输出A置位信号(即,来自第(n-1)A子级A-Sub的A进位脉冲A-CR_n-1)的输出端子(即,第(n-1)A子级A-Sub的A进位输出端子A-COT)与第n A子级A-Sub的A置位节点A-Q之间。也就是说,第七A反相开关装置A-iTr7响应于A时钟脉冲A-CLK导通或关断,并在导通时将第(n-1)A子级A-Sub的A进位输出端子A-COT与第n A子级A-Sub的A置位节点A-Q相互连接。
根据图28中所示的第一个实施方式的A反相器A-INV可进一步包括图33中所示的第五到第七A反相开关装置A-iTr5到A-iTr7中的一个或多个。
类似地,根据图29中所示的第二个实施方式的A反相器A-INV可进一步包括图33中所示的第五到第七A反相开关装置A-iTr5到A-iTr7中的一个或多个。
类似地,根据图30中所示的第三个实施方式的A反相器A-INV可进一步包括图33中所示的第五到第七A反相开关装置A-iTr5到A-iTr7中的一个或多个。
类似地,根据图31中所示的第四个实施方式的A反相器A-INV可进一步包括图33中所示的第五到第七A反相开关装置A-iTr5到A-iTr7中的一个或多个。
类似地,根据图32中所示的第五个实施方式的A反相器A-INV可进一步包括图33中所示的第五到第七A反相开关装置A-iTr5到A-iTr7中的一个或多个。
图34显示了可在A反相器A-INV的第三和第四个实施方式中附加设置的另一反相开关装置。根据图30和31中所示的第三和第四个实施方式的每一个的A反相器A-INV可进一步包括图34中所示的A反相开关装置A-iTr8。
之后将详细描述此A反相开关装置A-iTr8。
如图34中所示,第n A子级A-Sub的第八A反相开关装置A-iTr8由施加给B扫描输出开关装置B-SCO的栅极GE的电压控制,并连接在A公共节点A-CN与低电压线之间。也就是说,第八A反相开关装置A-iTr8响应于施加给B扫描输出开关装置B-SCO的栅极GE的电压导通或关断,并在导通时将A公共节点A-CN与低电压线相互连接。
其中,B进位输出端子B-COT,而不是B扫描输出开关装置B-SCO的栅极GE,可直接与第八A反相开关装置A-iTr8的栅极连接。
根据图30中所示的第三个实施方式的A反相器A-INV可进一步包括图34中所示的第八A反相开关装置A-iTr8。
类似地,根据图31中所示的第四个实施方式的A反相器A-INV可进一步包括图34中所示的第八A反相开关装置A-iTr8。
另一方面,B反相器B-INV也可具有图28到34中所示的结构。例如,B反相器B-INV可具有图35中所示的结构。
图35是B反相器B-INV的详细电路图。
如图35中所示,第n B子级B-Sub的B反相器B-INV包括第一B反相开关装置B-iTr1和第二B反相开关装置B-iTr2。
第n B子级B-Sub的第一B反相开关装置B-iTr1由来自高电压线的第二高电压VH2控制,并连接在高电压线与B复位节点B-QB之间。也就是说,第一B反相开关装置B-iTr1响应于第二高电压VH2导通或关断,并在导通时将高电压线与B复位节点B-QB相互连接。
第n B子级B-Sub的第二B反相开关装置B-iTr2由B置位节点B-Q处的电压控制,并连接在B复位节点B-QB与低电压线之间。也就是说,第二B反相开关装置B-iTr2响应于B置位节点B-Q处的电压导通或关断,并在导通时将B复位节点B-QB与低电压线相互连接。低电压线被提供有第二低电压VL2。
其中,第二B反相开关装置B-iTr2在尺寸(例如沟道宽度)方面比第一B反相开关装置B-iTr1大,从而当第一B反相开关装置B-iTr1和第二B反相开关装置B-iTr2均保持导通时,B复位节点B-QB保持放电。
另一方面,根据本发明的A子级A-Sub和B子级B-Sub的每一个可具有包含两个或更多个复位节点的电路结构。之后,作为一个例子,将描述均具有两个复位节点的A子级A-Sub和B子级B-Sub的电路结构。
图36是第n级中的A子级A-Sub的另一个实施方式的电路图。
如图36中所示,第n级的A子级A-Sub(之后称作第n A子级A-Sub)包括第一到第四A开关装置A-Tr1到A-Tr4、第一A反相器A-INV1、第二A反相器A-INV2、A进位输出开关装置A-CRO、第一A进位放电开关装置A-CRD1以及第二A进位放电开关装置A-CRD2。
第n A子级A-Sub的第一A开关装置A-Tr1由A置位信号(例如,来自第(n-1)A子级A-Sub的A进位脉冲A-CR_n-1)控制,并连接在充电电压线与A置位节点A-Q之间。也就是说,第一A开关装置A-Tr1响应于来自第(n-1)A子级A-Sub的A进位脉冲A-CR_n-1导通或关断,并在导通时将充电电压线与A置位节点A-Q相互连接。其中,充电电压线被提供有充电电压VDD。此充电电压VDD是具有能够导通相应开关装置的值的DC电压。
例外的是,因为在一个帧周期T_F中在所有级之中最早操作的第一级(未示出)没有上游级,所以向第一级的A子级A-Sub(之后称作第一A子级A-Sub)提供来自时序控制器(未示出)的A起始脉冲A-Vst。结果,向第一A子级A-Sub的第一A开关装置A-Tr1提供A起始脉冲A-Vst,而不是提供上游的A进位脉冲。
第n A子级A-Sub的第二A开关装置A-Tr2由A复位信号(例如,来自第(n+2)A子级A-Sub的A进位脉冲A-CR_n+2)控制,并连接在A置位节点A-Q与第十三放电电压线之间。也就是说,第二A开关装置A-Tr2响应于来自第(n+2)A子级A-Sub的A进位脉冲A-CR_n+2导通或关断,并在导通时将A置位节点A-Q与第十三放电电压线相互连接。其中,第十三放电电压线被提供有第十三放电电压VSS13。
第n A子级A-Sub的第三A开关装置A-Tr3由第一A复位节点A-QB1处的电压控制,并连接在A置位节点A-Q与第十四放电电压线之间。也就是说,第三A开关装置A-Tr3响应于第一A复位节点A-QB1处的电压导通或关断,并在导通时将A置位节点A-Q与第十四放电电压线相互连接。其中,第十四放电电压线被提供有第十四放电电压VSS14。
第n A子级A-Sub的第四A开关装置A-Tr4由第二A复位节点A-QB2处的电压控制,并连接在A置位节点A-Q与第十五放电电压线之间。也就是说,第四A开关装置A-Tr4响应于第二A复位节点A-QB2处的电压导通或关断,并在导通时将A置位节点A-Q与第十五放电电压线相互连接。其中,第十五放电电压线被提供有第十五放电电压VSS15。
第n A子级A-Sub的第一A反相器A-INV1根据A置位节点A-Q处的电压控制第一A复位节点A-QB1处的电压,从而A置位节点A-Q处的电压和第一A复位节点A-QB1处的电压具有相反的逻辑值。详细地说,当A置位节点A-Q处的电压为逻辑高时,第一A反相器A-INV1向第一A复位节点A-QB1施加低电压VL,以将第一A复位节点A-QB1放电。相反,当A置位节点A-Q处的电压为逻辑低时,第一A反相器A-INV1向第一A复位节点A-QB1施加第一AC电压AC1。
第n A子级A-Sub的第二A反相器A-INV2根据A置位节点A-Q处的电压控制第二A复位节点A-QB2处的电压,从而A置位节点A-Q处的电压和第二A复位节点A-QB2处的电压具有相反的逻辑值。详细地说,当A置位节点A-Q处的电压为逻辑高时,第二A反相器A-INV2向第二A复位节点A-QB2施加低电压VL,以将第二A复位节点A-QB2放电。相反,当A置位节点A-Q处的电压为逻辑低时,第二A反相器A-INV2向第二A复位节点A-QB2施加第二AC电压AC2。
其中,第一AC电压AC1和第二AC电压AC2的每个都是以f个帧为间隔(其中f是自然数)交替具有高电压VH和低电压VL的AC信号。第一AC电压AC1相对于第二AC电压AC2相位反转180°。对于这一点,假定第一AC电压AC1对于确定的帧周期保持为高电压VH,则第二AC电压AC2对于同一周期将保持为低电压VL。
第n A子级A-Sub的A进位输出开关装置A-CRO由A置位节点A-Q处的电压控制,并连接在任意一条A时钟传输线与第n A子级A-Sub的A进位输出端子A-COT之间。也就是说,A进位输出开关装置A-CRO响应于A置位节点A-Q处的电压导通或关断,并在导通时将A时钟传输线与A进位输出端子A-COT相互连接。
第n A子级A-Sub的第一A进位放电开关装置A-CRD1由第一A复位节点A-QB1处的电压控制,并连接在A进位输出端子A-COT与第十六放电电压线之间。也就是说,第一A进位放电开关装置A-CRD1响应于第一A复位节点A-QB1处的电压导通或关断,并在导通时将A进位输出端子A-COT与第十六放电电压线相互连接。其中,第十六放电电压线被提供有第十六放电电压VSS16。
第n A子级A-Sub的第二A进位放电开关装置A-CRD2由第二A复位节点A-QB2处的电压控制,并连接在A进位输出端子A-COT与第十六放电电压线之间。也就是说,第二A进位放电开关装置A-CRD2响应于第二A复位节点A-QB2处的电压导通或关断,并在导通时将A进位输出端子A-COT与第十六放电电压线相互连接。
图37是第n级中的B子级B-Sub的另一个实施方式的电路图。
如图37中所示,第n级的B子级B-Sub(之后称作第n B子级B-Sub)包括第一到第四B开关装置B-Tr1到B-Tr4、第一B反相器B-INV1、第二B反相器B-INV2、B进位输出开关装置B-CRO、第一B进位放电开关装置B-CRD1以及第二B进位放电开关装置B-CRD2。
第n B子级B-Sub的第一B开关装置B-Tr1由B置位信号(例如,来自第(n-1)B子级B-Sub的B进位脉冲B-CR_n-1)控制,并连接在充电电压线与B置位节点B-Q之间。也就是说,第一B开关装置B-Tr1响应于来自第(n-1)B子级B-Sub的B进位脉冲B-CR_n-1导通或关断,并在导通时将充电电压线与B置位节点B-Q相互连接。
例外的是,因为在一个帧周期T_F中在所有级之中最早操作的第一级(未示出)没有上游级,所以向第一级的B子级B-Sub(之后称作第一B子级B-Sub)提供来自时序控制器(未示出)的B起始脉冲B-Vst。结果,向第一B子级B-Sub的第一B开关装置B-Tr1提供B起始脉冲B-Vst,而不是提供上游的B进位脉冲B-CR。
第n B子级B-Sub的第二B开关装置B-Tr2由B复位信号(例如,来自第(n+1)B子级B-Sub的B进位脉冲B-CR_n+1)控制,并连接在B置位节点B-Q与第十七放电电压线之间。也就是说,第二B开关装置B-Tr2响应于来自第(n+1)B子级B-Sub的B进位脉冲B-CR_n+1导通或关断,并在导通时将B置位节点B-Q与第十七放电电压线相互连接。其中,第十七放电电压线被提供有第十七放电电压VSS17。
第n B子级B-Sub的第三B开关装置B-Tr3由第一B复位节点B-QB1处的电压控制,并连接在B置位节点B-Q与第十八放电电压线之间。也就是说,第三B开关装置B-Tr3响应于第一B复位节点B-QB1处的电压导通或关断,并在导通时将B置位节点B-Q与第十八放电电压线相互连接。其中,第十八放电电压线被提供有第十八放电电压VSS18。
第n B子级B-Sub的第四B开关装置B-Tr4由第二B复位节点B-QB2处的电压控制,并连接在B置位节点B-Q与第十九放电电压线之间。也就是说,第四B开关装置B-Tr4响应于第二B复位节点B-QB2处的电压导通或关断,并在导通时将B置位节点B-Q与第十九放电电压线相互连接。其中,第十九放电电压线被提供有第十九放电电压VSS19。
第n B子级B-Sub的第一B反相器B-INV1根据B置位节点B-Q处的电压控制第一B复位节点B-QB1处的电压,从而B置位节点B-Q处的电压和第一B复位节点B-QB1处的电压具有相反的逻辑值。详细地说,当B置位节点B-Q处的电压为逻辑高时,第一B反相器B-INV1向第一B复位节点B-QB1施加低电压VL,以将第一B复位节点B-QB1放电。相反,当B置位节点B-Q处的电压为逻辑低时,第一B反相器B-INV1向第一B复位节点B-QB1施加第一AC电压AC1。
第n B子级B-Sub的第二B反相器B-INV2根据B置位节点B-Q处的电压控制第二B复位节点B-QB2处的电压,从而B置位节点B-Q处的电压和第二B复位节点B-QB2处的电压具有相反的逻辑值。详细地说,当B置位节点B-Q处的电压为逻辑高时,第二B反相器B-INV2向第二B复位节点B-QB2施加低电压VL,以将第二B复位节点B-QB2放电。相反,当B置位节点B-Q处的电压为逻辑低时,第二B反相器B-INV2向第二B复位节点B-QB2施加第二AC电压AC2。
第n B子级B-Sub的B进位输出开关装置B-CRO由B置位节点B-Q处的电压控制,并连接在任意一条B1时钟传输线与第n B子级B-Sub的B进位输出端子B-COT之间。也就是说,B进位输出开关装置B-CRO响应于B置位节点B-Q处的电压导通或关断,并在导通时将B1时钟传输线与B进位输出端子B-COT相互连接。
第n B子级B-Sub的第一B进位放电开关装置B-CRD1由第一B复位节点B-QB1处的电压控制,并连接在B进位输出端子B-COT与第二十放电电压线之间。也就是说,第一B进位放电开关装置B-CRD1响应于第一B复位节点B-QB1处的电压导通或关断,并在导通时将B进位输出端子B-COT与第二十放电电压线相互连接。其中,第二十放电电压线被提供有第二十放电电压VSS20。
第n B子级B-Sub的第二B进位放电开关装置B-CRD2由第二B复位节点B-QB2处的电压控制,并连接在B进位输出端子B-COT与第二十放电电压线之间。也就是说,第二B进位放电开关装置B-CRD2响应于第二B复位节点B-QB2处的电压导通或关断,并在导通时将B进位输出端子B-COT与第二十放电电压线相互连接。
另一方面,假定A子级A-Sub和B子级B-Sub的每个都以上述方式采用具有两个复位节点的结构,扫描输出控制器SOC将需要更大数量的开关装置。
也就是说,如图36和37中所示,扫描输出控制器SOC包括A扫描输出开关装置A-SCO、B扫描输出开关装置B-SCO、第一A扫描放电开关装置A-SCD1、第二A扫描放电开关装置A-SCD2、第(1-1)控制开关装置CTr1-1、以及第(1-2)控制开关装置CTr1-2。
A扫描输出开关装置A-SCO由A置位节点A-Q处的电压控制,并连接在A时钟传输线与相应级的扫描输出端子SOT之间。也就是说,A扫描输出开关装置A-SCO响应于A置位节点A-Q处的电压导通或关断,并在导通时将A时钟传输线与相应级的扫描输出端子SOT相互连接。其中,A时钟传输线被提供有A时钟脉冲A-CLK。
B扫描输出开关装置B-SCO由来自B子级B-Sub的B进位脉冲B-CR控制,并连接在扫描输出端子SOT与B2时钟传输线之间。也就是说,B扫描输出开关装置B-SCO响应于B进位脉冲B-CR导通或关断,并在导通时将扫描输出端子SOT与B2时钟传输线相互连接。其中,B2时钟传输线被提供有B2时钟脉冲B2-CLK。
第一A扫描放电开关装置A-SCD1由第一A复位节点A-QB1处的电压控制,并连接在扫描输出端子SOT与第一放电电压线之间。也就是说,第一A扫描放电开关装置A-SCD1响应于第一A复位节点A-QB1处的电压导通或关断,并在导通时将扫描输出端子SOT与第一放电电压线相互连接。
第二A扫描放电开关装置A-SCD2由第二A复位节点A-QB2处的电压控制,并连接在扫描输出端子SOT与第一放电电压线之间。也就是说,第二A扫描放电开关装置A-SCD2响应于第二A复位节点A-QB2处的电压导通或关断,并在导通时将扫描输出端子SOT与第一放电电压线相互连接。
第(1-1)控制开关装置CTr1-1由B进位脉冲B-CR控制,并连接在第一A复位节点A-QB1与第二放电电压线之间。也就是说,第(1-1)控制开关装置CTr1-1响应于B进位脉冲B-CR导通或关断,并在导通时将第一A复位节点A-QB1与第二放电电压线相互连接。此第(1-1)控制开关装置CTr1-1用于使第一A复位节点A-QB1放电(即为低),而不管第一A反相器A-INV1的输出如何。
第(1-2)控制开关装置CTr1-2由B进位脉冲B-CR控制,并连接在第二A复位节点A-QB2与第二放电电压线之间。也就是说,第(1-2)控制开关装置CTr1-2响应于B进位脉冲B-CR导通或关断,并在导通时将第二A复位节点A-QB2与第二放电电压线相互连接。此第(1-2)控制开关装置CTr1-2用于使第二A复位节点A-QB2放电(即为低),而不管第二A反相器A-INV2的输出如何。
另一方面,B2时钟脉冲B2-CLK可以具有两个或更多个相位。之后将描述当B2时钟脉冲B2-CLK具有两个相位时的例子。
图38是当B2时钟脉冲B2-CLK具有两个相位时的时序图。
如图38中所示,仅在奇数B输出周期T_B中选择性输出第一B2时钟脉冲B2-CLK_1,而仅在偶数B输出周期T_B中选择性输出第二B2时钟脉冲B2-CLK_2。
因此,在奇数B输出周期T_B中通过第一B2时钟脉冲B2-CLK_1产生B扫描脉冲B-SC,在偶数B输出周期T_B中通过第二B2时钟脉冲B2-CLK_2产生B扫描脉冲B-SC。
另一方面,扫描输出控制器SOC中设置的至少一个控制开关装置可内置在相应级的A子级A-Sub或B子级B-Sub中。
图39到41显示了使用模拟程序验证根据本发明的移位寄存器的操作的结果。
详细地说,图39是显示包含图15的结构的第n级结构根据模拟程序的重建版本的电路图。例外的是,在图39中,图15中的Vc由恒定电压代替,所述恒定电压是所提出的各种例子之一。其中,图39显示了使用第二高电压VH2作为所述恒定电压的一个例子。
图39中的VSS可以是前述第一到第二十放电电压VSS1到VSS20中的任意一个。如前所述,第一到第二十放电电压VSS1到VSS20是具有能够关断相应开关装置的电压电平的DC电压。第一到第二十放电电压VSS1到VSS20可全都具有相同的值。可选择地,第一到第二十放电电压VSS1到VSS20中的一部分可具有相同的值,而其他可具有不同的值。作为另一个选择,第一到第二十放电电压VSS1到VSS20可全都具有不同的值。
例如,第一放电电压VSS1、第七放电电压VSS7、第八放电电压VSS8、第十放电电压VSS10、第十一放电电压VSS11、第十二放电电压VSS12和第五放电电压VSS5可全都具有相同的值(VSS1=VSS7=VSS8=VSS10=VSS11=VSS12=VSS5)。此外,第二放电电压VSS2和第一低电压VL1可具有相同的值(VSS2=VL1)。
图40是显示图19中的A子级A-Sub的结构根据模拟程序的重建版本的电路图。图40中的A反相器A-INV包括图31中所示的第一到第四A反相开关装置A-iTr1到A-iTr4、以及图33(a)和33(b)中所示的第五和第六A反相开关装置A-iTr5和A-iTr6。
图41是来自包括图40的第n级的第(n+1)和第(n+2)级的扫描脉冲根据模拟程序的波形图。
在图41中,Vg_1表示从第n级输出的被分为A扫描脉冲A-SC和B扫描脉冲B-SC的扫描脉冲。Vg_2表示从第(n+1)级输出的被分为A扫描脉冲A-SC和B扫描脉冲B-SC的扫描脉冲。Vg_3表示从第(n+2)级输出的被分为A扫描脉冲A-SC和B扫描脉冲B-SC的扫描脉冲。
另一方面,图41中的周期A表示从确定的级输出A扫描脉冲A-SC的时间与从所述确定的级再次输出A扫描脉冲A-SC的时间之间的时间段。此周期A对应于一个帧周期。
此外,图41中的周期B表示从确定的级输出B扫描脉冲B-SC的时间与从所述确定的级再次输出B扫描脉冲B-SC的时间之间的时间段。此周期B对应于“栅极线数量×一个帧周期”。
从上述描述显而易见,根据本发明的移位寄存器具有如下效果。
在本发明中,使用时钟脉冲(而不是恒定电压)和浮置结构使置位节点自举,从而即使时钟脉冲具有相对低的电压,仍可稳定地输出A扫描脉冲和B扫描脉冲。此外,即使扫描输出开关装置的尺寸形成为相对较小,通过自举实现的电压的稳定输出可防止输出电压减弱。因此,可使显示装置被占用的面积最小化,这对于减小显示装置的尺寸是有利的。
在不脱离本发明的精神或范围的情况下,在本发明中可进行各种修改和变化,这对于所属领域技术人员来说是显而易见的。因而,本发明意在覆盖落入所附权利要求书范围及其等效范围内的对本发明的所有修改和变化。

Claims (38)

1.一种移位寄存器,包括用于依次输出A扫描脉冲和B扫描脉冲的多个级,
其中所述多个级中的至少一个级包括:
A子级,所述A子级用于响应于外部的A控制信号控制A置位节点处的电压和至少一个A复位节点处的电压,并根据所述A置位节点处的电压、所述至少一个A复位节点处的电压以及任意一个A时钟脉冲产生A进位脉冲;
B子级,所述B子级用于响应于外部的B控制信号控制B置位节点处的电压和至少一个B复位节点处的电压,并根据所述B置位节点处的电压、所述至少一个B复位节点处的电压以及任意一个B1时钟脉冲产生B进位脉冲;和
扫描输出控制器,所述扫描输出控制器用于根据所述A置位节点处的电压和所述A时钟脉冲产生相应一个A扫描脉冲,并根据所述B进位脉冲和任意一个B2时钟脉冲产生相应一个B扫描脉冲。
2.根据权利要求1所述的移位寄存器,其中所述扫描输出控制器包括:
A扫描输出开关装置,所述A扫描输出开关装置由所述A置位节点处的电压控制并连接在A时钟传输线与所述至少一个级的扫描输出端子之间,所述A时钟传输线用于传输所述A时钟脉冲;和
B扫描输出开关装置,所述B扫描输出开关装置由所述B进位脉冲控制并连接在所述扫描输出端子与B2时钟传输线之间,所述B2时钟传输线用于传输所述B2时钟脉冲。
3.根据权利要求2所述的移位寄存器,其中所述扫描输出控制器还包括:
A扫描放电开关装置,所述A扫描放电开关装置由所述至少一个A复位节点处的电压控制并连接在所述扫描输出端子与第一放电电压线之间,所述第一放电电压线用于传输第一放电电压;和
第一控制开关装置,所述第一控制开关装置由所述B进位脉冲控制并连接在所述至少一个A复位节点与第二放电电压线之间,所述第二放电电压线用于传输第二放电电压。
4.根据权利要求2所述的移位寄存器,其中所述扫描输出控制器还包括:
A扫描放电开关装置,所述A扫描放电开关装置由所述至少一个A复位节点处的电压控制并连接在所述扫描输出端子与第一放电电压线之间,所述第一放电电压线用于传输第一放电电压;和
第一控制开关装置,所述第一控制开关装置由所述扫描输出端子处的电压控制并连接在所述至少一个A复位节点与第二放电电压线之间,所述第二放电电压线用于传输第二放电电压。
5.根据权利要求2所述的移位寄存器,其中所述扫描输出控制器还包括第二控制开关装置,所述第二控制开关装置由开关控制信号控制并连接在所述B子级的B进位输出端子与所述B扫描输出开关装置的栅极之间,所述B进位输出端子用于输出所述B进位脉冲。
6.根据权利要求5所述的移位寄存器,其中所述开关控制信号是来自所述B子级的B进位脉冲、所述B1时钟脉冲、恒定电压和C时钟脉冲中的任意一个。
7.根据权利要求6所述的移位寄存器,其中所述C时钟脉冲和所述B1时钟脉冲具有:
如下设置的时序:所述C时钟脉冲的上升沿在所述B1时钟脉冲的上升沿前面,且所述C时钟脉冲的下降沿在所述B1时钟脉冲的下降沿后面;或者
如下设置的时序:所述C时钟脉冲的上升沿位于所述B1时钟脉冲的上升沿与下降沿之间,且所述C时钟脉冲的下降沿在所述B1时钟脉冲的下降沿后面。
8.根据权利要求5所述的移位寄存器,其中所述扫描输出控制器还包括:
A扫描放电开关装置,所述A扫描放电开关装置由所述至少一个A复位节点处的电压控制并连接在所述扫描输出端子与第一放电电压线之间,所述第一放电电压线用于传输第一放电电压;和
第一控制开关装置,所述第一控制开关装置由通过所述第二控制开关装置传输的B进位脉冲控制并连接在所述至少一个A复位节点与第二放电电压线之间,所述第二放电电压线用于传输第二放电电压。
9.根据权利要求5所述的移位寄存器,其中所述扫描输出控制器还包括:
A扫描放电开关装置,所述A扫描放电开关装置由所述至少一个A复位节点处的电压控制并连接在所述扫描输出端子与第一放电电压线之间,所述第一放电电压线用于传输第一放电电压;和
第一控制开关装置,所述第一控制开关装置由来自所述B子级的B进位脉冲控制并连接在所述至少一个A复位节点与第二放电电压线之间,所述第二放电电压线用于传输第二放电电压。
10.根据权利要求5所述的移位寄存器,其中所述扫描输出控制器还包括:
A扫描放电开关装置,所述A扫描放电开关装置由所述至少一个A复位节点处的电压控制并连接在所述扫描输出端子与第一放电电压线之间,所述第一放电电压线用于传输第一放电电压;和
第一控制开关装置,所述第一控制开关装置由所述扫描输出端子处的电压控制并连接在所述至少一个A复位节点与第二放电电压线之间,所述第二放电电压线用于传输第二放电电压。
11.根据权利要求3所述的移位寄存器,其中所述扫描输出控制器还包括第三控制开关装置,所述第三控制开关装置由所述B置位节点处的电压控制并连接在控制电压线与所述B置位节点之间,所述控制电压线用于传输控制电压。
12.根据权利要求4所述的移位寄存器,其中所述扫描输出控制器还包括第三控制开关装置,所述第三控制开关装置由所述B置位节点处的电压控制并连接在控制电压线与所述B置位节点之间,所述控制电压线用于传输控制电压。
13.根据权利要求11或12所述的移位寄存器,其中所述控制电压为下述任意一个:
用于将所述A置位节点和所述B置位节点充电的充电电压;
用于将所述至少一个A复位节点和所述至少一个B复位节点充电的高电压;
外部直流(DC)电压;
外部交流(AC)电压;和
另一个B1时钟脉冲,所述另一个B1时钟脉冲具有与提供给所述B子级的B1时钟脉冲的相位不同的相位。
14.根据权利要求5所述的移位寄存器,其中所述扫描输出控制器还包括下述至少之一:
第四控制开关装置,所述第四控制开关装置由来自所述A子级的A进位脉冲控制并连接在所述B扫描输出开关装置的栅极与第三放电电压线之间,所述第三放电电压线用于传输第三放电电压;
第五控制开关装置,所述第五控制开关装置由所述A置位节点处的电压控制并连接在所述B扫描输出开关装置的栅极与第四放电电压线之间,所述第四放电电压线用于传输第四放电电压;
第六控制开关装置,所述第六控制开关装置由A起始脉冲控制并连接在所述B扫描输出开关装置的栅极与第五放电电压线之间,所述第五放电电压线用于传输第五放电电压;和
第七控制开关装置,所述第七控制开关装置由所述至少一个B复位节点处的电压控制并连接在所述B扫描输出开关装置的栅极与第六放电电压线之间,所述第六放电电压线用于传输第六放电电压。
15.根据权利要求3或4所述的移位寄存器,其中所述扫描输出控制器还包括下述至少之一:
第八控制开关装置,所述第八控制开关装置由施加给所述B扫描输出开关装置的栅极的电压控制并连接在所述A置位节点与第七放电电压线之间,所述第七放电电压线用于传输第七放电电压;和
第九控制开关装置,所述第九控制开关装置由来自所述A子级的A进位脉冲或者所述A置位节点处的电压控制并连接在所述B子级的B进位输出端子与第八放电电压线之间,所述第八放电电压线用于传输第八放电电压,所述B进位输出端子用于输出所述B进位脉冲。
16.根据权利要求5所述的移位寄存器,其中所述扫描输出控制器还包括下述至少之一:
第八控制开关装置,所述第八控制开关装置由来自所述B子级的B进位脉冲或者通过所述第二控制开关装置施加的B进位脉冲控制并连接在所述A置位节点与第七放电电压线之间,所述第七放电电压线用于传输第七放电电压;和
第九控制开关装置,所述第九控制开关装置由来自所述A子级的A进位脉冲或者所述A置位节点处的电压控制并连接在所述B进位输出端子与第八放电电压线之间,所述第八放电电压线用于传输第八放电电压。
17.根据权利要求1所述的移位寄存器,其中:
所述A时钟脉冲具有两个或更多个相位;
所述B1时钟脉冲具有两个或更多个相位;
所述B2时钟脉冲具有一个或多个相位,
其中所述B1时钟脉冲具有比所述A时钟脉冲长的周期,所述A时钟脉冲、所述B1时钟脉冲和所述B2时钟脉冲具有相同的脉冲宽度,或者所述A时钟脉冲、所述B1时钟脉冲和所述B2时钟脉冲中的至少两个具有不同的脉冲宽度。
18.根据权利要求17所述的移位寄存器,其中在所述B1时钟脉冲保持为高时,所述A时钟脉冲保持为低。
19.根据权利要求1所述的移位寄存器,其中所述A控制信号包括A置位信号和A复位信号,
其中所述至少一个级的A子级包括:
第一A开关装置,所述第一A开关装置由所述A置位信号控制并连接在充电电压线与所述A置位节点之间,所述充电电压线用于传输充电电压;
第二A开关装置,所述第二A开关装置由所述A复位信号控制并连接在所述A置位节点与第九放电电压线之间,所述第九放电电压线用于传输第九放电电压;
A反相器,所述A反相器用于根据所述A置位节点处的电压控制所述至少一个A复位节点处的电压,使得所述A置位节点处的电压和所述至少一个A复位节点处的电压具有相反的逻辑值;
A进位输出开关装置,所述A进位输出开关装置由所述A置位节点处的电压控制并连接在A时钟传输线与所述A子级的A进位输出端子之间,所述A时钟传输线用于传输所述A时钟脉冲;和
A进位放电开关装置,所述A进位放电开关装置由所述至少一个A复位节点处的电压控制并连接在所述A进位输出端子与第十放电电压线之间,所述第十放电电压线用于传输第十放电电压。
20.根据权利要求19所述的移位寄存器,其中所述A反相器包括:
第一A反相开关装置,所述第一A反相开关装置由来自高电压线的高电压控制,并连接在所述高电压线与所述至少一个A复位节点之间;和
第二A反相开关装置,所述第二A反相开关装置由所述A置位节点处的电压控制并连接在所述至少一个A复位节点与低电压线之间,所述低电压线用于传输低电压。
21.根据权利要求19所述的移位寄存器,其中所述A反相器包括:
第一A反相开关装置,所述第一A反相开关装置由外部控制信号控制并连接在高电压线与所述至少一个A复位节点之间,所述高电压线用于传输高电压;和
第二A反相开关装置,所述第二A反相开关装置由所述A置位节点处的电压控制并连接在所述至少一个A复位节点与低电压线之间,所述低电压线用于传输低电压。
22.根据权利要求19所述的移位寄存器,其中所述A反相器包括:
第一A反相开关装置,所述第一A反相开关装置由外部控制信号控制并连接在高电压线与A公共节点之间,所述高电压线用于传输高电压;
第二A反相开关装置,所述第二A反相开关装置由所述A置位节点处的电压控制并连接在所述A公共节点与低电压线之间,所述低电压线用于传输低电压;
第三A反相开关装置,所述第三A反相开关装置由所述A公共节点处的电压控制,并连接在所述高电压线与所述至少一个A复位节点之间;和
第四A反相开关装置,所述第四A反相开关装置由所述A置位节点处的电压控制,并连接在所述至少一个A复位节点与所述低电压线之间。
23.根据权利要求19所述的移位寄存器,其中所述A反相器包括:
第一A反相开关装置,所述第一A反相开关装置由来自高电压线的高电压控制,并连接在所述高电压线与A公共节点之间;
第二A反相开关装置,所述第二A反相开关装置由所述A置位节点处的电压控制并连接在所述A公共节点与低电压线之间,所述低电压线用于传输低电压;
第三A反相开关装置,所述第三A反相开关装置由所述A公共节点处的电压控制,并连接在所述高电压线与所述至少一个A复位节点之间;和
第四A反相开关装置,所述第四A反相开关装置由所述A置位节点处的电压控制,并连接在所述至少一个A复位节点与所述低电压线之间。
24.根据权利要求19所述的移位寄存器,其中所述A反相器包括:
第一A反相开关装置,所述第一A反相开关装置由所述A置位节点处的电压控制并连接在所述至少一个A复位节点与低电压线之间,所述低电压线用于传输低电压;
第二A反相开关装置,所述第二A反相开关装置由所述至少一个A复位节点处的电压控制,并连接在所述A置位节点与所述扫描输出控制器的扫描输出端子之间或者连接在所述A置位节点与所述A进位输出端子之间;和
连接在所述A时钟传输线与所述至少一个A复位节点之间的A电容器。
25.根据权利要求20到24任意一项所述的移位寄存器,其中所述A反相器还包括下述至少之一:
第五A反相开关装置,所述第五A反相开关装置由所述A置位信号控制,并连接在所述至少一个A复位节点与所述低电压线之间;
第六A反相开关装置,所述第六A反相开关装置由所述至少一个A复位节点处的电压控制,并连接在所述A置位节点与所述低电压线之间;和
第七A反相开关装置,所述第七A反相开关装置由来自所述A时钟传输线的A时钟脉冲控制并连接在输出端子与所述A置位节点之间,所述输出端子用于输出所述A置位信号。
26.根据权利要求22或23所述的移位寄存器,其中所述A反相器还包括第八A反相开关装置,所述第八A反相开关装置由所述B进位脉冲或施加给所述扫描输出控制器的B扫描输出开关装置的栅极的电压控制,并连接在所述A公共节点与所述低电压线之间。
27.根据权利要求19所述的移位寄存器,其中:
所述A置位信号是A起始脉冲,或者是从所述多个级之中早于所述至少一个级操作的任意一级输出的A进位脉冲;以及
所述A复位信号是从所述多个级之中晚于所述至少一个级操作的任意一级输出的A进位脉冲。
28.根据权利要求1所述的移位寄存器,其中所述B控制信号包括B置位信号和B复位信号,
其中所述至少一个级的B子级包括:
第一B开关装置,所述第一B开关装置由所述B置位信号控制并连接在充电电压线与所述B置位节点之间,所述充电电压线用于传输充电电压;
第二B开关装置,所述第二B开关装置由所述B复位信号控制并连接在所述B置位节点与第十一放电电压线之间,所述第十一放电电压线用于传输第十一放电电压;
B反相器,所述B反相器用于根据所述B置位节点处的电压控制所述至少一个B复位节点处的电压,使得所述B置位节点处的电压和所述至少一个B复位节点处的电压具有相反的逻辑值;
B进位输出开关装置,所述B进位输出开关装置由所述B置位节点处的电压控制并连接在B1时钟传输线与所述B子级的B进位输出端子之间,所述B1时钟传输线用于传输所述B1时钟脉冲;和
B进位放电开关装置,所述B进位放电开关装置由所述至少一个B复位节点处的电压控制并连接在所述B进位输出端子与第十二放电电压线之间,所述第十二放电电压线用于传输第十二放电电压。
29.根据权利要求28所述的移位寄存器,其中所述B反相器包括:
第一B反相开关装置,所述第一B反相开关装置由来自高电压线的高电压控制,并连接在所述高电压线与所述至少一个B复位节点之间;和
第二B反相开关装置,所述第二B反相开关装置由所述B置位节点处的电压控制并连接在所述至少一个B复位节点与低电压线之间,所述低电压线用于传输低电压。
30.根据权利要求28所述的移位寄存器,其中所述B反相器包括:
第一B反相开关装置,所述第一B反相开关装置由外部控制信号控制并连接在高电压线与所述至少一个B复位节点之间,所述高电压线用于传输高电压;和
第二B反相开关装置,所述第二B反相开关装置由所述B置位节点处的电压控制并连接在所述至少一个B复位节点与低电压线之间,所述低电压线用于传输低电压。
31.根据权利要求28所述的移位寄存器,其中所述B反相器包括:
第一B反相开关装置,所述第一B反相开关装置由外部控制信号控制并连接在高电压线与B公共节点之间,所述高电压线用于传输高电压;
第二B反相开关装置,所述第二B反相开关装置由所述B置位节点处的电压控制并连接在所述B公共节点与低电压线之间,所述低电压线用于传输低电压;
第三B反相开关装置,所述第三B反相开关装置由所述B公共节点处的电压控制,并连接在所述高电压线与所述至少一个B复位节点之间;和
第四B反相开关装置,所述第四B反相开关装置由所述B置位节点处的电压控制,并连接在所述至少一个B复位节点与所述低电压线之间。
32.根据权利要求28所述的移位寄存器,其中所述B反相器包括:
第一B反相开关装置,所述第一B反相开关装置由来自高电压线的高电压控制,并连接在所述高电压线与B公共节点之间;
第二B反相开关装置,所述第二B反相开关装置由所述B置位节点处的电压控制并连接在所述B公共节点与低电压线之间,所述低电压线用于传输低电压;
第三B反相开关装置,所述第三B反相开关装置由所述B公共节点处的电压控制,并连接在所述高电压线与所述至少一个B复位节点之间;和
第四B反相开关装置,所述第四B反相开关装置由所述B置位节点处的电压控制,并连接在所述至少一个B复位节点与所述低电压线之间。
33.根据权利要求28所述的移位寄存器,其中所述B反相器包括:
第一B反相开关装置,所述第一B反相开关装置由所述B置位节点处的电压控制并连接在所述至少一个B复位节点与低电压线之间,所述低电压线用于传输低电压;
第二B反相开关装置,所述第二B反相开关装置由所述至少一个B复位节点处的电压控制,并连接在所述B置位节点与所述扫描输出控制器的扫描输出端子之间或者连接在所述B置位节点与所述B进位输出端子之间;和
连接在所述B1时钟传输线与所述至少一个B复位节点之间的B电容器。
34.根据权利要求29到33任意一项所述的移位寄存器,其中所述B反相器还包括下述至少之一:
第五B反相开关装置,所述第五B反相开关装置由所述B置位信号控制,并连接在所述至少一个B复位节点与所述低电压线之间;
第六B反相开关装置,所述第六B反相开关装置由所述至少一个B复位节点处的电压控制,并连接在所述B置位节点与所述低电压线之间;和
第七B反相开关装置,所述第七B反相开关装置由来自所述B1时钟传输线的B1时钟脉冲控制并连接在输出端子与所述B置位节点之间,所述输出端子用于输出所述B置位信号。
35.根据权利要求28所述的移位寄存器,其中:
所述B置位信号是B起始脉冲,或者是从所述多个级之中早于所述至少一个级操作的任意一级输出的B进位脉冲;以及
所述B复位信号是从所述多个级之中晚于所述至少一个级操作的任意一级输出的B进位脉冲。
36.根据权利要求2所述的移位寄存器,其中所述至少一个A复位节点包括第一A复位节点和第二A复位节点,
其中所述扫描输出控制器还包括:
第一A扫描放电开关装置,所述第一A扫描放电开关装置由所述第一A复位节点处的电压控制并连接在所述扫描输出端子与第一放电电压线之间,所述第一放电电压线用于传输第一放电电压;
第二A扫描放电开关装置,所述第二A扫描放电开关装置由所述第二A复位节点处的电压控制,并连接在所述扫描输出端子与所述第一放电电压线之间;
第(1-1)控制开关装置,所述第(1-1)控制开关装置由所述B进位脉冲控制并连接在所述第一A复位节点与第二放电电压线之间,所述第二放电电压线用于传输第二放电电压;和
第(1-2)控制开关装置,所述第(1-2)控制开关装置由所述B进位脉冲控制,并连接在所述第二A复位节点与所述第二放电电压线之间。
37.根据权利要求1所述的移位寄存器,其中:
所述至少一个A复位节点包括第一A复位节点和第二A复位节点;以及
所述A控制信号包括A置位信号和A复位信号,
其中所述至少一个级的A子级包括:
第一A开关装置,所述第一A开关装置由所述A置位信号控制并连接在充电电压线与所述A置位节点之间,所述充电电压线用于传输充电电压;
第二A开关装置,所述第二A开关装置由所述A复位信号控制并连接在所述A置位节点与第十三放电电压线之间,所述第十三放电电压线用于传输第十三放电电压;
第三A开关装置,所述第三A开关装置由所述第一A复位节点处的电压控制并连接在所述A置位节点与第十四放电电压线之间,所述第十四放电电压线用于传输第十四放电电压;
第四A开关装置,所述第四A开关装置由所述第二A复位节点处的电压控制并连接在所述A置位节点与第十五放电电压线之间,所述第十五放电电压线用于传输第十五放电电压;
第一A反相器,所述第一A反相器用于根据所述A置位节点处的电压控制所述第一A复位节点处的电压,使得所述A置位节点处的电压和所述第一A复位节点处的电压具有相反的逻辑值;
第二A反相器,所述第二A反相器用于根据所述A置位节点处的电压控制所述第二A复位节点处的电压,使得所述A置位节点处的电压和所述第二A复位节点处的电压具有相反的逻辑值;
A进位输出开关装置,所述A进位输出开关装置由所述A置位节点处的电压控制并连接在A时钟传输线与所述A子级的A进位输出端子之间,所述A时钟传输线用于传输所述A时钟脉冲;
第一A进位放电开关装置,所述第一A进位放电开关装置由所述第一A复位节点处的电压控制并连接在所述A进位输出端子与第十六放电电压线之间,所述第十六放电电压线用于传输第十六放电电压;和
第二A进位放电开关装置,所述第二A进位放电开关装置由所述第二A复位节点处的电压控制,并连接在所述A进位输出端子与所述第十六放电电压线之间。
38.根据权利要求1所述的移位寄存器,其中:
所述至少一个B复位节点包括第一B复位节点和第二B复位节点;以及
所述B控制信号包括B置位信号和B复位信号,
其中所述至少一个级的B子级包括:
第一B开关装置,所述第一B开关装置由所述B置位信号控制并连接在充电电压线与所述B置位节点之间,所述充电电压线用于传输充电电压;
第二B开关装置,所述第二B开关装置由所述B复位信号控制并连接在所述B置位节点与第十七放电电压线之间,所述第十七放电电压线用于传输第十七放电电压;
第三B开关装置,所述第三B开关装置由所述第一B复位节点处的电压控制并连接在所述B置位节点与第十八放电电压线之间,所述第十八放电电压线用于传输第十八放电电压;
第四B开关装置,所述第四B开关装置由所述第二B复位节点处的电压控制并连接在所述B置位节点与第十九放电电压线之间,所述第十九放电电压线用于传输第十九放电电压;
第一B反相器,所述第一B反相器用于根据所述B置位节点处的电压控制所述第一B复位节点处的电压,使得所述B置位节点处的电压和所述第一B复位节点处的电压具有相反的逻辑值;
第二B反相器,所述第二B反相器用于根据所述B置位节点处的电压控制所述第二B复位节点处的电压,使得所述B置位节点处的电压和所述第二B复位节点处的电压具有相反的逻辑值;
B进位输出开关装置,所述B进位输出开关装置由所述B置位节点处的电压控制并连接在B1时钟传输线与所述B子级的B进位输出端子之间,所述B1时钟传输线用于传输所述B1时钟脉冲;
第一B进位放电开关装置,所述第一B进位放电开关装置由所述第一B复位节点处的电压控制并连接在所述B进位输出端子与第二十放电电压线之间,所述第二十放电电压线用于传输第二十放电电压;和
第二B进位放电开关装置,所述第二B进位放电开关装置由所述第二B复位节点处的电压控制,并连接在所述B进位输出端子与所述第二十放电电压线之间。
CN201210568483.6A 2012-09-07 2012-12-24 移位寄存器 Active CN103680634B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
KR20120099517A KR101394939B1 (ko) 2012-09-07 2012-09-07 쉬프트 레지스터
KR10-2012-0099517 2012-09-07

Publications (2)

Publication Number Publication Date
CN103680634A true CN103680634A (zh) 2014-03-26
CN103680634B CN103680634B (zh) 2017-03-01

Family

ID=50233283

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201210568483.6A Active CN103680634B (zh) 2012-09-07 2012-12-24 移位寄存器

Country Status (3)

Country Link
US (1) US8817943B2 (zh)
KR (1) KR101394939B1 (zh)
CN (1) CN103680634B (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109935184A (zh) * 2018-02-14 2019-06-25 京东方科技集团股份有限公司 移位寄存器单元、栅极驱动电路、显示装置及驱动方法
WO2020015547A1 (zh) * 2018-07-18 2020-01-23 京东方科技集团股份有限公司 移位寄存器单元及其驱动方法、栅极驱动电路及显示装置

Families Citing this family (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101992908B1 (ko) * 2012-12-28 2019-06-25 엘지디스플레이 주식회사 쉬프트 레지스터
KR102089319B1 (ko) * 2013-08-30 2020-03-16 엘지디스플레이 주식회사 쉬프트 레지스터
KR102180069B1 (ko) * 2014-07-17 2020-11-17 엘지디스플레이 주식회사 쉬프트 레지스터 및 그를 이용한 표시 장치
CN104252843B (zh) * 2014-09-23 2016-08-24 京东方科技集团股份有限公司 脉冲信号合并电路、显示面板和显示装置
KR102234096B1 (ko) * 2014-11-07 2021-03-31 엘지디스플레이 주식회사 스캔 구동부와 이를 포함한 표시장치
KR102225185B1 (ko) * 2014-11-14 2021-03-09 엘지디스플레이 주식회사 게이트구동부 및 이를 포함하는 터치표시장치
KR20160103616A (ko) 2015-02-24 2016-09-02 삼성디스플레이 주식회사 주사 구동부
CN107492361B (zh) * 2017-09-26 2022-01-11 惠科股份有限公司 移位暂存电路及其应用的显示面板
CN108182905B (zh) * 2018-03-27 2021-03-30 京东方科技集团股份有限公司 开关电路、控制单元、显示装置、栅极驱动电路及方法
KR102656236B1 (ko) * 2018-09-03 2024-04-09 엘지디스플레이 주식회사 게이트 드라이버와 이를 포함한 유기발광 표시장치
CN109584942B (zh) * 2019-01-04 2020-08-11 京东方科技集团股份有限公司 移位寄存器单元及其驱动方法、栅极驱动电路和显示装置
CN113785349B (zh) * 2019-05-14 2023-12-26 夏普株式会社 显示装置及其驱动方法
CN114519977B (zh) * 2020-11-19 2023-07-25 上海和辉光电股份有限公司 阵列基板及显示面板

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20090110483A (ko) * 2008-04-18 2009-10-22 엘지디스플레이 주식회사 쉬프트 레지스터
CN101752005A (zh) * 2008-12-20 2010-06-23 乐金显示有限公司 移位寄存器
US20110222645A1 (en) * 2010-03-11 2011-09-15 Mitsubishi Electric Corporation Scanning line driving circuit

Family Cites Families (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7203264B2 (en) * 2005-06-28 2007-04-10 Wintek Corporation High-stability shift circuit using amorphous silicon thin film transistors
US7529333B2 (en) * 2005-10-27 2009-05-05 Lg Display Co., Ltd. Shift register
KR101243807B1 (ko) * 2006-06-30 2013-03-18 엘지디스플레이 주식회사 쉬프트 레지스터
CN100592425C (zh) * 2007-04-27 2010-02-24 群康科技(深圳)有限公司 移位寄存器及液晶显示器
CN101377956B (zh) * 2007-08-31 2010-12-29 群康科技(深圳)有限公司 移位寄存器及液晶显示器
KR101341909B1 (ko) * 2009-02-25 2013-12-13 엘지디스플레이 주식회사 쉬프트 레지스터
KR101350635B1 (ko) * 2009-07-03 2014-01-10 엘지디스플레이 주식회사 듀얼 쉬프트 레지스터
KR20120011765A (ko) * 2010-07-20 2012-02-08 엘지디스플레이 주식회사 쉬프트 레지스터
KR101761355B1 (ko) * 2010-08-16 2017-07-26 삼성디스플레이 주식회사 표시장치 및 이의 구동방법
KR101768485B1 (ko) * 2011-04-21 2017-08-31 엘지디스플레이 주식회사 쉬프트 레지스터
KR101756667B1 (ko) * 2011-04-21 2017-07-11 엘지디스플레이 주식회사 쉬프트 레지스터 및 이를 포함하는 표시장치
KR101920752B1 (ko) * 2011-07-05 2018-11-23 엘지디스플레이 주식회사 게이트 구동회로
KR101960846B1 (ko) * 2011-12-13 2019-07-16 엘지디스플레이 주식회사 게이트 쉬프트 레지스터
KR101992889B1 (ko) * 2012-08-08 2019-06-25 엘지디스플레이 주식회사 쉬프트 레지스터
KR101419248B1 (ko) * 2012-09-28 2014-07-15 엘지디스플레이 주식회사 쉬프트 레지스터

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20090110483A (ko) * 2008-04-18 2009-10-22 엘지디스플레이 주식회사 쉬프트 레지스터
CN101752005A (zh) * 2008-12-20 2010-06-23 乐金显示有限公司 移位寄存器
US20110222645A1 (en) * 2010-03-11 2011-09-15 Mitsubishi Electric Corporation Scanning line driving circuit

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109935184A (zh) * 2018-02-14 2019-06-25 京东方科技集团股份有限公司 移位寄存器单元、栅极驱动电路、显示装置及驱动方法
WO2019157842A1 (zh) * 2018-02-14 2019-08-22 京东方科技集团股份有限公司 移位寄存器单元、栅极驱动电路、显示装置及驱动方法
CN109935184B (zh) * 2018-02-14 2021-01-22 京东方科技集团股份有限公司 移位寄存器单元、栅极驱动电路、显示装置及驱动方法
WO2020015547A1 (zh) * 2018-07-18 2020-01-23 京东方科技集团股份有限公司 移位寄存器单元及其驱动方法、栅极驱动电路及显示装置
US11024235B2 (en) 2018-07-18 2021-06-01 Hefei Xinsheng Optoelectronics Technology Co., Ltd. Shift register unit, method for driving shift register unit, gate driving circuit, and display device

Also Published As

Publication number Publication date
KR20140032792A (ko) 2014-03-17
US20140072092A1 (en) 2014-03-13
CN103680634B (zh) 2017-03-01
KR101394939B1 (ko) 2014-05-14
US8817943B2 (en) 2014-08-26

Similar Documents

Publication Publication Date Title
CN103680634A (zh) 移位寄存器
CN103915058B (zh) 移位寄存器
CN104021753A (zh) 移位寄存器
US9208737B2 (en) Shift register circuit and shift register
CN102750987B (zh) 移位寄存器
CN102651207B (zh) 栅极驱动电路
CN103714859A (zh) 移位寄存器
US8558601B2 (en) Gate driving circuit
US20150310819A1 (en) Gate Driver for Narrow Bezel LCD
US10872549B2 (en) Gate driving circuit, shift register and driving control method thereof
CN101206318B (zh) 移位寄存器与液晶显示装置
CN104137170B (zh) 显示装置
CN103578395A (zh) 移位寄存器
CN100592425C (zh) 移位寄存器及液晶显示器
CN104575436A (zh) 移位寄存器单元、栅极驱动电路及显示装置
CN103165189A (zh) 栅极移位寄存器
US20120105397A1 (en) Shift register unit, gate driving device and liquid crystal display
JP7436108B2 (ja) シフトレジスタユニット、ゲート駆動回路、表示装置及び駆動方法
CN105895046A (zh) 移位寄存器、栅极驱动电路以及显示设备
CN102778798B (zh) 液晶显示面板以及显示驱动方法
CN103258494A (zh) 一种移位寄存器、栅极驱动装置和液晶显示装置
CN103137207A (zh) 移位暂存器
CN106297625A (zh) 栅极驱动电路及使用该栅极驱动电路的显示装置
CN103680377B (zh) 栅极移位寄存器及使用该栅极移位寄存器的平板显示器
KR102587875B1 (ko) Oled용 발광 제어 드라이버

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant