CN104021753A - 移位寄存器 - Google Patents

移位寄存器 Download PDF

Info

Publication number
CN104021753A
CN104021753A CN201310741318.0A CN201310741318A CN104021753A CN 104021753 A CN104021753 A CN 104021753A CN 201310741318 A CN201310741318 A CN 201310741318A CN 104021753 A CN104021753 A CN 104021753A
Authority
CN
China
Prior art keywords
switching device
voltage
scanning
device shifter
time clock
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201310741318.0A
Other languages
English (en)
Other versions
CN104021753B (zh
Inventor
张容豪
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
LG Display Co Ltd
Original Assignee
LG Display Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by LG Display Co Ltd filed Critical LG Display Co Ltd
Publication of CN104021753A publication Critical patent/CN104021753A/zh
Application granted granted Critical
Publication of CN104021753B publication Critical patent/CN104021753B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C19/00Digital stores in which the information is moved stepwise, e.g. shift registers
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C19/00Digital stores in which the information is moved stepwise, e.g. shift registers
    • G11C19/28Digital stores in which the information is moved stepwise, e.g. shift registers using semiconductor elements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3266Details of drivers for scan electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0286Details of a shift registers arranged for use in a driving circuit

Abstract

提供一种移位寄存器,包括多个级,每个级输出k个复合脉冲,每个复合脉冲包括A扫描脉冲和B扫描脉冲,其中k为大于1的自然数,至少一个级包括:A子级,用于响应于外部A控制信号控制A置位节点处的电压和至少一个A复位节点处的电压,并根据所述A置位节点处的电压、所述至少一个A复位节点处的电压以及任意一个A时钟脉冲产生A进位脉冲;至少一个B子级,用于响应于外部B控制信号控制B置位节点处的电压和至少一个B复位节点处的电压,并产生B进位脉冲;和扫描输出控制器,用于产生k个A扫描脉冲和k个B扫描脉冲,并输出彼此对应的一个A扫描脉冲和一个B扫描脉冲作为相应一个复合脉冲。

Description

移位寄存器
本申请要求2013年2月28日提交的韩国专利申请No.10-2013-0022287的优先权,在此援引该专利申请作为参考,如同在这里完全阐述一样。
技术领域
本发明涉及一种移位寄存器,尤其涉及一种能在有机发光二极管显示装置中稳定地输出复合波形的扫描脉冲的移位寄存器。
背景技术
在有机发光二极管显示装置中,在施加给各个像素的驱动电流中可能存在偏差,为了防止这种偏差,在每个像素内集成多个晶体管。
这种显示装置包括用于依次产生驱动晶体管的多个控制信号的移位寄存器。
这种常规的移位寄存器采用多路复用器结构输出由具有不同宽度和时序的两种波形组成的复合波形的扫描脉冲。
这种结构通过切换外部提供的固定不变的电压产生复合波形的扫描脉冲。在这一点上,稳定地输出扫描脉冲会增加用于切换扫描脉冲的输出晶体管的尺寸,导致显示装置的尺寸增加。
发明内容
因此,本发明旨在提供一种基本上克服了由于现有技术的限制和缺点而导致的一个或多个问题的移位寄存器。
本发明的一个目的是提供一种移位寄存器,其中置位节点使用时钟脉冲和浮置结构自举,从而即使时钟脉冲具有相对低的电压,也可稳定输出多个复合波形(每个包括A扫描脉冲和B扫描脉冲)的扫描脉冲,由此可使扫描输出切换装置的尺寸相对较小。
在下面的描述中将部分列出本发明的附加优点、目的和特点,这些优点、目的和特点的一部分在研究下面的描述之后对于本领域普通技术人员来说是将显而易见的,或者可从本发明的实施领会到。通过说明书、权利要求书以及附图中具体指出的结构可实现和获得本发明的这些目的和其它优点。
为了实现这些目的和其它优点并根据本发明的意图,如在此具体化和概括描述的,一种移位寄存器包括多个级,每个级输出k个复合脉冲,每个复合脉冲包括A扫描脉冲和B扫描脉冲,其中k为大于1的自然数,其中至少一个级包括:A子级,所述A子级用于响应于外部A控制信号控制A置位节点处的电压和至少一个A复位节点处的电压,并根据所述A置位节点处的电压、所述至少一个A复位节点处的电压以及任意一个A时钟脉冲产生A进位脉冲;至少一个B子级,所述至少一个B子级用于响应于外部B控制信号控制B置位节点处的电压和至少一个B复位节点处的电压,并根据所述B置位节点处的电压、所述至少一个B复位节点处的电压以及任意一个BB时钟脉冲产生B进位脉冲;和扫描输出控制器,所述扫描输出控制器用于根据所述A置位节点处的电压和所述A进位脉冲中的至少之一以及k个A时钟脉冲产生k个A扫描脉冲,根据所述B进位脉冲和k个B时钟脉冲产生k个B扫描脉冲,并输出彼此对应的一个A扫描脉冲和一个B扫描脉冲作为相应一个复合脉冲。
在此,k可为2;每个A复位节点、B复位节点和B子级在数量上可为1个;所述k个A时钟脉冲可被划分为具有不同相位的多个A1时钟脉冲和具有不同相位的多个A2时钟脉冲;所述A1时钟脉冲中的任意一个可被提供给所述A子级和所述扫描输出控制器;所述A2时钟脉冲中的任意一个可被提供给所述扫描输出控制器;所述B时钟脉冲可被划分为B1时钟脉冲和B2时钟脉冲;所述A子级可通过A进位输出端子输出所述A进位脉冲;所述B子级可通过B进位输出端子输出所述B进位脉冲;所述扫描输出控制器可根据所述A置位节点处的电压和所述A进位脉冲中的至少之一以及被提供的A1时钟脉冲产生A1扫描脉冲,根据所述B进位脉冲和所述B1时钟脉冲产生B1扫描脉冲,并输出所述A1扫描脉冲和所述B1扫描脉冲作为第一复合脉冲;所述扫描输出控制器可根据所述A置位节点处的电压和所述A进位脉冲中的至少之一及被提供的A2时钟脉冲产生A2扫描脉冲,根据所述B进位脉冲和所述B2时钟脉冲产生B2扫描脉冲,并输出所述A2扫描脉冲和所述B2扫描脉冲作为第二复合脉冲;且所述至少一个级可通过第一扫描输出端子从所述扫描输出控制器输出所述第一复合脉冲,并通过第二扫描输出端子从所述扫描输出控制器输出所述第二复合脉冲。
所述扫描输出控制器可包括:A1扫描输出切换装置,所述A1扫描输出切换装置由所述A置位节点处的电压控制并连接在用于传输所述A1时钟脉冲的A1时钟传输线与所述第一扫描输出端子之间;和A2扫描输出切换装置,所述A2扫描输出切换装置由所述A置位节点处的电压控制并连接在用于传输所述A2时钟脉冲的A2时钟传输线与所述第二扫描输出端子之间。
可选地,所述扫描输出控制器可包括:A1扫描输出切换装置,所述A1扫描输出切换装置由所述A置位节点处的电压控制并连接在用于传输所述A1时钟脉冲的A1时钟传输线与所述第一扫描输出端子之间;A控制切换装置,所述A控制切换装置由所述A置位节点处的电压控制并连接在所述A置位节点与A节点之间;和A2扫描输出切换装置,所述A2扫描输出切换装置由所述A节点处的电压控制并连接在用于传输所述A2时钟脉冲的A2时钟传输线与所述第二扫描输出端子之间。
可选地,其中所述扫描输出控制器可包括:第一A控制切换装置,所述第一A控制切换装置由所述A置位节点处的电压控制并连接在所述A置位节点与A1节点之间;A1扫描输出切换装置,所述A1扫描输出切换装置由所述A1节点处的电压控制并连接在用于传输所述A1时钟脉冲的A1时钟传输线与所述第一扫描输出端子之间;第二A控制切换装置,所述第二A控制切换装置由所述A置位节点处的电压控制并连接在所述A置位节点与A2节点之间;和A2扫描输出切换装置,所述A2扫描输出切换装置由所述A2节点处的电压控制并连接在用于传输所述A2时钟脉冲的A2时钟传输线与所述第二扫描输出端子之间。
可选地,所述扫描输出控制器可包括:A1扫描输出切换装置,所述A1扫描输出切换装置由所述A置位节点处的电压控制并连接在用于传输所述A1时钟脉冲的A1时钟传输线与所述第一扫描输出端子之间;A控制切换装置,所述A控制切换装置由所述A进位脉冲控制并连接在所述A进位输出端子与A节点之间;和A2扫描输出切换装置,所述A2扫描输出切换装置由所述A节点处的电压控制并连接在用于传输所述A2时钟脉冲的A2时钟传输线与所述第二扫描输出端子之间。
可选地,所述扫描输出控制器可包括:第一A控制切换装置,所述第一A控制切换装置由所述A进位脉冲控制并连接在所述A进位输出端子与A1节点之间;A1扫描输出切换装置,所述A1扫描输出切换装置由所述A1节点处的电压控制并连接在用于传输所述A1时钟脉冲的A1时钟传输线与所述第一扫描输出端子之间;第二A控制切换装置,所述第二A控制切换装置由所述A进位脉冲控制并连接在所述A进位输出端子与A2节点之间;和A2扫描输出切换装置,所述A2扫描输出切换装置由所述A2节点处的电压控制并连接在用于传输所述A2时钟脉冲的A2时钟传输线与所述第二扫描输出端子之间。
所述扫描输出控制器还可包括:A1扫描放电切换装置,所述A1扫描放电切换装置由所述A复位节点处的电压控制并连接在所述第一扫描输出端子与用于传输第一放电电压的第一放电电压线之间;和A2扫描放电切换装置,所述A2扫描放电切换装置由所述A复位节点处的电压控制并连接在所述第二扫描输出端子与用于传输第二放电电压的第二放电电压线之间。
所述扫描输出控制器可包括:B1扫描输出切换装置,所述B1扫描输出切换装置由所述B进位脉冲控制并连接在用于传输所述B1时钟脉冲的B1时钟传输线与所述第一扫描输出端子之间;和B2扫描输出切换装置,所述B2扫描输出切换装置由所述B进位脉冲控制并连接在用于传输所述B2时钟脉冲的B2时钟传输线与所述第二扫描输出端子之间。
可选地,所述扫描输出控制器可包括:第一B控制切换装置,所述第一B控制切换装置由外部切换控制信号控制并连接在所述B进位输出端子与B节点之间;B1扫描输出切换装置,所述B1扫描输出切换装置由所述B节点处的电压控制并连接在用于传输所述B1时钟脉冲的B1时钟传输线与所述第一扫描输出端子之间;B2扫描输出切换装置,所述B2扫描输出切换装置由所述B节点处的电压控制并连接在用于传输所述B2时钟脉冲的B2时钟传输线与所述第二扫描输出端子之间;和第二B控制切换装置,所述第二B控制切换装置由所述B复位节点处的电压控制并连接在所述B节点与用于传输第三放电电压的第三放电电压线之间。
所述切换控制信号可为直流(DC)电压和交流(AC)电压中的任意之一。
所述AC电压可与所述BB时钟脉冲同步地输出并具有与所述BB时钟脉冲相同或不同的脉冲宽度。
可选地,所述扫描输出控制器可包括:第一B控制切换装置,所述第一B控制切换装置由所述B进位脉冲控制并连接在所述B进位输出端子与B节点之间;B1扫描输出切换装置,所述B1扫描输出切换装置由所述B节点处的电压控制并连接在用于传输所述B1时钟脉冲的B1时钟传输线与所述第一扫描输出端子之间;B2扫描输出切换装置,所述B2扫描输出切换装置由所述B节点处的电压控制并连接在用于传输所述B2时钟脉冲的B2时钟传输线与所述第二扫描输出端子之间;和第二B控制切换装置,所述第二B控制切换装置由所述B复位节点处的电压控制并连接在所述B节点与用于传输第三放电电压的第三放电电压线之间。
可选地,所述扫描输出控制器可包括:第一B控制切换装置,所述第一B控制切换装置由所述B进位脉冲控制并连接在所述B进位输出端子与B1节点之间;B1扫描输出切换装置,所述B1扫描输出切换装置由所述B1节点处的电压控制并连接在用于传输所述B1时钟脉冲的B1时钟传输线与所述第一扫描输出端子之间;第二B控制切换装置,所述第二B控制切换装置由所述B进位脉冲控制并连接在所述B进位输出端子与B2节点之间;B2扫描输出切换装置,所述B2扫描输出切换装置由所述B2节点处的电压控制并连接在用于传输所述B2时钟脉冲的B2时钟传输线与所述第二扫描输出端子之间;第三B控制切换装置,所述第三B控制切换装置由所述B复位节点处的电压控制并连接在所述B1节点与用于传输第三放电电压的第三放电电压线之间;和第四B控制切换装置,所述第四B控制切换装置由所述B复位节点处的电压控制并连接在所述B2节点与用于传输第四放电电压的第四放电电压线之间。
所述扫描输出控制器还可包括下述控制切换装置的至少之一:第三A1控制切换装置,所述第三A1控制切换装置由所述B进位脉冲、所述BB时钟脉冲、施加给所述B1扫描输出切换装置的栅极的电压、所述B1时钟脉冲和所述第一扫描输出端子处的电压中的任意之一控制,并连接在所述A复位节点与用于传输第五放电电压的第五放电电压线之间;和第三A2控制切换装置,所述第三A2控制切换装置由所述B进位脉冲、所述BB时钟脉冲、施加给所述B2扫描输出切换装置的栅极的电压、所述B2时钟脉冲和所述第二扫描输出端子处的电压中的任意之一控制,并连接在所述A复位节点与所述第五放电电压线之间。
可选地,所述扫描输出控制器还可包括:A1扫描输出切换装置,所述A1扫描输出切换装置由所述A置位节点处的电压直接或间接控制并连接在用于传输所述A1时钟脉冲的A1时钟传输线与所述第一扫描输出端子之间;A2扫描输出切换装置,所述A2扫描输出切换装置由所述A置位节点处的电压直接或间接控制并连接在用于传输所述A2时钟脉冲的A2时钟传输线与所述第二扫描输出端子之间;以及下述控制切换装置的至少之一:第四A1控制切换装置,所述第四A1控制切换装置由所述B进位脉冲、所述BB时钟脉冲、施加给所述B1扫描输出切换装置的栅极的电压和所述B1时钟脉冲的任意之一控制,并连接在所述A1扫描输出切换装置的栅极与用于传输第六放电电压的第六放电电压线之间;和第四A2控制切换装置,所述第四A2控制切换装置由所述B进位脉冲、所述BB时钟脉冲、施加给所述B2扫描输出切换装置的栅极的电压和所述B2时钟脉冲的任意之一控制,并连接在所述A2扫描输出切换装置的栅极与所述第六放电电压线之间。
可选地,所述扫描输出控制器可包括:A1扫描输出切换装置,所述A1扫描输出切换装置由所述A置位节点处的电压直接或间接控制并连接在用于传输所述A1时钟脉冲的A1时钟传输线与所述第一扫描输出端子之间;A2扫描输出切换装置,所述A2扫描输出切换装置由所述A置位节点处的电压直接或间接控制并连接在用于传输所述A2时钟脉冲的A2时钟传输线与所述第二扫描输出端子之间;B1扫描输出切换装置,所述B1扫描输出切换装置由所述B进位脉冲直接或间接控制并连接在用于传输所述B1时钟脉冲的B1时钟传输线与所述第一扫描输出端子之间;B2扫描输出切换装置,所述B2扫描输出切换装置由所述B进位脉冲直接或间接控制并连接在用于传输所述B2时钟脉冲的B2时钟传输线与所述第二扫描输出端子之间,其中所述扫描输出控制器还可包括下述控制切换装置的至少之一:第五B1控制切换装置,所述第五B1控制切换装置由所述A进位脉冲控制并连接在所述B1扫描输出切换装置的栅极与用于传输第七放电电压的第七放电电压线之间;第六B1控制切换装置,所述第六B1控制切换装置由施加给所述A1扫描输出切换装置的栅极的电压控制并连接在所述B1扫描输出切换装置的栅极与用于传输第八放电电压的第八放电电压线之间;第七B1控制切换装置,所述第七B1控制切换装置由外部A起始脉冲控制并连接在所述B1扫描输出切换装置的栅极与用于传输第九放电电压的第九放电电压线之间;第五B2控制切换装置,所述第五B2控制切换装置由所述A进位脉冲控制并连接在所述B2扫描输出切换装置的栅极与所述第七放电电压线之间;第六B2控制切换装置,所述第六B2控制切换装置由施加给所述A2扫描输出切换装置的栅极的电压控制并连接在所述B2扫描输出切换装置的栅极与所述第八放电电压线之间;和第七B2控制切换装置,所述第七B2控制切换装置由所述外部A起始脉冲控制并连接在所述B2扫描输出切换装置的栅极与所述第九放电电压线之间。
所述A1时钟脉冲可为两个或更多个相位;所述A2时钟脉冲可为两个或更多个相位;所述BB时钟脉冲可为两个或更多个相位;所述B1时钟脉冲可为一个或多个相位;所述B2时钟脉冲可为一个或多个相位;其中所述BB时钟脉冲可具有比所述A1时钟脉冲和所述A2时钟脉冲的每一个长的周期,其中所述A1时钟脉冲、所述A2时钟脉冲、所述BB时钟脉冲、所述B1时钟脉冲和所述B2时钟脉冲可具有相同的脉冲宽度,或者所述A1时钟脉冲、所述A2时钟脉冲、所述BB时钟脉冲、所述B1时钟脉冲和所述B2时钟脉冲中的至少两种可具有不同的脉冲宽度。
在所述BB时钟脉冲保持为高的同时所述A1时钟脉冲和所述A2时钟脉冲可保持为低。
所述A控制信号可包括A置位控制信号和A复位控制信号,其中所述至少一个级的A子级可包括:第一A切换装置,所述第一A切换装置由所述A置位控制信号控制并连接在用于传输充电电压的充电电压线与所述A置位节点之间;第二A切换装置,所述第二A切换装置由所述A复位控制信号控制并连接在所述A置位节点与用于传输第十放电电压的第十放电电压线之间;A反相器,所述A反相器用于根据所述A置位节点处的电压控制所述A复位节点处的电压,使得所述A置位节点处的电压和所述A复位节点处的电压具有相反的逻辑;A进位输出切换装置,所述A进位输出切换装置由所述A置位节点处的电压控制并连接在用于传输所述A1时钟脉冲的A1时钟传输线与所述A进位输出端子之间;和A进位放电切换装置,所述A进位放电切换装置由所述A复位节点处的电压控制并连接在所述A进位输出端子与用于传输第十一放电电压的第十一放电电压线之间。
所述A反相器可包括:第一A反相切换装置,所述第一A反相切换装置由来自高电压线的高电压控制并连接在所述高电压线与所述A复位节点之间;和第二A反相切换装置,所述第二A反相切换装置由所述A置位节点处的电压控制并连接在所述A复位节点与用于传输低电压的低电压线之间。
可选地,所述A反相器可包括:第一A反相切换装置,所述第一A反相切换装置由外部控制信号控制并连接在用于传输高电压的高电压线与所述A复位节点之间;和第二A反相切换装置,所述第二A反相切换装置由所述A置位节点处的电压控制并连接在所述A复位节点与用于传输低电压的低电压线之间。
可选地,所述A反相器可包括:第一A反相切换装置,所述第一A反相切换装置由外部控制信号控制并连接在用于传输高电压的高电压线与A公共节点之间;第二A反相切换装置,所述第二A反相切换装置由所述A置位节点处的电压控制并连接在所述A公共节点与用于传输低电压的低电压线之间;第三A反相切换装置,所述第三A反相切换装置由所述A公共节点处的电压控制并连接在所述高电压线与所述A复位节点之间;和第四A反相切换装置,所述第四A反相切换装置由所述A置位节点处的电压控制并连接在所述A复位节点与所述低电压线之间。
可选地,所述A反相器可包括:第一A反相切换装置,所述第一A反相切换装置由来自高电压线的高电压控制并连接在所述高电压线与A公共节点之间;第二A反相切换装置,所述第二A反相切换装置由所述A置位节点处的电压控制并连接在所述A公共节点与用于传输低电压的低电压线之间;第三A反相切换装置,所述第三A反相切换装置由所述A公共节点处的电压控制并连接在所述高电压线与所述A复位节点之间;和第四A反相切换装置,所述第四A反相切换装置由所述A置位节点处的电压控制并连接在所述A复位节点与所述低电压线之间。
可选地,所述A反相器可包括:第一A反相切换装置,所述第一A反相切换装置由所述A置位节点处的电压控制并连接在所述A复位节点与用于传输低电压的低电压线之间;第二A反相切换装置,所述第二A反相切换装置由所述A复位节点处的电压控制并连接在所述A置位节点与所述第一扫描输出端子之间或者连接在所述A置位节点与所述A进位输出端子之间;和A电容器,所述A电容器连接在所述A时钟传输线与所述A复位节点之间。
所述A反相器还可包括下述反相切换装置的至少之一:第五A反相切换装置,所述第五A反相切换装置由所述A置位控制信号控制并连接在所述A复位节点与所述低电压线之间;第六A反相切换装置,所述第六A反相切换装置由所述A复位节点处的电压控制并连接在所述A置位节点与所述低电压线之间;第七A反相切换装置,所述第七A反相切换装置由来自所述A1时钟传输线的A1时钟脉冲控制并连接在用于输出所述A置位控制信号的输出端子与所述A置位节点之间;和第八A反相切换装置,所述第八A反相切换装置由所述A复位节点处的电压控制并连接在所述A置位节点与一端子之间,其中所述一端子可以是所述第一扫描输出端子、所述第二扫描输出端子、所述A1时钟传输线和A2时钟传输线中的任意之一。
所述A反相器还可包括第九A反相切换装置,所述第九A反相切换装置由所述B进位脉冲和施加给所述扫描输出控制器的B1扫描输出切换装置的栅极的电压中的任意之一控制,并连接在所述A公共节点与所述低电压线之间。
所述A置位控制信号可为A起始脉冲、或者从所述多个级之中早于所述至少一个级操作的任意一个级输出的A进位脉冲,所述A复位控制信号可为从所述多个级之中晚于所述至少一个级操作的任意一个级输出的A进位脉冲。
所述B控制信号可包括B置位控制信号和B复位控制信号,其中所述至少一个级的B子级可包括:第一B切换装置,所述第一B切换装置由所述B置位控制信号控制并连接在用于传输充电电压的充电电压线与所述B置位节点之间;第二B切换装置,所述第二B切换装置由所述B复位控制信号控制并连接在所述B置位节点与用于传输第十二放电电压的第十二放电电压线之间;B反相器,所述B反相器用于根据所述B置位节点处的电压控制所述B复位节点处的电压,使得所述B置位节点处的电压和所述B复位节点处的电压具有相反的逻辑;B进位输出切换装置,所述B进位输出切换装置由所述B置位节点处的电压控制并连接在用于传输所述BB时钟脉冲的BB时钟传输线与所述B进位输出端子之间;和B进位放电切换装置,所述B进位放电切换装置由所述B复位节点处的电压控制并连接在所述B进位输出端子与用于传输第十三放电电压的第十三放电电压线之间。
所述B子级还可包括第三B切换装置,所述第三B切换装置由所述B置位节点处的电压控制并连接在用于传输外部切换控制信号的控制传输线与所述B置位节点之间。
所述B置位控制信号可为B起始脉冲、或者从所述多个级之中早于所述至少一个级操作的任意一个级输出的B进位脉冲,所述B复位控制信号可为从所述多个级之中晚于所述至少一个级操作的任意一个级输出的B进位脉冲。
在此,k可为2;所述至少一个B子级可包括两个B子级,一个为B1子级,另一个为B2子级;每个A复位节点和B复位节点在数量上可为一个;所述k个A时钟脉冲可被划分为具有不同相位的多个A1时钟脉冲和具有不同相位的多个A2时钟脉冲;所述A1时钟脉冲中的任意一个可被提供给所述A子级和所述扫描输出控制器;所述A2时钟脉冲中的任意一个可被提供给所述扫描输出控制器;所述B时钟脉冲可被划分为B1时钟脉冲和B2时钟脉冲;所述B进位脉冲可被划分为B1进位脉冲和B2进位脉冲;所述A子级可通过A进位输出端子输出所述A进位脉冲;所述B1子级可通过B1进位输出端子输出所述B1进位脉冲;所述B2子级可通过B2进位输出端子输出所述B2进位脉冲;所述扫描输出控制器可根据所述A置位节点处的电压和所述A进位脉冲中的至少之一以及被提供的A1时钟脉冲产生A1扫描脉冲,根据所述B1进位脉冲和所述B2进位脉冲之一以及所述B1时钟脉冲产生B1扫描脉冲,并输出所述A1扫描脉冲和所述B1扫描脉冲作为第一复合脉冲;所述扫描输出控制器可根据所述A置位节点处的电压和所述A进位脉冲中的至少之一以及被提供的A2时钟脉冲产生A2扫描脉冲,根据所述B1进位脉冲和所述B2进位脉冲之一以及所述B2时钟脉冲产生B2扫描脉冲,并输出所述A2扫描脉冲和所述B2扫描脉冲作为第二复合脉冲;且所述至少一个级可通过第一扫描输出端子从所述扫描输出控制器输出所述第一复合脉冲,并通过第二扫描输出端子从所述扫描输出控制器输出所述第二复合脉冲。
所述扫描输出控制器可包括:B1扫描输出切换装置,所述B1扫描输出切换装置由所述B1进位脉冲控制并连接在用于传输所述B1时钟脉冲的B1时钟传输线与所述第一扫描输出端子之间;和B2扫描输出切换装置,所述B2扫描输出切换装置由所述B2进位脉冲控制并连接在用于传输所述B2时钟脉冲的B2时钟传输线与所述第二扫描输出端子之间。
可选地,所述扫描输出控制器可包括:第一B1控制切换装置,所述第一B1控制切换装置由外部切换控制信号控制并连接在所述B1进位输出端子与B1节点之间;B1扫描输出切换装置,所述B1扫描输出切换装置由所述B1节点处的电压控制并连接在用于传输所述B1时钟脉冲的B1时钟传输线与所述第一扫描输出端子之间;第一B2控制切换装置,所述第一B2控制切换装置由所述切换控制信号控制并连接在所述B2进位输出端子与B2节点之间;和B2扫描输出切换装置,所述B2扫描输出切换装置由所述B2节点处的电压控制并连接在用于传输所述B2时钟脉冲的B2时钟传输线与所述第二扫描输出端子之间。
所述扫描输出控制器还可包括:第二B1控制切换装置,所述第二B1控制切换装置由所述B复位节点处的电压控制并连接在所述B1节点与用于传输第一放电电压的第一放电电压线之间;和第二B2控制切换装置,所述第二B2控制切换装置由所述B复位节点处的电压控制并连接在所述B2节点与所述第一放电电压线之间。
可选地,所述扫描输出控制器可包括:第一B1控制切换装置,所述第一B1控制切换装置由所述B1进位脉冲控制并连接在所述B1进位输出端子与B1节点之间;B1扫描输出切换装置,所述B1扫描输出切换装置由所述B1节点处的电压控制并连接在用于传输所述B1时钟脉冲的B1时钟传输线与所述第一扫描输出端子之间;第二B1控制切换装置,所述第二B1控制切换装置由所述B复位节点处的电压控制并连接在所述B1节点与用于传输第三放电电压的第三放电电压线之间;第一B2控制切换装置,所述第一B2控制切换装置由所述B2进位脉冲控制并连接在所述B2进位输出端子与B2节点之间;B2扫描输出切换装置,所述B2扫描输出切换装置由所述B2节点处的电压控制并连接在用于传输所述B2时钟脉冲的B2时钟传输线与所述第二扫描输出端子之间;和第二B2控制切换装置,所述第二B2控制切换装置由所述B复位节点处的电压控制并连接在所述B2节点与所述第三放电电压线之间。
所述扫描输出控制器还可包括下述控制切换装置的至少之一:第三A11控制切换装置,所述第三A11控制切换装置由所述B1进位脉冲、所述BB时钟脉冲、施加给所述B1扫描输出切换装置的栅极的电压、所述B1时钟脉冲和所述第一扫描输出端子处的电压中的任意之一控制,并连接在所述A复位节点与用于传输第五放电电压的第五放电电压线之间;和第三A22控制切换装置,所述第三A22控制切换装置由所述B2进位脉冲、所述BB时钟脉冲、施加给所述B2扫描输出切换装置的栅极的电压、所述B2时钟脉冲和所述第二扫描输出端子处的电压中的任意之一控制,并连接在所述A复位节点与所述第五放电电压线之间。
可选地,所述扫描输出控制器还可包括:A1扫描输出切换装置,所述A1扫描输出切换装置由所述A置位节点处的电压直接或间接控制并连接在用于传输所述A1时钟脉冲的A1时钟传输线与所述第一扫描输出端子之间;A2扫描输出切换装置,所述A2扫描输出切换装置由所述A置位节点处的电压直接或间接控制并连接在用于传输所述A2时钟脉冲的A2时钟传输线与所述第二扫描输出端子之间;以及下述控制切换装置的至少之一:第四A11控制切换装置,所述第四A11控制切换装置由所述B1进位脉冲、所述BB时钟脉冲、施加给所述B1扫描输出切换装置的栅极的电压和所述B1时钟脉冲的任意之一控制,并连接在所述A1扫描输出切换装置的栅极与用于传输第六放电电压的第六放电电压线之间;和第四A22控制切换装置,所述第四A22控制切换装置由所述B2进位脉冲、所述BB时钟脉冲、施加给所述B2扫描输出切换装置的栅极的电压和所述B2时钟脉冲的任意之一控制,并连接在所述A2扫描输出切换装置的栅极与所述第六放电电压线之间。
应当理解,本发明前面的大体性描述和下面的详细描述都是例示性的和解释性的,意在对要求保护的本发明提供进一步的解释。
附图说明
给本发明提供进一步理解并且并入本申请组成本申请一部分的附图图解了本发明的实施方式,并与说明书一起用于说明本发明的原理。在附图中:
图1是显示根据本发明实施方式的移位寄存器的构造的框图;
图2是图1中任意一级的详细框图;
图3是图解使用图1中的每级的输出作为A控制信号和B控制信号的例子的框图;
图4是图解A1时钟脉冲、BB时钟脉冲和B1时钟脉冲、以及由此产生的A1扫描脉冲的例子的时序图;
图5是图解A1时钟脉冲、BB时钟脉冲和B1时钟脉冲、以及由此产生的A1进位脉冲的例子的时序图;
图6是图解A2时钟脉冲、BB时钟脉冲和B2时钟脉冲、以及由此产生的A2扫描脉冲的例子的时序图;
图7是图解A2时钟脉冲、BB时钟脉冲和B2时钟脉冲、以及由此产生的A2进位脉冲的例子的时序图;
图8是图解A1时钟脉冲、BB时钟脉冲和B1时钟脉冲、以及由此产生的B进位脉冲的例子的时序图;
图9是根据本发明的扫描输出控制器的第一个实施方式的电路图;
图10是根据本发明的扫描输出控制器的第二个实施方式的电路图;
图11是根据本发明的扫描输出控制器的第三个实施方式的电路图;
图12是根据本发明的扫描输出控制器的第四个实施方式的电路图;
图13是根据本发明的扫描输出控制器的第五个实施方式的电路图;
图14是根据本发明的扫描输出控制器的第六个实施方式的电路图;
图15是根据本发明的扫描输出控制器的第七个实施方式的电路图;
图16是根据本发明的扫描输出控制器的第八个实施方式的电路图;
图17是图解切换控制信号与BB时钟脉冲之间的时序的时序图;
图18是根据本发明的扫描输出控制器的第九个实施方式的电路图;
图19是根据本发明的扫描输出控制器的第十个实施方式的电路图;
图20是图解可在扫描输出控制器中附加设置的切换装置的示图;
图21是图解可在扫描输出控制器中附加设置的其它切换装置的示图;
图22是图解可在扫描输出控制器中附加设置的其它切换装置的示图;
图23是设置在图1的第n级中的A子级、B子级和扫描输出控制器的电路构造的第一个实施方式的电路图;
图24是设置在第n级中的A子级、B子级和扫描输出控制器的电路构造的第二个实施方式的电路图;
图25是设置在第n级中的A子级、B子级和扫描输出控制器的电路构造的第三个实施方式的电路图;
图26是A反相器的第一个实施方式的详细电路图;
图27是A反相器的第二个实施方式的详细电路图;
图28是A反相器的第三个实施方式的详细电路图;
图29是A反相器的第四个实施方式的详细电路图;
图30是A反相器的第五个实施方式的详细电路图;
图31是图解可附加设置在A反相器中的反相切换装置的示图;
图32是图解可附加设置在第三和第四个实施方式的A反相器中的另一反相切换装置的示图;
图33是B反相器的详细电路图;
图34是图解在图1的每级中设置两个B子级的一个例子的框图;
图35是在具有多个B子级的结构中扫描输出控制器的第一个实施方式的电路图;
图36是在具有多个B子级的结构中扫描输出控制器的第二个实施方式的电路图;
图37是在具有多个B子级的结构中扫描输出控制器的第三个实施方式的电路图;
图38是在具有多个B子级的结构中扫描输出控制器的第四个实施方式的电路图;
图39是在具有多个B子级的结构中扫描输出控制器的第五个实施方式的电路图;
图40是在具有多个B子级的结构中扫描输出控制器的第六个实施方式的电路图;
图41是图解可在具有多个B子级的结构中的扫描输出控制器中附加设置的切换装置的示图;
图42是可附加设置在扫描输出控制器中的其它切换装置的示图;
图43是第n级中的A子级的另一个实施方式的电路图;以及
图44是当B#时钟脉冲(其中#为1或2)为两个相位时的时序图。
具体实施方式
现在将详细描述本发明的优选实施方式,附图中图解了这些优选实施方式的一些例子。尽可能地将在整个附图中使用相同的参考标记指代相同或相似的部件。
图1是显示根据本发明实施方式的移位寄存器的构造的框图。
根据本发明实施方式的移位寄存器包括多个级ST_n-2到ST_n+2,如图1中所示。
每级ST_n-2到ST_n+2分别通过其第一和第二扫描输出端子SOT1和SOT2输出第一和第二复合脉冲Vg1_n-2到Vg1_n+2和Vg2_n-2到Vg2_n+2。也就是说,从每级输出一对两个复合脉冲。另一方面,尽管未示出,可从每级输出三个或更多个复合脉冲。在这种情形中,每级可具有三个或更多个扫描输出端子。
从一级输出的第一复合脉冲和第二复合脉冲可具有相同的输出时序和相同的脉冲宽度或者具有不同的输出时序和不同的脉冲宽度。作为一个例子,如图1中所示,从第(n-2)级ST_n-2输出的第一复合脉冲中包含的A1扫描脉冲和从其输出的第二复合脉冲中包含的A2扫描脉冲具有相同的输出时序,但具有不同的脉冲宽度。此外,从第(n-2)级ST_n-2输出的第一复合脉冲中包含的B1扫描脉冲和从其输出的第二复合脉冲中包含的B2扫描脉冲具有相同的输出时序,但具有不同的脉冲宽度。
通过任意一级的第一扫描输出端子SOT1输出的复合脉冲被划分为以不同周期输出的A1扫描脉冲和B1扫描脉冲。例如,参见通过第(n-2)级ST_n-2的第一扫描输出端子SOT1输出的A1扫描脉冲A1-SC_n-2和B1扫描脉冲B1-SC_n-2,可在每一帧中产生一次A1扫描脉冲A1-SC_n-2,可在几帧中产生一次B1扫描脉冲B1-SC_n-2。
作为一个详细的例子,假设被驱动的面板的栅极线总数为二十,用于驱动二十条栅极线的移位寄存器包括总共十级,第(n-2)级ST_n-2是十级中驱动二十条栅极线中的第一和第二条的第一级,驱动一条栅极线的时间为一个水平周期,二十条栅极线中的十条奇数栅极线全部驱动一次的时间为一个帧周期。
基于这种假设,第一级在第一到第十个帧周期每一个的第一个水平周期中输出A1扫描脉冲,以在每个帧周期的第一个水平周期中驱动第一条栅极线。此外,紧接在第一个帧周期的第十个水平周期之后,第一级输出B1扫描脉冲。也就是说,可在当前帧周期中最后一个A1扫描脉冲的产生结束与下一个帧周期开始之间的时间段中的任意时间处产生B1扫描脉冲。
在此,在第十一个帧周期中通过第一级再次输出B1扫描脉冲。也就是说,在上面的条件下,第一级在每一帧周期都输出一次A1扫描脉冲,并在十个帧周期中输出一次B1扫描脉冲。以同样的方式,其它每级都在每一帧周期的相应水平周期中输出A1扫描脉冲,并在相应帧周期的结束时间段(在每个帧周期的最后一个水平周期之后的时间段)中输出B1扫描脉冲。如上所述,“在最后一个水平周期之后的时间段”表示属于在当前帧周期中最后一个A1扫描脉冲的产生结束与下一个帧周期开始之间的时间段的任意具体时间段。
此外,通过任意一级的第二扫描输出端子SOT2输出的复合脉冲被划分为以不同周期输出的A2扫描脉冲和B2扫描脉冲。例如,参见通过第(n-2)级ST_n-2的第二扫描输出端子SOT2输出的A2扫描脉冲A2-SC_n-2和B2扫描脉冲B2-SC_n-2,可在每一帧中产生一次A2扫描脉冲A2-SC_n-2,可在几帧中产生一次B2扫描脉冲B2-SC_n-2。
作为一个详细的例子,假设被驱动的面板的栅极线总数为二十,用于驱动二十条栅极线的移位寄存器包括总共十级,第(n-2)级ST_n-2是十级中驱动二十条栅极线中的第一和第二条的第一级,驱动一条栅极线的时间为一个水平周期,二十条栅极线中的十条偶数栅极线全部驱动一次的时间为一个帧周期。
基于这种假设,第一级在第一到第十个帧周期每一个的第一个水平周期中输出A2扫描脉冲,以在每个帧周期的第一个水平周期中驱动第二条栅极线。此外,紧接在第一个帧周期的第十个水平周期之后,第一级输出B2扫描脉冲。也就是说,可在当前帧周期中最后一个A2扫描脉冲的产生结束与下一个帧周期开始之间的时间段中的任意时间处产生B2扫描脉冲。
在此,在第十一个帧周期中通过第一级再次输出B2扫描脉冲。也就是说,在上面的条件下,第一级在每一帧周期都输出一次A2扫描脉冲,并在十个帧周期中输出一次B2扫描脉冲。以同样的方式,其它每级都在每一帧周期的相应水平周期中输出A2扫描脉冲,并在相应帧周期的结束时间段(在每个帧周期的最后一个水平周期之后的时间段)中输出B2扫描脉冲。如上所述,“在最后一个水平周期之后的时间段”表示属于在当前帧周期中最后一个A2扫描脉冲的产生结束与下一个帧周期开始之间的时间段的任意具体周期。
为了产生上面的A#扫描脉冲和B#扫描脉冲(其中#为1或2),给每级ST_n-2到ST_n+2提供具有不同相位的多个A1时钟脉冲A1-CLK中的任意一个、具有不同相位的多个A2时钟脉冲A2-CLK中的任意一个、具有不同相位的多个BB时钟脉冲BB-CLK中的任意一个、以及具有不同相位的B1时钟脉冲B1-CLK和B2时钟脉冲B2-CLK。
也就是说,每级ST_n-2到ST_n+2根据被提供的A1时钟脉冲A1-CLK产生A1扫描脉冲A1-SC_i(其中i是自然数),根据被提供的A2时钟脉冲A2-CLK产生A2扫描脉冲A2-SC_i,根据被提供的BB时钟脉冲BB-CLK和B1时钟脉冲B1-CLK产生B1扫描脉冲B1-SC_i,并根据被提供的BB时钟脉冲BB-CLK和B2时钟脉冲B2-CLK产生B2扫描脉冲B2-SC_i。
另一方面,BB时钟脉冲BB-CLK数量上可为一个,而不是多个。也就是说,可仅使用一个相位的BB时钟脉冲BB-CLK。类似地,B1时钟脉冲B1-CLK和B2时钟脉冲B2-CLK的每一个可以是一个相位。
如此,每级ST_n-2到ST_n+2使用包括A1扫描脉冲和B1扫描脉冲的第一复合脉冲Vg1_n-2到Vg1_n+2驱动与其连接的奇数栅极线,并使用包括A2扫描脉冲和B2扫描脉冲的第二复合脉冲Vg2_n-2到Vg2_n+2驱动与其连接的偶数栅极线。
下面将参照图2详细描述每级的构造。
图2是图1中任意一级的详细框图。
级(例如第n级ST_n)包括A子级A-Sub、B子级B-Sub和扫描输出控制器SOC,如图2中所示。
A子级A-Sub响应于外部A控制信号控制A置位节点处的电压V_a-q和至少一个A复位节点处的电压。A子级A-Sub还根据A置位节点处的电压V_a-q、至少一个A复位节点处的电压和任意一个A1时钟脉冲A1-CLK产生A1进位脉冲A1-CR_n。
B子级B-Sub响应于外部B控制信号控制B置位节点处的电压和至少一个B复位节点处的电压。B子级B-Sub还根据B置位节点处的电压、至少一个B复位节点处的电压和任意一个BB时钟脉冲BB-CLK产生B进位脉冲B-CR。
扫描输出控制器SOC根据A置位节点处的电压V_a-q和A进位脉冲中的至少一个以及k个A时钟脉冲产生k个A扫描脉冲,根据B进位脉冲和k个B时钟脉冲产生k个B扫描脉冲,并输出彼此对应的一个A扫描脉冲和一个B扫描脉冲作为一个复合脉冲。例如,扫描输出控制器SOC可根据A置位节点处的电压V_a-q、A1进位脉冲A1-CR_n、A1时钟脉冲A1-CLK和A2时钟脉冲A2-CLK产生两个A扫描脉冲A1-SC_n和A2-SC_n,并根据B进位脉冲B-CR、B1时钟脉冲B1-CLK和B2时钟脉冲B2-CLK产生两个B扫描脉冲B1-SC_n和B2-SC_n,如图2中所示。
这里,提供给每级ST_n-2到ST_n+2的A控制信号和B控制信号可以是下面将要参照图3详细描述的信号。
图3是图解使用图1中的每级的输出作为A控制信号和B控制信号的例子的框图。尽管图3中未示出,但图3的每级包括上面的扫描输出控制器SOC。
A控制信号可被划分为A置位控制信号和A复位控制信号。A置位控制信号需要用于将提供有A置位控制信号的相应级的A子级A-Sub置位,A复位控制信号需要用于将提供有A复位控制信号的相应级的A子级A-Sub复位。
可从被提供A置位控制信号的当前级上游的任意一级输出A置位控制信号。也就是说,第n级ST_n(其中n为自然数)的A子级A-Sub可接收从第(n-p)级(其中p为小于n的自然数)的A子级A-Sub输出的A1进位脉冲作为上述A置位控制信号。例如,第n级ST_n的A子级A-Sub可接收从第(n-1)级ST_n-1的A子级A-Sub输出的A1进位脉冲A1-CR_n-1作为上述A置位控制信号,如图3中所示。在此,上游级表示早于当前级操作的级。
与此相对照,可从被提供A复位控制信号的当前级下游的任意一级输出A复位控制信号。也就是说,第n级ST_n的A子级A-Sub可接收从第(n+q)级(其中q为任意自然数或等于p的自然数)的A子级A-Sub输出的A1进位脉冲作为上述A复位控制信号。例如,第n级ST_n的A子级A-Sub可接收从第(n+2)级ST_n+2的A子级A-Sub输出的A1进位脉冲A1-CR_n+2作为上述A复位控制信号,如图3中所示。在此,下游级表示晚于当前级操作的级。
类似地,B控制信号可被划分为B置位控制信号和B复位控制信号。B置位控制信号需要用于将提供有B置位控制信号的相应级的B子级B-Sub置位,B复位控制信号需要用于将提供有B复位控制信号的相应级的B子级B-Sub复位。
可从被提供B置位控制信号的当前级上游的任意一级输出B置位控制信号。也就是说,第n级ST_n(其中n为自然数)的B子级B-Sub可接收从第(n-r)级(其中r为小于n或等于p的自然数)的B子级B-Sub输出的B进位脉冲作为上述B置位控制信号。例如,第n级ST_n的B子级B-Sub可接收从第(n-1)级ST_n-1的B子级B-Sub输出的B进位脉冲B-CR_n-1作为上述B置位控制信号,如图3中所示。
与此相对照,可从被提供B复位控制信号的当前级下游的任意一级输出B复位控制信号。也就是说,第n级ST_n的B子级B-Sub可接收从第(n+s)级(其中s为任意自然数或等于r的自然数)的B子级B-Sub输出的B进位脉冲作为上述B复位控制信号。例如,第n级ST_n的B子级B-Sub可接收从第(n+1)级ST_n+1的B子级B-Sub输出的B进位脉冲B-CR_n+1作为上述B复位控制信号,如图3中所示。
如此,A子级A-Sub相互连接,以组成依次输出A1进位脉冲A1-CR_i的一个移位寄存器;B子级B-Sub相互连接,以组成依次输出B进位脉冲B-CR_i的另一个移位寄存器。另一方面,通过A1时钟脉冲A1-CLK产生上述A1进位脉冲。在每个A子级被提供A2时钟脉冲A2-CLK而不是A1时钟脉冲A1-CLK的情形中,每个A子级输出A2进位脉冲,而不是A1进位脉冲。在这种情形中,上述A置位控制信号和A复位控制信号的每一个为A2进位脉冲。
图4是图解A1时钟脉冲A1-CLK、BB时钟脉冲BB-CLK和B1时钟脉冲B1-CLK、以及由此产生的A1扫描脉冲的例子的时序图。
如图4中所示,A1时钟脉冲A1-CLK可由四个相位的时钟脉冲A1-CLK_1到A1-CLK_4组成,BB时钟脉冲BB-CLK可由两个相位的时钟脉冲BB-CLK_1和BB-CLK_2组成,B1时钟脉冲B1-CLK可由一个相位的时钟脉冲B1-CLK组成。
A1时钟脉冲A1-CLK可包括具有不同相位以及相同脉冲宽度的第一到第四A1时钟脉冲A1-CLK_1到A1-CLK_4。在此,第一到第四A1时钟脉冲A1-CLK_1到A1-CLK_4中彼此相邻的时钟脉冲的脉冲宽度可彼此部分重叠。图4显示了相邻的A1时钟脉冲A1-CLK的各个脉冲宽度彼此重叠1/2的例子。应当注意,这仅是一个例子,重叠大小可变为任意值。可选择地,可输出脉冲宽度没有重叠的A1时钟脉冲A1-CLK。
当输出脉冲宽度没有重叠的A1时钟脉冲A1-CLK_1到A1-CLK_4时,可使用不是来自上述第(n+2)级ST_n+2而是来自第(n+1)级ST_n+1的A子级A-Sub的A1进位脉冲将第n级ST_n的A子级A-Sub复位。
A1时钟脉冲A1-CLK用作A1扫描脉冲A1-SC和A1进位脉冲A1-CR。例如,当如图4中所示使用四个相位的A1时钟脉冲A1-CLK_1到A1-CLK_4时,第(4x+1)级(其中x为包括0的自然数)可接收第一A1时钟脉冲A1-CLK_1并输出第(4x+1)A1扫描脉冲和第(4x+1)A1进位脉冲,第(4x+2)级可接收第二A1时钟脉冲A1-CLK_2并输出第(4x+2)A1扫描脉冲和第(4x+2)A1进位脉冲,第(4x+3)级可接收第三A1时钟脉冲A1-CLK_3并输出第(4x+3)A1扫描脉冲和第(4x+3)A1进位脉冲,第(4x+4)级可接收第四A1时钟脉冲A1-CLK_4并输出第(4x+4)A1扫描脉冲和第(4x+4)A1进位脉冲。
BB时钟脉冲BB-CLK可包括具有不同相位的第一和第二BB时钟脉冲BB-CLK_1和BB-CLK_2。
第一和第二BB时钟脉冲BB-CLK_1和BB-CLK_2的每一个控制B扫描脉冲B-SC的输出时序并被用作B进位脉冲B-CR。例如,当如图4中所示使用两个相位的BB时钟脉冲BB-CLK_1和BB-CLK_2时,奇数级的B子级B-Sub可接收第一BB时钟脉冲BB-CLK_1并根据第一BB时钟脉冲BB-CLK_1确定B进位脉冲B-CR和B扫描脉冲B-SC的输出时序,偶数级的B子级B-Sub可接收第二BB时钟脉冲BB-CLK_2并根据第二BB时钟脉冲BB-CLK_2确定B进位脉冲B-CR和B扫描脉冲B-SC的输出时序。
此外,奇数级的B子级B-Sub可接收第一BB时钟脉冲BB-CLK_1并输出奇数的B进位脉冲B-CR,偶数级的B子级B-Sub可接收第二BB时钟脉冲BB-CLK_2并输出偶数的B进位脉冲B-CR。
如前面所述,在相应帧周期的结束时间段(在每个帧周期中的最后一个水平周期之后的时间段,之后将称为B1输出周期T_B1)中输出第一和第二BB时钟脉冲BB-CLK_1和BB-CLK_2的每一个。在这一点上,B进位脉冲B-CR和B扫描脉冲B-SC也在每一B1输出周期T_B1中输出。在此,可在每一奇数帧周期中输出第一BB时钟脉冲BB-CLK_1,可在每一偶数帧周期中输出第二BB时钟脉冲BB-CLK_2。
另一方面,图4显示了三个帧周期,每一个帧周期在其末端都包括将下一个帧周期所需的各个信号置位的消隐周期BK。特别地,在这些各种信号中不包括用于图像显示的数据信号。也就是说,在消隐周期BK中不产生这种数据信号。
上述B1输出周期T_B1包含在消隐周期BK中。也就是说,在消隐周期BK中产生BB时钟脉冲BB-CLK_1和BB-CLK_2、B进位脉冲B-CR和B扫描脉冲B-SC。
B1时钟脉冲B1-CLK被用作B1扫描脉冲B1-SC。此B1时钟脉冲B1-CLK与第一和第二BB时钟脉冲BB-CLK_1和BB-CLK_2同步地输出。换句话说,也在每一个帧周期的B1输出周期T_B1中输出B1时钟脉冲B1-CLK。特别地,B1时钟脉冲B1-CLK具有比BB时钟脉冲BB-CLK窄的脉冲宽度,从而B1时钟脉冲B1-CLK完全被BB时钟脉冲BB-CLK包围。也就是说,如图4中所示,BB时钟脉冲BB-CLK_1或BB-CLK_2具有领先于B1时钟脉冲B1-CLK的上升沿和落后于B1时钟脉冲B1-CLK的下降沿。结果,在BB时钟脉冲BB-CLK_1或BB-CLK_2保持为高的同时能够确保B1时钟脉冲B1-CLK保持为高。
另一方面,B1时钟脉冲B1-CLK的脉冲宽度可等于BB时钟脉冲BB-CLK的脉冲宽度。在这种情形中,各个时钟脉冲的上升沿可彼此一致,下降沿可彼此一致。
可选择地,B1时钟脉冲B1-CLK可由两个或更多个相位而不是单个相位组成。例如,与BB时钟脉冲BB-CLK相似,B1时钟脉冲B1-CLK也可由两个相位组成。作为一个详细的例子,第一B1时钟脉冲可被设为与第一BB时钟脉冲BB-CLK_1同步,第二B1时钟脉冲可被设为与第二BB时钟脉冲BB-CLK_2同步。在这种情形中,B1时钟脉冲B1-CLK的脉冲宽度可小于等于BB时钟脉冲BB-CLK_1或BB-CLK_2的脉冲宽度。此外,B1时钟脉冲B1-CLK与BB时钟脉冲BB-CLK之间的时序满足上述条件。
另一方面,A1时钟脉冲A1-CLK_1到A1-CLK_4的每一个都具有小于BB时钟脉冲BB-CLK_1和BB-CLK_2及B1时钟脉冲B1-CLK的每一个的脉冲宽度。
根据A1时钟脉冲A1-CLK_1到A1-CLK_4产生A1扫描脉冲A1-SC_n-1到A1-SC_n+2。因此,A1扫描脉冲A1-SC_n-1到A1-SC_n+2中相邻的扫描脉冲的脉冲宽度彼此部分重叠,如图4中所示。A1扫描脉冲A1-SC_n-1到A1-SC_n+2在一个帧周期中依次被输出一次。
根据B1时钟脉冲B1-CLK产生B1扫描脉冲B1-SC_n-1到B1-SC_n+1。因此,B1扫描脉冲B1-SC_n-1到B1-SC_n+1的每一个具有与B1时钟脉冲B1-CLK相同的形状并以与B1时钟脉冲B1-CLK相同的时序输出,如图4中所示。B1扫描脉冲B1-SC_n-1到B1-SC_n+1的每一个在一个帧周期中输出一次。在这一点上,B1扫描脉冲B1-SC_n-1到B1-SC_n+1以帧周期为基础改变其输出位置。例如,如图4中所示,可在最左侧,即第一帧周期中从第(n-1)级输出B1扫描脉冲B1-SC_n-1,可在位于第一帧周期右手侧的第二帧周期中从第n级输出B1扫描脉冲B1-SC_n,并可在位于第二帧周期右手侧的第三帧周期中从第(n+1)级输出B1扫描脉冲B1-SC_n+1。
因为B1扫描脉冲B1-SC_n-1到B1-SC_n+1以帧周期为基础如此改变其输出位置,所以在一个帧周期中作为一个复合脉冲(第一复合脉冲)输出到同一栅极线的A1扫描脉冲A1-SC和B1扫描脉冲B1-SC之间的距离逐渐减小,如图4中所示。
另一方面,当一个帧周期T_F中的输出第一到第四A1时钟脉冲A1-CLK_1到A1-CLK_4的时间段被定义为A1输出周期T_A1,一个帧周期T_F中的其余时间段被定义为前述的B1输出周期T_B1时,可在一个帧周期T_F的B1输出周期T_B1中,使第一到第四A1时钟脉冲A1-CLK_1到A1-CLK_4全部保持为低,如图4中所示。可选择地,在此B1输出周期T_B1中,可以按照与A1输出周期T_A1中相同的方式输出第一到第四A1时钟脉冲A1-CLK_1到A1-CLK_4。
图5是图解A1时钟脉冲A1-CLK、BB时钟脉冲BB-CLK和B1时钟脉冲B1-CLK、以及由此产生的A1进位脉冲的例子的时序图。
根据A1时钟脉冲A1-CLK_1到A1-CLK_4产生A1进位脉冲A1-CR_n-1到A1-CR_n+2。因此,A1进位脉冲A1-CR_n-1到A1-CR_n+2中相邻的进位脉冲的脉冲宽度彼此部分重叠,如图5中所示。A1进位脉冲A1-CR_n-1到A1-CR_n+2在一个帧周期中依次被输出一次。在此,A1进位脉冲A1-CR_n-1到A1-CR_n+2基本与A1扫描脉冲A1-SC_n-1到A1-SC_n+2相同。
图6是图解A2时钟脉冲A2-CLK、BB时钟脉冲BB-CLK和B2时钟脉冲B2-CLK、以及由此产生的A2扫描脉冲的例子的时序图。
如图6中所示,A2时钟脉冲A2-CLK可由四个相位的时钟脉冲A2-CLK_1到A2-CLK_4组成,BB时钟脉冲BB-CLK可由两个相位的时钟脉冲BB-CLK_1和BB-CLK_2组成,B2时钟脉冲B2-CLK可由一个相位的时钟脉冲B2-CLK组成。
A2时钟脉冲A2-CLK可包括具有不同相位以及相同脉冲宽度的第一到第四A2时钟脉冲A2-CLK_1到A2-CLK_4。在此,第一到第四A2时钟脉冲A2-CLK_1到A2-CLK_4中彼此相邻的时钟脉冲的脉冲宽度可彼此部分重叠。图6显示了相邻的A2时钟脉冲A2-CLK的各个脉冲宽度彼此重叠1/2的例子。应当注意,这仅是一个例子,重叠大小可变为任意值。可选择地,可输出脉冲宽度没有重叠的A2时钟脉冲A2-CLK。
当输出脉冲宽度没有重叠的A2时钟脉冲A2-CLK_1到A2-CLK_4时,可使用不是来自上述第(n+2)级ST_n+2而是来自第(n+1)级ST_n+1的A子级A-Sub的A2进位脉冲将第n级ST_n的A子级A-Sub复位。
A2时钟脉冲A2-CLK用作A2扫描脉冲A2-SC和A2进位脉冲A2-CR。例如,当如图6中所示使用四个相位的A2时钟脉冲A2-CLK_1到A2-CLK_4时,第(4x+1)级可接收第一A2时钟脉冲A2-CLK_1并输出第(4x+1)A2扫描脉冲和第(4x+1)A2进位脉冲,第(4x+2)级可接收第二A2时钟脉冲A2-CLK_2并输出第(4x+2)A2扫描脉冲和第(4x+2)A2进位脉冲,第(4x+3)级可接收第三A2时钟脉冲A1-CLK_3并输出第(4x+3)A2扫描脉冲和第(4x+3)A2进位脉冲,第(4x+4)级可接收第四A2时钟脉冲A2-CLK_4并输出第(4x+4)A2扫描脉冲和第(4x+4)A2进位脉冲。
BB时钟脉冲BB-CLK与如上所述图4中的相同,因而将省略其描述。
B2时钟脉冲B2-CLK被用作B2扫描脉冲B2-SC。此B2时钟脉冲B2-CLK与第一和第二BB时钟脉冲BB-CLK_1和BB-CLK_2同步地输出。换句话说,也在每一个帧周期的B2输出周期T_B2中输出B2时钟脉冲B2-CLK。特别地,B2时钟脉冲B2-CLK具有比BB时钟脉冲BB-CLK窄的脉冲宽度,从而B2时钟脉冲B2-CLK完全被BB时钟脉冲BB-CLK包围。另一方面,B2时钟脉冲B2-CLK的脉冲宽度可等于BB时钟脉冲BB-CLK的脉冲宽度
可选择地,B2时钟脉冲B2-CLK可由两个或更多个相位而不是单个相位组成。例如,与BB时钟脉冲BB-CLK相似,B2时钟脉冲B2-CLK也可由两个相位组成。作为一个详细的例子,第一B2时钟脉冲可被设为与第一BB时钟脉冲BB-CLK_1同步,第二B2时钟脉冲可被设为与第二BB时钟脉冲BB-CLK_2同步。在这种情形中,B2时钟脉冲B2-CLK的脉冲宽度可小于等于BB时钟脉冲BB-CLK_1或BB-CLK_2的脉冲宽度。此外,B2时钟脉冲B2-CLK与BB时钟脉冲BB-CLK之间的时序满足上述条件。
另一方面,A2时钟脉冲A2-CLK_1到A2-CLK_4的每一个都具有小于BB时钟脉冲BB-CLK_1和BB-CLK_2的每一个且大于B2时钟脉冲B2-CLK的脉冲宽度。应当注意,这仅是一个例子,A1时钟脉冲,A2时钟脉冲、BB时钟脉冲和B时钟脉冲的脉冲宽度的彼此相对大小可被自由地设为任意值。特别地,BB时钟脉冲BB-CLK_1或BB-CLK_2的脉冲宽度必须大于B1时钟脉冲B1-CLK和B2时钟脉冲B2-CLK的每一个的脉冲宽度,以包含二者。
根据A2时钟脉冲A2-CLK_1到A2-CLK_4产生A2扫描脉冲A2-SC_n-1到A2-SC_n+2。因此,A2扫描脉冲A2-SC_n-1到A2-SC_n+2中相邻的扫描脉冲的脉冲宽度彼此部分重叠,如图6中所示。A2扫描脉冲A2-SC_n-1到A2-SC_n+2在一个帧周期中依次被输出一次。
根据B2时钟脉冲B2-CLK产生B2扫描脉冲B2-SC_n-1到B2-SC_n+1。因此,B2扫描脉冲B2-SC_n-1到B2-SC_n+1的每一个具有与B2时钟脉冲B2-CLK相同的形状并以与B2时钟脉冲B2-CLK相同的时序输出,如图6中所示。B2扫描脉冲B2-SC_n-1到B2-SC_n+1的每一个在一个帧周期中输出一次。在这一点上,B2扫描脉冲B2-SC_n-1到B2-SC_n+1以帧周期为基础改变其输出位置。例如,如图6中所示,可在最左侧,即第一帧周期中从第(n-1)级输出B2扫描脉冲B2-SC_n-1,可在位于第一帧周期右手侧的第二帧周期中从第n级输出B2扫描脉冲B2-SC_n,并可在位于第二帧周期右手侧的第三帧周期中从第(n+1)级输出B2扫描脉冲B2-SC_n+1。
因为B2扫描脉冲B2-SC_n-1到B2-SC_n+1以帧周期为基础如此改变其输出位置,所以在一个帧周期中作为一个复合脉冲(第二复合脉冲)输出到同一栅极线的A2扫描脉冲A2-SC和B2扫描脉冲B2-SC之间的距离逐渐减小,如图6中所示。
另一方面,当一个帧周期T_F中的输出第一到第四A2时钟脉冲A2-CLK_1到A2-CLK_4的时间段被定义为A2输出周期T_A2,一个帧周期T_F中的其余时间段被定义为前述的B2输出周期T_B2时,在一个帧周期T_F的B2输出周期T_B2中,第一到第四A2时钟脉冲A2-CLK_1到A2-CLK_4可全部保持为低,如图6中所示。可选择地,在此B2输出周期T_B2中,可以按照与A2输出周期T_A2中相同的方式输出第一到第四A2时钟脉冲A2-CLK_1到A2-CLK_4。
图7是图解A2时钟脉冲A2-CLK、BB时钟脉冲BB-CLK和B2时钟脉冲B2-CLK、以及由此产生的A2进位脉冲的例子的时序图。
根据A2时钟脉冲A2-CLK_1到A2-CLK_4产生A2进位脉冲A2-CR_n-1到A2-CR_n+2。因此,A2进位脉冲A2-CR_n-1到A2-CR_n+2中相邻的进位脉冲的脉冲宽度彼此部分重叠,如图7中所示。A2进位脉冲A2-CR_n-1到A2-CR_n+2在一个帧周期中依次被输出一次。在此,A2进位脉冲A2-CR_n-1到A2-CR_n+2基本与A2扫描脉冲A2-SC_n-1到A2-SC_n+2相同。
图8是图解A1时钟脉冲A1-CLK、BB时钟脉冲BB-CLK和B1时钟脉冲B1-CLK、以及由此产生的B进位脉冲的例子的时序图。
根据BB时钟脉冲BB-CLK_1和BB-CLK_2产生B进位脉冲B-CR_n-1到B-CR_n+2。因此,B进位脉冲B-CR_n-1到B-CR_n+2的每一个具有与BB时钟脉冲BB-CLK_1和BB-CLK_2中的相应一个相同的形状,并以与相应BB时钟脉冲相同的时序输出,如图8中所示。B进位脉冲B-CR_n-1到B-CR_n+2的每一个在一个帧周期中输出一次。在这一点上,B进位脉冲B-CR_n-1到B-CR_n+2以帧周期为基础改变其输出位置。例如,如图8中所示,可在最左侧,即第一帧周期T_F中从第(n-1)B子级B-Sub输出B进位脉冲B-CR_n-1,可在位于第一帧周期右手侧的第二帧周期T_F中从第n B子级B-Sub输出B进位脉冲B-CR_n,可在位于第二帧周期右手侧的第三帧周期T_F中从第(n+1)B子级B-Sub输出B进位脉冲B-CR_n+1。在此,B进位脉冲B-CR_n-1到B-CR_n+2与B1扫描脉冲B1-SC_n-1到B1-SC_n+2以及B2扫描脉冲B2-SC_n-1到B2-SC_n+2同步。
另一方面,在图4到8中,A1时钟脉冲A1-CLK可为a个相位,BB时钟脉冲BB-CLK可为a×b个相位,B1时钟脉冲B1-CLK可为a×c个相位。在此,a为大于1的自然数,a×b为大于1的自然数,a×c为大于等于1的自然数。
B1时钟脉冲B1-CLK的周期为B子级B-Sub的输出产生周期的a×c倍。对于几个例子,各个时钟脉冲可以为:
1)A1时钟脉冲A1-CLK:4个相位,BB时钟脉冲BB-CLK:2个相位,B1时钟脉冲B1-CLK:1个相位;
2)A1时钟脉冲A1-CLK:4个相位,BB时钟脉冲BB-CLK:2个相位,B1时钟脉冲B1-CLK:2个相位(或4个相位);或者
3)A1时钟脉冲A1-CLK:6个相位,BB时钟脉冲BB-CLK:2个相位,B1时钟脉冲B1-CLK:2个相位(或4个相位)。
另一方面,可以按照与上面相同的方式配置A2时钟脉冲、BB时钟脉冲和B2时钟脉冲。
如此,根据本发明的扫描输出控制器SOC使用A1时钟脉冲A1-CLK、A2时钟脉冲A2-CLK、BB时钟脉冲BB-CLK、B1时钟脉冲B1-CLK和B2时钟脉冲B2-CLK产生所需的扫描脉冲(包括A1扫描脉冲A1-SC、B1扫描脉冲B1-SC、A2扫描脉冲A2-SC和B2扫描脉冲B2-SC)。因此,形成在扫描输出控制器SOC中的输出切换装置的尺寸不需要很大,并可防止扫描脉冲的电压减弱。
下面将详细描述根据本发明的扫描输出控制器SOC的构造。
扫描输出控制器SOC的第一个实施方式
图9是根据本发明的扫描输出控制器SOC的第一个实施方式的电路图。
因为所有级在构造上相同,所以代表性地描述第n级的扫描输出控制器SOC的构造。
根据第一个实施方式的扫描输出控制器SOC包括A1扫描输出切换装置A1-SCO和A2扫描输出切换装置A2-SCO,如图9中所示。
A1扫描输出切换装置A1-SCO由A置位节点A-Q处的电压直接或间接控制并连接在传输A1时钟脉冲A1-CLK的A1时钟传输线与第一扫描输出端子SOT1之间。也就是说,A1扫描输出切换装置A1-SCO响应于A置位节点A-Q处的电压导通或断开,并当导通时将A1时钟传输线和第一扫描输出端子SOT1相互连接。
A2扫描输出切换装置A2-SCO由A置位节点A-Q处的电压直接或间接控制并连接在传输A2时钟脉冲A2-CLK的A2时钟传输线与第二扫描输出端子SOT2之间。也就是说,A2扫描输出切换装置A2-SCO响应于A置位节点A-Q处的电压导通或断开,并当导通时将A2时钟传输线和第二扫描输出端子SOT2相互连接。
在此,可向A子级A-Sub和上述A1扫描输出切换装置A1-SCO提供同一时钟脉冲或不同的时钟脉冲。作为一个例子,图9显示了向A子级A-Sub和A1扫描输出切换装置A1-SCO提供同一A1时钟脉冲A1-CLK的构造。
扫描输出控制器SOC的第二个实施方式
图10是根据本发明的扫描输出控制器SOC的第二个实施方式的电路图。
根据第二个实施方式的扫描输出控制器SOC包括A1扫描输出切换装置A1-SCO、A控制切换装置A-CTr和A2扫描输出切换装置A2-SCO,如图10中所示。
第二个实施方式中的A1扫描输出切换装置A1-SCO与上述第一个实施方式中的相同,因而其描述将由第一个实施方式的上述描述代替。
第二个实施方式中的A控制切换装置A-CTr由A置位节点A-Q处的电压控制并连接在A置位节点A-Q与A节点A-n之间。也就是说,A控制切换装置A-CTr响应于A置位节点A-Q处的电压导通或断开,并当导通时将A置位节点A-Q和A节点A-n相互连接。
第二个实施方式中的A2扫描输出切换装置A2-SCO由A节点A-n处的电压控制并连接在传输A2时钟脉冲A2-CLK的A2时钟传输线与第二扫描输出端子SOT2之间。也就是说,A2扫描输出切换装置A2-SCO响应于A节点A-n处的电压导通或断开,并当导通时将A2时钟传输线和第二扫描输出端子SOT2相互连接。
在此,可向A子级A-Sub和上述A1扫描输出切换装置A1-SCO提供同一时钟脉冲或不同的时钟脉冲。
扫描输出控制器SOC的第三个实施方式
图11是根据本发明的扫描输出控制器SOC的第三个实施方式的电路图。
根据第三个实施方式的扫描输出控制器SOC包括第一A控制切换装置A-CTr1、A1扫描输出切换装置A1-SCO、第二A控制切换装置A-CTr2和A2扫描输出切换装置A2-SCO,如图11中所示。
第三个实施方式中的第一A控制切换装置A-CTr1由A置位节点A-Q处的电压控制并连接在A置位节点A-Q与A1节点A1-n之间。也就是说,第一A控制切换装置A-CTr1响应于A置位节点A-Q处的电压导通或断开,并当导通时将A置位节点A-Q和A1节点A1-n相互连接。
第三个实施方式中的A1扫描输出切换装置A1-SCO由A1节点A1-n处的电压控制并连接在传输A1时钟脉冲A1-CLK的A1时钟传输线与第一扫描输出端子SOT1之间。也就是说,A1扫描输出切换装置A1-SCO响应于A1节点A1-n处的电压导通或断开,并当导通时将A1时钟传输线和第一扫描输出端子SOT1相互连接。
第三个实施方式中的第二A控制切换装置A-CTr2由A置位节点A-Q处的电压控制并连接在A置位节点A-Q与A2节点A2-n之间。也就是说,第二A控制切换装置A-CTr2响应于A置位节点A-Q处的电压导通或断开,并当导通时将A置位节点A-Q和A2节点A2-n相互连接。
第三个实施方式中的A2扫描输出切换装置A2-SCO由A2节点A2-n处的电压控制并连接在传输A2时钟脉冲A2-CLK的A2时钟传输线与第二扫描输出端子SOT2之间。也就是说,A2扫描输出切换装置A2-SCO响应于A2节点A2-n处的电压导通或断开,并当导通时将A2时钟传输线和第二扫描输出端子SOT2相互连接。
在此,可向A子级A-Sub和上述A1扫描输出切换装置A1-SCO提供同一时钟脉冲或不同的时钟脉冲。
扫描输出控制器SOC的第四个实施方式
图12是根据本发明的扫描输出控制器SOC的第四个实施方式的电路图。
根据第四个实施方式的扫描输出控制器SOC包括A1扫描输出切换装置A1-SCO、A控制切换装置A-CTr和A2扫描输出切换装置A2-SCO,如图12中所示。
第四个实施方式中的A1扫描输出切换装置A1-SCO与上述第一个实施方式中的相同,因而其描述由第一个实施方式的上述描述代替。
第四个实施方式中的A控制切换装置A-CTr由A进位脉冲A-CR_n控制并连接在A进位输出端子A-COT与A节点A-n之间。也就是说,A控制切换装置A-CTr响应于A进位脉冲A-CR_n导通或断开,并当导通时将A进位输出端子A-COT和A节点A-n相互连接。
第四个实施方式中的A2扫描输出切换装置A2-SCO由A节点A-n处的电压控制并连接在传输A2时钟脉冲A2-CLK的A2时钟传输线与第二扫描输出端子SOT2之间。也就是说,A2扫描输出切换装置A2-SCO响应于A节点A-n处的电压导通或断开,并当导通时将A2时钟传输线和第二扫描输出端子SOT2相互连接。
在此,可向A子级A-Sub和上述A1扫描输出切换装置A1-SCO提供同一时钟脉冲或不同的时钟脉冲。
扫描输出控制器SOC的第五个实施方式
图13是根据本发明的扫描输出控制器SOC的第五个实施方式的电路图。
根据第五个实施方式的扫描输出控制器SOC包括第一A控制切换装置A-CTr1、A1扫描输出切换装置A1-SCO、第二A控制切换装置A-CTr2和A2扫描输出切换装置A2-SCO,如图13中所示。
第五个实施方式中的第一A控制切换装置A-CTr1由A进位脉冲A-CR_n控制并连接在A进位输出端子A-COT与A1节点A1-n之间。也就是说,第一A控制切换装置A-CTr1响应于A进位脉冲A-CR_n导通或断开,并当导通时将A进位输出端子A-COT和A1节点A1-n相互连接。
第五个实施方式中的A1扫描输出切换装置A1-SCO由A1节点A1-n处的电压控制并连接在传输A1时钟脉冲A1-CLK的A1时钟传输线与第一扫描输出端子SOT1之间。也就是说,A1扫描输出切换装置A1-SCO响应于A1节点A1-n处的电压导通或断开,并当导通时将A1时钟传输线和第一扫描输出端子SOT1相互连接。
第五个实施方式中的第二A控制切换装置A-CTr2由A进位脉冲A-CR_n控制并连接在A进位输出端子A-COT与A2节点A2-n之间。也就是说,第二A控制切换装置A-CTr2响应于A进位脉冲A-CR_n导通或断开,并当导通时将A进位输出端子A-COT和A2节点A2-n相互连接。
第五个实施方式中的A2扫描输出切换装置A2-SCO由A2节点A2-n处的电压控制并连接在传输A2时钟脉冲A2-CLK的A2时钟传输线与第二扫描输出端子SOT2之间。也就是说,A2扫描输出切换装置A2-SCO响应于A2节点A2-n处的电压导通或断开,并当导通时将A2时钟传输线和第二扫描输出端子SOT2相互连接。
在此,可向A子级A-Sub和上述A1扫描输出切换装置A1-SCO提供同一时钟脉冲或不同的时钟脉冲。
扫描输出控制器SOC的第六个实施方式
图14是根据本发明的扫描输出控制器SOC的第六个实施方式的电路图。
根据第六个实施方式的扫描输出控制器SOC包括A1扫描输出切换装置A1-SCO、A2扫描输出切换装置A2-SCO、A1扫描放电切换装置A1-SCD和A2扫描放电切换装置A2-SCD,如图14中所示。
第六个实施方式中的A1扫描输出切换装置A1-SCO和A2扫描输出切换装置A2-SCO分别与上述第一个实施方式中的相同,因而其描述由第一个实施方式的上述描述代替。
第六个实施方式中的A1扫描放电切换装置A1-SCD由A复位节点A-QB处的电压控制并连接在第一扫描输出端子SOT1与传输第一放电电压VSS1的第一放电电压线之间。也就是说,A1扫描放电切换装置A1-SCD响应于A复位节点A-QB处的电压导通或断开,并当导通时将第一扫描输出端子SOT1和第一放电电压线相互连接。
第六个实施方式中的A2扫描放电切换装置A2-SCD由A复位节点A-QB处的电压控制并连接在第二扫描输出端子SOT2与传输第二放电电压VSS2的第二放电电压线之间。也就是说,A2扫描放电切换装置A2-SCD响应于A复位节点A-QB处的电压导通或断开,并当导通时将第二扫描输出端子SOT2和第二放电电压线相互连接。
在此,可向A子级A-Sub和上述A1扫描输出切换装置A1-SCO提供同一时钟脉冲或不同的时钟脉冲。
另一方面,也可向上述第一到第五个实施方式应用A1扫描放电切换装置A1-SCD和A2扫描放电切换装置A2-SCD中的至少一个。
扫描输出控制器SOC的第七个实施方式
图15是根据本发明的扫描输出控制器SOC的第七个实施方式的电路图。
根据第七个实施方式的扫描输出控制器SOC包括B1扫描输出切换装置B1-SCO和B2扫描输出切换装置B2-SCO,如图15中所示。
第七个实施方式中的B1扫描输出切换装置B1-SCO由B进位脉冲B-CR_n控制并连接在传输B1时钟脉冲B1-CLK的B1时钟传输线与第一扫描输出端子SOT1之间。也就是说,B1扫描输出切换装置B1-SCO响应于B进位脉冲B-CR_n导通或断开,并当导通时将B1时钟传输线和第一扫描输出端子SOT1相互连接。
第七个实施方式中的B2扫描输出切换装置B2-SCO由B进位脉冲B-CR_n控制并连接在传输B2时钟脉冲B2-CLK的B2时钟传输线与第二扫描输出端子SOT2之间。也就是说,B2扫描输出切换装置B2-SCO响应于B进位脉冲B-CR_n导通或断开,并当导通时将B2时钟传输线和第二扫描输出端子SOT2相互连接。
扫描输出控制器SOC的第八个实施方式
图16是根据本发明的扫描输出控制器SOC的第八个实施方式的电路图。
根据第八个实施方式的扫描输出控制器SOC包括第一B控制切换装置B-CTr1、B1扫描输出切换装置B1-SCO、B2扫描输出切换装置B2-SCO和第二B控制切换装置B-CTr2,如图16中所示。
第八个实施方式中的第一B控制切换装置B-CTr1由外部切换控制信号Vc控制并连接在B进位输出端子B-COT与B节点B-n之间。也就是说,第一B控制切换装置B-CTr1响应于切换控制信号Vc导通或断开,并当导通时将B进位输出端子B-COT和B节点B-n相互连接。
第八个实施方式中的B1扫描输出切换装置B1-SCO由B节点B-n处的电压控制并连接在传输B1时钟脉冲B1-CLK的B1时钟传输线与第一扫描输出端子SOT1之间。也就是说,B1扫描输出切换装置B1-SCO响应于B节点B-n处的电压导通或断开,并当导通时将B1时钟传输线和第一扫描输出端子SOT1相互连接。
第八个实施方式中的B2扫描输出切换装置B2-SCO由B节点B-n处的电压控制并连接在传输B2时钟脉冲B2-CLK的B2时钟传输线与第二扫描输出端子SOT2之间。也就是说,B2扫描输出切换装置B2-SCO响应于B节点B-n处的电压导通或断开,并当导通时将B2时钟传输线和第二扫描输出端子SOT2相互连接。
第八个实施方式中的第二B控制切换装置B-CTr2由B复位节点B-QB处的电压控制并连接在B节点B-n与传输第三放电电压VSS3的第三放电电压线之间。也就是说,第二B控制切换装置B-CTr2响应于B复位节点B-QB处的电压导通或断开,并当导通时将B节点B-n和第三放电电压线相互连接。
切换控制信号Vc可以是直流(DC)电压和交流(AC)电压中的任意一个。当切换控制信号Vc为AC电压时,其可与BB时钟脉冲BB-CLK同步输出,并具有与BB时钟脉冲BB-CLK相同或不同的脉冲宽度。下面将参照图17详细描述切换控制信号Vc与BB时钟脉冲BB-CLK之间的关系。
图17是图解切换控制信号与BB时钟脉冲之间的时序的时序图。
切换控制信号Vc可以是DC电压和AC电压中的任意一个,且当为AC电压时可具有如图17中所示的波形。在这种情形中,当切换控制信号Vc为单个相位时,切换控制信号Vc的奇数脉冲与第一BB时钟脉冲BB-CLK_1同步地输出,其偶数脉冲与第二BB时钟脉冲BB-CLK_2同步地输出。
另一方面,当切换控制信号Vc为两个相位时,切换控制信号Vc可被划分为第一切换控制信号Vc_1和第二切换控制信号Vc_2。第一切换控制信号Vc_1仅由切换控制信号Vc的上述脉冲中的奇数脉冲组成,第二切换控制信号Vc_2仅由切换控制信号Vc的上述脉冲中的偶数脉冲组成。第一切换控制信号Vc_1的相位与第一BB时钟脉冲BB-CLK_1同步地输出,第二切换控制信号Vc_2的相位与第二BB时钟脉冲BB-CLK_2同步地输出。
切换控制信号Vc可具有与BB时钟脉冲BB-CLK_1或BB-CLK_2相同或不同的脉冲宽度。另一方面,切换控制信号Vc可具有比BB时钟脉冲BB-CLK_1或BB-CLK_2宽的脉冲宽度,从而切换控制信号Vc完全包围BB时钟脉冲BB-CLK_1或BB-CLK_2。
扫描输出控制器SOC的第九个实施方式
图18是根据本发明的扫描输出控制器SOC的第九个实施方式的电路图。
根据第九个实施方式的扫描输出控制器SOC包括第一B控制切换装置B-CTr1、B1扫描输出切换装置B1-SCO、B2扫描输出切换装置B2-SCO和第二B控制切换装置B-CTr2,如图18中所示。
第九个实施方式中的B1扫描输出切换装置B1-SCO、B2扫描输出切换装置B2-SCO和第二B控制切换装置B-CTr2分别与上述第八个实施方式中的相同,因而其描述由第八个实施方式的上述描述代替。
第九个实施方式中的第一B控制切换装置B-CTr1由B进位脉冲B-CR_n控制并连接在B进位输出端子B-COT与B节点B-n之间。也就是说,第一B控制切换装置B-CTr1响应于B进位脉冲B-CR_n导通或断开,并当导通时将B进位输出端子B-COT和B节点B-n相互连接。
扫描输出控制器SOC的第十个实施方式
图19是根据本发明的扫描输出控制器SOC的第十个实施方式的电路图。
如图19中所示,根据第十个实施方式的扫描输出控制器SOC包括第一B控制切换装置B-CTr1、B1扫描输出切换装置B1-SCO、第二B控制切换装置B-CTr2、B2扫描输出切换装置B2-SCO、第三B控制切换装置B-CTr3和第四B控制切换装置B-CTr4。
第十个实施方式中的第一B控制切换装置B-CTr1由B进位脉冲B-CR_n控制并连接在B进位输出端子B-COT与B1节点B1-n之间。也就是说,第一B控制切换装置B-CTr1响应于B进位脉冲B-CR_n导通或断开,并当导通时将B进位输出端子B-COT和B1节点B1-n相互连接。
第十个实施方式中的B1扫描输出切换装置B1-SCO由B1节点B1-n处的电压控制并连接在传输B1时钟脉冲B1-CLK的B1时钟传输线与第一扫描输出端子SOT1之间。也就是说,B1扫描输出切换装置B1-SCO响应于B1节点B1-n处的电压导通或断开,并当导通时将B1时钟传输线和第一扫描输出端子SOT1相互连接。
第十个实施方式中的第二B控制切换装置B-CTr2由B进位脉冲B-CR_n控制并连接在B进位输出端子B-COT与B2节点B2-n之间。也就是说,第二B控制切换装置B-CTr2响应于B进位脉冲B-CR_n导通或断开,并当导通时将B进位输出端子B-COT和B2节点B2-n相互连接。
第十个实施方式中的B2扫描输出切换装置B2-SCO由B2节点B2-n处的电压控制并连接在传输B2时钟脉冲B2-CLK的B2时钟传输线与第二扫描输出端子SOT2之间。也就是说,B2扫描输出切换装置B2-SCO响应于B2节点B2-n处的电压导通或断开,并当导通时将B2时钟传输线和第二扫描输出端子SOT2相互连接。
第十个实施方式中的第三B控制切换装置B-CTr3由B复位节点B-QB处的电压控制并连接在B1节点B1-n与传输第三放电电压VSS3的第三放电电压线之间。也就是说,第三B控制切换装置B-CTr3响应于B复位节点B-QB处的电压导通或断开,并当导通时将B1节点B1-n和第三放电电压线相互连接。
第十个实施方式中的第四B控制切换装置B-CTr4由B复位节点B-QB处的电压控制并连接在B2节点B2-n与传输第四放电电压VSS4的第四放电电压线之间。也就是说,第四B控制切换装置B-CTr4响应于B复位节点B-QB处的电压导通或断开,并当导通时将B2节点B2-n和第四放电电压线相互连接。
图20图解了可在扫描输出控制器SOC中附加设置的切换装置。根据上述第一到第十个实施方式每一个的扫描输出控制器SOC可进一步包括图20中所示的两个控制切换装置A1-CTr3和A2-CTr3中的至少一个。
下面将详细描述两个控制切换装置A1-CTr3和A2-CTr3的每一个。
图20的(a)中所示的第三A1控制切换装置A1-CTr3由施加给其栅极的第一控制信号控制并连接在A复位节点A-QB与传输第五放电电压VSS5的第五放电电压线之间。也就是说,第三A1控制切换装置A1-CTr3响应于施加给其栅极的第一控制信号导通或断开,并当导通时将A复位节点A-QB和第五放电电压线相互连接。在此,第一控制信号可以是B进位脉冲B-CR_n、BB时钟脉冲BB-CLK、施加给B1扫描输出切换装置B1-SCO的栅极GE_b1的电压、B1时钟脉冲B1-CLK和第一扫描输出端子SOT1处的电压中的任意一个。
图20的(b)中所示的第三A2控制切换装置A2-CTr3由施加给其栅极的第二控制信号控制并连接在A复位节点A-QB与传输第五放电电压VSS5的第五放电电压线之间。也就是说,第三A2控制切换装置A2-CTr3响应于施加给其栅极的第二控制信号导通或断开,并当导通时将A复位节点A-QB和第五放电电压线相互连接。在此,第二控制信号可以是B进位脉冲B-CR_n、BB时钟脉冲BB-CLK、施加给B2扫描输出切换装置B2-SCO的栅极GE_b2的电压、B2时钟脉冲B2-CLK和第二扫描输出端子SOT2处的电压中的任意一个。
图21图解了可在扫描输出控制器SOC中附加设置的其它切换装置。根据上述第一到第十个实施方式每一个的扫描输出控制器SOC可进一步包括图21中所示的两个控制切换装置A1-CTr4和A2-CTr4中的至少一个。
下面将详细描述两个控制切换装置A1-CTr4和A2-CTr4的每一个。
图21的(a)中所示的第四A1控制切换装置A1-CTr4由施加给其栅极的第三控制信号控制并连接在A1扫描输出切换装置A1-SCO的栅极GE_a1与传输第六放电电压VSS6的第六放电电压线之间。也就是说,第四A1控制切换装置A1-CTr4响应于施加给其栅极的第三控制信号导通或断开,并当导通时将A1扫描输出切换装置A1-SCO的栅极GE_a1和第六放电电压线相互连接。在此,第三控制信号可以是B进位脉冲B-CR_n、BB时钟脉冲BB-CLK、施加给B1扫描输出切换装置B1-SCO的栅极GE_b1的电压和B1时钟脉冲B1-CLK中的任意一个。
图21的(b)中所示的第四A2控制切换装置A2-CTr4由施加给其栅极的第四控制信号控制并连接在A2扫描输出切换装置A2-SCO的栅极GE_a2与传输第六放电电压VSS6的第六放电电压线之间。也就是说,第四A2控制切换装置A2-CTr4响应于施加给其栅极的第四控制信号导通或断开,并当导通时将A2扫描输出切换装置A2-SCO的栅极GE_a2和第六放电电压线相互连接。在此,第四控制信号可以是B进位脉冲B-CR_n、BB时钟脉冲BB-CLK、施加给B2扫描输出切换装置B2-SCO的栅极GE_b2的电压和B2时钟脉冲B2-CLK中的任意一个。
图22图解了可在扫描输出控制器SOC中附加设置的其它切换装置。根据上述第一到第十个实施方式每一个的扫描输出控制器SOC可进一步包括图22中所示的六个控制切换装置B1-CTr5到B1-CTr7和B2-CTr5到B2-CTr7中的至少一个。
下面将详细描述六个控制切换装置B1-CTr5到B1-CTr7和B2-CTr5到B2-CTr7的每一个。
图22的(a)中所示的第五B1控制切换装置B1-CTr5由A进位脉冲A-CR_n控制并连接在B1扫描输出切换装置B1-SCO的栅极GE_b1与传输第七放电电压VSS7的第七放电电压线之间。也就是说,第五B1控制切换装置B1-CTr5响应于A进位脉冲A-CR_n导通或断开,并当导通时将B1扫描输出切换装置B1-SCO的栅极GE_b1和第七放电电压线相互连接。
图22的(b)中所示的第六B1控制切换装置B1-CTr6由施加给A1扫描输出切换装置A1-SCO的栅极GE_a1的电压控制并连接在B1扫描输出切换装置B1-SCO的栅极GE_b1与传输第八放电电压VSS8的第八放电电压线之间。也就是说,第六B1控制切换装置B1-CTr6响应于施加给A1扫描输出切换装置A1-SCO的栅极GE_a1的电压导通或断开,并当导通时将B1扫描输出切换装置B1-SCO的栅极GE_b1和第八放电电压线相互连接。
图22的(c)中所示的第七B1控制切换装置B1-CTr7由外部A起始脉冲A-Vst控制并连接在B1扫描输出切换装置B1-SCO的栅极GE_b1与传输第九放电电压VSS9的第九放电电压线之间。也就是说,第七B1控制切换装置B1-CTr7响应于A起始脉冲A-Vst导通或断开,并当导通时将B1扫描输出切换装置B1-SCO的栅极GE_b1和第九放电电压线相互连接。
图22的(d)中所示的第五B2控制切换装置B2-CTr5由A进位脉冲A-CR_n控制并连接在B2扫描输出切换装置B2-SCO的栅极GE_b2与传输第七放电电压VSS7的第七放电电压线之间。也就是说,第五B2控制切换装置B2-CTr5响应于A进位脉冲A-CR_n导通或断开,并当导通时将B2扫描输出切换装置B2-SCO的栅极GE_b2和第七放电电压线相互连接。
图22的(e)中所示的第六B2控制切换装置B2-CTr6由施加给A2扫描输出切换装置A2-SCO的栅极GE_a2的电压控制并连接在B2扫描输出切换装置B2-SCO的栅极GE_b2与传输第八放电电压VSS8的第八放电电压线之间。也就是说,第六B2控制切换装置B2-CTr6响应于施加给A2扫描输出切换装置A2-SCO的栅极GE_a2的电压导通或断开,并当导通时将B2扫描输出切换装置B2-SCO的栅极GE_b2和第八放电电压线相互连接。
图22的(f)中所示的第七B2控制切换装置B2-CTr7由外部A起始脉冲A-Vst控制并连接在B2扫描输出切换装置B2-SCO的栅极GE_b2与传输第九放电电压VSS9的第九放电电压线之间。也就是说,第七B2控制切换装置B2-CTr7响应于A起始脉冲A-Vst导通或断开,并当导通时将B2扫描输出切换装置B2-SCO的栅极GE_b2和第九放电电压线相互连接。
下面将详细描述每级的A子级A-Sub和B子级B-Sub的构造。
级的第一个实施方式
图23是设置在第n级中的A子级A-Sub、B子级B-Sub和扫描输出控制器(参考标记SOC未在图中示出)的电路构造的第一个实施方式的电路图。除了由虚线框包围的切换装置之外,图23中的扫描输出控制器SOC包括切换装置A1-CTr3,A1-SCO,A2-SCO,A1-SCD,A2-SCD,B1-SCO和B2-SCO。图23中的扫描输出控制器SOC中包含的切换装置是选自在根据上述第一到第十个实施方式每一个的扫描输出控制器SOC中设置的切换装置之中的切换装置。例如,图23中的A1扫描输出切换装置A1-SCO、B1扫描输出切换装置B1-SCO和第三A1控制切换装置A1-CTr3分别与图9中的A1扫描输出切换装置A1-SCO、图15中的B1扫描输出切换装置B1-SCO和图20中的第三A1控制切换装置A1-CTr3相同。
第n级的A子级A-Sub的构造
第n级的A子级A-Sub(之后称为第n A子级A-Sub)包括第一A切换装置A-Tr1、第二A切换装置A-Tr2、A反相器A-INV、A进位输出切换装置A-CRO和A进位放电切换装置A-CRD,如图23中所示。
第n A子级A-Sub的第一A切换装置A-Tr1由A置位控制信号(例如,来自第(n-1)A子级A-Sub的A1进位脉冲A1-CR)控制并连接在充电电压线与A置位节点A-Q之间。也就是说,第一A切换装置A-Tr1响应于来自第(n-1)A子级A-Sub的A1进位脉冲A1-CR导通或断开,并当导通时将充电电压线和A置位节点A-Q相互连接。在此,充电电压线被提供充电电压VDD。此充电电压VDD是具有能导通相应切换装置的值的DC电压,并且是比上述第u放电电压(其中u为自然数)高的高电压。
特别地,因为在一个帧周期T_F中在所有级之中最早操作的第一级的上游没有级,所以第一级的A子级A-Sub(之后称作第一A子级A-Sub)被提供来自时序控制器(未示出)的A起始脉冲A-Vst。结果,第一A子级A-Sub的第一A切换装置A-Tr1被提供A起始脉冲A-Vst,而不是上游的A1进位脉冲A1-CR。
第n A子级A-Sub的第二A切换装置A-Tr2由A复位控制信号(例如,来自第(n+2)A子级A-Sub的A1进位脉冲A1-CR)控制并连接在A置位节点A-Q与传输第十放电电压VSS10的第十放电电压线之间。也就是说,第二A切换装置A-Tr2响应于来自第(n+2)A子级A-Sub的A1进位脉冲A1-CR导通或断开,并当导通时将A置位节点A-Q和第十放电电压线相互连接。
第n A子级A-Sub的A反相器A-INV根据A置位节点A-Q处的电压控制A复位节点A-QB处的电压,从而A置位节点A-Q处的电压和A复位节点A-QB处的电压具有相反的逻辑。例如,当A置位节点A-Q处的电压为高时,A反相器A-INV使A复位节点A-QB处的电压为低。相反地,当A置位节点A-Q处的电压为低时,A反相器A-INV使A复位节点A-QB处的电压为高。在此,A反相器A-INV使用第一高电压VH1使A复位节点A-QB处的电压为高,并使用第一低电压VL1使其为低。
第n A子级A-Sub的A进位输出切换装置A-CRO由A置位节点A-Q处的电压控制并连接在传输A1时钟脉冲(例如,第二A1时钟脉冲A1-CLK_2)的任意一条A1时钟传输线与第n A子级A-Sub的A进位输出端子A-COT之间。也就是说,A进位输出切换装置A-CRO响应于A置位节点A-Q处的电压导通或断开,并当导通时将A1时钟传输线和A进位输出端子A-COT相互连接。
第n A子级A-Sub的A进位放电切换装置A-CRD由A复位节点A-QB处的电压控制并连接在A进位输出端子A-COT与传输第十一放电电压VSS11的第十一放电电压线之间。也就是说,A进位放电切换装置A-CRD响应于A复位节点A-QB处的电压导通或断开,并当导通时将A进位输出端子A-COT和第十一放电电压线相互连接。
第n级的B子级B-Sub的构造
第n级的B子级B-Sub(之后称为第n B子级B-Sub)包括第一B切换装置B-Tr1、第二B切换装置B-Tr2、B反相器B-INV、B进位输出切换装置B-CRO和B进位放电切换装置B-CRD,如图23中所示。
第n B子级B-Sub的第一B切换装置B-Tr1由B置位控制信号(例如,来自第(n-1)B子级B-Sub的B进位脉冲B-CR)控制并连接在传输充电电压VDD的充电电压线与B置位节点B-Q之间。也就是说,第一B切换装置B-Tr1响应于来自第(n-1)B子级B-Sub的B进位脉冲B-CR导通或断开,并当导通时将充电电压线和B置位节点B-Q相互连接。
特别地,因为在一个帧周期T_F中在所有级之中最早操作的第一级的上游没有级,所以第一级的B子级B-Sub(之后称作第一B子级B-Sub)被提供来自时序控制器(未示出)的B起始脉冲B-Vst。结果,第一B子级B-Sub的第一B切换装置B-Tr1被提供B起始脉冲B-Vst,而不是上游的B进位脉冲B-CR。
第n B子级B-Sub的第二B切换装置B-Tr2由B复位控制信号(例如,来自第(n+1)B子级B-Sub的B进位脉冲B-CR)控制并连接在B置位节点B-Q与传输第十二放电电压VSS12的第十二放电电压线之间。也就是说,第二B切换装置B-Tr2响应于来自第(n+1)B子级B-Sub的B进位脉冲B-CR导通或断开,并当导通时将B置位节点B-Q和第十二放电电压线相互连接。
第n B子级B-Sub的B反相器B-INV根据B置位节点B-Q处的电压控制B复位节点B-QB处的电压,从而B置位节点B-Q处的电压和B复位节点B-QB处的电压具有相反的逻辑。例如,当B置位节点B-Q处的电压为高时,B反相器B-INV使B复位节点B-QB处的电压为低。相反地,当B置位节点B-Q处的电压为低时,B反相器B-INV使B复位节点B-QB处的电压为高。在此,B反相器B-INV使用第二高电压VH2使B复位节点B-QB处的电压为高,并使用第二低电压VL2使其为低。
第n B子级B-Sub的B进位输出切换装置B-CRO由B置位节点B-Q处的电压控制并连接在传输BB时钟脉冲(例如,第二BB时钟脉冲BB-CLK_2)的任意一条BB时钟传输线与第n B子级B-Sub的B进位输出端子B-COT之间。也就是说,B进位输出切换装置B-CRO响应于B置位节点B-Q处的电压导通或断开,并当导通时将BB时钟传输线和B进位输出端子B-COT相互连接。
第n B子级B-Sub的B进位放电切换装置B-CRD由B复位节点B-QB处的电压控制并连接在B进位输出端子B-COT与传输第十三放电电压VSS13的第十三放电电压线之间。也就是说,B进位放电切换装置B-CRD响应于B复位节点B-QB处的电压导通或断开,并当导通时将B进位输出端子B-COT和第十三放电电压线相互连接。
下面将详细描述具有上述构造的A子级A-Sub和B子级B-Sub的操作。
首先,将参照图4到8以及图23中的A子级A-Sub和B子级B-Sub的构造描述A子级A-Sub的操作。
1)置位时间
在第n A子级A-Sub的置位时间t_s处,向第n A子级A-Sub的第一A切换装置A-Tr1提供来自第(n-1)A子级A-Sub的高状态的A1进位脉冲(图5中的A1-CR_n-1)。因此,第一A切换装置A-Tr1导通,充电电压VDD通过导通的第一A切换装置A-Tr1提供给第n A子级A-Sub的A置位节点A-Q。结果,A置位节点A-Q被充电,A进位输出切换装置A-CRO、A1扫描输出切换装置A1-SCO和A2扫描输出切换装置A2-SCO(通过其各自的栅极与充电的A置位节点A-Q连接)导通。
此外,因为充电的A置位节点A-Q处的电压为高,所以A反相器A-INV将A复位节点A-QB放电至第一低电压VL1。结果,A进位放电切换装置A-CRD、A1扫描放电切换装置A1-SCD和A2扫描放电切换装置A2-SCD(通过其各自的栅极与放电的A复位节点A-QB连接)断开。
另一方面,在第n A子级A-Sub的置位时间t_s处,来自第(n+2)A子级A-Sub的A1进位脉冲A1-CR_n+2为低,由此导致通过栅极被提供A1进位脉冲A1-CR_n+2的第二A切换装置A-Tr2断开。
此外,在第n A子级A-Sub的置位时间t_s处,第n B子级B-Sub的B置位节点B-Q通过来自第(n-1)B子级B-Sub的B进位脉冲B-CR保持充电,第n B子级B-Sub的B复位节点B-Q通过来自第(n-1)B子级B-Sub的B进位脉冲B-CR保持放电。结果,B进位输出切换装置B-CRO保持导通,B进位放电切换装置B-CRD保持断开。此时,第二BB时钟脉冲BB-CLK_2为低。因此,通过导通的B进位输出切换装置B-CRO输出低状态的B进位脉冲B-CR_n。输出的低状态的B进位脉冲B-CR_n通过B进位输出端子B-COT提供给B1扫描输出切换装置B1-SCO的栅极、B2扫描输出切换装置B2-SCO的栅极以及第三A1控制切换装置A1-CTr3的栅极。
结果,在第n A子级A-Sub的置位时间t_s处,B1扫描输出切换装置B1-SCO、B2扫描输出切换装置B2-SCO和第三A1控制切换装置A1-CTr3全都断开。
如此,在A子级A-Sub的置位时间t_s处,A子级A-Sub的A置位节点A-Q被充电,A子级A-Sub的A复位节点A-QB被放电,从而A子级A-Sub被置位。
2)输出时间
之后,在第n A子级A-Sub的输出时间t_o处,向第n A子级A-Sub施加第二A1时钟脉冲A1-CLK_2。也就是说,第二A1时钟脉冲A1-CLK_2施加给导通的A进位输出切换装置A-CRO和A1扫描输出切换装置A1-SCO。因而,通过导通的A进位输出切换装置A-CRO输出A1进位脉冲(图5中的A1-CR_n),通过导通的A1扫描输出切换装置A1-SCO输出A1扫描脉冲(图4中的A1-SC_n)。
此外,在第一A1时钟脉冲A1-CLK_1的下降时间TL处,第一A1时钟脉冲A1-CLK_1进行由高到低的转变,从而由第一A1时钟脉冲A1-CLK_1产生的第(n-1)A1进位脉冲A1-CR_n-1进行由高到低的转变,由此使第n A子级A-Sub的第一A切换装置A-Tr1断开。结果,第n A子级A-Sub的A置位节点A-Q在下降时间TL处浮置,因而A置位节点A-Q处的电压通过在下降时间TL处向A子级A-Sub输入第二A1时钟脉冲A1-CLK_2的时刻的耦合现象而自举。因此,A进位输出切换装置A-CRO和A1扫描输出切换装置A1-SCO几乎完全导通,从而稳定地输出A1进位脉冲A1-CR_n和A1扫描脉冲A1-SC_n。
此外,在第n A子级A-Sub的输出时间t_o处,向A2扫描输出切换装置A2-SCO施加第二A2时钟脉冲A2-CLK_2。也就是说,第二A2时钟脉冲A2-CLK_2施加给导通的A2扫描输出切换装置A2-SCO。因而,通过导通的A2扫描输出切换装置A2-SCO输出A2扫描脉冲(图6中的A2-SC_n)。此时,A置位节点A-Q处的电压通过在上述下降时间TL处向A2扫描输出切换装置A2-SCO输入第二A2时钟脉冲A2-CLK_2的时刻的耦合现象而自举。因此,A2扫描输出切换装置A2-SCO几乎完全导通,从而稳定地输出A2扫描脉冲A2-SC_n。
如此,在本发明中,A置位节点A-Q使用不是恒定电压的A1时钟脉冲A1-CLK和A2时钟脉冲A2-CLK以及浮置结构自举,从而即使使用相对低电压的A1时钟脉冲A1-CLK和A2时钟脉冲A2-CLK也可稳定地输出A1进位脉冲A1-CR、A1扫描脉冲A1-SC和A2扫描脉冲A2-SC。此外,即使A1扫描输出切换装置A1-SCO和A2扫描输出切换装置A2-SCO每一个的尺寸形成得相对较小,通过自举来使输出电压稳定化,由此可防止输出电压减弱。
通过A进位输出端子A-COT输出的A1进位脉冲A1-CR_n提供给第(n+1)A子级A-Sub和第(n-2)A子级A-Sub。因此,第(n+1)A子级A-Sub被置位,第(n-2)A子级A-Sub被复位。
通过第一扫描输出端子SOT1输出的A1扫描脉冲A1-SC_n还被提供给第m条栅极线,通过第二扫描输出端子SOT2输出的A2扫描脉冲A2-SC_n还被提供给第(m+1)条栅极线。
在第n A子级A-Sub的输出时间t_o处,B1扫描输出切换装置B1-SCO和B2扫描输出切换装置B2-SCO均保持断开。
3)复位时间
之后,在第n A子级A-Sub的复位时间t_r处,来自第(n+2)A子级A-Sub的A1进位脉冲(图5中的A1-CR_n+2)变高,由此导致被提供A1进位脉冲A1-CR_n+2的第n A子级A-Sub的第二A切换装置A-Tr2导通。结果,第十放电电压VSS10通过导通的第二A切换装置A-Tr2施加给A置位节点A-Q。因此,A置位节点A-Q被放电,A进位输出切换装置A-CRO、A1扫描输出切换装置A1-SCO和A2扫描输出切换装置A2-SCO(通过其各自的栅极与放电的A置位节点A-Q连接)断开。
此外,因为放电的A置位节点A-Q处的电压为低,所以A反相器A-INV将A复位节点A-QB充电至第一高电压VH1。结果,A进位放电切换装置A-CRD、A1扫描放电切换装置A1-SCD和A2扫描放电切换装置A2-SCD(通过其各自的栅极与充电的A复位节点A-QB连接)导通。
因此,第十一放电电压VSS11通过导通的A进位放电切换装置A-CRD输出至A进位输出端子A-COT,第一放电电压VSS1通过导通的A1扫描放电切换装置A1-SCD输出至第一扫描输出端子SOT1,第二放电电压VSS2通过导通的A2扫描放电切换装置A2-SCD输出至第二扫描输出端子SOT2。在此,通过第一扫描输出端子SOT1输出的第一放电电压VSS1提供给第m条栅极线,通过第二扫描输出端子SOT2输出的第二放电电压VSS2提供给第(m+1)条栅极线。
另一方面,通过A进位输出端子A-COT输出的第十一放电电压VSS11提供给第(n+1)A子级A-Sub和第(n-2)A子级A-Sub。
在第n A子级A-Sub的复位时间t_r处,第三A1控制切换装置A1-CTr3、B1扫描输出切换装置B1-SCO和B2扫描输出切换装置B2-SCO全部保持断开。
在所有A子级A-Sub以上述方式输出一次A1进位脉冲A1-CR之后,在此帧周期T_F的B1输出周期T_B1中向第n级ST_n施加高状态的第二BB时钟脉冲BB-CLK_2和B1时钟脉冲B1-CLK。也就是说,向第n B子级B-Sub的B进位输出切换装置B-CRO施加高状态的第二BB时钟脉冲BB-CLK_2。因为B进位输出切换装置B-CRO已导通,所以施加至此的高状态的第二BB时钟脉冲BB-CLK_2通过B进位输出端子B-COT输出以作为B进位脉冲(图8中的B-CR_n)。
在此,BB时钟脉冲BB-CLK_1和BB-CLK_2每一个的高状态可被设为具有比B1时钟脉冲B1-CLK的高状态高的电压。在这种情形中,B进位输出端子B-COT处的电压可被增大,由此导致B1扫描输出切换装置B1-SCO和B2扫描输出切换装置B2-SCO几乎完全导通。因此,可分别从B1扫描输出切换装置B1-SCO和B2扫描输出切换装置B2-SCO稳定地输出B1扫描脉冲B1-SC_n和B2扫描脉冲B2-SC_n。
如此,在本发明中,使用BB时钟脉冲BB-CLK和具有比BB时钟脉冲BB-CLK低的电压(不是恒定电压)的B1时钟脉冲B1-CLK能够增大B进位输出端子B-COT处的电压。也就是说,即使使用相对低电压的B1时钟脉冲B1-CLK和B2时钟脉冲B2-CLK也可稳定地输出B1扫描脉冲B1-SC_n和B2扫描脉冲B2-SC_n。此外,因为通过增大B进位输出端子B-COT处的电压而使输出电压稳定化,所以即使B1扫描输出切换装置B1-SCO和B2扫描输出切换装置B2-SCO每一个的尺寸形成得相对较小,也可防止输出电压减弱。
以上述方式通过B进位输出端子B-COT输出的高状态的B进位脉冲B-CR_n施加给第(n+1)B子级B-Sub、第(n-1)B子级B-Sub和第n A子级A-Sub的第三A1控制切换装置A1-CTr3、以及第n级的B1扫描输出切换装置B1-SCO和B2扫描输出切换装置B2-SCO,如前面所述。因此,第(n+1)B子级B-Sub被置位,第(n-1)B子级B-Sub被复位。
另一方面,高状态的上述B进位脉冲B-CR_n施加给第三A1控制切换装置A1-CTr3的栅极,从而导通第三A1控制切换装置A1-CTr3。结果,第五放电电压VSS5通过导通的第三A1控制切换装置A1-CTr3提供给A复位节点A-QB,从而将A复位节点A-QB放电。因此,通过栅极与放电的A复位节点A-QB连接的A进位放电切换装置A-CRD断开。
此外,B1时钟脉冲B1-CLK通过导通的B1扫描输出切换装置B1-SCO施加给第一扫描输出端子SOT1。也就是说,施加给第一扫描输出端子SOT1的B1时钟脉冲B1-CLK恰好是B1扫描脉冲(图4中的B1-SC_n)。
此外,B2时钟脉冲B2-CLK通过导通的B2扫描输出切换装置B2-SCO施加给第二扫描输出端子SOT2。也就是说,施加给第二扫描输出端子SOT2的B2时钟脉冲B2-CLK恰好是B2扫描脉冲(图6中的B2-SC_n)。
通过第一扫描输出端子SOT1输出的B1扫描脉冲B1-SC_n施加给第m条栅极线,通过第二扫描输出端子SOT2输出的B2扫描脉冲B2-SC_n施加给第(m+1)条栅极线。
之后,在第n B子级B-Sub的复位时间处,来自第(n+1)B子级B-Sub的B进位脉冲B-CR_n+1变高,由此导致被提供B进位脉冲B-CR_n+1的第nB子级B-Sub的第二B切换装置B-Tr2导通。结果,第十二放电电压VSS12通过导通的第二B切换装置B-Tr2提供给B置位节点B-Q。因此,B置位节点B-Q被放电,通过栅极与放电的B置位节点B-Q连接的B进位输出切换装置B-CRO断开。
此外,因为放电的B置位节点B-Q处的电压为低,所以B反相器B-INV将B复位节点B-QB充电至第二高电压VH2。结果,通过栅极与充电的B复位节点B-QB连接的B进位放电切换装置B-CRD导通。
因此,第十三放电电压VSS13通过导通的B进位放电切换装置B-CRD输出至B进位输出端子B-COT。通过B进位输出端子B-COT输出的第十三放电电压VSS13施加给第(n+1)B子级B-Sub、第(n-1)B子级B-Sub、第n A子级A-Sub的第三A1控制切换装置A1-CTr3、第n B子级B-Sub的B1扫描输出切换装置B1-SCO和第n B子级B-Sub的B2扫描输出切换装置B2-SCO。结果,第三A1控制切换装置A1-CTr3、B1扫描输出切换装置B1-SCO和B2扫描输出切换装置B2-SCO全部断开。
级的第二个实施方式
图24是设置在第n级中的A子级A-Sub、B子级B-Sub和扫描输出控制器SOC的电路构造的第二个实施方式的电路图。
第二个实施方式中的A子级A-Sub和扫描输出控制器SOC的构造分别与上述第一个实施方式中的相同,因而其描述由第一个实施方式的上述描述代替。
与第一个实施方式相比,第二个实施方式中的B子级B-Sub进一步包括第三B切换装置B-Tr3,如图24中所示。
第二个实施方式中的第三B切换装置B-Tr3由B置位节点B-Q处的电压控制并连接在传输外部切换控制信号Vc的控制传输线与B置位节点B-Q之间。也就是说,第三B切换装置B-Tr3响应于B置位节点B-Q处的电压导通或断开,并当导通时将传输切换控制信号Vc的控制传输线和B置位节点B-Q相互连接。对于切换控制信号Vc的描述,请参照上面图17的描述。
级的第三个实施方式
图25是设置在第n级中的A子级A-Sub、B子级B-Sub和扫描输出控制器SOC的电路构造的第三个实施方式的电路图。
第三个实施方式中的A子级A-Sub和B子级B-Sub的构造分别与上述第一个实施方式中的相同,因而其描述由第一个实施方式的上述描述代替。
与第一个实施方式相比,第三个实施方式中的扫描输出控制器SOC进一步包括第一B控制切换装置B-CTr1和第二B控制切换装置B-CTr2,如图25中所示。
第一B控制切换装置B-CTr1和第二B控制切换装置B-CTr2分别对应于图18中的上述第一B控制切换装置B-CTr1和第二B控制切换装置B-CTr2。
A反相器A-INV的第一个实施方式
图26是A反相器A-INV的第一个实施方式的详细电路图。
第n A子级A-Sub的A反相器A-INV包括第一A反相切换装置A-iTr1和第二A反相切换装置A-iTr2,如图26中所示。
第n A子级A-Sub的第一A反相切换装置A-iTr1由来自高电压线的第一高电压VH控制并连接在高电压线与A复位节点A-QB之间。也就是说,第一A反相切换装置A-iTr1响应于第一高电压VH1导通或断开,并当导通时将高电压线和A复位节点A-QB相互连接。
第n A子级A-Sub的第二A反相切换装置A-iTr2由A置位节点A-Q处的电压控制并连接在A复位节点A-QB与低电压线之间。也就是说,第二A反相切换装置A-iTr2响应于A置位节点A-Q处的电压导通或断开,并当导通时将A复位节点A-QB和低电压线相互连接。低电压线被提供第一低电压VL1。
在此,第二A反相切换装置A-iTr2的尺寸(例如沟道宽度)大于第一A反相切换装置A-iTr1,使得当第一A反相切换装置A-iTr1和第二A反相切换装置A-iTr2均保持导通时,A复位节点A-QB保持放电。
A反相器A-INV的第二个实施方式
图27是A反相器A-INV的第二个实施方式的详细电路图。
第n A子级A-Sub的A反相器A-INV包括第一A反相切换装置A-iTr1和第二A反相切换装置A-iTr2,如图27中所示。
第n A子级A-Sub的第一A反相切换装置A-iTr1由外部控制信号CS控制并连接在高电压线与A复位节点A-QB之间。也就是说,第一A反相切换装置A-iTr1响应于控制信号CS导通或断开,并当导通时将高电压线和A复位节点A-QB相互连接。高电压线被提供第一高电压VH1。
第n A子级A-Sub的第二A反相切换装置A-iTr2由A置位节点A-Q处的电压控制并连接在A复位节点A-QB与低电压线之间。也就是说,第二A反相切换装置A-iTr2响应于A置位节点A-Q处的电压导通或断开,并当导通时将A复位节点A-QB和低电压线相互连接。低电压线被提供第一低电压VL1。
在此,当A置位节点A-Q保持充电(即为高)时,控制信号CS保持为低电压;当A置位节点A-Q保持放电(即为低)时,控制信号CS保持为高电压。当控制信号CS具有高电压时,被提供控制信号CS的第一A反相切换装置A-iTr1导通。与此相对照,当控制信号CS具有低电压时,被提供控制信号CS的第一A反相切换装置A-iTr1断开。
此外,第二A反相切换装置A-iTr2的尺寸(例如沟道宽度)大于第一A反相切换装置A-iTr1,使得当第一A反相切换装置A-iTr1和第二A反相切换装置A-iTr2均保持导通时,A复位节点A-QB保持放电。
A反相器A-INV的第三个实施方式
图28是A反相器A-INV的第三个实施方式的详细电路图。
第n A子级A-Sub的A反相器A-INV包括第一到第四A反相切换装置A-iTr1到A-iTr4,如图28中所示。
第n A子级A-Sub的第一A反相切换装置A-iTr1由外部控制信号CS控制并连接在高电压线与A公共节点A-CN之间。也就是说,第一A反相切换装置A-iTr1响应于控制信号CS导通或断开,并当导通时将高电压线和A公共节点A-CN相互连接。高电压线被提供第一高电压VH1。
第n A子级A-Sub的第二A反相切换装置A-iTr2由A置位节点A-Q处的电压控制并连接在A公共节点A-CN与低电压线之间。也就是说,第二A反相切换装置A-iTr2响应于A置位节点A-Q处的电压导通或断开,并当导通时将A公共节点A-CN和低电压线相互连接。低电压线被提供第一低电压VL1。
第n A子级A-Sub的第三A反相切换装置A-iTr3由A公共节点A-CN处的电压控制并连接在高电压线与A复位节点A-QB之间。也就是说,第三A反相切换装置A-iTr3响应于A公共节点A-CN处的电压导通或断开,并当导通时将高电压线和A复位节点A-QB相互连接。
第n A子级A-Sub的第四A反相切换装置A-iTr4由A置位节点A-Q处的电压控制并连接在A复位节点A-QB与低电压线之间。也就是说,第四A反相切换装置A-iTr4响应于A置位节点A-Q处的电压导通或断开,并当导通时将A复位节点A-QB和低电压线相互连接。如上所述,低电压线被提供第一低电压VL1。
在此,当A置位节点A-Q保持充电(即为高)时,控制信号CS保持为低电压;当A置位节点A-Q保持放电(即为低)时,控制信号CS保持为高电压。当控制信号CS具有高电压时,被提供控制信号CS的第一A反相切换装置A-iTr1导通。与此相对照,当控制信号CS具有低电压时,被提供控制信号CS的第一A反相切换装置A-iTr1断开。
此外,第二A反相切换装置A-iTr2的尺寸(例如沟道宽度)大于第一A反相切换装置A-iTr1,使得当第一A反相切换装置A-iTr1和第二A反相切换装置A-iTr2均保持导通时,A复位节点A-QB保持放电。
A反相器A-INV的第四个实施方式
图29是A反相器A-INV的第四个实施方式的详细电路图。
第n A子级A-Sub的A反相器A-INV包括第一到第四A反相切换装置A-iTr1到A-iTr4,如图29中所示。
第n A子级A-Sub的第一A反相切换装置A-iTr1由来自高电压线的第一高电压VH1控制并连接在高电压线与A公共节点A-CN之间。也就是说,第一A反相切换装置A-iTr1响应于第一高电压VH1导通或断开,并当导通时将高电压线和A公共节点A-CN相互连接。
第n A子级A-Sub的第二A反相切换装置A-iTr2由A置位节点A-Q处的电压控制并连接在A公共节点A-CN与低电压线之间。也就是说,第二A反相切换装置A-iTr2响应于A置位节点A-Q处的电压导通或断开,并当导通时将A公共节点A-CN和低电压线相互连接。低电压线被提供第一低电压VL1。
第n A子级A-Sub的第三A反相切换装置A-iTr3由A公共节点A-CN处的电压控制并连接在高电压线与A复位节点A-QB之间。也就是说,第三A反相切换装置A-iTr3响应于A公共节点A-CN处的电压导通或断开,并当导通时将高电压线和A复位节点A-QB相互连接。
第n A子级A-Sub的第四A反相切换装置A-iTr4由A置位节点A-Q处的电压控制并连接在A复位节点A-QB与低电压线之间。也就是说,第四A反相切换装置A-iTr4响应于A置位节点A-Q处的电压导通或断开,并当导通时将A复位节点A-QB和低电压线相互连接。如上所述,低电压线被提供第一低电压VL1。
此处,第二A反相切换装置A-iTr2的尺寸(例如沟道宽度)大于第一A反相切换装置A-iTr1,使得当第一A反相切换装置A-iTr1和第二A反相切换装置A-iTr2均保持导通时,A复位节点A-QB保持放电。
A反相器A-INV的第五个实施方式
图30是A反相器A-INV的第五个实施方式的详细电路图。
第n A子级A-Sub的A反相器A-INV包括第一A反相切换装置A-iTr1、第二A反相切换装置A-iTr2和A电容器A-C,如图30中所示。
第n A子级A-Sub的第一A反相切换装置A-iTr1由A置位节点A-Q处的电压控制并连接在A复位节点A-QB与低电压线之间。也就是说,第一A反相切换装置A-iTr1响应于A置位节点A-Q处的电压导通或断开,并当导通时将A复位节点A-QB和低电压线相互连接。低电压线被提供第一低电压VL1。
第n A子级A-Sub的第二A反相切换装置A-iTr2由A复位节点A-QB处的电压控制并连接在A置位节点A-Q与第一扫描输出端子SOT1之间。也就是说,第二A反相切换装置A-iTr2响应于A复位节点A-QB处的电压导通或断开,并当导通时将A置位节点A-Q和第一扫描输出端子SOT1相互连接。
第n A子级A-Sub的A电容器A-C连接在传输A1时钟脉冲A1-CLK的任意一条A1时钟传输线与A复位节点A-QB之间。
图31图解了可附加设置在A反相器A-INV中的反相切换装置。根据图26到30中所示的第一到第五个实施方式每一个的A反相器A-INV可进一步包括图31中所示的四个反相切换装置A-iTr5到A-iTr8中的至少一个。
下面将详细描述四个反相切换装置A-iTr5到A-iTr8的每一个。
如图31的(a)中所示,第n A子级A-Sub的第五A反相切换装置A-iTr5由A置位控制信号(即来自第(n-1)A子级A-Sub的A1进位脉冲A1-CR_n-1)控制并连接在第n A子级A-Sub的A复位节点A-QB与低电压线之间。也就是说,第五A反相切换装置A-iTr5响应于来自上游A子级A-Sub的A1进位脉冲A1-CR_n-1导通或断开,并当导通时将A复位节点A-QB和低电压线相互连接。
如图31的(b)中所示,第n A子级A-Sub的第六A反相切换装置A-iTr6由A复位节点A-QB处的电压控制并连接在A置位节点A-Q与低电压线之间。也就是说,第六A反相切换装置A-iTr6响应于A复位节点A-QB处的电压导通或断开,并当导通时将A置位节点A-Q和低电压线相互连接。
如图31的(c)中所示,第n A子级A-Sub的第七A反相切换装置A-iTr7由来自任意一条A1时钟传输线的A1时钟脉冲A1-CLK控制并连接在输出A置位控制信号(即来自第(n-1)A子级A-Sub的A1进位脉冲A1-CR_n-1)的输出端子(即,第(n-1)A子级A-Sub的A进位输出端子A-COT)与第n A子级A-Sub的A置位节点A-Q之间。也就是说,第七A反相切换装置A-iTr7响应于A1时钟脉冲A1-CLK导通或断开,并当导通时将第(n-1)A子级A-Sub的A进位输出端子A-COT和第n A子级A-Sub的A置位节点A-Q相互连接。
如图31的(d)中所示,第n A子级A-Sub的第八A反相切换装置A-iTr8由A复位节点A-QB处的电压控制并连接在A置位节点A-Q与一端子之间。也就是说,第八A反相切换装置A-iTr8响应于A复位节点A-QB处的电压导通或断开,并当导通时将A置位节点A-Q和所述一端子相互连接。在此,所述一端子可以是第一扫描输出端子SOT1、第二扫描输出端子SOT2、传输A1时钟脉冲A1-CLK的A1时钟传输线和传输A2时钟脉冲A2-CLK的A2时钟传输线中的任意之一。
图26中所示的根据第一个实施方式的A反相器A-INV可进一步包括图31中所示的第五到第八A反相切换装置A-iTr5到A-iTr8中的一个或多个。
类似地,图27中所示的根据第二个实施方式的A反相器A-INV可进一步包括图31中所示的第五到第八A反相切换装置A-iTr5到A-iTr8中的一个或多个。
类似地,图28中所示的根据第三个实施方式的A反相器A-INV可进一步包括图31中所示的第五到第八A反相切换装置A-iTr5到A-iTr8中的一个或多个。
图32图解了可附加设置在第三和第四个实施方式的A反相器A-INV中的另一反相切换装置。根据图28和29中所示的第三和第四个实施方式每一个的A反相器A-INV可进一步包括图32中所示的反相切换装置A-iTr9。
下面将详细描述反相切换装置A-iTr9。
如图32中所示,第n A子级A-Sub的第九A反相切换装置A-iTr9由施加给B1扫描输出切换装置B1-SCO的栅极的电压控制并连接在A公共节点A-CN与低电压线之间。也就是说,第九A反相切换装置A-iTr9响应于施加给B1扫描输出切换装置B1-SCO的栅极的电压导通或断开,并当导通时将A公共节点A-CN和低电压线相互连接。
在此,代替B1扫描输出切换装置B1-SCO的栅极,B进位输出端子B-COT可直接与第九A反相切换装置A-iTr9的栅极连接。
另一方面,B反相器B-INV也可具有图26到32中所示的构造。例如,B反相器B-INV可具有图33中所示的构造。
图33是B反相器B-INV的详细电路图。
第n B子级B-Sub的B反相器B-INV包括第一B反相切换装置B-iTr1和第二B反相切换装置B-iTr2,如图33中所示。
第n B子级B-Sub的第一B反相切换装置B-iTr1由来自高电压线的第二高电压VH2控制并连接在高电压线与B复位节点B-QB之间。也就是说,第一B反相切换装置B-iTr1响应于第二高电压VH2导通或断开,并当导通时将高电压线和B复位节点B-QB相互连接。
第n B子级B-Sub的第二B反相切换装置B-iTr2由B置位节点B-Q处的电压控制并连接在B复位节点B-QB与低电压线之间。也就是说,第二B反相切换装置B-iTr2响应于B置位节点B-Q处的电压导通或断开,并当导通时将B复位节点B-QB和低电压线相互连接。低电压线被提供第二低电压VL2。
在此,第二B反相切换装置B-iTr2的尺寸(例如沟道宽度)大于第一B反相切换装置B-iTr1,使得当第一B反相切换装置B-iTr1和第二B反相切换装置B-iTr2均保持导通时,B复位节点B-QB保持放电。
另一方面,根据本发明,一级可包括两个或更多个B子级。下面作为一个例子将参照图34描述具有两个B子级的一级的构造。
图34是图解在图1的每级中设置两个B子级的一个例子的框图。
如图34中所示,每级ST_n-2到ST_n+2包括一个A子级A-Sub和两个B子级(即,B1子级B1-Sub和B2子级B2-Sub)。在此,A子级A-Sub如前面所述由A控制信号控制,B1子级B1-Sub由B1控制信号控制,B2子级B2-Sub由B2控制信号控制。
在此,B1控制信号可被划分为B1置位控制信号和B1复位控制信号。B1置位控制信号需要用于将提供有B1置位控制信号的相应级的B1子级B1-Sub置位,B1复位控制信号需要用于将提供有B1复位控制信号的相应级的B1子级B1-Sub复位。
可从被提供B1置位控制信号的当前级上游的任意一级输出B1置位控制信号。也就是说,第n级ST_n(其中n为自然数)的B1子级B1-Sub可接收从第(n-r)级(其中r为小于n或等于p的自然数)的B1子级B1-Sub输出的B1进位脉冲作为上述B1置位控制信号。例如,第n级ST_n的B1子级B1-Sub可接收从第(n-1)级ST_n-1的B1子级B1-Sub输出的B1进位脉冲B1-CR_n-1作为上述B1置位控制信号,如图34中所示。
与此相对照,可从被提供B1复位控制信号的当前级下游的任意一级输出B1复位控制信号。也就是说,第n级ST_n的B1子级B1-Sub可接收从第(n+s)级(其中s为任意自然数或等于r的自然数)的B1子级B1-Sub输出的B1进位脉冲作为上述B1复位控制信号。例如,第n级ST_n的B1子级B1-Sub可接收从第(n+1)级ST_n+1的B1子级B1-Sub输出的B1进位脉冲B1-CR_n+1作为上述B1复位控制信号,如图34中所示。
类似地,B2控制信号可被划分为B2置位控制信号和B2复位控制信号。B2置位控制信号需要用于将提供有B2置位控制信号的相应级的B2子级B2-Sub置位,B2复位控制信号需要用于将提供有B2复位控制信号的相应级的B2子级B2-Sub复位。
可从被提供B2置位控制信号的当前级上游的任意一级输出B2置位控制信号。也就是说,第n级ST_n(其中n为自然数)的B2子级B2-Sub可接收从第(n-r)级(其中r为小于n或等于p的自然数)的B2子级B2-Sub输出的B2进位脉冲作为上述B2置位控制信号。例如,第n级ST_n的B2子级B2-Sub可接收从第(n-1)级ST_n-1的B2子级B2-Sub输出的B2进位脉冲B2-CR_n-1作为上述B2置位控制信号,如图34中所示。
与此相对照,可从被提供B2复位控制信号的当前级下游的任意一级输出B2复位控制信号。也就是说,第n级ST_n的B2子级B2-Sub可接收从第(n+s)级(其中s为任意自然数或等于r的自然数)的B2子级B2-Sub输出的B2进位脉冲作为上述B2复位控制信号。例如,第n级ST_n的B2子级B2-Sub可接收从第(n+1)级ST_n+1的B2子级B2-Sub输出的B2进位脉冲B2-CR_n+1作为上述B2复位控制信号,如图34中所示。
如此,A子级A-Sub相互连接,以组成依次输出A1进位脉冲A1-CR_i的一个移位寄存器;B1子级B1-Sub相互连接,以组成依次输出B1进位脉冲B1-CR_i的另一个移位寄存器;B2子级B2-Sub相互连接,以组成依次输出B2进位脉冲B2-CR_i的另一个移位寄存器。
在每级中,B1子级控制B1扫描输出切换装置B1-SCO,B2子级控制B2扫描输出切换装置B2-SCO。
在以上述方式在一级中设置多个B子级的情形中,可改变上述扫描输出控制器SOC中的一些控制切换装置的连接结构,下面将参照附图对此进行详细描述。
图35是在具有多个B子级的结构中扫描输出控制器SOC的第一个实施方式的电路图。
根据第一个实施方式的扫描输出控制器SOC包括B1扫描输出切换装置B1-SCO和B2扫描输出切换装置B2-SCO,如图35中所示。
B1扫描输出切换装置B1-SCO由B1进位脉冲B1-CR控制并连接在传输B1时钟脉冲B1-CLK的B1时钟传输线与第一扫描输出端子SOT1之间。也就是说,B1扫描输出切换装置B1-SCO响应于B1进位脉冲B1-CR导通或断开,并当导通时将B1时钟传输线和第一扫描输出端子SOT1相互连接。
B2扫描输出切换装置B2-SCO由B2进位脉冲B2-CR控制并连接在传输B2时钟脉冲B2-CLK的B2时钟传输线与第二扫描输出端子SOT2之间。也就是说,B2扫描输出切换装置B2-SCO响应于B2进位脉冲B2-CR导通或断开,并当导通时将B2时钟传输线和第二扫描输出端子SOT2相互连接。
另一方面,B1子级B1-Sub和B2子级B2-Sub的每一个可具有与上述B子级B-Sub相同的构造。在这种情形中,可向B1子级B1-Sub和B2子级B2-Sub提供同一BB时钟脉冲BB-CLK或不同的BB时钟脉冲BB-CLK。
B1子级B1-Sub中设置的B1进位输出切换装置B1-CRO和B1进位放电切换装置B1-CRD分别对应于上述B子级B-Sub中设置的B进位输出切换装置B-CRO和B进位放电切换装置B-CRD。类似地,B2子级B2-Sub中设置的B2进位输出切换装置B2-CRO和B2进位放电切换装置B2-CRD分别对应于上述B子级B-Sub中设置的B进位输出切换装置B-CRO和B进位放电切换装置B-CRD。
图36是在具有多个B子级的结构中扫描输出控制器SOC的第二个实施方式的电路图。
根据第二个实施方式的扫描输出控制器SOC包括第一B1控制切换装置B1-CTr1、B1扫描输出切换装置B1-SCO、第一B2控制切换装置B2-CTr1和B2扫描输出切换装置B2-SCO,如图36中所示。
第二个实施方式中的第一B1控制切换装置B1-CTr1由外部切换控制信号Vc控制并连接在B1进位输出端子B1-COT与B1节点B1-n之间。
第二个实施方式中的B1扫描输出切换装置B1-SCO由B1节点B1-n处的电压控制并连接在传输B1时钟脉冲B1-CLK的B1时钟传输线与第一扫描输出端子SOT1之间。
第二个实施方式中的第一B2控制切换装置B2-CTr1由外部切换控制信号Vc控制并连接在B2进位输出端子B2-COT与B2节点B2-n之间。
第二个实施方式中的B2扫描输出切换装置B2-SCO由B2节点B2-n处的电压控制并连接在传输B2时钟脉冲B2-CLK的B2时钟传输线与第二扫描输出端子SOT2之间。
图37是在具有多个B子级的结构中扫描输出控制器SOC的第三个实施方式的电路图。
根据第三个实施方式的扫描输出控制器SOC包括第一B1控制切换装置B1-CTr1、B1扫描输出切换装置B1-SCO、第一B2控制切换装置B2-CTr1、B2扫描输出切换装置B2-SCO、第二B1控制切换装置B1-CTr2和第二B2控制切换装置B2-CTr2,如图37中所示。
第三个实施方式中的第一B1控制切换装置B1-CTr1、B1扫描输出切换装置B1-SCO、第一B2控制切换装置B2-CTr1和B2扫描输出切换装置B2-SCO分别与上述第二个实施方式中的相同,因而其描述由第二个实施方式的上述描述代替。
第三个实施方式中的第二B1控制切换装置B1-CTr2由B1复位节点B1-QB处的电压控制并连接在B1节点B1-n与传输第一放电电压VSS1的第一放电电压线之间。
第三个实施方式中的第二B2控制切换装置B2-CTr2由B2复位节点B2-QB处的电压控制并连接在B2节点B2-n与传输第一放电电压VSS1的第一放电电压线之间。
另一方面,在图37中的B1子级B1-Sub和B2子级B2-Sub中没有安装B1进位放电切换装置B1-CRD和B2进位放电切换装置B2-CRD。B1进位放电切换装置B1-CRD和B2进位放电切换装置B2-CRD分别由第二B1控制切换装置B1-CTr2和第二B2控制切换装置B2-CTr2代替。
图38是在具有多个B子级的结构中扫描输出控制器SOC的第四个实施方式的电路图。
根据第四个实施方式的扫描输出控制器SOC包括第一B1控制切换装置B1-CTr1、B1扫描输出切换装置B1-SCO、第一B2控制切换装置B2-CTr1、B2扫描输出切换装置B2-SCO、第二B1控制切换装置B1-CTr2和第二B2控制切换装置B2-CTr2,如图38中所示。
图38中的扫描输出控制器SOC的构造与上述图37中的相同。
在图38中,与图37相比,B1子级B1-Sub和B2子级B2-Sub分别进一步包括B1进位放电切换装置B1-CRD和B2进位放电切换装置B2-CRD。
图39是在具有多个B子级的结构中扫描输出控制器SOC的第五个实施方式的电路图。
根据第五个实施方式的扫描输出控制器SOC包括第一B1控制切换装置B1-CTr1、B1扫描输出切换装置B1-SCO、第一B2控制切换装置B2-CTr1、B2扫描输出切换装置B2-SCO、第二B1控制切换装置B1-CTr2和第二B2控制切换装置B2-CTr2,如图39中所示。
第五个实施方式中的B1扫描输出切换装置B1-SCO、B2扫描输出切换装置B2-SCO、第二B1控制切换装置B1-CTr2和第二B2控制切换装置B2-CTr2分别与上述第三个实施方式中的相同,因而其描述由第三个实施方式的上述描述代替。
第五个实施方式中的第一B1控制切换装置B1-CTr1由B1进位脉冲B1-CR控制并连接在B1进位输出端子B1-COT与B1节点B1-n之间。
第五个实施方式中的第一B2控制切换装置B2-CTr1由B2进位脉冲B2-CR控制并连接在B2进位输出端子B2-COT与B2节点B2-n之间。
图40是在具有多个B子级的结构中扫描输出控制器SOC的第六个实施方式的电路图。
根据第六个实施方式的扫描输出控制器SOC包括第一B1控制切换装置B1-CTr1、B1扫描输出切换装置B1-SCO、第一B2控制切换装置B2-CTr1、B2扫描输出切换装置B2-SCO、第二B1控制切换装置B1-CTr2和第二B2控制切换装置B2-CTr2,如图40中所示。
图40中的扫描输出控制器SOC的构造与上述图39中的相同。
在图40中,与图39相比,B1子级B1-Sub和B2子级B2-Sub分别进一步包括B1进位放电切换装置B1-CRD和B2进位放电切换装置B2-CRD。
图41图解了可在具有多个B子级的结构中的扫描输出控制器SOC中附加设置的切换装置。根据上述第一到第六个实施方式每一个的扫描输出控制器SOC可进一步包括图41中所示的两个控制切换装置A11-CTr3和A22-CTr3中的至少一个。
下面将详细描述两个控制切换装置A11-CTr3和A22-CTr3的每一个。
图41的(a)中所示的第三A11控制切换装置A11-CTr3由施加给其栅极的第五控制信号控制并连接在A复位节点A-QB与传输第五放电电压VSS5的第五放电电压线之间。在此,第五控制信号可以是B1进位脉冲B1-CR、BB时钟脉冲BB-CLK、施加给B1扫描输出切换装置B1-SCO的栅极GE_b1的电压、B1时钟脉冲B1-CLK和第一扫描输出端子SOT1处的电压中的任意一个。
图41的(b)中所示的第三A22控制切换装置A22-CTr3由施加给其栅极的第六控制信号控制并连接在A复位节点A-QB与传输第五放电电压VSS5的第五放电电压线之间。在此,第六控制信号可以是B2进位脉冲B2-CR、BB时钟脉冲BB-CLK、施加给B2扫描输出切换装置B2-SCO的栅极GE_b2的电压、B2时钟脉冲B2-CLK和第二扫描输出端子SOT2处的电压中的任意一个。
图42图解了可在具有多个B子级的结构中的扫描输出控制器SOC中附加设置的其它切换装置。根据上述第一到第六个实施方式每一个的扫描输出控制器SOC可进一步包括图42中所示的两个控制切换装置A11-CTr4和A22-CTr4中的至少一个。
下面将详细描述两个控制切换装置A11-CTr4和A22-CTr4的每一个。
图42的(a)中所示的第四A11控制切换装置A11-CTr4由施加给其栅极的第七控制信号控制并连接在A1扫描输出切换装置A1-SCO的栅极GE_a1与传输第六放电电压VSS6的第六放电电压线之间。在此,第七控制信号可以是B1进位脉冲B1-CR、BB时钟脉冲BB-CLK、施加给B1扫描输出切换装置B1-SCO的栅极GE_b1的电压和B1时钟脉冲B1-CLK中的任意一个。
图42的(b)中所示的第四A22控制切换装置A22-CTr4由施加给其栅极的第八控制信号控制并连接在A2扫描输出切换装置A2-SCO的栅极GE_a2与传输第六放电电压VSS6的第六放电电压线之间。在此,第八控制信号可以是B2进位脉冲B2-CR、BB时钟脉冲BB-CLK、施加给B2扫描输出切换装置B2-SCO的栅极GE_b2的电压和B2时钟脉冲B2-CLK中的任意一个。
另一方面,根据本发明的A子级A-Sub、B子级B-Sub、B1子级B1-Sub和B2子级B2-Sub的每一个可具有含有两个或更多个复位节点的电路构造。下面作为一个例子将描述具有两个复位节点的A子级A-Sub的电路构造。
图43是第n级中的A子级A-Sub的另一个实施方式的电路图。
第n级的A子级A-Sub(之后称为第n A子级A-Sub)包括第一到第四A切换装置A-Tr1到A-Tr4、第一A反相器A-INV1、第二A反相器A-INV2、A进位输出切换装置A-CRO、第一A进位放电切换装置A-CRD1和第二A进位放电切换装置A-CRD2,如图43中所示。
第n A子级A-Sub的第一A切换装置A-Tr1由A置位控制信号(例如,来自第(n-1)A子级A-Sub的A1进位脉冲A1-CR_n-1)控制并连接在传输充电电压VDD的充电电压线与A置位节点A-Q之间。也就是说,第一A切换装置A-Tr1响应于来自第(n-1)A子级A-Sub的A1进位脉冲A1-CR_n-1导通或断开,并当导通时将充电电压线和A置位节点A-Q相互连接。在此,充电电压VDD是具有能导通相应切换装置的值的DC电压。
特别地,因为在一个帧周期T_F中在所有级之中最早操作的第一级的上游没有级,所以第一级的A子级A-Sub(之后称作第一A子级A-Sub)被提供来自时序控制器(未示出)的A起始脉冲A-Vst。结果,第一A子级A-Sub的第一A切换装置A-Tr1被提供A起始脉冲A-Vst,而不是上游的A1进位脉冲。
第n A子级A-Sub的第二A切换装置A-Tr2由A复位控制信号(例如,来自第(n+2)A子级A-Sub的A1进位脉冲A1-CR_n+2)控制并连接在A置位节点A-Q与传输第十四放电电压VSS14的第十四放电电压线之间。也就是说,第二A切换装置A-Tr2响应于来自第(n+2)A子级A-Sub的A1进位脉冲A1-CR_n+2导通或断开,并当导通时将A置位节点A-Q和第十四放电电压线相互连接。
第n A子级A-Sub的第三A切换装置A-Tr3由第一A复位节点A-QB1处的电压控制并连接在A置位节点A-Q与传输第十五放电电压VSS15的第十五放电电压线之间。也就是说,第三A切换装置ATr3响应于第一A复位节点A-QB1处的电压导通或断开,并当导通时将A置位节点A-Q和第十五放电电压线相互连接。
第n A子级A-Sub的第四A切换装置A-Tr4由第二A复位节点A-QB2处的电压控制并连接在A置位节点A-Q与传输第十六放电电压VSS16的第十六放电电压线之间。也就是说,第四A切换装置A-Tr4响应于第二A复位节点A-QB2处的电压导通或断开,并当导通时将A置位节点A-Q和第十六放电电压线相互连接。
第n A子级A-Sub的第一A反相器A-INV1根据A置位节点A-Q处的电压控制第一A复位节点A-QB1处的电压,使得A置位节点A-Q处的电压和第一A复位节点A-QB1处的电压具有相反的逻辑。详细地说,当A置位节点A-Q处的电压为逻辑高时,第一A反相器A-INV1向第一A复位节点A-QB1施加低电压VL,以将第一A复位节点A-QB1放电。相反地,当A置位节点A-Q处的电压为逻辑低时,第一A反相器A-INV1向第一A复位节点A-QB1施加第一AC电压AC1。
第n A子级A-Sub的第二A反相器A-INV2根据A置位节点A-Q处的电压控制第二A复位节点A-QB2处的电压,使得A置位节点A-Q处的电压和第二A复位节点A-QB2处的电压具有相反的逻辑。详细地说,当A置位节点A-Q处的电压为逻辑高时,第二A反相器A-INV2向第二A复位节点A-QB2施加低电压VL,以将第二A复位节点A-QB2放电。相反地,当A置位节点A-Q处的电压为逻辑低时,第二A反相器A-INV2向第二A复位节点A-QB2施加第二AC电压AC2。
在此,第一AC电压AC1和第二AC电压AC2的每一个为以f个帧为间隔(f为自然数)交替具有高电压VH和低电压VL的AC信号。第一AC电压AC1相对于第二AC电压AC2相位反转180°。在这一点上,假设第一AC电压AC1在一具体帧周期保持为高电压VH,则第二AC电压AC2在同一周期将保持为低电压VL。
第n A子级A-Sub的A进位输出切换装置A-CRO由A置位节点A-Q处的电压控制并连接在传输A1时钟脉冲A1-CLK_2的任意一条A1时钟传输线与第n A子级A-Sub的A进位输出端子A-COT之间。也就是说,A进位输出切换装置A-CRO响应于A置位节点A-Q处的电压导通或断开,并当导通时将A1时钟传输线和A进位输出端子A-COT相互连接。
第n A子级A-Sub的第一A进位放电切换装置A-CRD1由第一A复位节点A-QB1处的电压控制并连接在A进位输出端子A-COT与传输第十七放电电压VSS17的第十七放电电压线之间。也就是说,第一A进位放电切换装置A-CRD1响应于第一A复位节点A-QB1处的电压导通或断开,并当导通时将A进位输出端子A-COT和第十七放电电压线相互连接。
第n A子级A-Sub的第二A进位放电切换装置A-CRD2由第二A复位节点A-QB2处的电压控制并连接在A进位输出端子A-COT与第十七放电电压线之间。也就是说,第二A进位放电切换装置A-CRD2响应于第二A复位节点A-QB2处的电压导通或断开,并当导通时将A进位输出端子A-COT和第十七放电电压线相互连接。
另一方面,B时钟脉冲B-CLK可以是两个或更多个相位。下面将描述B时钟脉冲B-CLK为两个相位的例子。
图44是当B#时钟脉冲B#-CLK(其中#为1或2)为两个相位时的时序图。
如图44中所示,仅在奇数B1输出周期T_B1中选择性输出第一B1时钟脉冲B1-CLK_1,而仅在偶数B1输出周期T_B1中选择性输出第二B1时钟脉冲B1-CLK_2。因此,在奇数B1输出周期T_B1中通过第一B1时钟脉冲B1-CLK_1产生B1扫描脉冲B1-SC,在偶数B1输出周期T_B1中通过第二B1时钟脉冲B1-CLK_2产生B1扫描脉冲B1-SC。
另一方面,扫描输出控制器SOC中设置的至少一个控制切换装置可内置在相应级的A子级A-Sub和B子级B-Sub的至少一个中。
第一到第十七放电电压VSS1到VSS17可具有相同的值或不同的值。
另一方面,图4到8和图44中相邻虚线之间的距离根据各个附图可相同或不同。例如,假设图4中相邻虚线之间的距离为d1,图6中相邻虚线之间的距离为d2,则d1和d2可以相同或不同。
通过上面的描述很显然,根据本发明的移位寄存器具有下述效果。
第一,置位节点使用不是恒定电压的时钟脉冲和浮置结构自举,从而即使时钟脉冲具有相对低的电压,也可稳定地输出A扫描脉冲和B扫描脉冲。
第二,即使扫描输出切换装置的尺寸形成得相对较小,通过自举使输出电压稳定化,由此可防止输出电压减弱。因此,可使在显示装置中的占用面积最小化,这对于减小显示装置的尺寸是有利的。
第三,使用一个A级中包含的节点产生两个A扫描脉冲(A1扫描脉冲和A2扫描脉冲),从而仅使用较少数量的切换装置就可从一个级输出多个复合脉冲。
在不脱离本发明的精神或范围的情况下,本发明可进行各种修改和变化,这对于本领域技术人员来说是显而易见的。因而,本发明意在覆盖落入所附权利要求书范围及其等同范围内的对本发明的所有修改和变化。

Claims (38)

1.一种移位寄存器,包括多个级,每个级输出k个复合脉冲,每个复合脉冲包括A扫描脉冲和B扫描脉冲,其中k为大于1的自然数,
其中至少一个级包括:
A子级,所述A子级用于响应于外部A控制信号控制A置位节点处的电压和至少一个A复位节点处的电压,并根据所述A置位节点处的电压、所述至少一个A复位节点处的电压以及任意一个A时钟脉冲产生A进位脉冲;
至少一个B子级,所述至少一个B子级用于响应于外部B控制信号控制B置位节点处的电压和至少一个B复位节点处的电压,并根据所述B置位节点处的电压、所述至少一个B复位节点处的电压以及任意一个BB时钟脉冲产生B进位脉冲;和
扫描输出控制器,所述扫描输出控制器用于根据所述A置位节点处的电压和所述A进位脉冲中的至少之一以及k个A时钟脉冲产生k个A扫描脉冲,根据所述B进位脉冲和k个B时钟脉冲产生k个B扫描脉冲,并输出彼此对应的一个A扫描脉冲和一个B扫描脉冲作为相应一个复合脉冲。
2.根据权利要求1所述的移位寄存器,其中:
k为2;
所述k个A时钟脉冲被划分为具有不同相位的多个A1时钟脉冲和具有不同相位的多个A2时钟脉冲;
所述A1时钟脉冲中的任意一个被提供给所述A子级和所述扫描输出控制器;
所述A2时钟脉冲中的任意一个被提供给所述扫描输出控制器;
所述B时钟脉冲被划分为B1时钟脉冲和B2时钟脉冲;
所述A子级通过A进位输出端子输出所述A进位脉冲;
所述B子级通过B进位输出端子输出所述B进位脉冲;
所述扫描输出控制器根据所述A置位节点处的电压和所述A进位脉冲中的至少之一以及被提供的A1时钟脉冲产生A1扫描脉冲,根据所述B进位脉冲和所述B1时钟脉冲产生B1扫描脉冲,并输出所述A1扫描脉冲和所述B1扫描脉冲作为第一复合脉冲;
所述扫描输出控制器根据所述A置位节点处的电压和所述A进位脉冲中的至少之一及被提供的A2时钟脉冲产生A2扫描脉冲,根据所述B进位脉冲和所述B2时钟脉冲产生B2扫描脉冲,并输出所述A2扫描脉冲和所述B2扫描脉冲作为第二复合脉冲;且
所述至少一个级通过第一扫描输出端子从所述扫描输出控制器输出所述第一复合脉冲,并通过第二扫描输出端子从所述扫描输出控制器输出所述第二复合脉冲。
3.根据权利要求2所述的移位寄存器,其中所述扫描输出控制器包括:
A1扫描输出切换装置,所述A1扫描输出切换装置由所述A置位节点处的电压控制并连接在用于传输所述A1时钟脉冲的A1时钟传输线与所述第一扫描输出端子之间;和
A2扫描输出切换装置,所述A2扫描输出切换装置由所述A置位节点处的电压控制并连接在用于传输所述A2时钟脉冲的A2时钟传输线与所述第二扫描输出端子之间。
4.根据权利要求2所述的移位寄存器,其中所述扫描输出控制器包括:
A1扫描输出切换装置,所述A1扫描输出切换装置由所述A置位节点处的电压控制并连接在用于传输所述A1时钟脉冲的A1时钟传输线与所述第一扫描输出端子之间;
A控制切换装置,所述A控制切换装置由所述A置位节点处的电压控制并连接在所述A置位节点与A节点之间;和
A2扫描输出切换装置,所述A2扫描输出切换装置由所述A节点处的电压控制并连接在用于传输所述A2时钟脉冲的A2时钟传输线与所述第二扫描输出端子之间。
5.根据权利要求2所述的移位寄存器,其中所述扫描输出控制器包括:
第一A控制切换装置,所述第一A控制切换装置由所述A置位节点处的电压控制并连接在所述A置位节点与A1节点之间;
A1扫描输出切换装置,所述A1扫描输出切换装置由所述A1节点处的电压控制并连接在用于传输所述A1时钟脉冲的A1时钟传输线与所述第一扫描输出端子之间;
第二A控制切换装置,所述第二A控制切换装置由所述A置位节点处的电压控制并连接在所述A置位节点与A2节点之间;和
A2扫描输出切换装置,所述A2扫描输出切换装置由所述A2节点处的电压控制并连接在用于传输所述A2时钟脉冲的A2时钟传输线与所述第二扫描输出端子之间。
6.根据权利要求2所述的移位寄存器,其中所述扫描输出控制器包括:
A1扫描输出切换装置,所述A1扫描输出切换装置由所述A置位节点处的电压控制并连接在用于传输所述A1时钟脉冲的A1时钟传输线与所述第一扫描输出端子之间;
A控制切换装置,所述A控制切换装置由所述A进位脉冲控制并连接在所述A进位输出端子与A节点之间;和
A2扫描输出切换装置,所述A2扫描输出切换装置由所述A节点处的电压控制并连接在用于传输所述A2时钟脉冲的A2时钟传输线与所述第二扫描输出端子之间。
7.根据权利要求2所述的移位寄存器,其中所述扫描输出控制器包括:
第一A控制切换装置,所述第一A控制切换装置由所述A进位脉冲控制并连接在所述A进位输出端子与A1节点之间;
A1扫描输出切换装置,所述A1扫描输出切换装置由所述A1节点处的电压控制并连接在用于传输所述A1时钟脉冲的A1时钟传输线与所述第一扫描输出端子之间;
第二A控制切换装置,所述第二A控制切换装置由所述A进位脉冲控制并连接在所述A进位输出端子与A2节点之间;和
A2扫描输出切换装置,所述A2扫描输出切换装置由所述A2节点处的电压控制并连接在用于传输所述A2时钟脉冲的A2时钟传输线与所述第二扫描输出端子之间。
8.根据权利要求3至7中任一项所述的移位寄存器,其中所述扫描输出控制器还包括:
A1扫描放电切换装置,所述A1扫描放电切换装置由所述A复位节点处的电压控制并连接在所述第一扫描输出端子与用于传输第一放电电压的第一放电电压线之间;和
A2扫描放电切换装置,所述A2扫描放电切换装置由所述A复位节点处的电压控制并连接在所述第二扫描输出端子与用于传输第二放电电压的第二放电电压线之间。
9.根据权利要求2所述的移位寄存器,其中所述扫描输出控制器包括:
B1扫描输出切换装置,所述B1扫描输出切换装置由所述B进位脉冲控制并连接在用于传输所述B1时钟脉冲的B1时钟传输线与所述第一扫描输出端子之间;和
B2扫描输出切换装置,所述B2扫描输出切换装置由所述B进位脉冲控制并连接在用于传输所述B2时钟脉冲的B2时钟传输线与所述第二扫描输出端子之间。
10.根据权利要求2所述的移位寄存器,其中所述扫描输出控制器包括:
第一B控制切换装置,所述第一B控制切换装置由外部切换控制信号控制并连接在所述B进位输出端子与B节点之间;
B1扫描输出切换装置,所述B1扫描输出切换装置由所述B节点处的电压控制并连接在用于传输所述B1时钟脉冲的B1时钟传输线与所述第一扫描输出端子之间;
B2扫描输出切换装置,所述B2扫描输出切换装置由所述B节点处的电压控制并连接在用于传输所述B2时钟脉冲的B2时钟传输线与所述第二扫描输出端子之间;和
第二B控制切换装置,所述第二B控制切换装置由所述B复位节点处的电压控制并连接在所述B节点与用于传输第三放电电压的第三放电电压线之间。
11.根据权利要求10所述的移位寄存器,其中所述切换控制信号为直流(DC)电压和交流(AC)电压中的任意之一。
12.根据权利要求11所述的移位寄存器,其中所述AC电压与所述BB时钟脉冲同步地输出并具有与所述BB时钟脉冲相同或不同的脉冲宽度。
13.根据权利要求2所述的移位寄存器,其中所述扫描输出控制器包括:
第一B控制切换装置,所述第一B控制切换装置由所述B进位脉冲控制并连接在所述B进位输出端子与B节点之间;
B1扫描输出切换装置,所述B1扫描输出切换装置由所述B节点处的电压控制并连接在用于传输所述B1时钟脉冲的B1时钟传输线与所述第一扫描输出端子之间;
B2扫描输出切换装置,所述B2扫描输出切换装置由所述B节点处的电压控制并连接在用于传输所述B2时钟脉冲的B2时钟传输线与所述第二扫描输出端子之间;和
第二B控制切换装置,所述第二B控制切换装置由所述B复位节点处的电压控制并连接在所述B节点与用于传输第三放电电压的第三放电电压线之间。
14.根据权利要求2所述的移位寄存器,其中所述扫描输出控制器包括:
第一B控制切换装置,所述第一B控制切换装置由所述B进位脉冲控制并连接在所述B进位输出端子与B1节点之间;
B1扫描输出切换装置,所述B1扫描输出切换装置由所述B1节点处的电压控制并连接在用于传输所述B1时钟脉冲的B1时钟传输线与所述第一扫描输出端子之间;
第二B控制切换装置,所述第二B控制切换装置由所述B进位脉冲控制并连接在所述B进位输出端子与B2节点之间;
B2扫描输出切换装置,所述B2扫描输出切换装置由所述B2节点处的电压控制并连接在用于传输所述B2时钟脉冲的B2时钟传输线与所述第二扫描输出端子之间;
第三B控制切换装置,所述第三B控制切换装置由所述B复位节点处的电压控制并连接在所述B1节点与用于传输第三放电电压的第三放电电压线之间;和
第四B控制切换装置,所述第四B控制切换装置由所述B复位节点处的电压控制并连接在所述B2节点与用于传输第四放电电压的第四放电电压线之间。
15.根据权利要求9、10、13和14中任一项所述的移位寄存器,其中所述扫描输出控制器还包括下述控制切换装置的至少之一:
第三A1控制切换装置,所述第三A1控制切换装置由所述B进位脉冲、所述BB时钟脉冲、施加给所述B1扫描输出切换装置的栅极的电压、所述B1时钟脉冲和所述第一扫描输出端子处的电压中的任意之一控制,并连接在所述A复位节点与用于传输第五放电电压的第五放电电压线之间;和
第三A2控制切换装置,所述第三A2控制切换装置由所述B进位脉冲、所述BB时钟脉冲、施加给所述B2扫描输出切换装置的栅极的电压、所述B2时钟脉冲和所述第二扫描输出端子处的电压中的任意之一控制,并连接在所述A复位节点与所述第五放电电压线之间。
16.根据权利要求9、10、13和14中任一项所述的移位寄存器,其中所述扫描输出控制器还包括:
A1扫描输出切换装置,所述A1扫描输出切换装置由所述A置位节点处的电压直接或间接控制并连接在用于传输所述A1时钟脉冲的A1时钟传输线与所述第一扫描输出端子之间;
A2扫描输出切换装置,所述A2扫描输出切换装置由所述A置位节点处的电压直接或间接控制并连接在用于传输所述A2时钟脉冲的A2时钟传输线与所述第二扫描输出端子之间;以及
下述控制切换装置的至少之一:
第四A1控制切换装置,所述第四A1控制切换装置由所述B进位脉冲、所述BB时钟脉冲、施加给所述B1扫描输出切换装置的栅极的电压和所述B1时钟脉冲的任意之一控制,并连接在所述A1扫描输出切换装置的栅极与用于传输第六放电电压的第六放电电压线之间;和
第四A2控制切换装置,所述第四A2控制切换装置由所述B进位脉冲、所述BB时钟脉冲、施加给所述B2扫描输出切换装置的栅极的电压和所述B2时钟脉冲的任意之一控制,并连接在所述A2扫描输出切换装置的栅极与所述第六放电电压线之间。
17.根据权利要求2所述的移位寄存器,其中所述扫描输出控制器包括:A1扫描输出切换装置,所述A1扫描输出切换装置由所述A置位节点处的电压直接或间接控制并连接在用于传输所述A1时钟脉冲的A1时钟传输线与所述第一扫描输出端子之间;A2扫描输出切换装置,所述A2扫描输出切换装置由所述A置位节点处的电压直接或间接控制并连接在用于传输所述A2时钟脉冲的A2时钟传输线与所述第二扫描输出端子之间;B1扫描输出切换装置,所述B1扫描输出切换装置由所述B进位脉冲直接或间接控制并连接在用于传输所述B1时钟脉冲的B1时钟传输线与所述第一扫描输出端子之间;和B2扫描输出切换装置,所述B2扫描输出切换装置由所述B进位脉冲直接或间接控制并连接在用于传输所述B2时钟脉冲的B2时钟传输线与所述第二扫描输出端子之间,
其中所述扫描输出控制器还包括下述控制切换装置的至少之一:
第五B1控制切换装置,所述第五B1控制切换装置由所述A进位脉冲控制并连接在所述B1扫描输出切换装置的栅极与用于传输第七放电电压的第七放电电压线之间;
第六B1控制切换装置,所述第六B1控制切换装置由施加给所述A1扫描输出切换装置的栅极的电压控制并连接在所述B1扫描输出切换装置的栅极与用于传输第八放电电压的第八放电电压线之间;
第七B1控制切换装置,所述第七B1控制切换装置由外部A起始脉冲控制并连接在所述B1扫描输出切换装置的栅极与用于传输第九放电电压的第九放电电压线之间;
第五B2控制切换装置,所述第五B2控制切换装置由所述A进位脉冲控制并连接在所述B2扫描输出切换装置的栅极与所述第七放电电压线之间;
第六B2控制切换装置,所述第六B2控制切换装置由施加给所述A2扫描输出切换装置的栅极的电压控制并连接在所述B2扫描输出切换装置的栅极与所述第八放电电压线之间;和
第七B2控制切换装置,所述第七B2控制切换装置由所述外部A起始脉冲控制并连接在所述B2扫描输出切换装置的栅极与所述第九放电电压线之间。
18.根据权利要求2所述的移位寄存器,其中:
所述A1时钟脉冲为两个或更多个相位;
所述A2时钟脉冲为两个或更多个相位;
所述BB时钟脉冲为两个或更多个相位;
所述B1时钟脉冲为一个或多个相位;
所述B2时钟脉冲为一个或多个相位;
其中所述BB时钟脉冲具有比所述A1时钟脉冲和所述A2时钟脉冲的每一个长的周期,
其中所述A1时钟脉冲、所述A2时钟脉冲、所述BB时钟脉冲、所述B1时钟脉冲和所述B2时钟脉冲具有相同的脉冲宽度,或者所述A1时钟脉冲、所述A2时钟脉冲、所述BB时钟脉冲、所述B1时钟脉冲和所述B2时钟脉冲中的至少两种具有不同的脉冲宽度。
19.根据权利要求16所述的移位寄存器,其中在所述BB时钟脉冲保持为高的同时所述A1时钟脉冲和所述A2时钟脉冲保持为低。
20.根据权利要求2所述的移位寄存器,其中所述A控制信号包括A置位控制信号和A复位控制信号,
其中所述至少一个级的A子级包括:
第一A切换装置,所述第一A切换装置由所述A置位控制信号控制并连接在用于传输充电电压的充电电压线与所述A置位节点之间;
第二A切换装置,所述第二A切换装置由所述A复位控制信号控制并连接在所述A置位节点与用于传输第十放电电压的第十放电电压线之间;
A反相器,所述A反相器用于根据所述A置位节点处的电压控制所述A复位节点处的电压,使得所述A置位节点处的电压和所述A复位节点处的电压具有相反的逻辑;
A进位输出切换装置,所述A进位输出切换装置由所述A置位节点处的电压控制并连接在用于传输所述A1时钟脉冲的A1时钟传输线与所述A进位输出端子之间;和
A进位放电切换装置,所述A进位放电切换装置由所述A复位节点处的电压控制并连接在所述A进位输出端子与用于传输第十一放电电压的第十一放电电压线之间。
21.根据权利要求20所述的移位寄存器,其中所述A反相器包括:
第一A反相切换装置,所述第一A反相切换装置由来自高电压线的高电压控制并连接在所述高电压线与所述A复位节点之间;和
第二A反相切换装置,所述第二A反相切换装置由所述A置位节点处的电压控制并连接在所述A复位节点与用于传输低电压的低电压线之间。
22.根据权利要求20所述的移位寄存器,其中所述A反相器包括:
第一A反相切换装置,所述第一A反相切换装置由外部控制信号控制并连接在用于传输高电压的高电压线与所述A复位节点之间;和
第二A反相切换装置,所述第二A反相切换装置由所述A置位节点处的电压控制并连接在所述A复位节点与用于传输低电压的低电压线之间。
23.根据权利要求20所述的移位寄存器,其中所述A反相器包括:
第一A反相切换装置,所述第一A反相切换装置由外部控制信号控制并连接在用于传输高电压的高电压线与A公共节点之间;
第二A反相切换装置,所述第二A反相切换装置由所述A置位节点处的电压控制并连接在所述A公共节点与用于传输低电压的低电压线之间;
第三A反相切换装置,所述第三A反相切换装置由所述A公共节点处的电压控制并连接在所述高电压线与所述A复位节点之间;和
第四A反相切换装置,所述第四A反相切换装置由所述A置位节点处的电压控制并连接在所述A复位节点与所述低电压线之间。
24.根据权利要求20所述的移位寄存器,其中所述A反相器包括:
第一A反相切换装置,所述第一A反相切换装置由来自高电压线的高电压控制并连接在所述高电压线与A公共节点之间;
第二A反相切换装置,所述第二A反相切换装置由所述A置位节点处的电压控制并连接在所述A公共节点与用于传输低电压的低电压线之间;
第三A反相切换装置,所述第三A反相切换装置由所述A公共节点处的电压控制并连接在所述高电压线与所述A复位节点之间;和
第四A反相切换装置,所述第四A反相切换装置由所述A置位节点处的电压控制并连接在所述A复位节点与所述低电压线之间。
25.根据权利要求20所述的移位寄存器,其中所述A反相器包括:
第一A反相切换装置,所述第一A反相切换装置由所述A置位节点处的电压控制并连接在所述A复位节点与用于传输低电压的低电压线之间;
第二A反相切换装置,所述第二A反相切换装置由所述A复位节点处的电压控制并连接在所述A置位节点与所述第一扫描输出端子之间或者连接在所述A置位节点与所述A进位输出端子之间;和
A电容器,所述A电容器连接在所述A时钟传输线与所述A复位节点之间。
26.根据权利要求21至25中任一项所述的移位寄存器,其中所述A反相器还包括下述反相切换装置的至少之一:
第五A反相切换装置,所述第五A反相切换装置由所述A置位控制信号控制并连接在所述A复位节点与所述低电压线之间;
第六A反相切换装置,所述第六A反相切换装置由所述A复位节点处的电压控制并连接在所述A置位节点与所述低电压线之间;
第七A反相切换装置,所述第七A反相切换装置由来自所述A1时钟传输线的A1时钟脉冲控制并连接在用于输出所述A置位控制信号的输出端子与所述A置位节点之间;和
第八A反相切换装置,所述第八A反相切换装置由所述A复位节点处的电压控制并连接在所述A置位节点与一端子之间,
其中所述一端子是所述第一扫描输出端子、所述第二扫描输出端子、所述A1时钟传输线和A2时钟传输线中的任意之一。
27.根据权利要求23或24所述的移位寄存器,其中所述A反相器还包括第九A反相切换装置,所述第九A反相切换装置由所述B进位脉冲和施加给所述扫描输出控制器的B1扫描输出切换装置的栅极的电压中的任意之一控制,并连接在所述A公共节点与所述低电压线之间。
28.根据权利要求20所述的移位寄存器,其中:
所述A置位控制信号为A起始脉冲、或者从所述多个级之中早于所述至少一个级操作的任意一个级输出的A进位脉冲,
所述A复位控制信号为从所述多个级之中晚于所述至少一个级操作的任意一个级输出的A进位脉冲或A扫描脉冲。
29.根据权利要求2所述的移位寄存器,其中所述B控制信号包括B置位控制信号和B复位控制信号,
其中所述至少一个级的B子级包括:
第一B切换装置,所述第一B切换装置由所述B置位控制信号控制并连接在用于传输充电电压的充电电压线与所述B置位节点之间;
第二B切换装置,所述第二B切换装置由所述B复位控制信号控制并连接在所述B置位节点与用于传输第十二放电电压的第十二放电电压线之间;
B反相器,所述B反相器用于根据所述B置位节点处的电压控制所述B复位节点处的电压,使得所述B置位节点处的电压和所述B复位节点处的电压具有相反的逻辑;
B进位输出切换装置,所述B进位输出切换装置由所述B置位节点处的电压控制并连接在用于传输所述BB时钟脉冲的BB时钟传输线与所述B进位输出端子之间;和
B进位放电切换装置,所述B进位放电切换装置由所述B复位节点处的电压控制并连接在所述B进位输出端子与用于传输第十三放电电压的第十三放电电压线之间。
30.根据权利要求29所述的移位寄存器,其中所述B子级还包括第三B切换装置,所述第三B切换装置由所述B置位节点处的电压控制并连接在用于传输外部切换控制信号的控制传输线与所述B置位节点之间。
31.根据权利要求29所述的移位寄存器,其中:
所述B置位控制信号为B起始脉冲、或者从所述多个级之中早于所述至少一个级操作的任意一个级输出的B进位脉冲,
所述B复位控制信号为从所述多个级之中晚于所述至少一个级操作的任意一个级输出的B进位脉冲。
32.根据权利要求1所述的移位寄存器,其中:
k为2;
所述至少一个B子级包括两个B子级,一个为B1子级,另一个为B2子级,
所述k个A时钟脉冲被划分为具有不同相位的多个A1时钟脉冲和具有不同相位的多个A2时钟脉冲;
所述A1时钟脉冲中的任意一个被提供给所述A子级和所述扫描输出控制器;
所述A2时钟脉冲中的任意一个被提供给所述扫描输出控制器;
所述B时钟脉冲被划分为B1时钟脉冲和B2时钟脉冲;
所述B进位脉冲被划分为B1进位脉冲和B2进位脉冲;
所述A子级通过A进位输出端子输出所述A进位脉冲;
所述B1子级通过B1进位输出端子输出所述B1进位脉冲;
所述B2子级通过B2进位输出端子输出所述B2进位脉冲;
所述扫描输出控制器根据所述A置位节点处的电压和所述A进位脉冲中的至少之一以及被提供的A1时钟脉冲产生A1扫描脉冲,根据所述B1进位脉冲和所述B2进位脉冲之一以及所述B1时钟脉冲产生B1扫描脉冲,并输出所述A1扫描脉冲和所述B1扫描脉冲作为第一复合脉冲;
所述扫描输出控制器根据所述A置位节点处的电压和所述A进位脉冲中的至少之一以及被提供的A2时钟脉冲产生A2扫描脉冲,根据所述B1进位脉冲和所述B2进位脉冲之一以及所述B2时钟脉冲产生B2扫描脉冲,并输出所述A2扫描脉冲和所述B2扫描脉冲作为第二复合脉冲;且
所述至少一个级通过第一扫描输出端子从所述扫描输出控制器输出所述第一复合脉冲,并通过第二扫描输出端子从所述扫描输出控制器输出所述第二复合脉冲。
33.根据权利要求32所述的移位寄存器,其中所述扫描输出控制器包括:
B1扫描输出切换装置,所述B1扫描输出切换装置由所述B1进位脉冲控制并连接在用于传输所述B1时钟脉冲的B1时钟传输线与所述第一扫描输出端子之间;和
B2扫描输出切换装置,所述B2扫描输出切换装置由所述B2进位脉冲控制并连接在用于传输所述B2时钟脉冲的B2时钟传输线与所述第二扫描输出端子之间。
34.根据权利要求32所述的移位寄存器,其中所述扫描输出控制器包括:
第一B1控制切换装置,所述第一B1控制切换装置由外部切换控制信号控制并连接在所述B1进位输出端子与B1节点之间;
B1扫描输出切换装置,所述B1扫描输出切换装置由所述B1节点处的电压控制并连接在用于传输所述B1时钟脉冲的B1时钟传输线与所述第一扫描输出端子之间;
第一B2控制切换装置,所述第一B2控制切换装置由所述切换控制信号控制并连接在所述B2进位输出端子与B2节点之间;和
B2扫描输出切换装置,所述B2扫描输出切换装置由所述B2节点处的电压控制并连接在用于传输所述B2时钟脉冲的B2时钟传输线与所述第二扫描输出端子之间。
35.根据权利要求34所述的移位寄存器,其中所述扫描输出控制器还包括:
第二B1控制切换装置,所述第二B1控制切换装置由所述B复位节点处的电压控制并连接在所述B1节点与用于传输第一放电电压的第一放电电压线之间;和
第二B2控制切换装置,所述第二B2控制切换装置由所述B复位节点处的电压控制并连接在所述B2节点与所述第一放电电压线之间。
36.根据权利要求32所述的移位寄存器,其中所述扫描输出控制器包括:
第一B1控制切换装置,所述第一B1控制切换装置由所述B1进位脉冲控制并连接在所述B1进位输出端子与B1节点之间;
B1扫描输出切换装置,所述B1扫描输出切换装置由所述B1节点处的电压控制并连接在用于传输所述B1时钟脉冲的B1时钟传输线与所述第一扫描输出端子之间;
第二B1控制切换装置,所述第二B1控制切换装置由所述B复位节点处的电压控制并连接在所述B1节点与用于传输第三放电电压的第三放电电压线之间;
第一B2控制切换装置,所述第一B2控制切换装置由所述B2进位脉冲控制并连接在所述B2进位输出端子与B2节点之间;
B2扫描输出切换装置,所述B2扫描输出切换装置由所述B2节点处的电压控制并连接在用于传输所述B2时钟脉冲的B2时钟传输线与所述第二扫描输出端子之间;和
第二B2控制切换装置,所述第二B2控制切换装置由所述B复位节点处的电压控制并连接在所述B2节点与所述第三放电电压线之间。
37.根据权利要求32、33、34和36中任一项所述的移位寄存器,其中所述扫描输出控制器还包括下述控制切换装置的至少之一:
第三A11控制切换装置,所述第三A11控制切换装置由所述B1进位脉冲、所述BB时钟脉冲、施加给所述B1扫描输出切换装置的栅极的电压、所述B1时钟脉冲和所述第一扫描输出端子处的电压中的任意之一控制,并连接在所述A复位节点与用于传输第五放电电压的第五放电电压线之间;和
第三A22控制切换装置,所述第三A22控制切换装置由所述B2进位脉冲、所述BB时钟脉冲、施加给所述B2扫描输出切换装置的栅极的电压、所述B2时钟脉冲和所述第二扫描输出端子处的电压中的任意之一控制,并连接在所述A复位节点与所述第五放电电压线之间。
38.根据权利要求32、33、34和36中任一项所述的移位寄存器,其中所述扫描输出控制器还包括:
A1扫描输出切换装置,所述A1扫描输出切换装置由所述A置位节点处的电压直接或间接控制并连接在用于传输所述A1时钟脉冲的A1时钟传输线与所述第一扫描输出端子之间;
A2扫描输出切换装置,所述A2扫描输出切换装置由所述A置位节点处的电压直接或间接控制并连接在用于传输所述A2时钟脉冲的A2时钟传输线与所述第二扫描输出端子之间;以及
下述控制切换装置的至少之一:
第四A11控制切换装置,所述第四A11控制切换装置由所述B1进位脉冲、所述BB时钟脉冲、施加给所述B1扫描输出切换装置的栅极的电压和所述B1时钟脉冲的任意之一控制,并连接在所述A1扫描输出切换装置的栅极与用于传输第六放电电压的第六放电电压线之间;和
第四A22控制切换装置,所述第四A22控制切换装置由所述B2进位脉冲、所述BB时钟脉冲、施加给所述B2扫描输出切换装置的栅极的电压和所述B2时钟脉冲的任意之一控制,并连接在所述A2扫描输出切换装置的栅极与所述第六放电电压线之间。
CN201310741318.0A 2013-02-28 2013-12-27 移位寄存器 Active CN104021753B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
KR10-2013-0022287 2013-02-28
KR1020130022287A KR101407315B1 (ko) 2013-02-28 2013-02-28 쉬프트 레지스터

Publications (2)

Publication Number Publication Date
CN104021753A true CN104021753A (zh) 2014-09-03
CN104021753B CN104021753B (zh) 2016-05-04

Family

ID=51132849

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201310741318.0A Active CN104021753B (zh) 2013-02-28 2013-12-27 移位寄存器

Country Status (3)

Country Link
US (1) US9384853B2 (zh)
KR (1) KR101407315B1 (zh)
CN (1) CN104021753B (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN108648716A (zh) * 2018-07-25 2018-10-12 京东方科技集团股份有限公司 移位寄存器单元及其驱动方法、栅极驱动电路及显示装置
CN113129840A (zh) * 2019-12-30 2021-07-16 乐金显示有限公司 栅极驱动电路和包括该栅极驱动电路的图像显示装置

Families Citing this family (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101992908B1 (ko) * 2012-12-28 2019-06-25 엘지디스플레이 주식회사 쉬프트 레지스터
KR102034060B1 (ko) * 2013-06-21 2019-10-18 엘지디스플레이 주식회사 쉬프트 레지스터
KR102089319B1 (ko) * 2013-08-30 2020-03-16 엘지디스플레이 주식회사 쉬프트 레지스터
CN103985341B (zh) * 2014-04-30 2016-04-20 京东方科技集团股份有限公司 一种移位寄存器单元、栅极驱动电路和显示装置
CN104252843B (zh) * 2014-09-23 2016-08-24 京东方科技集团股份有限公司 脉冲信号合并电路、显示面板和显示装置
KR102157547B1 (ko) * 2014-11-07 2020-09-21 엘지디스플레이 주식회사 쉬프트 레지스터
CN104751816B (zh) * 2015-03-31 2017-08-15 深圳市华星光电技术有限公司 移位寄存器电路
US9727165B2 (en) * 2015-04-02 2017-08-08 Apple Inc. Display with driver circuitry having intraframe pause capabilities
CN106782394A (zh) * 2016-12-30 2017-05-31 深圳市华星光电技术有限公司 一种驱动电路及其下拉维持电路、显示装置
CN109935197B (zh) * 2018-02-14 2021-02-26 京东方科技集团股份有限公司 移位寄存器单元、栅极驱动电路、显示装置以及驱动方法
CN109935196B (zh) 2018-02-14 2020-12-01 京东方科技集团股份有限公司 移位寄存器单元、栅极驱动电路、显示装置以及驱动方法
CN108682398B (zh) * 2018-08-08 2020-05-29 京东方科技集团股份有限公司 移位寄存器单元、栅极驱动电路、显示装置及驱动方法

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1072271A (zh) * 1991-10-08 1993-05-19 株式会社半导体能源研究所 电光器件的驱动法
CN1397956A (zh) * 2001-07-16 2003-02-19 株式会社半导体能源研究所 移位寄存器及其驱动方法
KR20120044084A (ko) * 2010-10-27 2012-05-07 엘지디스플레이 주식회사 게이트 쉬프트 레지스터와 이를 이용한 표시장치
CN102456330A (zh) * 2010-10-20 2012-05-16 乐金显示有限公司 栅极驱动器和包括栅极驱动器的有机发光二极管显示器
CN103915058A (zh) * 2012-12-28 2014-07-09 乐金显示有限公司 移位寄存器

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101055206B1 (ko) 2004-10-18 2011-08-08 엘지디스플레이 주식회사 액정표시장치의 쉬프트 레지스터
JP4899327B2 (ja) * 2005-03-15 2012-03-21 カシオ計算機株式会社 シフトレジスタ回路及びその駆動制御方法並びに駆動制御装置
KR101350635B1 (ko) * 2009-07-03 2014-01-10 엘지디스플레이 주식회사 듀얼 쉬프트 레지스터
TWI439050B (zh) * 2010-10-27 2014-05-21 Au Optronics Corp 移位暫存器及觸控裝置
KR101859471B1 (ko) * 2011-07-19 2018-05-21 엘지디스플레이 주식회사 쉬프트 레지스터
KR102024116B1 (ko) * 2012-03-22 2019-11-15 삼성디스플레이 주식회사 게이트 구동 회로 및 이를 이용한 표시 장치

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1072271A (zh) * 1991-10-08 1993-05-19 株式会社半导体能源研究所 电光器件的驱动法
CN1397956A (zh) * 2001-07-16 2003-02-19 株式会社半导体能源研究所 移位寄存器及其驱动方法
CN102456330A (zh) * 2010-10-20 2012-05-16 乐金显示有限公司 栅极驱动器和包括栅极驱动器的有机发光二极管显示器
KR20120044084A (ko) * 2010-10-27 2012-05-07 엘지디스플레이 주식회사 게이트 쉬프트 레지스터와 이를 이용한 표시장치
CN103915058A (zh) * 2012-12-28 2014-07-09 乐金显示有限公司 移位寄存器

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN108648716A (zh) * 2018-07-25 2018-10-12 京东方科技集团股份有限公司 移位寄存器单元及其驱动方法、栅极驱动电路及显示装置
US11263942B2 (en) 2018-07-25 2022-03-01 Hefei Xinsheng Optoelectronics Technology Co., Ltd. Shift register unit and driving method thereof, gate driving circuit, and display device
CN113129840A (zh) * 2019-12-30 2021-07-16 乐金显示有限公司 栅极驱动电路和包括该栅极驱动电路的图像显示装置

Also Published As

Publication number Publication date
CN104021753B (zh) 2016-05-04
US9384853B2 (en) 2016-07-05
KR101407315B1 (ko) 2014-06-13
US20140241488A1 (en) 2014-08-28

Similar Documents

Publication Publication Date Title
CN104021753A (zh) 移位寄存器
CN103915058B (zh) 移位寄存器
CN103680634A (zh) 移位寄存器
CN103714859B (zh) 移位寄存器
US8604858B2 (en) Gate driving circuit
CN103578395B (zh) 移位寄存器
CN102867490B (zh) 选通驱动电路
CN104658506B (zh) 移位寄存器、栅极驱动电路及其驱动方法、显示面板
CN105405383B (zh) 移位寄存单元、移位寄存器及其驱动方法、显示装置
CN100507985C (zh) 驱动显示装置的装置
CN105243984B (zh) 移位寄存单元、移位寄存器及移位寄存器的驱动方法
CN109935204B (zh) 移位寄存器单元、栅极驱动电路、显示装置及驱动方法
CN107507597A (zh) 影像显示面板及其栅极驱动电路
US20140022045A1 (en) Shift register
CN103165189A (zh) 栅极移位寄存器
TWI486695B (zh) 液晶顯示面板以及顯示驅動方法
CN104485065A (zh) 移位寄存器、驱动方法、栅极驱动电路
CN103137207A (zh) 移位暂存器
CN100514404C (zh) 显示面板的电荷共享装置
US20150221274A1 (en) Display driver
CN107134268A (zh) 移位寄存器、栅极驱动电路及驱动方法和液晶显示器
CN102622982B (zh) 一种LCoS显示芯片的驱动方法及其显示芯片
CN104425033A (zh) 移位寄存器及包含其的移位寄存器组
CN102931983B (zh) 延迟元件及数字控制振荡器
KR102056676B1 (ko) 표시장치용 게이트 드라이버

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant