CN103915058B - 移位寄存器 - Google Patents

移位寄存器 Download PDF

Info

Publication number
CN103915058B
CN103915058B CN201310682473.XA CN201310682473A CN103915058B CN 103915058 B CN103915058 B CN 103915058B CN 201310682473 A CN201310682473 A CN 201310682473A CN 103915058 B CN103915058 B CN 103915058B
Authority
CN
China
Prior art keywords
voltage
node
discharge voltage
switching device
scanning
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201310682473.XA
Other languages
English (en)
Other versions
CN103915058A (zh
Inventor
张容豪
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
LG Display Co Ltd
Original Assignee
LG Display Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by LG Display Co Ltd filed Critical LG Display Co Ltd
Publication of CN103915058A publication Critical patent/CN103915058A/zh
Application granted granted Critical
Publication of CN103915058B publication Critical patent/CN103915058B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C19/00Digital stores in which the information is moved stepwise, e.g. shift registers
    • G11C19/28Digital stores in which the information is moved stepwise, e.g. shift registers using semiconductor elements
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C19/00Digital stores in which the information is moved stepwise, e.g. shift registers
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3266Details of drivers for scan electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3674Details of drivers for scan electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0286Details of a shift registers arranged for use in a driving circuit

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Shift Register Type Memory (AREA)
  • Electrotherapy Devices (AREA)

Abstract

一种移位寄存器,包括多个级,所述多个级均用于输出k个复合脉冲,所述复合脉冲均包括A扫描脉冲和B扫描脉冲。至少一级包括:k个A子级,其均响应于外部A控制信号控制A置位节点处的电压和至少一个A重置节点处的电压,并且基于所述A置位节点处的电压、所述至少一个A重置节点处的电压和任一个A时钟脉冲产生A进位脉冲;B子级,其用于响应于外部B控制信号控制B置位节点处的电压和至少一个B重置节点处的电压,并且产生B进位脉冲;以及扫描输出控制器,其用于产生k个A扫描脉冲和k个B扫描脉冲,并且输出彼此对应的一个A扫描脉冲和一个B扫描脉冲作为一个复合脉冲。

Description

移位寄存器
本申请要求2012年12月28日提交的韩国专利申请No.10-2012-0155684的优先权,该申请特此以引用方式并入,如同在本文中完全阐述一样。
技术领域
本发明涉及移位寄存器,更具体地讲,涉及能够在有机发光二极管显示装置中稳定地输出复合波形的扫描脉冲的移位寄存器。
背景技术
在有机发光二极管显示装置中,在施加到各个像素的驱动电流之间可能存在偏差,并且多个晶体管被集成在各像素的内部以防止这种偏差。
这种显示装置包括用于顺序产生用于驱动晶体管的多个控制信号的移位寄存器。
这种传统的移位寄存器采用多路复用器结构,以输出由具有不同宽度和时序的两个波形组成的复合波形的扫描脉冲。
这种结构通过切换外部提供的固定的恒定电压来产生复合波形的扫描脉冲。就这点而言,稳定地输出扫描脉冲可能涉及增大切换扫描脉冲的输出晶体管的尺寸,从而导致显示装置的尺寸增大。
发明内容
因此,本发明涉及基本上消除了由于相关技术的限制和缺点导致的一个或多个问题的移位寄存器。
本发明的目的在于提供一种移位寄存器,其中,置位节点使用时钟脉冲和浮置结构而自举(bootstrapped),使得即使时钟脉冲具有相对较低电压,也可以稳定地输出多个复合波形(均包括A扫描脉冲和B扫描脉冲)的扫描脉冲,从而使得可以使扫描输出开关器件的尺寸相对较小。
本发明的额外优点、目的和特征将部分地在下面的描述中阐述并且对于阅读了下 文的本领域普通技术人员而言将部分变得清楚或者可从本发明的实践而获知。本发明的目的和其它优点可以通过书面描述及其权利要求书以及附图中具体指出的结构来实现和获得。
为了实现这些目的和其它优点并且根据本发明的目的,如本文中实施和广义描述地,一种移位寄存器,所述移位寄存器包括多个级,所述多个级中的每个输出k个复合脉冲(其中,k是大于1的自然数),所述k个复合脉冲中的每个包括A扫描脉冲和B扫描脉冲,其中所述多个级中的至少一级包括:k个A子级,所述k个A子级中的每个响应于外部A控制信号控制A置位节点处的电压和至少一个A重置节点处的电压,并且基于所述A置位节点处的电压、所述至少一个A重置节点处的电压和任一个A时钟脉冲产生A进位脉冲;B子级,所述B子级用于响应于外部B控制信号控制B置位节点处的电压和至少一个B重置节点处的电压,并且基于所述B置位节点处的电压、所述至少一个B重置节点处的电压和任一个B时钟脉冲产生B进位脉冲;以及扫描输出控制器,所述扫描输出控制器用于基于A子级的各个A置位节点处的电压和分别供应到A子级的A时钟脉冲产生k个A扫描脉冲,基于所述B进位脉冲和k个BA时钟脉冲产生k个B扫描脉冲,并且输出彼此对应的一个A扫描脉冲和一个B扫描脉冲,作为对应的一个复合脉冲。
这里,k可以是2;所述A子级可以被划分成A1子级和A2子级;所述A置位节点可以被划分成连接到所述A1子级的A1置位节点和连接到所述A2子级的A2置位节点;所述A重置节点可以被划分成连接到所述A1子级的至少一个A1重置节点和连接到所述A2子级的至少一个A2重置节点;所述A时钟脉冲可以被划分成具有不同相位的多个A1时钟脉冲和具有不同相位的多个A2时钟脉冲;所述A1时钟脉冲中的任一个可以被供应到所述A1子级和所述扫描输出控制器;所述A2时钟脉冲中的任一个可以被供应到所述A2子级和所述扫描输出控制器;所述BA时钟脉冲可以被划分成BA1时钟脉冲和BA2时钟脉冲;所述A扫描脉冲可以被划分成A1扫描脉冲和A2扫描脉冲;所述B扫描脉冲可以被划分成B1扫描脉冲和B2扫描脉冲;所述A进位脉冲可以被划分成通过所述A1子级的A1进位输出端子输出的A1进位脉冲和通过所述A2子级的A2进位输出端子输出的A2进位脉冲;所述B子级可以通过B进位输出端子输出所述B进位脉冲;所述扫描输出控制器可以基于所述A1置位节点处的电压和所述A1时钟脉冲产生所述A1扫描脉冲,基于所述B进位脉冲 和所述BA1时钟脉冲产生所述B1扫描脉冲,输出所述A1扫描脉冲和所述B1扫描脉冲,作为所述复合脉冲中的第一复合脉冲,基于所述A2置位节点处的电压和所述A2时钟脉冲产生所述A2扫描脉冲,基于所述B进位脉冲和所述BA2时钟脉冲产生所述B2扫描脉冲,输出所述A2扫描脉冲和所述B2扫描脉冲,作为所述复合脉冲中的第二复合脉冲;以及所述至少一级可以通过第一扫描输出端子输出来自所述扫描输出控制器的所述第一复合脉冲并且通过第二扫描输出端子输出来自所述扫描输出控制器的所述第二复合脉冲。
所述扫描输出控制器可以包括:A1扫描输出开关器件,其受所述A1置位节点处的电压控制并且连接在A1时钟传递线和所述第一扫描输出端子之间,所述A1时钟传递线传递所述A1时钟脉冲;B1扫描输出开关器件,其受所述B进位脉冲控制并且连接在所述第一扫描输出端子和BA1时钟传递线之间,所述BA1时钟传递线传递所述BA1时钟脉冲;A2扫描输出开关器件,其受所述A2置位节点处的电压控制并且连接在A2时钟传递线和所述第二扫描输出端子之间,所述A2时钟传递线传递所述A2时钟脉冲;以及B2扫描输出开关器件,其受所述B进位脉冲控制并且连接在所述第二扫描输出端子和BA2时钟传递线之间,所述BA2时钟传递线传递所述BA2时钟脉冲。
所述扫描输出控制器还可以包括:A1扫描放电开关器件,其受所述A1重置节点处的电压控制并且连接在所述第一扫描输出端子和第一放电电压线之间,所述第一放电电压线传递第一放电电压;第一A1控制开关器件,其受所述B进位脉冲控制并且连接在所述A1重置节点和第二放电电压线之间,所述第二放电电压线传递第二放电电压;A2扫描放电开关器件,其受所述A2重置节点处的电压控制并且连接在所述第二扫描输出端子和所述第一放电电压线之间;以及第一A2控制开关器件,其受所述B进位脉冲控制并且连接在所述A2重置节点和第二放电电压线之间。
另选地,所述扫描输出控制器还可以包括:A1扫描放电开关器件,其受所述A1重置节点处的电压控制并且连接在所述第一扫描输出端子和第一放电电压线之间,所述第一放电电压线传递第一放电电压;第一A1控制开关器件,其受所述第一扫描输出端子处的电压控制并且连接在所述A1重置节点和第二放电电压线之间,所述第二放电电压线传递第二放电电压;A2扫描放电开关器件,其受所述A2重置节点处的电压控制并且连接在所述第二扫描输出端子和所述第一放电电压线之间;以及第一 A2控制开关器件,其受所述第二扫描输出端子处的电压控制并且连接在所述A2重置节点和所述第二放电电压线之间。
所述扫描输出控制器还可以包括第二控制开关器件,所述第二控制开关器件受通过所述B进位输出端子输出的所述B进位脉冲控制并且连接在所述B进位输出端子和所述B1扫描输出开关器件的栅极之间。
另选地,所述扫描输出控制器还可以包括:第二A1控制开关器件,其受所述B进位脉冲控制并且连接在所述B进位输出端子和所述B1扫描输出开关器件的栅极之间;以及第二A2控制开关器件,其受所述B进位脉冲控制并且连接在所述B进位输出端子和所述B2扫描输出开关器件的栅极之间。
所述扫描输出控制器还可以包括第三控制开关器件,所述第三控制开关器件受外部开关控制信号控制并且连接在所述B进位输出端子和所述B1扫描输出开关器件的栅极之间。
所述开关控制信号可以是直流(DC)电压和交流(AC)电压中的任一个。
所述AC电压可以与所述B时钟脉冲同步地输出并且具有与所述B时钟脉冲的脉冲宽度相等或不同的脉冲宽度。
另选地,所述扫描输出控制器还可以包括:第三A1控制开关器件,其受外部开关控制信号控制并且连接在所述B进位输出端子和所述B1扫描输出开关器件的栅极之间;以及第三A2控制开关器件,其受所述开关控制信号控制并且连接在所述B进位输出端子和所述B2扫描输出开关器件的栅极之间。
所述扫描输出控制器还可以包括以下器件中的至少一个:第四A1控制开关器件,其受来自所述A1子级的所述A1进位脉冲控制并且连接在所述B1扫描输出开关器件的栅极和第三放电电压线之间,所述第三放电电压线传递第三放电电压;第五A1控制开关器件,其受所述A1置位节点处的电压控制并且连接在所述B1扫描输出开关器件的栅极和第四放电电压线之间,所述第四放电电压线传递第四放电电压;第六A1控制开关器件,其受A1起始脉冲控制并且连接在所述B1扫描输出开关器件的栅极和第五放电电压线之间,所述第五放电电压线传递第五放电电压;第四A2控制开关器件,其受来自所述A2子级的所述A2进位脉冲控制并且连接在所述B2扫描输出开关器件的栅极和所述第三放电电压线之间;第五A2控制开关器件,其受所述A2置位节点处的电压控制并且连接在所述B2扫描输出开关器件的栅极和所述第四放电 电压线之间;第六A2控制开关器件,其受A2起始脉冲控制并且连接在所述B2扫描输出开关器件的栅极和所述第五放电电压线之间;第七A1控制开关器件,其受所述B重置节点处的电压控制并且连接在所述B1扫描输出开关器件的栅极和第六放电电压线之间,所述第六放电电压线传递第六放电电压;以及第七A2控制开关器件,其受所述B重置节点处的电压控制并且连接在所述B2扫描输出开关器件的栅极和所述第六放电电压线之间。
作为另一另选,所述扫描输出控制器还可以包括:A1扫描放电开关器件,其受所述A1重置节点处的电压控制并且连接在所述第一扫描输出端子和第一放电电压线之间,所述第一放电电压线传递第一放电电压;第一A1控制开关器件,其受所述B进位脉冲控制并且连接在所述A1重置节点和第二放电电压线之间,所述第二放电电压线传递第二放电电压;第二A1控制开关器件,其受所述B进位脉冲控制并且连接在所述B进位输出端子和所述B1扫描输出开关器件的栅极之间;第七A1控制开关器件,其受所述B重置节点处的电压控制并且连接在所述B1扫描输出开关器件的栅极和第六放电电压线之间,所述第六放电电压线传递第六放电电压;A2扫描放电开关器件,其受所述A2重置节点处的电压控制并且连接在所述第二扫描输出端子和所述第一放电电压线之间;第一A2控制开关器件,其受所述B进位脉冲控制并且连接在所述A2重置节点和所述第二放电电压线之间;第二A2控制开关器件,其受所述B进位脉冲控制并且连接在所述B进位输出端子和所述B2扫描输出开关器件的栅极之间;以及第七A2控制开关器件,其受所述B重置节点处的电压控制并且连接在所述B2扫描输出开关器件的栅极和所述第六放电电压线之间。
作为另一另选,所述扫描输出控制器还可以包括:A1扫描放电开关器件,其受所述A1重置节点处的电压控制并且连接在所述第一扫描输出端子和第一放电电压线之间,所述第一放电电压线传递第一放电电压;第一A1控制开关器件,其受施加到所述B1扫描输出开关器件的栅极的电压控制并且连接在所述A1重置节点和第二放电电压线之间,所述第二放电电压线传递第二放电电压;第三A1控制开关器件,其受外部开关控制信号控制并且连接在所述B进位输出端子和所述B1扫描输出开关器件的栅极之间;第七A1控制开关器件,其受所述B重置节点处的电压控制并且连接在所述B1扫描输出开关器件的栅极和第六放电电压线之间,所述第六放电电压线传递第六放电电压;A2扫描放电开关器件,其受所述A2重置节点处的电压控制并且 连接在所述第二扫描输出端子和所述第一放电电压线之间;第一A2控制开关器件,其受施加到所述B1扫描输出开关器件的栅极的电压控制并且连接在所述A2重置节点和所述第二放电电压线之间;第三A2控制开关器件,其受所述开关控制信号控制并且连接在所述B1扫描输出开关器件的栅极和所述B2扫描输出开关器件的栅极之间;以及第七A2控制开关器件,其受所述B重置节点处的电压控制并且连接在所述B2扫描输出开关器件的栅极和所述第六放电电压线之间。
所述扫描输出控制器还可以包括以下器件中的至少一个:第八A1控制开关器件,其受所述B进位脉冲控制并且连接在所述A1置位节点和第七放电电压线之间,所述第七放电电压线传递第七放电电压;第八A2控制开关器件,其受所述B进位脉冲控制并且连接在所述A2置位节点和所述第七放电电压线之间;以及第九控制开关器件,其受所述A1进位脉冲和所述A2进位脉冲中的任一个控制并且连接在所述B子级的所述B进位输出端子和所述第七放电电压线之间。
所述A1时钟脉冲可以具有两个或更多个相位;所述A2时钟脉冲可以具有两个或更多个相位;所述B时钟脉冲可以具有两个或更多个相位;所述BA1时钟脉冲可以具有一个或更多个相位;以及所述BA2时钟脉冲可以具有一个或更多个相位,其中所述B时钟脉冲的周期可以比所述A1时钟脉冲和所述A2时钟脉冲中的每个的周期长,其中所述A1时钟脉冲、所述A2时钟脉冲、所述B时钟脉冲、所述BA1时钟脉冲和所述BA2时钟脉冲可以具有相同的脉冲宽度,或者所述A1时钟脉冲、所述A2时钟脉冲、所述B时钟脉冲、所述BA1时钟脉冲和所述BA2时钟脉冲中的至少两个可以具有不同的脉冲宽度。
在所述B时钟脉冲保持为高的同时所述A1时钟脉冲和所述A2时钟脉冲可以保持为低。
所述A控制信号可以包括A1置位控制信号、A1重置控制信号、A2置位控制信号和A2重置控制信号,其中所述至少一级的A1子级可以包括:第一A1开关器件,其受所述A1置位控制信号控制并且连接在充电电压线和所述A1置位节点之间,所述充电电压线传递充电电压;第二A1开关器件,其受所述A1重置控制信号控制并且连接在所述A1置位节点和第八放电电压线之间,所述第八放电电压线传递第八放电电压;A1反相器,其用于基于所述A1置位节点处的电压控制所述A1重置节点处的电压,使得所述A1置位节点处的电压和所述A1重置节点处的电压具有相反逻辑; A1进位输出开关器件,其受所述A1置位节点处的电压控制并且连接在A1时钟传递线和所述A1进位输出端子之间,所述A1时钟传递线传递所述A1时钟脉冲;以及A1进位放电开关器件,其受所述A1重置节点处的电压控制并且连接在所述A1进位输出端子和第九放电电压线之间,所述第九放电电压线传递第九放电电压。
所述A1反相器可以包括:第一A1反相开关器件,其受来自高电压线的高电压控制并且连接在所述高电压线和所述A1重置节点之间;以及第二A1反相开关器件,其受所述A1置位节点处的电压控制并且连接在所述A1重置节点和低电压线之间,所述低电压线传递低电压。
另选地,所述A1反相器可以包括:第一A1反相开关器件,其受外部控制信号控制并且连接在高电压线和所述A1重置节点之间,所述高电压线传递高电压;以及第二A1反相开关器件,其受所述A1置位节点处的电压控制并且连接在所述A1重置节点和低电压线之间,所述低电压线传递低电压。
作为另一另选,所述A1反相器可以包括:第一A1反相开关器件,其受外部控制信号控制并且连接在高电压线和A1公共节点之间,所述高电压线传递高电压;第二A1反相开关器件,其受所述A1置位节点处的电压控制并且连接在所述A1公共节点和低电压线之间,所述低电压线传递低电压;第三A1反相开关器件,其受所述A1公共节点处的电压控制并且连接在所述高电压线和所述A1重置节点之间;以及第四A1反相开关器件,其受所述A1置位节点处的电压控制并且连接在所述A1重置节点和所述低电压线之间。
作为另一另选,所述A1反相器可以包括:第一A1反相开关器件,其受来自高电压线的高电压控制并且连接在所述高电压线和A1公共节点之间;第二A1反相开关器件,其受所述A1置位节点处的电压控制并且连接在所述A1公共节点和低电压线之间,所述低电压线传递低电压;第三A1反相开关器件,其受所述A1公共节点处的电压控制并且连接在所述高电压线和所述A1重置节点之间;以及第四A1反相开关器件,其受所述A1置位节点处的电压控制并且连接在所述A1重置节点和所述低电压线之间。
作为另一另选,所述A1反相器可以包括:第一A1反相开关器件,其受所述A1置位节点处的电压控制并且连接在所述A1重置节点和低电压线之间,所述低电压线传递低电压;第二A1反相开关器件,其受所述A1重置节点处的电压控制并且连接 在所述A1置位节点和所述第一扫描输出端子之间或者所述A1置位节点和所述A1进位输出端子之间;以及A1电容器,其连接在所述A1时钟传递线和所述A1重置节点之间。
所述A1反相器还可以包括以下器件中的至少一个:第五A1反相开关器件,其受所述A1置位控制信号控制并且连接在所述A1重置节点和所述低电压线之间;第六A1反相开关器件,其受所述A1重置节点处的电压控制并且连接在所述A1置位节点和所述低电压线之间;以及第七A1反相开关器件,其受来自所述A1时钟传递线的所述A1时钟脉冲控制并且连接在输出端子和所述A1置位节点之间,所述输出端子输出所述A1置位控制信号。
所述A1反相器还可以包括第八A1反相开关器件,其受所述B进位脉冲或施加到所述扫描输出控制器的B1扫描输出开关器件的栅极的电压控制并且连接在所述A1公共节点和所述低电压线之间。
所述A1置位控制信号可以是A1起始脉冲或者从所述多个级之中的比所述至少一级早操作的任一级输出的A1进位脉冲;以及所述A1重置控制信号可以是从所述多个级之中的比所述至少一级晚操作的任一级输出的A1进位脉冲。
所述A控制信号可以包括A1置位控制信号、A1重置控制信号、A2置位控制信号和A2重置控制信号,其中所述至少一级的A2子级可以包括:第一A2开关器件,其受所述A2置位控制信号控制并且连接在充电电压线和所述A2置位节点之间,所述充电电压线传递充电电压;第二A2开关器件,其受所述A2重置控制信号控制并且连接在所述A2置位节点和第八放电电压线之间,所述第八放电电压线传递第八放电电压;A2反相器,其用于基于所述A2置位节点处的电压控制所述A2重置节点处的电压,使得所述A2置位节点处的电压和所述A2重置节点处的电压具有相反逻辑;A2进位输出开关器件,其受所述A2置位节点处的电压控制并且连接在A2时钟传递线和所述A2进位输出端子之间,所述A2时钟传递线传递所述A2时钟脉冲;以及A2进位放电开关器件,其受所述A2重置节点处的电压控制并且连接在所述A2进位输出端子和第九放电电压线之间,所述第九放电电压线传递第九放电电压。
所述A2置位控制信号可以是A2起始脉冲或者从所述多个级之中的比所述至少一级早操作的任一级输出的A2进位脉冲;以及所述A2重置控制信号可以是从所述多个级之中的比所述至少一级晚操作的任一级输出的A2进位脉冲。
所述B控制信号可以包括B置位控制信号和B重置控制信号,其中所述至少一级的B子级可以包括:第一B开关器件,其受所述B置位控制信号控制并且连接在充电电压线和所述B置位节点之间,所述充电电压线传递充电电压;第二B开关器件,其受所述B重置控制信号控制并且连接在所述B置位节点和第十放电电压线之间,所述第十放电电压线传递第十放电电压;B反相器,其用于基于所述B置位节点处的电压控制所述B重置节点处的电压,使得所述B置位节点处的电压和所述B重置节点处的电压具有相反逻辑;B进位输出开关器件,其受所述B置位节点处的电压控制并且连接在B时钟传递线和所述B进位输出端子之间,所述B时钟传递线传递所述B时钟脉冲;以及B进位放电开关器件,其受所述B重置节点处的电压控制并且连接在所述B进位输出端子和第十一放电电压线之间,所述第十一放电电压线传递第十一放电电压。
所述B子级还可以包括第三B开关器件,所述第三B开关器件受所述B置位节点处的电压控制并且连接在控制传递线和所述B置位节点之间,所述控制传递线传递外部开关控制信号。
所述B置位控制信号可以是B起始脉冲或者从所述多个级之中的比所述至少一级早操作的任一级输出的B进位脉冲;以及所述B重置控制信号可以是从所述多个级之中的比所述至少一级晚操作的任一级输出的B进位脉冲。
所述至少一个A1重置节点可以包括第一A1重置节点和第二A1重置节点;以及所述A控制信号可以包括A1置位控制信号、A1重置控制信号、A2置位控制信号和A2重置控制信号,其中所述至少一级的A1子级可以包括:第一A1开关器件,其受所述A1置位控制信号控制并且连接在充电电压线和所述A1置位节点之间,所述充电电压线传递充电电压;第二A1开关器件,其受所述A1重置控制信号控制并且连接在所述A1置位节点和第十二放电电压线之间,所述第十二放电电压线传递第十二放电电压;第三A1开关器件,其受所述第一A1重置节点处的电压控制并且连接在所述A1置位节点和第十三放电电压线之间,所述第十三放电电压线传递第十三放电电压;第四A1开关器件,其受所述第二A1重置节点处的电压控制并且连接在所述A1置位节点和第十四放电电压线之间,所述第十四放电电压线传递第十四放电电压;第一A1反相器,其用于基于所述A1置位节点处的电压控制所述第一A1重置节点处的电压,使得所述A1置位节点处的电压和所述第一A1重置节点处的电压 具有相反逻辑;第二A1反相器,其用于基于所述A1置位节点处的电压控制所述第二A1重置节点处的电压,使得所述A1置位节点处的电压和所述第二A1重置节点处的电压具有相反逻辑;A1进位输出开关器件,其受所述A1置位节点处的电压控制并且连接在A1时钟传递线和所述A1进位输出端子之间,所述A1时钟传递线传递所述A1时钟脉冲;第一A1进位放电开关器件,其受所述第一A1重置节点处的电压控制并且连接在所述A1进位输出端子和第十五放电电压线之间,所述第十五放电电压线传递第十五放电电压;以及第二A1进位放电开关器件,其受所述第二A1重置节点处的电压控制并且连接在所述A1进位输出端子和所述第十五放电电压线之间。
所述至少一个A2重置节点可以包括第一A2重置节点和第二A2重置节点;以及所述A控制信号可以包括A1置位控制信号、A1重置控制信号、A2置位控制信号和A2重置控制信号,其中所述至少一级的A2子级可以包括:第一A2开关器件,其受所述A2置位控制信号控制并且连接在充电电压线和所述A2置位节点之间,所述充电电压线传递充电电压;第二A2开关器件,其受所述A2重置控制信号控制并且连接在所述A2置位节点和第十二放电电压线之间,所述第十二放电电压线传递第十二放电电压;第三A2开关器件,其受所述第一A2重置节点处的电压控制并且连接在所述A2置位节点和第十三放电电压线之间,所述第十三放电电压线传递第十三放电电压;第四A2开关器件,其受所述第二A2重置节点处的电压控制并且连接在所述A2置位节点和第十四放电电压线之间,所述第十四放电电压线传递第十四放电电压;第一A2反相器,其用于基于所述A2置位节点处的电压控制所述第一A2重置节点处的电压,使得所述A2置位节点处的电压和所述第一A2重置节点处的电压具有相反逻辑;第二A2反相器,其用于基于所述A2置位节点处的电压控制所述第二A2重置节点处的电压,使得所述A2置位节点处的电压和所述第二A2重置节点处的电压具有相反逻辑;A2进位输出开关器件,其受所述A2置位节点处的电压控制并且连接在A2时钟传递线和所述A2进位输出端子之间,所述A2时钟传递线传递所述A2时钟脉冲;第一A2进位放电开关器件,其受所述第一A2重置节点处的电压控制并且连接在所述A2进位输出端子和第十五放电电压线之间,所述第十五放电电压线传递第十五放电电压;以及第二A2进位放电开关器件,其受所述第二A2重置节点处的电压控制并且连接在所述A2进位输出端子和所述第十五放电电压线之 间。
所述至少一个B重置节点可以包括第一B重置节点和第二B重置节点;以及所述B控制信号可以包括B置位控制信号和B重置控制信号,其中所述至少一级的B子级可以包括:第一B开关器件,其受所述B置位控制信号控制并且连接在充电电压线和所述B置位节点之间,所述充电电压线传递充电电压;第二B开关器件,其受所述B重置控制信号控制并且连接在所述B置位节点和第十六放电电压线之间,所述第十六放电电压线传递第十六放电电压;第三B开关器件,其受所述第一B重置节点处的电压控制并且连接在所述B置位节点和第十七放电电压线之间,所述第十七放电电压线传递第十七放电电压;第四B开关器件,其受所述第二B重置节点处的电压控制并且连接在所述B置位节点和第十八放电电压线之间,所述第十八放电电压线传递第十八放电电压;第一B反相器,其用于基于所述B置位节点处的电压控制所述第一B重置节点处的电压,使得所述B置位节点处的电压和所述第一B重置节点处的电压具有相反逻辑;第二B反相器,其用于基于所述B置位节点处的电压控制所述第二B重置节点处的电压,使得所述B置位节点处的电压和所述第二B重置节点处的电压具有相反逻辑;B进位输出开关器件,其受所述B置位节点处的电压控制并且连接在B时钟传递线和所述B进位输出端子之间,所述B时钟传递线传递所述B时钟脉冲;第一B进位放电开关器件,其受所述第一B重置节点处的电压控制并且连接在所述B进位输出端子和第十九放电电压线之间,所述第十九放电电压线传递第十九放电电压;以及第二B进位放电开关器件,其受所述第二B重置节点处的电压控制并且连接在所述B进位输出端子和所述第十九放电电压线之间。
所述扫描输出控制器还可以包括:第十A1控制开关器件,其受所述B进位脉冲控制并且连接在所述A1置位节点和第二十放电电压线之间,所述第二十放电电压线传递第二十放电电压;以及第十A2控制开关器件,其受所述B进位脉冲控制并且连接在所述A2置位节点和所述第二十放电电压线之间。
所述扫描输出控制器还可以包括:第一B控制开关器件,其受所述B进位脉冲控制并且连接在所述B进位输出端子和所述B1扫描输出开关器件的栅极之间;以及第二B控制开关器件,其受所述B重置节点处的电压控制并且连接在所述B1扫描输出开关器件的栅极和第十一放电电压线之间,所述第十一放电电压线传递第十一放电电压。
所述扫描输出控制器还可以包括以下器件中的至少一个:第三B控制开关器件,其受外部第一信号控制并且连接在所述B1扫描输出开关器件的栅极和第二十一放电电压线之间,所述第二十一放电电压线传递第二十一放电电压;第四B控制开关器件,其受外部第二信号控制并且连接在所述B1扫描输出开关器件的栅极和第二十二放电电压线之间,所述第二十二放电电压线传递第二十二放电电压;以及第五B控制开关器件,其受外部第三信号控制并且连接在所述B1扫描输出开关器件的栅极和第二十三放电电压线之间,所述第二十三放电电压线传递第二十三放电电压。
所述第一信号可以是所述A1进位脉冲和所述A1置位节点处的电压中的任一个;所述第二信号可以是所述A2进位脉冲和所述A2置位节点处的电压中的任一个;以及所述第三信号可以是A1起始脉冲和A2起始脉冲中的任一个。
另选地,所述扫描输出控制器还可以包括:第一B1控制开关器件,其受所述B进位脉冲控制并且连接在所述B进位输出端子和所述B1扫描输出开关器件的栅极之间;第二B1控制开关器件,其受所述B重置节点处的电压控制并且连接在所述B1扫描输出开关器件的栅极和第十一放电电压线之间,所述第十一放电电压线传递第十一放电电压;第一B2控制开关器件,其受所述B进位脉冲控制并且连接在所述B进位输出端子和所述B2扫描输出开关器件的栅极之间;以及第二B2控制开关器件,其受所述B重置节点处的电压控制并且连接在所述B2扫描输出开关器件的栅极和所述第十一放电电压线之间。
所述扫描输出控制器还可以包括以下器件中的至少一个:第三B1控制开关器件,其受外部第一信号控制并且连接在所述B1扫描输出开关器件的栅极和第二十一放电电压线之间,所述第二十一放电电压线传递第二十一放电电压;以及第四B1控制开关器件,其受外部第二信号控制并且连接在所述B1扫描输出开关器件的栅极和第二十二放电电压线之间,所述第二十二放电电压线传递第二十二放电电压。
所述第一信号可以是所述A1进位脉冲和所述A1置位节点处的电压中的任一个;以及所述第二信号可以是A1起始脉冲。
所述扫描输出控制器还可以包括以下器件中的至少一个:第三B2控制开关器件,其受外部第三信号控制并且连接在所述B2扫描输出开关器件的栅极和所述第二十一放电电压线之间;以及第四B2控制开关器件,其受外部第四信号控制并且连接在所述B2扫描输出开关器件的栅极和所述第二十二放电电压线之间。
所述第三信号可以是所述A2进位脉冲和所述A2置位节点处的电压中的任一个;以及所述第四信号可以是A2起始脉冲。
作为另一另选,所述扫描输出控制器还可以包括:第一B1控制开关器件,其受所述B进位脉冲控制并且连接在所述B进位输出端子和所述B1扫描输出开关器件的栅极之间;第二B1控制开关器件,其受所述B重置节点处的电压控制并且连接在所述B1扫描输出开关器件的栅极和第十一放电电压线之间,所述第十一放电电压线传递第十一放电电压;第一B2控制开关器件,其受施加到所述B1扫描输出开关器件的栅极的电压控制并且连接在所述B1扫描输出开关器件的栅极和所述B2扫描输出开关器件的栅极之间;以及第二B2控制开关器件,其受所述B重置节点处的电压控制并且连接在所述B2扫描输出开关器件的栅极和所述第十一放电电压线之间。
所述扫描输出控制器还可以包括以下器件中的至少一个:第三B1控制开关器件,其受外部第一信号控制并且连接在所述B1扫描输出开关器件的栅极和第二十一放电电压线之间,所述第二十一放电电压线传递第二十一放电电压;以及第四B1控制开关器件,其受外部第二信号控制并且连接在所述B1扫描输出开关器件的栅极和第二十二放电电压线之间,所述第二十二放电电压线传递第二十二放电电压。
所述第一信号可以是所述A1进位脉冲和所述A1置位节点处的电压中的任一个;以及所述第二信号可以是A1起始脉冲和A2起始脉冲中的任一个。
所述扫描输出控制器还可以包括以下器件中的至少一个:第三B2控制开关器件,其受外部第三信号控制并且连接在所述B2扫描输出开关器件的栅极和所述第二十一放电电压线之间;以及第四B2控制开关器件,其受外部第四信号控制并且连接在所述B2扫描输出开关器件的栅极和所述第二十二放电电压线之间。
所述第三信号可以是所述A2进位脉冲和A2置位控制信号中的任一个;以及所述第四信号可以是A1起始脉冲和A2起始脉冲中的任一个。
作为另一另选,所述扫描输出控制器还可以包括:第一B控制开关器件,其受外部开关控制信号控制并且连接在所述B进位输出端子和所述B1扫描输出开关器件的栅极之间;以及第二B控制开关器件,其受所述B重置节点处的电压控制并且连接在所述B1扫描输出开关器件的栅极和第十一放电电压线之间,所述第十一放电电压线传递第十一放电电压。
所述扫描输出控制器还可以包括以下器件中的至少一个:第三B控制开关器件, 其受外部第一信号控制并且连接在所述B1扫描输出开关器件的栅极和第二十一放电电压线之间,所述第二十一放电电压线传递第二十一放电电压;第四B控制开关器件,其受外部第二信号控制并且连接在所述B1扫描输出开关器件的栅极和第二十二放电电压线之间,所述第二十二放电电压线传递第二十二放电电压;以及第五B控制开关器件,其受外部第三信号控制并且连接在所述B1扫描输出开关器件的栅极和第二十三放电电压线之间,所述第二十三放电电压线传递第二十三放电电压。
所述第一信号可以是所述A1进位脉冲和所述A1置位节点处的电压中的任一个;所述第二信号可以是所述A2进位脉冲和所述A2置位节点处的电压中的任一个;以及所述第三信号可以是A1起始脉冲和A2起始脉冲中的任一个。
作为另一另选,所述扫描输出控制器还可以包括:第一B1控制开关器件,其受外部开关控制信号控制并且连接在所述B进位输出端子和所述B1扫描输出开关器件的栅极之间;第二B1控制开关器件,其受所述B重置节点处的电压控制并且连接在所述B1扫描输出开关器件的栅极和第十一放电电压线之间,所述第十一放电电压线传递第十一放电电压;第一B2控制开关器件,其受所述开关控制信号控制并且连接在所述B进位输出端子和所述B2扫描输出开关器件的栅极之间;以及第二B2控制开关器件,其受所述B重置节点处的电压控制并且连接在所述B2扫描输出开关器件的栅极和所述第十一放电电压线之间。
所述扫描输出控制器还可以包括以下器件中的至少一个:第三B1控制开关器件,其受外部第一信号控制并且连接在所述B1扫描输出开关器件的栅极和第二十一放电电压线之间,所述第二十一放电电压线传递第二十一放电电压;以及第四B1控制开关器件,其受外部第二信号控制并且连接在所述B1扫描输出开关器件的栅极和第二十二放电电压线之间,所述第二十二放电电压线传递第二十二放电电压。
所述第一信号可以是所述A1进位脉冲和所述A1置位节点处的电压中的任一个;以及所述第二信号可以是A1起始脉冲和A2起始脉冲中的任一个。
所述扫描输出控制器还可以包括以下器件中的至少一个:第三B2控制开关器件,其受外部第三信号控制并且连接在所述B2扫描输出开关器件的栅极和所述第二十一放电电压线之间;以及第四B2控制开关器件,其受外部第四信号控制并且连接在所述B2扫描输出开关器件的栅极和所述第二十二放电电压线之间。
所述第三信号可以是所述A2进位脉冲和A2置位控制信号中的任一个;以及所 述第四信号可以是A1起始脉冲和A2起始脉冲中的任一个。
所述A2置位控制信号可以是A2起始脉冲或者从所述多个级之中的比所述至少一级早操作的任一级输出的A2进位脉冲;所述A2重置控制信号可以是从所述多个级之中的比所述至少一级晚操作的任一级输出的A2进位脉冲;以及所述A1起始脉冲和所述A2起始脉冲可以是相同的。
要理解,对本发明的以上总体描述和以下详细描述都是示例性和说明性的并且旨在提供对要求保护的本发明的进一步说明。
附图说明
附图被包括以提供对本发明的进一步理解,并入且构成本申请的一部分,示出本发明的实施方式并且与描述一起用于说明本发明的原理。在附图中:
图1是示出根据本发明的实施方式的移位寄存器的构造的框图;
图2是图1中的任一级的详细框图;
图3是示出来自图1的各级的作为A控制信号和B控制信号的输出的使用示例的框图;
图4是示出A1时钟脉冲、B时钟脉冲和BA1时钟脉冲、由此产生的A1扫描脉冲的示例的时序图;
图5是示出A1时钟脉冲、B时钟脉冲和BA1时钟脉冲、由此产生的A1进位脉冲的示例的时序图;
图6是示出A2时钟脉冲、B时钟脉冲和BA2时钟脉冲、由此产生的A2扫描脉冲的示例的时序图;
图7是示出A2时钟脉冲、B时钟脉冲和BA2时钟脉冲、由此产生的A2进位脉冲的示例的时序图;
图8是示出A1时钟脉冲、B时钟脉冲和BA1时钟脉冲、由此产生的B进位脉冲的示例的时序图;
图9是根据本发明的扫描输出控制器的第一实施方式的电路图;
图10是根据本发明的扫描输出控制器的第二实施方式的电路图;
图11是根据本发明的扫描输出控制器的第三实施方式的电路图;
图12是根据本发明的扫描输出控制器的第四实施方式的电路图;
图13是根据本发明的扫描输出控制器的第五实施方式的电路图;
图14是示出开关控制信号和B时钟脉冲之间的时序的时序图;
图15是根据本发明的扫描输出控制器的第六实施方式的电路图;
图16是示出在扫描输出控制器中可以额外设置的开关器件的视图;
图17是根据本发明的扫描输出控制器的第七实施方式的电路图;
图18是示出在扫描输出控制器中可以额外设置的开关器件的视图;
图19是根据本发明的扫描输出控制器的第八实施方式的电路图;
图20是示出在扫描输出控制器中可以额外设置的开关器件的视图;
图21是图1的第n级中设置的A1子级、A2子级、B子级和扫描输出控制器的电路构造的第一实施方式的电路图;
图22是第n级中设置的A1子级、A2子级、B子级和扫描输出控制器的电路构造的第二实施方式的电路图;
图23是第n级中设置的A1子级、A2子级、B子级和扫描输出控制器的电路构造的第三实施方式的电路图;
图24是第n级中设置的A1子级、A2子级、B子级和扫描输出控制器的电路构造的第四实施方式的电路图;
图25是第n级中设置的A1子级、A2子级、B子级和扫描输出控制器的电路构造的第五实施方式的电路图;
图26是第n级中设置的A1子级、A2子级、B子级和扫描输出控制器的电路构造的第六实施方式的电路图;
图27是第n级中设置的A1子级、A2子级、B子级和扫描输出控制器的电路构造的第七实施方式的电路图;
图28是第n级中设置的A1子级、A2子级、B子级和扫描输出控制器的电路构造的第八实施方式的电路图;
图29是A1反相器的第一实施方式的详细电路图;
图30是A1反相器的第二实施方式的详细电路图;
图31是A1反相器的第三实施方式的详细电路图;
图32是A1反相器的第四实施方式的详细电路图;
图33是A1反相器的第五实施方式的详细电路图;
图34是示出在A1反相器中可以额外设置的反相开关器件的视图;
图35是示出在A1反相器的第三实施方式和第四实施方式中可以额外设置的另一个反相开关器件的视图;
图36是A2反相器的详细电路图;
图37是B反相器的详细电路图;
图38是第n级中的A1子级的另一个实施方式的电路图;
图39是第n级中的A2子级的另一个实施方式的电路图;
图40是第n级中的B子级的另一个实施方式的电路图;以及
图41是当BA1时钟脉冲具有两个相位时的时序图。
具体实施方式
现在,将详细参照本发明的优选实施方式,在附图中示出这些实施方式的示例。在任何可能的地方,将在整个附图中使用相同的参考标号来表示相同或类似的部件。
图1是示出根据本发明的实施方式的移位寄存器的构造的框图。
根据本实施方式的移位寄存器包括多级ST_n-2至ST_n+2,如图1中所示。
各级ST_n-2至ST_n+2分别通过其第一扫描输出端子SOT1和第二扫描输出端子SOT2输出第一复合脉冲Vg1_n-2至Vg1_n+2和第二复合脉冲Vg2_n-2至Vg2_n+2。也就是说,从各级输出成对的两个复合脉冲。另一方面,尽管未示出,但可从各级输出成组的三个或更多个复合脉冲。在这种情况下,各级可具有三个或更多个扫描输出端子。
从一级输出的第一复合脉冲和第二复合脉冲可具有相同的输出时序和相同的脉冲宽度,或者具有不同的输出时序和不同的脉冲宽度。举例来说,如图1中所示,从第(n-2)级ST_n-2输出的第一复合脉冲中包括的A1扫描脉冲和从该级输出的第二复合脉冲中包括的A2扫描脉冲具有相同的输出时序,但具有不同的脉冲宽度。另外,从第(n-2)级ST_n-2输出的第一复合脉冲中包括的B1扫描脉冲和从该级输出的第二复合脉冲中包括的B2扫描脉冲具有相同的输出时序,但具有不同的脉冲宽度。
通过任一级的第一扫描输出端子SOT1输出的复合脉冲被划分成在不同时段输出的A1扫描脉冲和B1扫描脉冲。例如,看通过第(n-2)级ST_n-2的第一扫描输出端子SOT1输出的A1扫描脉冲A1-SC_n-2和B1扫描脉冲B1-SC_n-2,A1扫描脉冲 A1-SC_n-2可在每个帧中产生一次,B1扫描脉冲B1-SC_n-2可以在数个帧中产生一次。
详细举例来说,假设将被驱动的面板的选通线的总数量是二十,用于驱动这二十条选通线的移位寄存器包括总共十级,第(n-2)级ST_n-2是这十级中驱动二十条选通线中的第一选通线和第二选通线的第一级,驱动一条选通线的时间是一个水平周期,一次驱动二十条选通线中的全部十条奇数选通线的时间是一个帧时段。
基于这种假设,第一级在第一帧时段至第十帧时段中的每个的第一水平周期中输出A1扫描脉冲,以在各帧时段的第一水平周期中驱动第一选通线。另外,第一级在第一帧时段的第十水平周期之后立即输出B1扫描脉冲。也就是说,B1扫描脉冲可以在当前帧时段中的产生最后一个A1扫描脉冲的末尾和下一个帧时段的开始之间的时段中的任何时间产生。
这里,在第十一帧时段中,再次通过第一级输出B1扫描脉冲。也就是说,在以上条件下,第一级在每个帧时段中输出一次A1扫描脉冲并且在十个帧时段中输出一次B1扫描脉冲。以相同方式,各其它级在每个帧时段的对应水平周期中输出A1扫描脉冲并且在对应帧时段的末尾时段(每个帧时段中的最后一个水平周期之后的时段)中输出B1扫描脉冲。如上所述,“最后一个水平周期之后的时段”表示属于当前帧时段中的产生最后一个A1扫描脉冲的末尾和下一个帧时段的开始之间的时段的任何特定时段。
另外,通过任一级的第二扫描输出端子SOT2输出的复合脉冲被划分成在不同时段输出的A2扫描脉冲和B2扫描脉冲。例如,看通过第(n-2)级ST_n-2的第二扫描输出端子SOT2输出的A2扫描脉冲A2-SC_n-2和B2扫描脉冲B2-SC_n-2,A2扫描脉冲A2-SC_n-2可在每个帧中产生一次,B2扫描脉冲B2-SC_n-2可以在数个帧中产生一次。
详细举例来说,假设将被驱动的面板的选通线的总数量是二十,用于驱动这二十条选通线的移位寄存器包括总共十级,第(n-2)级ST_n-2是这十级中驱动二十条选通线中的第一选通线和第二选通线的第一级,驱动一条选通线的时间是一个水平周期,一次驱动二十条选通线中的全部十条偶数选通线的时间是一个帧时段。
基于这种假设,第一级在第一帧时段至第十帧时段中的每个的第一水平周期中输出A2扫描脉冲,以在各帧时段的第一水平周期中驱动第二选通线。另外,第一级在 第一帧时段的第十水平周期之后立即输出B2扫描脉冲。也就是说,B2扫描脉冲可以在当前帧时段中的产生最后一个A2扫描脉冲的末尾和下一个帧时段的开始之间的时段中的任何时间产生。
这里,在第十一帧时段中,再次通过第一级输出B2扫描脉冲。也就是说,在以上条件下,第一级在每个帧时段中输出一次A2扫描脉冲并且在十个帧时段中输出一次B2扫描脉冲。以相同方式,各其它级在每个帧时段的对应水平周期中输出A2扫描脉冲并且在对应帧时段的末尾时段(每个帧时段中的最后一个水平周期之后的时段)中输出B2扫描脉冲。如上所述,“最后一个水平周期之后的时段”表示属于当前帧时段中的产生最后一个A2扫描脉冲的末尾和下一个帧时段的开始之间的时段的任何特定时段。
为了产生以上的A#扫描脉冲和B#扫描脉冲(其中,#是1或2),向各级ST_n-2至ST_n+2供应具有不同相位的多个A1时钟脉冲A1-CLK中的任一个、具有不同相位的多个A2时钟脉冲A2-CLK中的任一个、具有不同相位的多个B时钟脉冲B-CLK中的任一个、具有不同相位的BA1时钟脉冲BA1-CLK和BA2时钟脉冲BA2-CLK。
也就是说,各级ST_n-2至ST_n+2基于被供应的A1时钟脉冲A1-CLK产生A1扫描脉冲A1-SC_i(其中,i是自然数),基于被供应的A2时钟脉冲A2-CLK产生A2扫描脉冲A2-SC_i,基于被供应的B时钟脉冲B-CLK和BA1时钟脉冲BA1-CLK产生B1扫描脉冲B1-SC_i,基于被供应的B时钟脉冲B-CLK和BA2时钟脉冲BA2-CLK产生B2扫描脉冲B2-SC_i。
另一方面,B时钟脉冲的数量可以是一个,而非其数量是多个。也就是说,可仅使用一个相位的B时钟脉冲。类似地,BA时钟脉冲的数量可以是一个,而非其数量是多个。也就是说,可仅使用一个相位的BA时钟脉冲。
以此方式,各级ST_n-2至ST_n+2使用包括A1扫描脉冲和B1扫描脉冲的第一复合脉冲Vg1_n-2至Vg1_n+2驱动与之连接的奇数选通线,并且使用包括A2扫描脉冲和B2扫描脉冲的第二复合脉冲Vg2_n-2至Vg2_n+2驱动与之连接的偶数选通线。
下文中,将参照图2详细描述各级的构造。
图2是图1中的任一级的详细框图。
如图2中所示,级(例如,第n级ST_n)包括A1子级A1-Sub、A2子级A2-Sub、B子级B-Sub、扫描输出控制器SOC。这里,A子级的数量可以是三个或更多个。
A1子级A1-Sub响应于外部A控制信号来控制A1置位节点处的电压V_a1-q和至少一个A1重置节点处的电压。A1子级A1-Sub还基于A1置位节点处的电压V_a1-q、至少一个A1重置节点处的电压和任一个A1时钟脉冲A1-CLK来产生A1进位脉冲。
A2子级A2-Sub响应于外部A控制信号来控制A2置位节点处的电压V_a2-q和至少一个A2重置节点处的电压。A2子级A2-Sub还基于A2置位节点处的电压V_a2-q、至少一个A2重置节点处的电压和任一个A2时钟脉冲A2-CLK来产生A2进位脉冲。
B子级B-Sub响应于外部B控制信号来控制B置位节点处的电压和至少一个B重置节点处的电压。B子级B-Sub还基于B置位节点处的电压、至少一个B重置节点处的电压和任一个B时钟脉冲B-CLK来产生B进位脉冲B-CR。
扫描输出控制器SOC基于A1置位节点处的电压V_a1-q和A1时钟脉冲A1-CLK来产生A1扫描脉冲A1-SC_n。扫描输出控制器SOC还基于A2置位节点处的电压V_a2-q和A2时钟脉冲A2-CLK来产生A2扫描脉冲A2-SC_n。扫描输出控制器SOC还基于B进位脉冲B-CR和BA1时钟脉冲BA1-CLK来产生B1扫描脉冲B1-SC_n。另外,扫描输出控制器SOC基于B进位脉冲B-CR和BA2时钟脉冲BA2-CLK来产生B2扫描脉冲B2-SC_n。
这里,被供应到各级ST_n-2至ST_n+2的A控制信号和B控制信号可以是下文中将参照图3详细描述的信号。
图3是示出来自图1的各级的作为A控制信号和B控制信号的输出的使用示例的框图。尽管图3中未示出,但图3的各级在其内包括以上的扫描输出控制器SOC。
A控制信号可被划分成A1置位控制信号、A1重置控制信号、A2置位控制信号、A2重置控制信号。需要A1置位控制信号将被供应A1置位控制信号的对应级的A1子级A1-Sub置位,需要A1重置控制信号将被供应A1重置控制信号的对应级的A1子级A1-Sub重置。需要A2置位控制信号将被供应A2置位控制信号的对应级的A2子级A2-Sub置位,需要A2重置控制信号将被供应A2重置控制信号的对应级的A2子级A2-Sub重置。
A1置位控制信号可以是来自被供应A1置位控制信号的当前级上游的任一级的输出。也就是说,第n级ST_n(其中,n是自然数)的A1子级A1-Sub可接收从第 (n-p)级(其中,p是小于n的自然数)的A1子级A1-Sub输出的A1进位脉冲作为以上A1置位控制信号。例如,第n级ST_n的A1子级A1-Sub可接收从第(n-1)级ST_n-1的A1子级A1-Sub输出的A1进位脉冲A1-CR_n-1作为以上A1置位控制信号,如图3中所示。这里,上游级表示在当前级之前操作的级。
相比之下,A1重置控制信号可以是来自被供应A1重置控制信号的当前级下游的任一级的输出。也就是说,第n级ST_n的A1子级A1-Sub可接收从第(n+q)级(其中,q是任意自然数或者等于p的自然数)的A1子级A1-Sub输出的A1进位脉冲作为以上A1重置控制信号。例如,第n级ST_n的A1子级A1-Sub可接收从第(n+2)级ST_n+2的A1子级A1-Sub输出的A1进位脉冲A1-CR_n+2作为以上A1重置控制信号,如图3中所示。这里,下游级表示在当前级之后操作的级。
类似地,A2置位控制信号可以是来自被供应A2置位控制信号的当前级上游的任一级的输出。也就是说,第n级ST_n的A2子级A2-Sub可接收从第(n-p)级的A2子级A2-Sub输出的A2进位脉冲作为以上A2置位控制信号。例如,第n级ST_n的A2子级A2-Sub可接收从第(n-1)级ST_n-1的A2子级A2-Sub输出的A2进位脉冲A2-CR_n-1作为以上A2置位控制信号,如图3中所示。这里,上游级表示在当前级之前操作的级。
相比之下,A2重置控制信号可以是来自被供应A2重置控制信号的当前级下游的任一级的输出。也就是说,第n级ST_n的A2子级A2-Sub可接收从第(n+q)级的A2子级A2-Sub输出的A2进位脉冲作为以上A2重置控制信号。例如,第n级ST_n的A2子级A2-Sub可接收从第(n+2)级ST_n+2的A2子级A2-Sub输出的A2进位脉冲A2-CR_n+2作为以上A2重置控制信号,如图3中所示。这里,下游级表示在当前级之后操作的级。
类似地,B控制信号可被划分成B置位控制信号和B重置控制信号。需要B置位控制信号将被供应B置位控制信号的对应级的B子级B-Sub置位,需要B重置控制信号将被供应B重置控制信号的对应级的B子级B-Sub重置。
B置位控制信号可以是来自被供应B置位控制信号的当前级上游的任一级的输出。也就是说,第n级ST_n(其中,n是自然数)的B子级B-Sub可接收从第(n-r)级(其中,r是小于n或等于p的自然数)的B子级B-Sub输出的B进位脉冲作为以上B置位控制信号。例如,第n级ST_n的B子级B-Sub可接收从第(n-1)级ST_n-1 的B子级B-Sub输出的B进位脉冲B-CR_n-1作为以上B置位控制信号,如图3中所示。
相比之下,B重置控制信号可以是来自被供应B重置控制信号的当前级下游的任一级的输出。也就是说,第n级ST_n的B子级B-Sub可接收从第(n+s)级(其中,s是任意自然数或者等于r的自然数)的B子级B-Sub输出的B进位脉冲作为以上B重置控制信号。例如,第n级ST_n的B子级B-Sub可接收从第(n+1)级ST_n+1的B子级B-Sub输出的B进位脉冲B-CR_n+1作为以上B重置控制信号,如图3中所示。
以此方式,A1子级A1-Sub互连以构成顺序输出A1进位脉冲A1-CR_i的一个移位寄存器,A2子级A2-Sub互连以构成顺序输出A2进位脉冲A2-CR_i的另一个移位寄存器,B子级B-Sub互连以构成顺序输出B进位脉冲B-CR_i的另一个移位寄存器。
图4是示出A1时钟脉冲A1-CLK、B时钟脉冲B-CLK和BA1时钟脉冲BA1-CLK、由此产生的A1扫描脉冲的示例的时序图。
如图4中所示,A1时钟脉冲A1-CLK可由四个相位的时钟脉冲A1-CLK_1至A1-CLK_4构成,B时钟脉冲B-CLK可由两个相位的时钟脉冲B-CLK_1和B-CLK_2构成,BA1时钟脉冲BA1-CLK可由一个相位的时钟脉冲BA1-CLK构成。
A1时钟脉冲A1-CLK可包括具有不同相位和相同脉冲宽度的第一A1时钟脉冲A1-CLK_1至第四A1时钟脉冲A1-CLK_4。这里,第一A1时钟脉冲A1-CLK_1至第四A1时钟脉冲A1-CLK_4中的相邻的A1时钟脉冲的脉冲宽度可彼此部分重叠。图4示出相邻的A1时钟脉冲A1-CLK各自的脉冲宽度彼此重叠1/2的示例。应该注意,这只是一个示例并且重叠大小可变成任意值。另选地,A1时钟脉冲A1-CLK可在它们的脉冲宽度不重叠的情况下输出。
当A1时钟脉冲A1-CLK_1至A1-CLK_4在它们的脉冲宽度不重叠的情况下输出时,来自第(n+1)级ST_n+1(而非以上的第(n+2)级ST_n+2)的A1子级A1-Sub的A1进位脉冲可用于重置第n级ST_n的A1子级A1-Sub。
A1时钟脉冲A1-CLK被用作A1扫描脉冲A1-SC和A1进位脉冲A1-CR。例如,当如图4中所示使用四个相位的A1时钟脉冲A1-CLK_1至A1-CLK_4时,第(4x+1)级(其中,x是包括0的自然数)可接收第一A1时钟脉冲A1-CLK_1并且输出第(4x+1)A1扫描脉冲和第(4x+1)A1进位脉冲,第(4x+2)级可接收第二A1时钟脉冲A1-CLK_2并且输出第(4x+2)A1扫描脉冲和第(4x+2)A1进位脉冲,第(4x+3)级可接收第三A1 时钟脉冲A1-CLK_3并且输出第(4x+3)A1扫描脉冲和第(4x+3)A1进位脉冲,第(4x+4)级可接收第四A1时钟脉冲A1-CLK_4并且输出第(4x+4)A1扫描脉冲和第(4x+4)A1进位脉冲。
B时钟脉冲B-CLK可包括具有不同相位的第一B时钟脉冲B-CLK_1和第二B时钟脉冲B-CLK_2。
第一B时钟脉冲B-CLK_1和第二B时钟脉冲B-CLK_2中的每个控制B扫描脉冲B-SC的输出时序并且被用作B进位脉冲B-CR。例如,当如图4中所示使用两个相位的B时钟脉冲B-CLK_1和B-CLK_2时,奇数级的B子级B-Sub可接收第一B时钟脉冲B-CLK_1并且基于第一B时钟脉冲B-CLK_1确定B进位脉冲B-CR和B扫描脉冲B-SC的输出时序,偶数级的B子级B-Sub可接收第二B时钟脉冲B-CLK_2并且基于第二B时钟脉冲B-CLK_2确定B进位脉冲B-CR和B扫描脉冲B-SC的输出时序。
另外,奇数级的B子级B-Sub可接收第一B时钟脉冲B-CLK_1并且输出奇数B进位脉冲B-CR,偶数级的B子级B-Sub可接收第二B时钟脉冲B-CLK_2并且输出偶数B进位脉冲B-CR。
第一B时钟脉冲B-CLK_1和第二B时钟脉冲B-CLK_2中的每个在对应帧时段的末尾时段(各帧时段中的最后一个水平周期之后的时段,在下文中,将被称为B1输出时段T_B1)中输出,如之前所述的。就这点而言,B进位脉冲B-CR和B扫描脉冲B-SC也在每个B1输出时段T_B1中输出。这里,第一B时钟脉冲B-CLK_1可在每个奇数帧时段中输出,第二B时钟脉冲B-CLK_2可在每个偶数帧时段中输出。
另一方面,图4示出三个帧时段,这三个帧时段中的每个在其末尾包括消隐时段BK,在消隐时段BK中设置下一个帧时段必需的各种信号。特殊地,显示图像所需的数据信号没有被包括在所述各种信号中。也就是说,在消隐时段BK中并不产生这个数据信号。
以上的B1输出时段T_B1被包括在消隐时段BK中。也就是说,在消隐时段BK中产生B时钟脉冲B-CLK_1和B-CLK_2、B进位脉冲B-CR和B扫描脉冲B-SC。
BA1时钟脉冲BA1-CLK被用作B1扫描脉冲B1-SC。这个BA1时钟脉冲BA1-CLK与第一B时钟脉冲B-CLK_1和第二B时钟脉冲B-CLK_2同步输出。换句话讲,BA1时钟脉冲BA1-CLK也在每个帧时段的B1输出时段T_B1中输出。特殊 地,BA1时钟脉冲BA1-CLK的脉冲宽度比B时钟脉冲B-CLK的脉冲宽度窄,使得它完全被B时钟脉冲B-CLK包围。也就是说,如图4中所示,B时钟脉冲B-CLK_1或B-CLK_2具有在BA1时钟脉冲BA1-CLK的上升沿之前的上升沿和在BA1时钟脉冲BA1-CLK的下降沿之后的下降沿。结果,BA1时钟脉冲BA1-CLK能在B时钟脉冲B-CLK_1或B-CLK_2保持为高的同时可靠地保持为高。
另一方面,BA1时钟脉冲BA1-CLK的脉冲宽度可等于B时钟脉冲B-CLK的脉冲宽度。在这种情况下,各个时钟脉冲的上升沿可彼此一致并且其下降沿可彼此一致。
另选地,BA1时钟脉冲BA1-CLK可具有两个或更多个相位,而非单个相位。例如,BA1时钟脉冲BA1-CLK也可像B时钟脉冲B-CLK一样具有两个相位。详细举例来说,第一BA1时钟脉冲可被设置成与第一B时钟脉冲B-CLK_1同步,第二BA1时钟脉冲可被设置成与第二B时钟脉冲B-CLK_2同步。在这种情况下,BA1时钟脉冲BA1-CLK的脉冲宽度必须小于或等于B时钟脉冲B-CLK_1或B-CLK_2的脉冲宽度。另外,BA1时钟脉冲BA1-CLK和B时钟脉冲B-CLK之间的时序符合以上条件。
另一方面,A1时钟脉冲A1-CLK_1至A1-CLK_4的脉冲宽度小于B时钟脉冲B-CLK_1、B-CLK_2和BA1时钟脉冲BA1-CLK的脉冲宽度。
基于A1时钟脉冲A1-CLK_1至A1-CLK_4产生A1扫描脉冲A1-SC_n-1至A1-SC_n+2。因此,如图4中所示,A1扫描脉冲A1-SC_n-1至A1-SC_n+2中的相邻A1扫描脉冲的脉冲宽度彼此部分重叠。A1扫描脉冲A1-SC_n-1至A1-SC_n+2在一个帧时段内顺序地输出一次。
基于BA1时钟脉冲BA1-CLK产生B1扫描脉冲B1-SC_n-1至B1-SC_n+1。因此,如图4中所示,B1扫描脉冲B1-SC_n-1至B1-SC_n+1中的每个具有与BA1时钟脉冲BA1-CLK的形状相同的形状并且以与BA1时钟脉冲BA1-CLK的时序相同的时序输出。B1扫描脉冲B1-SC_n-1至B1-SC_n+1中的每个在一个帧时段中输出一次。就这点而言,B1扫描脉冲B1-SC_n-1至B1-SC_n+1在帧时段的基础上改变输出位置。例如,如图4中所示,B1扫描脉冲B1-SC_n-1可在最左边的第一帧时段中从第(n-1)级输出,B1扫描脉冲B1-SC_n可在位于第一帧时段的右手侧的第二帧时段中从第n级输出,B1扫描脉冲B1-SC_n+1可在位于第二帧时段的右手侧的第三帧时段中从第(n+1)级输出。
因为B1扫描脉冲B1-SC_n-1至B1-SC_n+1以此方式在帧时段的基础上改变输出 位置,所以在一个帧时段中作为一个复合脉冲(第一复合脉冲)输出到同一选通线的A1扫描脉冲A1-SC和B1扫描脉冲B1-SC之间的距离逐渐减小,如图4中所示。
另一方面,当如以上所述地一个帧时段T_F中的输出第一A1时钟脉冲A1-CLK_1至第四A1时钟脉冲的A1-CLK_4的时段被定义为A1输出时段T_A1、而一个帧时段T_F中的剩余时段被定为B1输出时段T_B1时,第一A1时钟脉冲A1-CLK_1至第四A1时钟脉冲A1-CLK_4在一个帧时段T_F的B1输出时段T_B1中全部可保持为低,如图4中所示。另选地,在这个B1输出时段T_B1中,第一A1时钟脉冲A1-CLK_1至第四A1时钟脉冲的A1-CLK_4可以按与A1输出时段T_A1中相同的方式输出。
图5是示出A1时钟脉冲A1-CLK、B时钟脉冲B-CLK和BA1时钟脉冲BA1-CLK、由此产生的A1进位脉冲的示例的时序图。
基于A1时钟脉冲A1-CLK_1至A1-CLK_4产生A1进位脉冲A1-CR_n-1至A1-CR_n+2。因此,A1进位脉冲A1-CR_n-1至A1-CR_n+2中的相邻A1进位脉冲的脉冲宽度彼此部分重叠,如图5中所示。A1进位脉冲A1-CR_n-1至A1-CR_n+2在一个帧时段内顺序地输出一次。这里,A1进位脉冲A1-CR_n-1至A1-CR_n+2与A1扫描脉冲A1-SC_n-1至A1-SC_n+2基本上相同。
图6是示出A2时钟脉冲A2-CLK、B时钟脉冲B-CLK和BA2时钟脉冲BA2-CLK、由此产生的A2扫描脉冲的示例的时序图。
如图6中所示,A2时钟脉冲A2-CLK可由四个相位的时钟脉冲A2-CLK_1至A2-CLK_4构成,B时钟脉冲B-CLK可由两个相位的时钟脉冲B-CLK_1和B-CLK_2构成,BA2时钟脉冲BA2-CLK可由一个相位的时钟脉冲BA2-CLK构成。
A2时钟脉冲A2-CLK可包括具有不同相位和相同脉冲宽度的第一A2时钟脉冲A2-CLK_1至第四A2时钟脉冲A2-CLK_4。这里,第一A2时钟脉冲A2-CLK_1至第四A2时钟脉冲A2-CLK_4中的相邻的A2时钟脉冲的脉冲宽度可彼此部分重叠。图6示出相邻的A2时钟脉冲A2-CLK各自的脉冲宽度彼此重叠1/2的示例。应该注意,这只是一个示例并且重叠大小可变成任意值。另选地,A2时钟脉冲A2-CLK可在它们的脉冲宽度不重叠的情况下输出。
当A2时钟脉冲A2-CLK_1至A2-CLK_4在它们的脉冲宽度不重叠的情况下输出时,来自第(n+1)级ST_n+1(而非以上的第(n+2)级ST_n+2)的A2子级A2-Sub的A2进位脉冲可用于重置第n级ST_n的A2子级A2-Sub。
A2时钟脉冲A2-CLK被用作A2扫描脉冲A2-SC和A2进位脉冲A1-CR。例如,当如图6中所示使用四个相位的A2时钟脉冲A2-CLK_1至A2-CLK_4时,第(4x+1)级可接收第一A2时钟脉冲A2-CLK_1并且输出第(4x+1)A2扫描脉冲和第(4x+1)A2进位脉冲,第(4x+2)级可接收第二A2时钟脉冲A2-CLK_2并且输出第(4x+2)A2扫描脉冲和第(4x+2)A2进位脉冲,第(4x+3)级可接收第三A2时钟脉冲A2-CLK_3并且输出第(4x+3)A2扫描脉冲和第(4x+3)A2进位脉冲,第(4x+4)级可接收第四A2时钟脉冲A2-CLK_4并且输出第(4x+4)A2扫描脉冲和第(4x+4)A2进位脉冲。
B时钟脉冲B-CLK与上述图4中的B时钟脉冲B-CLK相同,因此将省略对其的描述。
BA2时钟脉冲BA2-CLK被用作B2扫描脉冲B2-SC。这个BA2时钟脉冲BA2-CLK与第一B时钟脉冲B-CLK_1和第二B时钟脉冲B-CLK_2同步输出。换句话讲,BA2时钟脉冲BA2-CLK也在每个帧时段的B2输出时段T_B2中输出。特殊地,BA2时钟脉冲BA2-CLK的脉冲宽度比B时钟脉冲B-CLK的脉冲宽度窄,使得它完全被B时钟脉冲B-CLK包围。另一方面,BA2时钟脉冲BA2-CLK的脉冲宽度可等于B时钟脉冲B-CLK的脉冲宽度。
另选地,BA2时钟脉冲BA2-CLK可具有两个或更多个相位,而非单个相位。例如,BA2时钟脉冲BA2-CLK也可像B时钟脉冲B-CLK一样具有两个相位。详细举例来说,第一BA2时钟脉冲可被设置成与第一B时钟脉冲B-CLK_1同步,第二BA2时钟脉冲可被设置成与第二B时钟脉冲B-CLK_2同步。在这种情况下,BA2时钟脉冲BA2-CLK的脉冲宽度必须小于或等于B时钟脉冲B-CLK_1或B-CLK_2的脉冲宽度。另外,BA2时钟脉冲BA2-CLK和B时钟脉冲B-CLK之间的时序符合以上条件。
另一方面,A2时钟脉冲A2-CLK_1至A2-CLK_4中的每个的脉冲宽度小于B时钟脉冲B-CLK_1和B-CLK_2中的每个的脉冲宽度且大于BA2时钟脉冲BA2-CLK的脉冲宽度。应该注意,这只是一个示例并且A1时钟脉冲、A2时钟脉冲、B时钟脉冲和BA时钟脉冲的脉冲宽度彼此的相对大小可被自由地设置成任意值。特殊地,B时钟脉冲B-CLK_1或B-CLK_2的脉冲宽度必须大于BA1时钟脉冲BA1-CLK和BA2时钟脉冲BA2-CLK中的每个的脉冲宽度以包含这二者。
基于A2时钟脉冲A2-CLK_1至A2-CLK_4产生A2扫描脉冲A2-SC_n-1至A2-SC_n+2。因此,如图6中所示,A2扫描脉冲A2-SC_n-1至A2-SC_n+2中的相邻 A2扫描脉冲的脉冲宽度彼此部分重叠。A2扫描脉冲A2-SC_n-1至A2-SC_n+2在一个帧时段内顺序地输出一次。
基于BA2时钟脉冲BA2-CLK产生B2扫描脉冲B2-SC_n-1至B2-SC_n+1。因此,如图6中所示,B2扫描脉冲B2-SC_n-1至B2-SC_n+1中的每个具有与BA2时钟脉冲BA2-CLK的形状相同的形状并且以与BA2时钟脉冲BA2-CLK的时序相同的时序输出。B2扫描脉冲B2-SC_n-1至B2-SC_n+1中的每个在一个帧时段中输出一次。就这点而言,B2扫描脉冲B2-SC_n-1至B2-SC_n+1在帧时段的基础上改变输出位置。例如,如图6中所示,B2扫描脉冲B2-SC_n-1可在最左边的第一帧时段中从第(n-1)级输出,B2扫描脉冲B2-SC_n可在位于第一帧时段的右手侧的第二帧时段中从第n级输出,B2扫描脉冲B2-SC_n+1可在位于第二帧时段的右手侧的第三帧时段中从第(n+1)级输出。
因为B2扫描脉冲B2-SC_n-1至B2-SC_n+1以此方式在帧时段的基础上改变输出位置,所以在一个帧时段中作为一个复合脉冲(第二复合脉冲)输出到同一选通线的A2扫描脉冲A2-SC和B2扫描脉冲B2-SC之间的距离逐渐减小,如图6中所示。
另一方面,当如以上所述地一个帧时段T_F中的输出第一A2时钟脉冲A2-CLK_1至第四A2时钟脉冲的A2-CLK_4的时段被定义为A2输出时段T_A2、而一个帧时段T_F中的剩余时段被定为B2输出时段T_B2时,第一A2时钟脉冲A2-CLK_1至第四A2时钟脉冲A2-CLK_4在一个帧时段T_F的B2输出时段T_B2中全部可保持为低,如图6中所示。另选地,在这个B2输出时段T_B1中,第一A2时钟脉冲A2-CLK_1至第四A2时钟脉冲的A1-CLK_4可以按与A2输出时段T_A2相同的方式输出。
图7是示出A2时钟脉冲A2-CLK、B时钟脉冲B-CLK和BA2时钟脉冲BA2-CLK、由此产生的A2进位脉冲的示例的时序图。
基于A2时钟脉冲A2-CLK_1至A2-CLK_4产生A2进位脉冲A2-CR_n-1至A2-CR_n+2。因此,A2进位脉冲A2-CR_n-1至A2-CR_n+2中的相邻A2进位脉冲的脉冲宽度彼此部分重叠,如图7中所示。A2进位脉冲A2-CR_n-1至A2-CR_n+2在一个帧时段内顺序地输出一次。这里,A2进位脉冲A2-CR_n-1至A2-CR_n+2与A2扫描脉冲A2-SC_n-1至A2-SC_n+2基本上相同。
图8是示出A1时钟脉冲A1-CLK、B时钟脉冲B-CLK和BA1时钟脉冲BA1-CLK、由此产生的B进位脉冲的示例的时序图。
基于B时钟脉冲B-CLK_1和B-CLK_2产生B进位脉冲B-CR_n-1至B-CR_n+2。因此,如图8中所示,B进位脉冲B-CR_n-1至B-CR_n+2中的每个具有与B时钟脉冲B-CLK_1和B-CLK_2中对应的B时钟脉冲的形状相同的形状并且以与对应的B时钟脉冲的时序相同的时序输出。B进位脉冲B-CR_n-1至B-CR_n+2中的每个在一个帧时段中输出一次。就这点而言,B进位脉冲B-CR_n-1至B-CR_n+2在帧时段的基础上改变输出位置。例如,如图8中所示,B进位脉冲B-CR_n-1可在最左边的第一帧时段T_F中从第(n-1)B子级B-Sub输出,B进位脉冲B-CR_n可在位于第一帧时段的右手侧的第二帧时段T_F中从第n个B子级B-Sub输出,B进位脉冲B-CR_n+1可在位于第二帧时段的右手侧的第三帧时段T_F中从第(n+1)B子级B-Sub输出。这里,B进位脉冲B-CR_n-1至B-CR_n+2与B1扫描脉冲B1-SC_n-1至B1-SC_n+2和B2扫描脉冲B2-SC_n-1至B2-SC_n+2同步。
另一方面,在图4至图8中,A1时钟脉冲A1-CLK可具有a个相位,B时钟脉冲B-CLK可具有a×b个相位,BA1时钟脉冲BA1-CLK可具有a×c个相位。这里,a是大于1的自然数,a×b是大于1的自然数,a×c是等于或大于1的自然数。
BA1时钟脉冲BA1-CLK的时段是B子级B-Sub的输出产生时段的a×c倍。至于多个示例,各个时钟脉冲可具有:
1)A1时钟脉冲A1-CLK:4个相位,B时钟脉冲B-CLK:2个相位,BA1时钟脉冲BA1-CLK:1个相位;
2)A1时钟脉冲A1-CLK:4个相位,B时钟脉冲B-CLK:2个相位,BA1时钟脉冲BA1-CLK:2个相位(或4个相位);或
3)A1时钟脉冲A1-CLK:6个相位,B时钟脉冲B-CLK:2个相位,BA1时钟脉冲BA1-CLK:2个相位(或4个相位)。
另一方面,A2时钟脉冲、B时钟脉冲和BA2时钟脉冲可以按与以上相同的方式配置。
以此方式,根据本发明的扫描输出控制器SOC使用A1时钟脉冲A1-CLK、A2时钟脉冲A2-CLK、B时钟脉冲B-CLK、BA1时钟脉冲BA1-CLK和BA2时钟脉冲BA2-CLK产生期望扫描脉冲(包括A1扫描脉冲A1-SC、B1扫描脉冲B1-SC、A2扫描脉冲A2-SC和B2扫描脉冲B2-SC)。因此,在扫描输出控制器SOC中形成的输出开关器件的尺寸不需要大,还防止了扫描脉冲的电压衰减。另外,一级的B子级 被同一级的多个A子级共享,使得可只使用少量的开关器件从一级输出多个复合脉冲。
下文中,将详细描述根据本发明的扫描输出控制器SOC的配置。
扫描输出控制器 SOC 的第一实施方式
图9是根据本发明的扫描输出控制器SOC的第一实施方式的电路图。
因为所有级的配置都是相同的,所以将代表性地描述第n级的扫描输出控制器SOC的配置。
如图9中所示,根据第一实施方式的扫描输出控制器SOC包括A1扫描输出开关器件A1-SCO、B1扫描输出开关器件B1-SCO、A1扫描放电开关器件A1-SCD、第一A1控制开关器件A1-CTr1、A2扫描输出开关器件A2-SCO、B2扫描输出开关器件B2-SCO、A2扫描放电开关器件A2-SCD、第一A2控制开关器件A2-CTr1。
A1扫描输出开关器件A1-SCO受A1置位节点A1-Q处的电压控制并且连接在A1时钟传递线和第一扫描输出端子SOT1之间。也就是说,A1扫描输出开关器件A1-SCO响应于A1置位节点A1-Q处的电压导通或截止,并且当导通时将A1时钟传递线和第一扫描输出端子SOT1互连。这里,A1时钟传递线被供应A1时钟脉冲A1-CLK。
B1扫描输出开关器件B1-SCO受来自B子级B-Sub的B进位脉冲B-CR_n控制并且连接在第一扫描输出端子SOT1和BA1时钟传递线之间。也就是说,B1扫描输出开关器件B1-SCO响应于B进位脉冲B-CR_n导通或截止,并且当导通时将第一扫描输出端子SOT1和BA1时钟传递线互连。这里,BA1时钟传递线被供应BA1时钟脉冲BA1-CLK。
A1扫描放电开关器件A1-SCD受A1重置节点A1-QB处的电压控制并且连接在第一扫描输出端子SOT1和第一放电电压线之间。也就是说,A1扫描放电开关器件A1-SCD响应于A1重置节点A1-QB处的电压导通或截止,并且当导通时将第一扫描输出端子SOT1和第一放电电压线互连。这里,第一放电电压线被供应第一放电电压VSS1。
第一A1控制开关器件A1-CTr1受B进位脉冲B-CR_n控制并且连接在A1重置节点A1-QB和第二放电电压线之间。也就是说,第一A1控制开关器件A1-CTr1响应于B进位脉冲B-CR_n导通或截止,并且当导通时将A1重置节点A1-QB和第二 放电电压线互连。这里,第二放电电压线被供应第二放电电压VSS2。
这个第一A1控制开关器件A1-CTr1用于与来自随后将进行详细描述的A1反相器的输出无关地使A1重置节点A1-QB放电(即,变低)。
A2扫描输出开关器件A2-SCO受A2置位节点A2-Q处的电压控制并且连接在A2时钟传递线和第二扫描输出端子SOT2之间。也就是说,A2扫描输出开关器件A2-SCO响应于A2置位节点A2-Q处的电压导通或截止,并且当导通时将A2时钟传递线和第二扫描输出端子SOT2互连。这里,A2时钟传递线被供应A2时钟脉冲A2-CLK。
B2扫描输出开关器件B2-SCO受来自B子级B-Sub的B进位脉冲B-CR_n控制并且连接在第二扫描输出端子SOT2和BA2时钟传递线之间。也就是说,B2扫描输出开关器件B2-SCO响应于B进位脉冲B-CR_n导通或截止,并且当导通时将第二扫描输出端子SOT2和BA2时钟传递线互连。这里,BA2时钟传递线被供应BA2时钟脉冲BA2-CLK。
A2扫描放电开关器件A2-SCD受A2重置节点A2-QB处的电压控制并且连接在第二扫描输出端子SOT2和第一放电电压线之间。也就是说,A2扫描放电开关器件A2-SCD响应于A2重置节点A2-QB处的电压导通或截止,并且当导通时将第二扫描输出端子SOT2和第一放电电压线互连。
第一A2控制开关器件A2-CTr1受B进位脉冲B-CR_n控制并且连接在A2重置节点A2-QB和第二放电电压线之间。也就是说,第一A2控制开关器件A2-CTr1响应于B进位脉冲B-CR_n导通或截止,并且当导通时将A2重置节点A2-QB和第二放电电压线互连。
这个第一A2控制开关器件A2-CTr1用于与来自随后将进行详细描述的A2反相器的输出无关地使A2重置节点A2-QB放电(即,变低)。
另一方面,通过B子级B-Sub的B进位输出端子B-COT从B子级B-Sub提供B进位脉冲B-CR_n。
扫描输出控制器 SOC 的第二实施方式
图10是根据本发明的扫描输出控制器SOC的第二实施方式的电路图。
如图10中所示,根据第二实施方式的扫描输出控制器SOC包括A1扫描输出开关器件A1-SCO、B1扫描输出开关器件B1-SCO、A1扫描放电开关器件A1-SCD、第 一A1控制开关器件A1-CTr1、A2扫描输出开关器件A2-SCO、B2扫描输出开关器件B2-SCO、A2扫描放电开关器件A2-SCD、第一A2控制开关器件A2-CTr1。
第二实施方式中的A1扫描输出开关器件A1-SCO、B1扫描输出开关器件B1-SCO、A1扫描放电开关器件A1-SCD、A2扫描输出开关器件A2-SCO、B2扫描输出开关器件B2-SCO、A2扫描放电开关器件A2-SCD分别与上述的第一实施方式中的A1扫描输出开关器件A1-SCO、B1扫描输出开关器件B1-SCO、A1扫描放电开关器件A1-SCD、A2扫描输出开关器件A2-SCO、B2扫描输出开关器件B2-SCO、A2扫描放电开关器件A2-SCD相同,因此,将用以上对第一实施方式的描述来替换对其的描述。
第二实施方式中的第一A1控制开关器件A1-CTr1受第一扫描输出端子SOT1处的电压控制并且连接在A1重置节点A1-QB和第二放电电压线之间。也就是说,第一A1控制开关器件A1-CTr1响应于第一扫描输出端子SOT1处的电压导通或截止,并且当导通时将A1重置节点A1-QB和第二放电电压线互连。
第二实施方式中的第一A2控制开关器件A2-CTr1受第二扫描输出端子SOT2处的电压控制并且连接在A2重置节点A2-QB和第二放电电压线之间。也就是说,第一A2控制开关器件A2-CTr1响应于第二扫描输出端子SOT2处的电压导通或截止,并且当导通时将A2重置节点A2-QB和第二放电电压线互连。
扫描输出控制器 SOC 的第三实施方式
图11是根据本发明的扫描输出控制器SOC的第三实施方式的电路图。
如图11中所示,根据第三实施方式的扫描输出控制器SOC包括A1扫描输出开关器件A1-SCO、B1扫描输出开关器件B1-SCO、A1扫描放电开关器件A1-SCD、第一A1控制开关器件A1-CTr1、A2扫描输出开关器件A2-SCO、B2扫描输出开关器件B2-SCO、A2扫描放电开关器件A2-SCD、第一A2控制开关器件A2-CTr1和第二控制开关器件CTr2。
第三实施方式中的A1扫描输出开关器件A1-SCO、B1扫描输出开关器件B1-SCO、A1扫描放电开关器件A1-SCD、A2扫描输出开关器件A2-SCO、B2扫描输出开关器件B2-SCO和A2扫描放电开关器件A2-SCD分别与上述的第一实施方式中的A1扫描输出开关器件A1-SCO、B1扫描输出开关器件B1-SCO、A1扫描放电开关器件A1-SCD、A2扫描输出开关器件A2-SCO、B2扫描输出开关器件B2-SCO和 A2扫描放电开关器件A2-SCD相同,因此,将用以上对第一实施方式的描述来替换对其的描述。
另外,第三实施方式中的第一A1控制开关器件A1-CTr1和第一A2控制开关器件A2-CTr1分别与上述的第二实施方式中的第一A1控制开关器件A1-CTr1和第一A2控制开关器件A2-CTr1相同,因此,将用以上对第二实施方式的描述来替换对其的描述。
第三实施方式中的第二控制开关器件CTr2受来自B子级B-Sub的B进位脉冲B-CR_n控制并且连接在B子级B-Sub的B进位输出端子B-COT和B1扫描输出开关器件B1-SCO的栅极GE之间。也就是说,第二控制开关器件CTr2响应于B进位脉冲B-CR_n导通或截止,并且当导通时将B进位输出端子B-COT和B1扫描输出开关器件B1-SCO的栅极GE互连。
根据第三实施方式,B1扫描输出开关器件B1-SCO的栅极GE和B2扫描输出开关器件B2-SCO的栅极GE彼此连接。
另一方面,从B进位输出端子B-COT输出的信号(B进位脉冲B-CR_n)或施加到B1扫描输出开关器件B1-SCO的栅极GE的电压可被用作上述B置位控制信号和B重置控制信号。
另一方面,第一A1控制开关器件A1-CTr1的栅极和第一A2控制开关器件A2-CTr1的栅极可连接到B进位输出端子B-COT或B1扫描输出开关器件B1-SCO的栅极GE。
扫描输出控制器 SOC 的第四实施方式
图12是根据本发明的扫描输出控制器SOC的第四实施方式的电路图。
如图12中所示,根据第四实施方式的扫描输出控制器SOC包括A1扫描输出开关器件A1-SCO、B1扫描输出开关器件B1-SCO、A1扫描放电开关器件A1-SCD、第一A1控制开关器件A1-CTr1、第二A1控制开关器件A2-CTr2、A2扫描输出开关器件A2-SCO、B2扫描输出开关器件B2-SCO、A2扫描放电开关器件A2-SCD、第一A2控制开关器件A2-CTr1和第二A2控制开关器件A2-CTr2。
第四实施方式中的A1扫描输出开关器件A1-SCO、B1扫描输出开关器件B1-SCO、A1扫描放电开关器件A1-SCD、A2扫描输出开关器件A2-SCO、B2扫描输出开关器件B2-SCO和A2扫描放电开关器件A2-SCD分别与上述的第一实施方式 中的A1扫描输出开关器件A1-SCO、B1扫描输出开关器件B1-SCO、A1扫描放电开关器件A1-SCD、A2扫描输出开关器件A2-SCO、B2扫描输出开关器件B2-SCO和A2扫描放电开关器件A2-SCD相同,因此,将用以上对第一实施方式的描述来替换对其的描述。
另外,第四实施方式中的第一A1控制开关器件A1-CTr1和第一A2控制开关器件A2-CTr1分别与上述的第二实施方式中的第一A1控制开关器件A1-CTr1和第一A2控制开关器件A2-CTr1相同,因此,将用以上对第二实施方式的描述来替换对其的描述。
第四实施方式中的第二A1控制开关器件A1-CTr2受来自B子级B-Sub的B进位脉冲B-CR_n控制并且连接在B子级B-Sub的B进位输出端子B-COT和B1扫描输出开关器件B1-SCO的栅极之间。也就是说,第二A1控制开关器件A1-CTr2响应于B进位脉冲B-CR_n导通或截止,并且当导通时将B进位输出端子B-COT和B1扫描输出开关器件B1-SCO的栅极互连。
第四实施方式中的第二A2控制开关器件A2-CTr2受来自B子级B-Sub的B进位脉冲B-CR_n控制并且连接在B子级B-Sub的B进位输出端子B-COT和B2扫描输出开关器件B2-SCO的栅极之间。也就是说,第二A2控制开关器件A2-CTr2响应于B进位脉冲B-CR_n导通或截止,并且当导通时将B进位输出端子B-COT和B2扫描输出开关器件B2-SCO的栅极互连。
另一方面,第一A1控制开关器件A1-CTr1的栅极可连接到B进位输出端子B-COT或B1扫描输出开关器件B1-SCO的栅极。
另外,第一A2控制开关器件A2-CTr1的栅极可连接到B进位输出端子B-COT或B2扫描输出开关器件B2-SCO的栅极。
扫描输出控制器 SOC 的第五实施方式
图13是根据本发明的扫描输出控制器SOC的第五实施方式的电路图。
如图13中所示,根据第五实施方式的扫描输出控制器SOC包括A1扫描输出开关器件A1-SCO、B1扫描输出开关器件B1-SCO、A1扫描放电开关器件A1-SCD、第一A1控制开关器件A1-CTr1、A2扫描输出开关器件A2-SCO、B2扫描输出开关器件B2-SCO、A2扫描放电开关器件A2-SCD、第一A2控制开关器件A2-CTr1和第三控制开关器件CTr3。
第五实施方式中的A1扫描输出开关器件A1-SCO、B1扫描输出开关器件B1-SCO、A1扫描放电开关器件A1-SCD、A2扫描输出开关器件A2-SCO、B2扫描输出开关器件B2-SCO和A2扫描放电开关器件A2-SCD分别与上述的第一实施方式中的A1扫描输出开关器件A1-SCO、B1扫描输出开关器件B1-SCO、A1扫描放电开关器件A1-SCD、A2扫描输出开关器件A2-SCO、B2扫描输出开关器件B2-SCO和A2扫描放电开关器件A2-SCD相同,因此,将用以上对第一实施方式的描述来替换对其的描述。
另外,第五实施方式中的第一A1控制开关器件A1-CTr1和第一A2控制开关器件A2-CTr1分别与上述的第二实施方式中的第一A1控制开关器件A1-CTr1和第一A2控制开关器件A2-CTr1相同,因此,将用以上对第二实施方式的描述来替换对其的描述。
第五实施方式中的第三控制开关器件CTr3受外部开关控制信号Vc控制并且连接在B子级B-Sub的B进位输出端子B-COT和B1扫描输出开关器件B1-SCO的栅极GE之间。也就是说,第三控制开关器件CTr3响应于开关控制信号Vc导通或截止,并且当导通时将B进位输出端子B-COT和B1扫描输出开关器件B1-SCO的栅极GE互连。
根据第五实施方式,B1扫描输出开关器件B1-SCO的栅极GE和B2扫描输出开关器件B2-SCO的栅极GE彼此连接。
图14是示出开关控制信号和B时钟脉冲之间的时序的时序图。
开关控制信号Vc可以是直流(DC)电压和交流(AC)电压中的任一个,并且当是AC电压时可具有如图14中所示的波形。在这种情况下,当开关控制信号Vc具有单个相位时,开关控制信号Vc的奇数脉冲与第一B时钟脉冲B-CLK_1同步地输出并且开关控制信号Vc的偶数脉冲与第二B时钟脉冲B-CLK_2同步地输出。
另一方面,当开关控制信号Vc具有两个相位时,它可被划分成第一开关控制信号Vc1和第二开关控制信号Vc2。第一开关控制信号Vc1只由开关控制信号Vc的以上脉冲之中的奇数脉冲构成,第二开关控制信号Vc2只由开关控制信号Vc的以上脉冲之中的偶数脉冲构成。第一开关控制信号Vc1的脉冲与第一B时钟脉冲B-CLK_1同步地输出并且第二开关控制信号Vc2的脉冲与第二B时钟脉冲B-CLK_2同步地输出。
开关控制信号Vc可具有与B时钟脉冲B-CLK_1或B-CLK_2的脉冲宽度相同或不同的脉冲宽度。另一方面,开关控制信号Vc可具有比B时钟脉冲B-CLK_1或B-CLK_2的脉冲宽度宽的脉冲宽度,使得它完全包围B时钟脉冲B-CLK_1或B-CLK_2。
另一方面,第一A1控制开关器件A1-CTr1的栅极可连接到B进位输出端子B-COT或B1扫描输出开关器件B1-SCO的栅极GE。
另外,第一A2控制开关器件A2-CTr1的栅极可连接到B进位输出端子B-COT或B2扫描输出开关器件B2-SCO的栅极GE。
扫描输出控制器 SOC 的第六实施方式
图15是根据本发明的扫描输出控制器SOC的第六实施方式的电路图。
如图15中所示,根据第六实施方式的扫描输出控制器SOC包括A1扫描输出开关器件A1-SCO、B1扫描输出开关器件B1-SCO、A1扫描放电开关器件A1-SCD、第一A1控制开关器件A1-CTr1、第三A1控制开关器件A1-CTr3、A2扫描输出开关器件A2-SCO、B2扫描输出开关器件B2-SCO、A2扫描放电开关器件A2-SCD、第一A2控制开关器件A2-CTr1和第三A2控制开关器件A2-CTr3。
第六实施方式中的A1扫描输出开关器件A1-SCO、B1扫描输出开关器件B1-SCO、A1扫描放电开关器件A1-SCD、A2扫描输出开关器件A2-SCO、B2扫描输出开关器件B2-SCO和A2扫描放电开关器件A2-SCD分别与上述的第一实施方式中的A1扫描输出开关器件A1-SCO、B1扫描输出开关器件B1-SCO、A1扫描放电开关器件A1-SCD、A2扫描输出开关器件A2-SCO、B2扫描输出开关器件B2-SCO和A2扫描放电开关器件A2-SCD相同,因此,将用以上对第一实施方式的描述来替换对其的描述。
另外,第六实施方式中的第一A1控制开关器件A1-CTr1和第一A2控制开关器件A2-CTr1分别与上述的第二实施方式中的第一A1控制开关器件A1-CTr1和第一A2控制开关器件A2-CTr1相同,因此,将用以上对第二实施方式的描述来替换对其的描述。
第六实施方式中的第三A1控制开关器件A1-CTr3受外部开关控制信号Vc控制并且连接在B子级B-Sub的B进位输出端子B-COT和B1扫描输出开关器件B1-SCO的栅极之间。也就是说,第三A1控制开关器件A1-CTr3响应于开关控制信号Vc导 通或截止,并且当导通时将B进位输出端子B-COT和B1扫描输出开关器件B1-SCO的栅极互连。这里,开关控制信号Vc可具有图14中示出的上述波形。
第六实施方式中的第三A2控制开关器件A2-CTr3受外部开关控制信号Vc控制并且连接在B子级B-Sub的B进位输出端子B-COT和B2扫描输出开关器件B2-SCO的栅极之间。也就是说,第三A2控制开关器件A2-CTr3响应于开关控制信号Vc导通或截止,并且当导通时将B进位输出端子B-COT和B2扫描输出开关器件B2-SCO的栅极互连。这里,开关控制信号Vc可具有图14中示出的上述波形。
另一方面,第一A1控制开关器件A1-CTr1的栅极可连接到B进位输出端子B-COT或B1扫描输出开关器件B1-SCO的栅极。
另外,第一A2控制开关器件A2-CTr1的栅极可连接到B进位输出端子B-COT或B2扫描输出开关器件B2-SCO的栅极。
图16示出在扫描输出控制器SOC中可以额外设置的开关器件。图11中示出的扫描输出控制器SOC还可以包括如图16中所示的七个控制开关器件A1-CTr4、A1-CTr5、A1-CTr6、A2-CTr4、A2-CTr5、A2-CTr6和CTr7中的至少一个。
下文中,将详细描述这七个控制开关器件A1-CTr4、A1-CTr5、A1-CTr6、A2-CTr4、A2-CTr5、A2-CTr6和CTr7中的每个。
图16的(a)中示出的第四A1控制开关器件A1-CTr4受来自A1子级A1-Sub的A1进位脉冲控制并且连接在B1扫描输出开关器件B1-SCO的栅极GE和传递第三放电电压VSS3的第三放电电压线之间。也就是说,第四A1控制开关器件A1-CTr4响应于来自A1子级A1-Sub的A1进位输出端子A1-COT的A1进位脉冲导通或截止,并且当导通时将B1扫描输出开关器件B1-SCO的栅极GE和第三放电电压线互连。
图16的(b)中示出的第五A1控制开关器件A1-CTr5受A1子级A1-Sub的A1置位节点A1-Q处的电压控制并且连接在B1扫描输出开关器件B1-SCO的栅极GE和传递第四放电电压VSS4的第四放电电压线之间。也就是说,第五A1控制开关器件A1-CTr5响应于A1置位节点A1-Q处的电压导通或截止,并且当导通时将B1扫描输出开关器件B1-SCO的栅极GE和第四放电电压线互连。
图16的(c)中示出的第六A1控制开关器件A1-CTr6受A1起始脉冲A1-Vst控制并且连接在B1扫描输出开关器件B1-SCO的栅极GE和传递第五放电电压VSS5的第五放电电压线之间。也就是说,第六A1控制开关器件A1-CTr6响应于A1起始脉 冲A1-Vst导通或截止,并且当导通时将B1扫描输出开关器件B1-SCO的栅极GE和第五放电电压线互连。这里,A1起始脉冲A1-Vst是被供应到A1子级之中的最早被驱动的第一A1子级的起始信号。第一A1子级首先利用A1起始脉冲A1-Vst操作。
图16的(d)中示出的第四A2控制开关器件A2-CTr4受来自A2子级A2-Sub的A2进位脉冲控制并且连接在B1扫描输出开关器件B1-SCO的栅极GE和第三放电电压线之间。也就是说,第四A2控制开关器件A2-CTr4响应于来自A2子级A2-Sub的A2进位输出端子A2-COT的A2进位脉冲导通或截止,并且当导通时将B1扫描输出开关器件B1-SCO的栅极GE和第三放电电压线互连。
图16的(e)中示出的第五A2控制开关器件A2-CTr5受A2置位节点A2-Q处的电压控制并且连接在B1扫描输出开关器件B1-SCO的栅极GE和第四放电电压线之间。也就是说,第五A2控制开关器件A2-CTr5响应于A2置位节点A2-Q处的电压导通或截止,并且当导通时将B1扫描输出开关器件B1-SCO的栅极GE和第四放电电压线互连。
图16的(f)中示出的第六A2控制开关器件A2-CTr6受A2起始脉冲A2-Vst控制并且连接在B1扫描输出开关器件B1-SCO的栅极GE和第五放电电压线之间。也就是说,第六A2控制开关器件A2-CTr6响应于A2起始脉冲A2-Vst导通或截止,并且当导通时将B1扫描输出开关器件B1-SCO的栅极GE和第五放电电压线互连。这里,A2起始脉冲A2-Vst是被供应到A2子级之中的最早被驱动的第一A2子级的起始信号。第一A2子级首先利用A2起始脉冲A2-Vst操作。
图16的(g)中示出的第七控制开关器件CTr7受B重置节点B-QB处的电压控制并且连接在B1扫描输出开关器件B1-SCO的栅极GE和传递第六放电电压VSS6的第六放电电压线之间。也就是说,第七控制开关器件CTr7响应于B重置节点B-QB处的电压导通或截止,并且当导通时将B1扫描输出开关器件B1-SCO的栅极GE和第六放电电压线互连。
扫描输出控制器 SOC 的第七实施方式
图17是根据本发明的扫描输出控制器SOC的第七实施方式的电路图。
如图17中所示,根据第七实施方式的扫描输出控制器SOC包括A1扫描输出开关器件A1-SCO、B1扫描输出开关器件B1-SCO、A1扫描放电开关器件A1-SCD、第一A1控制开关器件A1-CTr1、第二A1控制开关器件A1-CTr2、第七A1控制开关器 件A1-CTr7、A2扫描输出开关器件A2-SCO、B2扫描输出开关器件B2-SCO、A2扫描放电开关器件A2-SCD、第一A2控制开关器件A2-CTr1、第二A2控制开关器件A2-CTr2和第七A2控制开关器件A2-CTr7。
第七实施方式中的A1扫描输出开关器件A1-SCO、B1扫描输出开关器件B1-SCO、A1扫描放电开关器件A1-SCD、A2扫描输出开关器件A2-SCO、B2扫描输出开关器件B2-SCO和A2扫描放电开关器件A2-SCD分别与上述的第一实施方式中的A1扫描输出开关器件A1-SCO、B1扫描输出开关器件B1-SCO、A1扫描放电开关器件A1-SCD、A2扫描输出开关器件A2-SCO、B2扫描输出开关器件B2-SCO和A2扫描放电开关器件A2-SCD相同,因此,将用以上对第一实施方式的描述来替换对其的描述。
另外,第七实施方式中的第一A1控制开关器件A1-CTr1和第一A2控制开关器件A2-CTr1分别与上述的第一实施方式中的第一A1控制开关器件A1-CTr1和第一A2控制开关器件A2-CTr1相同,因此,将用以上对第一实施方式的描述来替换对其的描述。
另外,第七实施方式中的第二A1控制开关器件A1-CTr2和第二A2控制开关器件A2-CTr2分别与上述的第四实施方式中的第二A1控制开关器件A1-CTr2和第二A2控制开关器件A2-CTr2相同,因此,将用以上对第四实施方式的描述来替换对其的描述。
第七实施方式中的第七A1控制开关器件A1-CTr7受B子级B-Sub的B重置节点B-QB处的电压控制并且连接在B1扫描输出开关器件B1-SCO的栅极GE1和传递第六放电电压VSS6的第六放电电压线之间。也就是说,第七A1控制开关器件A1-CTr7响应于B重置节点B-QB处的电压导通或截止,并且当导通时将B1扫描输出开关器件B1-SCO的栅极GE1和第六放电电压线互连。
第七实施方式中的第七A2控制开关器件A2-CTr7受B子级B-Sub的B重置节点B-QB处的电压控制并且连接在B2扫描输出开关器件B2-SCO的栅极GE2和第六放电电压线之间。也就是说,第七A2控制开关器件A2-CTr7响应于B重置节点B-QB处的电压导通或截止,并且当导通时将B2扫描输出开关器件B2-SCO的栅极GE2和第六放电电压线互连。
另一方面,第一A1控制开关器件A1-CTr1的栅极可连接到B1扫描输出开关器 件B1-SCO的栅极GE1或第一扫描输出端子SOT1。
另外,第一A2控制开关器件A2-CTr1的栅极可连接到B2扫描输出开关器件B2-SCO的栅极GE2或第二扫描输出端子SOT2。
图18示出在扫描输出控制器SOC中可以额外设置的开关器件。图17中示出的扫描输出控制器SOC还可以包括图18中示出的八个控制开关器件A1-CTr4、A1-CTr5、A1-CTr6、A1-CTr7、A2-CTr4、A2-CTr5、A2-CTr6、A2-CTr7中的至少一个。
下文中,将详细描述这八个控制开关器件A1-CTr4、A1-CTr5、A1-CTr6、A1-CTr7、A2-CTr4、A2-CTr5、A2-CTr6、A2-CTr7中的每个。
图18的(a)中示出的第四A1控制开关器件A1-CTr4受来自A1子级A1-Sub的A1进位脉冲控制并且连接在B1扫描输出开关器件B1-SCO的栅极GE1和传递第三放电电压VSS3的第三放电电压线之间。也就是说,第四A1控制开关器件A1-CTr4响应于来自A1子级A1-Sub的A1进位输出端子A1-COT的A1进位脉冲导通或截止,并且当导通时将B1扫描输出开关器件B1-SCO的栅极GE1和第三放电电压线互连。
图18的(b)中示出的第五A1控制开关器件A1-CTr5受A1子级A1-Sub的A1置位节点A1-Q处的电压控制并且连接在B1扫描输出开关器件B1-SCO的栅极GE1和传递第四放电电压VSS4的第四放电电压线之间。也就是说,第五A1控制开关器件A1-CTr5响应于A1置位节点A1-Q处的电压导通或截止,并且当导通时将B1扫描输出开关器件B1-SCO的栅极GE1和第四放电电压线互连。
图18的(c)中示出的第六A1控制开关器件A1-CTr6受A1起始脉冲A1-Vst控制并且连接在B1扫描输出开关器件B1-SCO的栅极GE1和传递第五放电电压VSS5的第五放电电压线之间。也就是说,第六A1控制开关器件A1-CTr6响应于A1起始脉冲A1-Vst导通或截止,并且当导通时将B1扫描输出开关器件B1-SCO的栅极GE1和第五放电电压线互连。
图18的(d)中示出的第七A1控制开关器件A1-CTr7受B重置节点B-QB处的电压控制并且连接在B1扫描输出开关器件B1-SCO的栅极GE1和传递第六放电电压VSS6的第六放电电压线之间。也就是说,第七A1控制开关器件A1-CTr7响应于B重置节点B-QB处的电压导通或截止,并且当导通时将B1扫描输出开关器件B1-SCO的栅极GE1和第六放电电压线互连。
图18的(e)中示出的第四A2控制开关器件A2-CTr4受来自A2子级A2-Sub的A2进位脉冲控制并且连接在B2扫描输出开关器件B2-SCO的栅极GE2和第三放电电压线之间。也就是说,第四A2控制开关器件A2-CTr4响应于来自A2子级A2-Sub的A2进位输出端子A2-COT的A2进位脉冲导通或截止,并且当导通时将B2扫描输出开关器件B2-SCO的栅极GE2和第三放电电压线互连。
图18的(f)中示出的第五A2控制开关器件A2-CTr5受A2置位节点A2-Q处的电压控制并且连接在B2扫描输出开关器件B2-SCO的栅极GE2和第四放电电压线之间。也就是说,第五A2控制开关器件A2-CTr5响应于A2置位节点A2-Q处的电压导通或截止,并且当导通时将B2扫描输出开关器件B2-SCO的栅极GE2和第四放电电压线互连。
图18的(g)中示出的第六A2控制开关器件A2-CTr6受A2起始脉冲A2-Vst控制并且连接在B2扫描输出开关器件B2-SCO的栅极GE2和第五放电电压线之间。也就是说,第六A2控制开关器件A2-CTr6响应于A2起始脉冲A2-Vst导通或截止,并且当导通时将B2扫描输出开关器件B2-SCO的栅极GE2和第五放电电压线互连。
图18的(h)中示出的第七A2控制开关器件A2-CTr7受B重置节点B-QB处的电压控制并且连接在B2扫描输出开关器件B2-SCO的栅极GE2和第六放电电压线之间。也就是说,第七A2控制开关器件A2-CTr7响应于B重置节点B-QB处的电压导通或截止,并且当导通时将B2扫描输出开关器件B2-SCO的栅极GE2和第六放电电压线互连。
扫描输出控制器 SOC 的第八实施方式
图19是根据本发明的扫描输出控制器SOC的第八实施方式的电路图。
如图19中所示,根据第八实施方式的扫描输出控制器SOC包括A1扫描输出开关器件A1-SCO、B1扫描输出开关器件B1-SCO、A1扫描放电开关器件A1-SCD、第一A1控制开关器件A1-CTr1、第三A1控制开关器件A1-CTr3、第七A1控制开关器件A1-CTr7、A2扫描输出开关器件A2-SCO、B2扫描输出开关器件B2-SCO、A2扫描放电开关器件A2-SCD、第一A2控制开关器件A2-CTr1、第三A2控制开关器件A2-CTr3和第七A2控制开关器件A2-CTr7。
第八实施方式中的A1扫描输出开关器件A1-SCO、B1扫描输出开关器件B1-SCO、A1扫描放电开关器件A1-SCD、A2扫描输出开关器件A2-SCO、B2扫描 输出开关器件B2-SCO和A2扫描放电开关器件A2-SCD分别与上述的第一实施方式中的A1扫描输出开关器件A1-SCO、B1扫描输出开关器件B1-SCO、A1扫描放电开关器件A1-SCD、A2扫描输出开关器件A2-SCO、B2扫描输出开关器件B2-SCO和A2扫描放电开关器件A2-SCD相同,因此,将用以上对第一实施方式的描述来替换对其的描述。
另外,第八实施方式中的第七A1控制开关器件A1-CTr7和第七A2控制开关器件A2-CTr7分别与上述的第七实施方式中的第七A1控制开关器件A1-CTr7和第七A2控制开关器件A2-CTr7相同,因此,将用以上对第七实施方式的描述来替换对其的描述。
另外,第八实施方式中的第三A1控制开关器件A1-CTr3与上述的第六实施方式中的第三A1控制开关器件A1-CTr3相同,因此,将用以上对第六实施方式的描述来替换对其的描述。
第八实施方式中的第一A1控制开关器件A1-CTr1受施加到B1扫描输出开关器件B1-SCO的栅极GE1的电压控制并且连接在A1重置节点A1-QB和第二放电电压线之间。也就是说,第一A1控制开关器件A1-CTr1响应于施加到B1扫描输出开关器件B1-SCO的栅极GE1的电压导通或截止,并且当导通时将A1重置节点A1-QB和第二放电电压线互连。
第八实施方式中的第一A2控制开关器件A2-CTr1受施加到B1扫描输出开关器件B1-SCO的栅极GE1的电压控制并且连接在A2重置节点A2-QB和第二放电电压线之间。也就是说,第一A2控制开关器件A2-CTr1响应于施加到B1扫描输出开关器件B1-SCO的栅极GE1的电压导通或截止,并且当导通时将A2重置节点A2-QB和第二放电电压线互连。
第八实施方式中的第三A2控制开关器件A2-CTr3受开关控制信号Vc控制并且连接在B1扫描输出开关器件B1-SCO的栅极GE1和B2扫描输出开关器件B2-SCO的栅极GE2之间。也就是说,第三A2控制开关器件A2-CTr3响应于开关控制信号Vc导通或截止,并且当导通时将B1扫描输出开关器件B1-SCO的栅极GE1和B2扫描输出开关器件B2-SCO的栅极GE2互连。
另一方面,第一A1控制开关器件A1-CTr1的栅极可连接到B1扫描输出开关器件B1-SCO的栅极GE1或第一扫描输出端子SOT1。
另外,第一A2控制开关器件A2-CTr1的栅极可连接到B2扫描输出开关器件B2-SCO的栅极GE2或第二扫描输出端子SOT2。
图20示出在扫描输出控制器SOC中可以额外设置的开关器件。根据所有上述实施方式中的每个实施方式的扫描输出控制器SOC还可以包括如图20中所示的三个控制开关器件A1-CTr8、A2-CTr8和CTr9中的至少一个。
下文中,将详细描述这三个控制开关器件A1-CTr8、A2-CTr8和CTr9中的每个。
图20的(a)中示出的第八A1控制开关器件A1-CTr8受来自B子级B-Sub的B进位脉冲B-CR_n控制并且连接在A1置位节点A1-Q和传递第七放电电压VSS7的第七放电电压线之间。也就是说,第八A1控制开关器件A1-CTr8响应于B进位脉冲B-CR_n导通或截止,并且当导通时将A1置位节点A1-Q和第七放电电压线互连。
图20的(b)中示出的第八A2控制开关器件A2-CTr8受来自B子级B-Sub的B进位脉冲B-CR_n控制并且连接在A2置位节点A2-Q和第七放电电压线之间。也就是说,第八A2控制开关器件A2-CTr8响应于B进位脉冲B-CR_n导通或截止,并且当导通时将A2置位节点A2-Q和第七放电电压线互连。
图20的(c)中示出的第九控制开关器件CTr9受来自A1子级A1-Sub的A1进位脉冲和来自A2子级A2-Sub的A2进位脉冲中的任一个控制,并且连接在输出B进位脉冲的B子级B-Sub的B进位输出端子B-COT和第七放电电压线之间。也就是说,第九控制开关器件CTr9响应于A1进位脉冲和A2进位脉冲中的任一个导通或截止,并且当导通时将B子级B-Sub的B进位输出端子B-COT和第七放电电压线互连。
下文中,将详细描述各级的A子级A-Sub和B子级B-Sub的构造。
级的第一实施方式
图21是第n级中设置的A1子级A1-Sub、A2子级A2-Sub、B子级B-Sub和扫描输出控制器SOC的电路构造的第一实施方式的电路图。
n 级的 A1 子级 A1-Sub 的构造
第n级的A1子级A1-Sub(下文中被称为第n A1子级A1-Sub)包括第一A1开关器件A1-Tr1、第二A1开关器件A1-Tr2、A1反相器A1-INV、A1进位输出开关器件A1-CRO和A1进位放电开关器件A1-CRD,如图21中所示。
第n A1子级A1-Sub的第一A1开关器件A1-Tr1受A1置位控制信号(例如,来自第(n-1)A1子级A1-Sub的A1进位脉冲A1-CR)控制并且连接在充电电压线和A1 置位节点A1-Q之间。也就是说,第一A1开关器件A1-Tr1响应于来自第(n-1)A1子级A1-Sub的A1进位脉冲A1-CR导通或截止,并且当导通时将充电电压线和A1置位节点A1-Q互连。这里,充电电压线被供应充电电压VDD。这个充电电压VDD是具有能够使对应开关器件导通的值的DC电压,是比上述第u放电电压(其中,u是自然数)高的高电压。
特殊地,因为在一个帧时段T_F中在所有级之中最早操作的第一级没有上游级,所以第一级的A1子级A1-Sub(下文中,被称为第一A1子级A1-Sub)被供应来自时序控制器(未示出)的A1起始脉冲A1-Vst。结果,第一A1子级A1-Sub的第一A1开关器件A1-Tr1被供应A1起始脉冲A1-Vst而非上游的A1进位脉冲A1-CR。
第n A1子级A1-Sub的第二A1开关器件A1-Tr2受A1重置控制信号(例如,来自第(n+2)A1子级A1-Sub的A1进位脉冲A1-CR)控制并且连接在A1置位节点A1-Q和第八放电电压线之间。也就是说,第二A1开关器件A1-Tr2响应于来自第(n+2)A1子级A1-Sub的A1进位脉冲A1-CR导通或截止,并且当导通时将A1置位节点A1-Q和第八放电电压线互连。这里,第八放电电压线被供应第八放电电压VSS8。
第n A1子级A1-Sub的A1反相器A1-INV基于A1置位节点A1-Q处的电压控制A1重置节点A1-QB处的电压,使得A1置位节点A1-Q处的电压和A1重置节点A1-QB处的电压具有相反逻辑。例如,当A1置位节点A1-Q处的电压为高时,A1反相器A1-INV使A1重置节点A1-QB处的电压为低。相反,当A1置位节点A1-Q处的电压为低时,A1反相器A1-INV使A1重置节点A1-QB处的电压为高。这里,A1反相器A1-INV使用第一高电压VH1使A1重置节点A1-QB处的电压为高,并且使用第一低电压VL1使A1重置节点A1-QB处的电压为低。
第n A1子级A1-Sub的A1进位输出开关器件A1-CRO受A1置位节点A1-Q处的电压控制并且连接在任一条A1时钟传递线和第n A1子级A1-Sub的A1进位输出端子A1-COT之间。也就是说,A1进位输出开关器件A1-CRO响应于A1置位节点A1-Q处的电压导通或截止,并且当导通时将A1时钟传递线和A1进位输出端子A1-COT互连。
第n A1子级A1-Sub的A1进位放电开关器件A1-CRD受A1重置节点A1-QB处的电压控制并且连接在A1进位输出端子A1-COT和第九放电电压线之间。也就是说,A1进位放电开关器件A1-CRD响应于A1重置节点A1-QB处的电压导通或截止,并 且当导通时将A1进位输出端子A1-COT和第九放电电压线互连。这里,第九放电电压线被供应第九放电电压VSS9。
图21中的第一A1控制开关器件A1-CTr1受第一扫描输出端子SOT1处的电压控制并且连接在A1重置节点A1-QB和第二放电电压线之间。也就是说,第一A1控制开关器件A1-CTr1响应于第一扫描输出端子SOT1处的电压导通或截止,并且当导通时将A1重置节点A1-QB和第二放电电压线互连。这里,第二放电电压线被供应第二放电电压VSS2。另一方面,第一A1控制开关器件A1-CTr1的栅极可连接到A1进位输出端子A1-COT。
n 级的 A2 子级 A2-Sub 的构造
第n级的A2子级A2-Sub(下文中被称为第n A2子级A2-Sub)包括第一A2开关器件A2-Tr1、第二A2开关器件A2-Tr2、A2反相器A2-INV、A2进位输出开关器件A2-CRO和A2进位放电开关器件A2-CRD,如图21中所示。
第n A2子级A2-Sub的第一A2开关器件A2-Tr1受A2置位控制信号(例如,来自第(n-1)A2子级A2-Sub的A2进位脉冲A2-CR)控制并且连接在充电电压线和A2置位节点A2-Q之间。也就是说,第一A2开关器件A2-Tr1响应于来自第(n-1)A2子级A2-Sub的A2进位脉冲A2-CR导通或截止,并且当导通时将充电电压线和A2置位节点A2-Q互连。
特殊地,因为在一个帧时段T_F中在所有级之中最早操作的第一级没有上游级,所以第一级的A2子级A2-Sub(下文中,被称为第一A2子级A2-Sub)被供应来自时序控制器(未示出)的A2起始脉冲A2-Vst。结果,第一A2子级A2-Sub的第一A2开关器件A2-Tr1被供应A2起始脉冲A1-Vst而非上游的A2进位脉冲A2-CR。
第n A2子级A2-Sub的第二A2开关器件A2-Tr2受A2重置控制信号(例如,来自第(n+2)A2子级A2-Sub的A2进位脉冲A2-CR)控制并且连接在A2置位节点A2-Q和第八放电电压线之间。也就是说,第二A2开关器件A2-Tr2响应于来自第(n+2)A2子级A2-Sub的A2进位脉冲A2-CR导通或截止,并且当导通时将A2置位节点A2-Q和第八放电电压线互连。
第n A2子级A2-Sub的A2反相器A2-INV基于A2置位节点A2-Q处的电压控制A2重置节点A2-QB处的电压,使得A2置位节点A2-Q处的电压和A2重置节点A2-QB处的电压具有相反逻辑。例如,当A2置位节点A2-Q处的电压为高时,A2反相器 A2-INV使A2重置节点A2-QB处的电压为低。相反,当A2置位节点A2-Q处的电压为低时,A2反相器A2-INV使A2重置节点A2-QB处的电压为高。这里,A2反相器A2-INV使用第一高电压VH1使A2重置节点A2-QB处的电压为高,并且使用第一低电压VL1使A2重置节点A2-QB处的电压为低。
第n A2子级A2-Sub的A2进位输出开关器件A2-CRO受A2置位节点A2-Q处的电压控制并且连接在任一条A2时钟传递线和第n A1子级A2-Sub的A2进位输出端子A2-COT之间。也就是说,A2进位输出开关器件A2-CRO响应于A2置位节点A2-Q处的电压导通或截止,并且当导通时将A2时钟传递线和A2进位输出端子A2-COT互连。
第n A2子级A2-Sub的A2进位放电开关器件A2-CRD受A2重置节点A2-QB处的电压控制并且连接在A2进位输出端子A2-COT和第九放电电压线之间。也就是说,A2进位放电开关器件A2-CRD响应于A2重置节点A2-QB处的电压导通或截止,并且当导通时将A2进位输出端子A2-COT和第九放电电压线互连。
图21中的第一A2控制开关器件A2-CTr1受第二扫描输出端子SOT2处的电压控制并且连接在A2重置节点A2-QB和第二放电电压线之间。也就是说,第一A2控制开关器件A2-CTr1响应于第二扫描输出端子SOT2处的电压导通或截止,并且当导通时将A2重置节点A2-QB和第二放电电压线互连。另一方面,第一A2控制开关器件A2-CTr1的栅极可连接到A2进位输出端子A2-COT。
n 级的 B 子级 B-Sub 的构造
第n级的B子级B-Sub(下文中被称为第n B子级B-Sub)包括第一B开关器件B-Tr1、第二B开关器件B-Tr2、B反相器B-INV、B进位输出开关器件B-CRO和B进位放电开关器件B-CRD,如图21中所示。
第n B子级B-Sub的第一B开关器件B-Tr1受B置位控制信号(例如,来自第(n-1)B子级B-Sub的B进位脉冲B-CR)控制并且连接在充电电压线和B置位节点B-Q之间。也就是说,第一B开关器件B-Tr1响应于来自第(n-1)B子级B-Sub的B进位脉冲B-CR导通或截止,并且当导通时将充电电压线和B置位节点B-Q互连。
特殊地,因为在一个帧时段T_F中在所有级之中最早操作的第一级没有上游级,所以第一级的B子级B-Sub(下文中,被称为第一B子级B-Sub)被供应来自时序控制器(未示出)的B起始脉冲B-Vst。结果,第一B子级B-Sub的第一B开关器件 B-Tr1被供应B起始脉冲B-Vst而非上游的B进位脉冲B-CR。
第n B子级B-Sub的第二B开关器件B-Tr2受B重置控制信号(例如,来自第(n+1)B子级B-Sub的B进位脉冲B-CR)控制并且连接在B置位节点B-Q和第十放电电压线之间。也就是说,第二B开关器件B-Tr2响应于来自第(n+1)B子级B-Sub的B进位脉冲B-CR导通或截止,并且当导通时将B置位节点B-Q和第十放电电压线互连。这里,第十放电电压线被供应第十放电电压VSS10。
第n B子级B-Sub的B反相器B-INV基于B置位节点B-Q处的电压控制B重置节点B-QB处的电压,使得B置位节点B-Q处的电压和B重置节点B-QB处的电压具有相反逻辑。例如,当B置位节点B-Q处的电压为高时,B反相器B-INV使B重置节点B-QB处的电压为低。相反,当B置位节点B-Q处的电压为低时,B反相器B-INV使B重置节点B-QB处的电压为高。这里,B反相器B-INV使用第二高电压VH2使B重置节点B-QB处的电压为高,并且使用第二低电压VL2使B重置节点B-QB处的电压为低。
第n B子级B-Sub的B进位输出开关器件B-CRO受B置位节点B-Q处的电压控制并且连接在任一条B时钟传递线和第n B子级B-Sub的B进位输出端子B-COT之间。也就是说,B进位输出开关器件B-CRO响应于B置位节点B-Q处的电压导通或截止,并且当导通时将B时钟传递线和B进位输出端子B-COT互连。
第n B子级B-Sub的B进位放电开关器件B-CRD受B重置节点B-QB处的电压控制并且连接在B进位输出端子B-COT和第十一放电电压线之间。也就是说,B进位放电开关器件B-CRD响应于B重置节点B-QB处的电压导通或截止,并且当导通时将B进位输出端子B-COT和第十一放电电压线互连。这里,第十一放电电压线被供应第十一放电电压VSS11。
下文中,将详细描述具有上述构造的A1子级A1-Sub、A2子级A2-Sub和B子级B-Sub的操作。
首先,将参照图4、图5和图8以及图21中的A1子级A1-Sub和B子级B-Sub的构造描述A1子级A1-Sub的操作。
1 )置位时间
在第n A1子级A1-Sub的置位时间t_s,来自第(n-1)A1子级A1-Sub的高状态的A1进位脉冲(图5中的A1-CR_n-1)被供应到第n A1子级A1-Sub的第一A1开关 器件A1-Tr1。因此,第一A1开关器件A1-Tr1导通,并且充电电压VDD通过导通的第一A1开关器件A1-Tr1被供应到第n A1子级A1-Sub的A1置位节点A1-Q。结果,A1置位节点A1-Q被充电,并且通过自己的栅极与经充电的A1置位节点A1-Q连接的A1进位输出开关器件A1-CRO和A1扫描输出开关器件A1-SCO导通。
另外,因为经充电的A1置位节点A1-Q处的电压为高,所以A1反相器A1-INV将A1重置节点A1-QB放电至第一低电压VL1。结果,通过自己的栅极与经放电的A1重置节点A1-QB连接的A1进位放电开关器件A1-CRD和A1扫描放电开关器件A1-SCD截止。
另一方面,在第n A1子级A1-Sub的置位时间t_s,来自第(n+2)A1子级A1-Sub的A1进位脉冲A1-CR_n+2为低,从而造成通过自己的栅极被供应A1进位脉冲A1-CR_n+2的第二A1开关器件A1-Tr2截止。
另外,在第n A1子级A1-Sub的置位时间t_s,第n B子级B-Sub的B置位节点B-Q因来自第(n-1)B子级B-Sub的B进位脉冲B-CR而保持充电,第n B子级B-Sub的B重置节点B-QB因来自第(n-1)B子级B-Sub的B进位脉冲B-CR而保持放电。结果,B进位输出开关器件B-CRO保持导通,B进位放电开关器件B-CRD保持截止。此时,第二B时钟脉冲B-CLK_2为低。因此,通过导通的B进位输出开关器件B-CRO输出低状态的B进位脉冲B-CR。输出的低状态的B进位脉冲B-CR通过B进位输出端子B-COT被供应到B1扫描输出开关器件B1-SCO的栅极。另一方面,在这个置位时间t_s,低状态的第一放电电压VSS1被施加到第一扫描输出端子SOT1,进而被施加到第一A1控制开关器件A1-CTr1的栅极。
结果,在第n A1子级A1-Sub的置位时间t_s,第一A1控制开关器件A1-CTr1和B1扫描输出开关器件B1-SCO都截止。
以此方式,在A1子级A1-Sub的置位时间t_s,A1子级A1-Sub的A1置位节点A1-Q被充电并且A1子级A1-Sub的A1重置节点A1-QB被放电,使得A1子级A1-Sub被置位。
2 )输出时间
此后,在第n A1子级A1-Sub的输出时间t_o,第二A1时钟脉冲A1-CLK_2被施加到第n A1子级A1-Sub。也就是说,第二A1时钟脉冲A1-CLK_2被施加到导通的A1进位输出开关器件A1-CRO和A1扫描输出开关器件A1-SCO二者。因此,经 由导通的A1进位输出开关器件A1-CRO输出A1进位脉冲(图5中的A1-CR_n),经由导通的A1扫描输出开关器件A1-SCO输出A1扫描脉冲(图4中的A1-SC_n)。
另外,在第一A1时钟脉冲A1-CLK_1的下降时间TL,第一A1时钟脉冲A1-CLK_1从高转变为低,使得第一A1时钟脉冲A1-CLK_1产生的第(n-1)A1进位脉冲A1-CR_n-1从高转变为低,从而造成第n A1子级A1-Sub的第一A1开关器件A1-Tr1截止。结果,第n A1子级A1-Sub的A1置位节点A1-Q浮置,A1置位节点A1-Q处的电压因此由于第二A1时钟脉冲A1-CLK_2输入到A1子级A1-Sub时刻的耦合现象而自举。因此,A1进位输出开关器件A1-CRO和A1扫描输出开关器件A1-SCO几乎完全导通,使得稳定地从其输出A1进位脉冲A1-CR_n和A1扫描脉冲A1-SC_n。此时,A1扫描脉冲A1-SC_n还被供应到第一A1控制开关器件A1-CTr1的栅极,以使第一A1控制开关器件A1-CTr1导通。结果,A1重置节点A1-QB通过导通的第一A1控制开关器件A1-CTr1被放电至第二放电电压VSS2。
以此方式,在本发明中,A1置位节点A1-Q利用A1时钟脉冲A1-CLK(不是恒定电压)和浮置结构来自举,使得甚至使用相对较低电压的A1时钟脉冲A1-CLK,也可以稳定地输出A1进位脉冲A1-CR和A1扫描脉冲A1-SC。另外,通过自举使输出电压稳定使得即使A1扫描输出开关器件A1-SCO的尺寸相对较小,也可以防止输出电压衰减。
通过A1进位输出端子A1-COT输出的A1进位脉冲A1-CR_n被供应到第(n+1)A1子级A1-Sub和第(n-2)A1子级A1-Sub。因此,第(n+1)A1子级A1-Sub被置位并且第(n-2)A1子级A1-Sub被重置。
通过第一扫描输出端子SOT1输出的A1扫描脉冲A1-SC_n也被供应到第m选通线。
在第n A1子级A1-Sub的输出时间t_o,B1扫描输出开关器件B1-SCO保持截止。
3 )重置时间
此后,在第n A1子级A1-Sub的重置时间t_r,来自第(n+2)A1子级A1-Sub的A1进位脉冲(图5中的A1-CR_n+2)变高,从而造成被供应A1进位脉冲A1-CR_n+2的第n A1子级A1-Sub的第二A1开关器件A1-Tr2导通。结果,第八放电电压VSS8通过导通的第二A1开关器件A1-Tr2被供应到A1置位节点A1-Q。因此,A1置位节点A1-Q被放电,并且通过自己的栅极与经放电的A1置位节点A1-Q连接的A1进位 输出开关器件A1-CRO和A1扫描输出开关器件A1-SCO截止。
另外,因为经放电的A1置位节点A1-Q处的电压为低,所以A1反相器A1-INV将A1重置节点A1-QB充电至第一高电压VH1。结果,通过自己的栅极与经充电的A1重置节点A1-QB连接的A1进位放电开关器件A1-CRD和A1扫描放电开关器件A1-SCD导通。
因此,第九放电电压VSS9经由导通的A1进位放电开关器件A1-CRD输出到A1进位输出端子A1-COT,第一放电电压VSS1经由导通的A1扫描放电开关器件A1-SCD输出到第一扫描输出端子SOT1。通过第一扫描输出端子SOT1输出的第一放电电压VSS1被供应到第m选通线。
另一方面,通过A1进位输出端子A1-COT输出的第九放电电压VSS9被供应到第(n+1)A1子级A1-Sub和第(n-2)A1子级A1-Sub。
在第n A1子级A1-Sub的重置时间t_r,第一A1控制开关器件A1-CTr1和B1扫描输出开关器件B1-SCO保持截止。
在所有的A1子级A1-Sub按以上方式输出一次A1进位脉冲A1-CR之后,在这个帧时段T_F的B1输出时段T_B1中,高状态的第二B时钟脉冲B-CLK_2和BA1时钟脉冲BA1-CLK被施加到第n级ST_n。也就是说,高状态的第二B时钟脉冲B-CLK_2被施加到第n B子级B-Sub的B进位输出开关器件B-CRO。因为B进位输出开关器件B-CRO已经导通,所以施加到B进位输出开关器件B-CRO的高状态的第二B时钟脉冲B-CLK_2通过B进位输出端子B-COT作为B进位脉冲(图8中的B-CR_n)输出。
这里,B时钟脉冲B-CLK1和B-CLK_2中的每个的高状态可以被设置成具有比BA1时钟脉冲BA1-CLK的高状态的电压高的电压。在这种情况下,B进位输出端子B-COT处的电压可以被升压(boost),从而造成B1扫描输出开关器件B1-SCO几乎完全导通。因此,可以从B1扫描输出开关器件B1-SCO稳定地输出B1扫描脉冲B1-SC_n。
以此方式,在本发明中,可以利用不是恒定电压的B时钟脉冲B-CLK和BA1时钟脉冲BA1-CLK将B进位输出端子B-COT处的电压升压,所述BA1时钟脉冲BA1-CLK具有比B时钟脉冲B-CLK的电压低的电压。也就是说,甚至使用相对较低电压的BA1时钟脉冲BA1-CLK,也可以稳定地输出B1扫描脉冲B1-SC。另外, 因为通过将B进位输出端子B-COT处的电压升压来使输出电压稳定,所以即使B1扫描输出开关器件B1-SCO的尺寸相对较小,也可以防止输出电压衰减。
按以上方式通过B进位输出端子B-COT输出的高状态的B进位脉冲B-CR_n被施加到第(n+1)B子级B-Sub和第(n-1)B子级B-Sub,以及第n级的B1扫描输出开关器件B1-SCO,如之前所述的。因此,第(n+1)B子级B-Sub被置位并且第(n-1)B子级B-Sub被重置。
BA1时钟脉冲BA1-CLK通过导通的B1扫描输出开关器件B1-SCO被施加到第一扫描输出端子SOT1。也就是说,施加到第一扫描输出端子SOT1的BA1时钟脉冲BA1-CLK正是B1扫描脉冲(图4中的B1-SC_n)。
通过第一扫描输出端子SOT1输出的B1扫描脉冲B1-SC_n被施加到第m选通线。
此后,在第n B子级B-Sub的重置时间,来自第(n+1)B子级B-Sub的B进位脉冲B-CR_n+1变高,从而造成被供应B进位脉冲B-CR_n+1的第n B子级B-Sub的第二B开关器件B-Tr2导通。结果,第十放电电压VSS10通过导通的第二B开关器件B-Tr2被供应到B置位节点B-Q。因此,B置位节点B-Q被放电,通过自己的栅极连接到经放电的B置位节点B-Q的B进位输出开关器件B-CRO截止。
另外,因为经放电的B置位节点B-Q处的电压为低,所以B反相器B-INV将B重置节点B-QB充电至第二高电压VH2。结果,通过自己的栅极连接到经充电的B重置节点B-QB的B进位放电开关器件B-CRD导通。
因此,第十一放电电压VSS11经由导通的B进位放电开关器件B-CRD被输出到B进位输出端子B-COT。通过B进位输出端子B-COT输出的第十一放电电压VSS11被施加到第(n+1)B子级B-Sub、第(n-1)B子级B-Sub,并且被施加到第n级的B1扫描输出开关器件B1-SCO。结果,B1扫描输出开关器件B1-SCO截止。
图21中的A1扫描输出开关器件A1-SCO、B1扫描输出开关器件B1-SCO、A1扫描放电开关器件A1-SCD和第一A1控制开关器件A1-CTr1分别与上述的图10中的A1扫描输出开关器件A1-SCO、B1扫描输出开关器件B1-SCO、A1扫描放电开关器件A1-SCD和第一A1控制开关器件A1-CTr1相同。
接下来,将参照图6、图7和图8以及图21中的A2子级A2-Sub和B子级B-Sub的构造描述A2子级A2-Sub的操作。
1 )置位时间
在第n A2子级A2-Sub的置位时间t_s,来自第(n-1)A2子级A2-Sub的高状态的A2进位脉冲(图7中的A2-CR_n-1)被供应到第n A2子级A2-Sub的第一A2开关器件A1-Tr1。因此,第一A2开关器件A2-Tr1导通,并且充电电压VDD通过导通的第一A2开关器件A2-Tr1被供应到第n A2子级A2-Sub的A2置位节点A2-Q。结果,A2置位节点A2-Q被充电,并且通过自己的栅极与经充电的A2置位节点A2-Q连接的A2进位输出开关器件A2-CRO和A2扫描输出开关器件A2-SCO导通。
另外,因为经充电的A2置位节点A2-Q处的电压为高,所以A2反相器A2-INV将A2重置节点A2-QB放电至第一低电压VL1。结果,通过自己的栅极与经放电的A2重置节点A2-QB连接的A2进位放电开关器件A2-CRD和A2扫描放电开关器件A2-SCD截止。
另一方面,在第n A2子级A2-Sub的置位时间t_s,来自第(n+2)A2子级A2-Sub的A2进位脉冲A1-CR_n+2为低,从而造成通过自己的栅极被供应A2进位脉冲A2-CR_n+2的第二A2开关器件A2-Tr2截止。
另外,在第n A2子级A2-Sub的置位时间t_s,第n B子级B-Sub的B置位节点B-Q因来自第(n-1)B子级B-Sub的B进位脉冲B-CR而保持充电,第n B子级B-Sub的B重置节点B-QB因来自第(n-1)B子级B-Sub的B进位脉冲B-CR而保持放电。结果,B进位输出开关器件B-CRO保持导通,B进位放电开关器件B-CRD保持截止。此时,第二B时钟脉冲B-CLK_2为低。因此,通过导通的B进位输出开关器件B-CRO输出低状态的B进位脉冲B-CR。输出的低状态的B进位脉冲B-CR通过B进位输出端子B-COT被供应到B2扫描输出开关器件B2-SCO的栅极。另一方面,在这个置位时间t_s,低状态的第一放电电压VSS1被施加到第二扫描输出端子SOT2,进而被施加到第一A2控制开关器件A2-CTr1的栅极。
结果,在第n A2子级A2-Sub的置位时间t_s,第一A2控制开关器件A2-CTr1和B2扫描输出开关器件B2-SCO都截止。
以此方式,在A2子级A2-Sub的置位时间t_s,A2子级A2-Sub的A2置位节点A2-Q被充电并且A2子级A2-Sub的A2重置节点A2-QB被放电,使得A2子级A2-Sub被置位。
2 )输出时间
此后,在第n A2子级A2-Sub的输出时间t_o,第二A2时钟脉冲A2-CLK_2被 施加到第n A2子级A2-Sub。也就是说,第二A2时钟脉冲A2-CLK_2被施加到导通的A2进位输出开关器件A2-CRO和A2扫描输出开关器件A2-SCO二者。因此,经由导通的A2进位输出开关器件A2-CRO输出A2进位脉冲(图7中的A2-CR_n),经由导通的A2扫描输出开关器件A2-SCO输出A2扫描脉冲(图6中的A2-SC_n)。
另外,在第一A2时钟脉冲A2-CLK_1的下降时间TL,第一A2时钟脉冲A2-CLK_1从高转变为低,使得第一A2时钟脉冲A2-CLK_1产生的第(n-1)A2进位脉冲A2-CR_n-1从高转变为低,从而造成第n A2子级A2-Sub的第一A2开关器件A2-Tr1截止。结果,第n A2子级A2-Sub的A2置位节点A2-Q浮置,A2置位节点A2-Q处的电压因此由于第二A2时钟脉冲A2-CLK_2输入到A2子级A2-Sub时刻的耦合现象而自举。因此,A2进位输出开关器件A2-CRO和A2扫描输出开关器件A2-SCO几乎完全导通,使得稳定地从其输出A2进位脉冲A2-CR_n和A2扫描脉冲A2-SC_n。此时,A2扫描脉冲A2-SC_n还被供应到第一A2控制开关器件A2-CTr1的栅极,以使第一A2控制开关器件A2-CTr1导通。结果,A2重置节点A2-QB通过导通的第一A2控制开关器件A2-CTr1被放电至第二放电电压VSS2。
以此方式,在本发明中,A2置位节点A2-Q利用A2时钟脉冲A2-CLK(不是恒定电压)和浮置结构来自举,使得甚至使用相对较低电压的A2时钟脉冲A2-CLK,也可以稳定地输出A2进位脉冲A2-CR和A2扫描脉冲A2-SC。另外,通过自举使输出电压稳定使得即使A2扫描输出开关器件A2-SCO的尺寸相对较小,也可以防止输出电压衰减。
通过A2进位输出端子A2-COT输出的A2进位脉冲A2-CR_n被供应到第(n+1)A2子级A2-Sub和第(n-2)A2子级A2-Sub。因此,第(n+1)A2子级A1-Sub被置位并且第(n-2)A2子级A2-Sub被重置。
通过第二扫描输出端子SOT2输出的A2扫描脉冲A2-SC_n也被供应到第(m+1)选通线。
在第n A2子级A2-Sub的输出时间t_o,B2扫描输出开关器件B2-SCO保持截止。
3 )重置时间
此后,在第n A2子级A2-Sub的重置时间t_r,来自第(n+2)A2子级A2-Sub的A2进位脉冲(图7中的A2-CR_n+2)变高,从而造成被供应A2进位脉冲A2-CR_n+2的第n A2子级A2-Sub的第二A2开关器件A2-Tr2导通。结果,第八放电电压VSS8 通过导通的第二A2开关器件A2-Tr2被供应到A2置位节点A2-Q。因此,A2置位节点A2-Q被放电,并且通过自己的栅极与经放电的A2置位节点A2-Q连接的A2进位输出开关器件A2-CRO和A2扫描输出开关器件A2-SCO截止。
另外,因为经放电的A2置位节点A2-Q处的电压为低,所以A2反相器A2-INV将A2重置节点A2-QB充电至第一高电压VH1。结果,通过自己的栅极与经充电的A2重置节点A2-QB连接的A2进位放电开关器件A2-CRD和A2扫描放电开关器件A2-SCD导通。
因此,第九放电电压VSS9经由导通的A2进位放电开关器件A2-CRD输出到A2进位输出端子A2-COT,第一放电电压VSS1经由导通的A2扫描放电开关器件A2-SCD输出到第二扫描输出端子SOT2。通过第二扫描输出端子SOT2输出的第一放电电压VSS1被供应到第(m+1)选通线。
另一方面,通过A2进位输出端子A2-COT输出的第九放电电压VSS9被供应到第(n+1)A2子级A2-Sub和第(n-2)A2子级A2-Sub。
在第n A2子级A2-Sub的重置时间t_r,第一A2控制开关器件A2-CTr1和B2扫描输出开关器件B2-SCO保持截止。
在所有的A2子级A2-Sub按以上方式输出一次A2进位脉冲A2-CR之后,在这个帧时段T_F的B2输出时段T_B2中,高状态的第二B时钟脉冲B-CLK_2和BA2时钟脉冲BA2-CLK被施加到第n级ST_n。也就是说,高状态的第二B时钟脉冲B-CLK_2被施加到第n B子级B-Sub的B进位输出开关器件B-CRO。因为B进位输出开关器件B-CRO已经导通,所以施加到B进位输出开关器件B-CRO的高状态的第二B时钟脉冲B-CLK_2通过B进位输出端子B-COT作为B进位脉冲(图8中的B-CR_n)输出。
这里,B时钟脉冲B-CLK1和B-CLK_2中的每个的高状态可以被设置成具有比BA2时钟脉冲BA2-CLK的高状态的电压高的电压。在这种情况下,B进位输出端子B-COT处的电压可以被升压,从而造成B2扫描输出开关器件B2-SCO几乎完全导通。因此,可以从B2扫描输出开关器件B2-SCO稳定地输出B2扫描脉冲B2-SC_n。
以此方式,在本发明中,可以利用不是恒定电压的B时钟脉冲B-CLK和BA2时钟脉冲BA2-CLK将B进位输出端子B-COT处的电压升压,所述BA2时钟脉冲BA2-CLK具有比B时钟脉冲B-CLK的电压低的电压。也就是说,甚至使用相对较 低电压的BA2时钟脉冲BA2-CLK,也可以稳定地输出B2扫描脉冲B2-SC。另外,因为通过将B进位输出端子B-COT处的电压升压来使输出电压稳定,所以即使B2扫描输出开关器件B2-SCO相对较小,也可以防止输出电压衰减。
按以上方式通过B进位输出端子B-COT输出的高状态的B进位脉冲B-CR_n被施加到第(n+1)B子级B-Sub和第(n-1)B子级B-Sub,以及第n级的B2扫描输出开关器件B2-SCO,如之前所述的。因此,第(n+1)B子级B-Sub被置位并且第(n-1)B子级B-Sub被重置。
BA2时钟脉冲BA2-CLK通过导通的B2扫描输出开关器件B2-SCO被施加到第二扫描输出端子SOT2。也就是说,施加到第二扫描输出端子SOT2的BA2时钟脉冲BA2-CLK正是B2扫描脉冲(图6中的B2-SC_n)。
通过第二扫描输出端子SOT2输出的B2扫描脉冲B2-SC_n被施加到第(m+1)选通线。
此后,在第n B子级B-Sub的重置时间,来自第(n+1)B子级B-Sub的B进位脉冲B-CR_n+1变高。第n B子级B-Sub在这个重置时间的操作以与以上相同的方式执行。
图21中的A2扫描输出开关器件A2-SCO、B2扫描输出开关器件B2-SCO、A2扫描放电开关器件A2-SCD和第一A2控制开关器件A2-CTr1分别与上述的图10中的A2扫描输出开关器件A2-SCO、B2扫描输出开关器件B2-SCO、A2扫描放电开关器件A2-SCD和第一A2控制开关器件A2-CTr1相同。
级的第二实施方式
图22是第n级中设置的A1子级A1-Sub、A2子级A2-Sub、B子级B-Sub和扫描输出控制器SOC的电路构造的第二实施方式的电路图。
第二实施方式中的A1子级A1-Sub、A2子级A2-Sub和B子级B-Sub的构造分别与上述的第一实施方式中的A1子级A1-Sub、A2子级A2-Sub和B子级B-Sub的构造相同,因此,将用以上对第一实施方式的描述来替换对其的描述。
图22中的A1扫描输出开关器件A1-SCO、B1扫描输出开关器件B1-SCO、A1扫描放电开关器件A1-SCD、第一A1控制开关器件A1-CTr1、A2扫描输出开关器件A2-SCO、B2扫描输出开关器件B2-SCO、A2扫描放电开关器件A2-SCD和第一A2控制开关器件A2-CTr1分别与上述的图9中的A1扫描输出开关器件A1-SCO、B1 扫描输出开关器件B1-SCO、A1扫描放电开关器件A1-SCD、第一A1控制开关器件A1-CTr1、A2扫描输出开关器件A2-SCO、B2扫描输出开关器件B2-SCO、A2扫描放电开关器件A2-SCD和第一A2控制开关器件A2-CTr1相同。
图22中的第十A1控制开关器件A1-CTr10受来自B子级B-Sub的B进位脉冲B-CR_n控制并且连接在A1置位节点A1-Q和传递第二十放电电压VSS20的第二十放电电压线之间。也就是说,第十A1控制开关器件A1-CTr10响应于B进位脉冲B-CR_n导通或截止,并且当导通时将A1置位节点A1-Q和第二十放电电压线互连。
图22中的第十A2控制开关器件A2-CTr10受来自B子级B-Sub的B进位脉冲B-CR_n控制并且连接在A2置位节点A2-Q和第二十放电电压线之间。也就是说,第十A2控制开关器件A2-CTr10响应于B进位脉冲B-CR_n导通或截止,并且当导通时将A2置位节点A2-Q和第二十放电电压线互连。
另一方面,第一A1控制开关器件A1-CTr1的栅极可连接到第一扫描输出端子SOT1。
另外,第一A2控制开关器件A2-CTr1的栅极可连接到第二扫描输出端子SOT2。
级的第三实施方式
图23是第n级中设置的A1子级A1-Sub、A2子级A2-Sub、B子级B-Sub和扫描输出控制器SOC的电路构造的第三实施方式的电路图。
第三实施方式中的A1子级A1-Sub、A2子级A2-Sub和B子级B-Sub的构造分别与上述的第一实施方式中的A1子级A1-Sub、A2子级A2-Sub和B子级B-Sub的构造相同,因此,将用以上对第一实施方式的描述来替换对其的描述。
图23中的A1扫描输出开关器件A1-SCO、B1扫描输出开关器件B1-SCO、A1扫描放电开关器件A1-SCD、第一A1控制开关器件A1-CTr1、A2扫描输出开关器件A2-SCO、B2扫描输出开关器件B2-SCO、A2扫描放电开关器件A2-SCD和第一A2控制开关器件A2-CTr1分别与上述的图9中的A1扫描输出开关器件A1-SCO、B1扫描输出开关器件B1-SCO、A1扫描放电开关器件A1-SCD、第一A1控制开关器件A1-CTr1、A2扫描输出开关器件A2-SCO、B2扫描输出开关器件B2-SCO、A2扫描放电开关器件A2-SCD和第一A2控制开关器件A2-CTr1相同。
图23中的第十A1控制开关器件A1-CTr10和第十A2控制开关器件A2-CTr10分别与上述的图22中的第十A1控制开关器件A1-CTr10和第十A2控制开关器件 A2-CTr10相同。
特殊地,B子级B-Sub还包括第三B开关器件B-Tr3。
第三B开关器件B-Tr3受B置位节点B-Q处的电压控制并且连接在传递外部开关控制信号Vc的控制传递线和B置位节点B-Q之间。也就是说,第三B开关器件B-Tr3响应于B置位节点B-Q处的电压导通或截止,并且当导通时将控制传递线和B置位节点B-Q互连。
另一方面,第一A1控制开关器件A1-CTr1的栅极可连接到第一扫描输出端子SOT1。
另外,第一A2控制开关器件A2-CTr1的栅极可连接到第二扫描输出端子SOT2。
级的第四实施方式
图24是第n级中设置的A1子级A1-Sub、A2子级A2-Sub、B子级B-Sub和扫描输出控制器SOC的电路构造的第四实施方式的电路图。
第四实施方式中的A1子级A1-Sub、A2子级A2-Sub和B子级B-Sub的构造分别与上述的第一实施方式中的A1子级A1-Sub、A2子级A2-Sub和B子级B-Sub的构造相同,因此,将用以上对第一实施方式的描述来替换对其的描述。
图24中的A1扫描输出开关器件A1-SCO、B1扫描输出开关器件B1-SCO、A1扫描放电开关器件A1-SCD、第一A1控制开关器件A1-CTr1、A2扫描输出开关器件A2-SCO、B2扫描输出开关器件B2-SCO、A2扫描放电开关器件A2-SCD和第一A2控制开关器件A2-CTr1分别与上述的图19中的A1扫描输出开关器件A1-SCO、B1扫描输出开关器件B1-SCO、A1扫描放电开关器件A1-SCD、第一A1控制开关器件A1-CTr1、A2扫描输出开关器件A2-SCO、B2扫描输出开关器件B2-SCO、A2扫描放电开关器件A2-SCD和第一A2控制开关器件A2-CTr1相同。
图24中的第十A1控制开关器件A1-CTr10受施加到B1扫描输出开关器件B1-SCO的栅极的电压控制并且连接在A1置位节点A1-Q和传递第二十放电电压VSS20的第二十放电电压线之间。也就是说,第十A1控制开关器件A1-CTr10响应于施加到B1扫描输出开关器件B1-SCO的栅极的电压导通或截止,并且当导通时将A1置位节点A1-Q和第二十放电电压线互连。
图24中的第十A2控制开关器件A2-CTr10受施加到B1扫描输出开关器件B1-SCO的栅极的电压控制并且连接在A2置位节点A2-Q和第二十放电电压线之间。 也就是说,第十A2控制开关器件A2-CTr10响应于施加到B1扫描输出开关器件B1-SCO的栅极的电压导通或截止,并且当导通时将A2置位节点A2-Q和第二十放电电压线互连。
图24中的第一B控制开关器件B-CTr1受B进位脉冲B-CR_n控制并且连接在B进位输出端子B-COT和B1扫描输出开关器件B1-SCO的栅极之间。
图24中的第二B控制开关器件B-CTr2受B重置节点B-QB处的电压控制并且连接在B1扫描输出开关器件B1-SCO的栅极和传递第十一放电电压VSS11的第十一放电电压线之间。
图24中的第三B控制开关器件B-CTr3受外部第一信号S1控制并且连接在B1扫描输出开关器件B1-SCO的栅极和传递第二十一放电电压VSS21的第二十一放电电压线之间。
图24中的第四B控制开关器件B-CTr4受外部第二信号S2控制并且连接在B1扫描输出开关器件B1-SCO的栅极和传递第二十二放电电压VSS22的第二十二放电电压线之间。
图24中的第五B控制开关器件B-CTr5受外部第三信号S3控制并且连接在B1扫描输出开关器件B1-SCO的栅极和传递第二十三放电电压VSS23的第二十三放电电压线之间。
这里,第一信号S1是A1进位脉冲和A1置位节点A1-Q处的电压中的任一个,第二信号S2是A2进位脉冲和A2置位节点A2-Q处的电压中的任一个,第三信号S3是A1起始脉冲A1-Vst和A2起始脉冲A2-Vst中的任一个。
另一方面,第一A1控制开关器件A1-CTr1的栅极可连接到第一扫描输出端子SOT1。
另外,第一A2控制开关器件A2-CTr1的栅极可连接到第二扫描输出端子SOT2。
另选地,第一A1控制开关器件A1-CTr1的栅极、第一A2控制开关器件A2-CTr1的栅极、第十A1控制开关器件A1-CTr10的栅极和第十A2控制开关器件A2-CTr10的栅极可连接到B进位输出端子B-COT。
级的第五实施方式
图25是第n级中设置的A1子级A1-Sub、A2子级A2-Sub、B子级B-Sub和扫描输出控制器SOC的电路构造的第五实施方式的电路图。
第五实施方式中的A1子级A1-Sub、A2子级A2-Sub和B子级B-Sub的构造分别与上述的第一实施方式中的A1子级A1-Sub、A2子级A2-Sub和B子级B-Sub的构造相同,因此,将用以上对第一实施方式的描述来替换对其的描述。
图25中的A1扫描输出开关器件A1-SCO、B1扫描输出开关器件B1-SCO、A1扫描放电开关器件A1-SCD、第一A1控制开关器件A1-CTr1、A2扫描输出开关器件A2-SCO、B2扫描输出开关器件B2-SCO、A2扫描放电开关器件A2-SCD和第一A2控制开关器件A2-CTr1分别与上述的图9中的A1扫描输出开关器件A1-SCO、B1扫描输出开关器件B1-SCO、A1扫描放电开关器件A1-SCD、第一A1控制开关器件A1-CTr1、A2扫描输出开关器件A2-SCO、B2扫描输出开关器件B2-SCO、A2扫描放电开关器件A2-SCD和第一A2控制开关器件A2-CTr1相同。
图25中的第十A1控制开关器件A1-CTr10和第十A2控制开关器件A2-CTr10分别与上述的图22中的第十A1控制开关器件A1-CTr10和第十A2控制开关器件A2-CTr10相同。
图25中的第一B1控制开关器件B1-CTr1受B进位脉冲B-CR_n控制并且连接在B进位输出端子B-COT和B1扫描输出开关器件B1-SCO的栅极之间。
图25中的第二B1控制开关器件B1-CTr2受B重置节点B-QB处的电压控制并且连接在B1扫描输出开关器件B1-SCO的栅极和传递第十一放电电压VSS11的第十一放电电压线之间。
图25中的第三B1控制开关器件B1-CTr3受外部第一信号S1控制并且连接在B1扫描输出开关器件B1-SCO的栅极和传递第二十一放电电压VSS21的第二十一放电电压线之间。
图25中的第四B1控制开关器件B1-CTr4受外部第二信号S2控制并且连接在B1扫描输出开关器件B1-SCO的栅极和传递第二十二放电电压VSS22的第二十二放电电压线之间。
图25中的第一B2控制开关器件B2-CTr1受B进位脉冲B-CR_n控制并且连接在B进位输出端子B-COT和B2扫描输出开关器件B2-SCO的栅极之间。
图25中的第二B2控制开关器件B2-CTr2受B重置节点B-QB处的电压控制并且连接在B2扫描输出开关器件B2-SCO的栅极和第十一放电电压线之间。
图25中的第三B2控制开关器件B2-CTr3受外部第三信号S3控制并且连接在 B2扫描输出开关器件B2-SCO的栅极和第二十一放电电压线之间。
图25中的第四B2控制开关器件B2-CTr4受外部第四信号S4控制并且连接在B2扫描输出开关器件B2-SCO的栅极和第二十二放电电压线之间。
这里,第一信号S1是A1进位脉冲和A1置位节点A1-Q处的电压中的任一个,第二信号S2是A1起始脉冲A1-Vst,第三信号S3是A2进位脉冲和A2置位节点A2-Q处的电压中的任一个,第四信号S4是A2起始脉冲A2-Vst。
另一方面,第一A1控制开关器件A1-CTr1的栅极可连接到第一扫描输出端子SOT1。
另外,第一A2控制开关器件A2-CTr1的栅极可连接到第二扫描输出端子SOT2。
另选地,第一A1控制开关器件A1-CTr1的栅极和第十A1控制开关器件A1-CTr10的栅极可连接到B1扫描输出开关器件B1-SCO的栅极。
另外,第一A2控制开关器件A2-CTr1的栅极和第十A2控制开关器件A2-CTr10的栅极可连接到B2扫描输出开关器件B2-SCO的栅极。
另一方面,A1起始脉冲A1-Vst和A2起始脉冲A2-Vst可以是相同的。
级的第六实施方式
图26是第n级中设置的A1子级A1-Sub、A2子级A2-Sub、B子级B-Sub和扫描输出控制器SOC的电路构造的第六实施方式的电路图。
第六实施方式中的A1子级A1-Sub、A2子级A2-Sub和B子级B-Sub的构造分别与上述的第一实施方式中的A1子级A1-Sub、A2子级A2-Sub和B子级B-Sub的构造相同,因此,将用以上对第一实施方式的描述来替换对其的描述。
图26中的A1扫描输出开关器件A1-SCO、B1扫描输出开关器件B1-SCO、A1扫描放电开关器件A1-SCD、第一A1控制开关器件A1-CTr1、A2扫描输出开关器件A2-SCO、B2扫描输出开关器件B2-SCO、A2扫描放电开关器件A2-SCD和第一A2控制开关器件A2-CTr1分别与上述的图9中的A1扫描输出开关器件A1-SCO、B1扫描输出开关器件B1-SCO、A1扫描放电开关器件A1-SCD、第一A1控制开关器件A1-CTr1、A2扫描输出开关器件A2-SCO、B2扫描输出开关器件B2-SCO、A2扫描放电开关器件A2-SCD和第一A2控制开关器件A2-CTr1相同。
图26中的第十A1控制开关器件A1-CTr10和第十A2控制开关器件A2-CTr10分别与上述的图22中的第十A1控制开关器件A1-CTr10和第十A2控制开关器件 A2-CTr10相同。
图26中的第一B1控制开关器件B1-CTr1受B进位脉冲B-CR_n控制并且连接在B进位输出端子B-COT和B1扫描输出开关器件B1-SCO的栅极之间。
图26中的第二B1控制开关器件B1-CTr2受B重置节点B-QB处的电压控制并且连接在B1扫描输出开关器件B1-SCO的栅极和传递第十一放电电压VSS11的第十一放电电压线之间。
图26中的第三B1控制开关器件B1-CTr3受外部第一信号S1控制并且连接在B1扫描输出开关器件B1-SCO的栅极和传递第二十一放电电压VSS21的第二十一放电电压线之间。
图26中的第四B1控制开关器件B1-CTr4受外部第二信号S2控制并且连接在B1扫描输出开关器件B1-SCO的栅极和传递第二十二放电电压VSS22的第二十二放电电压线之间。
图26中的第一B2控制开关器件B2-CTr1受施加到B1扫描输出开关器件B1-SCO的栅极的电压控制并且连接在B1扫描输出开关器件B1-SCO的栅极和B2扫描输出开关器件B2-SCO的栅极之间。
图26中的第二B2控制开关器件B2-CTr2受B重置节点B-QB处的电压控制并且连接在B2扫描输出开关器件B2-SCO的栅极和第十一放电电压线之间。
图26中的第三B2控制开关器件B2-CTr3受外部第三信号S3控制并且连接在B2扫描输出开关器件B2-SCO的栅极和第二十一放电电压线之间。
图26中的第四B2控制开关器件B2-CTr4受外部第四信号S4控制并且连接在B2扫描输出开关器件B2-SCO的栅极和第二十二放电电压线之间。
这里,第一信号S1是A1进位脉冲和A1置位节点A1-Q处的电压中的任一个,第二信号S2是A1起始脉冲A1-Vst和A2起始脉冲A2-Vst中的任一个,第三信号S3是A2进位脉冲和A2置位控制信号中的任一个,第四信号S4是A1起始脉冲A1-Vst和A2起始脉冲A2-Vst中的任一个。
另一方面,第一A1控制开关器件A1-CTr1的栅极可连接到第一扫描输出端子SOT1。
另外,第一A2控制开关器件A2-CTr1的栅极可连接到第二扫描输出端子SOT2。
另选地,第一A1控制开关器件A1-CTr1的栅极和第十A1控制开关器件A1-CTr10 的栅极可连接到B1扫描输出开关器件B1-SCO的栅极。
另外,第一A2控制开关器件A2-CTr1的栅极和第十A2控制开关器件A2-CTr10的栅极可连接到B2扫描输出开关器件B2-SCO的栅极。
另一方面,A1起始脉冲A1-Vst和A2起始脉冲A2-Vst可以是相同的。
级的第七实施方式
图27是第n级中设置的A1子级A1-Sub、A2子级A2-Sub、B子级B-Sub和扫描输出控制器SOC的电路构造的第七实施方式的电路图。
第七实施方式中的A1子级A1-Sub、A2子级A2-Sub和B子级B-Sub的构造分别与上述的第一实施方式中的A1子级A1-Sub、A2子级A2-Sub和B子级B-Sub的构造相同,因此,将用以上对第一实施方式的描述来替换对其的描述。
图27中的A1扫描输出开关器件A1-SCO、B1扫描输出开关器件B1-SCO、A1扫描放电开关器件A1-SCD、第一A1控制开关器件A1-CTr1、A2扫描输出开关器件A2-SCO、B2扫描输出开关器件B2-SCO、A2扫描放电开关器件A2-SCD和第一A2控制开关器件A2-CTr1分别与上述的图19中的A1扫描输出开关器件A1-SCO、B1扫描输出开关器件B1-SCO、A1扫描放电开关器件A1-SCD、第一A1控制开关器件A1-CTr1、A2扫描输出开关器件A2-SCO、B2扫描输出开关器件B2-SCO、A2扫描放电开关器件A2-SCD和第一A2控制开关器件A2-CTr1相同。
图27中的第十A1控制开关器件A1-CTr10和第十A2控制开关器件A2-CTr10分别与上述的图24中的第十A1控制开关器件A1-CTr10和第十A2控制开关器件A2-CTr10相同。
图27中的第一B控制开关器件B-CTr1受外部开关控制信号Vc控制并且连接在B进位输出端子B-COT和B1扫描输出开关器件B1-SCO的栅极之间。
图27中的第二B控制开关器件B-CTr2受B重置节点B-QB处的电压控制并且连接在B1扫描输出开关器件B1-SCO的栅极和传递第十一放电电压VSS11的第十一放电电压线之间。
图27中的第三B控制开关器件B-CTr3受外部第一信号S1控制并且连接在B1扫描输出开关器件B1-SCO的栅极和传递第二十一放电电压VSS21的第二十一放电电压线之间。
图27中的第四B控制开关器件B-CTr4受外部第二信号S2控制并且连接在B1 扫描输出开关器件B1-SCO的栅极和传递第二十二放电电压VSS22的第二十二放电电压线之间。
图27中的第五B控制开关器件B-CTr5受外部第三信号S3控制并且连接在B1扫描输出开关器件B1-SCO的栅极和传递第二十三放电电压VSS23的第二十三放电电压线之间。
这里,第一信号S1是A1进位脉冲和A1置位节点A1-Q处的电压中的任一个,第二信号S2是A2进位脉冲和A2置位节点A2-Q处的电压中的任一个,第三信号S3是A1起始脉冲A1-Vst和A2起始脉冲A2-Vst中的任一个。
另一方面,第一A1控制开关器件A1-CTr1的栅极可连接到第一扫描输出端子SOT1。
另外,第一A2控制开关器件A2-CTr1的栅极可连接到第二扫描输出端子SOT2。
另选地,第一A1控制开关器件A1-CTr1的栅极、第一A2控制开关器件A2-CTr1的栅极、第十A1控制开关器件A1-CTr10的栅极和第十A2控制开关器件A2-CTr10的栅极可连接到B进位输出端子B-COT。
级的第八实施方式
图28是第n级中设置的A1子级A1-Sub、A2子级A2-Sub、B子级B-Sub和扫描输出控制器SOC的电路构造的第八实施方式的电路图。
第八实施方式中的A1子级A1-Sub、A2子级A2-Sub和B子级B-Sub的构造分别与上述的第一实施方式中的A1子级A1-Sub、A2子级A2-Sub和B子级B-Sub的构造相同,因此,将用以上对第一实施方式的描述来替换对其的描述。
图28中的A1扫描输出开关器件A1-SCO、B1扫描输出开关器件B1-SCO、A1扫描放电开关器件A1-SCD、第一A1控制开关器件A1-CTr1、A2扫描输出开关器件A2-SCO、B2扫描输出开关器件B2-SCO、A2扫描放电开关器件A2-SCD和第一A2控制开关器件A2-CTr1分别与上述的图9中的A1扫描输出开关器件A1-SCO、B1扫描输出开关器件B1-SCO、A1扫描放电开关器件A1-SCD、第一A1控制开关器件A1-CTr1、A2扫描输出开关器件A2-SCO、B2扫描输出开关器件B2-SCO、A2扫描放电开关器件A2-SCD和第一A2控制开关器件A2-CTr1相同。
图28中的第十A1控制开关器件A1-CTr10和第十A2控制开关器件A2-CTr10分别与上述的图22中的第十A1控制开关器件A1-CTr10和第十A2控制开关器件 A2-CTr10相同。
图28中的第一B1控制开关器件B1-CTr1受外部开关控制信号Vc控制并且连接在B进位输出端子B-COT和B1扫描输出开关器件B1-SCO的栅极之间。
图28中的第二B1控制开关器件B1-CTr2受B重置节点B-QB处的电压控制并且连接在B1扫描输出开关器件B1-SCO的栅极和传递第十一放电电压VSS11的第十一放电电压线之间。
图28中的第三B1控制开关器件B1-CTr3受外部第一信号S1控制并且连接在B1扫描输出开关器件B1-SCO的栅极和传递第二十一放电电压VSS21的第二十一放电电压线之间。
图28中的第四B1控制开关器件B1-CTr4受外部第二信号S2控制并且连接在B1扫描输出开关器件B1-SCO的栅极和传递第二十二放电电压VSS22的第二十二放电电压线之间。
图28中的第一B2控制开关器件B2-CTr1受开关控制信号Vc控制并且连接在B进位输出端子B-COT和B2扫描输出开关器件B2-SCO的栅极之间。
图28中的第二B2控制开关器件B2-CTr2受B重置节点B-QB处的电压控制并且连接在B2扫描输出开关器件B2-SCO的栅极和第十一放电电压线之间。
图28中的第三B2控制开关器件B2-CTr3受外部第三信号S3控制并且连接在B2扫描输出开关器件B2-SCO的栅极和第二十一放电电压线之间。
图28中的第四B2控制开关器件B2-CTr4受外部第四信号S4控制并且连接在B2扫描输出开关器件B2-SCO的栅极和第二十二放电电压线之间。
这里,第一信号S1是A1进位脉冲和A1置位节点A1-Q处的电压中的任一个,第二信号S2是A1起始脉冲A1-Vst,第三信号S3是A2进位脉冲和A2置位节点A2-Q处的电压中的任一个,第四信号S4是A2起始脉冲A2-Vst。
另一方面,第一A1控制开关器件A1-CTr1的栅极可连接到第一扫描输出端子SOT1。
另外,第一A2控制开关器件A2-CTr1的栅极可连接到第二扫描输出端子SOT2。
另选地,第一A1控制开关器件A1-CTr1的栅极和第十A1控制开关器件A1-CTr10的栅极可连接到B1扫描输出开关器件B1-SCO的栅极。
另外,第一A2控制开关器件A2-CTr1的栅极和第十A2控制开关器件A2-CTr10 的栅极可连接到B2扫描输出开关器件B2-SCO的栅极。
另一方面,A1起始脉冲A1-Vst和A2起始脉冲A2-Vst可以是相同的。
A1 反相器 AI-INV 的第一实施方式
图29是A1反相器A1-INV的第一实施方式的详细电路图。
第n A1子级A1-Sub的A1反相器A1-INV包括第一A1反相开关器件A1-iTr1和第二A1反相开关器件A1-iTr2,如图29中所示。
第n A1子级A1-Sub的第一A1反相开关器件A1-iTr1受来自高电压线的第一高电压VH1控制并且连接在高电压线和A1重置节点A1-QB之间。也就是说,第一A1反相开关器件A1-iTr1响应于第一高电压VH1导通或截止,并且当导通时将高电压线和A1重置节点A1-QB互连。
第n A1子级A1-Sub的第二A1反相开关器件A1-iTr2受A1置位节点A1-Q处的电压控制并且连接在A1重置节点A1-QB和低电压线之间。也就是说,第二A1反相开关器件A1-iTr2响应于A1置位节点A1-Q处的电压导通或截止,并且当导通时将A1重置节点A1-QB和低电压线互连。低电压线被供应第一低电压VL1。
这里,第二A1反相开关器件A1-iTr2的尺寸(例如,沟道宽度)大于第一A1反相开关器件A1-iTr1,使得当第一A1反相开关器件A1-iTr1和第二A1反相开关器件A1-iTr2都保持导通时,A1重置节点A1-QB保持放电。
A1 反相器 AI-INV 的第二实施方式
图30是A1反相器A1-INV的第二实施方式的详细电路图。
第n A1子级A1-Sub的A1反相器A1-INV包括第一A1反相开关器件A1-iTr1和第二A1反相开关器件A1-iTr2,如图30中所示。
第n A1子级A1-Sub的第一A1反相开关器件A1-iTr1受外部控制信号CS控制并且连接在高电压线和A1重置节点A1-QB之间。也就是说,第一A1反相开关器件A1-iTr1响应于控制信号CS导通或截止,并且当导通时将高电压线和A1重置节点A1-QB互连。高电压线被供应第一高电压VH1。
第n A1子级A1-Sub的第二A1反相开关器件A1-iTr2受A1置位节点A1-Q处的电压控制并且连接在A1重置节点A1-QB和低电压线之间。也就是说,第二A1反相开关器件A1-iTr2响应于A1置位节点A1-Q处的电压导通或截止,并且当导通时将A1重置节点A1-QB和低电压线互连。低电压线被供应第一低电压VL1。
这里,当A1置位节点A1-Q保持充电(即,高)时,控制信号CS保持低电压,并且当A1置位节点A1-Q保持放电(即,低)时,控制信号CS保持高电压。当控制信号CS具有高电压时,被供应控制信号CS的第一A1反相开关器件A1-iTr1导通。相反,当控制信号CS具有低电压时,被供应控制信号CS的第一A1反相开关器件A1-iTr1截止。
另外,第二A1反相开关器件A1-iTr2的尺寸(例如,沟道宽度)大于第一A1反相开关器件A1-iTr1,使得当第一A1反相开关器件A1-iTr1和第二A1反相开关器件A1-iTr2都保持导通时,A1重置节点A1-QB保持放电。
A1 反相器 AI-INV 的第三实施方式
图31是A1反相器A1-INV的第三实施方式的详细电路图。
第n A1子级A1-Sub的A1反相器A1-INV包括第一A1反相开关器件A1-iTr1、第二A1反相开关器件A1-iTr2、第三A1反相开关器件A1-iTr3、第四A1反相开关器件A1-iTr4,如图31中所示。
第n A1子级A1-Sub的第一A1反相开关器件A1-iTr1受外部控制信号CS控制并且连接在高电压线和A1公共节点A1-CN之间。也就是说,第一A1反相开关器件A1-iTr1响应于控制信号CS导通或截止,并且当导通时将高电压线和A1公共节点A1-CN互连。高电压线被供应第一高电压VH1。
第n A1子级A1-Sub的第二A1反相开关器件A1-iTr2受A1置位节点A1-Q处的电压控制并且连接在A1公共节点A1-CN和低电压线之间。也就是说,第二A1反相开关器件A1-iTr2响应于A1置位节点A1-Q处的电压导通或截止,并且当导通时将A1公共节点A1-CN和低电压线互连。低电压线被供应第一低电压VL1。
第n A1子级A1-Sub的第三A1反相开关器件A1-iTr3受A1公共节点A1-CN处的电压控制并且连接在高电压线和A1重置节点A1-QB之间。也就是说,第三A1反相开关器件A1-iTr3响应于A1公共节点A1-CN处的电压导通或截止,并且当导通时将高电压线和A1重置节点A1-QB互连。
第n A1子级A1-Sub的第四A1反相开关器件A1-iTr4受A1置位节点A1-Q处的电压控制并且连接在A1重置节点A1-QB和低电压线之间。也就是说,第四A1反相开关器件A1-iTr4响应于A1置位节点A1-Q处的电压导通或截止,并且当导通时将A1重置节点A1-QB和低电压线互连。低电压线被供应第一低电压VL1,如上所述。
这里,当A1置位节点A1-Q保持充电(即,高)时,控制信号CS保持低电压,并且当A1置位节点A1-Q保持放电(即,低)时,控制信号CS保持高电压。当控制信号CS具有高电压时,被供应控制信号CS的第一A1反相开关器件A1-iTr1导通。相反,当控制信号CS具有低电压时,被供应控制信号CS的第一A1反相开关器件A1-iTr1截止。
另外,第二A1反相开关器件A1-iTr2的尺寸(例如,沟道宽度)大于第一A1反相开关器件A1-iTr1,使得当第一A1反相开关器件A1-iTr1和第二A1反相开关器件A1-iTr2都保持导通时,A1重置节点A1-QB保持放电。
A1 反相器 AI-INV 的第四实施方式
图32是A1反相器A1-INV的第四实施方式的详细电路图。
第n A1子级A1-Sub的A1反相器A1-INV包括第一A1反相开关器件A1-iTr1、第二A1反相开关器件A1-iTr2、第三A1反相开关器件A1-iTr3、第四A1反相开关器件A1-iTr4,如图32中所示。
第n A1子级A1-Sub的第一A1反相开关器件A1-iTr1受来自高电压线的第一高电压VH1控制并且连接在高电压线和A1公共节点A1-CN之间。也就是说,第一A1反相开关器件A1-iTr1响应于第一高电压VH1导通或截止,并且当导通时将高电压线和A1公共节点A1-CN互连。
第n A1子级A1-Sub的第二A1反相开关器件A1-iTr2受A1置位节点A1-Q处的电压控制并且连接在A1公共节点A1-CN和低电压线之间。也就是说,第二A1反相开关器件A1-iTr2响应于A1置位节点A1-Q处的电压导通或截止,并且当导通时将A1公共节点A1-CN和低电压线互连。低电压线被供应第一低电压VL1。
第n A1子级A1-Sub的第三A1反相开关器件A1-iTr3受A1公共节点A1-CN处的电压控制并且连接在高电压线和A1重置节点A1-QB之间。也就是说,第三A1反相开关器件A1-iTr3响应于A1公共节点A1-CN处的电压导通或截止,并且当导通时将高电压线和A1重置节点A1-QB互连。
第n A1子级A1-Sub的第四A1反相开关器件A1-iTr4受A1置位节点A1-Q处的电压控制并且连接在A1重置节点A1-QB和低电压线之间。也就是说,第四A1反相开关器件A1-iTr4响应于A1置位节点A1-Q处的电压导通或截止,并且当导通时将A1重置节点A1-QB和低电压线互连。低电压线被供应第一低电压VL1,如上所述。
这里,第二A1反相开关器件A1-iTr2的尺寸(例如,沟道宽度)大于第一A1反相开关器件A1-iTr1,使得当第一A1反相开关器件A1-iTr1和第二A1反相开关器件A1-iTr2都保持导通时,A1重置节点A1-QB保持放电。
A1 反相器 AI-INV 的第五实施方式
图33是A1反相器A1-INV的第五实施方式的详细电路图。
第n A1子级A1-Sub的A1反相器A1-INV包括第一A1反相开关器件A1-iTr1、第二A1反相开关器件A1-iTr2和电容器C,如图33中所示。
第n A1子级A1-Sub的第一A1反相开关器件A1-iTr1受A1置位节点A1-Q处的电压控制并且连接在A1重置节点A1-QB和低电压线之间。也就是说,第一A1反相开关器件A1-iTr1响应于A1置位节点A1-Q处的电压导通或截止,并且当导通时将A1重置节点A1-QB和低电压线互连。低电压线被供应第一低电压VL1。
第n A1子级A1-Sub的第二A1反相开关器件A1-iTr2受A1重置节点A1-QB处的电压控制并且连接在A1置位节点A1-Q和第一扫描输出端子SOT1之间。也就是说,第二A1反相开关器件A1-iTr2响应于A1重置节点A1-QB处的电压导通或截止,并且当导通时将A1置位节点A1-Q和第一扫描输出端子SOT1互连。
第n A1子级A1-Sub的电容器C连接在任一条A1时钟传递线和A1重置节点A1-QB之间。这里,A1时钟传递线被供应A1时钟脉冲A1-CLK。
图34示出在A1反相器中可以额外设置的反相开关器件。根据图29至图33中示出的第一实施方式至第五实施方式中的每个的A1反相器A1-INV还可以包括图34中示出的三个反相开关器件A1-iTr5、A1-iTr6、A1-iTr7中的至少一个。
下文中,将详细描述这三个反相开关器件A1-iTr5、A1-iTr6、A1-iTr7中的每个。
如图34的(a)中所示,第n A1子级A1-Sub的第五A1反相开关器件A1-iTr5受A1置位控制信号(即,来自第(n-1)A1子级A1-Sub的A1进位脉冲A1-CR_n-1)控制并且连接在第n A1子级A1-Sub的A1重置节点A1-QB和低电压线之间。也就是说,第五A1反相开关器件A1-iTr5响应于来自上游的A1子级A1-Sub的A1进位脉冲A1-CR_n-1导通或截止,并且当导通时将A1重置节点A1-QB和低电压线互连。
如图34的(b)中所示,第n A1子级A1-Sub的第六A1反相开关器件A1-iTr6受A1重置节点A1-QB处的电压控制并且连接在A1置位节点A1-Q和低电压线之间。也就是说,第六A1反相开关器件A1-iTr6响应于A1重置节点A1-QB处的电压导通 或截止,并且当导通时将A1置位节点A1-Q和低电压线互连。
如图34的(c)中所示,第n A1子级A1-Sub的第七A1反相开关器件A1-iTr7受来自任一个A1时钟传递线的A1时钟脉冲A1-CLK控制并且连接在输出A1置位控制信号(即,来自第(n-1)A1子级A1-Sub的A1进位脉冲A1-CR_n-1)的输出端子(即,第(n-1)A1子级A1-Sub的A1进位输出端子A1-COT)和第n A1子级A1-Sub的A1置位节点A1-Q之间。也就是说,第七A1反相开关器件A1-iTr7响应于A1时钟脉冲A1-CLK导通或截止,并且当导通时将第(n-1)A1子级A1-Sub的A1进位输出端子A1-COT和第n A1子级A1-Sub的A1置位节点A1-Q互连。
根据图29中示出的第一实施方式的A1反相器A1-INV还可以包括图34中示出的第五A1反相开关器件A1-iTr5、第六A1反相开关器件A1-iTr6、第七A1反相开关器件A1-iTr7中的一个或多个。
类似地,根据图30中示出的第二实施方式的A1反相器A1-INV还可以包括图34中示出的第五A1反相开关器件A1-iTr5、第六A1反相开关器件A1-iTr6、第七A1反相开关器件A1-iTr7中的一个或多个。
类似地,根据图31中示出的第三实施方式的A1反相器A1-INV还可以包括图34中示出的第五A1反相开关器件A1-iTr5、第六A1反相开关器件A1-iTr6、第七A1反相开关器件A1-iTr7中的一个或多个。
类似地,根据图32中示出的第四实施方式的A1反相器A1-INV还可以包括图34中示出的第五A1反相开关器件A1-iTr5、第六A1反相开关器件A1-iTr6、第七A1反相开关器件A1-iTr7中的一个或多个。
类似地,根据图33中示出的第五实施方式的A1反相器A1-INV还可以包括图34中示出的第五A1反相开关器件A1-iTr5、第六A1反相开关器件A1-iTr6、第七A1反相开关器件A1-iTr7中的一个或多个。
图35示出在A1反相器A1-INV的第三实施方式和第四实施方式中可以额外设置的另一个反相开关器件。根据图31和图32中示出的第三实施方式和第四实施方式中的每个的A1反相器A1-INV还可以包括图35中示出的反相开关器件A1-iTr8。
下文中,将详细描述这个反相开关器件A1-iTr8。
如图35中所示,第n A1子级A1-Sub的第八A1反相开关器件A1-iTr8受施加到B1扫描输出开关器件B1-SCO的栅极GE的电压控制并且连接在A1公共节点A1-CN 和低电压线之间。也就是说,第八A1反相开关器件A1-iTr8响应于施加到B1扫描输出开关器件B1-SCO的栅极GE的电压导通或截止,并且当导通时将A1公共节点A1-CN和低电压线互连。
这里,B进位输出端子B-COT而非B1扫描输出开关器件B1-SCO的栅极GE可以直接连接到第八A1反相开关器件A1-iTr8的栅极。
另一方面,A2反相器A2-INV也可以具有如图29至图35中示出的构造。举例来说,A2反相器A2-INV可以具有如图36中所示的构造。
图36是A2反相器A2-INV的详细电路图。
第n A2子级A2-Sub的A2反相器A2-INV包括第一A2反相开关器件A2-iTr1和第二A2反相开关器件A2-iTr2,如图36中所示。
第n A2子级A2-Sub的第一A2反相开关器件A2-iTr1受来自高电压线的第一高电压VH1控制并且连接在高电压线和A2重置节点A2-QB之间。也就是说,第一A2反相开关器件A2-iTr1响应于第一高电压VH1导通或截止,并且当导通时将高电压线和A2重置节点A2-QB互连。
第n A2子级A2-Sub的第二A2反相开关器件A2-iTr2受A2置位节点A2-Q处的电压控制并且连接在A2重置节点A2-QB和低电压线之间。也就是说,第二A2反相开关器件A2-iTr2响应于A2置位节点A2-Q处的电压导通或截止,并且当导通时将A2重置节点A2-QB和低电压线互连。低电压线被供应第一低电压VL1。
这里,第二A2反相开关器件A2-iTr2的尺寸(例如,沟道宽度)大于第一A2反相开关器件A2-iTr1,使得当第一A2反相开关器件A2-iTr1和第二A2反相开关器件A1-iTr2都保持导通时,A2重置节点A2-QB保持放电。
类似地,B反相器B-INV也可以具有如图29至图35中示出的构造。例如,B反相器B-INV可以具有如图37中所示的构造。
图37是B反相器B-INV的详细电路图。
第n B子级B-Sub的B反相器B-INV包括第一B反相开关器件B-iTr1和第二B反相开关器件B-iTr2,如图37中所示。
第n B子级B-Sub的第一B反相开关器件B-iTr1受来自高电压线的第二高电压VH2控制并且连接在高电压线和B重置节点B-QB之间。也就是说,第一B反相开关器件B-iTr1响应于第二高电压VH2导通或截止,并且当导通时将高电压线和B重 置节点B-QB互连。
第n B子级B-Sub的第二B反相开关器件B-iTr2受B置位节点B-Q处的电压控制并且连接在B重置节点B-QB和低电压线之间。也就是说,第二B反相开关器件B-iTr2响应于B置位节点B-Q处的电压导通或截止,并且当导通时将B重置节点B-QB和低电压线互连。低电压线被供应第二低电压VL2。
这里,第二B反相开关器件B-iTr2的尺寸(例如,沟道宽度)大于第一B反相开关器件B-iTr1,使得当第一B反相开关器件B-iTr1和第二B反相开关器件B-iTr2都保持导通时,B重置节点B-QB保持放电。
另一方面,根据本发明的A1子级A1-Sub、A2子级A2-Sub和B子级B-Sub中的每个可以具有包括两个或更多个重置节点的电路构造。下文中,作为一个示例,将描述均具有两个重置节点的A1子级A1-Sub、A2子级A2-Sub和B子级B-Sub的电路构造。
图38是第n级中的A1子级A1-Sub的另一个实施方式的电路图。
第n级的A1子级A1-Sub(下文中,被称为第n A1子级A1-Sub)包括第一A1开关器件A1-Tr1、第二A1开关器件A1-Tr2、第三A1开关器件A1-Tr3、第四A1开关器件A1-Tr4、第一A1反相器A1-INV1、第二A1反相器A1-INV2、A1进位输出开关器件A1-CRO、第一A1进位放电开关器件A1-CRD1和第二A1进位放电开关器件A1-CRD2,如图38中所示。
第n A1子级A1-Sub的第一A1开关器件A1-Tr1受A1置位控制信号(例如,来自第(n-1)A1子级A1-Sub的A1进位脉冲A1-CR_n-1)控制并且连接在充电电压线和A1置位节点A1-Q之间。也就是说,第一A1开关器件A1-Tr1响应于来自第(n-1)A1子级A1-Sub的A1进位脉冲A1-CR_n-1导通或截止,并且当导通时将充电电压线和A1置位节点A1-Q互连。这里,充电电压线被供应充电电压VDD。这个充电电压VDD是具有能够使对应开关器件导通的值的DC电压。
特殊地,因为在一个帧时段T_F中在所有级之中最早操作的第一级没有上游级,所以第一级的A1子级A1-Sub(下文中,被称为第一A1子级A1-Sub)被供应来自时序控制器(未示出)的A1起始脉冲A1-Vst。结果,第一A1子级A1-Sub的第一A1开关器件A1-Tr1被供应A1起始脉冲A1-Vst而非上游的A1进位脉冲。
第n A1子级A1-Sub的第二A1开关器件A1-Tr2受A1重置控制信号(例如,来 自第(n+2)A1子级A1-Sub的A1进位脉冲A1-CR_n+2)控制并且连接在A1置位节点A1-Q和第十二放电电压线之间。也就是说,第二A1开关器件A1-Tr2响应于来自第(n+2)A1子级A1-Sub的A1进位脉冲A1-CR_n+2导通或截止,并且当导通时将A1置位节点A1-Q和第十二放电电压线互连。这里,第十二放电电压线被供应第十二放电电压VSS12。
第n A1子级A1-Sub的第三A1开关器件A1-Tr3受第一A1重置节点A1-QB1处的电压控制并且连接在A1置位节点A1-Q和第十三放电电压线之间。也就是说,第三A1开关器件A1-Tr3响应于第一A1重置节点A1-QB1处的电压导通或截止,并且当导通时将A1置位节点A1-Q和第十三放电电压线互连。这里,第十三放电电压线被供应第十三放电电压VSS13。
第n A1子级A1-Sub的第四A1开关器件A1-Tr4受第二A1重置节点A1-QB2处的电压控制并且连接在A1置位节点A1-Q和第十四放电电压线之间。也就是说,第四A1开关器件A1-Tr4响应于第二A1重置节点A1-QB2处的电压导通或截止,并且当导通时将A1置位节点A1-Q和第十四放电电压线互连。这里,第十四放电电压线被供应第十四放电电压VSS14。
第n A1子级A1-Sub的第一A1反相器A1-INV1基于A1置位节点A1-Q处的电压控制第一A1重置节点A1-QB1处的电压,使得A1置位节点A1-Q处的电压和第一A1重置节点A1-QB1处的电压具有相反逻辑。详细地,当A1置位节点A1-Q处的电压是逻辑高时,第一A1反相器A1-INV1向第一A1重置节点A1-QB1施加低电压VL,以使第一A1重置节点A1-QB1放电。相反,当A1置位节点A1-Q处的电压是逻辑低时,第一A1反相器A1-INV1向第一A1重置节点A1-QB1施加第一AC电压AC1。
第n A1子级A1-Sub的第二A1反相器A1-INV2基于A1置位节点A1-Q处的电压控制第二A1重置节点A1-QB2处的电压,使得A1置位节点A1-Q处的电压和第二A1重置节点A1-QB2处的电压具有相反逻辑。详细地,当A1置位节点A1-Q处的电压是逻辑高时,第二A1反相器A1-INV2向第二A1重置节点A1-QB2施加低电压VL,以使第二A1重置节点A1-QB2放电。相反,当A1置位节点A1-Q处的电压是逻辑低时,第二A1反相器A1-INV2向第二A1重置节点A1-QB2施加第二AC电压AC2。
这里,第一AC电压AC1和第二AC电压AC2中的每个是以f帧(其中,f是自然数)为间隔交替具有高电压VH和低电压VL的AC信号。这个AC电压AC1相对于第二AC电压AC2相位反转180°。就这点而言,假定第一AC电压AC1在特定帧时段内保持高电压VH,第二AC电压AC2将在同一时段内保持低电压VL。
第n A1子级A1-Sub的A1进位输出开关器件A1-CRO受A1置位节点A1-Q处的电压控制并且连接在任一条A1时钟传递线和第n A1子级A1-Sub的A1进位输出端子A1-COT之间。也就是说,A1进位输出开关器件A1-CRO响应于A1置位节点A1-Q处的电压导通或截止,并且当导通时将A1时钟传递线和A1进位输出端子A1-COT互连。
第n A1子级A1-Sub的第一A1进位放电开关器件A1-CRD1受第一A1重置节点A1-QB1处的电压控制并且连接在A1进位输出端子A1-COT和第十五放电电压线之间。也就是说,第一A1进位放电开关器件A1-CRD1响应于第一A1重置节点A1-QB1处的电压导通或截止,并且当导通时将A1进位输出端子A1-COT和第十五放电电压线互连。这里,第十五放电电压线被供应第十五放电电压VSS15。
第n A1子级A1-Sub的第二A1进位放电开关器件A1-CRD2受第二A1重置节点A1-QB2处的电压控制并且连接在A1进位输出端子A1-COT和第十五放电电压线之间。也就是说,第二A1进位放电开关器件A1-CRD2响应于第二A1重置节点A1-QB2处的电压导通或截止,并且当导通时将A1进位输出端子A1-COT和第十五放电电压线互连。
图39是第n级中的A2子级A2-Sub的另一个实施方式的电路图。
第n级的A2子级A2-Sub(下文中,被称为第n A2子级A2-Sub)包括第一A2开关器件A2-Tr1、第二A2开关器件A2-Tr2、第三A2开关器件A2-Tr3、第四A2开关器件A2-Tr4、第一A2反相器A2-INV1、第二A2反相器A2-INV2、A2进位输出开关器件A2-CRO、第一A2进位放电开关器件A2-CRD1和第二A2进位放电开关器件A2-CRD2,如图39中所示。
第n A2子级A2-Sub的第一A2开关器件A2-Tr1受A2置位控制信号(例如,来自第(n-1)A2子级A2-Sub的A2进位脉冲A2-CR_n-1)控制并且连接在充电电压线和A2置位节点A2-Q之间。也就是说,第一A2开关器件A2-Tr1响应于来自第(n-1)A2子级A2-Sub的A2进位脉冲A2-CR_n-1导通或截止,并且当导通时将充电电压线和 A2置位节点A2-Q互连。这里,充电电压线被供应充电电压VDD。这个充电电压VDD是具有能够使对应开关器件导通的值的DC电压。
特殊地,因为在一个帧时段T_F中在所有级之中最早操作的第一级没有上游级,所以第一级的A2子级A2-Sub(下文中,被称为第一A2子级A2-Sub)被供应来自时序控制器(未示出)的A2起始脉冲A2-Vst。结果,第一A2子级A2-Sub的第一A2开关器件A2-Tr1被供应A2起始脉冲A2-Vst而非上游的A2进位脉冲。
第n A2子级A2-Sub的第二A2开关器件A2-Tr2受A2重置控制信号(例如,来自第(n+2)A2子级A2-Sub的A2进位脉冲A2-CR_n+2)控制并且连接在A2置位节点A2-Q和第十二放电电压线之间。也就是说,第二A2开关器件A2-Tr2响应于来自第(n+2)A2子级A2-Sub的A2进位脉冲A2-CR_n+2导通或截止,并且当导通时将A2置位节点A2-Q和第十二放电电压线互连。这里,第十二放电电压线被供应第十二放电电压VSS12。
第n A2子级A2-Sub的第三A2开关器件A2-Tr3受第一A2重置节点A2-QB1处的电压控制并且连接在A2置位节点A2-Q和第十三放电电压线之间。也就是说,第三A2开关器件A2-Tr3响应于第一A2重置节点A2-QB1处的电压导通或截止,并且当导通时将A2置位节点A2-Q和第十三放电电压线互连。这里,第十三放电电压线被供应第十三放电电压VSS13。
第n A2子级A2-Sub的第四A2开关器件A2-Tr4受第二A2重置节点A2-QB2处的电压控制并且连接在A2置位节点A2-Q和第十四放电电压线之间。也就是说,第四A2开关器件A2-Tr4响应于第二A2重置节点A2-QB2处的电压导通或截止,并且当导通时将A2置位节点A2-Q和第十四放电电压线互连。这里,第十四放电电压线被供应第十四放电电压VSS14。
第n A2子级A2-Sub的第一A2反相器A2-INV1基于A2置位节点A2-Q处的电压控制第一A2重置节点A2-QB1处的电压,使得A2置位节点A2-Q处的电压和第一A2重置节点A2-QB1处的电压具有相反逻辑。详细地,当A2置位节点A2-Q处的电压是逻辑高时,第一A2反相器A2-INV1向第一A2重置节点A2-QB1施加低电压VL,以使第一A2重置节点A2-QB1放电。相反,当A2置位节点A2-Q处的电压是逻辑低时,第一A2反相器A2-INV1向第一A2重置节点A2-QB1施加第一AC电压AC1。
第n A2子级A2-Sub的第二A2反相器A2-INV2基于A2置位节点A2-Q处的电压控制第二A2重置节点A2-QB2处的电压,使得A2置位节点A2-Q处的电压和第二A2重置节点A2-QB2处的电压具有相反逻辑。详细地,当A2置位节点A2-Q处的电压是逻辑高时,第二A2反相器A2-INV2向第二A2重置节点A2-QB2施加低电压VL,以使第二A2重置节点A2-QB2放电。相反,当A2置位节点A2-Q处的电压是逻辑低时,第二A2反相器A2-INV2向第二A2重置节点A2-QB2施加第二AC电压AC2。
这里,第一AC电压AC1和第二AC电压AC2与以上相同。
第n A2子级A2-Sub的A2进位输出开关器件A2-CRO受A2置位节点A2-Q处的电压控制并且连接在任一条A2时钟传递线和第n A2子级A2-Sub的A2进位输出端子A2-COT之间。也就是说,A2进位输出开关器件A2-CRO响应于A2置位节点A2-Q处的电压导通或截止,并且当导通时将A2时钟传递线和A2进位输出端子A2-COT互连。
第n A2子级A2-Sub的第一A2进位放电开关器件A2-CRD1受第一A2重置节点A2-QB1处的电压控制并且连接在A2进位输出端子A2-COT和第十五放电电压线之间。也就是说,第一A2进位放电开关器件A2-CRD1响应于第一A2重置节点A2-QB1处的电压导通或截止,并且当导通时将A2进位输出端子A2-COT和第十五放电电压线互连。这里,第十五放电电压线被供应第十五放电电压VSS15。
第n A2子级A2-Sub的第二A2进位放电开关器件A2-CRD2受第二A2重置节点A2-QB2处的电压控制并且连接在A2进位输出端子A2-COT和第十五放电电压线之间。也就是说,第二A2进位放电开关器件A2-CRD2响应于第二A2重置节点A2-QB2处的电压导通或截止,并且当导通时将A2进位输出端子A2-COT和第十五放电电压线互连。
图40是第n级中的B子级的另一个实施方式的电路图。
第n级的B子级B-Sub(下文中被称为第n B子级B-Sub)包括第一B开关器件B-Tr1、第二B开关器件B-Tr2、第三B开关器件B-Tr3、第四B开关器件B-Tr4、第一B反相器B-INV1、第二B反相器B-INV2、B进位输出开关器件B-CRO、第一B进位放电开关器件B-CRD1和第二B进位放电开关器件B-CRD2,如图40中所示。
第n B子级B-Sub的第一B开关器件B-Tr1受B置位控制信号(例如,来自第(n-1) B子级B-Sub的B进位脉冲B-CR_n-1)控制并且连接在充电电压线和B置位节点B-Q之间。也就是说,第一B开关器件B-Tr1响应于来自第(n-1)B子级B-Sub的B进位脉冲B-CR_n-1导通或截止,并且当导通时将充电电压线和B置位节点B-Q互连。
特殊地,因为在一个帧时段T_F中在所有级之中最早操作的第一级(未示出)没有上游级,所以第一级的B子级B-Sub(下文中,被称为第一B子级B-Sub)被供应来自时序控制器(未示出)的B起始脉冲B-Vst。结果,第一B子级B-Sub的第一B开关器件B-Tr1被供应B起始脉冲B-Vst而非上游的B进位脉冲B-CR。
第n B子级B-Sub的第二B开关器件B-Tr2受B重置控制信号(例如,来自第(n+1)B子级B-Sub的B进位脉冲B-CR_n+1)控制并且连接在B置位节点B-Q和第十六放电电压线之间。也就是说,第二B开关器件B-Tr2响应于来自第(n+1)B子级B-Sub的B进位脉冲B-CR_n+1导通或截止,并且当导通时将B置位节点B-Q和第十六放电电压线互连。这里,第十六放电电压线被供应第十六放电电压VSS16。
第n B子级B-Sub的第三B开关器件B-Tr3受第一B重置节点B-QB1处的电压控制并且连接在B置位节点B-Q和第十七放电电压线之间。也就是说,第三B开关器件B-Tr3响应于第一B重置节点B-QB1处的电压导通或截止,并且当导通时将B置位节点B-Q和第十七放电电压线互连。这里,第十七放电电压线被供应第十七放电电压VSS17。
第n B子级B-Sub的第四B开关器件B-Tr4受第二B重置节点B-QB2处的电压控制并且连接在B置位节点B-Q和第十八放电电压线之间。也就是说,第四B开关器件B-Tr4响应于第二B重置节点B-QB2处的电压导通或截止,并且当导通时将B置位节点B-Q和第十八放电电压线互连。这里,第十八放电电压线被供应第十八放电电压VSS18。
第n B子级B-Sub的第一B反相器B-INV1基于B置位节点B-Q处的电压控制第一B重置节点B-QB1处的电压,使得B置位节点B-Q处的电压和第一B重置节点B-QB1处的电压具有相反逻辑。详细地,当B置位节点B-Q处的电压是逻辑高时,第一B反相器B-INV1向第一B重置节点B-QB1施加低电压VL,使第一B重置节点B-QB1放电。相反,当B置位节点B-Q处的电压是逻辑低时,第一B反相器B-INV1向第一B重置节点B-QB1施加第一AC电压AC1。
第n B子级B-Sub的第二B反相器B-INV2基于B置位节点B-Q处的电压控制 第二B重置节点B-QB2处的电压,使得B置位节点B-Q处的电压和第二B重置节点B-QB2处的电压具有相反逻辑。详细地,当B置位节点B-Q处的电压是逻辑高时,第二B反相器B-INV2向第二B重置节点B-QB2施加低电压VL,使第二B重置节点B-QB2放电。相反,当B置位节点B-Q处的电压是逻辑低时,第二B反相器B-INV2向第二B重置节点B-QB2施加第二AC电压AC2。
第n B子级B-Sub的B进位输出开关器件B-CRO受B置位节点B-Q处的电压控制并且连接在任一条B时钟传递线和第n B子级B-Sub的B进位输出端子B-COT之间。也就是说,B进位输出开关器件B-CRO响应于B置位节点B-Q处的电压导通或截止,并且当导通时将B时钟传递线和B进位输出端子B-COT互连。
第n B子级B-Sub的第一B进位放电开关器件B-CRD1受第一B重置节点B-QB1处的电压控制并且连接在B进位输出端子B-COT和第十九放电电压线之间。也就是说,第一B进位放电开关器件B-CRD1响应于第一B重置节点B-QB1处的电压导通或截止,并且当导通时将B进位输出端子B-COT和第十九放电电压线互连。这里,第十九放电电压线被供应第十九放电电压VSS19。
第n B子级B-Sub的第二B进位放电开关器件B-CRD2受第二B重置节点B-QB2处的电压控制并且连接在B进位输出端子B-COT和第十九放电电压线之间。也就是说,第二B进位放电开关器件B-CRD2响应于第二B重置节点B-QB2处的电压导通或截止,并且当导通时将B进位输出端子B-COT和第十九放电电压线互连。
另一方面,假定A1子级A1-Sub和A2子级A2-Sub中的每个按以上方式采用具有两个重置节点的结构,扫描输出控制器SOC也将需要更大量的开关器件。
也就是说,如图38和图39中所示,扫描输出控制器SOC包括A1扫描输出开关器件A1-SCO、第一A1扫描放电开关器件A1-SCD1、第二A1扫描放电开关器件A1-SCD2、第(1-1)A1控制开关器件A1-CTr1-1、第(1-2)A1控制开关器件A1-CTr1-2、A2扫描输出开关器件A2-SCO、第一A2扫描放电开关器件A2-SCD1、第二A2扫描放电开关器件A2-SCD2、第(1-1)A2控制开关器件A2-CTr1-1和第(1-2)A2控制开关器件A2-CTr1-2。
A1扫描输出开关器件A1-SCO受A1置位节点A1-Q处的电压控制并且连接在A1时钟传递线和第一扫描输出端子SOT1之间。也就是说,A1扫描输出开关器件A1-SCO响应于A1置位节点A1-Q处的电压导通或截止,并且当导通时将A1时钟传 递线和第一扫描输出端子SOT1互连。这里,A1时钟传递线被供应A1时钟脉冲A1-CLK。
第一A1扫描放电开关器件A1-SCD1受第一A1重置节点A1-QB1处的电压控制并且连接在第一扫描输出端子SOT1和第一放电电压线之间。也就是说,第一A1扫描放电开关器件A1-SCD1响应于第一A1重置节点A1-QB1处的电压导通或截止,并且当导通时将第一扫描输出端子SOT1和第一放电电压线互连。
第二A1扫描放电开关器件A1-SCD2受第二A1重置节点A1-QB2处的电压控制并且连接在第一扫描输出端子SOT1和第一放电电压线之间。也就是说,第二A1扫描放电开关器件A1-SCD2响应于第二A1重置节点A1-QB2处的电压导通或截止,并且当导通时将第一扫描输出端子SOT1和第一放电电压线互连。
第(1-1)A1控制开关器件A1-CTr1-1受B进位脉冲B-CR_n控制并且连接在第一A1重置节点A1-QB1和第二放电电压线之间。也就是说,第(1-1)A1控制开关器件A1-CTr1-1响应于B进位脉冲B-CR_n导通或截止,并且当导通时将第一A1重置节点A1-QB1和第二放电电压线互连。这个第(1-1)A1控制开关器件A1-CTr1-1用于与第一A1反相器A1-INV1的输出无关地使第一A1重置节点A1-QB1放电(即,变低)。
第(1-2)A1控制开关器件A1-CTr1-2受B进位脉冲B-CR_n控制并且连接在第二A1重置节点A1-QB2和第二放电电压线之间。也就是说,第(1-2)A1控制开关器件A1-CTr1-2响应于B进位脉冲B-CR_n导通或截止,并且当导通时将第二A1重置节点A1-QB2和第二放电电压线互连。这个第(1-2)A1控制开关器件A1-CTr1-2用于与第二A1反相器A1-INV2的输出无关地使第二A1重置节点A1-QB2放电(即,变低)。
A2扫描输出开关器件A2-SCO受A2置位节点A2-Q处的电压控制并且连接在A2时钟传递线和第二扫描输出端子SOT2之间。也就是说,A2扫描输出开关器件A2-SCO响应于A2置位节点A2-Q处的电压导通或截止,并且当导通时将A2时钟传递线和第二扫描输出端子SOT2互连。这里,A2时钟传递线被供应A2时钟脉冲A2-CLK。
第一A2扫描放电开关器件A2-SCD1受第一A2重置节点A2-QB1处的电压控制并且连接在第二扫描输出端子SOT2和第一放电电压线之间。也就是说,第一A2扫描放电开关器件A2-SCD1响应于第一A2重置节点A2-QB1处的电压导通或截止,并且当导通时将第二扫描输出端子SOT2和第一放电电压线互连。
第二A2扫描放电开关器件A2-SCD2受第二A2重置节点A2-QB2处的电压控制并且连接在第二扫描输出端子SOT2和第一放电电压线之间。也就是说,第二A2扫描放电开关器件A2-SCD2响应于第二A2重置节点A2-QB2处的电压导通或截止,并且当导通时将第二扫描输出端子SOT2和第一放电电压线互连。
第(1-1)A2控制开关器件A2-CTr1-1受B进位脉冲B-CR_n控制并且连接在第一A2重置节点A2-QB1和第二放电电压线之间。也就是说,第(1-1)A2控制开关器件A2-CTr1-1响应于B进位脉冲B-CR_n导通或截止,并且当导通时将第一A2重置节点A2-QB1和第二放电电压线互连。这个第(1-1)A2控制开关器件A2-CTr1-1用于与第一A2反相器A2-INV1的输出无关地使第一A2重置节点A2-QB1放电(即,变低)。
第(1-2)A2控制开关器件A2-CTr1-2受B进位脉冲B-CR_n控制并且连接在第二A2重置节点A2-QB2和第二放电电压线之间。也就是说,第(1-2)A2控制开关器件A2-CTr1-2响应于B进位脉冲B-CR_n导通或截止,并且当导通时将第二A2重置节点A2-QB2和第二放电电压线互连。这个第(1-2)A2控制开关器件A2-CTr1-2用于与第二A2反相器A2-INV2的输出无关地使第二A2重置节点A2-QB2放电(即,变低)。
另一方面,BA时钟脉冲BA-CLK可以具有两个或更多个相位。下文中,将描述当BA时钟脉冲BA-CLK可以具有两个相位时的示例。
图41是当BA1时钟脉冲BA1-CLK具有两个相位时的时序图。
如图41中所示,第一BA1时钟脉冲BA1-CLK_1选择性地只在奇数B1输出时段T_B1中输出,而第二BA1时钟脉冲BA1-CLK_2选择性地只在偶数B1输出时段T_B1中输出。
因此,通过奇数B1输出时段T_B1中的第一BA1时钟脉冲BA1-CLK_1和偶数B1输出时段T_B1中的第二BA1时钟脉冲BA1-CLK_2产生B1扫描脉冲B1-SC。
另一方面,扫描输出控制器SOC中设置的控制开关器件中的至少一个可以构建在对应级的A1子级A1-Sub、A2子级A2-Sub和B子级B-Sub中的至少一个中。
如以上描述中清楚的,根据本发明的移位寄存器具有如下效果。
第一,置位节点利用时钟脉冲(不是恒定电压)和浮置结构来自举,使得即使时钟脉冲具有相对较低电压,也可以稳定地输出A扫描脉冲和B扫描脉冲。
第二,通过自举使输出电压稳定使得即使扫描输出开关器件的尺寸相对较小,也可以防止输出电压衰减。因此,显示装置所占的面积最小化,这对于减小显示装置的 尺寸而言是有利的。
第三,一级的B子级被同一级的多个A子级共享,使得可以只使用少量的开关器件从一级输出多个复合脉冲。
本领域的技术人员将清楚,可以在不脱离本发明的精神或范围的情况下,在本发明中进行各种修改和变形。因此,本发明意图涵盖落入所附权利要求书及其等同物的范围内的本发明的修改和变形。

Claims (57)

1.一种移位寄存器,所述移位寄存器包括多个级,所述多个级中的每个输出k个复合脉冲,其中,k是大于1的自然数,所述k个复合脉冲中的每个包括A扫描脉冲和B扫描脉冲,
其特征在于,所述多个级中的至少一级包括:
k个A子级,所述k个A子级中的每个响应于外部A控制信号控制A置位节点处的电压和至少一个A重置节点处的电压,并且基于所述A置位节点处的电压、所述至少一个A重置节点处的电压和任一个A时钟脉冲产生A进位脉冲;
B子级,所述B子级用于响应于外部B控制信号控制B置位节点处的电压和至少一个B重置节点处的电压,并且基于所述B置位节点处的电压、所述至少一个B重置节点处的电压和任一个B时钟脉冲产生B进位脉冲;以及
扫描输出控制器,所述扫描输出控制器用于基于A子级的各个A置位节点处的电压和分别供应到A子级的A时钟脉冲产生k个A扫描脉冲,基于所述B进位脉冲和k个BA时钟脉冲产生k个B扫描脉冲,并且输出彼此对应的一个A扫描脉冲和一个B扫描脉冲,作为对应的一个复合脉冲。
2.根据权利要求1所述的移位寄存器,其中:
k是2;
所述A子级被划分成A1子级和A2子级;
所述A置位节点被划分成连接到所述A1子级的A1置位节点和连接到所述A2子级的A2置位节点;
所述A重置节点被划分成连接到所述A1子级的至少一个A1重置节点和连接到所述A2子级的至少一个A2重置节点;
所述A时钟脉冲被划分成具有不同相位的多个A1时钟脉冲和具有不同相位的多个A2时钟脉冲;
所述A1时钟脉冲中的任一个被供应到所述A1子级和所述扫描输出控制器;
所述A2时钟脉冲中的任一个被供应到所述A2子级和所述扫描输出控制器;
所述BA时钟脉冲被划分成BA1时钟脉冲和BA2时钟脉冲;
所述A扫描脉冲被划分成A1扫描脉冲和A2扫描脉冲;
所述B扫描脉冲被划分成B1扫描脉冲和B2扫描脉冲;
所述A进位脉冲被划分成通过所述A1子级的A1进位输出端子输出的A1进位脉冲和通过所述A2子级的A2进位输出端子输出的A2进位脉冲;
所述B子级通过B进位输出端子输出所述B进位脉冲;
所述扫描输出控制器基于所述A1置位节点处的电压和所述A1时钟脉冲产生所述A1扫描脉冲,基于所述B进位脉冲和所述BA1时钟脉冲产生所述B1扫描脉冲,并且输出所述A1扫描脉冲和所述B1扫描脉冲,作为所述复合脉冲中的第一复合脉冲;
所述扫描输出控制器基于所述A2置位节点处的电压和所述A2时钟脉冲产生所述A2扫描脉冲,基于所述B进位脉冲和所述BA2时钟脉冲产生所述B2扫描脉冲,并且输出所述A2扫描脉冲和所述B2扫描脉冲,作为所述复合脉冲中的第二复合脉冲;以及
所述至少一级通过第一扫描输出端子输出来自所述扫描输出控制器的所述第一复合脉冲并且通过第二扫描输出端子输出来自所述扫描输出控制器的所述第二复合脉冲。
3.根据权利要求2所述的移位寄存器,其中所述扫描输出控制器包括:
A1扫描输出开关器件,其受所述A1置位节点处的电压控制并且连接在A1时钟传递线和所述第一扫描输出端子之间,所述A1时钟传递线传递所述A1时钟脉冲;
B1扫描输出开关器件,其受所述B进位脉冲控制并且连接在所述第一扫描输出端子和BA1时钟传递线之间,所述BA1时钟传递线传递所述BA1时钟脉冲;
A2扫描输出开关器件,其受所述A2置位节点处的电压控制并且连接在A2时钟传递线和所述第二扫描输出端子之间,所述A2时钟传递线传递所述A2时钟脉冲;以及
B2扫描输出开关器件,其受所述B进位脉冲控制并且连接在所述第二扫描输出端子和BA2时钟传递线之间,所述BA2时钟传递线传递所述BA2时钟脉冲。
4.根据权利要求3所述的移位寄存器,其中所述扫描输出控制器还包括:
A1扫描放电开关器件,其受所述A1重置节点处的电压控制并且连接在所述第一扫描输出端子和第一放电电压线之间,所述第一放电电压线传递第一放电电压;
第一A1控制开关器件,其受所述B进位脉冲控制并且连接在所述A1重置节点和第二放电电压线之间,所述第二放电电压线传递第二放电电压;
A2扫描放电开关器件,其受所述A2重置节点处的电压控制并且连接在所述第二扫描输出端子和所述第一放电电压线之间;以及
第一A2控制开关器件,其受所述B进位脉冲控制并且连接在所述A2重置节点和第二放电电压线之间。
5.根据权利要求3所述的移位寄存器,其中所述扫描输出控制器还包括:
A1扫描放电开关器件,其受所述A1重置节点处的电压控制并且连接在所述第一扫描输出端子和第一放电电压线之间,所述第一放电电压线传递第一放电电压;
第一A1控制开关器件,其受所述第一扫描输出端子处的电压控制并且连接在所述A1重置节点和第二放电电压线之间,所述第二放电电压线传递第二放电电压;
A2扫描放电开关器件,其受所述A2重置节点处的电压控制并且连接在所述第二扫描输出端子和所述第一放电电压线之间;以及
第一A2控制开关器件,其受所述第二扫描输出端子处的电压控制并且连接在所述A2重置节点和所述第二放电电压线之间。
6.根据权利要求3所述的移位寄存器,其中所述扫描输出控制器还包括第二控制开关器件,所述第二控制开关器件受通过所述B进位输出端子输出的所述B进位脉冲控制并且连接在所述B进位输出端子和所述B1扫描输出开关器件的栅极之间。
7.根据权利要求3所述的移位寄存器,其中所述扫描输出控制器还包括:
第二A1控制开关器件,其受所述B进位脉冲控制并且连接在所述B进位输出端子和所述B1扫描输出开关器件的栅极之间;以及
第二A2控制开关器件,其受所述B进位脉冲控制并且连接在所述B进位输出端子和所述B2扫描输出开关器件的栅极之间。
8.根据权利要求3所述的移位寄存器,其中所述扫描输出控制器还包括第三控制开关器件,所述第三控制开关器件受外部开关控制信号控制并且连接在所述B进位输出端子和所述B1扫描输出开关器件的栅极之间。
9.根据权利要求8所述的移位寄存器,其中所述开关控制信号是直流DC电压和交流AC电压中的任一个。
10.根据权利要求9所述的移位寄存器,其中所述AC电压与所述B时钟脉冲同步地输出并且具有与所述B时钟脉冲的脉冲宽度相等或不同的脉冲宽度。
11.根据权利要求3所述的移位寄存器,其中所述扫描输出控制器还包括:
第三A1控制开关器件,其受外部开关控制信号控制并且连接在所述B进位输出端子和所述B1扫描输出开关器件的栅极之间;以及
第三A2控制开关器件,其受所述开关控制信号控制并且连接在所述B进位输出端子和所述B2扫描输出开关器件的栅极之间。
12.根据权利要求11所述的移位寄存器,其中所述扫描输出控制器还包括以下器件中的至少一个:
第四A1控制开关器件,其受来自所述A1子级的所述A1进位脉冲控制并且连接在所述B1扫描输出开关器件的栅极和第三放电电压线之间,所述第三放电电压线传递第三放电电压;
第五A1控制开关器件,其受所述A1置位节点处的电压控制并且连接在所述B1扫描输出开关器件的栅极和第四放电电压线之间,所述第四放电电压线传递第四放电电压;
第六A1控制开关器件,其受A1起始脉冲控制并且连接在所述B1扫描输出开关器件的栅极和第五放电电压线之间,所述第五放电电压线传递第五放电电压;
第四A2控制开关器件,其受来自所述A2子级的所述A2进位脉冲控制并且连接在所述B2扫描输出开关器件的栅极和所述第三放电电压线之间;
第五A2控制开关器件,其受所述A2置位节点处的电压控制并且连接在所述B2扫描输出开关器件的栅极和所述第四放电电压线之间;
第六A2控制开关器件,其受A2起始脉冲控制并且连接在所述B2扫描输出开关器件的栅极和所述第五放电电压线之间;
第七A1控制开关器件,其受所述B重置节点处的电压控制并且连接在所述B1扫描输出开关器件的栅极和第六放电电压线之间,所述第六放电电压线传递第六放电电压;以及
第七A2控制开关器件,其受所述B重置节点处的电压控制并且连接在所述B2扫描输出开关器件的栅极和所述第六放电电压线之间。
13.根据权利要求3所述的移位寄存器,其中所述扫描输出控制器还包括:
A1扫描放电开关器件,其受所述A1重置节点处的电压控制并且连接在所述第一扫描输出端子和第一放电电压线之间,所述第一放电电压线传递第一放电电压;
第一A1控制开关器件,其受所述B进位脉冲控制并且连接在所述A1重置节点和第二放电电压线之间,所述第二放电电压线传递第二放电电压;
第二A1控制开关器件,其受所述B进位脉冲控制并且连接在所述B进位输出端子和所述B1扫描输出开关器件的栅极之间;
第七A1控制开关器件,其受所述B重置节点处的电压控制并且连接在所述B1扫描输出开关器件的栅极和第六放电电压线之间,所述第六放电电压线传递第六放电电压;
A2扫描放电开关器件,其受所述A2重置节点处的电压控制并且连接在所述第二扫描输出端子和所述第一放电电压线之间;
第一A2控制开关器件,其受所述B进位脉冲控制并且连接在所述A2重置节点和所述第二放电电压线之间;
第二A2控制开关器件,其受所述B进位脉冲控制并且连接在所述B进位输出端子和所述B2扫描输出开关器件的栅极之间;以及
第七A2控制开关器件,其受所述B重置节点处的电压控制并且连接在所述B2扫描输出开关器件的栅极和所述第六放电电压线之间。
14.根据权利要求3所述的移位寄存器,其中所述扫描输出控制器还包括:
A1扫描放电开关器件,其受所述A1重置节点处的电压控制并且连接在所述第一扫描输出端子和第一放电电压线之间,所述第一放电电压线传递第一放电电压;
第一A1控制开关器件,其受施加到所述B1扫描输出开关器件的栅极的电压控制并且连接在所述A1重置节点和第二放电电压线之间,所述第二放电电压线传递第二放电电压;
第三A1控制开关器件,其受外部开关控制信号控制并且连接在所述B进位输出端子和所述B1扫描输出开关器件的栅极之间;
第七A1控制开关器件,其受所述B重置节点处的电压控制并且连接在所述B1扫描输出开关器件的栅极和第六放电电压线之间,所述第六放电电压线传递第六放电电压;
A2扫描放电开关器件,其受所述A2重置节点处的电压控制并且连接在所述第二扫描输出端子和所述第一放电电压线之间;
第一A2控制开关器件,其受施加到所述B1扫描输出开关器件的栅极的电压控制并且连接在所述A2重置节点和所述第二放电电压线之间;
第三A2控制开关器件,其受所述开关控制信号控制并且连接在所述B1扫描输出开关器件的栅极和所述B2扫描输出开关器件的栅极之间;以及
第七A2控制开关器件,其受所述B重置节点处的电压控制并且连接在所述B2扫描输出开关器件的栅极和所述第六放电电压线之间。
15.根据权利要求3所述的移位寄存器,其中所述扫描输出控制器还包括以下器件中的至少一个:
第八A1控制开关器件,其受所述B进位脉冲控制并且连接在所述A1置位节点和第七放电电压线之间,所述第七放电电压线传递第七放电电压;
第八A2控制开关器件,其受所述B进位脉冲控制并且连接在所述A2置位节点和所述第七放电电压线之间;以及
第九控制开关器件,其受所述A1进位脉冲和所述A2进位脉冲中的任一个控制并且连接在所述B子级的所述B进位输出端子和所述第七放电电压线之间。
16.根据权利要求2所述的移位寄存器,其中:
所述A1时钟脉冲具有两个或更多个相位;
所述A2时钟脉冲具有两个或更多个相位;
所述B时钟脉冲具有两个或更多个相位;
所述BA1时钟脉冲具有一个或更多个相位;以及
所述BA2时钟脉冲具有一个或更多个相位,
其中所述B时钟脉冲的周期比所述A1时钟脉冲和所述A2时钟脉冲中的每个的周期长,
其中所述A1时钟脉冲、所述A2时钟脉冲、所述B时钟脉冲、所述BA1时钟脉冲和所述BA2时钟脉冲具有相同的脉冲宽度,或者所述A1时钟脉冲、所述A2时钟脉冲、所述B时钟脉冲、所述BA1时钟脉冲和所述BA2时钟脉冲中的至少两个具有不同的脉冲宽度。
17.根据权利要求16所述的移位寄存器,其中在所述B时钟脉冲保持为高的同时所述A1时钟脉冲和所述A2时钟脉冲保持为低。
18.根据权利要求2所述的移位寄存器,其中所述A控制信号包括A1置位控制信号、A1重置控制信号、A2置位控制信号和A2重置控制信号,
其中所述至少一级的A1子级包括:
第一A1开关器件,其受所述A1置位控制信号控制并且连接在充电电压线和所述A1置位节点之间,所述充电电压线传递充电电压;
第二A1开关器件,其受所述A1重置控制信号控制并且连接在所述A1置位节点和第八放电电压线之间,所述第八放电电压线传递第八放电电压;
A1反相器,其用于基于所述A1置位节点处的电压控制所述A1重置节点处的电压,使得所述A1置位节点处的电压和所述A1重置节点处的电压具有相反逻辑;
A1进位输出开关器件,其受所述A1置位节点处的电压控制并且连接在A1时钟传递线和所述A1进位输出端子之间,所述A1时钟传递线传递所述A1时钟脉冲;以及
A1进位放电开关器件,其受所述A1重置节点处的电压控制并且连接在所述A1进位输出端子和第九放电电压线之间,所述第九放电电压线传递第九放电电压。
19.根据权利要求18所述的移位寄存器,其中所述A1反相器包括:
第一A1反相开关器件,其受来自高电压线的高电压控制并且连接在所述高电压线和所述A1重置节点之间;以及
第二A1反相开关器件,其受所述A1置位节点处的电压控制并且连接在所述A1重置节点和低电压线之间,所述低电压线传递低电压。
20.根据权利要求18所述的移位寄存器,其中所述A1反相器包括:
第一A1反相开关器件,其受外部控制信号控制并且连接在高电压线和所述A1重置节点之间,所述高电压线传递高电压;以及
第二A1反相开关器件,其受所述A1置位节点处的电压控制并且连接在所述A1重置节点和低电压线之间,所述低电压线传递低电压。
21.根据权利要求18所述的移位寄存器,其中所述A1反相器包括:
第一A1反相开关器件,其受外部控制信号控制并且连接在高电压线和A1公共节点之间,所述高电压线传递高电压;
第二A1反相开关器件,其受所述A1置位节点处的电压控制并且连接在所述A1公共节点和低电压线之间,所述低电压线传递低电压;
第三A1反相开关器件,其受所述A1公共节点处的电压控制并且连接在所述高电压线和所述A1重置节点之间;以及
第四A1反相开关器件,其受所述A1置位节点处的电压控制并且连接在所述A1重置节点和所述低电压线之间。
22.根据权利要求18所述的移位寄存器,其中所述A1反相器包括:
第一A1反相开关器件,其受来自高电压线的高电压控制并且连接在所述高电压线和A1公共节点之间;
第二A1反相开关器件,其受所述A1置位节点处的电压控制并且连接在所述A1公共节点和低电压线之间,所述低电压线传递低电压;
第三A1反相开关器件,其受所述A1公共节点处的电压控制并且连接在所述高电压线和所述A1重置节点之间;以及
第四A1反相开关器件,其受所述A1置位节点处的电压控制并且连接在所述A1重置节点和所述低电压线之间。
23.根据权利要求18所述的移位寄存器,其中所述A1反相器包括:
第一A1反相开关器件,其受所述A1置位节点处的电压控制并且连接在所述A1重置节点和低电压线之间,所述低电压线传递低电压;
第二A1反相开关器件,其受所述A1重置节点处的电压控制并且连接在所述A1置位节点和所述第一扫描输出端子之间或者所述A1置位节点和所述A1进位输出端子之间;以及
A1电容器,其连接在所述A1时钟传递线和所述A1重置节点之间。
24.根据权利要求23所述的移位寄存器,其中所述A1反相器还包括以下器件中的至少一个:
第五A1反相开关器件,其受所述A1置位控制信号控制并且连接在所述A1重置节点和所述低电压线之间;
第六A1反相开关器件,其受所述A1重置节点处的电压控制并且连接在所述A1置位节点和所述低电压线之间;以及
第七A1反相开关器件,其受来自所述A1时钟传递线的所述A1时钟脉冲控制并且连接在输出端子和所述A1置位节点之间,所述输出端子输出所述A1置位控制信号。
25.根据权利要求21或22所述的移位寄存器,其中所述A1反相器还包括第八A1反相开关器件,其受所述B进位脉冲或施加到所述扫描输出控制器的B1扫描输出开关器件的栅极的电压控制并且连接在所述A1公共节点和所述低电压线之间。
26.根据权利要求18所述的移位寄存器,其中:
所述A1置位控制信号是A1起始脉冲或者从所述多个级之中的比所述至少一级早操作的任一级输出的A1进位脉冲;以及
所述A1重置控制信号是从所述多个级之中的比所述至少一级晚操作的任一级输出的A1进位脉冲。
27.根据权利要求2所述的移位寄存器,其中所述A控制信号包括A1置位控制信号、A1重置控制信号、A2置位控制信号和A2重置控制信号,
其中所述至少一级的A2子级包括:
第一A2开关器件,其受所述A2置位控制信号控制并且连接在充电电压线和所述A2置位节点之间,所述充电电压线传递充电电压;
第二A2开关器件,其受所述A2重置控制信号控制并且连接在所述A2置位节点和第八放电电压线之间,所述第八放电电压线传递第八放电电压;
A2反相器,其用于基于所述A2置位节点处的电压控制所述A2重置节点处的电压,使得所述A2置位节点处的电压和所述A2重置节点处的电压具有相反逻辑;
A2进位输出开关器件,其受所述A2置位节点处的电压控制并且连接在A2时钟传递线和所述A2进位输出端子之间,所述A2时钟传递线传递所述A2时钟脉冲;以及
A2进位放电开关器件,其受所述A2重置节点处的电压控制并且连接在所述A2进位输出端子和第九放电电压线之间,所述第九放电电压线传递第九放电电压。
28.根据权利要求27所述的移位寄存器,其中:
所述A2置位控制信号是A2起始脉冲或者从所述多个级之中的比所述至少一级早操作的任一级输出的A2进位脉冲;以及
所述A2重置控制信号是从所述多个级之中的比所述至少一级晚操作的任一级输出的A2进位脉冲。
29.根据权利要求2所述的移位寄存器,其中所述B控制信号包括B置位控制信号和B重置控制信号,
其中所述至少一级的B子级包括:
第一B开关器件,其受所述B置位控制信号控制并且连接在充电电压线和所述B置位节点之间,所述充电电压线传递充电电压;
第二B开关器件,其受所述B重置控制信号控制并且连接在所述B置位节点和第十放电电压线之间,所述第十放电电压线传递第十放电电压;
B反相器,其用于基于所述B置位节点处的电压控制所述B重置节点处的电压,使得所述B置位节点处的电压和所述B重置节点处的电压具有相反逻辑;
B进位输出开关器件,其受所述B置位节点处的电压控制并且连接在B时钟传递线和所述B进位输出端子之间,所述B时钟传递线传递所述B时钟脉冲;以及
B进位放电开关器件,其受所述B重置节点处的电压控制并且连接在所述B进位输出端子和第十一放电电压线之间,所述第十一放电电压线传递第十一放电电压。
30.根据权利要求29所述的移位寄存器,其中所述B子级还包括第三B开关器件,所述第三B开关器件受所述B置位节点处的电压控制并且连接在控制传递线和所述B置位节点之间,所述控制传递线传递外部开关控制信号。
31.根据权利要求29所述的移位寄存器,其中:
所述B置位控制信号是B起始脉冲或者从所述多个级之中的比所述至少一级早操作的任一级输出的B进位脉冲;以及
所述B重置控制信号是从所述多个级之中的比所述至少一级晚操作的任一级输出的B进位脉冲。
32.根据权利要求2所述的移位寄存器,其中:
所述至少一个A1重置节点包括第一A1重置节点和第二A1重置节点;以及
所述A控制信号包括A1置位控制信号、A1重置控制信号、A2置位控制信号和A2重置控制信号,
其中所述至少一级的A1子级包括:
第一A1开关器件,其受所述A1置位控制信号控制并且连接在充电电压线和所述A1置位节点之间,所述充电电压线传递充电电压;
第二A1开关器件,其受所述A1重置控制信号控制并且连接在所述A1置位节点和第十二放电电压线之间,所述第十二放电电压线传递第十二放电电压;
第三A1开关器件,其受所述第一A1重置节点处的电压控制并且连接在所述A1置位节点和第十三放电电压线之间,所述第十三放电电压线传递第十三放电电压;
第四A1开关器件,其受所述第二A1重置节点处的电压控制并且连接在所述A1置位节点和第十四放电电压线之间,所述第十四放电电压线传递第十四放电电压;
第一A1反相器,其用于基于所述A1置位节点处的电压控制所述第一A1重置节点处的电压,使得所述A1置位节点处的电压和所述第一A1重置节点处的电压具有相反逻辑;
第二A1反相器,其用于基于所述A1置位节点处的电压控制所述第二A1重置节点处的电压,使得所述A1置位节点处的电压和所述第二A1重置节点处的电压具有相反逻辑;
A1进位输出开关器件,其受所述A1置位节点处的电压控制并且连接在A1时钟传递线和所述A1进位输出端子之间,所述A1时钟传递线传递所述A1时钟脉冲;
第一A1进位放电开关器件,其受所述第一A1重置节点处的电压控制并且连接在所述A1进位输出端子和第十五放电电压线之间,所述第十五放电电压线传递第十五放电电压;以及
第二A1进位放电开关器件,其受所述第二A1重置节点处的电压控制并且连接在所述A1进位输出端子和所述第十五放电电压线之间。
33.根据权利要求2所述的移位寄存器,其中:
所述至少一个A2重置节点包括第一A2重置节点和第二A2重置节点;以及
所述A控制信号包括A1置位控制信号、A1重置控制信号、A2置位控制信号和A2重置控制信号,
其中所述至少一级的A2子级包括:
第一A2开关器件,其受所述A2置位控制信号控制并且连接在充电电压线和所述A2置位节点之间,所述充电电压线传递充电电压;
第二A2开关器件,其受所述A2重置控制信号控制并且连接在所述A2置位节点和第十二放电电压线之间,所述第十二放电电压线传递第十二放电电压;
第三A2开关器件,其受所述第一A2重置节点处的电压控制并且连接在所述A2置位节点和第十三放电电压线之间,所述第十三放电电压线传递第十三放电电压;
第四A2开关器件,其受所述第二A2重置节点处的电压控制并且连接在所述A2置位节点和第十四放电电压线之间,所述第十四放电电压线传递第十四放电电压;
第一A2反相器,其用于基于所述A2置位节点处的电压控制所述第一A2重置节点处的电压,使得所述A2置位节点处的电压和所述第一A2重置节点处的电压具有相反逻辑;
第二A2反相器,其用于基于所述A2置位节点处的电压控制所述第二A2重置节点处的电压,使得所述A2置位节点处的电压和所述第二A2重置节点处的电压具有相反逻辑;
A2进位输出开关器件,其受所述A2置位节点处的电压控制并且连接在A2时钟传递线和所述A2进位输出端子之间,所述A2时钟传递线传递所述A2时钟脉冲;
第一A2进位放电开关器件,其受所述第一A2重置节点处的电压控制并且连接在所述A2进位输出端子和第十五放电电压线之间,所述第十五放电电压线传递第十五放电电压;以及
第二A2进位放电开关器件,其受所述第二A2重置节点处的电压控制并且连接在所述A2进位输出端子和所述第十五放电电压线之间。
34.根据权利要求2所述的移位寄存器,其中:
所述至少一个B重置节点包括第一B重置节点和第二B重置节点;以及
所述B控制信号包括B置位控制信号和B重置控制信号,
其中所述至少一级的B子级包括:
第一B开关器件,其受所述B置位控制信号控制并且连接在充电电压线和所述B置位节点之间,所述充电电压线传递充电电压;
第二B开关器件,其受所述B重置控制信号控制并且连接在所述B置位节点和第十六放电电压线之间,所述第十六放电电压线传递第十六放电电压;
第三B开关器件,其受所述第一B重置节点处的电压控制并且连接在所述B置位节点和第十七放电电压线之间,所述第十七放电电压线传递第十七放电电压;
第四B开关器件,其受所述第二B重置节点处的电压控制并且连接在所述B置位节点和第十八放电电压线之间,所述第十八放电电压线传递第十八放电电压;
第一B反相器,其用于基于所述B置位节点处的电压控制所述第一B重置节点处的电压,使得所述B置位节点处的电压和所述第一B重置节点处的电压具有相反逻辑;
第二B反相器,其用于基于所述B置位节点处的电压控制所述第二B重置节点处的电压,使得所述B置位节点处的电压和所述第二B重置节点处的电压具有相反逻辑;
B进位输出开关器件,其受所述B置位节点处的电压控制并且连接在B时钟传递线和所述B进位输出端子之间,所述B时钟传递线传递所述B时钟脉冲;
第一B进位放电开关器件,其受所述第一B重置节点处的电压控制并且连接在所述B进位输出端子和第十九放电电压线之间,所述第十九放电电压线传递第十九放电电压;以及
第二B进位放电开关器件,其受所述第二B重置节点处的电压控制并且连接在所述B进位输出端子和所述第十九放电电压线之间。
35.根据权利要求3所述的移位寄存器,其中所述扫描输出控制器还包括:
第十A1控制开关器件,其受所述B进位脉冲控制并且连接在所述A1置位节点和第二十放电电压线之间,所述第二十放电电压线传递第二十放电电压;以及
第十A2控制开关器件,其受所述B进位脉冲控制并且连接在所述A2置位节点和所述第二十放电电压线之间。
36.根据权利要求3所述的移位寄存器,其中所述扫描输出控制器还包括:
第一B控制开关器件,其受所述B进位脉冲控制并且连接在所述B进位输出端子和所述B1扫描输出开关器件的栅极之间;以及
第二B控制开关器件,其受所述B重置节点处的电压控制并且连接在所述B1扫描输出开关器件的栅极和第十一放电电压线之间,所述第十一放电电压线传递第十一放电电压。
37.根据权利要求36所述的移位寄存器,其中所述扫描输出控制器还包括以下器件中的至少一个:
第三B控制开关器件,其受外部第一信号控制并且连接在所述B1扫描输出开关器件的栅极和第二十一放电电压线之间,所述第二十一放电电压线传递第二十一放电电压;
第四B控制开关器件,其受外部第二信号控制并且连接在所述B1扫描输出开关器件的栅极和第二十二放电电压线之间,所述第二十二放电电压线传递第二十二放电电压;以及
第五B控制开关器件,其受外部第三信号控制并且连接在所述B1扫描输出开关器件的栅极和第二十三放电电压线之间,所述第二十三放电电压线传递第二十三放电电压。
38.根据权利要求37所述的移位寄存器,其中:
所述第一信号是所述A1进位脉冲和所述A1置位节点处的电压中的任一个;
所述第二信号是所述A2进位脉冲和所述A2置位节点处的电压中的任一个;以及
所述第三信号是A1起始脉冲和A2起始脉冲中的任一个。
39.根据权利要求3所述的移位寄存器,其中所述扫描输出控制器还包括:
第一B1控制开关器件,其受所述B进位脉冲控制并且连接在所述B进位输出端子和所述B1扫描输出开关器件的栅极之间;
第二B1控制开关器件,其受所述B重置节点处的电压控制并且连接在所述B1扫描输出开关器件的栅极和第十一放电电压线之间,所述第十一放电电压线传递第十一放电电压;
第一B2控制开关器件,其受所述B进位脉冲控制并且连接在所述B进位输出端子和所述B2扫描输出开关器件的栅极之间;以及
第二B2控制开关器件,其受所述B重置节点处的电压控制并且连接在所述B2扫描输出开关器件的栅极和所述第十一放电电压线之间。
40.根据权利要求39所述的移位寄存器,其中所述扫描输出控制器还包括以下器件中的至少一个:
第三B1控制开关器件,其受外部第一信号控制并且连接在所述B1扫描输出开关器件的栅极和第二十一放电电压线之间,所述第二十一放电电压线传递第二十一放电电压;以及
第四B1控制开关器件,其受外部第二信号控制并且连接在所述B1扫描输出开关器件的栅极和第二十二放电电压线之间,所述第二十二放电电压线传递第二十二放电电压。
41.根据权利要求40所述的移位寄存器,其中:
所述第一信号是所述A1进位脉冲和所述A1置位节点处的电压中的任一个;以及
所述第二信号是A1起始脉冲。
42.根据权利要求40所述的移位寄存器,其中所述扫描输出控制器还包括以下器件中的至少一个:
第三B2控制开关器件,其受外部第三信号控制并且连接在所述B2扫描输出开关器件的栅极和所述第二十一放电电压线之间;以及
第四B2控制开关器件,其受外部第四信号控制并且连接在所述B2扫描输出开关器件的栅极和所述第二十二放电电压线之间。
43.根据权利要求42所述的移位寄存器,其中:
所述第三信号是所述A2进位脉冲和所述A2置位节点处的电压中的任一个;以及
所述第四信号是A2起始脉冲。
44.根据权利要求3所述的移位寄存器,其中所述扫描输出控制器还包括:
第一B1控制开关器件,其受所述B进位脉冲控制并且连接在所述B进位输出端子和所述B1扫描输出开关器件的栅极之间;
第二B1控制开关器件,其受所述B重置节点处的电压控制并且连接在所述B1扫描输出开关器件的栅极和第十一放电电压线之间,所述第十一放电电压线传递第十一放电电压;
第一B2控制开关器件,其受施加到所述B1扫描输出开关器件的栅极的电压控制并且连接在所述B1扫描输出开关器件的栅极和所述B2扫描输出开关器件的栅极之间;以及
第二B2控制开关器件,其受所述B重置节点处的电压控制并且连接在所述B2扫描输出开关器件的栅极和所述第十一放电电压线之间。
45.根据权利要求44所述的移位寄存器,其中所述扫描输出控制器还包括以下器件中的至少一个:
第三B1控制开关器件,其受外部第一信号控制并且连接在所述B1扫描输出开关器件的栅极和第二十一放电电压线之间,所述第二十一放电电压线传递第二十一放电电压;以及
第四B1控制开关器件,其受外部第二信号控制并且连接在所述B1扫描输出开关器件的栅极和第二十二放电电压线之间,所述第二十二放电电压线传递第二十二放电电压。
46.根据权利要求40或45所述的移位寄存器,其中:
所述第一信号是所述A1进位脉冲和所述A1置位节点处的电压中的任一个;以及
所述第二信号是A1起始脉冲和A2起始脉冲中的任一个。
47.根据权利要求45所述的移位寄存器,其中所述扫描输出控制器还包括以下器件中的至少一个:
第三B2控制开关器件,其受外部第三信号控制并且连接在所述B2扫描输出开关器件的栅极和所述第二十一放电电压线之间;以及
第四B2控制开关器件,其受外部第四信号控制并且连接在所述B2扫描输出开关器件的栅极和所述第二十二放电电压线之间。
48.根据权利要求42或47所述的移位寄存器,其中:
所述第三信号是所述A2进位脉冲和A2置位控制信号中的任一个;以及
所述第四信号是A1起始脉冲和A2起始脉冲中的任一个。
49.根据权利要求3所述的移位寄存器,其中所述扫描输出控制器还包括:
第一B控制开关器件,其受外部开关控制信号控制并且连接在所述B进位输出端子和所述B1扫描输出开关器件的栅极之间;以及
第二B控制开关器件,其受所述B重置节点处的电压控制并且连接在所述B1扫描输出开关器件的栅极和第十一放电电压线之间,所述第十一放电电压线传递第十一放电电压。
50.根据权利要求49所述的移位寄存器,其中所述扫描输出控制器还包括以下器件中的至少一个:
第三B控制开关器件,其受外部第一信号控制并且连接在所述B1扫描输出开关器件的栅极和第二十一放电电压线之间,所述第二十一放电电压线传递第二十一放电电压;
第四B控制开关器件,其受外部第二信号控制并且连接在所述B1扫描输出开关器件的栅极和第二十二放电电压线之间,所述第二十二放电电压线传递第二十二放电电压;以及
第五B控制开关器件,其受外部第三信号控制并且连接在所述B1扫描输出开关器件的栅极和第二十三放电电压线之间,所述第二十三放电电压线传递第二十三放电电压。
51.根据权利要求50所述的移位寄存器,其中:
所述第一信号是所述A1进位脉冲和所述A1置位节点处的电压中的任一个;
所述第二信号是所述A2进位脉冲和所述A2置位节点处的电压中的任一个;以及
所述第三信号是A1起始脉冲和A2起始脉冲中的任一个。
52.根据权利要求3所述的移位寄存器,其中所述扫描输出控制器还包括:
第一B1控制开关器件,其受外部开关控制信号控制并且连接在所述B进位输出端子和所述B1扫描输出开关器件的栅极之间;
第二B1控制开关器件,其受所述B重置节点处的电压控制并且连接在所述B1扫描输出开关器件的栅极和第十一放电电压线之间,所述第十一放电电压线传递第十一放电电压;
第一B2控制开关器件,其受所述开关控制信号控制并且连接在所述B进位输出端子和所述B2扫描输出开关器件的栅极之间;以及
第二B2控制开关器件,其受所述B重置节点处的电压控制并且连接在所述B2扫描输出开关器件的栅极和所述第十一放电电压线之间。
53.根据权利要求52所述的移位寄存器,其中所述扫描输出控制器还包括以下器件中的至少一个:
第三B1控制开关器件,其受外部第一信号控制并且连接在所述B1扫描输出开关器件的栅极和第二十一放电电压线之间,所述第二十一放电电压线传递第二十一放电电压;以及
第四B1控制开关器件,其受外部第二信号控制并且连接在所述B1扫描输出开关器件的栅极和第二十二放电电压线之间,所述第二十二放电电压线传递第二十二放电电压。
54.根据权利要求53所述的移位寄存器,其中:
所述第一信号是所述A1进位脉冲和所述A1置位节点处的电压中的任一个;以及
所述第二信号是A1起始脉冲和A2起始脉冲中的任一个。
55.根据权利要求53所述的移位寄存器,其中所述扫描输出控制器还包括以下器件中的至少一个:
第三B2控制开关器件,其受外部第三信号控制并且连接在所述B2扫描输出开关器件的栅极和所述第二十一放电电压线之间;以及
第四B2控制开关器件,其受外部第四信号控制并且连接在所述B2扫描输出开关器件的栅极和所述第二十二放电电压线之间。
56.根据权利要求55所述的移位寄存器,其中:
所述第三信号是所述A2进位脉冲和A2置位控制信号中的任一个;以及
所述第四信号是A1起始脉冲和A2起始脉冲中的任一个。
57.根据权利要求26所述的移位寄存器,其中:
所述A2置位控制信号是A2起始脉冲或者从所述多个级之中的比所述至少一级早操作的任一级输出的A2进位脉冲;
所述A2重置控制信号是从所述多个级之中的比所述至少一级晚操作的任一级输出的A2进位脉冲;以及
所述A1起始脉冲和所述A2起始脉冲是相同的。
CN201310682473.XA 2012-12-28 2013-12-12 移位寄存器 Active CN103915058B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
KR1020120155684A KR101992908B1 (ko) 2012-12-28 2012-12-28 쉬프트 레지스터
KR10-2012-0155684 2012-12-28

Publications (2)

Publication Number Publication Date
CN103915058A CN103915058A (zh) 2014-07-09
CN103915058B true CN103915058B (zh) 2016-08-17

Family

ID=50030918

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201310682473.XA Active CN103915058B (zh) 2012-12-28 2013-12-12 移位寄存器

Country Status (5)

Country Link
US (1) US9159449B2 (zh)
KR (1) KR101992908B1 (zh)
CN (1) CN103915058B (zh)
DE (1) DE102013114567B4 (zh)
GB (1) GB2511172B (zh)

Families Citing this family (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101407315B1 (ko) 2013-02-28 2014-06-13 엘지디스플레이 주식회사 쉬프트 레지스터
KR102180069B1 (ko) * 2014-07-17 2020-11-17 엘지디스플레이 주식회사 쉬프트 레지스터 및 그를 이용한 표시 장치
CN104252843B (zh) * 2014-09-23 2016-08-24 京东方科技集团股份有限公司 脉冲信号合并电路、显示面板和显示装置
KR102203765B1 (ko) * 2014-11-06 2021-01-15 엘지디스플레이 주식회사 쉬프트 레지스터 및 그를 이용한 표시 장치
KR102234096B1 (ko) * 2014-11-07 2021-03-31 엘지디스플레이 주식회사 스캔 구동부와 이를 포함한 표시장치
CN104732939A (zh) * 2015-03-27 2015-06-24 京东方科技集团股份有限公司 移位寄存器、栅极驱动电路、显示装置及栅极驱动方法
CN105139795B (zh) * 2015-09-22 2018-07-17 上海天马有机发光显示技术有限公司 一种栅极扫描电路及其驱动方法、栅极扫描级联电路
CN205282053U (zh) * 2016-01-04 2016-06-01 北京京东方显示技术有限公司 移位寄存器单元、栅极驱动电路和显示装置
CN109935197B (zh) 2018-02-14 2021-02-26 京东方科技集团股份有限公司 移位寄存器单元、栅极驱动电路、显示装置以及驱动方法
CN109935196B (zh) 2018-02-14 2020-12-01 京东方科技集团股份有限公司 移位寄存器单元、栅极驱动电路、显示装置以及驱动方法
CN108766345B (zh) * 2018-05-22 2020-05-26 京东方科技集团股份有限公司 脉冲信号处理电路、显示面板和显示装置
CN108766357B (zh) 2018-05-31 2020-04-03 京东方科技集团股份有限公司 信号合并电路、栅极驱动单元、栅极驱动电路和显示装置
CN109935185B (zh) * 2018-07-18 2022-07-01 京东方科技集团股份有限公司 移位寄存器单元及其驱动方法、栅极驱动电路及显示装置
CN108962330B (zh) * 2018-08-21 2020-12-11 京东方科技集团股份有限公司 一种移位寄存器及其驱动方法、栅极驱动电路、显示装置

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1885396A (zh) * 2005-06-25 2006-12-27 Lg.菲利浦Lcd株式会社 有机发光二极管显示器
CN102456330A (zh) * 2010-10-20 2012-05-16 乐金显示有限公司 栅极驱动器和包括栅极驱动器的有机发光二极管显示器
CN102646391A (zh) * 2011-02-17 2012-08-22 三星移动显示器株式会社 有机发光显示器及其驱动方法

Family Cites Families (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101019416B1 (ko) * 2004-06-29 2011-03-07 엘지디스플레이 주식회사 쉬프트레지스터 및 이를 포함하는 평판표시장치
KR101055206B1 (ko) 2004-10-18 2011-08-08 엘지디스플레이 주식회사 액정표시장치의 쉬프트 레지스터
US7649513B2 (en) * 2005-06-25 2010-01-19 Lg Display Co., Ltd Organic light emitting diode display
KR100870510B1 (ko) * 2007-04-10 2008-11-26 엘지디스플레이 주식회사 액정표시장치와 그 구동방법
KR100931472B1 (ko) 2008-06-11 2009-12-11 삼성모바일디스플레이주식회사 주사 구동부 및 이를 이용한 유기전계발광 표시장치
KR101385478B1 (ko) * 2008-12-19 2014-04-21 엘지디스플레이 주식회사 게이트 드라이버
KR101350635B1 (ko) * 2009-07-03 2014-01-10 엘지디스플레이 주식회사 듀얼 쉬프트 레지스터
KR101749755B1 (ko) * 2010-10-27 2017-06-21 엘지디스플레이 주식회사 게이트 쉬프트 레지스터와 이를 이용한 표시장치
US8604858B2 (en) * 2011-02-22 2013-12-10 Lg Display Co., Ltd. Gate driving circuit
KR101849571B1 (ko) * 2011-02-22 2018-05-31 엘지디스플레이 주식회사 게이트 구동회로
KR101942984B1 (ko) * 2012-03-08 2019-01-28 엘지디스플레이 주식회사 게이트 드라이버 및 그를 포함하는 영상표시장치
KR101992889B1 (ko) * 2012-08-08 2019-06-25 엘지디스플레이 주식회사 쉬프트 레지스터
KR101394939B1 (ko) * 2012-09-07 2014-05-14 엘지디스플레이 주식회사 쉬프트 레지스터
KR101419248B1 (ko) * 2012-09-28 2014-07-15 엘지디스플레이 주식회사 쉬프트 레지스터
KR101407315B1 (ko) * 2013-02-28 2014-06-13 엘지디스플레이 주식회사 쉬프트 레지스터

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1885396A (zh) * 2005-06-25 2006-12-27 Lg.菲利浦Lcd株式会社 有机发光二极管显示器
CN102456330A (zh) * 2010-10-20 2012-05-16 乐金显示有限公司 栅极驱动器和包括栅极驱动器的有机发光二极管显示器
CN102646391A (zh) * 2011-02-17 2012-08-22 三星移动显示器株式会社 有机发光显示器及其驱动方法

Also Published As

Publication number Publication date
DE102013114567A1 (de) 2014-07-03
CN103915058A (zh) 2014-07-09
GB201322112D0 (en) 2014-01-29
US9159449B2 (en) 2015-10-13
DE102013114567B4 (de) 2016-09-01
GB2511172B (en) 2015-12-16
KR101992908B1 (ko) 2019-06-25
GB2511172A (en) 2014-08-27
KR20140085877A (ko) 2014-07-08
US20140185737A1 (en) 2014-07-03

Similar Documents

Publication Publication Date Title
CN103915058B (zh) 移位寄存器
CN103680634B (zh) 移位寄存器
CN103714859B (zh) 移位寄存器
CN103578395B (zh) 移位寄存器
JP7372152B2 (ja) シフトレジスタユニット及びその駆動方法、ゲート駆動回路、並びに表示装置
CN104021753A (zh) 移位寄存器
WO2020024641A1 (zh) 移位寄存器单元及其驱动方法、栅极驱动电路及显示装置
CN103761944B (zh) 一种栅极驱动电路、显示装置及驱动方法
CN103165189B (zh) 栅极移位寄存器
CN102087827B (zh) 移位寄存器
CN100507985C (zh) 驱动显示装置的装置
CN102945651B (zh) 一种移位寄存器、栅极驱动电路和显示装置
CN104658506B (zh) 移位寄存器、栅极驱动电路及其驱动方法、显示面板
CN102651207B (zh) 栅极驱动电路
CN102867490A (zh) 选通驱动电路
CN102778798B (zh) 液晶显示面板以及显示驱动方法
CN107274842A (zh) 显示设备
CN104217689A (zh) 移位寄存器
CN107424649A (zh) 一种移位寄存器、其驱动方法、发光控制电路及显示装置
TWI475536B (zh) 閘極驅動電路
CN102214428A (zh) 栅极驱动电路及其驱动方法
CN203444734U (zh) 一种栅极驱动电路及显示装置
KR102135909B1 (ko) 쉬프트 레지스터
US11749161B2 (en) Gate driving circuit and driving method thereof and display panel

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant