TWI486695B - 液晶顯示面板以及顯示驅動方法 - Google Patents
液晶顯示面板以及顯示驅動方法 Download PDFInfo
- Publication number
- TWI486695B TWI486695B TW101124213A TW101124213A TWI486695B TW I486695 B TWI486695 B TW I486695B TW 101124213 A TW101124213 A TW 101124213A TW 101124213 A TW101124213 A TW 101124213A TW I486695 B TWI486695 B TW I486695B
- Authority
- TW
- Taiwan
- Prior art keywords
- common electrode
- control unit
- column
- switch
- electrode control
- Prior art date
Links
Classifications
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/13306—Circuit arrangements or driving methods for the control of single liquid crystal cells
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3614—Control of polarity reversal in general
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3648—Control of matrices with row and column drivers using an active matrix
- G09G3/3655—Details of drivers for counter electrodes, e.g. common electrodes for pixel capacitors or supplementary storage capacitors
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3696—Generation of voltages supplied to electrode drivers
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/02—Improving the quality of display appearance
- G09G2320/0209—Crosstalk reduction, i.e. to reduce direct or indirect influences of signals directed to a certain pixel of the displayed image on other pixels of said image, inclusive of influences affecting pixels in different frames or fields or sub-images which constitute a same image, e.g. left and right images of a stereoscopic display
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3674—Details of drivers for scan electrodes
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Theoretical Computer Science (AREA)
- Nonlinear Science (AREA)
- Power Engineering (AREA)
- Mathematical Physics (AREA)
- Optics & Photonics (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
Description
本揭示內容是有關於一種顯示技術,且特別是有關於一種液晶顯示面板以及顯示驅動方法。
液晶顯示器為目前最常見的數位顯示裝置,請參閱第1圖,其繪示習知的液晶顯示面板100之示意圖,如第1圖所示,習知的液晶顯示面板100中每一個畫素單元120包含驅動開關122、儲存電容CST
以及畫素電容CLC
。
傳統的驅動方式中,各儲存電容CST
大多耦接至相同的共通電極COM,且共通電極COM提供固定的直流電壓,稱為直流共通電壓驅動。在共通電壓為直流固定不變(如固定為0伏特)的情況下,為了實現畫素的極性反轉驅動(點反轉、行反轉驅動、列反轉或幀反轉等),資料線D上提供資料電壓VDATA
需在正負電壓準位間(如+5伏特至-5伏特)大幅度改變,較為耗電且充電轉換速度較慢。
因此,習知技術中亦提出不同的驅動方式,例如列反轉驅動方式(row inversion)係提供極性交替變換的共通電壓(如+5伏特與0伏特間切換)的至共通電極COM,藉此,資料線D上之資料電壓VDATA
僅須在如0伏特至+5伏特準位間變化,可節省資料電壓VDATA
的電壓切換時間。請參閱第2圖,其繪示其中一種習知列反轉驅動的液晶顯示面板102之示意圖,如第2圖所示,各列畫素單元120透過第一開關T1與第二開關T2的開關狀態,將共通電極COM
的電壓切換於正極性共通電壓VcomH
與負極性共通電壓VcomL
之間。
各列畫素單元的儲存電容分別耦接到共通電極線COM1,COM2,COM3,液晶顯示面板102中第一列的畫素單元120的儲存電容耦接到共通電極線COM1,共通電極線COM1的電位由第一開關T1與第二開關T2的導通狀態決定,第一開關T1與第二開關T2的閘極而相鄰的列掃描線G1與列掃描線G2控制。
然而上述習知的液晶顯示面板102中共通電極線COM1上存在浮動電位問題,對第一列上的畫素單元所對應的共通電極線COM1而言,在列掃描線G1與列掃描線G2致能(enable)期間之外,第一開關T1與第二開關T2皆不導通,使共通電極線COM1的電壓準位處於浮動(floating)電位,例如當目前畫框(frame)的列掃描線G2之致能期間結束後,直到下一個畫框的列掃描線G2致能之前,共通電極線COM1皆處於浮動(floating)電位。
當共通電極線COM1的電壓準位處於浮動電位時,共通電極線COM1的電壓準位容易受到其他各列畫素單元的訊號干擾。同理,其他共通電極線(如COM2,COM3)之電壓準位亦存在浮動電位問題。例如,在各畫素單元之對應之資料線與共通電極亦存在寄生電容Ci,當其中一列畫素單元在非資料寫入期間仍可能受到其他各列畫素單元的訊號干擾。如第二列的資料訊號透過寄生電容Ci影響第一列的共通電極COM1。因此,業界尚在尋找可提供列反轉驅動訊號且可避免長時間電位浮動的顯示驅動電路架構。
為解決上述問題,本揭示文件提出一種液晶顯示面板以及顯示驅動方法。於本揭示文件中液晶顯示面板包含結構簡單的共通電極控制單元,且為了避免其中一列畫素單元在非其本身的作動期間受到其他各列畫素單元的訊號干擾,本揭示文件之共通電極控制單元可用以使各共通電極線處在浮動(floating)準位的時間縮短,或者避免各共通電極線處於浮動準位。
本揭示內容之一態樣是在提供一種液晶顯示面板,其包含複數行資料線、複數列掃描線、複數列畫素單元、第一與第二共通電極線以及第一與第二共通電極控制單元。每一列畫素單元具有複數畫素單元,該些畫素單元分別電性耦接對應的行資料線及對應的列掃描線,每一列畫素單元的該些畫素單元電性耦接同一列掃描線,每一該些畫素單元分別包含一儲存電容。第一與第二共通電極線分別電性耦接該些列畫素單元中的二列畫素單元。
根據本揭示文件之一實施例,第一與第二共通電極控制單元分別經由該第一與第二共通電極線電性耦接該二列畫素單元,分別用以產生一第一輸出訊號與一反向於該第一輸出訊號的一第二輸出訊號,並控制該第一與第二共通電極線之電壓準位,第一與第二共通電極控制單元分別包含一選擇單元、及一輸出單元,該第一與第二共通電極控制單元的輸出單元分別電性耦接該第一與第二共通電極線。該第一共通電極控制單元的選擇單元用以接收一第一
輸入訊號及一反向於該第一輸入訊號的該第二輸入訊號,並選擇地輸出該第一第一輸入訊號或該第二輸入訊號。該第一共通電極控制單元的輸出單元電性耦接該第一共通電極控制單元的選擇單元,用以輸出該第一共通電極控制單元的該第一輸出訊號與該第一共通電極控制單元的該第二輸出訊號。第二共通電極控制單元的選擇單元電性耦接該第一共通電極控制單元,用以接收該第一共通電極控制單元的該第一輸出訊號及該第一共通電極控制單元的該第二輸出訊號,並選擇地輸出該第一共通電極控制單元的該第一輸出訊號或該第一共通電極控制單元的該第二輸出訊號。第二共通電極控制單元的輸出單元電性耦接該第二共通電極控制單元的該選擇單元,用以輸出該第二共通電極控制單元的第一輸出訊號及該第二共通電極控制單元的該第二輸出訊號。
本揭示內容之一態樣是在提供一種顯示驅動方法,用於驅動一液晶顯示面板,該液晶顯示面板包含複數行資料線、複數列掃描線、複數共通電極線以及複數列畫素單元,每一列畫素單元具有複數畫素單元,該些畫素單元分別電性耦接對應的行資料線及對應的列掃描線,每列畫素單元的該些畫素電性耦接同一列掃描線,各畫素單元分別包含一儲存電容,各列畫素單元的儲存電容分別電性耦接至其中一條對應的共通電極線。
根據本揭示文件之一實施例,顯示驅動方法包含下列步驟:於第(N-Q-1)列上的畫素單元之資料寫入期間之前,使第N列畫素單元的共通電極線之電壓準位反向於第(N-1)列畫素單元的共通電極線之電壓準位,其中N為大於1之
正整數;於第(N-Q-1)列上的畫素單元之資料寫入期間,使第N列畫素單元的共通電極線之電壓準位同向於第(N-1)列畫素單元的共通電極線之電壓準位;以及,於第(N-Q-1)列上的畫素單元之資料寫入期間之後,使第N列畫素單元的共通電極線之電壓準位反向於第(N-1)列畫素單元的共通電極線之電壓準位,其中Q為0或小於(N-2)之正整數。
根據本揭示文件之另一實施例,顯示驅動方法包含下列步驟:於第(N+Q-1)列上的畫素單元之資料寫入期間之前,使第N列畫素單元的共通電極線之電壓準位反向於第(N-1)列畫素單元的共通電極線之電壓準位,其中N為大於1之正整數;於第(N+Q-1)列上的畫素單元之資料寫入期間,使第N列畫素單元的共通電極線之電壓準位同向於第(N-1)列畫素單元的共通電極線之電壓準位;以及,於第(N+Q-1)列上的畫素單元之資料寫入期間之後,使第N列畫素單元的共通電極線之電壓準位反向於第(N-1)列畫素單元的共通電極線之電壓準位,其中Q為大於0且小於(該些列畫素單元的數目-N+1)的正整數。
請參閱第3圖,其繪示根據本發明之一實施例中一種液晶顯示面板300的示意圖,如第3圖所示,液晶顯示面板300包含複數行資料線D1,D2,D3、複數列掃描線G1,G2,G3、複數共通電極線COM1,COM2,COM3、複數畫素單元322a,322b,322c,324a,324b,324c,326a,326b,326c以及共通電極控制模組340。為說明上之方便,第2圖所繪之實
施例中繪示了3*3個畫素單元為舉例說明,但本揭示文件並不以此為限。
如第3圖所示,液晶顯示面板300中具有複數列畫素單元,每一列畫素單元具有複數個畫素單元,每一列畫素單元的該些畫素單元電性耦接同一列掃描線,如第3圖中其中一列上畫素單元有322a,322b,322c,其中畫素單元322a,322b,322c皆耦接至列掃描線G1。此外,另一列上畫素單元有324a,324b,324c,而畫素單元324a,324b,322c皆耦接至列掃描線G2,依此類推。
畫素單元322a,322b,322c,324a,324b,324c,326a,326b,326c分別電性耦接對應的行資料線及對應的列掃描線,如畫素單元322a對應到行資料線D1與列掃描線G1,畫素單元324c對應到行資料線D3與列掃描線G2,依此類推。
如第3圖所示,每一畫素單元各自包含驅動開關、儲存電容以及畫素電容,例如,畫素單元322a中的驅動開關323、儲存電容CST
以及畫素電容CCL
。
畫素單元分別耦接對應的行資料線及對應的列掃描線。例如,位於第3圖中上方所示的第1列的畫素單元322a,322b,322c其驅動開關之控制端皆耦接至列掃描線G1,並且畫素單元322a,322b,322c其各自的儲存電容CST
耦接至同一對應的共通電極線COM1。
位於第3圖中上方所示的第2列的畫素單元324a,324b,324c其驅動開關之控制端皆耦接至列掃描線G2,並且畫素單元324a,324b,324c其各自的儲存電容CST
耦接至同一對
應的共通電極線COM2。
此外,於此實施例中,液晶顯示面板300包含設置有共通電極控制模組340,共通電極控制模組340包含多個共通電極控制單元(如第3圖中的共通電極控制單元VC3,VC4),多個共通電極控制單元分別根據各列掃描線的掃描訊號產生各共通電極線COM1,COM2,COM3所需的共通電極電壓。例如,第3圖中的共通電極控制單元VC3根據掃描線G1與G2之掃描訊號產生共通電極線COM3所需的共通電極電壓,並用以對應第3列之畫素單元326a,326b,326c。
實際應用中,液晶顯示面板300可包含各組不同行數/列數的畫素單元,並具有相對應數目之資料線、掃描線與共通電極線,為習知技藝之人可由此實施例類推得知,並不僅限於第3圖中的3x3的畫素單元矩陣。
請參閱第4圖,其繪示於第3圖之實施例中液晶顯示面板300的移位暫存器360、共通電極控制模組340及其共通電極控制單元VC1~VC1280的示意圖。
如第4圖所示,共通電極控制模組340中包含多個共通電極控制單元VC1~VC1280用以提供各共通電極線COM1~COM1280所需的共通電極電壓,再透過各共通電極線COM1~COM1280將共通電極電壓提供給對應的畫素。液晶顯示面板300中包含一移位暫存器360。於此實施例中,移位暫存器360可作為液晶顯示面板300中的閘極驅動電路,用以提供液晶顯示面板300所須的掃描訊號。
於此實施例中,移位暫存器360包含複數級移位暫存單元(shift register)SR,該些移位暫存單元SR用以提供循序的掃描訊號至該些列掃描線G1~G1280以控制所對應的畫素更新,通常掃描訊號致能(例如高準位)時為畫素的更新時段。於此實施例中,液晶顯示面板300其共通電極控制單元VC1~VC1280的數目以垂直解析度1280舉例說明,但本發明並不以此為限。
此外,於上述移位暫存器360的多個移位暫存單元SR之中,其中起始處的第一個移位暫存單元為虛設線路移位暫存單元SRd1,電性耦接後續各級的移位暫存單元SR。虛設線路移位暫存單元SRd1作為序列在各級的移位暫存單元SR之前的起始電路用以產生虛設掃描訊號DUM1,虛設掃描訊號DUM1通常未用以驅動任一列掃描線,係用於觸發移位暫存器360的各級移位暫存單元SR產生循序的掃描訊號。
接著,請參閱第5圖,其繪示於第3圖與第4圖之實施例之中其中一個共通電極控制單元VC[n]中的功能方塊圖。
共通電極控制單元VC[n]係代表上述共通電極控制單元VC1~VC1280中一者,舉例而言,n可為介於1至1280之一正整數,此外,n的數值範圍可對應液晶顯示面板300的垂直解析度大小,並不以1280為限。
如第5圖所示之實施例中,共通電極控制單元VC[n]包含了四個輸入端分別接收前兩級的列掃描線G[n-2]、前
一級的列掃描線G[n-1]、第一輸入訊號ACVL[n-1]以及第二輸入訊號XACVL[n-1]。第一輸入訊號ACVL[n-1]與第二輸入訊號XACVL[n-1]兩者訊號反向。
其中,對共通電極控制單元VC[n]而言的第一輸入訊號ACVL[n-1]即為前一級共通電極控制單元VC[n-1]所產生的第一輸出訊號,對共通電極控制單元VC[n]而言的第二輸入訊號XACVL[n-1]即為前一級共通電極控制單元VC[n-1]所產生的第二輸出訊號。共通電極控制單元VC[n]包含了三個輸出端,其分別輸出共通電極線COM[n]的共通電極電壓、第一輸出訊號ACVL[n]以及第二輸出訊號XACVL[n]。
其中,第一輸出訊號ACVL[n]以及第二輸出訊號XACVL[n]兩者訊號反向。第一輸出訊號ACVL[n]以及第二輸出訊號XACVL[n]更連接至下一級共通電極控制單元VC[n+1]的輸入端。
以第3圖與第4圖中所示的共通電極控制單元VC4為例,共通電極控制單元VC4的輸入端分別連接前兩級的列掃描線G2、前一級的列掃描線G3、第一輸入訊號ACVL3(來自共通電極控制單元VC3)以及第二輸入訊號XACVL3(來自共通電極控制單元VC3)。共通電極控制單元VC4的輸出端分別輸出共通電極線COM4的共通電極電壓、第一輸出訊號ACVL4(至共通電極控制單元VC5)以及第二輸出訊號XACVL4(至共通電極控制單元VC5)。
除此之外,第5圖所繪示的VC[n]係指當n大於2(即n
為3以上)之正整數的例子。若當n=1時,因第一列的共通電極控制單元VC1不存在有前兩級列掃描線與前一級的列掃描線,因此共通電極控制單元VC1相對應兩輸入端分別耦接至虛設掃描訊號DUM0與虛設掃描訊號DUM1;另一方面,若當n=2時,因第二列的共通電極控制單元VC2不存在有前兩級列掃描線,因此共通電極控制單元VC2相對應之輸入端耦接至虛設掃描訊號DUM1。
請參閱第6圖,其繪示第5圖中之實施例之中其中一個共通電極控制單元VC[n]中的電路示意圖。如第6圖所示,每一共通電極控制單元VC[n]各自包含選擇單元342及輸出單元344,每一共通電極控制單元VC[n]的輸出單元344分別電性耦接至其本身對應的共通電極線COM[n](如第3圖至第5圖所示)。
共通電極控制單元VC[n]的選擇單元342用以接收的輸入訊號ACVL[n-1](即前一級共通電極控制單元VC[n-1]所產生的輸出訊號ACVL[n-1])及反向於輸入訊號ACVL[n-1]的輸入訊號XACVL[n-1](即前一級共通電極控制單元VC[n-1]所產生的輸出訊號XACVL[n-1]),並選擇地輸出輸入訊號ACVL[n-1]或輸入訊號XACVL[n-1]至輸出單元344,換言之,亦即選擇單元342選擇地輸出與輸入訊號ACVL[n-1]或與輸入訊號XACVL[n-1]同向的訊號至輸出單元344。共通電極控制單元VC[n]的輸出單元344電性耦接共通電極控制單元VC[n]的選擇單元342,輸出單元344用以輸出共通電極控制單元VC[n]的輸出訊號ACVL[n]
與反向的輸出訊號XACVL[n]。
於第6圖之實施例中,選擇單元342分別包含互斥導通的第一開關T1與第二開關T2,其中共通電極控制單元VC[n]中第一開關T1的輸入端用以接收輸入訊號ACVL[n-1](即前一級共通電極控制單元VC[n-1]所產生的輸出訊號ACVL[n-1])。共通電極控制單元VC[n]中第二開關T2的輸入端用以接收輸入訊號XACVL[n-1](即前一級共通電極控制單元VC[n-1]所產生的輸出訊號XACVL[n-1]),第一開關T1與第二開關T2可以分別是N型電晶體與P型電晶體。
此外,上述耦接關係以n>1(即n為2以上)時進行說明,對共通電極控制單元VC1而言並不存在前一級共通電極控制單元,因此,共通電極控制單元VC1的第一開關T1與第二開關T2可改為耦接至啟動訊號FR及其反向訊號(如第4圖所示)。於此實施例中,共通電極控制單元VC[n]中第一開關T1與第二開關T2之控制端電性耦接至列掃描線G[n-1]。
每一共通電極控制單元VC[n]的輸出單元344各自包含第三開關T3及反向器Iv1。第三開關T3具有輸入端、輸出端以及控制端,反向器具有Iv1輸入端與輸出端。
共通電極控制單元VC[n]中第三開關T3之輸入端電性耦接至第一開關T1與第二開關T2之輸出端,共通電極控制單元VC[n]中第三開關T3之控制端電性耦接至列掃描線G[n-2]。
共通電極控制單元VC[n]之第一反向器In1用以產生
兩者彼此反向的輸出訊號ACVL[n]與輸出訊號XACVL[n],提供給下一級共通電極控制單元VC[n+1]。
在共通電極控制單元VC[n]之中,第一反向器Iv1的輸入端電性耦接第三開關T3的輸出端,輸入端用以提供共通電極控制單元VC[n]的輸出訊號ACVL[n](作為下一級共通電極控制單元VC[n+1]的輸入訊號ACVL[n]),第一反向器In1的輸出端電性耦接共通電極線COM[n],輸出端用以提供共通電極控制單元VC[n]的輸出訊號XACVL[n](作為下一級共通電極控制單元VC[n+1]的輸入訊號XACVL[n])。
於此實施例中,每一共通電極控制單元VC[n]更分別包含準位調整電路346電性耦接於共通電極控制單元VC[n]的第三開關T3之輸出端與共通電極控制單元VC[n]所電性耦接的共通電極線COM[n]之間,準位調整電路346用以轉換共通電極控制單元VC[n]之輸出訊號ACVL[n]的電壓範圍,產生共通電極線COM[n]的共通電極電壓。
舉例來說,在共通電極控制單元VC[n]內部運算時採用的電壓範圍可為+10V至-8V,而準位調整電路346可將其轉換為+5V至0V以對應共通電極電壓的容許範圍。
此外,因第一列的共通電極控制單元VC1不存在有前一級列掃描線與前兩級列掃描線,因此共通電極控制單元VC1的第一開關T1與第二開關T2之控制端係耦接至虛設掃描訊號DUM1,共通電極控制單元VC1的第三開關T3係耦接至虛設掃描訊號DUM0(如第4圖所示,虛設掃描訊號DUM0可為虛設線路移位暫存單元SRd1的啟動訊號
STV,其時序位於虛設掃描訊號DUM1之前一單位時脈);另一方面,因第二列的共通電極控制單元VC2亦不存在有前兩級列掃描線,因此共通電極控制單元VC2的第三開關T3係耦接至虛設掃描訊號DUM1。
請一併參閱第7圖以及第8圖,第7圖繪示第5圖之實施例中共通電極控制單元VC[n]相關的訊號時序圖。第8圖繪示根據第5圖之實施例中共通電極控制模組340整體的訊號時序圖。
如第6圖與第7圖所示,於第(n-1)列上的畫素單元之資料寫入期間PB之前,也就是在列掃描線G[n-1]變為高準位之前,即第7圖中的期間PA。此時,共通電極控制單元VC[n]中,第一開關T1截止與第二開關T2導通(因G[n-1]為低準位),選擇單元342選取輸入訊號XACVL[n-1]並將其輸出至輸出單元344。輸出單元344使輸出訊號ACVL[n]跟隨並同向於輸入訊號XACVL[n-1]。
於第(n-1)列上的畫素單元之資料寫入期間PB之中,也就是在列掃描線G[n-1]為高準位時,選擇單元342選取輸入訊號ACVL[n-1]並將其輸出至輸出單元344。輸出單元344使輸出訊號ACVL[n]跟隨並同向於輸入訊號ACVL[n-1]。
於第(n-1)列上的畫素單元之資料寫入期間PB之後,也就是在列掃描線G[n-1]回復至低準位時,即第7圖中的期間PC,選擇單元342選取輸入訊號XACVL[n-1]並將其輸出至輸出單元344。輸出單元344使輸出訊號ACVL[n]
跟隨並同向於輸入訊號XACVL[n-1]。
共通電極控制單元VC[n]之輸出單元344所產生的輸出訊號ACVL[n]用以相對應決定共通電極線COM[n]之共通電極電壓的高低準位。於此實施例中,由於準位調整電路346使輸出訊號ACVL[n]與共通電極線COM[n]的共通電極電壓具有相反極性(如第7圖所示),但本發明並不以此為限,於另一實施例中,輸出訊號ACVL[n]與共通電極線COM[n]的共通電極電壓可具有相同極性。
此外,在上述實施例中,如第7圖所示,於第(n-1)列上的畫素單元之資料寫入期間PB起始時,也就是期間PA與期間PB交界處,此時列掃描線G[n-1]與列掃描線G[n-2]同時進行準位切換,為了避免列掃描線G[n-1]變化過程中的暫態電壓擾動或延遲可能對第一開關T1與第二開關T2的誤操作(例如使第一開關T1與第二開關T2同時導通或同時截止),本揭示文件進一步利用輸出單元344中的第三開關T3加以避免。
於此實施例中,第三開關T3之輸入端電性耦接至共通電極控制單元VC[n]的第一開關T1與第二開關T2之輸出端,共通電極控制單元VC[n]的第三開關T3之控制端電性耦接至列掃描線G[n-2]。
如此一來,於第(n-1)列上的畫素單元之資料寫入期間初始前且在第(n-2)列上的畫素單元之資料寫入期間內(也就是第7圖中的期間PA0),第三開關T3接收低準位的列掃描線G[n-2]而截止,使共通電極控制單元VC[n]所對應
之輸出訊號ACVL[n]、輸出訊號XACVL[n]以及共通電極線COM[n]之電壓準位暫時為浮動準位FL,但浮動準位FL大致與期間PA0之前第三開關T3截止之前的準位相同。
如此一來,共通電極控制模組340中的共通電極控制單元VC[n]便可依序形成如第8圖中的完整訊號波形,分別對應每一共通電極線COM1~COM1280。透過本揭示文件所產生之共通電極線COM1~COM1280的共通電極電壓絕大多數時間皆被設定在特定的電壓準位上(除了各共通電極線COM[n]本身對應的期間PA0暫時為浮動準位FL,如第7圖所示),可避免其長時間處於浮動電位,而受到其他電子訊號的干擾。
請一併參閱第9圖,其繪示於另一實施例中第5圖中共通電極控制單元VC[n]中的另一種電路示意圖。相較第6圖,於第9圖之實施例中共通電極控制單元VC[n]更包含一第二反向器In2,第二反向器In2串接於第三開關T3之輸出端與第一反向器In1之間。於此實施例中,第一反向器In1與第二反向器In2間的一節點電位(第一反向器In1的輸入端)用以形成共通電極控制單元VC[n]之輸出訊號XACVL[n],而第一反向器In1的輸出端則用以形成共通電極控制單元VC[n]之反向的另一個輸出訊號ACVL[n]。第9圖與第6圖之實施例皆可用以達成類似的效果,第二反向器In2僅對訊號正負方向進行調整,在運作邏輯上並未改變,根據本實施例的揭露習知技藝之人應能了解其運作,在此不另贅述。
此外,前述實施例之第三開關T3為了避免列掃描線G[n-1]變化過程中的暫態電壓擾動對第一開關T1與第二開關T2的誤操作,將共通電極控制單元VC[n]所對應之輸出訊號ACVL[n]、輸出訊號XACVL[n]以及共通電極線COM[n]之電壓準位於期間PA0內暫時為浮動準位FL,其處於浮動準位FL的時間雖短暫,但仍存在風險。
請進一步參閱第10圖以及第11圖,第10圖繪示於另一實施例中第5圖中共通電極控制單元VC[n]中的另一種電路示意圖。第11圖繪示第10圖之實施例中共通電極控制單元VC[n]相關的訊號時序圖。於第10圖所繪之實施例中共通電極控制單元VC[n]相較第6圖與第9圖更包含第四開關T4,第四開關T4包含輸入端、輸出端以及控制端,第四開關之輸入端電性耦接至第一反向器Iv1之輸出端(即輸出訊號ACVL[n]),第四開關T4之輸出端電性耦接至第二反向器Iv2之輸入端,第四開關T4之控制端與第三開關T3之控制端電性耦接至同一列掃描線(於此例中為列掃描線G[n-2]),第四開關T4與第三開關T3為互斥導通。
如第10圖及第11圖所示,當於第(n-1)列上的畫素單元之資料寫入期間初始前且在第(n-2)列上的畫素單元之資料寫入期間內(也就是第10圖中的期間PA0),第三開關T3截止,同時第四開關T4導通,使第一反向器Iv1之輸出端的訊號反向回饋至第二反向器Iv2之輸入端,藉此,第二反向器Iv2、第一反向器Iv1與第四開關T4形成回授方式的鎖存電路,使得在期間PA0內,輸出訊號ACVL[n]與輸
出訊號XACVL[n]暫時維持於先前的電壓準位不變,進而使得在期間PA0內,第n列上的畫素單元其共通電極線之電壓準位暫時維持於先前的電壓準位不變,透過上述回授方式的鎖存電路可避免在期間PA0內的浮動電位現象。
此外,在上述各實施例中,共通電極控制單元VC[n]包含了四個輸入端分別接收前兩級的列掃描線G[n-2]、前一級的列掃描線G[n-1]、第一輸入訊號ACVL[n-1]以及第二輸入訊號XACVL[n-1]。第一輸入訊號ACVL[n-1]與第二輸入訊號XACVL[n-1]兩者訊號反向(如第5圖所示)。然而,本揭示文件並不以此為限,於其他實施例中,共通電極控制單元VC[n]中選擇單元344(開關單元T1與開關單元T2)所耦接的列掃描線並不限於列掃描線G[n-1],共通電極控制單元VC[n]中輸出單元346(開關單元T3與開關單元T4)所耦接的列掃描線並不限於列掃描線G[n-2],請參閱第12圖,其繪示共通電極控制單元VC[n]其外部耦接關係之示意圖。
第12圖所繪為共通電極控制單元VC[n]連接關係之通式。其中先前第3圖至第11圖所示之實施例,即為第12圖所示之通式中k為1時之一例。共通電極控制單元VC[n]耦接任意兩列相鄰且相差一級的列掃描線(即列掃描線G[n-k]與列掃描線G[n-k-1])。於此例中,前一級的共通電極控制單元VC[n-1]則耦接列掃描線G[n-k-1]與列掃描線G[n-k-2],而後一級的共通電極控制單元VC[n+1]則耦接列掃描線G[n-k+1]與列掃描線G[n-k],依次類推。上述通式
中,k為0或小於(n-2)之正整數,n為大於2之正整數。當n-k的數值較小,即共通電極控制單元為鄰近閘極線起始邊緣的特殊例子須耦接至虛設線路移位暫存單元。例如,對第12圖中的共通電極控制單元VC[n-1]而言,若當n-k-2的數值小於1時,共通電極控制單元VC[n-1]的第三開關之控制端電性耦接至虛設線路移位暫存單元(原接往不存在的G[n-k-2]),並接收第一虛設掃描訊號。
對照先前實施例之第4圖(即當k=1之特例)作說明,因第一列的共通電極控制單元VC1不存在有前一級列掃描線與前兩級列掃描線,因此共通電極控制單元VC1的第一開關T1與第二開關T2之控制端係耦接至虛設掃描訊號DUM1,共通電極控制單元VC1的第三開關T3係耦接至虛設掃描訊號DUM0;另一方面,因第二列的共通電極控制單元VC2亦不存在有前兩級列掃描線,因此共通電極控制單元VC2的第三開關T3係耦接至虛設掃描訊號DUM1。
如第12圖所示,對第n列的畫素單元所對應之共通電極控制單元VC[n]而言,其內部的第一開關T1與第二開關T2之控制端電性耦接至該些列畫素單元中的第(n-k)列畫素單元所對應之列掃描線G[n-k]。同時,共通電極控制單元VC[n]的第三開關T3(或進一步包含第四開關T4)之控制端電性耦接至第(n-k-1)列畫素單元所對應之列掃描線G[n-k-1]。
其中k的數值大小並不影響本案的主要功能,僅改變各共通電極控制單元VC[n]其所對應之共通電極線COM[n]
的共通電極電壓的翻轉時間點。當k的數值愈大,則共通電極線COM[n]的共通電極電壓的翻轉時間點則愈早。
請一併參閱第13圖、第14圖與第15圖,第13圖繪示於第12圖之通式下當k為2時之共通電極控制單元VC[n]方塊圖,第14圖繪示於第13圖之實施例中各共通電極控制單元連接關係之示意圖,第15圖繪示第13圖之實施例中共通電極控制單元VC[n]相關的訊號時序圖,如第15圖所示,由於第13圖之實施例中共通電極控制單元VC[n]耦接至G[n-2]與G[n-3]使共通電極電壓的翻轉時間點提早。
此外,如第13圖與第14圖所示,由於此例中k為2,則各共通電極控制單元VC[n]耦接的列掃描線更往前提早至G[n-3]與G[n-2]。如第14圖所示,移位暫存器360的多個移位暫存單元SR之前,在起始處的設有兩級虛設線路移位暫存單元SRd1與SRd2,虛設線路移位暫存單元SRd1與SRd2電性耦接後續各級的移位暫存單元SR。虛設線路移位暫存單元SRd1,SRD2作為序列在各級的移位暫存單元SR之前的起始電路用以產生虛設掃描訊號DUM1,DUM2。其中,共通電極控制單元VC3其中一個輸入端須耦接至虛設線路移位暫存單元SRD2接收虛設掃描訊號DUM2;共通電極控制單元VC2其中兩個輸入端分別耦接至虛設線路移位暫存單元SRd1,SRD2接收虛設掃描訊號DUM1,DUM2;共通電極控制單元VC2其中兩個輸入端分別接收虛設掃描訊號DUM0,DUM1,其虛設線路詳細說明可參照先前實施例,另外當k為各種不同數值時,虛設線路的設置可依此類推,在此不另贅述。
此外,請參閱第16圖,其繪示共通電極控制單元VC[n]
其外部耦接關係之示意圖。第16圖所繪為共通電極控制單元VC[n]連接關係之另一通式,共通電極控制單元VC[n]耦接任意兩列相鄰且相差一級的列掃描線(即列掃描線G[n+q-1]與列掃描線G[n+q]),其中q為0或大於0且小於(該些列畫素單元的數目-n+1)的正整數。也就是說,共通電極控制單元VC[n]耦接的任意兩列且相差一級的列掃描線亦可向後延後。請一併參閱第17圖、第18圖以及第19圖,第17圖繪示於第16圖之通式中當q為2時之一例,第18圖繪示於第17圖之實施例中各共通電極控制單元連接關係之示意圖,第19圖繪示第17圖之實施例中共通電極控制單元VC[n]相關的訊號時序圖。
於第16圖之通式中,當n+q為大於該些列畫素單元的數目(於此例中以垂直解析度1280為例)的正整數時,部份共通電極控制單元VC[n]的第一開關與第二開關之控制端電性須耦接至虛設線路移位暫存單元。
此外,如第17圖與第18圖所示,由於此例中q為2,則各共通電極控制單元VC[n]耦接的列掃描線往後連接至G[n+1]與G[n+2]。如第14圖所示,移位暫存器360的多個移位暫存單元SR之後,在後續處設有兩級虛設線路移位暫存單元SRd1與SRd2,虛設線路移位暫存單元SRd1與SRd2接續各級的移位暫存單元SR之後。虛設線路移位暫存單元SRd1,SRD2用以產生虛設掃描訊號DUM1,DUM2。其中,共通電極控制單元VC1280的其中兩輸入端須耦接至虛設線路移位暫存單元SRd1,SRd2用以產生虛設掃描訊號DUM1,DUM2,此處向後設置的虛設線路詳細說明可參照先前實施例中所示向前設置的虛設線路,具有對
應關係,另外當q為各種不同數值時,虛設線路的設置可依此類推,在此不另贅述。
第19圖繪示第17圖之實施例中共通電極控制單元VC[n]相關的訊號時序圖,如第19圖所示,第19圖之實施例中共通電極控制單元VC[n]耦接至G[n+1]與G[n+2],如此一來能使得共通電極電壓的翻轉時間點延後。
接著,請參閱第20圖,其繪示根據本揭示文件之一實施例中一種顯示驅動方法之流程圖,此顯示驅動方法用於驅動液晶顯示面板,液晶顯示面板包含複數行資料線、複數列掃描線、複數共通電極線以及複數列畫素單元,每一列畫素單元具有複數畫素單元,該些畫素單元分別電性耦接對應的行資料線及對應的列掃描線,每列畫素單元的該些畫素電性耦接同一列掃描線,各畫素單元分別包含一儲存電容,各列畫素單元的儲存電容分別電性耦接至其中一條對應的共通電極線,關於此液晶顯示面板的內部架構可參考先前實施例中第3圖中的液晶顯示面板300,但本顯示驅動方法並不此特此液晶顯示面板300為限。
該顯示驅動方法首先執行步驟S100,於第(N-K-1)列上的畫素單元之資料寫入期間之前,使第N列畫素單元的共通電極線之電壓準位反向於第(N-1)列畫素單元的共通電極線之電壓準位,其中N為大於1之正整數(可一併參考第7圖及其相關實施例,第7圖繪示當K=0時之特例)。
接著執行步驟S102,於第(N-K-1)列上的畫素單元之資料寫入期間,使第N列畫素單元的共通電極線之電壓準位同向於第(N-1)列畫素單元的共通電極線之電壓準位(可一併參考第7圖及其相關實施例)。
接著執行步驟S104,於第(N-K-1)列上的畫素單元之資料寫入期間之後,使第N列畫素單元的共通電極線之電壓準位反向於第(N-1)列畫素單元的共通電極線之電壓準位,其中K為0或小於(N-2)之正整數(可一併參考第7圖及其相關實施例)。
此外,在上述步驟S100與步驟S102之間,如第7圖之例子中,於第(n-1)列上的畫素單元之資料寫入期間PB起始時,也就是期間PA與期間PB交界處,此時列掃描線G[n-1]與列掃描線G[n-2]同時進行準位切換,為了避免列掃描線G[n-1]變化過程中的暫態電壓擾動可能對第一開關T1與第二開關T2的誤操作(例如使第一開關T1與第二開關T2同時導通或同時截止),此實施例中的顯示驅動方法進一步執行步驟S101a,於第(N-K-1)列上的畫素單元之資料寫入期間初始前,且在第(N-K-2)列上的畫素單元之資料寫入期間內,使第N列畫素單元的共通電極線之電壓準位暫時為浮動準位,可透過第6圖中的第三開關加以實現,請參考第6圖、第7圖及其相關實施例段落。然而,此第20圖所示之顯示驅動方法中各共通電極線之電壓準位仍存在短暫的浮動電位區間(如第7圖中的FL)。
請參閱第21圖,其繪示根據本揭示文件之另一實施例中一種顯示驅動方法之流程圖。第21圖繪示之顯示驅動方法與第20圖之實施例不同之處在於,第21圖之實施例的顯示驅動方法在上述步驟S100與步驟S102之間進一步執行步驟S101b,於第(N-K-1)列上的畫素單元之資料寫入期
間初始前,且在第(N-K-2)列上的畫素單元之資料寫入期間,使第N列上的畫素單元其共通電極線之電壓準位暫時維持不變,可透過第10圖中的第三開關與第四開關加以實現,請參考第10圖、第11圖及其相關實施例段落。
接著,請參閱第22圖,其繪示根據本揭示文件之另一實施例中一種顯示驅動方法之流程圖,如第22圖所示,顯示驅動方法首先執行步驟S200,於第(N+Q-1)列上的畫素單元之資料寫入期間之前,使第N列畫素單元的共通電極線之電壓準位反向於第(N-1)列畫素單元的共通電極線之電壓準位,其中N為大於1之正整數。
接著,執行步驟S202,於第(N+Q-1)列上的畫素單元之資料寫入期間,使第N列畫素單元的共通電極線之電壓準位同向於第(N-1)列畫素單元的共通電極線之電壓準位;以及接著,執行步驟S204,於第(N+Q-1)列上的畫素單元之資料寫入期間之後,使第N列畫素單元的共通電極線之電壓準位反向於第(N-1)列畫素單元的共通電極線之電壓準位,其中Q為0或大於0且小於(該些列畫素單元的數目-N+1)的正整數。
其中,第22圖之顯示驅動方法與第20圖與第21圖之顯示驅動方法具有對應關係,不同之處在於第20圖以及第21圖之顯示驅動方法係將共通電極電壓的翻轉時間點提早,而第22圖之顯示驅動方法係將共通電極電壓的翻轉時間點延後,關於兩者相互關係已在先前實施例及各圖式(第5圖至第15圖對應第20圖與第21圖,而第16圖至第19
圖對應第22圖)有詳細說明,於此不另贅述。同理,在第22圖中的步驟S200與步驟S202之間亦可加入額外步驟,在第(N+Q-2)列上的畫素單元之資料寫入期間,使第N列畫素單元的共通電極線之電壓準位暫時為浮動準位(對應第20圖)或維持不變(對應第21圖)。
綜上所述,本揭示文件提出一種液晶顯示面板以及顯示驅動方法。於本揭示文件中液晶顯示面板包含結構簡單的共通電極控制單元,且為了避免其中一列畫素單元在非其本身的作動期間受到其他各列畫素單元的訊號干擾,本揭示文件之共通電極控制單元可用以使各共通電極線處在浮動(floating)準位的時間縮短,或者避免各共通電極線處於浮動準位。
雖然本揭示內容已以實施方式揭露如上,然其並非用以限定本揭示內容,任何熟習此技藝者,在不脫離本揭示內容之精神和範圍內,當可作各種之更動與潤飾,因此本揭示內容之保護範圍當視後附之申請專利範圍所界定者為準。
100,102,300‧‧‧液晶顯示面板
120,322a,322b,322c,324a,324b,324c‧‧‧畫素單元
326a,326b,326c‧‧‧畫素單元
122,323‧‧‧驅動開關
340‧‧‧共通電極控制模組
342‧‧‧選擇單元
344‧‧‧輸出單元
346‧‧‧準位調整電路
360‧‧‧移位暫存器
T1‧‧‧第一開關
T2‧‧‧第二開關
T3‧‧‧第三開關
T4‧‧‧第四開關
Iv1,Iv2‧‧‧反向器
S100,S101a,S101b,S102,S104‧‧‧步驟
S200,S202,S204‧‧‧步驟
為讓本揭示內容之上述和其他目的、特徵、優點與實施例能更明顯易懂,所附圖式之說明如下:第1圖繪示習知的液晶顯示面板100之示意圖;第2圖繪示其中一種習知列反轉驅動的液晶顯示面板之示意圖;
第3圖繪示根據本發明之一實施例中一種液晶顯示面板的示意圖;第4圖繪示於第3圖之實施例中液晶顯示面板的共通電極控制模組及其共通電極控制單元的示意圖;第5圖繪示於第3圖與第4圖之實施例之中其中一個共通電極控制單元中的功能方塊圖;第6圖繪示第5圖中之實施例之中其中一個共通電極控制單元中的電路示意圖;第7圖繪示第5圖之實施例中共通電極控制單元相關的訊號時序圖;第8圖繪示根據第5圖之實施例中共通電極控制模組整體的訊號時序圖;第9圖繪示於另一實施例中第5圖中共通電極控制單元中的另一種電路示意圖;第10圖繪示於另一實施例中第5圖中共通電極控制單元中的另一種電路示意圖;第11圖繪示第10圖之實施例中共通電極控制單元相關的訊號時序圖;第12圖繪示共通電極控制單元其外部耦接關係之示意圖;第13圖繪示於第12圖之通式下當k為2時之共通電極控制單元方塊圖;第14圖繪示於第13圖之實施例中各共通電極控制單元連接關係之示意圖;
第15圖繪示第13圖之實施例中共通電極控制單元相關的訊號時序圖;第16圖繪示共通電極控制單元其外部耦接關係之示意圖;第17圖繪示於第16圖之通式中當q為2時之一例的示意圖;第18圖繪示於第17圖之實施例中各共通電極控制單元連接關係之示意圖;第19圖繪示第17圖之實施例中共通電極控制單元相關的訊號時序圖;第20圖繪示根據本揭示文件之一實施例中一種顯示驅動方法之流程圖;第21圖繪示根據本揭示文件之另一實施例中一種顯示驅動方法之流程圖;第22圖繪示根據本揭示文件之另一實施例中一種顯示驅動方法之流程圖。
342‧‧‧選擇單元
346‧‧‧準位調整電路
344‧‧‧輸出單元
Iv1,Iv2‧‧‧反向器
T1‧‧‧第一開關
T2‧‧‧第二開關
T3‧‧‧第三開關
T4‧‧‧第四開關
Claims (15)
- 一種液晶顯示面板,包含:複數行資料線;複數列掃描線;複數列畫素單元,每一列畫素單元具有複數畫素單元,該些畫素單元分別電性耦接對應的行資料線及對應的列掃描線,每一列畫素單元的該些畫素單元電性耦接同一列掃描線,每一該些畫素單元分別包含一儲存電容;第一與第二共通電極線,該第一與第二共通電極線分別電性耦接該些列畫素單元中的二列畫素單元的該儲存電容的一端;以及第一與第二共通電極控制單元,該第一與第二共通電極控制單元分別經由該第一與第二共通電極線電性耦接該二列畫素單元,分別用以產生一第一輸出訊號與反向於該第一輸出訊號的一第二輸出訊號,並控制該第一與第二共通電極線之電壓準位,該第一與第二共通電極控制單元分別包含一選擇單元、及一輸出單元,該第一與第二共通電極控制單元的輸出單元分別電性耦接該第一與第二共通電極線,其中:該第一共通電極控制單元的選擇單元用以接收一第一輸入訊號及一反向於該第一輸入訊號的第二輸入訊號,並選擇地輸出該第一輸入訊號或該第二輸入訊號;該第一共通電極控制單元的輸出單元電性耦接該第一共通電極控制單元的選擇單元,用以輸出該第一 共通電極控制單元的該第一輸出訊號與該第一共通電極控制單元的該第二輸出訊號;該第二共通電極控制單元的選擇單元電性耦接該第一共通電極控制單元,用以接收該第一共通電極控制單元的該第一輸出訊號及該第一共通電極控制單元的該第二輸出訊號,並選擇地輸出該第一共通電極控制單元的該第一輸出訊號或該第一共通電極控制單元的該第二輸出訊號;該第二共通電極控制單元的輸出單元電性耦接該第二共通電極控制單元的該選擇單元,用以輸出該第二共通電極控制單元的該第一輸出訊號及該第二共通電極控制單元的該第二輸出訊號。
- 如請求項1所述之液晶顯示面板,其中:該第一與第二共通電極控制單元的該選擇單元分別包含互斥導通的一第一開關與一第二開關,其中:該第一共通電極控制單元的該第一開關的輸入端用以接收該第一輸入訊號;該第一共通電極控制單元的該第二開關的輸入端用以接收該第二輸入訊號,該第一開關與該第二開關之控制端電性耦接至其中一列掃描線;該第二共通電極控制單元的該第一開關的輸入端用以接收第一共通電極控制單元的該第一輸出訊號;該第二共通電極控制單元的該第二開關的輸入端用以接收第一共通電極控制單元的該第二輸出訊號,該第一開關與該第二開關之控制端電性耦接至其中一列掃描線; 該第一與第二共通電極控制單元的該輸出單元分別包含一第三開關及一第一反向器,每一該第三開關具有一輸入端、一輸出端以及一控制端,每一第一反向器具有一輸入端與一輸出端,其中:該第一共通電極控制單元的第三開關之輸入端電性耦接至該第一共通電極控制單元的該第一開關與該第一共通電極控制單元的該第二開關之輸出端,該第一共通電極控制單元的該第三開關之控制端電性耦接至其中一列掃描線;該第一共通電極控制單元的該第一反向器的輸入端電性耦接該第一共通電極控制單元的該第三開關的輸出端,並用以提供該第一共通電極控制單元的該第一輸出訊號,該第一共通電極控制單元的該第一反向器的輸出端電性耦接該第一共通電極線,並且用以提供該第一共通電極控制單元的該第二輸出訊號;該第二共通電極控制單元的第三開關之輸入端電性耦接至該第二共通電極控制單元的該第一開關與該第二共通電極控制單元的該第二開關之輸出端,該第二共通電極控制單元的第三開關之控制端電性耦接至其中一列掃描線;該第二共通電極控制單元的該第一反向器的輸入端電性耦接該第二共通電極控制單元的該第三開關的輸出端,並用以提供該第二共通電極控制單元的該第一輸出訊號,該第二共通電極控制單元的該第一反向器的輸出端電性耦接該第二共通電極線,並且用以提供該第二共通電極控制單元的該第二輸出訊號。
- 如請求項2所述之液晶顯示面板,其中每一共通電極控制單元更分別包含一準位調整電路,電性耦接於該共通電極控制單元的該第三開關之輸出端與該共通電極控制單元所電性耦接的該共通電極線之間,該準位調整電路用以轉換該共通電極控制單元之該第一輸出訊號的電壓範圍。
- 如請求項1所述之液晶顯示面板,其中:該第一與第二共通電極控制單元的該選擇單元分別包含互斥導通的一第一開關與一第二開關,其中:該第一共通電極控制單元的該第一開關的輸入端用以接收該第一輸入訊號;該第一共通電極控制單元的該第二開關的輸入端用以接收該第二輸入訊號,該第一開關與該第二開關之控制端電性耦接至其中一列掃描線;該第二共通電極控制單元的該第一開關的輸入端用以接收第一共通電極控制單元的該第一輸出訊號;該第二共通電極控制單元的該第二開關的輸入端用以接收第一共通電極控制單元的該第二輸出訊號,該第一開關與該第二開關之控制端電性耦接至其中一列掃描線;該第一與第二共通電極控制單元的該輸出單元分別包含一第三開關、一第一反向器以及一第二反向器,每一該第三開關具有一輸入端、一輸出端以及一控制端,每一第一反向器及每一第二反向器具有一輸入端與一輸出端,其中:該第一共通電極控制單元的第三開關之輸入端電性耦 接至該第一共通電極控制單元的該第一開關與該第一共通電極控制單元的該第二開關之輸出端,該第一共通電極控制單元的該第三開關之控制端電性耦接至其中一列掃描線;該第一共通電極控制單元的第二反向器串接於該第一共通電極控制單元的該第三開關之輸出端與該第一共通電極控制單元的該第一反向器之輸入端之間,該第一共通電極控制單元中該第一反向器與該第二反向器間的一節點電位用以形成該第一共通電極控制單元之該第二輸出訊號,該第一共通電極控制單元的該第一反向器的輸出端電性耦接該第一共通電極線,並且用以提供該第一共通電極控制單元的該第一輸出訊號;該第二共通電極控制單元的第三開關之輸入端電性耦接至該第二共通電極控制單元的該第一開關與該第二共通電極控制單元的該第二開關之輸出端,該第二共通電極控制單元的該第三開關之控制端電性耦接至其中一列掃描線;該第二共通電極控制單元的第二反向器串接於該第二共通電極控制單元的該第三開關之輸出端與該第二共通電極控制單元的該第一反向器之輸入端之間,該第二共通電極控制單元中該第一反向器與該第二反向器間的一節點電位用以形成該第二共通電極控制單元之該第二輸出訊號,該第二共通電極控制單元的該第一反向器的輸出端電性耦接該第二共通電極線,並且用以提供該第二共通電極控制單元的該第一輸出訊號。
- 如請求項4所述之液晶顯示面板,其中每一共通電極控制單元更包含一第四開關,該第四開關包含輸入端、輸出端以及控制端,該第四開關之輸入端電性耦接至該第一反向器之輸出端,該第四開關之輸出端電性耦接至該第二反向器之輸入端,該第四開關之控制端與該第三開關之控制端電性耦接至同一列掃描線,該第四開關與該第三開關為互斥導通。
- 如請求項4所述之液晶顯示面板,其中每一共通電極控制單元更分別包含一準位調整電路,電性耦接於該共通電極控制單元的該第三開關之輸出端與該共通電極控制單元所電性耦接的該共通電極線之間,該準位調整電路用以轉換該共通電極控制單元之該第一輸出訊號的電壓範圍。
- 如請求項2或請求項4所述之液晶顯示面板,其中該第一共通電極控制單元電性耦接該些列畫素單元中的第(N-1)列的畫素單元,該第二共通電極控制單元電性耦接該些列畫素單元中的第(N)列的畫素單元,N為大於2之正整數;該第一共通電極控制單元的該第一開關與該第一共通電極控制單元的該第二開關之控制端電性耦接至該些列畫素單元中的第(N-K-1)列畫素單元所對應之列掃描線,該第一共通電極控制單元的該第三開關之控制端電性耦接至第(N-K-2)列畫素單元所對應之列掃描線; 該第二共通電極控制單元的該第一開關與該第二共通電極控制單元的該第二開關之控制端電性耦接至該些列畫素單元中的第(N-K)列畫素單元所對應之列掃描線,第N列的畫素單元所對應之共通電極控制單元的該第三開關之控制端電性耦接至第(N-K-1)列畫素單元所對應之列掃描線;K為0或一小於(N-2)之正整數。
- 如請求項2或請求項4所述之液晶顯示面板,其中該第一共通電極控制單元電性耦接該些列畫素單元中的第(N-1)列的畫素單元,該第二共通電極控制單元電性耦接該些列畫素單元中的第(N)列的畫素單元,N為一大於1之正整數;該第一共通電極控制單元的該第一開關與該第一共通電極控制單元的該第二開關之控制端電性耦接至該些列畫素單元中的第(N+Q-1)列畫素單元所對應之列掃描線,該第一共通電極控制單元的該第三開關之控制端電性耦接至第(N+Q-2)列畫素單元所對應之列掃描線;該第二共通電極控制單元的該第一開關與該第二共通電極控制單元的該第二開關之控制端電性耦接至該些列畫素單元中的第(N+Q)列畫素單元所對應之列掃描線,第N列的畫素單元所對應之共通電極控制單元的該第三開關之控制端電性耦接至第(N+Q-1)列畫素單元所對應之列掃描線;Q為0或大於0且小於(該些列畫素單元的數目-N+1)的正整數。
- 如請求項1所述之液晶顯示面板,還包含一移位暫存器,該移位暫存器包含:複數級移位暫存單元,該些移位暫存單元用以提供該些列掃描線一循序的掃描訊號。
- 一種顯示驅動方法,用於驅動一液晶顯示面板,該液晶顯示面板包含複數行資料線、複數列掃描線、複數共通電極線以及複數列畫素單元,每一列畫素單元具有複數畫素單元,該些畫素單元分別電性耦接對應的行資料線及對應的列掃描線,每列畫素單元的該些畫素電性耦接同一列掃描線,各畫素單元分別包含一儲存電容,各列畫素單元的儲存電容分別電性耦接至其中一條對應的共通電極線,該顯示驅動方法包含:於第(N-K-1)列上的畫素單元之資料寫入期間之前,使第N列畫素單元的共通電極線之電壓準位反向於第(N-1)列畫素單元的共通電極線之電壓準位,其中N為大於1之正整數;於第(N-K-1)列上的畫素單元之資料寫入期間,使第N列畫素單元的共通電極線之電壓準位同向於第(N-1)列畫素單元的共通電極線之電壓準位;以及於第(N-K-1)列上的畫素單元之資料寫入期間之後,使第N列畫素單元的共通電極線之電壓準位反向於第(N-1)列畫素單元的共通電極線之電壓準位,其中K為0或小於(N-2)之正整數。
- 如請求項10所述之顯示驅動方法,更包含: 於第(N-K-1)列上的畫素單元之資料寫入期間初始前,且在第(N-K-2)列上的畫素單元之資料寫入期間內,使第N列畫素單元的共通電極線之電壓準位暫時為浮動準位。
- 如請求項10所述之顯示驅動方法,更包含:於第(N-K-1)列上的畫素單元之資料寫入期間初始前,且在第(N-K-2)列上的畫素單元之資料寫入期間,使第N列上的畫素單元其共通電極線之電壓準位暫時維持不變。
- 一種顯示驅動方法,用於一液晶顯示面板,該液晶顯示面板包含複數行資料線、複數列掃描線、複數共通電極線以及複數畫素單元,每一列畫素單元具有複數畫素單元,該些畫素單元分別電性耦接對應的行資料線及對應的列掃描線,每列畫素單元的該些畫素電性耦接同一列掃描線,各畫素單元分別包含一儲存電容,各列上的畫素單元之儲存電容分別電性耦接至其中一條對應的共通電極線,該顯示驅動方法包含:於第(N+Q-1)列上的畫素單元之資料寫入期間之前,使第N列畫素單元的共通電極線之電壓準位反向於第(N-1)列畫素單元的共通電極線之電壓準位,其中N為大於1之正整數;於第(N+Q-1)列上的畫素單元之資料寫入期間,使第N列畫素單元的共通電極線之電壓準位同向於第(N-1)列畫素單元的共通電極線之電壓準位;以及 於第(N+Q-1)列上的畫素單元之資料寫入期間之後,使第N列畫素單元的共通電極線之電壓準位反向於第(N-1)列畫素單元的共通電極線之電壓準位,其中Q為0或大於0且小於(該些列畫素單元的數目-N+1)的正整數。
- 如請求項13所述之顯示驅動方法,更包含:於第(N+Q-1)列上的畫素單元之資料寫入期間初始前,且在第(N+Q-2)列上的畫素單元之資料寫入期間內,使第N列畫素單元的共通電極線之電壓準位暫時為浮動準位。
- 如請求項13所述之顯示驅動方法,更包含:於第(N+Q-2)列上的畫素單元之資料寫入期間初始前,且在第(N+Q-2)列上的畫素單元之資料寫入期間,使第N列上的畫素單元其共通電極線之電壓準位暫時維持不變。
Priority Applications (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW101124213A TWI486695B (zh) | 2012-07-05 | 2012-07-05 | 液晶顯示面板以及顯示驅動方法 |
CN201210319959.2A CN102778798B (zh) | 2012-07-05 | 2012-08-31 | 液晶显示面板以及显示驱动方法 |
US13/803,499 US8896589B2 (en) | 2012-07-05 | 2013-03-14 | Liquid crystal display panel and display driving method |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW101124213A TWI486695B (zh) | 2012-07-05 | 2012-07-05 | 液晶顯示面板以及顯示驅動方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
TW201403194A TW201403194A (zh) | 2014-01-16 |
TWI486695B true TWI486695B (zh) | 2015-06-01 |
Family
ID=47123742
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW101124213A TWI486695B (zh) | 2012-07-05 | 2012-07-05 | 液晶顯示面板以及顯示驅動方法 |
Country Status (3)
Country | Link |
---|---|
US (1) | US8896589B2 (zh) |
CN (1) | CN102778798B (zh) |
TW (1) | TWI486695B (zh) |
Families Citing this family (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN103278951B (zh) * | 2012-07-24 | 2016-12-21 | 上海天马微电子有限公司 | 液晶显示装置及其驱动方法 |
TWI524324B (zh) * | 2014-01-28 | 2016-03-01 | 友達光電股份有限公司 | 液晶顯示器 |
CN105301858B (zh) * | 2015-11-06 | 2018-09-18 | 深圳市华星光电技术有限公司 | 一种显示面板、显示面板的制备方法和阵列基板 |
TWI648724B (zh) * | 2016-12-20 | 2019-01-21 | 友達光電股份有限公司 | 顯示裝置及控制電路 |
US10438552B2 (en) * | 2017-04-01 | 2019-10-08 | Shenzhen China Star Optoelectronics Technology Co., Ltd. | Liquid crystal display panel and device |
US10685619B2 (en) * | 2017-05-10 | 2020-06-16 | Himax Display, Inc. | Display apparatus and related driving method utilizing common voltage modulation |
TWI695205B (zh) * | 2018-08-10 | 2020-06-01 | 友達光電股份有限公司 | 影像感測顯示裝置以及影像處理方法 |
JP2020067633A (ja) * | 2018-10-26 | 2020-04-30 | セイコーエプソン株式会社 | 表示コントローラー、表示制御システム、電気光学装置、電子機器及び移動体 |
CN110047422B (zh) * | 2019-05-31 | 2022-08-05 | 厦门天马微电子有限公司 | 一种显示面板、显示装置和显示面板的驱动方法 |
CN114242007B (zh) * | 2021-12-10 | 2023-06-30 | 重庆惠科金渝光电科技有限公司 | 像素驱动方法以及显示设备 |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20070126953A1 (en) * | 2005-12-07 | 2007-06-07 | Innolux Display Corp. | Active matrix liquid crystal display panel |
TW200805224A (en) * | 2006-07-12 | 2008-01-16 | Chi Mei Optoelectronics Corp | Liquid crystal display panel and a driving method thereof |
TW200907919A (en) * | 2007-08-09 | 2009-02-16 | Tpo Displays Corp | Method of driving an active matrix liquid crystal display |
Family Cites Families (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2006154563A (ja) * | 2004-11-30 | 2006-06-15 | Victor Co Of Japan Ltd | 反射型の液晶表示装置 |
JP2008116556A (ja) * | 2006-11-01 | 2008-05-22 | Nec Electronics Corp | 液晶表示装置の駆動方法およびそのデータ側駆動回路 |
JP5193628B2 (ja) * | 2008-03-05 | 2013-05-08 | 株式会社ジャパンディスプレイイースト | 表示装置 |
JP5056702B2 (ja) * | 2008-09-29 | 2012-10-24 | カシオ計算機株式会社 | 液晶表示素子及び液晶表示装置 |
CN102608818B (zh) | 2012-04-01 | 2014-07-30 | 友达光电(苏州)有限公司 | 液晶显示面板以及显示驱动方法 |
-
2012
- 2012-07-05 TW TW101124213A patent/TWI486695B/zh active
- 2012-08-31 CN CN201210319959.2A patent/CN102778798B/zh active Active
-
2013
- 2013-03-14 US US13/803,499 patent/US8896589B2/en active Active
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20070126953A1 (en) * | 2005-12-07 | 2007-06-07 | Innolux Display Corp. | Active matrix liquid crystal display panel |
TW200805224A (en) * | 2006-07-12 | 2008-01-16 | Chi Mei Optoelectronics Corp | Liquid crystal display panel and a driving method thereof |
TWI357042B (en) * | 2006-07-12 | 2012-01-21 | Chimei Innolux Corp | Liquid crystal display panel and a driving method |
TW200907919A (en) * | 2007-08-09 | 2009-02-16 | Tpo Displays Corp | Method of driving an active matrix liquid crystal display |
Also Published As
Publication number | Publication date |
---|---|
CN102778798B (zh) | 2015-04-08 |
TW201403194A (zh) | 2014-01-16 |
US20140009457A1 (en) | 2014-01-09 |
CN102778798A (zh) | 2012-11-14 |
US8896589B2 (en) | 2014-11-25 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN108648718B (zh) | 移位寄存器单元及其驱动方法、栅极驱动电路及显示装置 | |
TWI486695B (zh) | 液晶顯示面板以及顯示驅動方法 | |
US11127478B2 (en) | Shift register unit and driving method thereof, gate driving circuit, and display device | |
CN109935185B (zh) | 移位寄存器单元及其驱动方法、栅极驱动电路及显示装置 | |
EP3806097B1 (en) | Shift register unit and driving method therefor, gate driving circuit, and display device | |
US11328672B2 (en) | Shift register unit and driving method thereof, gate driving circuit, and display device | |
CN108711401B (zh) | 移位寄存器单元、栅极驱动电路、显示装置及驱动方法 | |
US10095058B2 (en) | Shift register and driving method thereof, gate driving device | |
US9881688B2 (en) | Shift register | |
US9653179B2 (en) | Shift register, driving method and gate driving circuit | |
US8686990B2 (en) | Scanning signal line drive circuit and display device equipped with same | |
CN111971737B (zh) | 移位寄存器单元、栅极驱动电路、显示装置及驱动方法 | |
CN109192171A (zh) | 移位寄存器单元及驱动方法、栅极驱动电路、显示装置 | |
CN101364446B (zh) | 移位缓存器 | |
US11244595B2 (en) | Shift register unit comprising input circuit, first control circuit, blanking control circuit, first output circuit, and second output circuit, driving method, gate driving circuit, and display device | |
US12057046B2 (en) | Shift register unit, driving method, gate driving circuit, and display device | |
TWI415083B (zh) | A semiconductor integrated circuit and a semiconductor integrated circuit for driving a liquid crystal display | |
CN109166542A (zh) | 移位寄存器单元及驱动方法、栅极驱动电路、显示装置 | |
CN110322847A (zh) | 栅极驱动电路、显示装置及驱动方法 | |
CN111937067B (zh) | 移位寄存器单元及驱动方法、栅极驱动电路、显示装置 | |
CN104778937B (zh) | 栅极驱动电路、阵列基板及显示装置 | |
US10553140B2 (en) | Inversion control circuit, method for driving the same, display panel, and display device | |
CN115793335A (zh) | 一种驱动电路、驱动方法和显示设备 |