CN102707516B - 阵列基板和具有该阵列基板的显示面板 - Google Patents

阵列基板和具有该阵列基板的显示面板 Download PDF

Info

Publication number
CN102707516B
CN102707516B CN201210143943.0A CN201210143943A CN102707516B CN 102707516 B CN102707516 B CN 102707516B CN 201210143943 A CN201210143943 A CN 201210143943A CN 102707516 B CN102707516 B CN 102707516B
Authority
CN
China
Prior art keywords
electrode
common electrode
array base
pixel
data line
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201210143943.0A
Other languages
English (en)
Other versions
CN102707516A (zh
Inventor
张钟雄
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Samsung Electronics Co Ltd
Original Assignee
Samsung Electronics Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Samsung Electronics Co Ltd filed Critical Samsung Electronics Co Ltd
Publication of CN102707516A publication Critical patent/CN102707516A/zh
Application granted granted Critical
Publication of CN102707516B publication Critical patent/CN102707516B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1343Electrodes
    • G02F1/134309Electrodes characterised by their geometrical arrangement
    • G02F1/134363Electrodes characterised by their geometrical arrangement for applying an electric field parallel to the substrate, i.e. in-plane switching [IPS]
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1343Electrodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/124Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or layout of the wiring layers specially adapted to the circuit arrangement, e.g. scanning lines in LCD pixel circuits
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1337Surface-induced orientation of the liquid crystal molecules, e.g. by alignment layers
    • G02F1/133707Structures for producing distorted electric fields, e.g. bumps, protrusions, recesses, slits in pixel electrodes
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1343Electrodes
    • G02F1/134309Electrodes characterised by their geometrical arrangement
    • G02F1/134372Electrodes characterised by their geometrical arrangement for fringe field switching [FFS] where the common electrode is not patterned
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136218Shield electrodes
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F2201/00Constructional arrangements not provided for in groups G02F1/00 - G02F7/00
    • G02F2201/40Arrangements for improving the aperture ratio

Landscapes

  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • General Physics & Mathematics (AREA)
  • Power Engineering (AREA)
  • Engineering & Computer Science (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Optics & Photonics (AREA)
  • Chemical & Material Sciences (AREA)
  • Mathematical Physics (AREA)
  • Geometry (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Liquid Crystal (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)

Abstract

本发明提供一种阵列基板和一种具有该阵列基板的显示面板。该阵列基板包括栅极线、数据线、多个共电极、屏蔽电极和像素电极。栅极线沿第一方向延伸,数据线沿第二方向延伸。共电极形成在多个像素区域中。共电极彼此分开。屏蔽电极形成在数据线下方,并形成在彼此相邻的像素区域中形成的共电极之间。像素电极与共电极叠置。像素电极具有多个形成在其上的开口。因此,共电极图案的电场可以防止像素电极和数据线之间的耦合,从而可以将像素电极和数据线之间的距离最小化,因此,可以提高开口率和透光率。

Description

阵列基板和具有该阵列基板的显示面板
本申请是于2008年9月5日提交到国家知识产权局的申请号为200810215309.7的发明专利申请“阵列基板和具有该阵列基板的显示面板”的分案申请。
技术领域
本发明涉及一种阵列基板和一种具有该阵列基板的显示面板。更具体地讲,本发明涉及一种具有提高的开口率和提高的透光率的阵列基板和一种具有该阵列基板的显示面板。
背景技术
为了在液晶显示(LCD)装置中实现宽的视角,已经开发了板内切换(IPS)模式LCD装置和边缘场切换(FFS)模式LCD装置。在IPS模式LCD装置中,像素电极和共电极形成在单个基板上,使得形成在这两个电极之间的水平电场(或横向电场)可以控制液晶指向矢。在IPS模式LCD装置中,液晶分子在与基板的取向层基本平行的平面内旋转。因此,当观众观看时,折射指数各向异性的差别小,当从剖视图来看时,液晶层包含具有彼此相反的两个旋转方向的液晶分子,这就补偿了光的相差,从而实现宽的视角。
FFS模式LCD装置使用横向电场,在利用横向电场来使液晶分子取向的方式方面,FFS模式LCD装置与IPS模式LCD基本相同。然而,在FFS模式LCD装置中,像素电极和共电极形成在不同的层上,从而FFS模式LCD装置既利用水平电场又利用垂直电场来使液晶分子取向。
FFS模式LCD装置利用垂直电场来使液晶分子取向,使得FFS模式LCD装置的透光率优于IPS模式LCD装置的透光率。此外,FFS模式LCD装置的液晶分子沿基本水平的方向移动,从而FFS模式LCD装置的视角与IPS模式LCD装置的视角基本相同。此外,FFS模式LCD装置的开口率优于IPS模式LCD装置的开口率。
发明内容
本发明提供一种具有提高的开口率和提高的透光率的阵列基板。
本发明还提供一种具有上述阵列基板的显示面板。
在本发明的一方面,阵列基板包括栅极线、数据线、多个共电极、屏蔽电极和像素电极。栅极线在基础基板上沿第一方向延伸。数据线沿与第一方向交叉的第二方向延伸。共电极形成在基础基板的多个像素区域中。共电极彼此分开。屏蔽电极形成在数据线下方,并形成在彼此相邻的像素区域中形成的共电极之间。屏蔽电极接收与施加到共电极的电压相同的电压。像素电极与共电极叠置。像素电极具有多个形成在其上的开口。
在本发明的另一方面,显示面板包括阵列基板和相对基板。阵列基板包括栅极线、数据线、多个共电极、屏蔽电极和像素电极。栅极线在基础基板上沿第一方向延伸。数据线沿与第一方向交叉的第二方向延伸。共电极形成在基础基板的多个像素区域中。共电极彼此分开。屏蔽电极形成在数据线下方,并形成在彼此相邻的像素区域中形成的共电极之间。屏蔽电极接收与施加到共电极的电压相同的电压。像素电极与共电极叠置。像素电极具有多个形成在其上的开口。相对基板结合到阵列基板。
根据阵列基板和具有该阵列基板的显示面板,共电极图案的电场可以防止像素电极和数据线之间的耦合,从而可以将像素电极和数据线之间的距离最小化,因此可以提高开口率和透光率。
附图说明
通过参考下面的结合附图考虑时的详细描述,本发明的上面的和其它优点将容易变得明显,其中:
图1是示出根据本发明一个实施例的显示面板的平面图;
图2是沿图1中的I-I′线截取的剖视图;
图3A至图3G是示出制造图2中的阵列基板的方法的剖视图和平面图;
图4是示出根据本发明另一实施例的阵列基板的平面图;
图5是沿图4中的II-II′线截取的剖视图;
图6是示出根据本发明又一实施例的阵列基板的平面图;
图7是沿图6中的III-III′线截取的剖视图;
图8A至图8C是示出根据本发明实施例制造的样品的显示面板的剖视图;
图8D是示出根据传统技术的显示面板的剖视图。
具体实施方式
下文中,参照示出了本发明实施例的附图来更充分地描述本发明。然而,本发明可以以许多不同的形式来实施,并不应该被解释为限于这里阐述的实施例。相反,提供这些实施例使得本公开将是彻底和完整的,并将把本发明的范围充分地传达给本领域的技术人员。在附图中,为了清晰起见,可夸大层和区域的尺寸和相对尺寸。
应该理解的是,当元件或层被称为“在”另一元件或层“上”、“连接到”另一元件或层或者“结合到”另一元件或层时,它可以直接在另一元件或层上、直接连接到另一元件或层或者直接结合到另一元件或层,或者可以存在中间元件或中间层。相反,当元件被称为“直接在”另一元件或层“上”、“直接连接到”另一元件或层或者“直接结合到”另一元件或层时,不存在中间元件或中间层。相同的标号始终表示相同的元件。如这里所使用的,术语“和/或”包括一个或多个相关所列项的任意组合和全部组合。
应该理解的是,虽然术语第一、第二、第三等可以在这里用来描述各种元件、组件、区域、层和/或部分,但是这些元件、组件、区域、层和/或部分不应该受这些术语限制。这些术语仅是用来将一个元件、组件、区域、层或部分与另一元件、组件、区域、层或部分区分开。因此,在不脱离本发明的教导的情况下,下面讨论的第一元件、组件、区域、层或部分可以被称为第二元件、组件、区域、层或部分。
为了描述方便,在这里可以使用空间相对术语,诸如“在......之下”“在......下方”、“下面的”、“在......上方”、“上面的”等来描述如附图中示出的一个元件或特征与其它元件或特征的关系。应该理解的是,空间相对术语意在包括除附图中描述的方位之外的装置在使用或操作中的不同方位。例如,如果将附图中的装置翻转,则被描述为“在”其它元件或特征“下方”或“之下”的元件将随后被定位为“在”其它元件或特征“上方”。因此,示例性术语“在......下方”可以包括“在......上方”和“在......下方”两个方位。可将装置另外定位(旋转90度或处于其它方位),并相应地解释这里使用的空间相对描述符。
这里使用的术语只是出于描述具体实施例的目的,而不意在成为本发明的限制。除非上下文另外清楚地指出,否则这里所使用的单数形式也意在包括复数形式。还应该理解的是,当术语“包括”和/或“包含”在本说明书中使用时,表明存在所述特征、整体、步骤、操作、元件和/或组件,但不排除存在或添加一个或多个其它特征、整体、步骤、操作、元件、组件和/或它们的组。
在这里参照作为本发明的理想化的实施例(和中间结构)的示意图的剖视图来描述本发明的实施例。这样,将预料到例如由制造技术和/或公差造成的示图的形状变化。因此,本发明的实施例不应该被理解为限于这里示出的区域的具体形状,而是将包括例如由制造造成的形状上的偏差。例如,示出为矩形的注入区通常会在其边缘处具有倒圆的或者弯曲的特征和/或具有注入浓度梯度,而不是从注入区到非注入区的二元变化。同样,由注入形成的埋区会导致在埋区和发生注入的表面之间的区域中的一些注入。因此,附图中示出的区域本质上是示意性的,它们的形状不意在示出装置的区域的真实形状,并不意在限制本发明的范围。
除非另外限定,否则这里使用的所有术语(包括技术术语和科学术语)的意思与本发明所属领域的普通技术人员通常理解的意思相同。还应该理解的是,除非这里明确定义,否则术语(诸如那些在通用字典里定义的术语)应该被解释为其意思与相关领域上下文中它们的意思一致,并且将不以理想化或过于正式的含义来解释它们的意思。
下文中,将参照附图来详细描述本发明。
实施例1
图1是示出根据本发明实施例1的显示面板的平面图。图2是沿图1中的I-I′线截取的剖视图。
参照图1和图2,显示面板包括阵列基板110a、相对基板200和置于阵列基板110a和相对基板200之间的液晶层300。
阵列基板100a包括第一基础基板101。第一基础基板101包含诸如玻璃的光学透明且不导电的材料。在第一基础基板101中了限定多个像素区域。沿第一方向“X”延伸的多条栅极线GLn-1和GLn以及沿与第一方向“X”交叉的第二方向“Y”延伸的多条数据线DLm和DLm+1形成在第一基础基板101上。开关元件、像素电极和共电极形成在每个像素区域中。这里“n”和“m”是自然数。
例如,开关元件TR、像素电极PE1和共电极图案CEPn可以形成在像素区域P1中。开关元件TR电连接到第(n)栅极线GLn和第(m)数据线DLm,像素电极PE电连接到开关元件TR。第(n)共电极图案CEPn与像素电极PE叠置并形成在像素电极PE下方。
开关元件TR包括:栅电极GE,从第(n)栅极线GLn延伸;源电极SE,从第(m)数据线DLm延伸;漏电极DE,与源电极SE分开,通过沟道部件140a电连接到源电极SE。
第(n)栅极线GLn和栅电极GE是通过将第一金属层图案化而形成的第一金属图案。栅极绝缘层130形成在栅极线GL和栅电极GE上。沟道部件140a包括半导体层141和形成在半导体层141上的欧姆接触层142。半导体层141包含非晶硅。欧姆接触层142包含以高浓度掺杂n+离子的非晶硅。第(m)数据线DLm、源电极SE和漏电极DE是通过将第二金属层图案化而形成的第二金属图案。
像素电极PE通过第一接触孔H1电连接到开关元件TR的漏电极DE。即,具有形成在其上的第一接触孔H1的钝化膜160形成在开关元件TR上。像素电极PE具有形成在其上的多个开口OP。开口OP可以彼此分开。在这个实施例中,沿第一方向“X”以V形形成开口OP。可选择地,开口OP可以具有其它形状,诸如沿第二方向“Y”的V形。可选择地,可以沿与第一方向“X”和第二方向“Y”平行的方向形成穿过像素电极PE的开口OP。
第(n)共电极图案CEPn形成在像素区域P1和P2中,其中,像素区域P1和P2沿第一方向“X”布置以与第一像素电极PE1和第二像素电极PE2叠置。第(n)共电极图案CEPn与第(n)栅极线GLn平行地形成。第(n-1)共电极图案CEPn-1与第(n-1)栅极线GLn-1平行地形成以与电连接到第(n-1)栅极线GLn-1的像素电极(未示出)叠置。结果,沿第二方向“Y”延伸的数据线DLm和DLm+1被形成为与第(n)共电极图案CEPn交叉。第(n)共电极图案CEPn的与数据线DLm和DLm+1交叉的部分可以用作屏蔽电极SDE。
可以将相同电平的电压施加到屏蔽电极和共电极图案。在屏蔽电极SDE处形成的电场可以防止第(m)数据线DLm和像素电极PE之间的耦合,从而可以减小第(m)数据线DLm和第一像素电极PE1之间的耦合电容。因此,第一像素电极PE1延伸到与第(m)数据线DLm相邻的区域,从而可以提高显示面板的开口率。
第(n)共电极图案CEPn和第(n-1)共电极图案CEPn-1电连接到多个桥电极BE。每个桥电极BE通过第二接触孔H2和H3与共电极图案CEPn和CEPn-1接触,其中,穿过栅极绝缘层130和钝化膜160形成第二接触孔H2和H3。
栅极绝缘层130和钝化膜160形成在第(n)共电极图案CEPn和第一像素电极PE1之间。当将电压施加到第(n)共电极图案CEPn和第一像素电极PE1时,产生垂直电场和水平电场。因此,通过垂直电场和水平电场来调节液晶分子的取向角度,从而可以控制透光率。
开关元件、共电极图案和像素电极形分别形成在多个像素区域P2、P3和P4中。
相对基板200包括第二基础基板201、形成在第二基础基板201上的光阻挡图案210和与像素区域对应的滤色器230。第二基础基板201可以包含光学透明材料,诸如为玻璃基底。
光阻挡图案210与栅极线GLn-1和GLn和数据线DLm和DLm+1对应地形成在第二基础基板201上。
可以去除与形成有数据线DLm和DLm+1的区域对应的光阻挡图案210。当共电极图案CEPn-1和CEPn形成在数据线DLm和DLm+1下方时,可以通过共电极图案CEPn-1和CEPn来屏蔽从第一基础基板101的后表面入射的光。因此,可以去除与数据线DLm和DLm+1对应的光阻挡图案210。
与阵列基板100a的每个像素区域对应地形成滤色器230。滤色器230可以包括红滤色器、绿滤色器和蓝滤色器。
图3A至图3G是示出制造图2中的阵列基板的方法的剖视图和平面图。
参照图1和图3A,在基础基板101上形成第一透明导电层110。第一透明导电层110可以包含诸如氧化铟锡(ITO)、氧化铟锌(IZO)、非晶氧化铟锡(a-ITO)等的光学透明且导电的材料。
使用光致抗蚀剂图案将第一透明导电层110图案化,以形成沿第一方向“X”延伸的多个共电极图案CEPn-1和CEPn。
参照图3B,阵列基板100a包括显示区域DA和外围区域PA,显示区域DA具有限定在其上的多个像素区域,外围区域PA围绕显示区域PA。在沿第一方向“X”在显示区域DA上布置的像素区域上形成共电极图案CEP1、CEP2、......、CEPn-1和CEPn。通过使用下面的制造工艺在沿第一方向“X”布置的像素区域上形成电连接到预定的栅极线的多个像素电极。
参照图1和图3C,在具有共电极图案CEPn-1和CEPn的基础基板101上形成第一金属层(未示出)。第一金属层可以包含诸如铝(Al)、铝合金等的铝系金属、诸如钼(Mo)、钼合金等的钼系金属以及包含铬(Cr)、钽(Ta)、钛(Ti)、钨(W)、银(Ag)、铜(Cu)、它们的合金等的金属。第一金属层可以包括单层结构或多层结构。在一个示例中,第一金属层可以包含钼(Mo)、钼钽(MoTa)、钼钨(MoW)和铝镍(AlNi)。在另一示例中,第一金属层可以包含钼(Mo)和随后形成在钼(Mo)上的铝(Al)。在又一示例中,第一金属层可以包含钛(Ti)和随后形成在钛(Ti)上的铝(Al)。在再一示例中,第一金属层可以包含钼(Mo)、随后形成在钼(Mo)上的铝(Al)和随后形成在铝(Al)上的钼(Mo)。
利用光致抗蚀剂图案将第一金属层图案化,以形成第一金属图案。第一金属图案包括栅极线GLn-1和GLn以及开关元件TR的栅电极GE。在具有第一金属图案的基础基板101上形成栅极绝缘层130。
参照图3D,第一金属图案可以包括桥线BL。桥线BL沿与第一方向“X”交叉的第二方向“Y”延伸以与共电极图案CEP1、CEP2、......、CEPn-1和CEPn的边缘部分接触,其中“n”是自然数。将共电压通过桥线BL施加到共电极图案CEP1、CEP2、......、CEPn-1和CEPn。
在这个实施例中,由第一金属层形成桥线BL。可选择地,可以由下面描述的第二金属层形成桥线BL。此外,可以由形成第一像素电极PE1的第二透明导电层形成桥线BL。
参照图1和图3E,在具有栅极绝缘层130的基础基板101上形成沟道层(未示出),并利用光致抗蚀剂图案将沟道层图案化,以形成岛状开关元件TR的沟道部件140a。沟道层包括半导体层141和形成在半导体层141上的欧姆接触层142。半导体层141包含非晶硅。欧姆接触层142包含以高浓度度掺杂n+离子的非晶硅。
在具有沟道部件140a的基础基板101上形成第二金属层150。第二金属层150可以包含诸如铝(Al)、铝合金等的铝系金属、诸如钼(Mo)、钼合金等的钼系金属以及包含铬(Cr)、钽(Ta)、钛(Ti)、钨(W)、银(Ag)、铜(Cu)、它们的合金等的金属。第二金属层150可以包括单层结构或多层结构。在一个示例中,第二金属层150可以包含钼(Mo)、钼钽(MoTa)、钼钨(MoW)和铝镍(AlNi)。在另一示例中,第二金属层150可以包含钼(Mo)和随后形成在钼(Mo)上的铝(Al)。在又一示例中,第二金属层150可以包含钛(Ti)和随后形成在钛(Ti)上的铝(Al)。在再一示例中,第二金属层150可以包含钼(Mo)、随后形成在钼(Mo)上的铝(Al)和随后形成在铝(Al)上的钼(Mo)。
利用光致抗蚀剂将第二金属层150图案化,以形成第二金属图案。第二金属图案包括多条数据线DLm和DLm+1以及开关元件TR的源电极SE和漏电极DE。然后,利用源电极SE和漏电极DE去除欧姆接触层142,以形成开关元件TR的沟道区域。
参照图1和图3F,在具有第二金属图案的基础基板101上形成钝化膜160。蚀刻钝化膜160以形成暴露源电极DE的第一接触孔H1。蚀刻钝化膜160和栅极绝缘层130以形成分别暴露第(n)共电极图案CEPn和第(n-1)共电极图案CEPn-1的第二接触孔H2和第三接触孔H3。
然后,在具有第一接触孔H1、第二接触孔H2和第三接触孔H3的基础基板101上形成第二透明导电层(未示出)。第二透明导电层可以包含诸如氧化铟锡(ITO)、氧化铟锌(IZO)、非晶氧化铟锡(a-ITO)等的光学透明且导电的材料。
利用光致抗蚀剂图案将第二透明导电层图案化,以形成透明电极图案。透明电极图案包括第一像素电极PE1和桥电极BE。在第一像素区域P1中形成第一像素电极PE1,其中,第一像素电极PE1具有形成在其上的多个开口OP。第一像素电极PE1通过第一接触孔H1电连接到漏电极DE。
如图3G中所示,桥电极BE通过第二接触孔H2和第三接触孔H3与第(n)共电极图案CEPn和第(n-1)共电极图案CEPn-1接触。
下文中,相同的标号将用于表示与那些在实施例1中描述的组件相同的组件,并将仅提供对它们的简要描述。
实施例2
图4是示出根据本发明实施例2的阵列基板的平面图。图5是沿图4中的II-II′线截取的剖视图。
参照图4和图5,阵列基板100b包括多条栅极线GLn-1和GLn、多条数据线DLm和DLm+1、多个共电极图案CEPn-1和CEPn、屏蔽电极SDE、开关元件TR、像素电极PE和桥电极BE。
栅极线GLn-1和GLn沿第一方向“X”延伸。数据线DLm和DLm+1沿与第一方向“X”交叉的第二方向“Y”延伸。在数据线DLm和DLm+1下方形成沟道图案140c。沟道图案140c包括半导体层。
在沿第一方向“X”布置的像素区域P1和P2中形成共电极图案CEPn。由共电极图案CEP产生的电场可以防止数据线DLm和第一像素电极PE1之间的耦合,以减小数据线DLm和第一像素电极PE1之间的耦合电容。因此,第一像素电极PE1延伸到与数据线DLm相邻的区域,以提高阵列基板的开口率。
屏蔽电极SDE分别形成在共电极图案CEPn-1和CEPn与数据线DLm和DLm+1之间,并与数据线DLm和DLm+1叠置。可以将相同电平的电压施加到屏蔽电极和共电极图案。屏蔽电极SDE可以阻挡通过基础基板101的后表面入射的光。因此,可以防止将光施加到形成在数据线DLm和DLm+1下方的沟道图案140c。
例如,当使用闪烁方法以预定的周期将光提供到阵列基板100b时,光电流可以流过沟道图案140c,从而在显示面板中产生瀑布现象。因此,屏蔽电极SDE可以阻挡入射到沟道图案140c的光,从而可以防止瀑布现象。屏蔽电极SDE可以包含光学不透明材料。例如,可以由形成栅极线GLn-1和GLn的栅极金属层形成屏蔽电极SDE。
屏蔽电极SDE可以防止第一像素电极PE1和第二像素电极PE2之间的漏光。因此,可以不在面对阵列基板100b的相对基板上与数据线DLm和DLm+1对应的区域中形成光阻挡图案。
开关元件TR包括:栅电极GE,连接到第(n)栅极线GLn;源电极SE,连接到第(m)数据线DLm;漏电极DE,与源电极SE分开,通过沟道部件140b连接到源电极SE。沟道部件140b形成在源电极SE和漏电极DE下方。
第一像素电极PE1具有形成在其上的多个开口OP。例如,开口OP可以彼此分开。在这个实施例中,沿第一方向“X”以V形形成开口OP。可选择地,开口OP可以具有其它形状,诸如沿第二方向“Y”的V形。可选择地,可以沿与第一方向“X”和第二方向“Y”平行的方向形成开口OP。
桥电极BE与彼此分开的共电极图案CEPn-1和CEPn电接触。
可以将结合到实施例1的阵列基板100a的相对基板200应用到实施例2的显示面板,并将省略关于上面的元件的进一步说明。
下文中,将参照附图3A至3G和图5来描述制造根据实施例2的阵列基板100b的方法。
参照图3A和图3B,在沿第一方向布置在第一基础基板101上的像素区域中形成多个共电极图案CEPn-1和CEPn。在如图3C中所示的制造第一金属图案的工艺中,形成屏蔽电极SDE。
在如图3E中所示的制造第二金属图案的工艺中,通过一个掩模将沟道层141和142以及第二金属层150图案化。例如,可以在具有第一金属层的第一基础基板101上顺序沉积沟道层141和142以及第二金属层150。然后,通过光致抗蚀剂图案作为掩模同时地将沟道层141和142以及第二金属层150图案化,以形成第二金属图案。第二金属图案包括沟道图案。即,在开关元件TR的源电极SE和漏电极DE下方形成沟道部件140b,在数据线DLm和DLm+1下方形成沟道图案140c。可选择地,在制造第二金属图案的工艺中,可以通过与制造实施例1的阵列基底的方法中描述的掩模不同的掩模将沟道层和第二金属层图案化。
然后,形成像素电极PE和桥电极BE的工艺可以与图3F和图3G的描述中的工艺基本相同。
实施例3
图6是示出根据本发明实施例3的阵列基板的平面图。图7是沿图6中的III-III′线截取的剖视图。
参照图6和图7,阵列基板100c包括多条栅极线GLn-1和GLn、多条数据线DLm和DLm+1、第一开关元件TR1、第二开关元件TR2、第一像素电极PE1、第二像素电极PE2、第一共电极CE1、第二共电极CE2、屏蔽电极SDE和桥电极BE。
第一开关元件TR1电连接到第(n)栅极线GLn、第(m)数据线DLm和第一像素电极PE1。第一共电极CE1形成在第一像素电极PE1下方,以在形成第一像素电极PE1的区域中与第一像素电极PE1叠置。
第二开关元件TR2电连接到第(n)栅极线GLn、第(m+1)数据线DLm+1和第二像素电极PE2。第二共电极CE2形成在第二像素电极PE2下方,以在形成有第二像素电极PE2的区域中与第二像素电极PE2叠置。
屏蔽电极SDE形成在数据线DLm和DLm+1下方,以电接触彼此相邻的第一共电极CE1和第二共电极CE2。可以将相同电平的电压施加到屏蔽电极和共电极。在屏蔽电极SDE处形成的电场可以防止第(m)数据线DLm和像素电极PE之间的耦合,从而可以减小第(m)数据线DLm和像素电极PE之间的耦合电容。因此,第一像素电极PE1和第二像素电极PE2延伸到与数据线DL相邻的区域,从而可以提高显示面板的开口率。
屏蔽电极SDE阻挡从基板基底101的后表面入射的光,以防止产生瀑布现象。此外,可以通过屏蔽电极SDE来阻挡第一像素电极PE1和第二像素电极PE2之间的漏光。可以从面对阵列基板100c的相对基板中与数据线DLm和DLm+1对应的区域去除光阻挡图案。屏蔽电极SDE可以包含光学不透明材料。例如,可以由形成栅极线GLn-1和GLn的栅极金属层形成屏蔽电极SDE。
可以将结合到实施例1的阵列基板100a的相对基板200应用到实施例3的显示面板,并将省略关于上面的元件的进一步说明。
下文中,将参照图3A至图3G和图7来详细描述制造根据实施例3的阵列基板100c的方法。
参照图3A和图7,可以在第一基础基板101上形成光学不透明且导电的层,利用光致抗蚀剂图案作为掩模在像素区域P1和P2中分别形成第一共电极CE1和第二共电极CE2。
然后,在如图3C中所示的制造第一金属图案的工艺中,形成电连接到沿第一方向布置的像素区域P1和P2的屏蔽电极SDE。
可以通过如在实施例2中描述的形成工艺在具有屏蔽电极SDE的第一基础基板101上形成第二金属图案和像素电极PE。可选择地,可以通过如在实施例1中描述的形成工艺来形成第二金属图案和像素电极PE。
图8A至图8C是示出根据本发明实施例制造的样品的显示面板的剖视图。
图8A是示出根据本发明一个实施例制造的第一样品的显示面板的剖视图。参照图8A,在根据第一样品的阵列基板100a的像素区域中形成共电极图案CEP,在共电极图案CEP上形成数据线DL。在像素区域中形成第一像素电极PE1和第二像素电极PE2,以与数据线DL分开。详细地讲,数据线DL与第一像素电极PE1分开大约2.0μm,数据线DL与第二像素电极PE2分开大约2.0μm。即,为了通过共电极图案CEP来减小第一像素电极PE1和第二像素电极PE2之间的耦合,数据线DL和第一像素电极PE1之间的距离为大约2.0μm,数据线DL和第二像素电极PE2之间的距离为大约2.0μm。
由于数据线DL与第一像素电极PE1和第二像素电极PE2之间的距离均为大约2.0μm,所以在相对基板上形成光阻挡图案210以与第一像素电极PE1和第二像素电极PE2的边缘叠置大约2.5μm,以阻挡从间隔区域的漏光。光阻挡图案210的宽度为大约13.5μm。
图8B是示出根据本发明另一实施例制造的第二样品的显示面板的剖视图。参照图8B,在第二样品的阵列基板100b上形成共电极图案CEP,在共电极图案CEP上形成屏蔽电极SDE,并在屏蔽电极SDE上形成数据线DL。
然后,在像素区域中形成第一像素电极PE1和第二像素电极PE2,以与数据线DL分开。详细地讲,数据线DL与第一像素电极PE1分开大约2.0μm,数据线DL与第二像素电极PE2分开大约2.0μm。即,为了通过共电极图案CEP来减小第一像素电极PE1和第二像素电极PE2之间的耦合,与第一样品相同,数据线DL和第一像素电极PE1之间的距离为大约2.0μm,数据线DL和第二像素电极PE2之间的距离为大约2.0μm。光阻挡图案210的宽度为大约13.5μm。
图8C是示出根据本发明又一实施例制造的第三样品的显示面板的剖视图。参照图8C,在根据第三样品的阵列基板100c的像素区域中独立地形成共电极CE1和CE2。在第一共电极CE1和第二共电极CE2的间隔区域中形成屏蔽电极SDE。屏蔽电极SDE的两个边缘与第一共电极CE1和第二共电极CE2叠置,以电连接到第一共电极CE1和第二共电极CE2。
屏蔽电极SDE可以减小数据线DL与第一像素电极PE1和第二像素电极PE2之间的耦合。与第一样品相同,数据线DL和第一像素电极PE1之间的距离为大约2.0μm,数据线DL和第二像素电极PE2之间的距离为大约2.0μm。形成在相对基板200上的光阻挡图案210的宽度为大约13.5μm。
图8D是示出作为根据传统技术的对比样品的显示面板的剖视图。
参照图8D,在对比样品中,第一共电极CE1和第二共电极CE2形成在彼此相邻的像素区域P1和P2中,数据线DL形成在第一共电极CE1和第二共电极CE2的间隔区域中,第一像素电极PE1和第二像素电极PE2形成在第一共电极CE1和第二共电极CE2上。光阻挡图案210与数据线DL对应地形成在面对阵列基板100的相对基板200上。
根据图8D中的显示面板,在第一共电极CE1和第二共电极CE2与数据线DL之间产生耦合,在第一像素电极PE1和第二像素电极PE2之间产生耦合。因此,数据线DL与第一共电极CE1和第二共电极CE2分开大约4.0μm,以使耦合作用最小化。此外,数据线DL与第一像素电极PE1和第二像素电极PE2分开大约4.0μm,以使耦合作用最小化。
为了阻挡从数据线DL与第一像素电极PE1和第二像素电极PE2之间的间隔区域的漏光,应该在相对基板200上形成光阻挡图案210,以与第一像素电极PE1和第二像素电极PE2的边缘叠置大约4.0μm至大约4.5μm。因此,光阻挡图案210的宽度为大约21.0μm。
下面的表1示出如图8A至图8C中所示的第一至第三样品和如图8D中所示的对比样品的数据。
表1
第一样品 第二样品 第三样品 对比样品
DL_PE 2.0μm 2.0μm 2.0μm 4.0μm
PE_LB 2.5μm 2.5μm 2.5μm 4.0-4.5μm
光阻挡图案的宽度 13.5μm 13.5μm 13.5μm 21.0μm
开口率 56% 56% 56% 47%
参照表1,与对比样品相比,第一至第三样品的数据线和像素电极之间的间隔(DL_PE)均变窄。此外,与对比样品相比,像素电极和光阻挡图案之间的叠置宽度(PE_LB)均变窄。因此,第一至第三样品的光阻挡图案的宽度也均小于对比样品的光阻挡图案的宽度。
详细地讲,第一至第三样品的数据线和像素电极之间的间隔(DL_PE)均为大约2.0μm;相反,对比样品的DL_PE为大约4.0μm。此外,第一至第三样品的像素电极和光阻挡图案之间的叠置宽度(PE_LB)均为大约2.5μm;相反,对比样品的PE_LB为大约4.0μm至大约4.5μm。因此,第一至第三样品的光阻挡图案的宽度为大约13.5μm;相反,对比样品的光阻挡图案的宽度为大约21.0μm。
结果,与对比样品相比,第一至第三样品的光阻挡图案的宽度变窄,使得第一至第三样品的开口率大于对比样品的开口率。即,第一至第三样品的开口率均为大约56%;然而,对比样品的开口率为大约47%。因此,与对比样品相比,样品的开口率增加大约10%。
在上面描述的样品中,光阻挡图案形成在相对基板上。可选择地,可以从相对基板上去除光阻挡图案。即,当在阵列基板上形成包含光学不透明材料的屏蔽电极SDE时,可以从相对基板去除光阻挡图案。在这种情况下,开口率可以增加到大于大约56%。
如上所述,根据本发明的实施例,在阵列基板上形成共电极图案,以防止在数据线和共电极图案的像素电极之间产生耦合,从而可以使像素电极和数据线之间的距离最小化,因此,可以提高开口率。
此外,在数据线下方形成包含光学不透明材料的屏蔽电极,从而减小数据线和像素电极之间的耦合。此外,屏蔽电极可以阻挡入射到形成在数据线下方的沟道图案的光,从而防止瀑布现象。当在阵列基板上形成屏蔽电极时,可以在面对阵列基板的相对基板上的与数据线对应的区域中去除光阻挡图案。结果,可以提高显示面板的透光率。
虽然已经描述了本发明的示例性实施例,但是应该理解的是,本发明不应当限于这些示例性实施例,而是在如权利要求所保护的本发明的精神和范围内,本领域普通技术人员可以做出各种改变和修改。

Claims (29)

1.一种阵列基板,所述阵列基板包括:
基础基板;
栅极线,栅极线在基础基板上沿第一方向延伸;
数据线,数据线沿与第一方向交叉的第二方向延伸;
多个共电极,所述多个共电极形成在基础基板的多个像素区域中;
像素电极,像素电极具有形成在像素电极上的多个开口,
其中,共电极与像素电极的全部的所述多个开口叠置,
其中,共电极的一部分与数据线交叉,并且一个像素区域中的共电极与沿第一方向和该像素区域相邻的另一像素区域中的共电极沿第一方向一体地形成。
2.如权利要求1所述的阵列基板,其中,共电极与在沿第一方向与该像素电极相邻的另一像素区域中的像素电极叠置。
3.如权利要求1所述的阵列基板,其中,所述阵列基板还包括:
屏蔽电极,屏蔽电极形成在数据线下方并形成在共电极上,
其中,相同电平的电压施加到屏蔽电极和所述多个共电极。
4.如权利要求3所述的阵列基板,其中,屏蔽电极和共电极由相同的材料形成。
5.如权利要求3所述的阵列基板,其中,屏蔽电极由光学不透明且导电的材料形成。
6.如权利要求3所述的阵列基板,其中,屏蔽电极和栅极线由相同的材料形成。
7.如权利要求3所述的阵列基板,所述阵列基板还包括:
半导体层,半导体层形成在数据线和屏蔽电极之间。
8.如权利要求3所述的阵列基板,其中,所述多个共电极包括共同地形成在沿第一方向布置的多个像素区域中的共电极图案。
9.如权利要求8所述的阵列基板,其中,屏蔽电极与共电极图案叠置并且接触共电极图案。
10.如权利要求9所述的阵列基板,所述阵列基板还包括:
半导体层,半导体层形成在数据线和屏蔽电极之间。
11.如权利要求3所述的阵列基板,其中,屏蔽电极的宽度大于沿第一方向相邻的两个的像素电极之间的间隙。
12.如权利要求1所述的阵列基板,所述阵列基板还包括:
桥电极,桥电极电连接沿第二方向彼此相邻的共电极。
13.如权利要求1所述的阵列基板,其中,共电极和数据线的一部分叠置,所述阵列基板还包括桥电极。
14.如权利要求12所述的阵列基板,其中,桥电极和像素电极由相同的材料形成。
15.如权利要求3所述的阵列基板,其中,屏蔽电极和共电极一体地形成。
16.如权利要求3所述的阵列基板,其中,屏蔽电极部分地与像素电极叠置。
17.一种显示面板,所述显示面板包括阵列基板和结合到阵列基板的相对基板,阵列基板包括:
基础基板;
栅极线,栅极线在基础基板上沿第一方向延伸;
数据线,数据线沿与第一方向交叉的第二方向延伸;
多个共电极,所述多个共电极形成在基础基板的多个像素区域中;
像素电极,像素电极具有形成在像素电极上的多个开口,
其中,共电极与像素电极的全部的所述多个开口叠置,
其中,共电极的一部分与数据线交叉,并且一个像素区域中的共电极与沿第一方向和该像素区域相邻的另一像素区域中的共电极沿第一方向一体地形成。
18.如权利要求17所述的显示面板,其中,所述显示面板还包括:
屏蔽电极,屏蔽电极被形成为与数据线叠置并形成在共电极上,
其中,相同电平的电压施加到屏蔽电极和所述多个共电极。
19.如权利要求17所述的显示面板,其中,相对基板包括与每个像素区域对应地形成的滤色器。
20.如权利要求17所述的显示面板,其中,相对基板包括形成在与栅极线和数据线对应的区域中的光阻挡图案。
21.如权利要求18所述的显示面板,其中,屏蔽电极和共电极由相同的材料形成。
22.如权利要求18所述的显示面板,其中,屏蔽电极由光学不透明且导电的材料形成。
23.如权利要求18所述的显示面板,其中,屏蔽电极和栅极线由相同的材料形成。
24.如权利要求17所述的显示面板,其中,相对基板包括与栅极线对应地形成的光阻挡图案,在与数据线对应的区域中去除了光阻挡图案。
25.如权利要求18所述的显示面板,其中,所述多个共电极包括共同地形成在沿第一方向布置的多个像素区域中的共电极图案。
26.如权利要求25所述的显示面板,其中,屏蔽电极形成在共电极图案上,并与共电极图案接触。
27.如权利要求26所述的显示面板,其中,相对基板包括与栅极线对应地形成的光阻挡图案,在与数据线对应的区域中去除了光阻挡图案。
28.如权利要求17所述的显示面板,其中,阵列基板还包括:
桥电极,桥电极电连接沿第二方向彼此相邻的共电极。
29.一种阵列基板,所述阵列基板包括:
栅极线,栅极线在基础基板上沿第一方向延伸;
数据线,数据线沿与第一方向交叉的第二方向延伸;
多个共电极,所述多个共电极形成在基础基板的多个像素区域中;
像素电极,像素电极与共电极叠置,像素电极具有形成在像素电极上的多个开口,
其中,共电极与像素电极的全部的所述多个开口叠置,
其中,共电极的一部分与数据线交叉,并且一个像素区域中的共电极与沿第一方向和该像素区域相邻的另一像素区域中的共电极沿第一方向一体地形成。
CN201210143943.0A 2007-11-14 2008-09-05 阵列基板和具有该阵列基板的显示面板 Active CN102707516B (zh)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
KR1020070115836A KR20090049659A (ko) 2007-11-14 2007-11-14 표시 기판 및 이를 구비한 표시 패널
KR10-2007-0115836 2007-11-14
CN2008102153097A CN101436602B (zh) 2007-11-14 2008-09-05 阵列基板和具有该阵列基板的显示面板

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
CN2008102153097A Division CN101436602B (zh) 2007-11-14 2008-09-05 阵列基板和具有该阵列基板的显示面板

Publications (2)

Publication Number Publication Date
CN102707516A CN102707516A (zh) 2012-10-03
CN102707516B true CN102707516B (zh) 2016-03-02

Family

ID=40623370

Family Applications (2)

Application Number Title Priority Date Filing Date
CN2008102153097A Active CN101436602B (zh) 2007-11-14 2008-09-05 阵列基板和具有该阵列基板的显示面板
CN201210143943.0A Active CN102707516B (zh) 2007-11-14 2008-09-05 阵列基板和具有该阵列基板的显示面板

Family Applications Before (1)

Application Number Title Priority Date Filing Date
CN2008102153097A Active CN101436602B (zh) 2007-11-14 2008-09-05 阵列基板和具有该阵列基板的显示面板

Country Status (3)

Country Link
US (2) US8625065B2 (zh)
KR (1) KR20090049659A (zh)
CN (2) CN101436602B (zh)

Families Citing this family (36)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20100224878A1 (en) * 2009-03-05 2010-09-09 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device
US8804081B2 (en) * 2009-12-18 2014-08-12 Samsung Display Co., Ltd. Liquid crystal display device with electrode having opening over thin film transistor
KR101739801B1 (ko) * 2010-05-28 2017-05-26 삼성디스플레이 주식회사 액정 표시 장치 및 그의 제조 방법
KR101770319B1 (ko) * 2010-11-25 2017-08-22 엘지디스플레이 주식회사 액정표시장치
JP5504215B2 (ja) * 2011-07-08 2014-05-28 株式会社ジャパンディスプレイ 液晶表示装置
CN102338956A (zh) * 2011-08-31 2012-02-01 深圳市华星光电技术有限公司 薄膜晶体管阵列基板
US9075271B2 (en) * 2011-09-06 2015-07-07 Japan Display Inc. Liquid crystal display device
KR101910401B1 (ko) * 2011-11-11 2018-10-23 엘지디스플레이 주식회사 액정표시장치
JP6010330B2 (ja) * 2012-04-23 2016-10-19 株式会社ジャパンディスプレイ 液晶表示装置
KR101922088B1 (ko) 2012-05-23 2018-11-27 삼성디스플레이 주식회사 액정 표시 장치
TWI465819B (zh) * 2012-07-13 2014-12-21 Au Optronics Corp 液晶顯示面板
JP6050985B2 (ja) * 2012-08-23 2016-12-21 株式会社ジャパンディスプレイ 液晶表示装置
US8927985B2 (en) * 2012-09-20 2015-01-06 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device
KR101980757B1 (ko) * 2012-12-13 2019-05-21 엘지디스플레이 주식회사 유기발광 표시장치
JP2014126674A (ja) * 2012-12-26 2014-07-07 Japan Display Inc 液晶表示装置
KR102040084B1 (ko) * 2013-03-25 2019-11-05 삼성디스플레이 주식회사 표시 장치
CN103345095A (zh) * 2013-07-11 2013-10-09 深圳市华星光电技术有限公司 一种tft-lcd阵列基板及显示装置
CN103681692A (zh) * 2013-11-29 2014-03-26 北京京东方光电科技有限公司 一种阵列基板及其制作方法、显示装置
KR102140815B1 (ko) 2013-12-09 2020-08-04 삼성디스플레이 주식회사 액정 표시 장치
JP2015121583A (ja) * 2013-12-20 2015-07-02 株式会社ジャパンディスプレイ 液晶表示パネル
JP2015125224A (ja) * 2013-12-26 2015-07-06 株式会社ジャパンディスプレイ 液晶表示装置
JP2015210374A (ja) 2014-04-25 2015-11-24 株式会社ジャパンディスプレイ 液晶表示装置
KR102228269B1 (ko) * 2014-07-09 2021-03-17 삼성디스플레이 주식회사 표시 기판 및 이의 제조 방법
JP6431321B2 (ja) * 2014-09-12 2018-11-28 株式会社ジャパンディスプレイ 液晶表示装置
KR102231043B1 (ko) * 2014-10-24 2021-03-24 엘지디스플레이 주식회사 액정표시장치
CN104516161B (zh) * 2014-12-12 2018-01-02 上海中航光电子有限公司 一种像素单元
CN104882450B (zh) * 2015-04-30 2018-05-25 京东方科技集团股份有限公司 一种阵列基板及其制作方法、显示装置
TWI571671B (zh) * 2016-02-19 2017-02-21 友達光電股份有限公司 液晶顯示面板
EP3610513B1 (en) * 2017-05-17 2023-10-11 Apple Inc. Organic light-emitting diode display with reduced lateral leakage
JP6968710B2 (ja) * 2018-01-11 2021-11-17 株式会社ジャパンディスプレイ 表示装置
US20200019026A1 (en) * 2018-07-10 2020-01-16 Sharp Kabushiki Kaisha Liquid crystal display panel
US10852609B2 (en) 2019-02-27 2020-12-01 Au Optronics Corporation Pixel array substrate and driving method thereof
CN110412806A (zh) * 2019-08-05 2019-11-05 京东方科技集团股份有限公司 阵列基板及制作方法、显示面板及制作方法和显示装置
CN110824795A (zh) * 2019-10-18 2020-02-21 深圳市华星光电半导体显示技术有限公司 一种基板及液晶显示面板
CN111474780B (zh) * 2020-05-25 2022-08-05 深圳市华星光电半导体显示技术有限公司 阵列基板及液晶显示面板
CN114068584A (zh) * 2020-08-03 2022-02-18 友达光电股份有限公司 像素阵列基板

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1532617A (zh) * 2003-03-19 2004-09-29 Nec液晶技术株式会社 液晶显示器以及其制造方法
CN1621924A (zh) * 2003-11-26 2005-06-01 Lg.菲利浦Lcd株式会社 下基板、面内切换模式液晶显示器件及其制造方法
CN1637567A (zh) * 2004-01-08 2005-07-13 Nec液晶技术株式会社 液晶显示装置
CN1991548A (zh) * 2005-12-29 2007-07-04 Lg.菲利浦Lcd株式会社 共平面开关模式液晶显示器件的阵列基板及其制造方法
CN101063776A (zh) * 2001-01-29 2007-10-31 株式会社日立制作所 液晶显示装置
US8314915B2 (en) * 2008-06-27 2012-11-20 Sony Corporation Liquid crystal display panel

Family Cites Families (20)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5760856A (en) 1995-09-08 1998-06-02 Hitachi, Ltd. In-plane field type liquid crystal display device with light shielding pattern suitable for high aperture ratio
TW396289B (en) * 1996-10-29 2000-07-01 Nippon Electric Co Liquid crystal display device
KR100502088B1 (ko) 1998-03-12 2005-11-22 삼성전자주식회사 새로운 전극 배열을 갖는 액정 표시 장치
US6486933B1 (en) * 1998-03-12 2002-11-26 Samsung Electronics Co., Ltd. Liquid crystal display with preventing vertical cross-talk having overlapping data lines
KR100587367B1 (ko) * 2000-10-20 2006-06-08 엘지.필립스 엘시디 주식회사 횡전계방식 액정표시장치 및 그 제조방법
US6784965B2 (en) * 2000-11-14 2004-08-31 Lg.Philips Lcd Co., Ltd. In-plane switching mode liquid crystal display device and manufacturing method thereof
KR20040038355A (ko) * 2002-10-31 2004-05-08 엘지.필립스 엘시디 주식회사 개구율이 향상된 횡전계모드 액정표시소자
TW594169B (en) * 2003-04-17 2004-06-21 Au Optronics Corp In-plane switching mode liquid crystal display
JP2004325953A (ja) * 2003-04-25 2004-11-18 Nec Lcd Technologies Ltd 液晶表示装置
KR100989165B1 (ko) 2003-06-02 2010-10-20 엘지디스플레이 주식회사 횡전계 방식 액정표시장치 및 제조 방법
KR101080704B1 (ko) 2004-10-05 2011-11-07 엘지디스플레이 주식회사 광시야각 반사투과형 액정표시장치
KR20060079040A (ko) * 2004-12-31 2006-07-05 엘지.필립스 엘시디 주식회사 프린지 필드 스위칭 타입의 박막 트랜지스터 기판 및 그제조 방법
KR101152128B1 (ko) * 2005-07-04 2012-07-02 삼성전자주식회사 액정 표시 장치 및 그 구동 방법
JP4858820B2 (ja) * 2006-03-20 2012-01-18 日本電気株式会社 アクティブマトリクス基板及び液晶表示装置並びにその製造方法
KR101273630B1 (ko) 2006-05-03 2013-06-11 엘지디스플레이 주식회사 횡전계 방식 액정표시장치 및 그 제조방법
KR101246719B1 (ko) * 2006-06-21 2013-03-25 엘지디스플레이 주식회사 횡전계형 액정표시장치용 어레이 기판 및 이의 제조 방법
KR101182322B1 (ko) * 2006-06-30 2012-09-20 엘지디스플레이 주식회사 수평 전계 인가형 박막 트랜지스터 기판 및 그 제조 방법
KR100908357B1 (ko) * 2006-08-09 2009-07-20 엡슨 이미징 디바이스 가부시키가이샤 횡전계 방식의 액정 표시 패널
KR101270705B1 (ko) * 2006-09-26 2013-06-03 삼성디스플레이 주식회사 박막 트랜지스터 기판과 이의 제조 방법 및 이를 구비한액정표시패널
KR20090054210A (ko) * 2007-11-26 2009-05-29 삼성전자주식회사 액정표시장치의 어레이 기판 및 그의 제조 방법

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101063776A (zh) * 2001-01-29 2007-10-31 株式会社日立制作所 液晶显示装置
CN1532617A (zh) * 2003-03-19 2004-09-29 Nec液晶技术株式会社 液晶显示器以及其制造方法
CN1621924A (zh) * 2003-11-26 2005-06-01 Lg.菲利浦Lcd株式会社 下基板、面内切换模式液晶显示器件及其制造方法
CN1637567A (zh) * 2004-01-08 2005-07-13 Nec液晶技术株式会社 液晶显示装置
CN1991548A (zh) * 2005-12-29 2007-07-04 Lg.菲利浦Lcd株式会社 共平面开关模式液晶显示器件的阵列基板及其制造方法
US8314915B2 (en) * 2008-06-27 2012-11-20 Sony Corporation Liquid crystal display panel

Also Published As

Publication number Publication date
US20140104558A1 (en) 2014-04-17
US20090122247A1 (en) 2009-05-14
KR20090049659A (ko) 2009-05-19
CN101436602A (zh) 2009-05-20
US8625065B2 (en) 2014-01-07
CN102707516A (zh) 2012-10-03
CN101436602B (zh) 2012-07-04
US8760610B2 (en) 2014-06-24

Similar Documents

Publication Publication Date Title
CN102707516B (zh) 阵列基板和具有该阵列基板的显示面板
CN1808252B (zh) 薄膜晶体管阵列面板和包括该面板的液晶显示器
CN101241278B (zh) 边缘场开关模式lcd
CN100507687C (zh) 液晶显示器以及用于该液晶显示器的面板
CN101308307B (zh) 液晶显示面板及薄膜晶体管基板的制造方法
US8564745B2 (en) Liquid crystal display having more than one color portion within a pixel
KR102495984B1 (ko) 표시 장치
CN101017302B (zh) 液晶显示装置及其制造方法
US10042215B2 (en) Liquid crystal display
CN100520541C (zh) 薄膜晶体管阵列基板及其制造方法
CN100529925C (zh) 共平面开关模式液晶显示器件的阵列基板及其制造方法
CN104678637A (zh) 液晶显示器
US20080079883A1 (en) Liquid crystal display
CN104035228A (zh) 液晶显示器及其制造方法
CN110858044A (zh) 液晶显示装置
CN100399164C (zh) 面内切换模式液晶显示器件及其制造方法
US10180592B2 (en) Liquid crystal display
US10295866B2 (en) Liquid crystal display device
US10254598B2 (en) Liquid crystal display
KR102366342B1 (ko) 액정 표시 장치
US10068930B2 (en) Display device
CN205787505U (zh) 阵列基板及显示装置
KR19980031798A (ko) 평면 구동 방식의 액정 표시 장치 및 그 제조 방법
US8031301B2 (en) Display substrate, method of manufacturing the same, and liquid crystal display apparatus having the same
CN107340654B (zh) 液晶显示设备

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant