CN102110476B - 具有用于修复缺陷单位单元的冗余电路的半导体存储装置 - Google Patents
具有用于修复缺陷单位单元的冗余电路的半导体存储装置 Download PDFInfo
- Publication number
- CN102110476B CN102110476B CN201010141479.2A CN201010141479A CN102110476B CN 102110476 B CN102110476 B CN 102110476B CN 201010141479 A CN201010141479 A CN 201010141479A CN 102110476 B CN102110476 B CN 102110476B
- Authority
- CN
- China
- Prior art keywords
- signal
- block
- unit
- matrix
- detection signal
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C29/00—Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation
- G11C29/04—Detection or location of defective memory elements, e.g. cell constructio details, timing of test signals
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C17/00—Read-only memories programmable only once; Semi-permanent stores, e.g. manually-replaceable information cards
- G11C17/14—Read-only memories programmable only once; Semi-permanent stores, e.g. manually-replaceable information cards in which contents are determined by selectively establishing, breaking or modifying connecting links by permanently altering the state of coupling elements, e.g. PROM
- G11C17/16—Read-only memories programmable only once; Semi-permanent stores, e.g. manually-replaceable information cards in which contents are determined by selectively establishing, breaking or modifying connecting links by permanently altering the state of coupling elements, e.g. PROM using electrically-fusible links
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C17/00—Read-only memories programmable only once; Semi-permanent stores, e.g. manually-replaceable information cards
- G11C17/14—Read-only memories programmable only once; Semi-permanent stores, e.g. manually-replaceable information cards in which contents are determined by selectively establishing, breaking or modifying connecting links by permanently altering the state of coupling elements, e.g. PROM
- G11C17/18—Auxiliary circuits, e.g. for writing into memory
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C29/00—Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation
Landscapes
- For Increasing The Reliability Of Semiconductor Memories (AREA)
Abstract
本发明涉及一种具有用于修复缺陷单位单元的冗余电路的半导体存储装置。该半导体存储装置包括:第一区块,其包括多个单元矩阵;第二区块,其包括多个单元矩阵;和共用的熔丝组件,其由第一和第二区块共用,被配置为在第一区块或第二区块被使能并且使能的区块中包括缺陷单元矩阵时输出缺陷指示信号。
Description
相关申请的交叉引用
本发明要求在2009年12月29日提交的韩国专利申请号10-2009-0132874的优先权,其整体内容被引用合并于此。
技术领域
本发明的示例性实施例涉及一种半导体存储装置,并且更具体地,涉及一种增加用于修复缺陷单位单元并且减小半导体存储装置中的总面积的列冗余电路的效率的半导体存储装置。
背景技术
在具有多种半导体器件的系统中,半导体存储装置可以用作数据存储。半导体存储装置可以输出对应于从例如中央处理单元(CPU)的数据处理器接收的地址的数据,或者将从数据处理器接收的数据存储到通过地址选择的存储单元中。
随着系统的操作速度的增加和半导体集成电路技术的发展,期望半导体存储装置的更高速度的输入/输出操作。正在需要可以存储更多的数据、迅速地读写数据并且降低功耗的半导体存储装置。在满足这些需要时,用于在半导体存储装置中传输多种信号的信号线的宽度和用于存储数据的单位单元的尺寸已逐渐变小。结果,半导体芯片中包括的信号线的数目和单位单元的数目增加以便于满足对大容量半导体存储装置的需要。
然而,大容量半导体存储装置的设计和制造工艺也正变得更加困难。例如,随着半导体存储装置中包括的元件尺寸缩小,往往出现缺陷。特别地,缺陷可能存在于信号线之间或者信号线和单位单元之间,其中这些缺陷起到使半导体存储装置的缺陷率增加的作用。当在半导体存储装置中未适当地修复/补偿这些缺陷时,产量可能受到损害。作为解决该问题的方法,半导体存储装置可以包括被配置为检测和修复缺陷的列冗余电路。
可用于替换缺陷单位单元的列冗余电路常常包括在半导体存储装置中的多个区块的每个区块中。每个区块可以包括具有单位单元的单元矩阵、提供用于访问行地址的电路的行控制区域和提供用于访问列地址的电路的列控制区域。列冗余电路可以包括被配置为修复缺陷单位单元的行地址的行冗余电路和配置为用于修复缺陷单位单元的列地址的列冗余电路。行冗余电路和列冗余电路分别包括在每个区块中的行控制区域和列控制区域中。
图1示出了说明具有堆叠区块结构的传统的半导体存储装置的示图。
参照图1,在具有堆叠区块结构的传统的半导体存储装置中,相邻区块的列控制区域被设置为相互接触。
图1中的半导体存储装置包括多个区块。每个区块典型地包括:包括多个单位单元的单元矩阵、包括被配置为控制字线的行解码器(XDEC,未示出)的行控制区域和包括被配置为控制列线的列解码器(YDEC)的列控制区域。列控制区域包括被配置为对从单位单元输出的数据解码的列解码器(YDEC)和列冗余电路。此外,半导体存储装置中的每个区块的列控制区域包括通过多个熔丝实现的列冗余电路。
相邻区块的每一个包括对应的列冗余电路。列冗余电路接收用于控制区块中的单元矩阵的列地址,并且在单位单元中出现缺陷时,用于将对应于缺陷单位单元的列地址替换为用于修复缺陷单元的备用单元的列地址。该操作被称为“修复操作”。
因此,如图1中说明的,半导体存储装置包括对应于上区块BANK0的列地址的列冗余电路和对应于下区块BANK1的列地址的列冗余电路。
图2是说明图1中的上区块BANK0的传统的列冗余电路的框图。
传统的半导体可以分别包括对应于第一区块BANK0的列地址的列冗余电路和对应于第二区块BANK1的列地址的列冗余电路。第一区块BANK0中包括的熔丝组件222仅检测第一区块BANK0的缺陷单位单元。
参照图2,第一区块BANK0的列冗余电路包括熔丝单元220和比较单元240。
熔丝单元220包括熔丝组件222和缺陷单元地址产生单元226。
熔丝组件222基于重置信号WLCB_B0和单元矩阵信号XMAT_B0<0:n>输出缺陷指示信号YA_B0。当第一区块BANK0进入预充电模式时重置信号WLCB_B0被激活,以重置图3中示出的节点A处的修复检测信号REP_DET。单元矩阵信号XMAT_B0<0:n>被选择性地激活,以指示在区块中的单元矩阵中选择的单元矩阵。缺陷指示信号YA_B0被激活,以指示在所选择的单元矩阵中存在缺陷单位单元。
缺陷单元地址产生单元226接收单元矩阵信号XMAT_B0<0:n>和区块使能信号WLCPB_LAT_B0。当第一区块BANK0被使能时,区块使能信号WLCPB_LAT_B0被激活。缺陷单元地址产生单元226被配置为输出指示缺陷单位单元的位置的列缺陷单元地址YRA_B0。缺陷单元地址产生单元226的数目等于对应的第一区块BANK0的列地址的比特数目。缺陷单元地址产生单元226的操作对于本领域的普通技术人员是明显的,因此省略其进一步的描述。
当缺陷指示信号YA_B0被激活时,比较单元240将从缺陷单元地址产生单元226输出的列缺陷单元地址YRA_B0与外部列地址AYT比较。当外部列地址AYT与列缺陷单元地址YRA_B0相同时,比较单元240输出冗余使能信号SYEB_0。
图3是图2中的传统的熔丝组件222的详细电路图。
参照图3,熔丝组件222包括重置单元310、修复检测信号产生单元320和锁存单元330。
重置单元310响应重置信号WLCB_B0将节点A处的修复检测信号REP_DET重置为逻辑高电平。
重置单元310包括PMOS晶体管,在通过该PMOS晶体管的栅极输入逻辑低电平的重置信号WLCB_B0时,该PMOS晶体管将修复检测信号REP_DET重置为供电电压VDD的逻辑高电平。
尽管图3并未示出,但是重置信号WLCB_B0是通过组合第一区块BANK0的预充电命令和激活命令而产生的。该激活命令响应特定的列地址而使能相应单元矩阵用于读操作或写操作。
因此,重置信号WLCB_B0在第一区块BANK0的预充电模式期间使能重置单元310。
修复检测信号产生单元320响应单元矩阵信号XMAT_B0<0:n>和熔丝的切割状态产生修复检测信号REP_DET并且将其提供给节点A。
单元矩阵信号XMAT_B0<0:n>表示在第一区块BANK0的激活模式期间使能的用于读/写操作的单元矩阵。
修复检测信号产生单元320包括并联耦合在节点A和地电压(VSS)端子之间的多个单位熔丝组件320_1~320_n。
下面详细描述作为多个单位熔丝组件320_1~320_n的示例的第一单位熔丝组件320_1。第一单位熔丝组件320_1包括NMOS晶体管,当在该NMOS晶体管的栅极处输入逻辑高电平的第一单元矩阵信号XMAT_B0<0>时,该NMOS晶体管将地电压VSS施加到熔丝F_1。第一单位熔丝组件320_1包括熔丝F_1,该熔丝F_1响应熔丝F_1的切割状态将地电压VSS从NMOS晶体管施加到节点A。熔丝F_1的切割状态包括切断状态和未切断状态。
锁存单元330锁存节点A处的修复检测信号REP_DET,以输出锁存的信号作为第一区块BANK0的缺陷指示信号YA_B0。锁存单元330可以包括使修复检测信号反相并将其锁存的反相器-锁存器。
在相互并联耦合的多个熔丝当中,对应于半导体存储装置的测试期间检测的缺陷单位单元的熔丝F_1被切断。当单元矩阵信号XMAT_B0<0:n>的相应一个被使能时,对应于所选择的单元矩阵的NMOS晶体管导通,由此施加地电压VSS的逻辑低电平信号。然而,当所选择的单元矩阵包括缺陷单位单元时,由于熔丝处于切断状态,因此修复检测信号REP_DET保持其逻辑高电平的重置状态。相反地,当所选择的单元矩阵不包括缺陷单位单元时,由于熔丝处于未切断状态,因此修复检测信号REP_DET具有逻辑低电平并且缺陷指示信号YA_B0具有逻辑低电平。
图4是说明图3中的熔丝组件222的操作的时序图。这里,熔丝组件222的操作开始于重置模式,其中通过逻辑低电平的重置信号WLCB_B0将节点A处的修复检测信号REP_DET重置为逻辑高电平。熔丝组件F_1中包括的NMOS晶体管因逻辑低电平的单元矩阵信号XMAT_B0<0>而未导通。因此,由于地电压VSS未被提供给节点A,因此节点A处的修复检测信号REP_DET基本上保持逻辑高电平。
当重置信号WLCB_B0变为逻辑高电平时,单元矩阵信号XMAT_B0<0>从逻辑低电平变换到逻辑高电平。
当NMOS晶体管因逻辑高电平的单元矩阵信号XMAT_B0<0>而导通时,地电压VSS被提供给熔丝F_1。
当所选择的单元矩阵包括缺陷单位单元时,由于熔丝F_1被切断,因此地电压VSS未被提供给节点A。节点A处的修复检测信号REP_DET基本上保持先前的逻辑高电平。锁存单元330输出逻辑高电平的修复检测信号REP_DET作为缺陷指示信号YA_B0。
相反地,当所选择的单元矩阵不包括缺陷单位单元时,由于熔丝F_1未被切断,因此地电压VSS被提供给节点A。节点A处的修复检测信号REP_DET从逻辑高电平变换到逻辑低电平。锁存单元330输出逻辑低电平的修复检测信号REP_DET作为缺陷指示信号YA_B0。
在半导体存储装置中,为了提高生产力,期望减小半导体存储装置的总面积。
参照图1~4,传统的区块均包括分立的熔丝组件。因此,尽管传统的熔丝组件222检测对应的区块中包括的缺陷单元矩阵,但是其不能检测另一区块中包括的缺陷单元矩阵。
随着半导体存储装置的尺寸的减小,可以在每个晶片上生产数目更多的半导体存储装置。然而,由于可以在每个晶片上生产数目更多的半导体存储装置,因此也需要用于替换缺陷单位单元的数目更多的列冗余电路。因此,用于替换缺陷单位单元的列冗余电路的数目的这种增加引发了对生产高度集成的半导体存储装置的关注。
发明内容
本发明的实施例涉及提供一种包括列冗余电路的半导体存储装置,该列冗余电路能够在减小半导体存储装置的总尺寸的同时,支持针对每个单位单元区块的修复操作,其中相邻的区块共用用于修复缺陷单位单元的熔丝组件。
根据本发明的实施例,一种半导体存储装置包括:第一区块,其包括多个单元矩阵;第二区块,其包括多个单元矩阵;和共用的熔丝组件,其由第一和第二区块共用,被配置为在第一区块或第二区块被使能并且使能的区块中包括缺陷单元矩阵时输出缺陷指示信号。
根据本发明的另一实施例,一种半导体存储装置包括:多个区块,该些区块包括多个单元矩阵;和共用的熔丝组件,其由多个区块共用并且被配置为在多个区块中的至少一个区块被使能并且使能的区块中包括缺陷单元矩阵时输出缺陷指示信号。
根据本发明的示例性实施例,相邻区块共用用于修复缺陷单位单元的熔丝组件,因此使得可以减小器件的总尺寸。通过具有其中相邻区块的列控制区域被设置为相互接触的堆叠区块结构,相邻区块可以共用列冗余电路。因此,可以减小列冗余电路的尺寸并且可以实现半导体存储装置的高度集成。
附图说明
图1示出了说明传统的半导体存储装置的示图。
图2是说明图1中的半导体存储装置的传统的列冗余电路的框图。
图3是图2中的传统的熔丝组件的详细电路图。
图4是说明图3中的传统的熔丝组件的操作的时序图。
图5示出了说明根据本发明的实施例的半导体存储装置的示图。
图6是图5中的半导体存储装置的列冗余电路的框图。
图7是根据本发明的实施例的共用的熔丝组件的电路图。
图8是说明图7中的熔丝组件的操作的时序图。
图9是根据本发明的另一实施例的共用的熔丝组件的电路图。
图10是说明图9中的熔丝组件的操作的时序图。
具体实施方式
下面将参照附图更加详细地描述本发明的示例性实施例。然而,本发明可以具体化为不同的形式并且不应被解释为限于本文阐述的实施例。相反地,这些实施例被提供以使本公开内容是详尽的和完整的,并且将向本领域的技术人员全面地传达本发明的范围。在本公开内容通篇中,在本发明的不同的附图和实施例中类似的附图标记表示类似的部件。
根据本发明的示例性实施例,具有堆叠区块结构的半导体存储装置被设计为减小半导体存储装置的总面积。在堆叠区块结构中,半导体存储装置中的多个区块的相邻区块的行控制区域或列控制区域被设置为相互接触。
图5示出了说明根据本发明的实施例的具有堆叠区块结构的半导体存储装置的示图。
参照图5,在具有堆叠区块结构的半导体存储装置中,列控制区域被设置为相互接触。此外,列控制区域包括用于对从单位单元输出的数据解码的列解码器YDEC和用于修复缺陷单位单元的列冗余电路。列冗余电路由第一区块BANK0和第二区块BANK1共用。
半导体存储装置包括多个区块,每个区块配备有多个单位单元。当输入用于访问缺陷单位单元的地址时,两个或更多个区块共用用于修复缺陷单位单元的列冗余电路。
两个相邻区块共用图5中说明的半导体存储装置的列控制区域中包括的列冗余电路。更具体地,列冗余电路耦合至上区块和下区块两者。上区块和下区块被称为“第一区块BANK0”和“第二区块BANK1”。较之图1的传统的半导体存储装置,其中在各相应区块中包括对应于列地址的分立的列冗余电路,图5的半导体存储装置中的两个相邻的区块共用对应于列地址的列冗余电路。
如上文所述,在半导体存储装置的制造之后,当配置有多个单位单元的区块的特定单位单元中出现缺陷时,列冗余电路用于替换缺陷单元。由于区块中的缺陷单位单元出现在不同的位置,因此缺陷单位单元极少出现在两个相邻区块的相同位置。因此,当两个相邻的区块共用列冗余电路时,可以将列冗余电路的有效尺寸减少到一半。因此,根据本发明的示例性实施例的半导体存储装置将两个相邻的区块中缺陷单位单元的数据存储在一个共同列冗余电路中,并且在用于访问数据的输入地址对应于缺陷单位单元时修复缺陷单位单元。通过将该列冗余电路安置在两个相邻的区块之间,半导体存储装置中的列冗余电路的总体尺寸被减小。
图6是图5中的第一区块BANK0和第二区块BANK1共用的列冗余电路的框图。
参照图6,第一和第二区块BANK0和BANK1共用的列冗余电路包括熔丝单元600和比较单元650。
熔丝单元600包括共用的熔丝组件610和缺陷单元地址产生单元620。
共用的熔丝组件610接收第一重置信号WLCPB_B0和第二重置信号WLCPB_B1、第一单元矩阵信号XMAT_B0<0:n>和第二单元矩阵信号XMAT_B1<0:n>、以及第一区块使能信号WLCPB_LAT_B0和第二区块使能信号WLCPB_LAT_B1。
共用的熔丝组件610基于第一和第二重置信号WLCPB_B0和WLCPB_B1产生图7中示出的修复检测信号REP_DET,并且响应第一和第二区块使能信号WLCPB_LAT_B0和WLCPB_LAT_B1输出修复检测信号REP_DET作为第一缺陷指示信号YA_B0或第二缺陷指示信号YA_B1。
当第一和第二区块BANK0或BANK1进入预充电模式时第一和第二重置信号WLCPB_B0和WLCPB_B1被激活,以重置修复检测信号REP_DET。第一和第二单元矩阵信号XMAT_B0<0:n>和XMAT_B1<0:n>被激活,以指示在第一区块BANK0和第二区块BANK1中的单元矩阵中选择的被选单元矩阵。修复检测信号REP_DET指示在对应于第一和第二单元矩阵信号XMAT_B0<0:n>和XMAT_B1<0:n>的被选单元矩阵中存在缺陷单位单元。当第一和第二区块BANK0和BANK1被分别使能时,第一和第二区块使能信号WLCPB_LAT_B0和WLCPB_LAT_B1被激活。第一和第二缺陷指示信号YA_B0和YA_B1指示在区块BANK0和BANK1的相应一个中存在缺陷单元矩阵。
缺陷单元地址产生单元620接收第一和第二单元矩阵信号XMAT_B0<0:n>和XMAT_B1<0:n>以及第一和第二区块使能信号WLCPB_LAT_B0和WLCPB_LAT_B1。
缺陷单元地址产生单元620向比较单元650输出指示缺陷单位单元的地址的列缺陷单元地址YRA。
当第一和第二缺陷指示信号YA_B0和YA_B1中任何信号被激活时,比较单元650将来自缺陷单元地址产生单元620的列缺陷单元地址与外部列地址AYT比较。当外部列地址AYT与列缺陷单元地址YRA相同时,比较单元650输出第一和第二冗余使能信号SYEB_0和SYEB_1。缺陷单元地址产生单元620和比较单元650的操作对于本领域的技术人员是明显的并且因此省略其描述。
图7是根据本发明的第一实施例的共用的熔丝组件的电路图。
根据本发明的第一实施例的共用的熔丝组件被称为“共用的熔丝组件610A”。
参照图7,共用的熔丝组件610A包括重置单元710、修复检测信号产生单元720、第一锁存单元730、第一缺陷指示信号输出单元740和第二缺陷指示信号输出单元750。
在任何区块BANK0或BANK1的预充电模式期间,重置单元710将节点A处的修复检测信号REP_DET重置到逻辑高电平。
重置单元710包括第一PMOS晶体管MP1和第二PMOS晶体管MP2。当在第一PMOS晶体管MP1的栅极处输入逻辑低电平的第一重置信号WLCPB_B0时,第一PMOS晶体管MP1将修复检测信号REP_DET重置到供电电压VDD的逻辑高电平。当在第二PMOS晶体管MP2的栅极处输入逻辑低电平的第二重置信号WLCPB_B1时,第二PMOS晶体管MP2将修复检测信号REP_DET重置到供电电压VDD的逻辑高电平。
尽管图6没有示出,但是通过组合任何区块BANK0或BANK1的预充电命令和激活命令可以产生第一和第二重置信号WLCPB_B0和WLCPB_B1。
因此,第一和第二重置信号WLCPB_B0和WLCPB_B1在任何区块BANK0或BANK1的预充电模式期间使能重置单元710。激活命令响应特定列地址使能对应的单元矩阵用于读操作或写操作。
修复检测信号产生单元720响应第一和第二单元矩阵信号XMAT_B0<0:n>和XMAT_B1<0:n>和多个熔丝F_1~F_n的切割状态产生修复检测信号REP_DET并且将其提供给节点A。
修复检测信号产生单元720包括并联耦合在节点A和地电压(VSS)端子之间的多个单位熔丝组件720_1~720_n。
下面详细描述作为多个单位熔丝组件720_1~720_n的示例的第一单位熔丝组件720_1。第一单位熔丝组件720_1包括传输门TG_1和熔丝F_1。
当在传输门TG_1的栅极处输入逻辑高电平的任何单元矩阵信号XMAT_B0<0>或XMAT_B1<0>时,传输门TG_1向熔丝F_1施加地电压VSS。熔丝F_1响应熔丝F_1的切割状态将来自传输门TG_1的地电压VSS施加到节点A。熔丝F_1的切割状态包括切断状态和未切断状态。
第一锁存单元730包括反相器-锁存器,该反相器-锁存器使节点A处的脉冲信号的修复检测信号REP_DET反相并锁存,以向第一缺陷指示信号输出单元740或第二缺陷指示信号输出单元750输出反相的修复检测信号/REP_DET。
第一缺陷指示信号输出单元740包括第一缺陷指示信号产生单元741和第二锁存单元742。第一缺陷指示信号输出单元740响应第一区块使能信号WLCPB_LAT_B0输出反相的修复检测信号/REP_DET的反相信号作为第一缺陷指示信号YA_B0。当第一区块BANK0被使能时激活第一区块使能信号WLCPB_LAT_B0。
第一缺陷指示信号产生单元741响应第一区块使能信号WLCPB_LAT_B0向第二锁存单元742输出反相的修复检测信号/REP_DET。第二锁存单元742包括反相器-锁存器,其使反相的修复检测信号/REP_DET反相并锁存,以输出反相的修复检测信号/REP_DET的反相信号作为第一缺陷指示信号YA_B0。
第二缺陷指示信号输出单元750包括第二缺陷指示信号产生单元751和第三锁存单元752。第二缺陷指示信号输出单元750响应第二区块使能信号WLCPB_LAT_B1输出反相的修复检测信号/REP_DET作为第二缺陷指示信号YA_B1。当第二区块BANK1被使能时激活第二区块使能信号WLCPB_LAT_B1。
第二缺陷指示信号产生单元751响应第二区块使能信号WLCPB_LAT_B1向第三锁存单元752输出反相的修复检测信号/REP_DET。第三锁存单元752包括反相器-锁存器,其使反相的修复检测信号/REP_DET反相并锁存,以输出反相的修复检测信号/REP_DET的反相信号作为第二缺陷指示信号YA_B1。
第一和第二区块使能信号WLCPB_LAT_B0和WLCPB_LAT_B1是脉冲信号。为了在第一和第二区块使能信号WLCPB_LAT_B0和WLCPB_LAT_B1的脉冲信号被激活时锁存被短时间激活的反相的修复检测信号/REP_DET,需要第二和第三锁存单元742和752。
对应于在半导体存储装置的测试期间检测到的缺陷单位单元的熔丝F_1被切断。在输入单元矩阵信号XMAT_B0<0>时,对应于所选择的单元矩阵的传输门TG_1导通,由此将地电压VSS的逻辑低电平信号施加到熔丝F_1。然而,当所选择的单元矩阵包括缺陷单位单元时,由于熔丝处于切断状态,因此修复检测信号REP_DET基本上保持其逻辑高电平的重置状态。相反地,当所选择的单元矩阵不包括缺陷单位单元时,由于熔丝处于未切断状态,因此修复检测信号REP_DET具有逻辑低电平并且缺陷指示信号YA_B0具有逻辑低电平。
由于共用的熔丝组件610A接收第一和第二单元矩阵信号XMAT_B0<0:n>和XMAT_B1<0:n>并且响应第一和第二区块使能信号WLCPB_LAT_B0和WLCPB_LAT_B1产生第一和第二缺陷指示信号YA_B0和YA_B1,因此共用的熔丝组件610A可由第一区块BANK0和第二区块BANK1共用。
图8是描述图7中的共用的熔丝组件610A的操作的时序图。
共用的熔丝组件610A的操作可以开始于重置模式,其中节点A处的修复检测信号REP_DET通过具有逻辑高电平的第一重置信号WLCB_B0或第二重置信号WLCB_B1被重置为逻辑高电平。
此时,当第一单元矩阵信号XMAT_B0<0>被激活到逻辑高电平时,逻辑低电平的地电压VSS被提供给熔丝F_1。
当对应于第一单元矩阵信号XMAT_B0<0>的单元矩阵不包括缺陷单位单元时,熔丝F_1未被切断。地电压VSS通过熔丝F_1被提供给节点A处的修复检测信号REP_DET。修复检测信号REP_DET从重置模式期间获得的逻辑高电平变换到因通过熔丝F_1提供的地电压VSS导致的逻辑低电平。响应使能第一区块BANK0的逻辑高电平的第一区块使能信号WLCPB_LAT_B0输出逻辑低电平的修复检测信号REP_DET,作为逻辑低电平的第一缺陷指示信号YA_B0。
相反地,当对应于第一单元矩阵信号XMAT_B0<0:n>的单元矩阵包括缺陷单位单元时,熔丝F_1被切断。防止地电压VSS被提供给节点A而影响修复检测信号REP_DET。因此,修复检测信号REP_DET基本上保持具有逻辑高电平的重置模式。响应使能第一区块BANK0的逻辑高电平的第一区块使能信号WLCPB_LAT_B0输出逻辑高电平的修复检测信号REP_DET,作为逻辑高电平的第一缺陷指示信号YA_B0。
两个相邻的区块被同时使能是罕见的,这是因为同时使能可能引发诸如数据冲突的内部操作中的错误。根据示例,第一区块BANK0和第二区块BANK1可以利用对应于tRRD的延迟(其是行到行的延迟)被顺序使能。
这里,关于第二区块BANK1中包括的缺陷单元矩阵的共用的熔丝组件610A的操作与第一区块BANK0相同,并且因此省略其更详细的描述。
图9是根据本发明的第二实施例的共用的熔丝组件的电路图。
根据本发明的第二实施例的共用的熔丝组件被称为“共用的熔丝组件610B”。
参照图9,熔丝组件610B包括重置单元710、修复检测信号产生单元920和第一锁存单元730、第一缺陷指示信号输出单元740和第二缺陷指示信号输出单元750。
修复检测信号产生单元920响应例如第一和第二单元矩阵信号XMAT_B0<0:n>和XMAT_B1<0:n>以及熔丝F_1~F_n的切割状态,产生修复检测信号REP_DET并且向节点A输出修复检测信号REP_DET。熔丝F_1的切割状态包括切断状态和未切断状态。
修复检测信号产生单元920包括并联耦合在节点A和地电压端子之间的多个单位熔丝组件920_1~920_n。
下面详细描述作为多个单位熔丝组件920_1~920_n的示例的第一单位熔丝组件920_1。第一单位熔丝组件920_1包括组合单元矩阵信号产生单元921_1、NMOS晶体管NM_1和熔丝F_1。
组合单元矩阵信号产生单元921_1通过使用接收的第一和第二单元矩阵信号XMAT_B0<0:n>和XMAT_B1<0:n>产生组合单元矩阵信号XMAT_B01<0:n>。
例如,组合单元矩阵信号产生单元921_1包括或非(NOR)门NOR_1和反相器IV1。或非门NOR_1执行第一和第二单元矩阵信号XMAT_B0<0>和XMAT_B1<0>的或非运算。反相器IV1使或非门NOR_1的输出反相并且输出反相的输出作为组合单元矩阵信号XMAT_B01<0>。
当在NMOS晶体管NM1的栅极处输入高电平的组合单元矩阵信号XMAT_B01<0>时,NMOS晶体管NM1向熔丝F_1施加地电压VSS。熔丝F_1响应熔丝F_1的切割状态将地电压VSS从NMOS晶体管NM1施加到节点A。
当第一和第二单元矩阵信号XMAT_B0<0>和XMAT_B1<0>中的至少一个具有逻辑高电平时,组合单元矩阵信号XMAT_B01<0>具有逻辑高电平。相同的关系应用于其他组合单元矩阵信号XMAT_B01<1:n>与第一和第二单元矩阵信号XMAT_B0<1:n>和XMAT_B1<1:n>之间。
这里,除了组合单元矩阵信号产生单元921_1之外,共用的熔丝组件610B具有与共用的熔丝组件610A相同的配置,并且因此省略其更详细的描述。
图10是说明图9中的共用的熔丝组件610B的操作的时序图。
参照图9,通过第一和第二单元矩阵信号XMAT_B0<0:n>和XMAT_B1<0:n>的或非运算产生组合单元矩阵信号XMAT_B01<0:n>。
当第一和第二单元矩阵信号XMAT_B0<0:n>和XMAT_B1<0:n>中的至少一个具有逻辑高电平时,组合单元矩阵信号XMAT_B01<0:n>具有逻辑高电平。
因此,时序图中的组合单元矩阵信号XMAT_B01<0:n>的激活部分基本上与第一和第二单元矩阵信号XMAT_B0<0:n>和XMAT_B1<0:n>的激活部分的组合相同。因此,除了组合单元矩阵信号XMAT_B01<0:n>的使用之外,关于图9中的共用的熔丝组件610B的时序图与关于图7中的共用的熔丝组件610A的时序图相同,并且因此省略其更详细的描述。
如果多个缺陷指示信号输出单元的数目等于多个区块的数目,重置单元710中包括的多个晶体管的数目等于多个区块的数目并且或非门NOR_1执行多个区块的多个单元矩阵信号XMAT_B0n<0:n>的或非运算,则共用的熔丝组件610B可由多个区块以及第一和第二区块BANK0和BANK1共用。
如上文所述,根据本发明的示例性实施例,使用其中相邻区块的列控制区域被设置为相互接触的堆叠区块结构,其中用于两个相邻区块的列冗余电路的数目可以减少到一半并且因此可以实现由列冗余电路占用的半导体存储装置的总面积的减少。
即使使用数目减少的列冗余电路,仍可以支持缺陷修复操作。通过有效地使用熔丝组件,可以有效地使用列冗余电路。
根据本发明的示例性实施例,在其中两个相邻区块的列控制区域被设置为相互接触的堆叠区块结构中,两个相邻区块共用一个共用的熔丝组件以减少总的列冗余电路的数目,并且因此可以减少半导体存储装置的总体尺寸。
再者,即使列冗余电路的总数目减少,本发明的半导体存储装置仍可以支持缺陷修复操作。
尽管已针对特定实施例描述了本发明,但是对于本领域的技术人员显见的是,在不偏离本发明的精神和范围的前提下,可以进行多种修改和改变。
Claims (19)
1.一种半导体存储装置,包括:
第一区块,其包括多个单元矩阵;
第二区块,其包括多个单元矩阵;和
共用的熔丝组件,其由所述第一区块和所述第二区块共用,被配置为
从所述第一区块接收第一单元矩阵信号并且从所述第二区块接收第二单元矩阵信号,其中所述第一单元矩阵信号和所述第二单元矩阵信号分别指示从所述第一区块和所述第二区块选择的单元矩阵,
响应于所述第一单元矩阵信号和所述第二单元矩阵信号产生修复检测信号,所述修复检测信号指示所选择的单元矩阵中的缺陷单元,以及
基于所述修复检测信号,在所述第一区块或所述第二区块被使能并且在使能的区块中存在缺陷单元矩阵的情况下输出缺陷指示信号;
其中所述共用的熔丝组件包括:
第一缺陷指示信号输出单元,其被配置为在第一区块使能信号被激活时输出所述修复检测信号作为所述第一区块的第一缺陷指示信号;和
第二缺陷指示信号输出单元,其被配置为在第二区块使能信号被激活时输出所述修复检测信号作为所述第二区块的第二缺陷指示信号,
其中所述第一缺陷指示信号输出单元和所述第二缺陷指示信号输出单元中的每一个包括:
第二锁存单元,其被配置为在所述第一区块使能信号被激活时锁存所述修复检测信号;和
第三锁存单元,其被配置为在脉冲信号的所述第二区块使能信号被激活时锁存所述修复检测信号。
2.如权利要求1所述的半导体存储装置,其中所述共用的熔丝组件进一步包括:
修复检测信号产生单元,其被配置为响应对应于所述第一区块的第一单元矩阵信号或者所述第二区块的第二单元矩阵信号的熔丝切割状态产生所述修复检测信号。
3.如权利要求2所述的半导体存储装置,其中所述共用的熔丝组件进一步包括:
第一锁存单元,其耦合在所述修复检测信号产生单元与所述第一缺陷指示信号输出单元、所述第二缺陷指示信号输出单元之间并且被配置为锁存脉冲信号的所述修复检测信号。
4.如权利要求2所述的半导体存储装置,其中所述共用的熔丝组件进一步包括:
重置单元,其被配置为在所述第一区块或所述第二区块进入预充电模式时将所述修复检测信号重置到第一逻辑电平。
5.如权利要求4所述的半导体存储装置,其中所述重置单元包括;
第一晶体管,其被配置为在所述第一区块进入预充电模式时将所述修复检测信号重置到第一逻辑电平;和
第二晶体管,其被配置为在所述第二区块进入预充电模式时将所述修复检测信号重置到第一逻辑电平。
6.如权利要求2所述的半导体存储装置,其中所述修复检测信号产生单元包括:
单元矩阵信号传输单元,其被配置为响应所述第一单元矩阵信号或所述第二单元矩阵信号将具有第二逻辑电平的电压传输到熔丝;和
熔丝,其被配置为在对应于所述第一单元矩阵信号或所述第二单元矩阵信号的单元矩阵有缺陷时被切断,并且在所述熔丝切断时保持所述修复检测信号的第一逻辑电平。
7.如权利要求6所述的半导体存储装置,其中所述单元矩阵信号传输单元包括:
传输门,其被配置为响应所述第一单元矩阵信号或所述第二单元矩阵信号向所述熔丝传输具有第二逻辑电平的电压。
8.如权利要求6所述的半导体存储装置,其中所述单元矩阵信号传输单元包括:
组合单元矩阵信号产生单元,其被配置为在所述第一单元矩阵信号和所述第二单元矩阵信号中的至少一个具有第一逻辑电平时产生具有第一逻辑电平的组合单元矩阵信号;和
第三晶体管,其被配置为响应所述组合单元矩阵信号向所述熔丝传输具有第二逻辑电平的电压。
9.如权利要求8所述的半导体存储装置,其中所述组合单元矩阵信号产生单元包括:
或非门,其被配置为对所述第一单元矩阵信号和所述第二单元矩阵信号执行或非运算;和
反相器,其被配置为使所述或非门的输出反相并且输出经反相的输出作为具有第一逻辑电平的所述组合单元矩阵信号。
10.如权利要求1所述的半导体存储装置,其中所述第一区块和所述第二区块具有其中所述第一区块和所述第二区块的列控制区域相互接触的堆叠区块结构。
11.如权利要求1所述的半导体存储装置,其中所述第一区块和所述第二区块利用对应于行到行的延迟的延迟被顺序使能。
12.一种半导体存储装置,包括:
多个区块,其包括多个单元矩阵;和
共用的熔丝组件,其由所述多个区块共用并且被配置为
从所述多个区块接收单元矩阵信号,所述单元矩阵信号指示从所述多个区块选择的单元矩阵,
响应于所述单元矩阵信号,产生修复检测信号,所述修复检测信号指示所选择的单元矩阵中的缺陷单元,以及
在所述多个区块中的区块被使能并且使能的区块中包括缺陷单元矩阵的情况下输出缺陷指示信号,
其中所述共用的熔丝组件包括:
多个缺陷指示信号输出单元,其被配置为在所述使能的区块的区块使能信号被激活的情况下输出所述修复检测信号作为所述使能的区块的所述缺陷指示信号,
其中所述多个缺陷指示信号输出单元的数目等于所述多个区块的数目,以及
其中所述多个缺陷指示信号输出单元中的每一个包括:
锁存单元,其被配置为在各自的区块使能信号被激活时锁存所述修复检测信号。
13.如权利要求12所述的半导体存储装置,其中所述共用的熔丝组件进一步包括:
修复检测信号产生单元,其被配置为在输入所述多个区块中使能的区块的单元矩阵信号的情况下,响应对应于所述使能的区块的所述单元矩阵信号的熔丝的切割状态产生修复检测信号。
14.如权利要求13所述的半导体存储装置,其中所述共用的熔丝组件包括:
第一锁存单元,其耦合在所述修复检测信号产生单元和所述多个缺陷指示信号输出单元之间并且被配置为锁存所述修复检测信号。
15.如权利要求13所述的半导体存储装置,其中所述共用的熔丝组件进一步包括:
重置单元,其被配置为在所述使能的区块进入预充电模式时将所述修复检测信号重置到第一逻辑电平。
16.如权利要求15所述的半导体存储装置,其中所述重置单元包括:
多个晶体管,其被配置为在区块进入预充电模式时将所述修复检测信号重置到第一逻辑电平,
其中所述多个晶体管的数目等于所述多个区块的数目。
17.如权利要求13所述的半导体存储装置,其中所述修复检测信号产生单元包括:
单元矩阵信号传输单元,其被配置为响应所述使能的区块的所述单元矩阵信号将具有第二逻辑电平的电压传输到所述熔丝;和
熔丝,其被配置为在对应于所述单元矩阵信号的单元矩阵有缺陷时被切断并且在所述熔丝切断时保持所述修复检测信号的第一逻辑电平。
18.如权利要求17所述的半导体存储装置,其中所述单元矩阵信号传输单元包括:
组合单元矩阵信号产生单元,其被配置为当多个所述单元矩阵信号中的至少一个具有第一逻辑电平时产生具有第一逻辑电平的组合单元矩阵信号;和
第三晶体管,其被配置为响应所述组合单元矩阵信号向所述熔丝传输具有第二逻辑电平的电压。
19.如权利要求18所述的半导体存储装置,其中所述组合单元矩阵信号产生单元包括:
或非门,其被配置为对所述多个单元矩阵信号执行或非运算;和
反相器,其被配置为使所述或非门的输出反相并且输出反相的输出作为具有第一逻辑电平的所述组合单元矩阵信号。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR10-2009-0132874 | 2009-12-29 | ||
KR1020090132874A KR101185549B1 (ko) | 2009-12-29 | 2009-12-29 | 결함 단위셀의 구제를 위한 리던던시 회로를 포함한 반도체 메모리 장치 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN102110476A CN102110476A (zh) | 2011-06-29 |
CN102110476B true CN102110476B (zh) | 2016-05-04 |
Family
ID=44174604
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201010141479.2A Active CN102110476B (zh) | 2009-12-29 | 2010-03-26 | 具有用于修复缺陷单位单元的冗余电路的半导体存储装置 |
Country Status (3)
Country | Link |
---|---|
US (1) | US8737146B2 (zh) |
KR (1) | KR101185549B1 (zh) |
CN (1) | CN102110476B (zh) |
Families Citing this family (14)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20110097095A (ko) * | 2010-02-24 | 2011-08-31 | 주식회사 하이닉스반도체 | 반도체 메모리의 리던던시 데이터 저장 회로, 리던던시 데이터 제어 방법 및 리페어 판단 회로 |
KR101847542B1 (ko) * | 2011-10-28 | 2018-05-29 | 에스케이하이닉스 주식회사 | 반도체 장치 및 그 테스트 방법 |
US8929165B2 (en) | 2011-12-21 | 2015-01-06 | Samsung Electronics Co., Ltd. | Memory device |
CN104835529B (zh) * | 2014-02-10 | 2018-05-29 | 晶豪科技股份有限公司 | 用于半导体装置的冗余评估电路 |
US9263218B2 (en) * | 2014-05-23 | 2016-02-16 | Nuvoton Technology Corporation | Variable resistance memory cell based electrically resettable fuse device |
KR20150144147A (ko) * | 2014-06-16 | 2015-12-24 | 에스케이하이닉스 주식회사 | 반도체 장치 및 그의 동작방법 |
KR102227124B1 (ko) | 2014-12-26 | 2021-03-12 | 삼성전자주식회사 | 반도체 장치 |
KR20160091688A (ko) * | 2015-01-26 | 2016-08-03 | 에스케이하이닉스 주식회사 | 포스트 패키지 리페어 장치 |
KR20170088600A (ko) * | 2016-01-25 | 2017-08-02 | 에스케이하이닉스 주식회사 | 스마트 셀프 리페어 장치 |
US10957413B2 (en) * | 2018-10-31 | 2021-03-23 | Micron Technology, Inc. | Shared error check and correct logic for multiple data banks |
CN113096717B (zh) * | 2020-01-08 | 2024-02-27 | 中芯国际集成电路制造(上海)有限公司 | 一种熔丝存储单元、存储阵列以及存储阵列的工作方法 |
JP7392183B2 (ja) | 2021-03-24 | 2023-12-05 | 長江存儲科技有限責任公司 | 冗長バンクを使用した故障メインバンクの修理を伴うメモリデバイス |
JP7392181B2 (ja) | 2021-03-24 | 2023-12-05 | 長江存儲科技有限責任公司 | 冗長バンクを使用した故障メインバンクの修理を伴うメモリデバイス |
CN116580728A (zh) * | 2023-07-14 | 2023-08-11 | 上海海栎创科技股份有限公司 | 一种rom输出控制电路及方法 |
Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1801388A (zh) * | 2004-11-26 | 2006-07-12 | 松下电器产业株式会社 | 半导体存储装置 |
Family Cites Families (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH09167499A (ja) | 1995-12-18 | 1997-06-24 | Hitachi Ltd | 半導体記憶装置 |
US5999463A (en) * | 1997-07-21 | 1999-12-07 | Samsung Electronics Co., Ltd. | Redundancy fuse box and semiconductor device including column redundancy fuse box shared by a plurality of memory blocks |
JP3552882B2 (ja) * | 1997-08-22 | 2004-08-11 | 富士通株式会社 | 半導体記憶装置 |
JP2002093188A (ja) * | 2000-09-08 | 2002-03-29 | Toshiba Corp | 半導体記憶装置 |
KR100526882B1 (ko) * | 2003-07-10 | 2005-11-09 | 삼성전자주식회사 | 멀티 블록 구조를 갖는 반도체 메모리 장치에서의리던던시 회로 |
KR100596443B1 (ko) * | 2004-04-27 | 2006-07-05 | 주식회사 하이닉스반도체 | 다수 뱅크 구조 디램을 위한 리프레시 제어회로 및 그 방법 |
US7630271B2 (en) * | 2006-11-29 | 2009-12-08 | Hynix Semiconductor Inc. | Semiconductor memory device including a column decoder array |
KR100936809B1 (ko) | 2008-01-18 | 2010-01-14 | 주식회사 하이닉스반도체 | 결함 단위셀의 구제를 위한 리던던시 회로를 포함한 반도체메모리 장치 |
-
2009
- 2009-12-29 KR KR1020090132874A patent/KR101185549B1/ko not_active IP Right Cessation
- 2009-12-30 US US12/649,855 patent/US8737146B2/en not_active Expired - Fee Related
-
2010
- 2010-03-26 CN CN201010141479.2A patent/CN102110476B/zh active Active
Patent Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1801388A (zh) * | 2004-11-26 | 2006-07-12 | 松下电器产业株式会社 | 半导体存储装置 |
Also Published As
Publication number | Publication date |
---|---|
US20110158012A1 (en) | 2011-06-30 |
KR101185549B1 (ko) | 2012-09-24 |
CN102110476A (zh) | 2011-06-29 |
KR20110076223A (ko) | 2011-07-06 |
US8737146B2 (en) | 2014-05-27 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN102110476B (zh) | 具有用于修复缺陷单位单元的冗余电路的半导体存储装置 | |
US9922729B2 (en) | Soft post package repair of memory devices | |
US6144593A (en) | Circuit and method for a multiplexed redundancy scheme in a memory device | |
JP5106151B2 (ja) | 積層型スタックnandメモリ及び半導体装置 | |
JPH05166396A (ja) | 半導体メモリ装置 | |
JP2012174297A (ja) | 半導体装置 | |
US20060245279A1 (en) | Redundancy circuit in semiconductor memory device | |
KR102650154B1 (ko) | 가상 페일 생성기를 포함하는 메모리 장치 및 그것의 메모리 셀 리페어 방법 | |
US8693270B2 (en) | Semiconductor apparatus | |
CN107204197B (zh) | 存储模块及其存储系统和操作方法 | |
US11232849B2 (en) | Memory device with a repair match mechanism and methods for operating the same | |
KR19980086474A (ko) | 반도체 기억 장치 | |
US10007454B2 (en) | Memory device and system including the same | |
US7821854B2 (en) | Semiconductor memory | |
KR20050101877A (ko) | 반도체 메모리 장치 및 그 구동 방법 | |
US10629249B2 (en) | Semiconductor device and semiconductor system | |
US20080072121A1 (en) | Method and Apparatus For Repairing Defective Cell for Each Cell Section Word Line | |
US7266036B2 (en) | Semiconductor memory device | |
USRE41013E1 (en) | Method of and apparatus for providing look ahead column redundancy access within a memory | |
JP2000030487A (ja) | 半導体記憶装置 | |
JP2010198694A (ja) | 半導体記憶装置及び半導体記憶装置における置換アドレスの判定方法 | |
US11862237B2 (en) | Memory and method for writing memory | |
JP2000113696A (ja) | 半導体集積回路装置 | |
US20090303816A1 (en) | Semiconductor memory apparatus and method of controlling redundancy thereof | |
JP2997486B2 (ja) | 半導体記憶回路装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant |