CN102024744A - 半导体器件及其制造方法 - Google Patents

半导体器件及其制造方法 Download PDF

Info

Publication number
CN102024744A
CN102024744A CN2009100925143A CN200910092514A CN102024744A CN 102024744 A CN102024744 A CN 102024744A CN 2009100925143 A CN2009100925143 A CN 2009100925143A CN 200910092514 A CN200910092514 A CN 200910092514A CN 102024744 A CN102024744 A CN 102024744A
Authority
CN
China
Prior art keywords
contact hole
source
region contact
drain region
dielectric layer
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN2009100925143A
Other languages
English (en)
Other versions
CN102024744B (zh
Inventor
尹海洲
朱慧珑
骆志炯
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Institute of Microelectronics of CAS
Original Assignee
Institute of Microelectronics of CAS
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Institute of Microelectronics of CAS filed Critical Institute of Microelectronics of CAS
Priority to CN2009100925143A priority Critical patent/CN102024744B/zh
Priority to GB1122197.5A priority patent/GB2483414B/en
Priority to CN2010900007966U priority patent/CN202930362U/zh
Priority to PCT/CN2010/000836 priority patent/WO2011032347A1/zh
Priority to US12/841,406 priority patent/US8409941B2/en
Publication of CN102024744A publication Critical patent/CN102024744A/zh
Application granted granted Critical
Publication of CN102024744B publication Critical patent/CN102024744B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/482Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of lead-in layers inseparably applied to the semiconductor body
    • H01L23/485Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of lead-in layers inseparably applied to the semiconductor body consisting of layered constructions comprising conductive layers and insulating layers, e.g. planar contacts
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76801Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing
    • H01L21/76802Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing by forming openings in dielectrics
    • H01L21/76816Aspects relating to the layout of the pattern or to the size of vias or trenches
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76838Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the conductors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/522Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
    • H01L23/5226Via connections in a multilevel interconnection structure
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/522Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
    • H01L23/528Geometry or layout of the interconnection structure
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/41Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/66545Unipolar field-effect transistors with an insulated gate, i.e. MISFET using a dummy, i.e. replacement gate in a process wherein at least a part of the final gate is self aligned to the dummy gate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/522Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
    • H01L23/532Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body characterised by the materials
    • H01L23/53204Conductive materials
    • H01L23/53209Conductive materials based on metals, e.g. alloys, metal silicides
    • H01L23/53214Conductive materials based on metals, e.g. alloys, metal silicides the principal metal being aluminium
    • H01L23/53223Additional layers associated with aluminium layers, e.g. adhesion, barrier, cladding layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/522Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
    • H01L23/532Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body characterised by the materials
    • H01L23/53204Conductive materials
    • H01L23/53209Conductive materials based on metals, e.g. alloys, metal silicides
    • H01L23/53228Conductive materials based on metals, e.g. alloys, metal silicides the principal metal being copper
    • H01L23/53238Additional layers associated with copper layers, e.g. adhesion, barrier, cladding layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/43Electrodes ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/49Metal-insulator-semiconductor electrodes, e.g. gates of MOSFET
    • H01L29/51Insulating materials associated therewith
    • H01L29/517Insulating materials associated therewith the insulating material comprising a metallic compound, e.g. metal oxide, metal silicate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/0002Not covered by any one of groups H01L24/00, H01L24/00 and H01L2224/00

Abstract

本发明提出了一种双接触孔形成方法,包括以下步骤:在半导体衬底上形成源极/漏极区域和替代栅结构,替代栅结构包括多晶硅栅;沉积第一层间介电层;对第一层间介电层进行平坦化处理,以暴露出替代栅结构中的多晶硅栅;去除多晶硅栅,并沉积形成金属栅;在第一层间介电层中刻蚀出第一源/漏区接触孔开口;在第一源/漏区接触孔开口中顺序沉积衬里和填充导电金属,以形成第一源/漏区接触孔;在第一层间介电层上沉积第二层间介电层;在第二层间介电层中刻蚀出第二源/漏区接触孔开口和栅区接触孔开口;以及在第二源/漏区接触孔开口和栅区接触孔开口中顺序沉积衬里和填充导电金属,以形成第二源/漏区接触孔和栅区接触孔。本发明还提出了一种通过上述工艺制造的半导体器件。

Description

半导体器件及其制造方法
技术领域
本发明涉及半导体领域,尤其涉及半导体器件及其制造方法,更具体地,涉及一种用于替代栅的双接触孔形成方法以及利用所述方法制造出的半导体器件。
背景技术
随着半导体器件的尺寸越来越小,层间触点和接触孔(CA)也越来越小,且相互间的距离也随之减小。利用传统工艺制造较小的触点和接触孔存在以下一些问题:(1)由于栅上的刻蚀深度与源/漏区中的刻蚀深度不同,容易造成接触孔与栅之间的短路;(2)由于源/漏区中的刻蚀深度较深且开口较小(即,具有较小的宽高比),可能会引起无法完全刻通、插头填充金属中出现空洞等多种工艺缺陷,从而限制了工艺的选择性,而且导致了寄生电阻的增大。
以下,将结合图1,对传统工艺所引起的问题进行详细描述。图1是示出了根据传统工艺制造的半导体器件的示意图。如图1所示,根据传统工艺制造的半导体器件主要包括:Si衬底100、层间介电层180、硅化物区域110、金属栅120、源/漏区接触孔140和栅区接触孔130,其中金属栅120形成在高k介电层170上,高k介电层170沉积在Si衬底100上,在高k介电层170和金属栅120周围形成有侧壁160;层间介电层180沉积在Si衬底100上;硅化物区域110形成在Si衬底100上,嵌入在Si衬底100中;源/漏区接触孔140和栅区接触孔130形成在层间介电层180中,源/漏区接触孔140分别与硅化物区域110相接触,栅区接触孔130与金属栅120相接触。源/漏区接触孔140和栅区接触孔130分别包括衬里125和填充在其中的导电金属。如图1所示,为了形成栅区接触孔130而执行的刻蚀工艺的刻蚀深度Hca_gate与为了形成源/漏区接触孔140而执行的刻蚀工艺的刻蚀深度Hca_sd不同,源/漏区接触孔140具有更小的宽高比,因此在源/漏区接触孔140的形成过程中,更容易产生无法完全刻通、插头填充金属中出现空洞等多种工艺缺陷。而且,由于源/漏区接触孔140的刻蚀工艺要求较高,极有可能导致源/漏区接触孔140与金属栅120之间的短路(图1中的虚线所示)。
发明内容
考虑到传统工艺的上述缺陷,本发明提出了一种用于替代栅的双接触孔形成方法,从而在源/漏区和栅区上形成具有相同刻蚀深度的源/漏区接触孔和栅区接触孔,在避免了源/漏区接触孔与栅之间的短路的同时,防止了工艺缺陷的形成;此外,本发明与替代栅工艺兼容。
根据本发明的第一方案,提出了一种双接触孔形成方法,包括以下步骤:在半导体衬底上形成源极/漏极区域和替代栅结构,所述替代栅结构包括多晶硅栅;沉积第一层间介电层;对第一层间介电层进行平坦化处理,以暴露出所述替代栅结构中的多晶硅栅;采用替代栅工艺,去除多晶硅栅,并沉积形成金属栅;采用光刻工艺,在第一层间介电层中刻蚀出第一源/漏区接触孔开口,在第一源/漏区接触孔开口的底部,暴露出形成在半导体衬底上的源极/漏极区域;在第一源/漏区接触孔开口中顺序沉积衬里和填充导电金属,以形成第一源/漏区接触孔;在形成有第一源/漏区接触孔的第一层间介电层上沉积第二层间介电层;采用光刻工艺,在第二层间介电层中刻蚀出第二源/漏区接触孔开口和栅区接触孔开口,在第二源/漏区接触孔开口的底部,暴露出第一源/漏区接触孔,以及在栅区接触孔开口的底部,暴露出金属栅;以及在第二源/漏区接触孔开口和栅区接触孔开口中顺序沉积衬里和填充导电金属,以形成第二源/漏区接触孔和栅区接触孔。
优选地,所述第一源/漏区接触孔比所述第二源/漏区接触孔和所述栅区接触孔窄。更优选地,所述第一源/漏区接触孔的宽度为15~100nm,所述第二源/漏区接触孔的宽度为20~150nm,以及所述栅区接触孔的宽度为20~150nm。
优选地,填充在所述第二源/漏区接触孔和所述栅区接触孔中的导电金属具有比填充在所述第一源/漏区接触孔中的导电金属小的电阻率。
优选地,所述第一层间介电层由从以下材料组中选择的至少一种材料构成:未掺杂的氧化硅(SiO2)、掺杂的氧化硅(如硼硅玻璃、硼磷硅玻璃等)和氮化硅(Si3N4),以及所述第二层间介电层由从以下材料组中选择的至少一种材料构成:未掺杂的氧化硅(SiO2)、各种掺杂的氧化硅(如硼硅玻璃、硼磷硅玻璃等)和氮化硅(Si3N4)。
优选地,所述双接触孔形成方法还包括以下步骤:在沉积第一层间介电层之前,在形成有源极/漏极区域和替代栅结构的半导体衬底上,整体形成阻挡衬里。其中,所述阻挡衬里由Si3N4构成,且厚度为10~50nm。
优选地,所述双接触孔形成方法还包括以下步骤:在沉积第二层间介电层之前,在形成有第一源/漏区接触孔的第一层间介电层上,整体形成阻挡层。其中,所述阻挡层由Si3N4构成,且厚度为10~50nm。
优选地,所述衬里由从以下材料组中选择的至少一种材料构成:TiN、TaN、Ta和Ti,以及所述导电金属由从以下材料组中选择的至少一种材料构成:Ti、Al、TiAl、Cu和W。
优选地,所述第一层间介电层的厚度为15~50nm,以及所述第二层间介电层的厚度为25~90nm。
根据本发明的第二方案,提出了一种半导体器件,包括:半导体衬底,具有形成在其上的源极/漏极区域和栅结构,所述栅结构包括金属栅;第一层间介电层,沉积在所述半导体衬底上,具有形成在其中的第一源/漏区接触孔,所述第一源/漏区接触孔与所述源极/漏极区域相接触;以及第二层间介电层,沉积在所述第一层间介电层上,具有形成在其中的第二源/漏区接触孔和栅区接触孔,所述第二源/漏区接触孔与所述第一源/漏区接触孔相接触,以及所述栅区接触孔与所述金属栅相接触。
优选地,所述第二源/漏区接触孔与所述栅区接触孔具有相同的深度。
优选地,所述第一源/漏区接触孔、所述第二源/漏区接触孔和所述栅区接触孔分别包括衬里和填充在其中的导电金属。更优选地,填充在所述第二源/漏区接触孔和所述栅区接触孔中的导电金属具有比填充在所述第一源/漏区接触孔中的导电金属小的电阻率。更优选地,所述衬里由从以下材料组中选择的至少一种材料构成:TiN、TaN、Ta和Ti,以及所述导电金属由从以下材料组中选择的至少一种材料构成:Ti、Al、TiAl、Cu和W。
优选地,所述第一源/漏区接触孔比所述第二源/漏区接触孔和所述栅区接触孔窄。更优选地,所述第一源/漏区接触孔的宽度为15~100nm,所述第二源/漏区接触孔的宽度为20~150nm,以及所述栅区接触孔的宽度为20~150nm。
优选地,所述第一层间介电层由从以下材料组中选择的至少一种材料构成:未掺杂的氧化硅(SiO2)、各种掺杂的氧化硅(如硼硅玻璃、硼磷硅玻璃等)和氮化硅(Si3N4),以及所述第二层间介电层由从以下材料组中选择的至少一种材料构成:未掺杂的氧化硅(SiO2)、各种掺杂的氧化硅(如硼硅玻璃、硼磷硅玻璃等)和氮化硅(Si3N4)。
优选地,所述半导体器件还包括:阻挡衬里,形成在所述第一层间介电层和所述半导体衬底之间。其中,所述阻挡衬里由Si3N4构成,且厚度为10~50nm。
优选地,所述半导体器件还包括:阻挡层,形成在所述第一层间介电层和所述第二层间介电层之间。其中,所述阻挡层由Si3N4构成,且厚度为10~50nm。
优选地,所述第一层间介电层的厚度为15~50nm,以及所述第二层间介电层的厚度为25~90nm。
根据本发明,第二源/漏区接触孔和栅区接触孔具有相同的刻蚀深度,因而,能够有效地降低接触孔与栅之间发生短路的可能性,而且刻蚀宽高比较为接近,因而,降低了对刻蚀工艺和接触孔填充的要求,同时,也减小了发生工艺缺陷的可能性。此外,本发明利用替代栅工艺,与典型的替代栅流程兼容。
附图说明
通过下面结合附图说明本发明的优选实施例,将使本发明的上述及其它目的、特征和优点更加清楚,其中:
图1是示出了根据传统工艺制造的半导体器件的示意图;以及
图2~14是示出了本发明所提出的半导体器件制造方法的各个步骤的示意图,其中图14示出了根据本发明所提出的半导体器件制造方法制造完成的半导体器件。
应当注意的是,本说明书附图并非按照比例绘制,而仅为示意性的目的,因此,不应被理解为对本发明范围的任何限制和约束。在附图中,相似的组成部分以相似的附图标号标识。
具体实施方式
下面参照附图对本发明的优选实施例进行详细说明,在描述过程中省略了对于本发明来说是不必要的细节和功能,以防止对本发明的理解造成混淆。
首先,参考图14,对根据本发明所提出的工艺制造的半导体器件进行详细描述。图14是示出了根据本发明所提出的半导体器件制造方法制造完成的半导体器件的示意图。
如图14所示,根据本发明所提出的工艺制造的半导体器件主要包括:Si衬底200、第一层间介电层280(厚度为15~50nm)、第二层间介电层380(厚度为25~90nm)、硅化物区域210、金属栅220、第一源/漏区接触孔240(宽度为15~100nm)、第二源/漏区接触孔340(宽度为20~150nm)和栅区接触孔330(宽度为20~150nm),其中金属栅220形成在高k介电层270(厚度为1~3nm)上,高k介电层270沉积在Si衬底200上,在高k介电层270和金属栅220周围形成有SiN侧壁260(宽度为10~40nm);第一层间介电层280沉积在Si衬底200上;第二层间介电层380沉积在第一层间介电层280上;硅化物区域210形成在Si衬底200上,嵌入在Si衬底200中;第一源/漏区接触孔240形成在第一层间介电层280中,且分别与硅化物区域210相接触;第二源/漏区接触孔340和栅区接触孔330形成在第二层间介电层380中,第二源/漏区接触孔340分别与第一源/漏区接触孔240相接触,栅区接触孔330与金属栅220相接触。第一源/漏区接触孔240分别包括衬里225(厚度为2~15nm)和填充在其中的导电金属,以及第二源/漏区接触孔340和栅区接触孔330分别包括衬里325(厚度为2~15nm)和填充在其中的导电金属。
根据本发明,第二源/漏区接触孔340和栅区接触孔330具有相同的刻蚀深度,因而,能够有效地降低接触孔与栅之间发生短路的可能性,而且刻蚀宽高比较为接近,因而,降低了对刻蚀工艺和接触孔填充的要求,同时,也减小了发生工艺缺陷的可能性。
接下来,将结合图2~14,对根据本发明的半导体器件制造方法的各个步骤进行详细描述。
首先,如图2所示,在Si衬底200上形成硅化物区域210和替代栅结构(高k介电层270、多晶硅栅320、围绕和覆盖高k介电层270和多晶硅栅320的SiN侧壁260和SiN盖层)。作为本发明的示例,高k介电层270的厚度为1~3nm,多晶硅栅320的厚度为20~70nm,SiN侧壁260在图示水平方向上的宽度为10~40nm,SiN盖层的厚度为15~40nm。这一步骤同样是传统工艺的一部分,这里形成了多晶硅栅320以作为替代金属栅的替代栅。
在形成了图2所示的结构之后,执行图3所示的步骤之前,可以在图2所示的结构上整体形成一阻挡衬里(例如,可由Si3N4构成)(未示出),阻挡衬里的厚度为10~50nm。
然后,如图3所示,在已形成硅化物区域210和替代栅结构的Si衬底200上沉积第一层间介电层(Inter Layer Dielectric layer)280。例如,未掺杂的氧化硅(SiO2)、各种掺杂的氧化硅(如硼硅玻璃、硼磷硅玻璃等)和氮化硅(Si3N4)等可以作为第一层间介电层280的构成材料。
接下来,如图4所示,对第一层间介电层280进行化学机械平坦化(CMP)处理,从而暴露出替代栅结构的SiN盖层。
然后,如图5所示,执行另外的CMP处理或针对SiN的反应离子刻蚀(RIE)处理,去除SiN盖层,暴露出替代栅结构的多晶硅栅320。
之后,如图6所示,采用湿法刻蚀或干法刻蚀,去除多晶硅栅320。
接下来,如图7所示,采用典型的替代栅工艺,沉积形成金属栅220。在完成这一步骤之后,作为替代栅的多晶硅栅320已经完全被金属栅220所取代。
然后,如图8和9所示,采用光刻工艺,形成光刻胶掩模(图8),并执行光刻、去胶工艺,在第一层间介电层280中的预定位置,形成接触孔开口,在接触孔开口的底部,暴露出位于Si衬底200上的硅化物区域210(图9)。在包含阻挡衬里(未示出)的情况下,需要刻蚀穿透位于接触孔开口的底部、硅化物区域210上的阻挡衬里,以暴露出硅化物区域210。
之后,如图10所示,在接触孔开口中沉积形成金属插头,从而形成第一源/漏区接触孔240,使得第一源/漏区接触孔240分别与其下方相应位置的硅化物区域210相接触。在这一步骤中,首先沉积衬里225(例如,TiN、TaN、Ta或Ti,典型地,厚度在大约2nm到大约15nm之间),然后再沉积导电金属(例如,Ti、Al、TiAl、Cu、W等),最后再执行金属的CMP工艺。第一源/漏区接触孔240的形成工艺与传统工艺相同或类似。根据本发明,第一源/漏区接触孔240的宽度(图示水平宽度)为15~100nm。
在形成了图10所示的结构之后,执行图11所示的步骤之前,可以在图10所示的结构上整体形成一阻挡层(例如,可由Si3N4构成)(未示出),阻挡层的厚度为10~50nm。
接下来,如图11所示,在已形成第一源/漏区接触孔240和金属栅220的第一层间介电层280上沉积第二层间介电层380。例如,未掺杂的氧化硅(SiO2)、各种掺杂的氧化硅(如硼硅玻璃、硼磷硅玻璃等)和氮化硅(Si3N4)等可以作为第二层间介电层380的构成材料。由于之前(图10)中所执行的CMP工艺,第二层间介电层380具有平坦的上表面。
然后,如图12和13所示,采用光刻工艺,形成光刻胶掩模(图12),并执行光刻、去胶工艺,在第二层间介电层380中的预定位置,形成接触孔开口,在接触孔开口的底部,暴露出位于第一层间介电层280中的第一源/漏区接触孔240和金属栅220(图13)。在包含阻挡层(未示出)的情况下,需要刻蚀穿透位于接触孔开口的底部、第一源/漏区接触孔240和金属栅220上的阻挡衬里,以暴露出第一源/漏区接触孔240和金属栅220。
最后,如图14所示,在接触孔开口中沉积形成金属插头,从而形成第二源/漏区接触孔340和栅区接触孔330,使得第二源/漏区接触孔340分别与其下方相应位置的第一源/漏区接触孔240相接触,以及使得栅区接触孔330与金属栅220相接触。在这一步骤中,首先沉积衬里325(例如,TiN、TaN、Ta或Ti,典型地,厚度在大约2nm到大约15nm之间),然后再沉积导电金属(例如,Ti、Al、TiAl、Cu、W等),最后再执行金属的CMP工艺。第二源/漏区接触孔340和栅区接触孔330的形成工艺与传统工艺相同或类似。根据本发明,第二源/漏区接触孔340的宽度(图示水平宽度)为20~150nm;栅区接触孔330的宽度(图示水平宽度)为20~150nm。
此外,根据本发明,可以对导电金属进行选择,从而使填充在第二源/漏区接触孔340和栅区接触孔330中的导电金属具有比填充在第一源/漏区接触孔240中的导电金属小的电阻率。例如,填充在第二源/漏区接触孔340和栅区接触孔330中的导电金属可以选择为Cu,而填充在第一源/漏区接触孔240中的导电金属可以选择为Al;或者填充在第二源/漏区接触孔340和栅区接触孔330中的导电金属可以选择为Al,而填充在第一源/漏区接触孔240中的导电金属可以选择为Ti。
由此,可以得到根据本发明的半导体器件。如前所述,第二源/漏区接触孔340和栅区接触孔330具有相同的刻蚀深度,因而,能够有效地降低接触孔与栅之间发生短路的可能性,而且刻蚀宽高比较为接近,因而,降低了对刻蚀工艺和接触孔填充的要求,同时,也减小了发生工艺缺陷的可能性。
此外,根据本发明,第一源/漏区接触孔240与栅结构具有相同的高度,这样的结构使得形成第一源/漏区接触孔240的工艺过程更为容易,在这种情况下,完全是在平坦的表面上来执行光刻工艺。而且,这样的结构使得本发明与标准的替代栅工艺完全兼容。
至此已经结合优选实施例对本发明进行了描述。应该理解,本领域技术人员在不脱离本发明的精神和范围的情况下,可以进行各种其它的改变、替换和添加。因此,本发明的范围不局限于上述特定实施例,而应由所附权利要求所限定。

Claims (26)

1.一种双接触孔形成方法,包括以下步骤:
在半导体衬底上形成源极/漏极区域和替代栅结构,所述替代栅结构包括多晶硅栅;
沉积第一层间介电层;
对第一层间介电层进行平坦化处理,以暴露出所述替代栅结构中的多晶硅栅;
采用替代栅工艺,去除多晶硅栅,并沉积形成金属栅;
采用光刻工艺,在第一层间介电层中刻蚀出第一源/漏区接触孔开口,在第一源/漏区接触孔开口的底部,暴露出形成在半导体衬底上的源极/漏极区域;
在第一源/漏区接触孔开口中顺序沉积衬里和填充导电金属,以形成第一源/漏区接触孔;
在形成有第一源/漏区接触孔的第一层间介电层上沉积第二层间介电层;
采用光刻工艺,在第二层间介电层中刻蚀出第二源/漏区接触孔开口和栅区接触孔开口,在第二源/漏区接触孔开口的底部,暴露出第一源/漏区接触孔,以及在栅区接触孔开口的底部,暴露出金属栅;以及
在第二源/漏区接触孔开口和栅区接触孔开口中顺序沉积衬里和填充导电金属,以形成第二源/漏区接触孔和栅区接触孔。
2.根据权利要求1所述的双接触孔形成方法,其中
所述第一源/漏区接触孔比所述第二源/漏区接触孔和所述栅区接触孔窄。
3.根据权利要求2所述的双接触孔形成方法,其中
所述第一源/漏区接触孔的宽度为15~100nm,
所述第二源/漏区接触孔的宽度为20~150nm,以及
所述栅区接触孔的宽度为20~150nm。
4.根据权利要求1所述的双接触孔形成方法,其中
填充在所述第二源/漏区接触孔和所述栅区接触孔中的导电金属具有比填充在所述第一源/漏区接触孔中的导电金属小的电阻率。
5.根据权利要求1所述的双接触孔形成方法,其中
所述第一层间介电层由从以下材料组中选择的至少一种材料构成:未掺杂的氧化硅SiO2、掺杂的氧化硅和氮化硅Si3N4,以及
所述第二层间介电层由从以下材料组中选择的至少一种材料构成:未掺杂的氧化硅SiO2、掺杂的氧化硅和氮化硅Si3N4
6.根据权利要求5所述的双接触孔形成方法,其中
掺杂的氧化硅是硼硅玻璃或硼硅磷玻璃。
7.根据权利要求1所述的双接触孔形成方法,还包括以下步骤:
在沉积第一层间介电层之前,在形成有源极/漏极区域和替代栅结构的半导体衬底上,整体形成阻挡衬里。
8.根据权利要求7所述的双接触孔形成方法,其中
所述阻挡衬里由Si3N4构成,且厚度为10~50nm。
9.根据权利要求1所述的双接触孔形成方法,还包括以下步骤:
在沉积第二层间介电层之前,在形成有第一源/漏区接触孔的第一层间介电层上,整体形成阻挡层。
10.根据权利要求9所述的双接触孔形成方法,其中
所述阻挡层由Si3N4构成,且厚度为10~50nm。
11.根据权利要求1或4所述的双接触孔形成方法,其中
所述衬里由从以下材料组中选择的至少一种材料构成:TiN、TaN、Ta和Ti,以及
所述导电金属由从以下材料组中选择的至少一种材料构成:Ti、Al、TiAl、Cu和W。
12.根据权利要求1所述的双接触孔形成方法,其中
所述第一层间介电层的厚度为15~50nm,以及
所述第二层间介电层的厚度为25~90nm。
13.一种半导体器件,包括:
半导体衬底,具有形成在其上的源极/漏极区域和栅结构,所述栅结构包括金属栅;
第一层间介电层,沉积在所述半导体衬底上,具有形成在其中的第一源/漏区接触孔,所述第一源/漏区接触孔与所述源极/漏极区域相接触;以及
第二层间介电层,沉积在所述第一层间介电层上,具有形成在其中的第二源/漏区接触孔和栅区接触孔,所述第二源/漏区接触孔与所述第一源/漏区接触孔相接触,以及所述栅区接触孔与所述金属栅相接触。
14.根据权利要求13所述的半导体器件,其中所述第二源/漏区接触孔与所述栅区接触孔具有相同的深度。
15.根据权利要求13或14所述的半导体器件,其中
所述第一源/漏区接触孔、所述第二源/漏区接触孔和所述栅区接触孔分别包括衬里和填充在其中的导电金属。
16.根据权利要求15所述的半导体器件,其中
填充在所述第二源/漏区接触孔和所述栅区接触孔中的导电金属具有比填充在所述第一源/漏区接触孔中的导电金属小的电阻率。
17.根据权利要求15或16所述的半导体器件,其中
所述衬里由从以下材料组中选择的至少一种材料构成:TiN、TaN、Ta和Ti,以及
所述导电金属由从以下材料组中选择的至少一种材料构成:Ti、Al、TiAl、Cu和W。
18.根据权利要求13或14所述的半导体器件,其中
所述第一源/漏区接触孔比所述第二源/漏区接触孔和所述栅区接触孔窄。
19.根据权利要求18所述的半导体器件,其中
所述第一源/漏区接触孔的宽度为15~100nm,
所述第二源/漏区接触孔的宽度为20~150nm,以及
所述栅区接触孔的宽度为20~150nm。
20.根据权利要求13或14所述的半导体器件,其中
所述第一层间介电层由从以下材料组中选择的至少一种材料构成:未掺杂的氧化硅SiO2、掺杂的氧化硅和氮化硅Si3N4,以及
所述第二层间介电层由从以下材料组中选择的至少一种材料构成:未掺杂的氧化硅SiO2、掺杂的氧化硅和氮化硅Si3N4
21.根据权利要求20所述的半导体器件,其中
掺杂的氧化硅是硼硅玻璃或硼硅磷玻璃。
22.根据权利要求13或14所述的半导体器件,还包括:
阻挡衬里,形成在所述第一层间介电层和所述半导体衬底之间。
23.根据权利要求22所述的半导体器件,其中
所述阻挡衬里由Si3N4构成,且厚度为10~50nm。
24.根据权利要求13或14所述的半导体器件,还包括:
阻挡层,形成在所述第一层间介电层和所述第二层间介电层之间。
25.根据权利要求24所述的半导体器件,其中
所述阻挡层由Si3N4构成,且厚度为10~50nm。
26.根据权利要求13或14所述的半导体器件,其中
所述第一层间介电层的厚度为15~50nm,以及
所述第二层间介电层的厚度为25~90nm。
CN2009100925143A 2009-09-16 2009-09-16 半导体器件及其制造方法 Active CN102024744B (zh)

Priority Applications (5)

Application Number Priority Date Filing Date Title
CN2009100925143A CN102024744B (zh) 2009-09-16 2009-09-16 半导体器件及其制造方法
GB1122197.5A GB2483414B (en) 2009-09-16 2010-06-11 Semiconductor Device and Manufacturing Method Thereof
CN2010900007966U CN202930362U (zh) 2009-09-16 2010-06-11 一种半导体器件
PCT/CN2010/000836 WO2011032347A1 (zh) 2009-09-16 2010-06-11 半导体器件及其制造方法
US12/841,406 US8409941B2 (en) 2009-09-16 2010-07-22 Semiconductor device and method for manufacturing the same

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN2009100925143A CN102024744B (zh) 2009-09-16 2009-09-16 半导体器件及其制造方法

Publications (2)

Publication Number Publication Date
CN102024744A true CN102024744A (zh) 2011-04-20
CN102024744B CN102024744B (zh) 2013-02-06

Family

ID=43729639

Family Applications (2)

Application Number Title Priority Date Filing Date
CN2009100925143A Active CN102024744B (zh) 2009-09-16 2009-09-16 半导体器件及其制造方法
CN2010900007966U Expired - Lifetime CN202930362U (zh) 2009-09-16 2010-06-11 一种半导体器件

Family Applications After (1)

Application Number Title Priority Date Filing Date
CN2010900007966U Expired - Lifetime CN202930362U (zh) 2009-09-16 2010-06-11 一种半导体器件

Country Status (4)

Country Link
US (1) US8409941B2 (zh)
CN (2) CN102024744B (zh)
GB (1) GB2483414B (zh)
WO (1) WO2011032347A1 (zh)

Cited By (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102789972A (zh) * 2011-05-20 2012-11-21 中芯国际集成电路制造(上海)有限公司 半导体器件的制造方法
CN102881573A (zh) * 2011-07-11 2013-01-16 中国科学院微电子研究所 一种晶体管和半导体器件及其制作方法
WO2013033875A1 (zh) * 2011-09-07 2013-03-14 中国科学院微电子研究所 后栅工艺中电极和连线的制造方法
CN103000634A (zh) * 2011-09-16 2013-03-27 中芯国际集成电路制造(上海)有限公司 Nor快闪存储器及其形成方法和接触孔的形成方法
WO2013071656A1 (zh) * 2011-11-15 2013-05-23 中国科学院微电子研究所 一种半导体结构及其制造方法
CN104078445A (zh) * 2013-03-29 2014-10-01 联华电子股份有限公司 插塞结构及其制作工艺
CN104241107A (zh) * 2013-06-06 2014-12-24 中国科学院微电子研究所 一种半导体结构及其制造方法
CN104517818A (zh) * 2013-10-07 2015-04-15 南亚科技股份有限公司 半导体装置及其制造方法
CN110957298A (zh) * 2018-09-26 2020-04-03 台湾积体电路制造股份有限公司 半导体结构及其形成方法
CN113644050A (zh) * 2021-07-29 2021-11-12 上海华力集成电路制造有限公司 高介电常数金属栅mos晶体管及其制造方法
CN116454022A (zh) * 2023-06-16 2023-07-18 合肥新晶集成电路有限公司 半导体器件及其制备方法

Families Citing this family (30)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8749067B2 (en) * 2010-08-18 2014-06-10 Institute of Microelectronics, Chinese Academy of Sciences Semiconductor device and method for forming the same
US8765600B2 (en) * 2010-10-28 2014-07-01 Taiwan Semiconductor Manufacturing Company, Ltd. Contact structure for reducing gate resistance and method of making the same
US8569810B2 (en) * 2010-12-07 2013-10-29 International Business Machines Corporation Metal semiconductor alloy contact with low resistance
CN102738234B (zh) * 2011-04-15 2016-09-07 中国科学院微电子研究所 半导体器件及其制造方法
CN102789985B (zh) * 2011-05-20 2015-04-22 中芯国际集成电路制造(上海)有限公司 半导体器件及其制造方法
CN102810463B (zh) * 2011-06-01 2016-02-10 上海华虹宏力半导体制造有限公司 接触孔刻蚀方法
CN102956459B (zh) * 2011-08-26 2016-04-13 中芯国际集成电路制造(北京)有限公司 半导体器件及其制造方法
US9064931B2 (en) * 2012-10-11 2015-06-23 United Microelectronics Corp. Semiconductor structure having contact plug and metal gate transistor and method of making the same
US9252259B2 (en) * 2013-02-21 2016-02-02 Taiwan Semiconductor Manufacturing Company, Ltd. Methods and apparatus of metal gate transistors
CN103439862B (zh) * 2013-08-16 2016-04-27 上海华力微电子有限公司 栅极lele双重图形成型方法
US9153483B2 (en) * 2013-10-30 2015-10-06 Taiwan Semiconductor Manufacturing Company, Ltd. Method of semiconductor integrated circuit fabrication
CN104681428A (zh) * 2013-11-26 2015-06-03 中芯国际集成电路制造(上海)有限公司 晶体管结构及其形成方法
US9553028B2 (en) * 2014-03-19 2017-01-24 Globalfoundries Inc. Methods of forming reduced resistance local interconnect structures and the resulting devices
CN105206667B (zh) * 2014-06-13 2018-08-10 中芯国际集成电路制造(上海)有限公司 接触插塞、mos、鳍式场效应晶体管,及其形成方法
KR102385339B1 (ko) 2015-04-21 2022-04-11 삼성디스플레이 주식회사 표시 장치 및 그 제조 방법
US9640483B2 (en) * 2015-05-29 2017-05-02 Stmicroelectronics, Inc. Via, trench or contact structure in the metallization, premetallization dielectric or interlevel dielectric layers of an integrated circuit
US9997632B2 (en) * 2015-12-15 2018-06-12 Taiwan Semiconductor Manufacturing Co., Ltd. Fin-type field effect transistor device and manufacturing method thereof
US9837402B1 (en) * 2016-06-01 2017-12-05 Globalfoundries Inc. Method of concurrently forming source/drain and gate contacts and related device
US10475692B2 (en) * 2017-04-07 2019-11-12 Globalfoundries Inc. Self aligned buried power rail
US10186456B2 (en) 2017-04-20 2019-01-22 Taiwan Semiconductor Manufacturing Company, Ltd. Methods for forming contact plugs with reduced corrosion
US10141225B2 (en) 2017-04-28 2018-11-27 Taiwan Semiconductor Manufacturing Company, Ltd. Metal gates of transistors having reduced resistivity
US10290544B2 (en) 2017-10-10 2019-05-14 Globalfoundries Inc. Methods of forming conductive contact structures to semiconductor devices and the resulting structures
US10770354B2 (en) 2017-11-15 2020-09-08 Taiwan Semiconductor Manufacturing Co., Ltd. Method of forming integrated circuit with low-k sidewall spacers for gate stacks
US10804140B2 (en) * 2018-03-29 2020-10-13 Taiwan Semiconductor Manufacturing Co., Ltd. Interconnect formation and structure
US10923393B2 (en) * 2018-09-24 2021-02-16 Taiwan Semiconductor Manufacturing Co., Ltd. Contacts and interconnect structures in field-effect transistors
JP6689936B2 (ja) * 2018-10-15 2020-04-28 パナソニック株式会社 撮像装置の製造方法
CN110690282B (zh) * 2019-08-23 2022-10-18 福建省福联集成电路有限公司 一种基于晶体管的电阻结构及其制作方法
US11532561B2 (en) * 2019-09-30 2022-12-20 Taiwan Semiconductor Manufacturing Co., Ltd. Different via configurations for different via interface requirements
US11935931B2 (en) * 2020-06-06 2024-03-19 International Business Machines Corporation Selective shrink for contact trench
US20220336367A1 (en) * 2021-04-15 2022-10-20 Taiwan Semiconductor Manufacturing Company, Ltd. Forming Liners to Facilitate The Formation of Copper-Containing Vias in Advanced Technology Nodes

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6579784B1 (en) * 1999-10-18 2003-06-17 Taiwan Semiconductor Manufacturing Company Method for forming a metal gate integrated with a source and drain salicide process with oxynitride spacers
JP2003203973A (ja) * 2002-01-08 2003-07-18 Mitsubishi Electric Corp 半導体装置及び半導体装置の製造方法
DE102005052000B3 (de) * 2005-10-31 2007-07-05 Advanced Micro Devices, Inc., Sunnyvale Halbleiterbauelement mit einer Kontaktstruktur auf der Grundlage von Kupfer und Wolfram
KR100729126B1 (ko) * 2005-11-15 2007-06-14 동부일렉트로닉스 주식회사 반도체 소자의 금속 배선 및 그 형성 방법
US20070257323A1 (en) * 2006-05-05 2007-11-08 Taiwan Semiconductor Manufacturing Co., Ltd. Stacked contact structure and method of fabricating the same

Cited By (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102789972B (zh) * 2011-05-20 2015-04-22 中芯国际集成电路制造(上海)有限公司 半导体器件的制造方法
CN102789972A (zh) * 2011-05-20 2012-11-21 中芯国际集成电路制造(上海)有限公司 半导体器件的制造方法
CN102881573A (zh) * 2011-07-11 2013-01-16 中国科学院微电子研究所 一种晶体管和半导体器件及其制作方法
WO2013033875A1 (zh) * 2011-09-07 2013-03-14 中国科学院微电子研究所 后栅工艺中电极和连线的制造方法
CN103000634B (zh) * 2011-09-16 2015-08-05 中芯国际集成电路制造(上海)有限公司 Nor快闪存储器及其形成方法和接触孔的形成方法
CN103000634A (zh) * 2011-09-16 2013-03-27 中芯国际集成电路制造(上海)有限公司 Nor快闪存储器及其形成方法和接触孔的形成方法
WO2013071656A1 (zh) * 2011-11-15 2013-05-23 中国科学院微电子研究所 一种半导体结构及其制造方法
CN104078445A (zh) * 2013-03-29 2014-10-01 联华电子股份有限公司 插塞结构及其制作工艺
CN104241107A (zh) * 2013-06-06 2014-12-24 中国科学院微电子研究所 一种半导体结构及其制造方法
CN104517818A (zh) * 2013-10-07 2015-04-15 南亚科技股份有限公司 半导体装置及其制造方法
CN110957298A (zh) * 2018-09-26 2020-04-03 台湾积体电路制造股份有限公司 半导体结构及其形成方法
CN113644050A (zh) * 2021-07-29 2021-11-12 上海华力集成电路制造有限公司 高介电常数金属栅mos晶体管及其制造方法
CN116454022A (zh) * 2023-06-16 2023-07-18 合肥新晶集成电路有限公司 半导体器件及其制备方法
CN116454022B (zh) * 2023-06-16 2023-08-25 合肥新晶集成电路有限公司 半导体器件及其制备方法

Also Published As

Publication number Publication date
GB201122197D0 (en) 2012-02-01
WO2011032347A1 (zh) 2011-03-24
CN102024744B (zh) 2013-02-06
US8409941B2 (en) 2013-04-02
US20110062502A1 (en) 2011-03-17
GB2483414A (en) 2012-03-07
CN202930362U (zh) 2013-05-08
GB2483414B (en) 2014-06-11

Similar Documents

Publication Publication Date Title
CN102024744B (zh) 半导体器件及其制造方法
CN202930361U (zh) 一种半导体器件
TWI520189B (zh) 具有電介質帽蓋於接觸件上之半導體設備之相關的製造方法
US8669180B1 (en) Semiconductor device with self aligned end-to-end conductive line structure and method of forming the same
KR20100122701A (ko) 반도체 소자의 제조방법
CN102024784B (zh) 用于mos器件的块状接触塞
US9269663B2 (en) Single pattern high precision capacitor
US11011419B2 (en) Method for forming interconnect structure
US9570397B1 (en) Local interconnect structure including non-eroded contact via trenches
US7153738B2 (en) Method for making a trench memory cell
CN102339813A (zh) 半导体结构及其制造方法
US8610275B2 (en) Semiconductor contact structure including a spacer formed within a via and method of manufacturing the same
US20140084470A1 (en) Seed Layer Structure and Method
CN109509721B (zh) 半导体元件及其制作方法
KR101168507B1 (ko) 반도체 소자 및 그 형성 방법
TWI512894B (zh) 金屬內連線結構及其製程
KR100791707B1 (ko) 반도체 소자의 층간 절연막 평탄화 방법
KR102167618B1 (ko) 배선 형성 방법
US11769725B2 (en) Integrated circuit device and formation method thereof
KR20100013948A (ko) 반도체 소자 및 그 제조 방법
KR100832018B1 (ko) 반도체 소자 및 그 제조 방법
US7361575B2 (en) Semiconductor device and method for manufacturing the same
KR20080061168A (ko) 반도체 소자의 금속 배선 형성 방법
KR20070049343A (ko) 반도체 소자의 제조방법
CN103367148A (zh) 晶体管及其制造方法

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant