CN101783120A - 液晶显示装置 - Google Patents

液晶显示装置 Download PDF

Info

Publication number
CN101783120A
CN101783120A CN200911000261A CN200911000261A CN101783120A CN 101783120 A CN101783120 A CN 101783120A CN 200911000261 A CN200911000261 A CN 200911000261A CN 200911000261 A CN200911000261 A CN 200911000261A CN 101783120 A CN101783120 A CN 101783120A
Authority
CN
China
Prior art keywords
pixel electrode
voltage
common electric
sweep trace
stray capacitance
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN200911000261A
Other languages
English (en)
Inventor
平山隆一
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Casio Computer Co Ltd
Original Assignee
Casio Computer Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Casio Computer Co Ltd filed Critical Casio Computer Co Ltd
Publication of CN101783120A publication Critical patent/CN101783120A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • G09G3/3655Details of drivers for counter electrodes, e.g. common electrodes for pixel capacitors or supplementary storage capacitors
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1343Electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3674Details of drivers for scan electrodes
    • G09G3/3677Details of drivers for scan electrodes suitable for active matrices only
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/13606Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit having means for reducing parasitic capacitance
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0421Structural details of the set of electrodes
    • G09G2300/0426Layout of electrodes and connections
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0219Reducing feedthrough effects in active matrix panels, i.e. voltage changes on the scan electrode influencing the pixel voltage due to capacitive coupling

Landscapes

  • Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Nonlinear Science (AREA)
  • Optics & Photonics (AREA)
  • Mathematical Physics (AREA)
  • Power Engineering (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)

Abstract

一种液晶显示装置包括具有第一寄生电容的第一组像素电极、具有第二寄生电容的第二组像素电极、公共电极、分别介于所述公共电极与所述第一组以及第二组像素电极之间的液晶、以及驱动器电路,所述驱动器电路根据第一寄生电容确定第一公共电压并且在所述第一组像素电极的写周期期间向所述公共电极提供所述第一公共电压,以便基本补偿由所述第一寄生电容引起的第一组像素电极中的电压降,所述驱动器电路根据所述第二寄生电容确定第二公共电压并且在所述第二组像素电极的写周期期间向所述公共电极提供所述第二公共电压,以便基本补偿由于所述第二寄生电容引起的所述第二组像素电极中的电压降。

Description

液晶显示装置
相关申请的交叉引用
本申请基于2008年12月24日提交的在先日本专利申请No.2008-326807并且要求其优先权,在这里将其全部内容并入作为参考。
技术领域
本发明涉及一种液晶显示(LCD)装置。
背景技术
近年来,已经开发了采用薄膜晶体管(TFT)作为开关元件的有源矩阵型液晶显示(LCD)装置。在有源矩阵型LCD装置的显示区域,提供了以矩阵形式设置的多个像素、用于依次逐行扫描所述像素的多条扫描线、以及用于提供将被写入各个像素的数据的多条数据线。每个像素设置有作为开关元件的TFT,所述TFT具有连接到扫描线的栅极电极和连接到数据线的漏极电极;连接到TFT源极电极的像素电极;电压被设置成对所有像素相同的公共电极;以及具有辅助电容,其用于存储电荷以保持像素电极和公共电极之间电压差在预定电压差。这里,在像素电极和公共电极之间例如设置提供了其取向状态根据像素电极和公共电极之间的电压差而改变的液晶。
在显示区域的外周,设置连接到扫描线以经由扫描线扫描TFT(TFT的导通/截止控制)的栅极驱动器,以及连接到数据线以经由数据线向每个像素(包括辅助电容和液晶等等)输出指定数据电压的数据驱动器。
有源矩阵型LCD装置常作为监视器被并入小型移动设备,例如移动电话、数字摄像机等等。在这种情况下,优选将显示区域外周形成的框架制成得尽可能的窄。因此,占据大量区域的栅极驱动器和源极驱动器共同形成在框架的一侧。利用栅极驱动器和源极驱动器的这种布置,还可以简化它们的安装处理。然而,在这种情况下,由于栅极驱动器和源极驱动器的位置,扫描线和/或数据线需要围绕显示区域(框架)外周铺设很长距离。为了减小“围绕-铺设”区域的面积,设计了用于像素的连接结构,其中扫描线的数量增大一倍并且信号线的数量减半。
图18是示出了显示屏中像素的示例性连接的示意图,其被设计作为实现这种窄框架的方法。这里相邻的两个像素P(i,j)共享一条数据线S(i)。在这种情况下,对应这两个像素P(i,j)的TFT分别连接到不同的扫描线G(j)。
例如,在图18中,左上像素P(1,1)的TFT被连接到扫描线G(1)和数据线S(1),并且右侧紧邻的像素P(1,2)的TFT被连接到扫描线G(2)和数据线S(1)。像素P(1,1)和P(1,2)被布置在扫描线G(1)和扫描线G(2)之间。
图19示出了当视频信号Vsig被写入到前述有源矩阵型LCD装置的像素(i,j)上时扫描线G(j)的扫描方向(相应扫描信号波形),并且还示出了在共享数据线S(i)的相邻像素P(i,j)之间的写顺序。例如,连接至数据线S(1)的像素P(1,j)按照像素P(1,1)、P(1,2)、P(1,3)、P(1,4)的顺序被写入。
在如上所述用于将信号线数量减半的像素连接中,每行中的像素——尤其是在行方向上相邻设置的像素——分别连接至相对于像素设置在不同侧面上的扫描线。因此,例如,如图20所示,如果在垂直于扫描线的延伸方向上像素电极的位置存在位置偏移(即,对准误差(alignment error)),在像素电极和扫描线之间生成的寄生电容Cgs1、Cgs2在扫描线的延伸方向上彼此相邻设置的像素之间具有不同值。在这种情况下,即使当相同电压电平的显示信号电压被写入到在扫描线的延伸方向上相邻设置的每个像素时,如图21所示,在完成写显示信号电压时生成的相应电平偏移电压ΔV1、ΔV2在扫描线的延伸方向上的相邻像素之间不同,产生降低图像质量的问题。图21示出了图20的像素P(1,1)和P(1,2)处的电压变化。
发明内容
本发明是考虑到常规技术中的所述问题而设计的,并且旨在提供一种能够防止图像质量下降的LCD装置,例如,即使在垂直于扫描线的延伸方向上在像素电极中存在位置偏移(positional displacement)时。
本发明的其他或独有的特征和优点将在随后的说明书中进行阐述,并且部分可以从说明书中显而易见,或者可以通过对本发明的实施中获悉。本发明的目的和其他优点将通过在撰写的说明书及其权利要求以及附图中特别指出的结构意识和获得。
为了实现这些以及其他优点并根据本发明目的,如具体表现和广泛描述的,一方面,本发明提供一种液晶显示装置,包括液晶显示部分和驱动器电路部分,其中,所述液晶显示部分包括:一组第一扫描线、第二扫描线以及数据线,经由第一扫描线控制的第一开关元件而连接到数据线的第一像素电极;经由第二扫描线控制的第二开关元件而连接到数据线的第二像素电极;以及公共电极,用于将电压施加到分别设置在第一电极和第二电极之上的液晶,其中,所述第一像素电极和第二像素电极设置在所述第一扫描线和第二扫描线之间,并且在不同的写周期中所述第一像素电极和第二像素电极被写入相应的显示信号电压,所述显示信号电压对于每个灰度级具有两个不同的电平,定义显示信号电压的中心电压作为所述两个不同的电平的中心,并且其中,所述驱动器电路部分向所述公共电极提供公共电压,使得在第一像素电极的写周期期间的提供到公共电极的公共电压和所述中心电压之间的电压差可被设置为与在第二像素电极的写周期期间的提供到公共电极的公共电压和所述中心电压之间的电压差不同。
另一方面,本发明提供一种液晶显示装置,包括具有第一寄生电容的第一组像素电极、具有第二寄生电容的第二组像素电极、公共电极、分别介于所述公共电极与所述第一组以及第二组像素电极之间的液晶、以及驱动器电路,所述驱动器电路根据第一寄生电容确定第一公共电压,并且在第一组像素电极的写周期期间向所述公共电极提供所述第一公共电压,以便基本补偿由于所述第一寄生电容引起的第一组像素电极中的电压降,所述驱动器电路根据所述第二寄生电容确定第二公共电压,并且在所述第二组像素电极的写周期期间向所述公共电极提供所述第二公共电压,以便基本补偿由于所述第二寄生电容引起的所述第二组像素电极中的电压降。
另一方面,本发明提供一种用于制造液晶显示装置的方法,所述方法包括制备液晶器件,所述液晶器件包括具有第一寄生电容的第一组像素电极、具有第二寄生电容的第二组像素电极、公共电极、分别介于所述公共电极与第一组以及第二组像素电极之间的液晶、向所述公共电极提供公共电压的驱动器电路、以及用于存储与所述第一和第二寄生电容相关的信息的存储器;获取与所述第一和第二寄生电容相关的信息;在所述存储器中存储与所述第一和第二寄生电容相关的信息;以及对所述驱动器电路进行编程,使得基于存储在所述存储器中的信息,所述驱动器电路确定第一公共电压,并且在第一组像素的写周期期间向所述公共电极提供所述第一公共电压,以便基本补偿由所述第一寄生电容引起的第一组像素电极中的电压降,并且使得基于存储在所述存储器中的信息,驱动器电路确定第二公共电压,并且在第二组像素电极的写周期期间向所述公共电极提供所述第二公共电压,以便基本补偿由所述第二寄生电容引起的第二组像素电极中的电压降。
根据本发明的这些方面及其其他优点,即使在垂直于扫描线的延伸方向上在像素电极中发生位置偏移时,能够防止图像质量的降低。
应当理解,前面的概述以及以下详细说明均是示例性和解释性的,旨在提供所要求保护的发明的进一步解释。
附图说明
包括在说明书之中并构成说明书一部分的附图,示出了本发明的实施例,并且与以上给出的概述和下面给出的详细说明一起用于解释本发明的原理。
图1为示出了根据本发明实施例的LCD装置的示意性俯视图。
图2为示出了根据本发明实施例的LCD装置的示意性截面图。
图3为示出了LCD部分中像素布置的示图。
图4为LCD部分的等效电路图。
图5为像素的俯视图。
图6为像素的截面图。
图7为驱动器电路的方框结构图。
图8为示出了在各个扫描线中扫描信号示例的时序图。
图9为扫描线驱动器电路的示意性结构图。
图10示出了保持电路的示例。
图11示出了数据线驱动器电路的示例。
图12A示出了当ΔV2的绝对值大于ΔV1的绝对值时公共信号的示例。
图12B示出了当ΔV1的绝对值等于ΔV2的绝对值时公共信号的示例。
图12C示出了当ΔV2的绝对值小于ΔV1的绝对值时公共信号的示例。
图13示出了当ΔV2的绝对值大于ΔV1的绝对值时公共信号和写入到液晶的电压之间的关系。
图14示出了当ΔV2的绝对值小于ΔV1的绝对值时公共信号和写入到液晶的电压之间的关系。
图15示出了在各个扫描线中扫描信号的变化。
图16A示出了当ΔV2的绝对值大于ΔV1的绝对值时公共信号的变化。
图16B示出了当ΔV2的绝对值小于ΔV1的绝对值时公共信号的变化。
图17A示出了在线反转驱动或点反转驱动情况下显示信号电压和公共信号之间的关系,并且示出了ΔV2的绝对值大于ΔV1的绝对值的情况。
图17B示出了在线反转驱动或点反转驱动情况下显示信号电压和公共信号之间的关系,并且示出了ΔV2的绝对值小于ΔV1的绝对值的情况。
图18为示出了传统技术中像素布置的示图。
图19为传统技术中用于各个扫描线的选择顺序的说明性示图。
图20为传统技术中用于每个像素的寄生电容的说明性示图。
图21为传统技术中用于吸合电压的说明性示图。
具体实施方式
现在将参考附图描述实现本发明的示范性实施例。在示范性实施例中,用于每个LCD装置的驱动电压由根据该LCD装置的完成情况规定并存储的数据调整的情况通过示例的方式进行解释。
如图1和2所示,根据本发明实施例的LCD装置1由布置将在下面描述的多个像素的LCD部分10,以及控制LCD部分10中每个像素的驱动器电路11组成。
LCD部分10被配置成在两基板10a和10b之间夹置液晶LC,所述两个基板彼此相对布置并且利用密封材料10c连接。如图3和4所示,在一个基板10b的相对表面上形成有以矩阵形式布置的多个像素P(i,j)、用于每隔规定数量顺序扫描各个像素P(i,j)的多条扫描线G(j)、以及用于提供将被写入到各个像素P(i,j)上的显示信号电压的多条数据线S(j)。每个像素P(i,j)设置有作为开关元件的TFT,所述TFT具有连接到扫描线G(j)的栅极电极和连接到数据线S(j)的漏极电极;连接到所述TFT的源极电极的像素电极“pix”;以及辅助电容Ccs,其用于存储电荷以在像素电极pix和形成在另一基板10a上的公共电极Gn之间以规定电压差来保持电压差。这里i=1、2、3、---、x,并且j=1、2、3、---、y。公共电极Gn被配置成当提供有公共信号Vcom时对所有像素采用公共反向电压。也就是说,例如,公共电极Gn形成在另一基板10a相反表面的整个区域上。
这里,布置数据线S(i)和扫描线G(j)以便彼此交叉。每个像素P(i,j)在通过TFT临近它们交叉的位置被连接到数据线S(i)之一和扫描线G(j)之一,其中TFT如上所述被用作开关元件。而且,对每两个像素来说,连接彼此相邻的像素以共享一条数据线S(i)。另外,用于这两个像素P(i,j)的相应TFT分别连接到不同的扫描线G(j)。
例如,在图3和4中,左上像素P(1,1)的TFT被连接到扫描线G(1)和数据线S(1),并且右侧紧邻的像素P(1,2)的TFT被连接到扫描线G(2)和数据线S(1)。像素P(1,1)和P(1,2)被布置在扫描线G(1)和扫描线G(2)之间。
另外,像素P(1,2)相对于像素P(1,1)相邻设置在数据线S(1)的两侧。然而,像素P(1,3)相对于像素P(2,1)被设置成不在任何数据线S(i)的两侧,像素P(2,1)相邻设置在像素P(1,1)的相反侧。像素P(2,1)与像素P(2,2)相邻设置在数据线S(2)的两侧。
现在将参考图5和6描述像素P(i,j)的具体结构。基板10b设置有包括栅极电极51的扫描线G(j)。辅助电容线48与扫描线G(j)被设置在相同的层上。也就是说,扫描线G(j)和辅助电容线48同时一起形成。栅极绝缘膜52被设置在整个区域之上。例如由本征非晶硅构成的半导体薄膜53被设置在栅极绝缘膜52上。沟道保护膜54被设置在半导体膜53顶表面上的大致中心部分。例如由n型非晶硅构成的接触层55、56被设置在沟道保护膜54的各侧上并且在位于沟道保护膜54各侧的半导体膜53的顶表面上。
在接触层55上设置源极电极57。在另一接触层56和栅极绝缘膜52上设置包括漏极电极58的数据线S(i)。
因此,TFT由栅极电极51、栅极绝缘膜52、半导体膜53、沟道保护膜54、接触层55,56、源极电极57和漏极电极58构成。
平坦化膜59被设置在包括TFT的栅极绝缘膜52上的整个结构上。在平坦化膜59中,接触孔60形成在对应于源极电极57的规定位置。例如由ITO制成的像素电极“pix”形成在平坦化膜59上的规定位置。像素电极pix经由相应的接触孔60连接到源极电极57。在该示例中,像素电极pix的形状被形成为在扫描线G(j)的延伸方向上彼此相邻设置的像素之间呈旋转对称。
这里,与像素电极pix重叠的辅助电容线48的一部分成为相应辅助电容电极,并且因此所述辅助电容Ccs分别由该重叠部分形成。像素P(i,j)中的辅助电容Ccs被分别配置成具有相同量(amount)的电容。辅助电容线48电连接至公共电极Gn(因而采用与公共电极相同的电压)。也就是说,公共信号Vcom被施加到辅助电容线48以及公共电极Gn。
在每个像素P(i,j)处,显示状况通过根据像素电极pix和公共电极Gn之间的电压差改变设置在像素电极pix和公共电极Gn之间的液晶的对准状态来控制。
因为液晶LC被夹置在像素电极pix和公共电极Gn之间,从而形成液晶电容Clc,并且液晶电容Clc的量被配置成在各个像素中均相等。此外,可以在基板10b上设置公共电极Gn。因此,该实施例能够适于面内(in-plane)电场方法以及垂直电场方法,在面内电场方法中,在沿基板表面的方向上生成电压差并且将其施加到液晶,在垂直电场方法中,在两基板之间生成电压差并且将其施加到液晶。
返回图1和2,数据线S(i)和扫描线G(j)电连接通过线组20S、20G被组装和设置在LCD部分10右侧的驱动器电路11上,所述线组20S、20G被布置在基板10b上的LCD部分10的外周区域。公共电极Gn通过经由例如树脂制成的传导材料电连接至基板10b上的布线,电连接至驱动器电路11。
在LCD部分10,数据线S(i)被形成为在与驱动器电路11平行的方向上延伸,并且扫描线G(j)被形成为朝驱动器电路11延伸。通过使用所述布线结构,与被设置在扫描线方向上的每个像素与各个不同的数据信号线相关联的结构相比,线组20S的宽度(即,组中布线的数量)可被减半。
如图7所示,驱动器电路11被配置成包括:驱动扫描线G(j)的扫描线驱动器电路22;驱动数据线S(i)的数据线驱动器电路23;驱动公共电极Gn和辅助电容线48的公共电极驱动器电路28;处理预定参考电压Vcc并且向驱动器电路11输出所需各种驱动电压的电源调整电路24;临时存储例如从外部输入的图像数据的图像存储器25;存储对于特定LCD装置1的特定信息的特定信息存储器26;以及通过输出各种控制信号至上述驱动器而使各驱动器电路同步的控制器27,后面将描述所述控制信号。
如图8所示,扫描线驱动器电路22根据从控制器27输出的垂直同步信号Vs、以及被用作为水平同步信号Hs的第一栅极时钟信号GCK1和第二栅极时钟信号GCK2输出扫描信号到扫描线G(j)。第一栅极时钟信号GCK1和第二栅极时钟信号GCK2为彼此在相位上相反的方波信号。
如图9所示,扫描线驱动器电路22主要部分的示意性结构被构建成顺序布置保持电路101、102、103、104、…,保持电路的数量与扫描线(y行)的数量相等。每个保持电路包括:输入端子IN;输出端子OUT;重置端子RST;时钟信号输入端子CK;高电压电源输入端子Th;以及低电压电源输入端T1。第一行中保持电路101的输入端子IN提供有垂直同步信号Vs以作为用于第一行的输入信号。在随后的行中,保持电路的输入端子IN提供有来自先前保持电路的输出信号。保持电路的重置端子RST提供有来自随后的保持电路的输出信号。在最后一行(例如,第y行)的保持电路的重置端子RST能够提供有不同的重置信号END,或者可替换地,能够提供有第一行中保持电路101的输出信号。
另外,奇数行中保持电路的时钟信号输入端子CK提供有第一栅极时钟信号GCK1,而在偶数行中保持电路的时钟信号输入端子CK提供有第二栅极时钟信号GCK2,所述第二栅极时钟信号GCK2与第一栅极时钟信号GCK1反相。每个保持电路的高电压电源输入端子Th提供有规定高电压Vgh,而每个保持电路的低电压电源输入端子T1提供有预定低电压Vgl。
如图10所示,每个保持电路101、102、103、104,…包括六个MOS场效应晶体管(在下文中被称为MOS晶体管)T11-T16和电容C。
如图8所示,上述扫描线驱动器电路22响应垂直同步信号Vs持续一帧开始扫描。然后,扫描线驱动器电路22从第一扫描线G(1)向最后扫描线G(y)相继向每条扫描线执行电压输出,该电压输出根据第一栅极时钟信号GCK1和第二栅极时钟信号GCK2仅在规定周期期间从低电平电压Vgl切换至高电平电压Vgh。
也就是说,相继相对于扫描线G(j),扫描线驱动器电路22导通连接到所选扫描线G(j)的TFT(i,j),以便在那时被输出到数据线S(i)上的各个显示信号电压分别被写入到相应的像素P(i,j)。
因此,当选择奇数行的扫描线时,各个显示信号电压被写入到各个像素的与位于奇数列中的所选扫描线相关联的像素电极上,并且当选择偶数行的扫描线时,各个显示信号电压被写入到各个像素的与位于偶数列中的所选扫描线相关联的像素电极上。换句话说,依次选择相邻设置在特定行的像素两侧的奇数扫描线和偶数扫描线,使得各个显示电压被写入到位于这些扫描线之间的行中的所有像素上。
根据由控制器27输入的水平同步信号Hs、垂直同步信号Vs、图像数据Data、和参考时钟CLK,数据线驱动器电路23在规定的定时将各个数据线S(i)的显示信号电压分别输出到设置在显示面板11中的相应数据线S(i)。
如图11所示,数据线驱动器电路23的功能块结构包括取样存储器151、数据锁存电路152、D/A转换电路(DAC)153、以及显示信号电压发生电路154。
与控制器27输出的水平同步信号Hs和参考时钟信号CLK同步,取样存储器151从图像存储器25为与一条扫描线相关联的像素取得图像数据。取样存储器151为每条扫描线以从顶行到底行的顺序相继进行此操作。取样存储器151具有与数据线S(i)数量相等的数据存储区域。也就是说,相对于每条扫描线,取样存储器151取得对应于该扫描线的图像数据,并分别在数据线S(i)的相应数据存储区域存储所取得的图像数据。这里,图像数据包括应该在像素中显示的灰度级,并且每个像素的灰度级通过例如8比特数字数据进行表示。在这种情况中,8比特的数字数据被存储在每个数据存储区域中。
根据数据锁存电路152的要求,由取样存储器151取出的一个水平周期的图像数据从取样存储器151传送到数据锁存电路152。在图像数据传送到数据锁存电路152时,取样存储器151开始取出下一行中的扫描线的图像数据,作为下一水平周期的图像数据。该处理与水平同步信号Hs同步执行。
根据水平同步信号Hs,数据锁存电路152立即从取样存储器152取出一个水平周期的图像数据,并将所取出的图像数据输出至随后的D/A转换电路153。
D/A转换电路153由多个DAC部分241和多个输出放大电路242组成。通过适当地选择由显示信号电压发生电路154提供的显示信号电压,D/A转换电路153将数据锁存电路152输出的各个图像数据转换成对应的模拟显示信号电压。这样产生的模拟显示信号电压经由输出放大电路242而施加到各条数据线S(i)。
此时,根据由控制器27输出的极性反转信号Pol,D/A转换电路153将数据锁存电路152输出的数字图像数据转换为模拟显示信号电压。具体而言,当极性反转信号Pol处于高Vsh状态时,D/A转换电路153执行将数据锁存电路152输出的图像数据转换为具有正极性的显示信号电压的D/A转换,而当极性反转信号Pol处于低Vsl状态时,D/A转换电路153执行将数据锁存电路152输出的图像数据转换为具有负极性的显示信号电压的D/A转换。换句话说,当极性反转信号Pol处于高Vsh状态时,D/A转换电路153执行D/A转换,使得施加到液晶的电压具有正极性,并且当极性反转信号Pol处于低Vsl状态时,D/A转换电路153执行D/A转换,使得施加到液晶的电压具有负极性。也就是说,D/A转换电路153生成两个不同的电压电平作为每个灰度级的显示信号电压。
公共电极驱动器电路28生成公共信号Vcom并将其提供到公共电极Gn及辅助电容线48。如图12A、12B、12C所示,公共电极驱动器电路28根据垂直同步信号Vs和水平同步信号Hs,通过交替叠加两种补偿电压Vc1和Vc2到显示信号电压Vd的幅值中心电压Vdc来生成公共信号Vcom。下面将具体描述两种补偿电压Vc1、Vc2。对于显示信号电压Vd来说,规定灰度级的每个电压电平基于极性反转信号Pol围绕幅值中心电压Vdc以预定周期振荡。该幅值中心电压Vdc因此与一组预定显示信号电压Vd一起被提前预先确定,所述预定显示信号电压Vd分别对应于各个灰度级。幅值中心电压Vdc从电源调整电路24提供至公共电极驱动器电路28。
第一补偿电压Vc1是当与奇数扫描线(例如,扫描线G(1))相关联的像素——也就是说,设置在相邻数据线且分别在数据线S(i)左侧的像素(奇数列的像素)——施加有显示信号电压Vd时,叠加在幅值中心电压Vdc上的电压。确定所述第一补偿电压Vc1,以便对应于吸合电压(pull-in voltage)ΔV1(电压降),所述吸合电压ΔV1在完成将显示信号电压写入到连接到奇数扫描线的像素上时生成(即,在TFT从导通状态变成截止状态时;即,当扫描信号从Vgh变成Vgl时)。
第二补偿电压Vc2是当与偶数扫描线(例如,扫描线G(2))相关联的像素——也就是说,设置在相邻数据线且分别在数据线S(i)右侧的像素(偶数列的像素)施加有显示信号电压Vd时,叠加在幅值中心电压Vdc上的电压。确定所述第二补偿电压Vc2,以便对应于吸合电压ΔV2,所述吸合电压ΔV2在完成将显示信号电压写入到连接到偶数扫描线的像素上时生成。
第一补偿电压Vc1和第二补偿电压Vc2的量基于奇数扫描线和与奇数扫描线关联的像素电极之间的空间L1以及偶数扫描线和与偶数扫描线关联的像素电极之间的空间L2确定。也就是说,第一补偿电压Vc1和第二补偿电压Vc2依次生成,以确保在每个写周期完成之后(即,在完成将对应显示信号电压写入到像素电极时)施加到液晶的电压准确地反映连接到偶数扫描线的像素和连接到奇数扫描线的像素的规定灰度级,即使寄生电容Cgs的值在连接到奇数扫描线的像素和连接到偶数扫描线的像素之间由于像素电极的垂直位置偏移(对准误差)——即,像素电极在与扫描线的延伸方向垂直的方向上相对于扫描线的位置偏移而不同。在确定Vc1和Vc2的合适值之后,补偿电压Vc1和Vc2可以提前被存储在特定信息存储器26作为对于该LCD装置1特定的信息Inf。
这里,在连接到奇数扫描线的像素的显示信号电压的获取完成时生成的吸合电压ΔV1,以及在连接到偶数扫描线的像素的显示信号电压的获取完成时生成的吸合电压ΔV2,可以由以下公式计算。
等式1:
ΔV1=(Vgh-Vgl)×Cgs1/(Clc+Ccs+Cgs1)
≈(Vgh-Vgl)×(α/L1)/{Clc+Ccs+(α/L1)}
ΔV2=(Vgh-Vgl)×Cgs2/(Clc+Ccs+Cgs2)
≈(Vgh-Vgl)×(α/L2)/{Clc+Ccs+(α/L2)}
这里,Cgs1是奇数扫描线和像素的与奇数扫描线关联的像素电极之间的寄生电容,而Cgs2是偶数扫描线和像素的与偶数扫描线关联的像素电极之间的寄生电容。“α”为电介质的介电常数与构成寄生电容的电极的有效面积的乘积。
在该示范性实施例中,幅值中心电压Vdc由电源调整电路24提供。其中第二补偿电压Vc2被设置为ΔV2并且第一补偿电压Vc1被设置为ΔV1的特定信息Inf被提前存储在特定信息存储器中,并且第一补偿电压Vc1和第二补偿电压Vc2在吸合电压产生的方向上被交替叠加到幅值中心电压Vdc上。例如,当吸合电压ΔV1、ΔV2在写操作时相对于显示信号电压Vd发生在负方向上时(如图21所示),补偿电压Vc1、Vc2相对于幅值中心电压Vdc被叠加在负方向上——也就是说,从Vdc中交替减去Vc1和Vc2以形成Vcom。
图12A示出了ΔV2的绝对值大于ΔV1的绝对值的情况——也就是说,像素电极在与扫描线的延伸方向垂直的方向上发生位置偏移,使得相应偶数扫描线和连接到偶数扫描线的相邻像素电极之间的空间L2比相应奇数扫描线和连接到奇数扫描线的像素电极之间的空间L1窄(短)(即,在寄生电容Cgs1小于寄生电容Cgs2时)。图12B示出了ΔV2的绝对值等于ΔV1的绝对值的情况——也就是说,像素电极在与扫描线的延伸方向垂直的方向上不发生位置偏移(无对准误差),使得上述空间L1和L2相等(即,寄生电容Cgs1等于寄生电容Cgs2)。另外,图12C示出了ΔV2的绝对值小于ΔV1的绝对值的情况——也就是说,像素电极在与扫描线的延伸方向垂直的方向上发生位置偏移,使得相应偶数扫描线和连接到偶数扫描线的相邻像素电极之间的空间L2比相应奇数扫描线和连接到奇数扫描线的像素电极之间的空间L1宽(长)(即,当寄生电容Cgs1大于寄生电容Cgs2时)。这些图所示的标记“Od”表示奇数扫描线被选择的周期,而图中的标记“Ev”示出了偶数扫描线被选择的周期。
通过提供公共电极Gn和具有如上所述的公共信号Vcom的辅助电容电极(辅助电容线48),即使由于像素电极在与扫描线的延伸方向垂直的方向上的位置偏移,寄生电容Cgs的值在连接到奇数扫描线的像素与连接到偶数扫描线的像素之间不同,如图13和14所示,施加在相应液晶单元两侧的电压准确地反映了对应于相应像素的特定灰度级的显示信号电压Vd-Vcom。例如,当相同的显示信号电压Vd将被施加到连接到奇数扫描线的像素(例如,P(i,1))以及连接到相邻偶数扫描线的像素(例如,P(i,2))时,施加到相应液晶单元的电压Vlcd(i,1)和Vlcd(i,2)由于该调整能够保持相等。因此,能够防止显示质量的恶化。
图13示出了ΔV2的绝对值大于ΔV1的绝对值的情况;也就是说,像素电极在与扫描线的延伸方向垂直的方向上发生位置偏移时,使得偶数扫描线和连接到偶数扫描线的像素电极之间的空间L2比奇数扫描线和连接到奇数扫描线的像素电极之间的空间L1窄(短)。图14示出了ΔV2的绝对值小于ΔV1的绝对值的情况;也就是说,像素电极在与扫描线的延伸方向垂直的方向上发生位置偏移时,使得偶数扫描线和连接到偶数扫描线的像素电极之间的空间L2比奇数扫描线和连接到奇数扫描线的像素电极之间的空间L1宽(长)。在图13和14中,为了更清晰地显示时变电压的改变,与图8和12所示的时序图相比,采用放大的方式示出了奇数扫描线的扫描信号从Vgh改变为Vgl的时刻和偶数扫描线的扫描信号从Vgl改变为Vgh的时刻之间的时间间隔。
特定信息存储器26能够采用例如一种非易失性存储器EEPROM(电可擦除可编程只读存储器)。在这种情况下,当LCD装置1初始生产时EEPROM不写入任何信息(即,空白状态)。在制造LCD装置之后,通过将写信号端子29连接到EEPROM的写系统装置,例如将取决于LCD装置的最终特性的所述规定信息存储在特定信息存储器26中。在这种情况下,到特定信息存储器26的写电压Vpp优选被配置为高于输入到电源调整电路24的参考电压Vcc,以防止由于参考电压Vcc的影响而使存储在特定信息存储器26中的信息产生不经意的擦除。
在确定Vc1和Vc2的值时,可以采用其他的不同方法或替换使用所述等同方法。例如,刚制造的LCD装置1可以连接有测试仪器,以便当Vc1和Vc2的值作为可调参数而改变以确定Vc1和Vc2的最优值时,实际显示情况可以被观察到。另外地或替换地,能够在LCD装置1中提供分别连接到偶数扫描线和奇数扫描线的测试/虚设像素,以便测量施加到这些虚设像素的像素电极和公共电极的实际电压,从而确定和确认Vc1和Vc2的最优值。此外,能够通过光学显微镜观察像素的平面图案(plan pattem),以估计像素电极相对于扫描线阵列的位置偏移的量,以生成Vc1和Vc2的初始估值。此外,能够在LCD装置上使用所述方法中的一个或多个进行一系列实验,以积累足够用于建立距离L1和L2以及Vc1和Vc2之间的经验关系的数据。一旦建立了这种关系,测量距离L1和L2可以产生Vc1和Vc2的合适值。换句话说,所述等式1可通过实验进行改进,使得L1和L2的简单测量就可以产生Vc1和Vc2的可靠值。此外,代替采用诸如EEPROM的半永久性存储器,上述虚设/测试像素可以连接到作为LCD装置一部分的测试电路,使得在例如每次开启LCD装置或当用户选择相应的操作时,可以通过反馈的方式自动执行Vc1和Vc2的最优值的调整。能够通过各种其他变型和方法确定Vc1和Vc2的值。
根据所述结构,甚至在像素电极发生位置偏移时,补偿电压Vc1、Vc2的最优值可以针对各不同的LCD装置规定。
上述示范性实施例描述了如下情况:在设置在一行像素两侧的相邻两条扫描线之间,在选择奇数扫描线之后选择偶数扫描线。然而,在可替换的方案中,如图15所示,在设置在一行像素两侧的相邻两条扫描线之间,可以在选择偶数扫描线之后选择奇数扫描线。
此外,在上述示例性实施例中,描述了电源调整电路24向公共电极驱动器电路28提供幅值中心电压Vdc的情况。可替换地,电源调整电路24可以向公共电极驱动器电路28提供与幅值中心电压Vdc不同的电压,并且公共电极驱动器电路28可以根据提前限定的信息处理电源调整电路24提供的电压。而且,图7所示的功能和电压信号传输方案表现了一种实现本发明实施例的可能方式。然而,如上所述,本发明不限于这种特定配置。各种变型,例如控制器27被配置为采用例如其他模块执行的功能是可行的。
此外,在上述示例性实施例中,描述了电源调整电路24向公共电极驱动器电路28提供DC电压作为幅值中心电压Vdc的情况。然而,如图16A和16B所示,LCD装置能够被配置成电源调整电路24向公共电极驱动器电路28提供其幅值中心电压等于所述幅值中心电压Vdc的方波AC电压Vac,并且公共电极驱动器电路28对方波AC电压Vac叠加补偿电压Vc1、Vc2。这种配置在合适的情况下是有益的,因为即便在显示信号电压Vd被设置为很小值时,能够允许向液晶施加相对大的电压。
此外,上述示例性实施例描述了在与每条扫描线关联的像素中在一帧中写入到液晶的电压极性之间相同的帧反转的情况。然而,如图17A和图17B所示,本发明及其各种实施例能够容易地应用于线反转驱动或点反转驱动,其中在与相邻扫描线关联的像素中在一帧中写入到液晶的电压极性不同。
此外,在上述示例性实施例中,描述了像素的条排列的情况,其中像素以条的形式进行布置。然而,本发明及其各种实施例适用于德耳塔布置或其他形式的像素布置。
对于本领域技术人员显而易见的是,在不偏离本发明的精神或范围的情况下,可以对本发明的方法和装置做出各种变型和修改。因此,本发明旨在覆盖落在所附权利要求及其等价物范围内的变型和修改。

Claims (20)

1.一种液晶显示装置,包括液晶显示部分和驱动器电路部分,
其中,所述液晶显示部分包括:
一组第一扫描线、第二扫描线以及数据线,
经由第一开关元件连接到所述数据线的第一像素电极,所述第一开关元件由所述第一扫描线控制;
经由第二开关元件连接到所述数据线的第二像素电极,所述第二开关元件由所述第二扫描线控制;以及
公共电极,用于将电压施加到分别设置在所述第一电极和所述第二电极之上的液晶,
其中,所述第一像素电极和所述第二像素电极设置在所述第一扫描线和所述第二扫描线之间,并且所述第一像素电极和所述第二像素电极在不同的写周期内被写入相应的显示信号电压,所述显示信号电压对于每个灰度级具有两个不同的电平,定义显示信号电压的中心电压作为所述两个不同的电平的中心,并且
其中,所述驱动器电路部分向所述公共电极提供公共电压,使得所述第一像素电极的写周期期间的提供到所述公共电极的所述公共电压和所述中心电压之间的电压差,能够被设置成与所述第二像素电极的写周期期间的提供到所述公共电极的所述公共电压和所述中心电压之间的电压差不同。
2.根据权利要求1所述的液晶显示装置,其中,所述第一像素电极和所述第一扫描线之间的寄生电容大于所述第二像素电极和所述第二扫描线之间的寄生电容,并且
其中,所述驱动器电路部分向所述公共电极提供所述公共电压,使得所述第一像素电极的写周期期间的所述公共电压和所述中心电压之间的所述电压差大于所述第二像素电极的写周期期间的所述公共电压和所述中心电压之间的所述电压差。
3.根据权利要求1所述的液晶显示装置,其中,所述驱动器电路部分提供所述公共电压,使得所述第一像素电极的写周期期间的所述电压差基本等于在所述第一像素电极的所述写周期结束时断开所述第一开关元件时产生的吸合电压,并且使得在所述第二像素电极的所述写周期期间的所述电压差基本等于在所述第二像素电极的所述写周期结束时断开所述第二开关元件时产生的吸合电压。
4.根据权利要求1所述的液晶显示装置,其中,所述第一像素电极和所述第二像素电极在所述第一扫描线和所述第二扫描线的延伸方向上彼此相邻设置。
5.根据权利要求1所述的液晶显示装置,其中,所述第一像素电极和所述第二像素电极彼此相邻设置在所述数据线的两侧。
6.根据权利要求1所述的液晶显示装置,其中,所述驱动器电路部分包括存储器,所述存储器存储与所述第一像素电极和所述第一扫描线之间的寄生电容相关的信息以及与所述第二像素电极和所述第二扫描线之间的寄生电容相关的信息,并且
其中,所述驱动器电路部分根据存储在所述存储器中的与所述寄生电容相关的信息提供所述公共电压。
7.根据权利要求1所述的液晶显示装置,其中,所述第一像素电极和所述第一扫描线之间的寄生电容小于所述第二像素电极和所述第二扫描线之间的寄生电容,并且
其中,所述驱动器电路部分向所述公共电极提供所述公共电压,使得所述第一像素电极的写周期期间的所述公共电压和所述中心电压之间的所述电压差小于所述第二像素电极的写周期期间的所述公共电压和所述中心电压之间的所述电压差。
8.根据权利要求1所述的液晶显示装置,其中,在所述液晶显示部分中,所述第一像素电极和所述第一扫描线之间的空间比所述第二像素电极和所述第二扫描线之间的空间窄,并且
其中,所述驱动器电路部分向所述公共电极提供所述公共电压,使得所述第一像素电极的写周期期间的所述公共电压和所述中心电压之间的所述电压差大于所述第二像素电极的写周期期间的所述公共电压和所述中心电压之间的所述电压差。
9.根据权利要求1所述的液晶显示装置,其中,在所述液晶显示部分中,所述第一像素电极和所述第一扫描线之间的空间比所述第二像素电极和所述第二扫描线之间的空间宽,并且
其中,所述驱动器电路部分向所述公共电极提供所述公共电压,使得所述第一像素电极的写周期期间的所述公共电压和所述中心电压之间的所述电压差小于所述第二像素电极的写周期期间的所述公共电压和所述中心电压之间的所述电压差。
10.根据权利要求1所述的液晶显示装置,还包括提供有与所述公共电极相同的电压的辅助电容电极。
11.一种液晶显示装置,包括:
具有第一寄生电容的第一组像素电极;
具有第二寄生电容的第二组像素电极;
公共电极;
分别介于所述公共电极与所述第一组以及第二组像素电极之间的液晶;以及
驱动器电路,所述驱动器电路根据所述第一寄生电容确定第一公共电压,并且在所述第一组像素电极的写周期期间向所述公共电极提供所述第一公共电压,以便基本补偿由所述第一寄生电容引起的所述第一组像素电极中的电压降,所述驱动器电路根据所述第二寄生电容确定第二公共电压,并且在所述第二组像素电极的写周期期间向所述公共电极提供所述第二公共电压,以便基本补偿由所述第二寄生电容引起的所述第二组像素电极中的电压降。
12.根据权利要求11所述的液晶显示装置,还包括存储与所述第一和第二寄生电容相关的信息的存储器,
其中,所述驱动器电路根据存储在所述存储器中的所述信息确定所述第一和第二公共电压。
13.根据权利要求11所述的液晶显示装置,还包括均在横向方向上延伸的第一扫描线和第二扫描线,
其中,所述第一组中的像素电极和所述第二组中的像素电极在沿所述横向方向延伸的一行中交替布置,并且设置在所述第一和第二扫描线之间,并且
其中,每对相邻的像素电极共享单条数据线,所述每对相邻的像素电极中的一个属于所述第一多个而另一个属于所述第二多个。
14.根据权利要求11所述的液晶显示装置,其中,所述第一寄生电容不同于所述第二寄生电容,并且所述第一公共电压不同于所述第二公共电压。
15.根据权利要求11所述的液晶显示装置,其中,所述第一寄生电容等于所述第二寄生电容,并且所述第一公共电压等于所述第二公共电压。
16.一种用于制造液晶显示装置的方法,包括:
制备液晶器件,所述液晶器件包括:
具有第一寄生电容的第一组像素电极,
具有第二寄生电容的第二组像素电极,
公共电极,
分别介于所述公共电极与所述第一组以及第二组像素电极之间的液晶,
向所述公共电极提供公共电压的驱动器电路,以及
用于存储与所述第一和第二寄生电容相关的信息的存储器;
获取与所述第一和第二寄生电容相关的信息;
在所述存储器中存储与所述第一和第二寄生电容相关的信息;以及
对所述驱动器电路进行编程,使得基于存储在所述存储器中的信息,所述驱动器电路确定第一公共电压并且在所述第一组像素电极的写周期期间向所述公共电极提供所述第一公共电压,以便基本补偿由所述第一寄生电容引起的所述第一组像素电极中的电压降,并且使得基于存储在所述存储器中的信息,所述驱动器电路确定第二公共电压并且在所述第二组像素电极的写周期期间向所述公共电极提供所述第二公共电压,以便基本补偿由所述第二寄生电容引起的所述第二组像素电极中的电压降。
17.根据权利要求16所述的方法,其中,所述液晶器件还包括均在横向方向上延伸的第一扫描线和第二扫描线,其中,所述第一组中的像素电极和所述第二组中的像素电极在沿所述横向方向上延伸的一行中交替布置,并且设置在所述第一和第二扫描线之间,并且
其中,每对相邻的像素电极共享单条数据线,所述每对相邻的像素电极中的一个属于所述第一多个而另一个属于所述第二多个。
18.根据权利要求16所述的方法,其中,所述第一寄生电容不同于所述第二寄生电容,并且所述第一公共电压不同于所述第二公共电压。
19.根据权利要求16所述的方法,其中,所述第一寄生电容等于所述第二寄生电容,并且所述第一公共电压等于所述第二公共电压。
20.根据权利要求16所述的方法,其中,获取与所述第一和第二寄生电容相关信息的步骤包括如下步骤中的至少一个:在改变所述第一和第二公共电压的电平的同时观察显示质量;观测所述第一和第二像素电极相对于扫描线的位置偏移;以及通过经验或理论公式计算由所述第一和第二寄生电容引起的所述各个电压降的量。
CN200911000261A 2008-12-24 2009-12-24 液晶显示装置 Pending CN101783120A (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2008326807A JP4687785B2 (ja) 2008-12-24 2008-12-24 液晶表示装置
JP326807/2008 2008-12-24

Publications (1)

Publication Number Publication Date
CN101783120A true CN101783120A (zh) 2010-07-21

Family

ID=42265328

Family Applications (1)

Application Number Title Priority Date Filing Date
CN200911000261A Pending CN101783120A (zh) 2008-12-24 2009-12-24 液晶显示装置

Country Status (5)

Country Link
US (1) US8581893B2 (zh)
JP (1) JP4687785B2 (zh)
KR (1) KR101048532B1 (zh)
CN (1) CN101783120A (zh)
TW (1) TWI430246B (zh)

Cited By (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102411913A (zh) * 2011-11-18 2012-04-11 华映视讯(吴江)有限公司 驱动液晶显示器的方法
CN102419488A (zh) * 2010-09-27 2012-04-18 卡西欧计算机株式会社 液晶显示装置及其驱动方法
CN102956214A (zh) * 2012-11-19 2013-03-06 京东方科技集团股份有限公司 一种公共电极驱动单元、液晶显示面板和液晶显示装置
CN104882101A (zh) * 2014-02-28 2015-09-02 奕力科技股份有限公司 液晶显示装置及驱动方法
CN105116652A (zh) * 2015-09-08 2015-12-02 昆山龙腾光电有限公司 用于补偿面板开关元件的寄生电容的方法及阵列基板
WO2020098043A1 (zh) * 2018-11-13 2020-05-22 惠科股份有限公司 画素驱动电路及显示装置
CN111435200A (zh) * 2019-01-11 2020-07-21 惠科股份有限公司 液晶显示装置、液晶显示面板及其驱动方法

Families Citing this family (24)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101429905B1 (ko) * 2006-09-29 2014-08-14 엘지디스플레이 주식회사 액정표시장치
JP5151590B2 (ja) * 2008-03-07 2013-02-27 カシオ計算機株式会社 液晶表示装置及びその駆動方法
TWI417834B (zh) * 2010-12-23 2013-12-01 Au Optronics Corp 平面顯示面板
TWI427584B (zh) 2010-12-23 2014-02-21 Au Optronics Corp 顯示面板
KR20120075166A (ko) * 2010-12-28 2012-07-06 삼성모바일디스플레이주식회사 액정표시장치 및 그의 구동 방법
TWI426496B (zh) * 2011-03-17 2014-02-11 Au Optronics Corp 無上板電極之液晶顯示裝置
CN102903344B (zh) * 2012-09-27 2014-10-08 合肥京东方光电科技有限公司 公共电极电压补偿方法、装置及时序控制器
US9214127B2 (en) 2013-07-09 2015-12-15 Apple Inc. Liquid crystal display using depletion-mode transistors
CN105659310B (zh) * 2013-08-13 2021-02-26 飞利斯有限公司 电子显示区域的优化
WO2015031426A1 (en) 2013-08-27 2015-03-05 Polyera Corporation Flexible display and detection of flex state
TWI655807B (zh) 2013-08-27 2019-04-01 飛利斯有限公司 具有可撓曲電子構件之可附接裝置
WO2015038684A1 (en) 2013-09-10 2015-03-19 Polyera Corporation Attachable article with signaling, split display and messaging features
WO2015100396A1 (en) 2013-12-24 2015-07-02 Polyera Corporation Support structures for a flexible electronic component
KR20160103072A (ko) 2013-12-24 2016-08-31 폴리에라 코퍼레이션 가요성 전자 부품용 지지 구조체
WO2015100224A1 (en) 2013-12-24 2015-07-02 Polyera Corporation Flexible electronic display with user interface based on sensed movements
CN106031308B (zh) 2013-12-24 2019-08-09 飞利斯有限公司 用于附接式二维挠性电子装置的支撑结构
US20150227245A1 (en) 2014-02-10 2015-08-13 Polyera Corporation Attachable Device with Flexible Electronic Display Orientation Detection
TWI692272B (zh) 2014-05-28 2020-04-21 美商飛利斯有限公司 在多數表面上具有可撓性電子組件之裝置
CN104299559B (zh) * 2014-10-20 2017-01-25 深圳市华星光电技术有限公司 一种三栅型显示面板
WO2016138356A1 (en) 2015-02-26 2016-09-01 Polyera Corporation Attachable device having a flexible electronic component
TWI599830B (zh) * 2016-05-09 2017-09-21 友達光電股份有限公司 畫素陣列及顯示裝置
TWI761663B (zh) * 2018-03-01 2022-04-21 聯詠科技股份有限公司 觸控顯示驅動裝置及其驅動方法
TWI716101B (zh) * 2019-09-06 2021-01-11 大陸商北京集創北方科技股份有限公司 源極驅動補償電路、源極驅動電路、液晶顯示器、及資訊處理裝置
JP2022181870A (ja) * 2021-05-27 2022-12-08 セイコーエプソン株式会社 液晶装置および電子機器

Family Cites Families (16)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH05210115A (ja) * 1992-01-30 1993-08-20 Canon Inc 液晶表示装置
JPH1039277A (ja) 1996-07-26 1998-02-13 Matsushita Electric Ind Co Ltd 液晶表示装置およびその駆動方法
JP2937130B2 (ja) * 1996-08-30 1999-08-23 日本電気株式会社 アクティブマトリクス型液晶表示装置
JPH1124045A (ja) * 1997-07-07 1999-01-29 Sharp Corp アクティブマトリクス型液晶表示装置及びその駆動方法
JP3656179B2 (ja) * 1997-09-08 2005-06-08 松下電器産業株式会社 アクティブマトリックス型液晶表示素子及びその駆動方法
JP2000105364A (ja) * 1998-04-30 2000-04-11 Canon Inc 液晶装置
KR100890025B1 (ko) * 2002-12-04 2009-03-25 삼성전자주식회사 액정 표시 장치, 액정 표시 장치의 구동 장치 및 방법
JP2005164677A (ja) * 2003-11-28 2005-06-23 Chi Mei Electronics Corp 画像表示装置
KR100612304B1 (ko) * 2004-05-18 2006-08-11 삼성에스디아이 주식회사 액정 표시 장치 및 그의 구동방법
JP3745362B2 (ja) * 2005-02-07 2006-02-15 シャープ株式会社 表示装置および表示方法
KR101182557B1 (ko) * 2005-06-24 2012-10-02 엘지디스플레이 주식회사 액정표시장치 및 그 제조방법
JP4645493B2 (ja) * 2006-03-20 2011-03-09 セイコーエプソン株式会社 電気光学装置、その駆動回路および電子機器
JP5191639B2 (ja) * 2006-09-15 2013-05-08 株式会社ジャパンディスプレイイースト 液晶表示装置
JP4277891B2 (ja) * 2006-10-18 2009-06-10 エプソンイメージングデバイス株式会社 電気光学装置、駆動回路および電子機器
JP4433035B2 (ja) * 2007-11-05 2010-03-17 エプソンイメージングデバイス株式会社 表示装置および電子機器
TWI397734B (zh) * 2008-05-07 2013-06-01 Hannstar Display Corp 液晶顯示器及其驅動方法

Cited By (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102419488A (zh) * 2010-09-27 2012-04-18 卡西欧计算机株式会社 液晶显示装置及其驱动方法
CN102411913A (zh) * 2011-11-18 2012-04-11 华映视讯(吴江)有限公司 驱动液晶显示器的方法
CN102411913B (zh) * 2011-11-18 2013-06-26 华映视讯(吴江)有限公司 驱动液晶显示器的方法
CN102956214A (zh) * 2012-11-19 2013-03-06 京东方科技集团股份有限公司 一种公共电极驱动单元、液晶显示面板和液晶显示装置
CN104882101A (zh) * 2014-02-28 2015-09-02 奕力科技股份有限公司 液晶显示装置及驱动方法
CN105116652A (zh) * 2015-09-08 2015-12-02 昆山龙腾光电有限公司 用于补偿面板开关元件的寄生电容的方法及阵列基板
CN105116652B (zh) * 2015-09-08 2018-01-16 昆山龙腾光电有限公司 用于补偿面板开关元件的寄生电容的方法及阵列基板
WO2020098043A1 (zh) * 2018-11-13 2020-05-22 惠科股份有限公司 画素驱动电路及显示装置
CN111435200A (zh) * 2019-01-11 2020-07-21 惠科股份有限公司 液晶显示装置、液晶显示面板及其驱动方法

Also Published As

Publication number Publication date
JP2010151860A (ja) 2010-07-08
JP4687785B2 (ja) 2011-05-25
TWI430246B (zh) 2014-03-11
US8581893B2 (en) 2013-11-12
TW201030729A (en) 2010-08-16
US20100156868A1 (en) 2010-06-24
KR101048532B1 (ko) 2011-07-11
KR20100075395A (ko) 2010-07-02

Similar Documents

Publication Publication Date Title
CN101783120A (zh) 液晶显示装置
US9368085B2 (en) Method and apparatus for driving active matrix display panel, and display
JP4626664B2 (ja) 液晶表示装置
US8379161B2 (en) Liquid crystal display device
KR101290838B1 (ko) 표시 장치
US20070132684A1 (en) Liquid crystal display
KR101018755B1 (ko) 액정 표시 장치
US20080079703A1 (en) Method of driving the display device and display device
KR101026802B1 (ko) 액정 표시 장치 및 그 구동 방법
KR20140003146A (ko) 표시 장치 및 그 구동 방법
KR101354356B1 (ko) 액정표시장치
US20110001743A1 (en) Drive circuit, drive method, liquid crystal display panel, liquid crystal module, and liquid cystal display device
US20040263453A1 (en) Liquid crystal display device and method of fabricating the same
KR101182479B1 (ko) 액정 표시 장치 및 그 구동 방법
JP5228396B2 (ja) アクティブマトリックス型表示装置
US8982027B2 (en) LCD drive circuit and driving method for scanning at least two adjacent scan lines simultaneously
JP5418390B2 (ja) 液晶表示装置
JP5360083B2 (ja) 液晶表示装置
JP5211585B2 (ja) アクティブマトリックス型表示装置
US8698788B2 (en) Display apparatus and display apparatus driving method
JP2008139609A (ja) 液晶表示装置およびその駆動方法、ならびに液晶表示装置の調整方法
KR20050103524A (ko) 액정표시장치 및 그의 구동방법
KR20070002172A (ko) 액정표시장치

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C02 Deemed withdrawal of patent application after publication (patent law 2001)
WD01 Invention patent application deemed withdrawn after publication

Application publication date: 20100721