KR20070002172A - 액정표시장치 - Google Patents

액정표시장치 Download PDF

Info

Publication number
KR20070002172A
KR20070002172A KR1020050057548A KR20050057548A KR20070002172A KR 20070002172 A KR20070002172 A KR 20070002172A KR 1020050057548 A KR1020050057548 A KR 1020050057548A KR 20050057548 A KR20050057548 A KR 20050057548A KR 20070002172 A KR20070002172 A KR 20070002172A
Authority
KR
South Korea
Prior art keywords
gate
liquid crystal
data
supplied
high voltage
Prior art date
Application number
KR1020050057548A
Other languages
English (en)
Inventor
이상열
Original Assignee
엘지.필립스 엘시디 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지.필립스 엘시디 주식회사 filed Critical 엘지.필립스 엘시디 주식회사
Priority to KR1020050057548A priority Critical patent/KR20070002172A/ko
Publication of KR20070002172A publication Critical patent/KR20070002172A/ko

Links

Images

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1345Conductors connecting electrodes to cell terminals
    • G02F1/13452Conductors connecting driver circuitry and terminals of panels
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136286Wiring, e.g. gate line, drain line
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers

Landscapes

  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • General Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Mathematical Physics (AREA)
  • Optics & Photonics (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Computer Hardware Design (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

휘도차를 개선한 액정표시장치가 개시된다.
본 발명에 따른 액정표시장치는 복수개의 게이트라인과 데이터라인이 배열된 액정패널과, 상기 액정패널의 상부와 하부의 순서로 상기 게이트라인에 스캔신호를 공급하는 게이트 드라이버 및 상기 스캔신호에 의해 활성화된 게이트라인 상에 데이터 신호를 공급하는 데이터 드라이버를 포함한다.
공통전압, 데이터 전압, 휘도차

Description

액정표시장치{Liquid Crystal Display device}
도 1은 종래의 액정표시장치를 나타낸 도면.
도 2는 도 1의 액정표시장치의 일부를 확대해서 나타낸 도면.
도 3은 도 1의 액정표시장치의 구동전압을 나타낸 도면.
도 4는 본 발명에 따른 액정표시장치를 나타낸 도면.
도 5는 본 발명의 일 실시예에 따른 게이트 드라이버를 나타낸 도면.
도 6은 도 4의 액정표시장치의 구동전압을 나타낸 도면.
도 7은 본 발명의 다른 실시예에 따른 게이트 드라이버를 나타낸 도면.
<도면의 주요부분에 대한 간단한 설명>
102:액정패널 104, 204:게이트 드라이버
105, 205:제 1 쉬프트 레지스터 106:데이트 드라이버
107, 207:제 2 쉬프트 레지스터 108:타이밍 컨트롤러
109, 209:제 n-1 쉬프트 레지스터 110:공통전압 생성부
111, 211:제 n 쉬프트 레지스터 112:프레임 메모리
114:시스템
본 발명은 액정표시장치에 관한 것으로, 특히 휘도차를 개선하기 위한 액정표시장치 및 그의 구동방법에 관한 것이다.
일반적인 액정표시장치는 액정의 광학적 이방성과 분극 성질을 이용하여 화상을 표시한다. 액정은 구조가 가늘고 길기 때문에 분자의 배열에 방향성을 갖고 있으며, 인위적으로 액정에 전기장을 인가하여 분자배열의 방향을 제어할 수 있다. 따라서, 전기장의 인가 상태에 따라 분극 특성을 보이는 액정에 빛을 조사하게 되면, 액정의 분자 배향 방향을 임의로 조절할 수 있고, 액정의 배향 상태에 따라 통과되는 빛의 양이 조절되어 화상정보를 표현할 수 있다.
도 1은 종래의 액정표시장치를 나타낸 도면이다.
도 1에 도시된 바와 같이, 종래의 액정표시장치는 화상을 표시하는 액정패널(2)과, 상기 액정패널(2)을 구동하는 게이트 드라이버(4)와 데이터 드라이버(6)와, 상기 게이트 드라이버(4) 및 데이터 드라이버(6)를 제어하는 타이밍 컨트롤러(8)와, 상기 액정패널(2)의 기준전압 역할을 하는 공통전압(Vcom)을 생성하는 공통전압 생성부(10)를 포함한다.
상기 액정패널(2)에는 복수개의 게이트라인(GL0 ~ GLn)과 데이터라인(DL1 ~ DLm)을 배열되고, 상기 게이트라인(GL0 ~ GLn)과 데이터라인(DL1 ~ DLm)의 교차부에는 스위칭소자 역할을 하는 박막트랜지스터(TFT)가 형성된다. 또한, 도시되지 않은 공통전압(Vcom) 공급라인은 상기 게이트라인(GL0 ~ GLn)과 대응하여 형성되어 있다.
이때, 상기 데이터 드라이버(6)는 상기 제 1 공통전압(Vcom(+))이 공통전압라인(미도시)으로 공급될때, 부극성의 데이터 전압을 상기 데이터라인(DL1 ~ DLm)으로 공급한다. 또한, 상기 데이터 드라이버(6)는 상기 제 2 공통전압(Vcom(-))이 공통전압라인(미도시)으로 공급될때, 정극성의 데이터 전압을 상기 데이터라인(DL1 ~ DLm)으로 공급한다.
도 2는 도 1의 액정표시장치의 일부를 확대해서 나타낸 도면이다.
도 2에 도시된 바와 같이, 화소영역을 정의하는 게이트라인(3)과 데이터라인(1)과, 상기 게이트라인(3)과 데이터라인(1)이 교차하는 부분에 형성된 박막트랜지스터(T)와, 상기 박막트랜지스터(T)는 상기 게이트라인(3)과 연결된 게이트 전극(11)과, 채널층 역할을 하는 반도체층(12)과, 상기 데이터라인(1)과 연결된 소스전극(13) 및 화소전극(7)과 연결된 드레인 전극(14)으로 구성된다.
또한, 상기 게이트라인(3)에 대응하여 평행하게 공통전압라인(9)이 형성되고, 상기 화소전극(7)과 소정간격 이격된 공통전극(5)이 형성된다. 상기 공통전극(5)으로 상기 공통전압 생성부(도 1의 10)에서 생성된 제 1 및 제 2 공통전압(Vcom(+), Vcom(-))이 1 수직동기구간(Vsync, 1 프레임)을 주기로 공급된다.
상기 데이터 드라이버(6)로부터 공급된 정극성의 데이터 전압 및 부극성의 데이터 전압은 상기 공통전압 생성부(10)에서 생성된 제 1 및 제 2 공통전압(Vcom(+), Vcom(-))에 동기되어 상기 화소전극(7)으로 공급된다.
도 3은 도 1의 액정표시장치의 구동전압을 나타낸 도면이다.
도 1에 도시된 액정패널(2)에는 정지화면으로 동일한 계조를 갖는 화상이 표 시된다고 가정하자. 이전 프레임에는 상기 공통전극(5)으로 제 2 공통전압(Vcom(-))이 공급되었고, 현재 프레임에는 상기 공통전극(5)으로 제 1 공통전압(Vcom(+))이 공급된다. 또한, 이전 프레임에서 상기 화소전극(7)으로 정극성의 데이터 전압이 공급되고 현재 프레임에서 상기 화소전극(7)으로 부극성의 데이터 전압이 공급된다.
도 2 및 도 3에 도시된 바와 같이, 1 수직동기구간(Vsync)동안 게이트라인(GL0 ~ GLn)으로 게이트 하이 전압(VGH)이 순차적으로 공급된다.
예를 들어, 이전 프레임에서 4V의 데이터 전압이 화소전극(7)에 충전되면 상기 데이터 전압은 1 수직구간(1V)동안 충전된 전압레벨을 유지하게 된다. 이때, 공통전극(5)에는 -3V의 제 2 공통전압(Vcom(-))이 공급되어 있다. 따라서, 이전 프레임에서 상기 화소전극(7)과 상기 공통전극(5)의 전위차는 7V가 된다. 널리 공지된 바와 같이, 상기 전위차로 인해 상기 액정패널(도 1의 2) 상에 충진된 액정이 구동된다.
정지화면 상태이기 때문에 현재 프레임도 이전 프레임과 동일하게 전위차가 7V로 유지되어야 한다. 이때, 상기 공통전극(5)에는 수직동기신호(Vsync)에 동기되어 제 1 공통전압(Vcom(+))이 공급된다. 따라서, 현재 프레임에서 상기 화소전극(7)으로 공급되는 데이터 전압은 이전 프레임에서 공급된 정극성의 데이터 전압과 반전된 부극성의 데이터 전압이 공급된다.
이전 프레임에서 상기 화소전극(7)에 충전된 데이터 전압(V)은 상기 게이트라인(GL0 ~ GLn)으로 게이트 하이 전압(VGH)이 공급된 후에 전압 레벨이 변하게 된 다.
상기 액정패널(2)의 상단부에 위치하는 제 1 게이트라인(GL1)으로 게이트 하이 전압(VGH)이 공급되기 전 시간(t1)동안 상기 화소전극(7)은 정극성의 데이터 전압(V)를 유지하게 된다.
한편, 상기 게이트 하이 전압(VGH)은 순차적으로 상기 액정패널(2)의 상, 중, 하단부에 위치하는 게이트라인(GL0 ~ GLn)으로 공급된다.
따라서, 상기 액정패널(2)의 상단부에 위치하는 제 1 게이트라인(GL1)으로 게이트 하이 전압(VGH)이 공급되는 시간과 상기 액정패널(2)의 하단부에 위치하는 제 n 게이트라인(GLn)으로 게이트 하이 전압(VGH)이 공급되는 시간에는 소정의 지연현상이 발생하게 된다.
상기 액정패널(2)의 하단부에 위치하는 제 n 게이트라인(GLn)에 게이트 하이 전압(VGH)이 공급되기전 시간(t3)동안 상기 화소전극(7)은 정극성의 데이터 전압(V)을 유지하게 된다. 제 n 게이트라인(GLn)에 게이트 하이 전압(VGH)이 공급되기전 시간(t3)이 지난 후에 상기 화소전극(7)에 충전된 데이터 전압(V)은 상기 제 1 공통전압(Vcom(+))에 영향을 받아 전압레벨이 바뀌게 된다.
상기 제 1 게이트라인(GL1)에 게이트 하이 전압(VGH)이 공급되는 순간과, 상기 제 n 게이트라인(GLn)에 게이트 하이 전압(VGH)이 공급되는 순간에 시간 지연이 발생하기 때문에 상기 화소전극(7)에 충전된 데이터 전압이 현재 프레임에 공급된 제 1 공통전압(Vcom(+))에 영향을 받는데에도 시간 지연이 발생하게 된다.
상기 액정패널(2)의 상단부과 하단부에 동일한 데이터 전압이 공급된다고 할 때, 상기 액정패널(2)의 상/하단부에서 발생하는 시간 지연으로 인해 상기 액정패널(2)의 상단부에서 표시되는 휘도와 상기 액정패널(2)의 하단부에서 표시되는 휘도에서 차이가 발생한다.
이로인해, 상기 액정패널(2)의 상/하단부에 휘도차가 발생하게 되어 화질저하가 발생하게 된다.
본 발명은 게이트 하이 전압(VGH)을 제어하여 공통전압(Vcom)의 스윙으로 인해, 액정패널 상의 상단부와 하단부에서 발생하는 휘도차를 극복하여 화질을 향상시킬 수 있는 액정표시장치 및 그의 구동방법을 제공함에 그 목적이 있다.
상기 목적을 달성하기 위한 본 발명에 따른 액정표시장치는 복수개의 게이트라인과 데이터라인이 배열된 액정패널과, 상기 액정패널의 상부와 하부의 순서로 상기 게이트라인에 스캔신호를 공급하는 게이트 드라이버 및 상기 스캔신호에 의해 활성화된 게이트라인 상에 데이터 신호를 공급하는 데이터 드라이버를 포함한다.
이하, 첨부된 도면을 참조하여 본 발명에 따른 액정표시장치를 설명한다.
도 4는 본 발명에 따른 액정표시장치를 나타낸 도면이다.
도 4에 도시된 바와 같이, 상기 액정표시장치는 수직/수평동기신호 및 데이터 이네이블 신호와 R, G, B 데이터 신호를 공급하는 시스템(114)과, 상기 시스템(114)으로부터 공급된 상기 R, G, B 데이터 신호를 프레임 단위로 저장하는 프레임 메모리(112)와, 상기 시스템(114)으로부터 공급된 수직/수평동기신호 및 데이터 이 네이블 신호를 이용하여 소정의 제어신호를 생성하는 타이밍 컨트롤러(108)와, 상기 제어신호에 따라 제어되는 게이트 드라이버(104) 및 데이터 드라이버(106)와, 상기 게이트 드라이버(104) 및 데이터 드라이버(106)에 따라 구동되는 액정패널(102)과, 상기 액정패널(102)에 기준전압이 되고 1 프레임 단위로 반전되는 공통전압(Vcom)을 생성하는 공통전압 생성부(110)를 구비한다.
위에서 설명한 내용과 동일한 설명은 생략하기로 한다.
상기 프레임 메모리(112)는 상기 시스템(114)으로부터 공급된 R, G, B 데이터 신호를 프레임 단위별로 저장하여 상기 타이밍 컨트롤러(108)로 공급한다.
상기 게이트 드라이버(104)는 상기 타이밍 컨트롤러(108)에서 생성된 게이트 제어신호에 따라 스캔신호 즉, 게이트 하이 전압(VGH)을 상기 복수개의 게이트라인(GL0 ~ GLn)으로 공급한다. 상기 게이트라인(GL0 ~ GLn)으로 게이트 하이 전압(VGH)이 공급됨에 따라 상기 게이트라인(GL0 ~ GLn)과 대응하는 박막트랜지스터(TFT)는 온(ON) 된다.
상기 게이트 드라이버(104)는 도 5에 도시된 바와 같이, 복수개의 게이트라인(GL0 ~ GLn)에 대응하여 복수개의 쉬프트 레지스터(105 ~ 111)를 구비한다. 상기 복수개의 쉬프트 레지스터(105 ~ 111)는 각각 상기 복수개의 게이트라인(GL0 ~ GLn)과 연결되어 있다.
상기 타이밍 컨트롤러(108)에서 생성된 게이트 제어신호 중 스타트 펄스(SP)가 상기 제 1 쉬프트 레지스터(105)로 공급되면, 상기 제 1 쉬프트 레지스터(105)는 상기 제 1 게이트라인(GL1)으로 스캔신호 즉, 게이트 하이 전압(VGH)을 공급한 다. 상기 제 1 게이트라인(GL1)으로 게이트 하이 전압(VGH)이 공급되어 상기 제 1 게이트라인(GL1)과 전기적으로 연결된 박막트랜지스터(TFT)가 온(ON)되어 상기 복수개의 데이터라인(DL1 ~ DLm)으로 데이터 전압이 공급된다.
연속하여, 상기 제 1 쉬프트 레지스터(105)는 상기 게이트 하이 전압(VGH)을 상기 제 n 쉬프트 레지스터(111)로 공급한다. 상기 제 n 쉬프트 레지스터(111)는 상기 게이트 하이 전압(VGH)을 공급받아 상기 제 n 쉬프트 레지스터(111)와 연결된 제 n 게이트라인(GLn)으로 공급한다.
상기 제 n 게이트라인(GLn)으로 상기 게이트 하이 전압(VGH)이 공급되어 상기 제 n 게이트라인(GLn)과 전기적으로 연결된 박막트랜지스터(TFT)가 온(ON) 되어 상기 복수개의 데이터라인(DL1 ~ DLm)으로 데이터 전압이 공급된다.
이어서, 상기 제 n 쉬프트 레지스터(111)는 상기 게이트 하이 전압(VGH)을 제 2 쉬프트 레지스터(107)로 공급한다. 상기 제 2 쉬프트 레지스터(107)는 상기 게이트 하이 전압(VGH)을 상기 제 2 쉬프트 레지스터(107)와 연결된 제 2 게이트라인(GL2)으로 공급한다.
상기 제 2 게이트라인(GL2)으로 게이트 하이 전압(VGH)이 공급되어 상기 제 2 게이트라인(GL2)과 전기적으로 연결된 박막트랜지스터(TFT)가 온(ON) 되어 상기 복수개의 데이터라인(GL1 ~ GLm)으로 데이터 전압이 공급된다.
이어서, 상기 제 2 쉬프트 레지스터(107)는 상기 게이트 하이 전압(VGH)을 제 n-1 쉬프트 레지스터(109)로 공급한다. 상기 제 n-1 쉬프트 레지스터(109)는 상기 게이트 하이 전압(VGH)을 상기 제 n-1 쉬프트 레지스터(109)와 연결된 제 n-1 게이트라인(GLn-1)으로 공급한다.
상기 제 n-1 게이트라인(GLn-1)으로 게이트 하이 전압(VGH)이 공급되어 상기 제 n-1 게이트라인(GLn-1)과 전기적으로 연결된 박막트랜지스터(TFT)가 온(ON) 되어 상기 복수개의 데이터라인(DL1 ~ DLm)으로 데이터 전압이 공급된다.
즉, 이러한 구성을 갖는 상기 게이트 드라이버(104)로 인해, 상기 액정패널(102) 상의 제 1 게이트라인(GL1)으로 게이트 하이 전압(VGH)이 공급된 후, 제 n 게이트라인(GLn)으로 게이트 하이 전압(VGH)이 공급되고, 이어서 제 2 게이트라인(GL2)으로 게이트 하이 전압(VGH)이 공급된다.
이때, 상기 타이밍 컨트롤러(108)는 상기 복수개의 게이트라인(GL0 ~ GLn)에 게이트 하이 전압(VGH)이 공급되는 순서에 따라 상기 데이터라인(DL1 ~ DLm)으로 R, G, B 데이터 신호를 공급하도록 상기 데이터 드라이버(106)를 제어하는 제어신호를 공급한다.
상기 데이터 드라이버(106)는 상기 타이밍 컨트롤러(108)에서 생성된 데이터 제어신호에 따라 데이터 전압을 상기 복수개이 데이터라인(DL1 ~ DLm)으로 공급한다. 상기 복수개의 데이터라인(DL1 ~ DLm)은 도시되지 않은 화소전극과 전기적으로 연결되어 상기 화소전극에 상기 데이터 전압이 공급된다.
이때, 상기 데이터 전압은 상기 게이트 하이 전압(VGH)이 공급되는 순서에 따라 상기 데이터라인(DL1 ~ DLm)으로 공급된다.
상기 공통전압 생성부(110)는 상기 액정패널(102) 상에 배열된 게이트라인(GL0 ~ GLn)과 평행하게 배열된 공통전압라인(미도시)으로 기준전압이면서 1 프레 임을 주기로 반전되는 제 1 및 제 2 공통전압(Vcom(+), Vcom(-))을 공급한다. 상기 제 1 및 제 2 공통전압(Vcom(+), Vcom(-))은 도시되지 않은 공통전극에 공급된다.
도 6은 도 4의 액정표시장치의 구동전압을 나타낸 도면이다.
도 6에 도시된 바와 같이, 1 수직동기구간(Vsync, 1 프레임)동안 상기 액정패널(102) 상에 게이트라인(GL0 ~ GLn)으로 게이트 하이 전압(VGH)이 공급된다. 이때,본 발명의 액정표시장치는 1 프레임을 주기로 공통전압이 반전되어 공급되는 구조이기 때문에 이전 프레임에서 제 2 공통전압(Vcom(-))이 공급되었고, 수직동기신호(Vsync)에 동기되어 현재 프레임에서는 제 1 공통전압(Vcom(+))이 공급된다.
또한, 상기 제 1 및 제 2 공통전압(Vcom(+), Vcom(-))에 동기되어 상기 데이터 드라이버(106)는 정극성 및 부극성의 데이터 전압을 상기 데이터라인(DL1 ~ DLm)으로 공급한다.
이전 프레임에서 제 2 공통전압(Vcom(-))이 공급되었기 때문에 상기 데이터 드라이버(106)에서는 정극성의 데이터 전압을 상기 데이터라인(DL1 ~ DLm)으로 공급한다. 현재 프레임에서 수직동기신호(Vsync)에 동기되어 상기 제 2 공통전압(Vcom(-))이 제 1 공통전압(Vcom(+))으로 바뀜에 따라 상기 데이터 드라이버(106)는 상기 데이터라인(DL1 ~ DLm)으로 부극성의 데이터 전압을 공급한다.
이전 프레임에서 4V의 데이터 전압이 화소전극에 충전되면 상기 데이터 전압은 1 수직동기구간(Vsync)동안 충전된 전압레벨을 유지하게 된다. 이때, 공통전극에는 -3V의 제 2 공통전압(Vcom(-))이 공급되어 있다. 따라서, 이전 프레임에서 상기 화소전극과 상기 공통전극의 전위차는 7V가 된다. 널리 공지된 바와 같이, 상 기 전위차로 인해 상기 액정패널 상에 충진된 액정이 구동된다.
정지화면 상태이기 때문에 현재 프레임도 이전 프레임과 동일하게 전위차가 7V로 유지되어야 한다.
예를 들어, 상기 액정패널(102)의 상단부에 위치하는 제 1 게이트라인(GL1)으로 게이트 하이 전압(VGH)이 공급되면, 이전 프레임에서 4V의 데이터 전압을 유지하고 있던 화소전극은 현재 프레임에서 상기 데이터 드라이버(106)로부터 공급된 부극성의 데이터 전압으로 바뀌게 된다.
즉, 이전 프레임 동안 상기 제 1 게이트라인(GL1)과 대응된 화소전극에 충전된 데이터 전압은 현재 프레임에서 상기 게이트 하이 전압(VGH)이 공급되면서 부극성의 데이터 전압으로 바뀌게 된다.
연속하여 상기 액정패널(102)의 하단부에 위치하는 제 n 게이트라인(GLn)으로 게이트 하이 전압(VGH)이 공급되면, 이전 프레임에서 4V의 데이터 전압을 유지하고 있던 화소전극은 현재 프레임에서 부극성의 데이터 전압을 충전한다.
즉, 이전 프레임 동안 상기 제 n 게이트라인(GLn)과 대응된 화소전극에 충전된 데이터 전압은 상기 게이트 하이 전압(VGH)이 공급되면서 부극성의 데이터 전압으로 바뀌게 된다.
한편, 상기 제 1 게이트라인(GL1)은 상기 액정패널(102) 상의 상단부에 위치하고 상기 제 n 게이트라인(GLn)은 상기 액정패널(102) 상의 하단부에 위치한다.
상기 액정패널(102)의 상단부에 위치하는 게이트라인으로 게이트 하이 전압(VGH)이 공급된 후, 연속하여 상기 액정패널(102)의 하단부에 위치하는 게이트 하 이 전압(VGH)이 공급된다. 이로인해, 상기 액정패널(102)의 상단부와 하단부에서 발생한 소정의 시간 지연이 종래의 액정표시장치의 경우처럼 발생하지 않게된다.
연속하여, 제 2 게이트라인(GL2)으로 게이트 하이 전압(VGH)이 공급되면, 이전 프레임에서부터 정극성의 데이터 전압을 유지하고 있는 상기 제 2 게이트라인(GL2)과 대응된 화소전극은 현재 프레임에서 부극성의 데이터 전압으로 바뀌게 된다.
즉, 이전 프레임 동안 상기 제 2 게이트라인(GL2)과 대응된 화소전극에 충전된 데이터 전압은 현재 프레임에서 상기 제 2 게이트라인(GL2)으로 게이트 하이 전압(VGH)이 공급되면서 부극성의 데이터 전압으로 바뀌게 된다.
이어서, 상기 n-1 게이트라인(GLn-1)으로 게이트 하이 전압(VGH)이 공급되면, 이전 프레임에서부터 정극성의 데이터 전압을 유지하고 있는 상기 제 n-1 게이트라인(GLn-1)과 대응된 화소전극은 현재 프레임에서 부극성의 데이터 전압으로 바뀌게 된다.
즉, 이전 프레임 동안 상기 제 n-1 게이트라인(GLn-1)과 대응된 화소전극에 충전된 데이터 전압은 현재 프레임에서 상기 제 n-1 게이트라인(GLn-1)으로 게이트 하이 전압(VGH)이 공급되면서 부극성의 데이터 전압으로 바뀌게 된다.
이로인해, 상기 액정패널(102)의 상단부와 하단부를 번갈아 가며 게이트 하이 전압(VGH)이 공급됨에 따라 종래의 액정표시장치에서 발생한 상기 액정패널(102)의 상/하단부의 휘도차를 극복할 수 있다.
상기 액정패널(102)의 중간부분에 위치하는 게이트라인들에는 게이트 하이 전압(VGH)이 소정의 지연시간을 갖고 공급되는데, 상기 소정의 지연시간은 상기 액정패널(102)의 중간부분의 휘도에 큰 영향을 끼치지 않는다.
그 이유는 백라이트(미도시)에서 생성된 광의 세기가 상기 액정패널(102)의 중간부분에서 가장 강하기 때문이다. 따라서 상기 소정의 지연시간으로 상기 액정패널(102)의 중간부분에 휘도차이가 발생하더라고 상기 백라이트에서 생성된 광으로 인해 상기 휘도차이가 극복된다.
도 7은 본 발명의 다른 실시예에 따른 게이트 드라이버를 나타낸 도면이다.
도 7에 도시된 바와 같이, 상기 게이트 드라이버(204)는 복수개의 쉬프트 레지스터(205 ~ 211)를 구비한다. 상기 타이밍 컨트롤러(도 4의 108)에서 생성된 게이트 제어신호 중 스타트 펄스(SP)신호가 상기 제 1 쉬프트 레지스터(205)로 공급되면, 상기 제 1 쉬프트 레지스터(205)는 상기 제 1 게이트라인(GL1)으로 스캔신호 즉, 게이트 하이 전압(VGH)을 공급한다.
상기 제 1 게이트라인(GL1)으로 게이트 하이 전압(VGH)이 공급되어 상기 제 1 게이트라인(GL1)과 전기적으로 연결된 박막트랜지스터(TFT)가 온(ON)되어 상기 복수개의 데이터라인(DL1 ~ DLm)으로 데이터 전압이 공급된다.
연속하여, 상기 제 1 쉬프트 레지스터(205)는 상기 게이트 하이 전압(VGH)을 상기 제 2 쉬프트 레지스터(207)로 공급한다. 상기 제 2 쉬프트 레지스터(207)는 상기 게이트 하이 전압(VGH)을 공급받아 상기 제 2 쉬프트 레지스터(207)와 연결된 제 2 게이트라인(GL2)으로 공급한다.
상기 제 2 게이트라인(GL2)으로 게이트 하이 전압(VGH)이 공급되어 상기 제 2 게이트라인(GL2)과 전기적으로 연결된 박막트랜지스터(TFT)가 온(ON) 되어 상기 복수개의 데이터라인(DL1 ~ DLm)으로 데이터 전압이 공급된다.
이때, 상기 타이밍 컨트롤러(도 4의 108)는 상기 프레임 메모리(도 4의 112)에 프레임 단위로 저장된 R, G, B 데이터 신호를 상기 복수개의 게이트라인(GL0 ~ GLn)에 게이트 하이 전압(VGH)이 공급되는 순서에 따라 정렬하여 상기 데이터 드라이버(도 4의 106)로 공급한다.
이어서, 상기 제 2 쉬프트 레지스터(207)는 상기 게이트 하이 전압(VGH)을 제 n 쉬프트 레지스터(211)로 공급한다. 상기 제 n 쉬프트 레지스터(211)는 상기 게이트 하이 전압(VGH)을 상기 제 n 쉬프트 레지스터(211)와 연결된 제 n 게이트라인(GLn)으로 공급한다.
상기 제 n 게이트라인(GLn)으로 게이트 하이 전압(VGH)이 공급되어 상기 제 n 게이트라인(GLn)과 전기적으로 연결된 박막트랜지스터(TFT)가 온(ON) 되어 상기 복수개의 데이터라인(GL1 ~ GLm)으로 데이터 전압이 공급된다.
이어서, 상기 제 n 쉬프트 레지스터(211)는 상기 게이트 하이 전압(VGH)을 제 n-1 쉬프트 레지스터(209)로 공급한다. 상기 제 n-1 쉬프트 레지스터(209)는 상기 게이트 하이 전압(VGH)을 상기 제 n-1 쉬프트 레지스터(209)와 연결된 제 n-1 게이트라인(GLn-1)으로 공급한다.
상기 제 n-1 게이트라인(GLn-1)으로 게이트 하이 전압(VGH)이 공급되어 상기 제 n-1 게이트라인(GLn-1)과 전기적으로 연결된 박막트랜지스터(TFT)가 온(ON) 되어 상기 복수개의 데이터라인(DL1 ~ DLm)으로 데이터 전압이 공급된다.
상기 액정패널(도 4의 102) 상의 제 1 게이트라인(GL1)과 제 2 게이트라인(GL2)으로 게이트 하이 전압(VGH)이 공급되고 연속하여 제 n 게이트라인(GLn)과 제 n-1 게이트라인(GLn-1)으로 게이트 하이 전압(VGH)이 공급된다.
즉, 상기 액정패널(102)의 상단부에 게이트 하이 전압(VGH)이 공급되고 이어서 상기 액정패널(102)의 하단부에 게이트 하이 전압(VGH)이 공급되기 때문에 종래의 액정표시장치에서 발생한 상기 액정패널(102)의 상/하단부의 휘도차를 극복할 수 있다.
도면에 도시하지 않았지만, 상기 게이트 드라이버(204)에 실장된 복수개의 쉬프트 레지스터(205 ~ 211)들의 연결순서를 달리하여 상기 액정패널(102)의 하단부에 먼저 게이트 하이 전압(VGH)이 공급되고 이어서 상기 액정패널(102)의 상단부에 게이트 하이 전압(VGH)이 공급되는 형태도 가능하다. 이와 같은 구성으로도 종래의 액정표시장치에서 발생한 상기 액정패널(102)의 상/하단부의 휘도차를 극복할 수 있다.
위에서 언급한 바와 같이, 본 발명에 따른 액정표시장치는 종래의 액정표시장치에서 발생한 액정패널의 상/하단부의 휘도차를 극복하기 위해서, 게이트 드라이버 내부에 실장된 쉬프트 레지스터들의 연결 순서를 제어하여 종래의 문제점을 극복하고 화질을 향상시킬 수 있따.
이상에서 살펴본 바와 같이, 본 발명에 따른 액정표시장치는 게이트 드라이버 내부에 실장된 쉬프트 레지스터들의 연결 순서를 제어하여 액정패널의 상/하단 부에 위치하는 게이트라인으로 게이트 하이 전압(VGH)을 번갈아 공급함으로써, 종래의 액정표시장치에서 발생한 문제점을 극복하여 화질을 향상시킬 수 있다.

Claims (4)

  1. 복수개의 게이트라인과 데이터라인이 배열된 액정패널;
    상기 액정패널의 상부와 하부의 순서로 상기 게이트라인에 스캔신호를 공급하는 게이트 드라이버; 및
    상기 스캔신호에 의해 활성화된 게이트라인 상에 데이터 신호를 공급하는 데이터 드라이버를 포함하는 것을 특징으로 하는 액정표시장치.
  2. 제 1항에 있어서,
    상기 게이트 드라이버는,
    n 개의 쉬프트 레지스터로 구성되고, 상기 쉬프트 레지스터중 제 1 쉬프트 레지스터는 제 n 쉬프트 레지스터와 연결되고, 상기 제 n 쉬프트 레지스터는 제 2 쉬프트 레지스터와 연결되고, 상기 제 2 쉬프트 레지스터는 제 n-1 쉬프트 레지스터와 연결되어 순차적으로 게이트 하이 전압을 상기 게이트라인으로 공급하는 것을 특징으로 하는 액정표시장치.
  3. 제 1항에 있어서,
    상기 게이트 드라이버는,
    n 개의 쉬프트 레지스터로 구성되고, 상기 쉬프트 레지스터 중 제 1 쉬프트 레지스터는 제 2 쉬프트 레지스터와 연결되고, 상기 제 2 쉬프트 레지스터는 제 n 쉬프트 레지스터와 연결되고, 상기 제 n 쉬프트 레지스터는 제 n-1 쉬프트 레지스터와 연결되어 순차적으로 게이트 하이 전압을 상기 게이트라인으로 공급하는 것을 특징으로 하는 액정표시장치.
  4. 제 1항에 있어서,
    상기 n 개의 쉬프트 레지스터와 상기 게이트라인이 대응되는 것을 특징으로 하는 액정표시장치.
KR1020050057548A 2005-06-30 2005-06-30 액정표시장치 KR20070002172A (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020050057548A KR20070002172A (ko) 2005-06-30 2005-06-30 액정표시장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020050057548A KR20070002172A (ko) 2005-06-30 2005-06-30 액정표시장치

Publications (1)

Publication Number Publication Date
KR20070002172A true KR20070002172A (ko) 2007-01-05

Family

ID=37869209

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020050057548A KR20070002172A (ko) 2005-06-30 2005-06-30 액정표시장치

Country Status (1)

Country Link
KR (1) KR20070002172A (ko)

Similar Documents

Publication Publication Date Title
US10163392B2 (en) Active matrix display device and method for driving same
KR101142995B1 (ko) 표시 장치 및 그 구동 방법
KR101156464B1 (ko) 액정표시장치의 게이트 구동방법
US8232946B2 (en) Liquid crystal display and driving method thereof
KR100895303B1 (ko) 액정 표시 장치 및 그 구동 방법
KR100627762B1 (ko) 평면 표시 패널의 구동 방법 및 평면 표시 장치
US6891522B2 (en) Method and apparatus for driving liquid crystal display using 2-dot inversion system
US8552953B2 (en) Display device
JP4330059B2 (ja) 液晶表示装置及びその駆動制御方法
KR101136282B1 (ko) 액정표시장치
KR100814256B1 (ko) 액정패널 구동방법
KR101234422B1 (ko) 액정표시장치 및 그의 구동방법
US20090051641A1 (en) Active Matrix Type Liquid Crystal Display Device and Drive Method Thereof
KR100851208B1 (ko) 액정표시장치 및 그 구동방법
KR20080001052A (ko) 액정표시장치 및 그의 구동방법
KR100481217B1 (ko) 액정표시소자의 구동방법 및 장치
US20040263453A1 (en) Liquid crystal display device and method of fabricating the same
KR101400383B1 (ko) 액정표시장치 및 이의 구동방법
KR20060067291A (ko) 표시 장치
KR100853215B1 (ko) 액정 표시 장치
KR20090123290A (ko) 액정표시장치와 그 구동방법
KR101169050B1 (ko) 액정 표시 장치 및 그의 구동 방법
CN110675831A (zh) 显示装置及显示方法
KR20070002172A (ko) 액정표시장치
KR20040043214A (ko) 액정표시장치의 구동장치 및 방법

Legal Events

Date Code Title Description
WITN Withdrawal due to no request for examination