TWI716101B - 源極驅動補償電路、源極驅動電路、液晶顯示器、及資訊處理裝置 - Google Patents

源極驅動補償電路、源極驅動電路、液晶顯示器、及資訊處理裝置 Download PDF

Info

Publication number
TWI716101B
TWI716101B TW108132304A TW108132304A TWI716101B TW I716101 B TWI716101 B TW I716101B TW 108132304 A TW108132304 A TW 108132304A TW 108132304 A TW108132304 A TW 108132304A TW I716101 B TWI716101 B TW I716101B
Authority
TW
Taiwan
Prior art keywords
pixel
sub
offset
data
source
Prior art date
Application number
TW108132304A
Other languages
English (en)
Other versions
TW202111679A (zh
Inventor
高宗宏
周文彬
Original Assignee
大陸商北京集創北方科技股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 大陸商北京集創北方科技股份有限公司 filed Critical 大陸商北京集創北方科技股份有限公司
Priority to TW108132304A priority Critical patent/TWI716101B/zh
Application granted granted Critical
Publication of TWI716101B publication Critical patent/TWI716101B/zh
Publication of TW202111679A publication Critical patent/TW202111679A/zh

Links

Images

Landscapes

  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

本發明主要揭示一種源極驅動補償電路,其包含一資料緩存器、一順序控制緩存器、一子畫素順序再對應單元、一過驅動偏移量緩存器、一偏移量計算單元、一位置偏移量緩存器、以及一畫素計算單元。進行源極驅動補償操作時,本發明之源極驅動補償電路不會暫存任何顯示在前之幀圖框資料。本發明係依據當前的源極線驅動資料和在前的源極線驅動資料計算出一灰階偏移量和一位置偏移量。最終,使用該偏移量和該位置偏移量對源極驅動信號(驅動電壓值)進行灰階調整,藉此協助源極驅動電路準確調控每個(子)畫素的灰階範圍。

Description

源極驅動補償電路、源極驅動電路、液晶顯示器、及資訊處理裝置
本發明係關於顯示驅動芯片之技術領域,尤指一種源極驅動補償電路、包含該源極驅動補償電路的一種源極驅動電路、包含該源極驅動電路的一種液晶顯示器、以及包含該源極驅動電路的一種資訊處理裝置。
液晶顯示器(Liquid crystal display, LCD)具有低輻射、體積小及低耗能等優點,目前已經廣泛地應用在筆記型電腦、平板電腦、智能手機、及其它需要搭載顯示器的各式電子產品之中。已知,液晶顯示器主要包括一LCD顯示面板、一閘極驅動電路、一源極驅動電路、以及一時序控制器(Timing controller, Tcon)。其中,顯示面板包括Y×X個薄膜電晶體(Thin-film transistor, TFT)、Y條閘極線以及X條源極線。
為了在相同的分辨率下達到減少源極線的使用數量以及降低源極驅動電路之功耗,一種雙閘型(Dual-gate)LCD顯示面板於是被提出。圖1即顯示習知的一種雙閘型LCD顯示面板的架構圖。如圖1所示,雙閘型LCD顯示面板包括Y條閘極線GL’、X條源極線SL’、複數行紅色子畫素1R’、複數行綠色子畫素1G’、複數行藍色子畫素1B’、複數列第一TFT電晶體11’、以及複數列第二TFT電晶體12’。由圖1可發現,奇數行的子畫素(1R’, 1G’, 1B’)被耦接至所述第一TFT電晶體11’,而偶數行的子畫素(1R’, 1G’, 1B’)被耦接至所述第二TFT電晶體12’;並且,相鄰兩行子畫素共用一條源極線SL’。
圖1顯示奇數條源極線SL’耦接一源極驅動器所包含的一正極性緩衝放大器(Positive buffer amplifier)1P’、耦接該正極性緩衝器1P’的一正極性數位類比轉換器1PD’、和耦接該正極性數位類比轉換器1PD’的一電平轉換器(Level shifter)1LS’。另一方面,偶數條源極線SL’耦接一源極驅動器所包含的一負極性緩衝放大器(Negative buffer amplifier)1N’、耦接該負極性緩衝器1N’的一負極性數位類比轉換器1ND’、和耦接該負極性數位類比轉換器1ND’的一電平轉換器(Level shifter)1LS’。
依據傳送自時序控制器(Tcon)的一水平同步信號(Horizontal Sync, HS)以及圖像資料訊號,耦接奇數條源極線SL’的子畫素在正極性緩衝放大器1P’的驅動下會被偏壓在正極性。並且,在負極性緩衝放大器1N’的驅動下,耦接偶數條源極線SL’的子畫素會被偏壓在負極性。特別說明的是,為了改善液晶子畫素在正極性與負極性的轉換過程中會因為響應速度不足而導致畫素顯示不良的問題,過驅動技術(overdriving technology)被用以在配合液晶子畫素的響應速度的情況下控制每個子畫素的灰階範圍。圖2顯示習知的一種過驅動技術的操作示圖。在過驅動技術中,其將第(n-1)幀圖框資料和與第(n-1)幀相鄰的第n幀圖框資料進行比較,以產生第n幀圖框的畫素補償信號。因此,應用過驅動技術時,必須配合使用一個圖框資料緩存器以對第(n-1)幀圖框的資料(Previous frame data)進行緩存。例如,如圖2所示,就液晶顯示面板上的同一位置的子畫素P XY而言,過驅動電路在比較第2幀圖框之圖像資料與第3幀圖框之圖像資料以後,即調降第3幀圖框的子畫素P XY的驅動電壓值(V64àV56),藉此調控該畫素P XY的灰階範圍。
然而,實務應用經驗指出,源極驅動電路的驅動能力與液晶面板所造成的負載呈正相關,其中,液晶面板所造成的負載又充滿未知性和不確定性,導致使用過驅動技術之源極驅動電路有時會對各(子)畫素之驅動電壓發生過調降或過調升的現象,導致(子)畫素之液晶偏壓控制不良,使得液晶顯示屏幕會有突然出現的閃爍雜訊,或造成(子)畫素短暫地顯示不正確的顏色。另一方面,如圖1所示,液晶面板所造成的負載也會造成相鄰二條源極線SL’之間可能發生過驅動補償的誤差值(difference)過大之現象。
由上述說明可知,本領域亟需一種新式源極驅動補償電路。
本發明之主要目的在於提供一種源極驅動補償電路,用以整合在一源極驅動電路之中,對該源極驅動電路的源極驅動信號(驅動電壓)進行偏移量補償,令該源極驅動電路可以準確地調控每個畫素的灰階範圍,同時縮短每個畫素的正極性/負極性之轉換時間。
為達成上述目的,本發明提出所述源極驅動補償電路之一實施例,其整合在一源極驅動電路之中,用以依所述源極驅動電路的至少一在前的源極線驅動資料以及一當前的源極線驅動資料計算出一灰階偏移量和一位置偏移量,以及依該灰階偏移量和該位置偏移量對該源極驅動電路所輸出的一源極驅動信號進行灰階調整。
在一實施例中,本發明所提出的源極驅動補償電路包括:
一資料緩存器,用以緩存一當前源極線之驅動資料以及至少一在前源極線之驅動資料;
一順序控制緩存器,用以緩存複數個子畫素順序資料;
一子畫素順序再對應單元,耦接該順序控制緩存器和該資料緩存器,用以依據複數個所述子畫素順序資料、所述當前源極線之驅動資料、以及所述在前源極線之驅動資料而產生一掃描輸出之畫素資料;
一過驅動偏移量緩存器,用以緩存複數過驅動偏移量資料;
一偏移量計算單元,耦接該過驅動偏移量緩存器與該子畫素順序再對應單元,用以依據複數所述過驅動偏移量資料和所述掃描輸出之畫素資料而產生複數灰階偏移量資料;
一位置偏移量緩存器,用以緩存複數子畫素位置之偏移量資料;以及
一畫素計算單元,耦接該位置偏移量緩存器與該偏移量計算單元,用以依據所述掃描輸出之畫素資料、複數所述子畫素位置之偏移量資料、以及複數所述灰階偏移量資料而產生一畫素驅動信號。
在一實施例中,該子畫素順序再對應單元具有一子畫素矩陣產生單元,其用以基於所述當前源極線之驅動資料和一個所述在前源極線之驅動資料而排列出具有a×b大小的一子畫素矩陣,a,b為正整數。
在一實施例中,該偏移量計算單元具有一偏移量計算之演算函式,且該偏移量計算之演算函式由以下數學式所表示:
(1-s)(1-t)*P a1b1+t(1-s)*P a2b1+s(1-t)*P a1b2+s*t*P a2b2
其中,P a1b1、P a2b1、P a1b2、和P a2b2為包圍一目標子畫數的四個參考子畫素,且該目標子畫數和該四個參考子畫素皆選自於該子畫素矩陣;其中,s為所述目標子畫數與該參考子畫素P a1b1之間的一行位置差值和所述目標子畫數與該參考子畫素P a2b2之間的一行位置差值的比值,而t為所述目標子畫數與該參考子畫素P a2b1之間的一列位置差值和所述目標子畫數與該參考子畫素P a1b2之間的一列位置差值的比值。
在一實施例中,該畫素計算單元具有一位置偏移量計算之演算函式,且該位置偏移量計算之演算函式由以下數學式所表示: (1-s’)(1-t’)*P a1b1+t(1-s’)*P a2b1+s’(1-t’)*P a1b2+s’*t’*P a2b2
其中,s’=M/W,且t’=N/L;其中,M為所述目標子畫數與該參考子畫素P a2b1之間的一行位置差值,W為該參考子畫素P a2b1與該參考子畫素P a2b2之間的一行位置差值,N為所述目標子畫數與該參考子畫素P a1b1之間的一列位置差值,L為該參考子畫素P a1b1與該參考子畫素P a2b1之間的一列位置差值。
本發明同時提供一種源極驅動電路,其具有如前所述之源極驅動補償電路。
並且,本發明又同時提供一種液晶顯示器,其包括一液晶面板、一閘極驅動電路、一源極驅動電路、與一時序控制器,其中該源極驅動電路具有如前所述之源極驅動補償電路。
進一步地,本發明又提供一種資訊處理裝置,其具有一液晶顯示器,且該液晶顯示器包括一液晶面板、一閘極驅動電路、一源極驅動電路、與一時序控制器;其中,該源極驅動電路具有如前所述之源極驅動補償電路。
在可能的實施例中,所述資訊處理裝置可為智慧型手機、平板電腦、筆記型電腦、一體式電腦、智慧型手錶、或門禁裝置。
為使  貴審查委員能進一步瞭解本發明之結構、特徵、目的、與其優點,茲附以圖式及較佳具體實施例之詳細說明如後。
本發明的原理在於在一源極驅動電路中整合一源極驅動補償電路,且該源極驅動補償電路具有以下特徵:該源極驅動補償電路係依所述源極驅動電路的至少一在前的源極線驅動資料及一當前的源極線驅動資料計算出一灰階偏移量和一位置偏移量,以及依該灰階偏移量和該位置偏移量對該源極驅動電路所輸出的一源極驅動信號進行灰階調整。依此,本發明乃可在不須暫存任何顯示在前之幀圖框資料的情況下,準確調控每個畫素的灰階範圍,同時縮短每個畫素的正極性/負極性之轉換時間。請參照圖3,其繪示本發明之源極驅動補償電路之一實施例的電路方塊圖。本發明之源極驅動補償電路1主要應用於一源極驅動補償電路或包含該源極驅動補償電路的一液晶顯示器之中,用以依據所述源極驅動電路的至少一在前的源極線驅動資料以及一當前的源極線驅動資料計算出一灰階偏移量和一位置偏移量,以及依該灰階偏移量和該位置偏移量對該源極驅動電路所輸出的一源極驅動信號進行灰階調整,令該源極驅動電路可以準確地調控液晶顯示器的每個畫素的灰階範圍,同時縮短每個畫素的正極性/負極性之轉換時間。
如圖3示,本發明之源極驅動補償電路1包括:一資料緩存器11、一順序控制緩存器(Sequence control register)12、一子畫素順序再對應單元(Sub-pixel sequence remapping unit)13、一過驅動偏移量緩存器14、一偏移量計算單元15、一位置偏移量緩存器16、以及一畫素計算單元17。依據本發明之設計,該資料緩存器11用以緩存一當前源極線(Current line)之驅動資料以及複數在前源極線(previous lines)之驅動資料。並且,該順序控制緩存器12用以緩存複數個子畫素順序資料。
更詳細地說明,所述子畫素順序再對應單元13耦接該順序控制緩存器12和該資料緩存器11,用以依據複數個所述子畫素順序資料、所述當前源極線之驅動資料、以及複數所述在前源極線之驅動資料而產生一掃描輸出之畫素資料(Scan-out pixel data)。再者,發明還利用所述過驅動偏移量緩存器14緩存複數過驅動偏移量資料。如此,所述偏移量計算單元15在耦接該過驅動偏移量緩存器14與該子畫素順序再對應單元13的情況下,其便可以依據複數所述過驅動偏移量資料和所述掃描輸出之畫素資料而產生複數灰階偏移量資料。
於本發明中,該子畫素順序再對應單元13具有一子畫素矩陣產生單元,其用以基於所述當前源極線(Current line)之驅動資料和一個所述在前源極線(Previous line)之驅動資料而排列出具有a×b大小的一子畫素矩陣。圖4即顯示本發明之子畫素順序再對應單元所產生的子畫素矩陣之架構圖。如圖4所示,該子畫素矩陣是以所述當前源極線之驅動資料為行(Column)且以所述在前源極線之驅動資料為列(Row)所排列而成,其具有a×b的矩陣,a,b為正整數。進一步,可以利用此子畫素矩陣計算出該目標子畫素Pt的灰階偏移量(Offset)。
圖5顯示本發明之子畫素矩陣的目標子畫素之放大視圖。依據本發明之設計,該偏移量計算單元15具有一偏移量計算之演算函式,用以依據包圍所述目標子畫數的四個參考子畫素P a1b1、P a2b1、P a1b2、和P a2b2而計算出該目標子畫素Pt的灰階偏移量。其中,該目標子畫數和該四個參考子畫素(P a1b1、P a2b1、P a1b2、P a2b2)皆選自於子畫素矩陣,且該偏移量計算之演算函式由以下數學式(1)所表示: (1-s)(1-t)*P a1b1+t(1-s)*P a2b1+s(1-t)*P a1b2+s*t*P a2b2……(1)
於數學式(1)之中,s為目標子畫數Pt與該參考子畫素P a1b1之間的一行位置差值和所述目標子畫數Pt與該參考子畫素P a2b2之間的一行位置差值的比值,而t為所述目標子畫數Pt與該參考子畫素P a2b1之間的一列位置差值和所述目標子畫數Pt與該參考子畫素P a1b2之間的一列位置差值的比值。
依據數學式(1)完成每個子畫素的灰階偏移量計算之後,便可以得知經過偏移量補償後的每個子畫素(源極線)之驅動信號為S X’= S X+OFFSET。舉例而言,實際計算第二條源極線S2和第一條源極線S1之間的一過驅動補償誤差(difference)為DIFF1係緩存於該過驅動偏移量緩存器14之中;並且,該過驅動偏移量緩存器14之中還緩存一第一臨界值和一第二臨界值分別為TH1和TH2。在TH1<DIFF1<TH2的情況下,必須令S 2’= S 2+OFFSET以消除第二源極線S2和第一源極線S1之間的過驅動補償誤差。易於推知的,若任二條源極線之間的過驅動補償誤差(difference)為小於臨界值,則S X’= S X+0,不需要對該源極線進行前述之灰階偏移量計算及補償。
繼續地參閱圖3,該位置偏移量緩存器16用以緩存複數子畫素位置之偏移量資料,其中,複數所述子畫素位置之偏移量資料係基於該子畫素順序再對應單元13所提供的該子畫素矩陣計算而得。並且,該畫素計算單元17耦接該位置偏移量緩存器與該偏移量計算單元15,用以依據所述掃描輸出之畫素資料、複數所述子畫素位置之偏移量資料、以及複數所述灰階偏移量資料而產生一畫素驅動信號(Pixel out)。依據本發明之設計,該畫素計算單元17具有一位置偏移量計算之演算函式,用以依據該位置偏移量緩存器16所緩存之複數子畫素位置之偏移量資料而對目標子畫素Pt執行所述位置偏移量計算。
圖6A顯示本發明之子畫素矩陣的架構圖,所述4×2大小的子畫素矩陣為圖4所示之子畫素矩陣的一部分。另一方面,圖6B顯示於具4×2大小的子畫素矩陣的目標子畫素之放大視圖。如圖6A所示,具4×2大小的子畫素矩陣包含多個參考子畫素P a1b1、P a2b1、P a3b1、P a4b1、P a1b2、P a2b2、P a3b2、和P a4b2,這些參考子畫素的行位置(Column position)與列位置(Row position)皆被緩存在所述位置偏移量緩存器16之中。如此,該畫素計算單元17可基於這些參考子畫素的位置資料且使用其位置偏移量計算之演算函式(Algorithm unction)對目標子畫數Pt進行一位置偏移量計算。其中,該位置偏移量計算之演算函式由以下數學式(2)所表示: (1-s’)(1-t’)*P a1b1+t(1-s’)*P a2b1+s’(1-t’)*P a1b2+s’*t’*P a2b2…(2)
於上數學式(2)中,s’=M/W,且t’=N/L。請參考圖6B,M為所述目標子畫數Pt與該參考子畫素P a2b1之間的一行位置差值,W為該參考子畫素P a2b1與該參考子畫素P a2b2之間的一行位置差值,N為所述目標子畫數與該參考子畫素P a1b1之間的一列位置差值,L為該參考子畫素P a1b1與該參考子畫素P a2b1之間的一列位置差值。
圖7顯示本發明之源極驅動補償電路的源極驅動補償的操作示意圖。如圖3與圖7所示,進行源極驅動補償操作時,本發明之源極驅動補償電路1不會暫存任何顯示在前(previous)之幀圖框資料。取而代之的,本發明係利用所述子畫素順序再對應單元13基於當前的源極線之驅動資料和在前的源極線之驅動資料而排列出具有a×b大小的一子畫素矩陣,接著利用偏移量計算單元15計算出該目標子畫數Pt之一灰階偏移量,且同時利用畫素計算單元17計算出該目標子畫數Pt之一位置偏移量。最終,依據該灰階偏移量、該位置偏移量和所述掃描輸出之畫素資料而決定該目標子畫數Pt之畫素驅動信號。舉例而言,假設該目標子畫數Pt的原驅動電壓為V128,則在經過補償運算之後,對應於該原驅動電壓V128的一補償後驅動電壓為Vyy,其中Vyy的值可能高於或低於原驅動電壓V128的值。同樣地,若該目標子畫數Pt的原驅動電壓為V64,則在經過補償運算之後,對應於該原驅動電壓V64的一補償後驅動電壓為Vxx,其中Vxx的值可能高於或低於原驅動電壓V64的值。值得注意的是,補償後驅動電壓Vyy或Vxx之產出過程並未使用到任何過驅動技術,亦即,沒有暫存任何顯示在前之幀圖框資料。
圖8顯示本發明之源極驅動補償電路的源極驅動補償的另一操作示意圖。如圖8所示,將本發明之源極驅動補償操作應用在如圖1所示之雙閘型LCD顯示面板時,因為補償後驅動電壓為Vyy小於原驅動電壓V128,且補償後驅動電壓為Vxx大於原驅動電壓V64,因此必須再加入一個灰階偏移量以補償此充電速度差異(charging difference)。
如此,上述已完整且清楚地說明本發明之源極驅動補償電路;並且,經由上述可得知本發明具有下列優點:
(1)本發明揭示一種源極驅動補償電路1,其包含一資料緩存器11、一順序控制緩存器12、一子畫素順序再對應單元13、一過驅動偏移量緩存器14、一偏移量計算單元15、一位置偏移量緩存器16、以及一畫素計算單元17。進行源極驅動補償操作時,本發明之源極驅動補償電路1不會暫存任何顯示在前(previous)之幀圖框資料。本發明係依據當前的(Current)源極線之驅動資料和在前的(Previous)源極線之驅動資料而計算出一灰階偏移量(Offset)和一位置偏移量(Positional offset)。最終,使用該灰階偏移量和該位置偏移量對源極驅動信號(驅動電壓值)進行補償調整,藉此方式協助源極驅動電路準確地調控每個畫素灰階範圍。
(2)本發明之源極驅動補償電路1主要用以整合在一源極驅動電路之中,對該源極驅動電路之源極驅動信號進行灰階偏移量補償(Offset compensation)。
(3)此外,本發明同時提供一種資訊處理裝置,其具有一液晶顯示器,且該液晶顯示器包括一液晶面板、一閘極驅動電路、一源極驅動電路、與一時序控制器;其中,該源極驅動電路具有本發明之源極驅動補償電路路1。
必須加以強調的是,前述本案所揭示者乃為較佳實施例,舉凡局部之變更或修飾而源於本案之技術思想而為熟習該項技藝之人所易於推知者,俱不脫本案之專利權範疇。
綜上所陳,本案無論目的、手段與功效,皆顯示其迥異於習知技術,且其首先發明合於實用,確實符合發明之專利要件,懇請  貴審查委員明察,並早日賜予專利俾嘉惠社會,是為至禱。
<本發明> 1:源極驅動補償電路 11:資料緩存器 12:順序控制緩存器 13:子畫素順序再對應單元 14:過驅動偏移量緩存器 15:偏移量計算單元 16:位置偏移量緩存器 17:畫素計算單元
<習知> GL’:閘極線 SL’:源極線 1R’:紅色子畫素 1G’:綠色子畫素 1B’:藍色子畫素 1P’:正極性緩衝放大器 1PD’:正極性數位類比轉換器 1N’:負極性緩衝放大器 1ND’:負極性數位類比轉換器 1LS’:電平轉換器 11’:第一TFT電晶體 12’:第二TFT電晶體
圖1為習知的一種雙閘型LCD顯示面板的架構圖; 圖2為習知的一種過驅動技術的操作示圖; 圖3繪示本發明之源極驅動補償電路之一實施例的電路方塊圖; 圖4為本發明之子畫素順序再對應單元所產生的一子畫素矩陣之架構圖; 圖5為本發明之子畫素矩陣的目標子畫素之放大視圖; 圖6A為本發明之子畫素矩陣的架構圖; 圖6B為本發明之子畫素矩陣的目標子畫素之放大視圖; 圖7為本發明之源極驅動補償電路的源極驅動補償的操作示意圖;以及 圖8為本發明之源極驅動補償電路的源極驅動補償的另一操作示意圖。
1:源極驅動補償電路
11:資料緩存器
12:順序控制緩存器
13:子畫素順序再對應單元
14:過驅動偏移量緩存器
15:偏移量計算單元
16:位置偏移量緩存器
17:畫素計算單元

Claims (9)

  1. 一種源極驅動補償電路,包括: 一資料緩存器,用以緩存一當前源極線驅動資料以及至少一在前源極線驅動資料; 一順序控制緩存器,用以緩存複數個子畫素順序資料; 一子畫素順序再對應單元,耦接該順序控制緩存器和該資料緩存器,用以依據複數個所述子畫素順序資料、所述當前源極線驅動資料、以及所述在前源極線驅動資料而產生一掃描輸出之畫素資料; 一過驅動偏移量緩存器,用以緩存複數過驅動偏移量資料; 一偏移量計算單元,耦接該過驅動偏移量緩存器與該子畫素順序再對應單元,用以依據複數所述過驅動偏移量資料和所述掃描輸出之畫素資料而產生複數灰階偏移量資料; 一位置偏移量緩存器,用以緩存複數子畫素位置之偏移量資料;以及 一畫素計算單元,耦接該位置偏移量緩存器與該偏移量計算單元,用以依據所述掃描輸出之畫素資料、複數所述子畫素位置之偏移量資料、以及複數所述灰階偏移量資料而產生一畫素驅動信號。
  2. 如申請專利範圍第1項所述之源極驅動補償電路,其中,該子畫素順序再對應單元具有一子畫素矩陣產生單元,其用以基於所述當前源極線驅動資料和一個所述在前源極線驅動資料而排列出具有a×b大小的一子畫素矩陣,a,b為正整數。
  3. 如申請專利範圍第2項所述之源極驅動補償電路,其中,該偏移量計算單元具有一偏移量計算之演算函式,且該偏移量計算之演算函式由以下數學式所表示:(1-s)(1-t)*P a1b1+t(1-s)*P a2b1+s(1-t)*P a1b2+s*t*P a2b2;其中,P a1b1、P a2b1、P a1b2、和P a2b2為包圍一目標子畫數的四個參考子畫素,且該目標子畫數和該四個參考子畫素皆選自於該子畫素矩陣,s為所述目標子畫數與該參考子畫素P a1b1之間的一行位置差值和所述目標子畫數與該參考子畫素P a2b2之間的一行位置差值的比值,而t為所述目標子畫數與該參考子畫素P a2b1之間的一列位置差值和所述目標子畫數與該參考子畫素P a1b2之間的一列位置差值的比值。
  4. 如申請專利範圍第3項所述之源極驅動補償電路,其中,該畫素計算單元具有一位置偏移量計算之演算函式,且該位置偏移量計算之演算函式由以下數學式所表示:(1-s’)(1-t’)*P a1b1+t(1-s’)*P a2b1+s’(1-t’)*P a1b2+s’*t’*P a2b2;其中,s’=M/W,且t’=N/L;其中,M為所述目標子畫數與該參考子畫素P a2b1之間的一行位置差值,W為該參考子畫素P a2b1與該參考子畫素P a2b2之間的一行位置差值,N為所述目標子畫數與該參考子畫素P a1b1之間的一列位置差值,L為該參考子畫素P a1b1與該參考子畫素P a2b1之間的一列位置差值。
  5. 一種源極驅動補償電路,整合在一源極驅動電路之中,其特徵在於: 該源極驅動補償電路係依所述源極驅動電路的至少一在前的源極線驅動資料及一當前的源極線驅動資料計算出一灰階偏移量和一位置偏移量,以及依該灰階偏移量和該位置偏移量對該源極驅動電路所輸出的一源極驅動信號進行灰階調整。
  6. 一種源極驅動電路,其具有如申請專利範圍第1至5項中任一項所述之源極驅動補償電路。
  7. 一種液晶顯示器,其包括一液晶面板、一閘極驅動電路、一源極驅動電路、與一時序控制器,其中該源極驅動電路具有如申請專利範圍第1至5項中任一項所述之源極驅動補償電路。
  8. 一種資訊處理裝置,其具有一液晶顯示器,且該液晶顯示器包括一液晶面板、一閘極驅動電路、一源極驅動電路、與一時序控制器;其中,該源極驅動電路具有如申請專利範圍第1至5項中任一項所述之源極驅動補償電路。
  9. 如申請專利範圍第8項所述之資訊處理裝置,其中,所述資訊處理裝置為選自於由智慧型手機、平板電腦、筆記型電腦、一體式電腦、智慧型手錶、和門禁裝置所組成群組的一種電子裝置。
TW108132304A 2019-09-06 2019-09-06 源極驅動補償電路、源極驅動電路、液晶顯示器、及資訊處理裝置 TWI716101B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
TW108132304A TWI716101B (zh) 2019-09-06 2019-09-06 源極驅動補償電路、源極驅動電路、液晶顯示器、及資訊處理裝置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW108132304A TWI716101B (zh) 2019-09-06 2019-09-06 源極驅動補償電路、源極驅動電路、液晶顯示器、及資訊處理裝置

Publications (2)

Publication Number Publication Date
TWI716101B true TWI716101B (zh) 2021-01-11
TW202111679A TW202111679A (zh) 2021-03-16

Family

ID=75237418

Family Applications (1)

Application Number Title Priority Date Filing Date
TW108132304A TWI716101B (zh) 2019-09-06 2019-09-06 源極驅動補償電路、源極驅動電路、液晶顯示器、及資訊處理裝置

Country Status (1)

Country Link
TW (1) TWI716101B (zh)

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW201030729A (en) * 2008-12-24 2010-08-16 Casio Computer Co Ltd Liquid crystal display apparatus
TW201039318A (en) * 2009-03-04 2010-11-01 Global Oled Technology Llc Electroluminescent display compensated drive signal
TW201818387A (zh) * 2016-11-14 2018-05-16 創王光電股份有限公司 用於電致發光顯示器的電流補償方法與元件
CN109599060A (zh) * 2019-01-11 2019-04-09 京东方科技集团股份有限公司 像素补偿方法、像素补偿系统及显示装置
CN110047451A (zh) * 2019-04-09 2019-07-23 深圳市华星光电半导体显示技术有限公司 源极驱动器、阵列基板以及液晶显示面板

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW201030729A (en) * 2008-12-24 2010-08-16 Casio Computer Co Ltd Liquid crystal display apparatus
TW201039318A (en) * 2009-03-04 2010-11-01 Global Oled Technology Llc Electroluminescent display compensated drive signal
TW201818387A (zh) * 2016-11-14 2018-05-16 創王光電股份有限公司 用於電致發光顯示器的電流補償方法與元件
CN109599060A (zh) * 2019-01-11 2019-04-09 京东方科技集团股份有限公司 像素补偿方法、像素补偿系统及显示装置
CN110047451A (zh) * 2019-04-09 2019-07-23 深圳市华星光电半导体显示技术有限公司 源极驱动器、阵列基板以及液晶显示面板

Also Published As

Publication number Publication date
TW202111679A (zh) 2021-03-16

Similar Documents

Publication Publication Date Title
US7817126B2 (en) Liquid crystal display device and method of driving the same
US7403185B2 (en) Liquid crystal display device and method of driving the same
CN111179798A (zh) 显示装置及其驱动方法
JP4566975B2 (ja) 液晶表示装置とその駆動方法
KR102050850B1 (ko) 표시 패널의 구동 방법 및 이를 수행하는 표시 장치
US10192509B2 (en) Display apparatus and a method of operating the same
JP2008191561A (ja) 電気光学装置、駆動方法および電子機器
US9299305B2 (en) Display device and drive method therefor
KR101441385B1 (ko) 액정 표시장치의 구동장치와 그 구동방법
JP7114875B2 (ja) 電気光学装置、電気光学装置の制御方法および電子機器
KR102198250B1 (ko) 표시 장치 및 그것의 구동 방법
KR20110039006A (ko) 대화면 액정 표시장치
KR20070080427A (ko) 액정표시장치와 그 구동방법
US9165516B2 (en) Display device and drive method therefor
US20150022509A1 (en) Display device and drive method therefor
KR101205413B1 (ko) 액정표시장치의 절전 회로
TWI716101B (zh) 源極驅動補償電路、源極驅動電路、液晶顯示器、及資訊處理裝置
KR101225221B1 (ko) 액정표시장치와 그 구동방법
KR101560394B1 (ko) 액정표시장치 및 그 구동 방법
US20080042958A1 (en) Circuits and Methods for Generating a Common Voltage
KR20160085929A (ko) 표시장치 및 그 구동방법
JP5687487B2 (ja) 駆動回路
US10056049B2 (en) Display apparatus and method of operating the same
KR20170105176A (ko) 액정표시장치와 그 구동 방법
KR101201332B1 (ko) 액정표시장치와 그 구동방법