CN101667833A - 数模转换器电路、固态成像器件以及成像装置 - Google Patents

数模转换器电路、固态成像器件以及成像装置 Download PDF

Info

Publication number
CN101667833A
CN101667833A CN200910168164A CN200910168164A CN101667833A CN 101667833 A CN101667833 A CN 101667833A CN 200910168164 A CN200910168164 A CN 200910168164A CN 200910168164 A CN200910168164 A CN 200910168164A CN 101667833 A CN101667833 A CN 101667833A
Authority
CN
China
Prior art keywords
digital
signal
analogue conversion
analog
output
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN200910168164A
Other languages
English (en)
Other versions
CN101667833B (zh
Inventor
鬼塚将次
菊地胜
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sony Corp
Original Assignee
Sony Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sony Corp filed Critical Sony Corp
Publication of CN101667833A publication Critical patent/CN101667833A/zh
Application granted granted Critical
Publication of CN101667833B publication Critical patent/CN101667833B/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M1/00Analogue/digital conversion; Digital/analogue conversion
    • H03M1/66Digital/analogue converters
    • H03M1/70Automatic control for modifying converter range
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M1/00Analogue/digital conversion; Digital/analogue conversion
    • H03M1/66Digital/analogue converters
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M1/00Analogue/digital conversion; Digital/analogue conversion
    • H03M1/66Digital/analogue converters
    • H03M1/74Simultaneous conversion
    • H03M1/742Simultaneous conversion using current sources as quantisation value generators

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Transforming Light Signals Into Electric Signals (AREA)
  • Analogue/Digital Conversion (AREA)

Abstract

本发明公开了数模转换器电路、固态成像器件以及成像装置。该数模转换器电路包括:第一数模转换部分,该第一数模转换部分响应于数字输入信号的值而获得模拟输出信号;以及第二数模转换部分,该第二数模转换部分响应于外部输入的数字增益控制输入信号的值而生成控制信号,其中第一数模转换部分基于用于控制第二数模转换部分的数字增益控制输入信号,来调整模拟输出信号的开始电压或结束电压。

Description

数模转换器电路、固态成像器件以及成像装置
技术领域
本发明涉及生成斜坡信号的数模转换器电路、固态成像器件以及成像装置。
背景技术
在很多电子设备中使用了将数字信号转换为模拟信号的数模(D/A)转换器装置。
例如,在成像装置中使用了MOS(金属氧化物半导体)型和CMOS(互补金属氧化物半导体)型或者检测光的CCD(电荷耦合器件)型的半导体器件。成像装置是利用像素将光分布转换并读出为电信号的装置。
此外,在CMOS型成像装置之中存在放大型成像装置,该放大型成像装置包括具有有源像素传感器(APS)的像素,这些传感器具有用于像素信号生成部分中的放大的驱动晶体管,像素信号生成部分根据电荷生成部分中生成的信号电荷来生成像素信号。
在成像装置中,对其中布置了多个单元像素的像素单元执行地址控制,来自各个单元像素的信号被任意选择,从而由各个单元像素输出的像素信号被读出。
例如,在单位像素以矩阵形式排列的地址型成像器件中,这些像素包括有源元件,这些有源元件具有用于它们自身的放大功能的MOS结构(MOS晶体管)等。也就是说,作为光电转换元件的光电二极管中积累的信号电荷(光电子)被有源元件放大,并且输出为像素信号。
从像素单元读出的模拟像素信号一般被模数(A/D)转换器装置转换为数字信号并且输出。
考虑到电路尺寸、处理速度、分辨率等,存在像素信号的各种A/D转换系统。例如,A/D转换系统之一是如下的方法:将模拟像素信号与参考信号作比较,对比较所必需的时间进行计数,并且基于比较处理完成时的计数值将模拟像素信号转换为数字信号。这样的A/D转换系统被称为单斜率(single-slope)积分型或斜坡(ramp)信号比较型。
作为使用A/D转换系统的成像器件,例如,存在JP-A-2000-152082、JP-A-2002-232291和JP-A-2007-59991中所公开的技术。
在A/D转换系统中,参考信号是单调改变的锯齿信号(斜坡信号),并且D/A转换器电路可用于生成斜坡信号。
发明内容
在上述单斜率积分型A/D转换系统中,可以通过改变要被供应至比较器电路的参考信号的梯度来对模拟像素信号进行增益调整,其中比较器电路将模拟像素信号与参考信号作比较。
然而,即使如上所述地通过控制参考信号的梯度来进行增益调整,生成参考信号开始电压的D/A转换器电路的电流源配置也是固定的,并且因此在具有高增益时段的扩展P阶段范围的设计中,在低增益时段的P阶段范围中导致了冗余。
也就是说,在低增益时段中,存在如下缺点:电流源的漏-源电压由于不必要增加的输出幅度而未被充分确保,并且参考信号中斜坡波形的模拟特性变得恶化。
因此,希望提供改善了参考信号中斜坡波形的模拟特性的D/A转换器电路、固态成像器件以及成像装置。
根据本发明的一个实施例的一种数模转换器电路包括第一数模转换部分以及第二数模转换部分,该第一数模转换部分响应于数字输入信号的值而获得模拟输出信号,该第二数模转换部分响应于外部输入的数字增益控制输入信号的值而生成控制信号,其中第一数模转换部分基于用于控制第二数模转换部分的数字增益控制输入信号,来调整模拟输出信号的开始电压或结束电压。
根据本发明的另一实施例的一种固态成像器件包括:像素单元,该像素单元具有多个像素并且输出模拟像素信号;数模转换器电路,该数模转换器电路生成具有预定初始电压和固定梯度的斜坡信号;以及模数转换器单元,该模数转换器单元将由像素单元输出的模拟像素信号与由数模转换器电路生成的斜坡信号作比较,并且基于比较时间来数字地转换模拟像素信号,其中数模转换器电路具有响应于数字输入信号的值而获得模拟输出信号的第一数模转换部分以及响应于数字增益控制输入信号的值而获得模拟增益控制输出信号的第二数模转换部分,并且基于控制第二数模转换部分的数字增益控制输入信号来调整第一数模转换部分的开始电压或结束电压。
根据本发明的另一实施例的一种成像装置包括固态成像器件以及光学系统,该固态成像器件具有多个像素,该光学系统将来自拍摄对象的光聚焦到固态成像器件的像素上,其中固态成像器件包括:像素单元,该像素单元具有多个像素并且输出模拟像素信号;数模转换器电路,该数模转换器电路生成具有预定初始电压和固定梯度的斜坡信号;以及模数转换器单元,该模数转换器单元将由像素单元输出的模拟像素信号与由数模转换器电路生成的斜坡信号作比较,并且基于比较时间来数字地转换模拟像素信号,并且数模转换器电路具有响应于数字输入信号的值而获得模拟输出信号的第一数模转换部分以及响应于数字增益控制输入信号的值而获得模拟增益控制输出信号的第二数模转换部分,并且基于控制第二数模转换部分的数字增益控制输入信号来调整第一数模转换部分的开始电压或结束电压。
根据本发明的这些实施例,可改善参考信号中斜坡波形的模拟特性。
附图说明
图1是示出根据本发明的一个实施例的CMOS传感器的配置示例的框图。
图2A到图2F是CMOS传感器的操作的定时图。
图3A和图3B是示出参考信号生成器电路的配置示例的框图。
图4A和图4B示出增益设置和斜坡信号的波形。
图5A和图5B示出D/A转换器电路的配置的示例。
图6A和图6B示出当斜坡信号的初始电压被控制电路控制时斜坡波形的示例。
图7是用于说明控制电路工作时参考信号生成器电路的操作示例的流程图。
图8是示出成像装置的配置的示例的框图。
具体实施方式
在下文中,将说明根据本发明的一个实施例的CMOS传感器100。
图1是示出根据本发明的该实施例的CMOS传感器100的配置示例的框图。
如图1所示,CMOS传感器100具有定时控制单元1、垂直扫描电路2、像素阵列3、参考信号生成器电路4、列A/D(模数)转换器单元5和水平转移扫描(horizontal transfer scan)电路6。
像素阵列3与本发明的一个实施例的像素单元相对应。
参考信号生成器电路4与本发明的该实施例的数模连接器电路相对应。
列A/D转换器单元5与本发明的该实施例的模数转换器单元相对应。
定时控制单元1具有逻辑控制电路、PLL电路(CLK划分器(divider))、定时控制电路、通信接口等,并且主时钟从外部电路(未示出)供应至定时控制单元1。
定时控制单元1输出用于控制CMOS传感器100的各个组件的控制信号和时钟信号。
垂直扫描电路2包括垂直解码器21和垂直驱动电路22,并且根据来自定时控制单元1的控制信号利用预定定时来依次控制布置在像素阵列3的垂直方向的像素,以输出像素信号。
例如,当预定行中的像素从像素阵列3的像素中被抽取(thin)并且像素信号从剩余行中的像素输出时,垂直解码器21生成并且提供用于选择向垂直驱动电路22输出像素信号的行的信号。
垂直驱动电路22生成并且将用于驱动像素阵列3的像素的控制信号,即选择信号、复位信号和触发信号供应至像素阵列3。
像素阵列3具有横纵方向上数目为m×n的像素31_11到31_mn,n个行控制线32_1到32_n,以及m个垂直信号线33_1到33_m。注意,m和n是正整数。
像素31_11到31_mn经由行控制线32_1到32_n连接到垂直扫描电路2,并且经由垂直信号线33_1到33_m连接到列A/D转换器单元5。
例如,像素31_11到31_mn被布置成遵循Bayer排列(Bayerarrangement),以便接收三种颜色(RGB)的光,并且根据从垂直扫描电路2经由行控制线32_1到32_n供应的控制信号来向垂直信号线33_1到33_m输出像素信号。
在像素阵列3中,不仅作为用于接纳图像的可用区域的可用图像区域,而且用于提供光学黑体(optical black)的基准像素区域被设置在可用图像区域周围。
作为示例,用于提供光学黑体的几行(例如一到十行)基准像素被布置在垂直列方向的上下部分,此外,用于提供光学黑体的基准像素中的几个像素到几十个像素(例如三到四十个像素)被布置在包含可用图像区域的水平行的左右部分。
至于用于提供光学黑体的基准像素,其光接收表面侧被屏蔽了光,从而光不可进入具有光电二极管等的电荷生成部分。来自基准像素的像素信号被用作视频信号中的黑基准。
参考信号生成器电路4基于从定时控制单元1供应的用于控制增益和偏移的控制信号和预定频率的时钟信号,来生成其中电压以固定梯度从预定初始电压下降的参考信号(斜坡信号)。
稍后将描述参考信号生成器电路4的细节。
参考信号生成器电路4向列A/D转换器单元5供应所生成的参考信号。
列A/D转换器单元5包括电压比较部分51、A/D转换部分52和灵敏度放大部分53。
电压比较部分51具有m个比较器51_1到51_m。
像素信号分别经由垂直信号线33_1到33_m从像素31_11到31_mn供应至比较器51_1到51_m,并且斜坡信号从参考信号生成器电路4供应至比较器51_1到51_m。
比较器51_1到51_m将经由垂直信号线33_1到33_m供应的像素信号与从参考信号生成器电路4供应的斜坡信号作比较,并且将表示比较结果的比较结果信号供应至A/D转换部分52。
也就是说,比较器51_1将经由垂直信号线33_1从第一列的像素31_11到31_1n依次供应的像素信号与从参考信号生成器电路4供应的斜坡信号作比较。然后,比较器将产生的比较结果信号供应至A/D转换部分52的A/D转换器52_1。
类似于比较器51_1,比较器51_2将经由垂直信号线33_2供应的像素信号与斜坡信号之间的比较所产生的比较结果信号供应至A/D转换部分52的A/D转换器52_2。
类似地,如下,比较器51_m将经由垂直信号线33_m供应的像素信号与斜坡信号之间的比较所产生的比较结果信号供应至A/D转换部分52的A/D转换器52_m。
A/D转换部分52具有m个A/D转换器52_1到52_m。
比较结果信号分别从电压比较部分51的比较器51_1到51_m供应至A/D转换器52_1到52_m。
A/D转换器52_1到52_m中的每一个都包括锁存器(latch)和多个TFF(反转触发器)(例如13个TFF),并且以依照TFF数目的比特数目输出像素数据。
也就是说,比较结果信号从比较器51_1到51_m供应至A/D转换器52_1到52_m,并且预定频率的计数器时钟信号和预定控制信号从定时控制单元1供应至A/D转换器52_1到52_m。
然后,A/D转换器52_1到52_m根据从比较器51_1到51_m供应的比较结果信号和从定时控制单元1供应的控制信号来对从定时控制单元1供应的计数器时钟信号进行计数。从而,转换器对从像素阵列3的像素31_11到31_mn输出的模拟像素信号进行A/D转换,并且输出所产生的像素数据。
灵敏度放大部分53具有多个放大器(数目与TFF的数目相对应),放大从A/D转换部分52输出的像素数据,并且将数据输出至在经由定时控制单元1的下游的图像处理电路等。
水平转移扫描电路6具有水平解码器61和水平驱动电路62。
水平转移扫描电路6根据来自定时控制单元1的控制信号利用预定的定时依次控制布置在列A/D转换器单元5的水平方向上的多个A/D转换器52_1到52_m,以输出像素数据。
当预定列中的像素被抽取并且像素数据从剩余列中的像素输出时,水平解码器61生成并且提供用于选择向水平驱动电路62输出像素信号的列的信号。
水平驱动电路62生成用于驱动预定列的控制信号。
接下来,参考图2A到图2F,将说明CMOS传感器100的操作示例。
图2A到图2F是CMOS传感器100的操作的定时图。
图2A示出从像素阵列3的像素31输出的像素信号。
图2B示出由参考信号生成器电路4输出的斜坡信号。
图2C示出由电压比较部分51输出的比较结果信号。
图2D示出在A/D转换部分52的递增计数(count-up)和递减计数(count-down)之间的信号切换。
图2E示出由定时控制单元1输出的计数器时钟信号。
图2F示出由A/D转换部分52输出的计数器输出信号。
如图2A所示,像素阵列3的像素31响应于从垂直扫描电路2供应的控制信号、在复位信号A/D转换时段(预充电阶段:P阶段)中根据预定基准电位来输出像素信号(复位成分)。此外,该像素在数据信号A/D转换时段(数据阶段:D阶段)中根据与光探测器(未示出)的收到光i相对应的电荷来输出像素信号(数据成分)。
如图2B所示,参考信号生成器电路4输出其中电压以固定梯度从预定初始电压下降的斜坡信号。在斜坡信号中,电压相应于复位信号A/D转换时段下降的时段比电压相应于数据信号A/D转换时段下降的时段更长。
如图2C所示,电压比较部分51比较像素信号和斜坡信号(的电压),并且如果像素信号等于或大于斜坡信号,则高电平比较结果信号被输出,如果像素信号小于斜坡信号,则低电平比较结果信号被输出。
也就是说,如果斜坡信号的电压以固定梯度下降,则当斜坡信号和像素信号相等时,电压比较部分51以从高电平到低电平的跃迁(transition)来输出比较结果信号。
如图2D所示,递增计数和递减计数之间的信号切换从定时控制单元1供应至A/D转换部分52。递增计数和递减计数之间的信号切换当斜坡信号的电压在P阶段的时段中以固定梯度下降(P阶段倾斜)时处于低电平,并且当斜坡信号的电压在D阶段的时段中以固定梯度下降(D阶段倾斜)时处于高电平。
定时控制单元1将如图2E所示的预定频率的计数器时钟信号,例如500MHz的高速计数器时钟信号供应至A/D转换部分52。
如图2F所示,A/D转换部分52对计数器时钟信号进行计数并且输出像素数据。
也就是说,如果递增计数和递减计数之间的信号切换是低电平,则A/D转换部分52处于递减模式。A/D转换部分52在斜坡信号的电压在P阶段中开始下降时开始递减计数,并且保持通过计数获得的计数值(复位信号计数)直到比较结果信号产生从高电平到低电平的跃迁的时候为止。
随后,递增计数和递减计数之间的信号切换产生从低电平到高电平的跃迁,并且A/D转换部分52转入递增模式。然后,A/D转换部分52在斜坡信号的电压在D阶段中开始下降时开始递增计数,并且获取通过计数获得的计数值(数据信号计数)直到比较结果信号产生从高电平到低电平的跃迁的时候为止。最后,A/D转换部分52将作为与复位信号计数的差异的计数值输出为像素数据。
接下来,将说明参考信号生成器电路4的细节。
参考信号生成器电路4根据形成像素阵列3中的分色滤光器(colorseparation filter)的滤色器(color filter)的颜色的种类和布置,来生成用于A/D转换的参考信号。
具体地,该电路接收来自定时控制单元1的用于DAC的计数时钟CKdac,与接收同步地生成锯齿波(斜坡波形),并且将它作为用于A/D转换的参考电压供应至A/D转换部分52。
参考信号生成器电路4基于从定时控制单元1供应的控制信号中所包含的指示斜坡信号初始值的信息,来确定初始电压(斜坡信号的输出开始时的电压)。
同时,该电路基于从定时控制单元1供应的控制信号中所包含的指示斜坡信号梯度(改变率)的信息,来设置每一个时钟的电压改变量。
然后,在计数器时钟CKdac每一次计数时改变了所述电压改变量的电压的斜坡信号被生成。也就是说,计数器时钟的周期越短,斜坡信号的梯度就越大。
因此,在该实施例的CMOS传感器100中,斜坡信号的梯度被由定时控制单元供应的计数时钟CKdac控制。此外,通过控制斜坡信号的梯度,可控制A/D转换部分52中图像信号的A/D转换的模拟增益。
如下,将说明具体配置等。
图3A和图3B是示出参考信号生成器电路4的配置示例的框图。
如图3A所示,参考信号生成器电路4具有第一D/A转换部分41、第二D/A转换部分42、增益调整电流源43和控制电路44。
第一D/A转换部分41与本发明的该实施例的第一数模转换部分相对应。
第二D/A转换部分42与本发明的该实施例的第二数模转换部分相对应。
控制电路44与本发明的该实施例的控制部分相对应。
此外,图3B示出参考信号生成器电路4的电路图。
第一D/A转换部分41生成具有预定初始电压值和预定梯度的倾斜的斜坡信号。
第二D/A转换部分42控制(增益控制)第一D/A转换部分41中生成的斜坡信号的梯度。第二D/A转换部分42具有控制第一D/A转换部分41的可编程增益放大器(PGA)功能。
第一和第二D/A转换部分41、42具有设置了多个电流源的电流源阵列411、421,以及控制电流源的选择操作的控制部分412、422,其中多个电流源生成被分别预定地加权的输出电流值。
电流源阵列411、421分别包含多个电流源。
第一D/A转换部分41的控制部分412响应于从定时控制单元1供应的数字控制信号Din来控制第一D/A转换部分41中的D/A转换处理。
第二D/A转换部分42的控制部分422响应于从定时控制单元1供应的用于增益调整的数字控制信号Dgain来控制第二D/A转换部分42中的D/A转换处理。
也就是说,第一和第二D/A转换部分41、42是通过数字处理控制多个电流源的选择操作并且通过从选中的电流源输出的电流的相加处理来执行D/A转换的电流输出型D/A转换器电路。
增益调整电流源43位于要连接以形成电流镜的第一D/A转换部分41和第二D/A转换部分42之间。
也就是说,增益调整电流源43在电流源阵列411内的各个电流源和它自身之间形成了电流镜。
增益调整电流源43包括并联的预定数目的(例如k个,k是正整数)电流分配晶体管431。k个电流分配晶体管431之一和第一D/A转换部分41的电流源阵列411内的电流源连接以形成电流镜。
此外,从第二D/A转换部分42的输出端子DACgain输出的总和电流Igain被划分成k个,并且被供应至第一D/A转换部分41的电流源。总和电流Igain是通过将从第二D/A转换部分42的电流源阵列421输出的所有电流求和而获得的电流。
形成增益调整电流源43的k个电流分配晶体管431中的每一个都用作输出加权为Igain/k的电流的电流源。
也就是说,增益调整电流源43形成了具有高精度的电流分支通路。此外,通过电流分配晶体管431的数目的调整,可调整用作电流/电压转换部分的增益调整电流源43中电流到电压的转换比。
增益调整电流源43经由电流控制线400向形成第一D/A转换部分41的电流源阵列411的各个电流源供应基于总和电流Igain而生成的增益控制输出信号Vbais。
被供应了控制电压Vbais的电流源阵列411根据控制电压Vbais来确定供使用的(使电流流动的)电流源。
因此,第一D/A转换部分41利用由控制电压Vbais指定的操作电流来操作,并且生成和输出斜坡信号。
因此,第二D/A转换部分42响应于用于增益调整设置的数字控制信号Dgain而输出总和电流Igain,并且获得该电流的增益调整电流源43生成控制电压Vbais。
控制电压Vbais被供应至第一D/A转换部分41的电流源阵列411,并且用于使电流流动的电流源被选择,斜坡信号被生成。
斜坡信号的梯度根据第一D/A转换部分41的电流源阵列411的输出电压的幅度来确定,因此,斜坡信号的梯度响应于输入到第二D/A转换部分42的控制信号Dgain而被确定。
改变斜坡信号的梯度意味着对斜坡信号进行增益调整。
类似A/D转换部分52的单斜率积分型A/D转换器中的A/D转换处理中,对斜坡信号的增益调整起到了对作为比较目标的像素信号的增益调整的作用。
因此,可以对具有输入到第二D/A转换部分42的用于增益设置的数字控制信号Dgain的比特精度的像素信号进行增益调整,并且在A/D转换部分52中的A/D转换之后可获得具有经调整的增益的数字像素信号。
也就是说,在该实施例的CMOS传感器中,高精度地、数字地控制用于增益设置的数字控制信号Dgain,因此,可高精度地对作为A/D转换处理目标的模拟像素信号进行增益调整。
接下来,将说明控制电路44。
控制电路44响应于输入到第二D/A转换部分42的用于增益设置的数字控制信号Dgain来确定实现黑电平的第一D/A转换部分41的电流源阵列411中用于使电流流动的电流源的数目。
黑电平与斜坡信号的初始电压(输出开始时的电压)相对应。也就是说,控制电路44是用于控制斜坡信号的初始电压的电路。
图4A和图4B示出增益设置和斜坡信号的波形。
图4A示出当斜坡信号的初始电压不被控制电路44控制时GND基准D/A转换器电路中高增益和低增益时的波形示例。
GND基准D/A转换器电路是其基准电阻器接地的D/A转换器电路。
图5A示出GND基准D/A转换器电路的配置的示例。
除GND基准D/A转换器电路以外,存在着作为其基准电阻器连接到电源单元的D/A转换器电路的电源基准D/A转换器电路,并且图5B示出此配置的示例。
图4B示出当斜坡信号的初始电压不被控制电路44控制时电源基准D/A转换器电路中高增益和低增益时的波形示例。
一般地,作为用于供应斜坡信号的用在CMOS传感器中的DAC,图5A所示的GND基准D/A转换器电路由于对噪声的容差(tolerance)故而是有利的。因此,在该实施例中,将说明第一D/A转换部分41是GND基准D/A转换器电路的情况。
如图4A所示,当斜坡信号的初始电压不被控制电路44控制时,有必要特别在低增益时采用大的P阶段范围幅度,用于确保高增益时的幅度和倾斜时段。由于这个原因,已发生了如下的情形:第一D/A转换部分41的输出电压在低增益时增加,并且第一D/A转换部分41的模拟特性变得恶化。
图6A示出当斜坡信号的初始电压被控制电路44控制时低增益时的斜坡波形的示例。
图6B示出当斜坡信号的初始电压被控制电路44控制时高增益时的斜坡波形的示例。
在如图6A所示的低增益时,执行控制,从而通过改变生成斜坡信号初始电压的第一D/A转换部分41的配置,幅度可以不过度地大。通过该控制,可确保形成电流源的MOS晶体管的饱和操作时充足的漏-源电压,并且改善了低增益时的模拟特性。
此外,如图6A所示,为了稳定P阶段结束时的斜坡信号结束电压,执行屏蔽用于第一D/A转换部分41的控制部分412的时钟信号的控制,从而即使当时钟信号被输入时第一D/A转换部分41也可以不生成斜坡信号。
此外,如图6B所示,在高增益时扩展了P阶段范围并且调整了POF值,从而可在没有延迟的情况下以更高的速度更稳定地执行CMOS传感器100的CDS(相关双采样)操作。在高增益时,根据P阶段范围的扩展来调整自动归零(auto-zero)电压。
如下,将说明控制电路44的操作示例。
图7是用于说明控制电路44工作时参考信号生成器电路4的操作示例的流程图。
步骤ST1:
输入到第二D/A转换部分42的用于增益设置的控制信号Dgain被输入到控制电路44。
步骤ST2:
控制电路44响应于在步骤ST1输入的控制信号Dgain来确定斜坡信号的初始电压,并且将它发送至第一D/A转换部分41的控制部分412。
步骤ST3:
第一D/A转换部分41根据在步骤ST2设置的斜坡信号的初始电压来生成斜坡信号。
步骤ST4:
控制电路44屏蔽输入到第一D/A转换部分41的时钟信号,用于稳定低增益操作时的结束电压。
根据需要以必要的次数重复步骤ST3和ST4。
步骤ST5:
第一D/A转换部分41输出在步骤ST3和ST4生成的斜坡信号。
在上述说明中,说明了其基准电阻接地的GND基准D/A转换器电路被用作第一D/A转换部分41的情况。然而,本发明的该实施例不限于此。本发明的该实施例可应用于第一D/A转换部分41是如图5B所示的电源基准D/A转换器电路的情况,其中电源基准D/A转换器电路的基准电阻连接到电源单元。注意,虽然省略了详细说明,但是在此情况下控制电路44控制的不是斜坡信号的初始电压而是结束电压。
如上所说明的,根据该实施例的CMOS传感器100,参考信号生成器电路4具有第一D/A转换部分41、第二D/A转换部分42、增益调整电流源43和控制电路44。控制电路44响应于输入到第二D/A转换部分42的控制信号Dgain,而控制第一D/A转换部分41中生成的斜坡信号的初始电压。
从而,改善了第一D/A转换部分41中低增益时的模拟特性。此外,为了稳定P阶段结束时的斜坡信号结束电压,执行屏蔽用于第一D/A转换部分41的控制部分412的时钟信号的控制,从而即使当时钟信号被输入时第一D/A转换部分41也可以不生成斜坡信号。此外,在高增益时扩展了P阶段范围并且调整了POF值,从而可在没有延迟的情况下以更高的速度更稳定地执行CMOS传感器100的CDS(相关双采样)操作。
例如,上述实施例的CMOS传感器100可作为固态成像器件被应用于诸如数字相机之类的成像装置。
如下,将说明应用示例。
图8是示出成像装置300的配置的示例的框图。
如图8所示,成像装置300包括包含了透镜的光学系统71(与本发明的一个实施例的光学系统相对应)、成像部件72、相机信号处理电路73、系统控制器74等。
光学系统71与本发明的一个实施例的光学系统相对应。
光学系统71利用透镜等将来自拍摄对象的图像光聚焦到成像部件72的成像面上。成像部件72输出通过将由光学系统71聚焦到成像面上的图像光转换成以像素为单位的电信号而获得的图像信号。作为成像部件72,使用根据上述实施例的具有列并联ADC的CMOS传感器100。
相机信号处理电路73对从成像部件72输出的图像信号执行各种信号处理。系统控制器74执行对成像部件72和相机信号处理电路73的控制。
特别地,成像部件72的列并联ADC具有读出所有像素的信息的循序扫描(progressive scan)系统中的正常帧率模式。此外,成像部件72的列并联ADC具有高速帧模式,在该模式中像素的曝光时间被设置为1/N,并且帧率被提高至正常帧率模式中帧率的N倍。在此情况下,在成像部件72的列并联ADC中,如果可执行与各自操作(respective operation)模式相对应的A/D转换操作,则可根据外部指令控制操作模式之间的切换。
本发明不限于上述实施例。
也就是说,在本发明的实践中,在本发明的技术范围及其等同物的范围内,可对上述实施例中的组成元素进行各种改变和变更。
本申请包含与2008年9月1日递交日本专利局的日本优先专利申请JP 2008-224165中公开的主题相关的主题,该申请的全部内容由此通过引用而被结合。

Claims (6)

1.一种数模转换器电路,包括:
第一数模转换部分,所述第一数模转换部分响应于数字输入信号的值而获得模拟输出信号;以及
第二数模转换部分,所述第二数模转换部分响应于外部输入的数字增益控制输入信号的值而生成控制信号,
其中所述第一数模转换部分基于用于控制所述第二数模转换部分的所述数字增益控制输入信号,来调整所述模拟输出信号的开始电压或结束电压。
2.根据权利要求1所述的数模转换器电路,其中所述第一数模转换部分具有能够输出经预定加权的恒定电流的多个电流源,对所述多个电流源中的选中的电流源的恒定电流输出进行相加并输出,并且响应于所述数字输入信号的值而生成输出电流作为所述模拟输出信号,并且
所述第二数模转换部分具有能够输出经预定加权的恒定电流的多个电流源,对多个电流源中的选中的电流源的恒定电流输出进行相加并输出,响应于所述数字增益控制输入信号的值而生成输出电流,并且将基于所生成的输出电流的所述控制信号供应至所述第一数模转换部分。
3.根据权利要求2所述的数模转换器电路,还包括控制部分,所述控制部分基于由所述第二数模转换部分生成的所述控制信号,来确定所述第一数模转换部分的多个电流源中的所述选中的电流源,
其中所述控制部分调整通过从所述第一数模转换部分的多个电流源中选择用于使电流流动的电流源而生成的所述模拟输出信号的开始电压或结束电压。
4.根据权利要求3所述的数模转换器电路,其中所述第一数模转换部分响应于输入的时钟信号来生成所述模拟输出信号,并且
所述控制部分调整所述模拟输出信号的开始电压或结束电压,从而在生成所述模拟输出信号变得不必要的定时之后控制所述第一数模转换部分以使其不响应于所述时钟信号生成所述模拟输出信号。
5.一种固态成像器件,包括:
像素单元,所述像素单元具有多个像素并且输出模拟像素信号;
数模转换器电路,所述数模转换器电路生成具有预定初始电压和固定梯度的斜坡信号;以及
模数转换器单元,所述模数转换器单元将由所述像素单元输出的所述模拟像素信号与由所述数模转换器电路生成的所述斜坡信号作比较,并且基于比较时间来数字地转换所述模拟像素信号,
其中所述数模转换器电路具有响应于数字输入信号的值而获得模拟输出信号的第一数模转换部分以及响应于数字增益控制输入信号的值而获得模拟增益控制输出信号的第二数模转换部分,并且基于由所述第二数模转换部分生成的控制信号来调整所述第一数模转换部分的开始电压或结束电压。
6.一种成像装置,包括:
固态成像器件,所述固态成像器件具有多个像素;以及
光学系统,所述光学系统将来自拍摄对象的光聚焦到所述固态成像器件的像素上,
其中所述固态成像器件包括像素单元,所述像素单元具有多个像素并且输出模拟像素信号,
数模转换器电路,所述数模转换器电路生成具有预定初始电压和固定梯度的斜坡信号,以及
模数转换器单元,所述模数转换器单元将由所述像素单元输出的所述模拟像素信号与由所述数模转换器电路生成的所述斜坡信号作比较,并且基于比较时间来数字地转换所述模拟像素信号,并且
所述数模转换器电路具有响应于数字输入信号的值而获得模拟输出信号的第一数模转换部分以及响应于数字增益控制输入信号的值而获得模拟增益控制输出信号的第二数模转换部分,并且基于由所述第二数模转换部分生成的控制信号来调整所述第一数模转换部分的开始电压或结束电压。
CN200910168164.4A 2008-09-01 2009-09-01 数模转换器电路、固态成像器件以及成像装置 Expired - Fee Related CN101667833B (zh)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
JP2008-224165 2008-09-01
JP2008224165 2008-09-01
JP2008224165A JP4831146B2 (ja) 2008-09-01 2008-09-01 デジタル−アナログ変換回路、固体撮像素子及び撮像装置

Publications (2)

Publication Number Publication Date
CN101667833A true CN101667833A (zh) 2010-03-10
CN101667833B CN101667833B (zh) 2013-03-27

Family

ID=41724547

Family Applications (1)

Application Number Title Priority Date Filing Date
CN200910168164.4A Expired - Fee Related CN101667833B (zh) 2008-09-01 2009-09-01 数模转换器电路、固态成像器件以及成像装置

Country Status (5)

Country Link
US (1) US8035541B2 (zh)
JP (1) JP4831146B2 (zh)
KR (1) KR101590643B1 (zh)
CN (1) CN101667833B (zh)
TW (1) TWI396388B (zh)

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101854490A (zh) * 2009-03-30 2010-10-06 索尼公司 成像器件、转换读出信号的方法以及照相机
CN103124335A (zh) * 2011-10-31 2013-05-29 索尼公司 固态图像捕捉设备和控制方法及其控制程序
CN103369268A (zh) * 2012-03-28 2013-10-23 索尼公司 固态成像装置、输出成像信号的方法和电子装置
CN110972518A (zh) * 2019-07-19 2020-04-07 深圳市汇顶科技股份有限公司 图像传感器以及相关芯片及电子装置
CN114625207A (zh) * 2022-03-21 2022-06-14 四川创安微电子有限公司 一种dac电路及其增益调整方法

Families Citing this family (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP5402373B2 (ja) * 2009-08-07 2014-01-29 ソニー株式会社 固体撮像装置、固体撮像装置の駆動方法および撮像装置
CN101841311B (zh) * 2010-04-14 2013-04-03 上海微小卫星工程中心 一种数字电压增益控制装置
JP5744543B2 (ja) * 2011-01-31 2015-07-08 キヤノン株式会社 撮像装置、撮像システム、および撮像装置の駆動方法
US8581760B2 (en) * 2011-10-03 2013-11-12 Blackberry Limited Digital to analog converter
JP5449290B2 (ja) * 2011-10-07 2014-03-19 キヤノン株式会社 ランプ信号出力回路、アナログデジタル変換回路、撮像装置、ランプ信号出力回路の駆動方法
JP6004664B2 (ja) * 2012-02-17 2016-10-12 キヤノン株式会社 光電変換装置、光電変換装置の駆動方法
WO2014038140A1 (ja) * 2012-09-10 2014-03-13 パナソニック株式会社 固体撮像装置及び撮像装置
JP6057630B2 (ja) * 2012-09-12 2017-01-11 オリンパス株式会社 撮像装置
JP6045379B2 (ja) 2013-02-08 2016-12-14 オリンパス株式会社 撮像装置
JP6317568B2 (ja) * 2013-11-15 2018-04-25 キヤノン株式会社 比較回路およびそれを用いた撮像素子並びに比較回路の制御方法
JP6272073B2 (ja) * 2014-02-21 2018-01-31 キヤノン株式会社 撮像装置、その制御方法、および制御プログラム
US9736406B2 (en) * 2015-01-22 2017-08-15 Canon Kabushiki Kaisha Image capturing apparatus and control method thereof
US10009686B1 (en) * 2017-04-17 2018-06-26 Cirrus Logic, Inc. Fully-differential current digital-to-analog converter
CN110830042B (zh) * 2019-10-28 2023-06-09 宁波大学 高速三级并行模拟数字转换器及其运算方法

Family Cites Families (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5953123A (en) * 1997-12-31 1999-09-14 Aai Corporation Fixed interval background auto-alignment for closed loop interferometric fiber optic gyroscopes
JP3011209B1 (ja) 1998-11-16 2000-02-21 日本電気株式会社 イメージセンサ
JP3739614B2 (ja) * 1999-11-24 2006-01-25 アルプス電気株式会社 出力電力調整を行う送信機
JP3770315B2 (ja) * 2000-12-25 2006-04-26 セイコーエプソン株式会社 インクカートリッジ
JP3507800B2 (ja) 2001-02-02 2004-03-15 有限会社リニアセル・デザイン アナログ−デジタル変換器及びこれを用いたイメージセンサ
US6563388B2 (en) * 2001-04-11 2003-05-13 International Business Machines Corporation Timing loop bandwidth tracking data rate
US6868262B2 (en) * 2001-08-31 2005-03-15 International Business Machines Corporation Constant impedance in CMOS input and output gain stages for a wireless transceiver
JP4287851B2 (ja) * 2004-10-28 2009-07-01 Tdk株式会社 スイッチング電源用制御装置およびスイッチング電源
JP4497022B2 (ja) * 2005-04-26 2010-07-07 ソニー株式会社 固体撮像装置、固体撮像装置の駆動方法および撮像装置
KR100699850B1 (ko) * 2005-06-23 2007-03-27 삼성전자주식회사 이득 특성을 자체적으로 보정하는 cmos 이미지 촬영장치 및 이에 구비되는 램프신호 발생기
JP4682750B2 (ja) 2005-08-22 2011-05-11 ソニー株式会社 Da変換装置
KR20080034687A (ko) * 2006-10-17 2008-04-22 삼성전자주식회사 램프 발생기 및 그것의 램프신호 발생 방법
JP2008136042A (ja) * 2006-11-29 2008-06-12 Sony Corp 固体撮像装置、撮像装置

Cited By (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101854490A (zh) * 2009-03-30 2010-10-06 索尼公司 成像器件、转换读出信号的方法以及照相机
CN101854490B (zh) * 2009-03-30 2012-08-15 索尼公司 成像器件、转换读出信号的方法以及照相机
CN103124335A (zh) * 2011-10-31 2013-05-29 索尼公司 固态图像捕捉设备和控制方法及其控制程序
CN103124335B (zh) * 2011-10-31 2017-09-12 索尼公司 固态图像捕捉设备和控制方法
CN103369268A (zh) * 2012-03-28 2013-10-23 索尼公司 固态成像装置、输出成像信号的方法和电子装置
CN103369268B (zh) * 2012-03-28 2017-12-15 索尼公司 固态成像装置、输出成像信号的方法和电子装置
CN110972518A (zh) * 2019-07-19 2020-04-07 深圳市汇顶科技股份有限公司 图像传感器以及相关芯片及电子装置
CN114625207A (zh) * 2022-03-21 2022-06-14 四川创安微电子有限公司 一种dac电路及其增益调整方法

Also Published As

Publication number Publication date
JP4831146B2 (ja) 2011-12-07
TW201014196A (en) 2010-04-01
KR101590643B1 (ko) 2016-02-01
KR20100027076A (ko) 2010-03-10
US20100052965A1 (en) 2010-03-04
US8035541B2 (en) 2011-10-11
JP2010062688A (ja) 2010-03-18
TWI396388B (zh) 2013-05-11
CN101667833B (zh) 2013-03-27

Similar Documents

Publication Publication Date Title
CN101667833B (zh) 数模转换器电路、固态成像器件以及成像装置
US10805564B2 (en) A/D conversion circuit, and solid-state image pickup apparatus
US8687098B2 (en) Solid-state imaging device, control method therefor, and camera system
US9681080B2 (en) DA converter, solid-state imaging device, driving method of solid-state imaging device, and electronic apparatus
JP5165520B2 (ja) 固体撮像装置、撮像装置、および固体撮像装置のad変換方法
US7129883B2 (en) Method and apparatus for AD conversion, semiconductor device for detecting distribution of physical quantity, and electronic apparatus
JP4449565B2 (ja) 物理量分布検知の半導体装置
US9148590B2 (en) Imaging apparatus with reference signals having different rate of change first and second pixels having same color
JP2008219243A (ja) 撮像装置およびカメラ
WO2010073584A1 (ja) 固体撮像装置、デジタルカメラ及びad変換方法
JP2012199769A (ja) Ad変換回路、光電変換装置、撮像システム、およびad変換回路の駆動方法
US11025852B2 (en) Image capturing apparatus and control method thereof
JP5316611B2 (ja) 固体撮像装置、撮像装置、ad変換ゲイン調整方法
US10834353B2 (en) Image sensor and control method therefor, and image capturing apparatus
JP2011066728A (ja) 固体撮像装置、その駆動方法および固体撮像素子の駆動装置

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
CF01 Termination of patent right due to non-payment of annual fee
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20130327

Termination date: 20210901