CN101542883A - 开关调节器及其操作控制方法 - Google Patents

开关调节器及其操作控制方法 Download PDF

Info

Publication number
CN101542883A
CN101542883A CNA2008800004611A CN200880000461A CN101542883A CN 101542883 A CN101542883 A CN 101542883A CN A2008800004611 A CNA2008800004611 A CN A2008800004611A CN 200880000461 A CN200880000461 A CN 200880000461A CN 101542883 A CN101542883 A CN 101542883A
Authority
CN
China
Prior art keywords
voltage
circuit
ratio
reference voltage
switch element
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CNA2008800004611A
Other languages
English (en)
Inventor
阿部浩久
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Ricoh Co Ltd
Original Assignee
Ricoh Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Ricoh Co Ltd filed Critical Ricoh Co Ltd
Publication of CN101542883A publication Critical patent/CN101542883A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M3/00Conversion of dc power input into dc power output
    • H02M3/02Conversion of dc power input into dc power output without intermediate conversion into ac
    • H02M3/04Conversion of dc power input into dc power output without intermediate conversion into ac by static converters
    • H02M3/10Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode
    • H02M3/145Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal
    • H02M3/155Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only
    • H02M3/156Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only with automatic control of output voltage or current, e.g. switching regulators
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M3/00Conversion of dc power input into dc power output
    • H02M3/02Conversion of dc power input into dc power output without intermediate conversion into ac
    • H02M3/04Conversion of dc power input into dc power output without intermediate conversion into ac by static converters
    • H02M3/10Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode
    • H02M3/145Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal
    • H02M3/155Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only
    • GPHYSICS
    • G05CONTROLLING; REGULATING
    • G05FSYSTEMS FOR REGULATING ELECTRIC OR MAGNETIC VARIABLES
    • G05F1/00Automatic systems in which deviations of an electric quantity from one or more predetermined values are detected at the output of the system and fed back to a device within the system to restore the detected quantity to its predetermined value or values, i.e. retroactive systems
    • G05F1/10Regulating voltage or current
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M1/00Details of apparatus for conversion
    • H02M1/32Means for protecting converters other than automatic disconnection
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M1/00Details of apparatus for conversion
    • H02M1/36Means for starting or stopping converters

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Electromagnetism (AREA)
  • General Physics & Mathematics (AREA)
  • Radar, Positioning & Navigation (AREA)
  • Automation & Control Theory (AREA)
  • Dc-Dc Converters (AREA)

Abstract

公开了一种开关调节器。在该开关调节器中,当由于过电流而造成电源电压降低到第一预定值时,临时停止电压升高操作,并且不重置延迟电路的延迟定时器。当在临时停止电压升高操作之后由于电源电压的上升而再次检测到过电流时,延迟电路的延迟定时器继续计数延迟时间段。当在经过预定延迟时间段之后延迟定时器完成计数时,通过接收从延迟电路输出的信号来完全停止电压升高操作。

Description

开关调节器及其操作控制方法
技术领域
本发明总体涉及具有UVLO(欠电压锁定)电路的开关(switching)调节器以及该开关调节器的操作控制方法,所述UVLO电路防止由于电源电压的降低所造成的错误操作。
背景技术
传统上,开关调节器提供UVLO电路,用于在电源电压变为小于预定值的值时停止控制电路的操作以防止操作中的错误(例如,参考专利文件1)。
图10是示出具有UVLO电路的传统升压型开关调节器的电路图。
在图10中示出的开关调节器100中,电源电压Vcc提升到预定电压,提升的电压作为输出电压Vout从输出端OUT输出,PWM(脉冲宽度调制)控制应用于控制开关晶体管M101的占空比,使得通过划分输出电压Vout而形成的分压Vfb变为基准电压Vref。
过电流检测电路108通过使用流入开关晶体管M101的电流来检测从输出端Vout输出的过电流。当过电流检测电路108检测到过电流时,延迟电路109在经过预定延迟时间段之后输出高电平信号,然后通过经由NOR(或非)电路101截止开关晶体管M101来停止电压升高操作。
另外,UVLO电路110监测电源电压Vcc,当电源电压Vcc下降到小于预定值的值时输出高电平的低电压检测信号UVLOa。此外,UVLO电路110通过截止开关晶体管M101使开关晶体管M101进入截止状态,初始化软启动电路107以便当重新启动电压升高操作时软启动电路107能够执行软启动操作,以及使延迟电路109重置用来计数延迟时间段的延迟定时器,以便延迟定时器的计数数目变为预定初始值。
另外,公开了一种开关调节器控制电路(例如,参考专利文件2)。开关调节器控制电路提供第一UVLO电路和第二UVLO电路,其检测电压彼此不同,用于控制输出缓冲器电路的操作。本发明的结构和目的不同于专利文件2。
[专利文件1]日本专利申请公开No.2006-115594
[专利文件2]日本专利申请公开No.2005-078557
然而,在图10中,在由于一些原因生成过电流以及表示过电流的生成的信号从过电流检测电路108输出到延迟电路109的情况下,在延迟电路109的延迟定时器开始计数延迟时间段之后,当电源电压Vcc下降以及UVLO电路110输出高电平的低电压检测信号UVLOa时,延迟电路109把延迟定时器的计数数目重置为初始值。
此后,当提升电源电压Vcc时,UVLO电路110使低电压检测信号UVLOa为低电平,如果由于某种原因没有解决过电流问题,则过电流检测电路108检测过电流,重复以上操作。由于通常将开关晶体管M101控制为导通或截止状态,直到延迟电路109的延迟定时器完成计数预定时间段时为止,所以即使开关调节器100具有过电流检测电路108和延迟电路109,也不执行过电流防止操作。
发明内容
在本发明的实施例中,提供了一种开关调节器和开关调节器的操作控制方法,其中,当电源电压变为小于第一预定值的值时,通过截止开关晶体管来停止开关晶体管的操作。当电源电压变为小于低于第一预定值的第二预定值的值时,停止过电流防止操作。即,在开关调节器和开关调节器的操作控制方法中,即使在没有查明过电流的原因的情况下在停止开关晶体管的操作之后再次提升电源电压,也确保防止过电流。
为了实现这些及其它优点中的一个或多个,根据本发明的一个方面,提供了一种开关调节器,其转换输入到输入端的电源电压为预定恒定电压并且从输出端输出预定恒定电压作为输出电压。开关调节器包括:第一开关元件,其与输入控制信号相对应在导通和截止状态之间切换;感应器,当第一开关元件切换到导通状态时由电源电压对其进行充电;整流元件,当在第一开关元件切换到截止状态的情况下停止对感应器充电时,其使感应器释放电荷;控制电路部分,其控制第一开关元件在导通和截止状态之间进行切换,以便把要从输出端输出的输出电压变为等于预定恒定电压;过电流检测电路部分,其检测从输出端输出的过电流,以及在检测到过电流之后经过预定延迟时间段时,使控制电路部分截止第一开关元件,使第一开关元件进入截止状态;以及UVLO(欠电压锁定)电路,当电源电压降低到小于第一预定值的值时其使控制电路部分截止第一开关元件,以及当电源电压降低到小于低于第一预定值的第二预定值的值时,其使过电流检测电路部分停止计数延迟时间段以及把延迟时间段重置为初始值。
根据本发明的另一方面,提供了一种开关调节器的操作控制方法。该开关调节器包括:第一开关元件,其与输入控制信号相对应在导通和截止状态之间切换;感应器,当第一开关元件切换到导通状态时,由电源电压对其进行充电;以及整流元件,当在第一开关元件切换到截止状态的情况下停止对感应器充电时,其使感应器释放电荷。操作控制方法控制第一开关元件切换到导通状态/截止状态,以便通过转换电源电压为预定恒定电压,来自开关调节器的输出端的输出电压变为等于预定恒定电压。操作控制方法包括步骤:检测从输出端输出的过电流;当在检测到过电流之后经过预定延迟时间段时,使第一开关元件截止并进入截止状态;当电源电压降低到小于第一预定值的值时,使第一开关元件截止;以及当电源电压降低到小于低于第一预定值的第二预定值的值时,停止计数预定延迟时间段以及重置延迟时间段为初始值。
根据本发明的实施例,在开关调节器中,当检测到从输出端输出的过电流,且电源电压降低到小于第一预定值的值时,延迟定时器继续计数预定延迟时间段,以及临时截止第一开关元件。当电源电压降低到小于低于第一预定值的第二预定值的值时,停止由延迟定时器计数延迟时间段,初始化延迟定时器。因此,即使在没有查明过电流的原因的情况下在临时停止开关元件的操作之后再次提升电源电压,也确保防止过电流。
另外,生成与电源电压成比例的第一比例电压、以及与电源电压成比例的低于第一比例电压的第二比例电压;第一比例电压与第二基准电压相比较,以及第二比例电压与第二基准电压相比较。此外,生成与电源电压成比例的第三比例电压,以及第三比例电压与第二基准电压和低于第二基准电压的第三基准电压相比较。因此,即使由于制造处理中的离差(dispersion)而改变开关调节器的元件的特征,当电源电压降低到小于第一预定值的值时,仍能够截止第一开关元件,以及当电源电压降低到小于低于第一预定值的第二预定值的值时,仍停止由延迟定时器计数延迟时间段,以及延迟定时器仍能够重置为初始值。
另外,通过软启动操作生成第一基准电压,所述软启动操作在启动开关调节器之后在预定时间段以预定速度逐渐提升电压,以及当电源电压降低到小于第一预定值的值时,初始化软启动操作。因此,能够防止由于降低电源电压而造成的软启动操作中的错误。
另外,在电源电压中提供滞后电压,以便能够降低从电压比较电路输出的信号的振动噪声。
另外,提供第一开关,其与从外部装置输入的控制信号相对应,来施加电源电压到UVLO电路的分压电路上。因此,当在待机模式中没有操作UVLO电路时,能够减少功率消耗。
从参考附图给出的优选实施例的以下详细说明中,本发明的特征和优点将变得更加明显。
附图说明
图1是示出根据本发明的实施例的开关调节器的电路图;
图2是示出图1中示出的UVLO电路的第一示例的电路图;
图3是示出图2中示出的UVLO电路的操作的时序图;
图4是示出图1中示出的UVLO电路的第二示例的电路图;
图5是示出图4中示出的UVLO电路的操作的时序图;
图6是示出图1中示出的开关调节器中的处理的流程图;
图7是示出根据本发明的实施例的同步整流系统的升压型开关调节器的电路图;
图8是示出根据本发明的实施例的异步整流系统的电压递降(step-down)型开关调节器的电路图;
图9是示出根据本发明的实施例的同步整流系统的电压递降型开关调节器的电路图;以及
图10是示出具有UVLO电路的传统升压型开关调节器的电路图。
具体实施方式
参考附图,详细描述本发明的实施例。
图1是示出根据本发明的实施例的开关调节器的电路图;
图1中示出的开关调节器1是异步整流系统的升压型开关调节器,其中,输入到输入端IN的电源电压Vcc作为输入电压提升到预定恒定电压,以及从输出端OUT输出所提升的电压作为输出电压Vout。
即,开关调节器1转换输入到输入端IN的电源电压Vcc为预定恒定电压,并且从输出端OUT输出预定恒定电压作为输出电压Vout。
开关调节器1包括感应器L1、为NMOS晶体管的开关晶体管M1、及用于整流电流的二极管D1。
开关晶体管M1进行切换以与输入控制信号相对应地执行提升电源电压Vcc的电压升高操作,以及当开关晶体管M1通过切换到导通状态来传导电流时,通过使用电源电压Vcc来对感应器L1充电。即,当开关晶体管M1切换到导通状态时,由电源电压Vcc对感应器L1充电。
当在开关晶体管M1切换到截止状态地情况下停止对感应器L1充电时,二极管D1使感应器L1释放电荷。
另外,开关调节器1还包括:第一基准电压生成电路2、电阻器R1和R2、平滑电容器C1、误差放大器电路AMP 3、振荡电路4、PWM比较器5、反相器6、具有三个输入端的NOR电路7、软启动电路8、过电流检测电路9、延迟电路10、以及UVLO电路11。第一基准电压生成电路2生成预定第一基准电压Vref1并且输出第一基准电压Vref1。电阻器R1和R2检测输出电压Vout。振荡电路4生成三角波信号TW并且输出三角波信号TW。
开关晶体管M1是第一开关元件。电阻器R1和R2形成输出电压检测电路。过电流检测电路9和延迟电路10形成过电流检测电路部分。
第一基准电压生成电路2、电阻器R1和R2、误差放大器电路AMP 3、振荡电路4、PWM比较器5、反相器6、NOR电路7、以及软启动电路8形成控制电路部分。另外,误差放大器电路AMP 3、振荡电路4、PWM比较器5、反相器6、以及NOR电路7形成控制电路。
在开关调节器1中,除了感应器L1和电容器C1之外的电路能够集成到一个IC中,除了开关晶体管M1和二极管D1、感应器L1、和电容器C1的至少一个之外的电路能够集成到一个IC中。
感应器L1连接在电源电压Vcc和开关晶体管M1的漏极之间,过电流检测电路9连接在开关晶体管M1的源极和地电势之间。二极管D1的阳极连接到感应器L1与开关晶体管M1的漏极的连接点,二极管D1的阴极连接到输出端OUT。
电容器C1连接在输出端OUT和地电势之间,电阻器R1和R2串联连接在输出端OUT和地电势之间。分压Vfb从电阻器R1与电阻器R2的连接点输出。另外,分压Vfb输入到误差放大器电路AMP 3的反相输入端,第一基准电压Vref1输入到误差放大器电路AMP 3的非反相输入端。通过放大在分压Vfb和第一基准电压Vref1之间的电压差所生成的输出信号EAo从误差放大器电路AMP 3的输出端输出。
来自误差放大器电路AMP 3的输出信号EAo输入到PWM比较器5的非反相输入端,来自振荡电路4的三角波信号TW输入到PWM比较器5的反相输入端。PWM比较器5输出当使用三角波信号TW向输出信号EAo施加PWM调制时所生成的脉冲信号Spwm。脉冲信号Spwm的信号电平由反相器6进行反相,所反相的脉冲信号Spwm输入到NOR电路7的输入端之一。NOR电路7的输出端连接到开关晶体管M1的栅极。
为了在启动开关调节器1之后在预定时间段以预定速度逐渐增加脉冲信号Spwm的占空比,例如,软启动电路8使第一基准电压生成电路2以预定速度逐渐提升第一基准电压Vref1,防止大电流输入到输入端IN以及防止输出电压Vout过冲(overshot)。
过电流检测电路9检测到流入开关晶体管M1的电流,确定从输出端OUT输出的电流是否是大于预定电流的过电流。当过电流检测电路9检测到过电流时,过电流检测电路9向延迟电路10输出预定信号;当在预定信号已经输入到延迟电路10之后经过预定延迟时间段时,延迟电路10使得输入到NOR电路7的输入端之一的信号为高电平。
UVLO电路11监测电源电压Vcc,当电源电压Vcc变为小于第一预定值的值时,UVLO电路11将第一低电压检测信号UVLO1从低电平提升到高电平。当电源电压Vcc变为小于低于第一预定电压的第二预定电压的值时,UVLO电路11将第二低电压检测信号UVLO2从低电平提升到高电平。
当高电平的第一低电压检测信号UVLO1输入到软启动电路8时,软启动电路8初始化软启动电路8,以便当重新启动电压升高操作时能够执行软启动操作。当高电平的第二低电压检测信号UVLO2输入到延迟电路10时,延迟电路10通过停止对延迟时间段计数(定时)的延迟定时器来重置延迟定时器的计数数目为初始值。
当从外部装置输入的使能信号ENB是低电平时,UVLO电路11监测电源电压Vcc,以及当使能信号ENB是高电平时,UVLO电路11停止监测电源电压Vcc,使第一低电压检测信号UVLO1和第二低电压检测信号UVLO2为相应的高电平。因此,开关晶体管M1被截止并进入截止状态,并停止电压升高操作。
图2是示出图1中示出的UVLO电路11的第一示例的电路图。
如图2所示,UVLO电路11包括:比较器(CMP)21和22、生成第二基准电压Vref2并输出第二基准电压Vref2的第二基准电压生成电路23、PMOS晶体管M21、NMOS晶体管M22、以及电阻器R21至R24。PMOS晶体管M21、NMOS晶体管M22、及电阻器R21至R24形成比例电压生成电路。CMP 21是第一电压比较电路,CMP 22是第二电压比较电路。电阻器21至24形成分压电路,PMOS晶体管M21是第一开关,NMOS晶体管M22是第二开关。分压VA是第一比例电压,分压VB是第二比例电压,分压与电源电压Vcc成比例。
PMOS晶体管M21和电阻器R21至R24串联连接在电源电压Vcc和地电势之间,NMOS晶体管M22与电阻器R24并联连接。使能信号ENB从外部装置输入到PMOS晶体管M21的栅极。电源电压Vcc的分压VA从电阻器R22与电阻器R23的连接点输入到CMP 21的反相输入端。电源电压Vcc的分压VB从电阻器R21与电阻器R22的连接点输入到CMP 22的反相输入端。
第二基准电压Vref2输入到CMP 21和22的相对应的非反相输入端,CMP21的输出端连接到NMOS晶体管22的栅极。第一低电压检测信号UVLO1从CMP 21的输出端输出,第二低电压检测信号UVLO2从CMP 22的输出端输出。
图3是示出图2中示出的UVLO电路11的操作的时序图。参考图2和3,描述UVLO电路11的操作。如上所述,分压VA和VB与电源电压Vcc成比例。然而,在图3中,为了使描述简单,与电源电压Vcc平行地示出分压VA和VB。当使能信号ENB变为低电平时,电源电压Vcc施加到电阻器R21至R24的串联电路,输出与电源电压Vcc成比例的分压VA和VB。当由于一些原因降低电源电压Vcc时,与电源电压Vcc成比例地降低分压VA和VB。
当分压VA在时间t1变得小于第二基准电压Vref2时,第一低电压检测信号UVLO1从低电平上升到高电平。当第一低电压检测信号UVLO1变为高电平时,接通(导通)NMOS晶体管M22,NMOS晶体管M22进入导通状态,以便电流不会流入电阻器R24,分压VA和VB降低。即,R24被短路。
当第一低电压检测信号UVLO1变为高电平时,UVLO电路11使控制电路部分截止开关晶体管M1。
此后,电源电压Vcc继续降低;然而,在分压VB降低到小于第二基准电压Vref2的电压之前,电源电压Vcc改变为上升,以及当分压VA在时间t2变为第二基准电压Vref2或更大时,第一低电压检测信号UVLO1从高电平下降到低电平。然后,NMOS晶体管M22被截止并进入截止状态,然后提升分压VA和VB。
接下来,当分压VA在时间t3再次变得小于第二基准电压Vref2时,第一低电压检测信号UVLO1变为高电平,NMOS晶体管M22导通,分压VA和VB降低。此外,当电源电压Vcc降低且分压VB在时间t4变得小于第二基准电压Vref2时,第二低电压检测信号UVLO2从低电平改变为高电平。高电平的第二低电压检测信号UVLO2停止延迟电路10的延迟定时器,以及重置延迟时间段为初始值。
此后,当提升电源电压Vcc且分压VB在时间t5变为等于或者大于第二基准电压Vref2时,第二低电压检测信号UVLO2从高电平下降到低电平。另外,当分压VA在时间t6变为等于或者大于第二基准电压Vref2时,第一低电压检测信号UVLO1从高电平下降到低电平,NMOS晶体管M22截止,以及提升分压VA和VB。
如上所述,在图2中示出的UVLO电路11中,电源电压Vcc连接到由电阻器R21至R24的串联电路形成的分压电路,分压VA和VB仅仅与第二基准电压Vref2相比较。因此,第一低电压检测信号UVLO1和第二低电压检测信号UVLO2变为高电平的时序没有反转。即,第一低电压检测信号UVLO1早于第二低电压检测信号UVLO2变为高电平。
另外,在停止开关调节器1的操作的情况下,当使能信号ENB为高电平时,切断从电源电压Vcc到电阻器R21至R24的串联电路的电力供应。因此,能够降低功率消耗。
此外,提供滞后电压,以便当第一低电压检测信号UVLO1从高电平下降到低电平时的电源电压Vcc大于当第一低电压检测信号UVLO1从低电平上升到高电平时的电源电压Vcc。因此,能够降低第一低电压检测信号UVLO1的振动噪声。
类似地,没有在图3中示出;然而,能够提供滞后电压,以便当第二低电压检测信号UVLO2从高电平下降到低电平时的电源电压Vcc大于当第二低电压检测信号UVLO2从低电平上升到高电平时的电源电压Vcc。因此,能够降低第二低电压检测信号UVLO2的振动噪声。
图4是示出图1中示出的UVLO电路11的第二示例的电路图。在图4中,当元件类似于或者与图2中示出的相同时,对元件使用与图2中示出的相同的参考标号。
如图4所示,UVLO电路11包括:比较器(CMP)21和22、生成第二基准电压Vref2并输出第二基准电压Vref2的第二基准电压生成电路23、PMOS晶体管M21、NMOS晶体管M22、及电阻器R25至R29。PMOS晶体管M21、NMOS晶体管M22、及电阻器R25至R27形成比例电压生成电路。第二基准电压生成电路23、及电阻器R28和R29形成基准电压生成电路部分。电阻器25至27形成分压电路,分压VC是与电源电压Vcc成比例的第三比例电压。
PMOS晶体管M21及电阻器R25至R27串联连接在电源电压Vcc和地电势之间,NMOS晶体管M22与电阻器R27并联连接。使能信号ENB从外部装置输入到PMOS晶体管M21的栅极。电源电压Vcc的分压VC从电阻器R25与电阻器R26的连接点输入到CMP 21和22的相应的反相输入端。电阻器R28和R29串联连接在第二基准电压生成电路23和地电势之间。通过划分第二基准电压Vref2所获得的第三基准电压Vref3从电阻器R28与电阻器R29的连接点输出。
第二基准电压Vref2输入到CMP 21的非反相输入端,第三基准电压Vref3输入到CMP 22的非反相输入端,以及CMP 22的输出端连接到NMOS晶体管M22的栅极。第一低电压检测信号UVLO1从CMP 21的输出端输出,第二低电压检测信号UVLO2从CMP 22的输出端输出。
图5是示出图4中示出的UVLO电路11的操作的时序图。参考图4和5,描述UVLO电路11的操作。如上所述,分压VC与电源电压Vcc成比例。然而,在图5中,为了使描述简单,与电源电压Vcc平行地示出分压VC。
当使能信号ENB变为低电平时,电源电压Vcc施加到电阻器R25至R27的串联电路上,输出与电源电压Vcc成比例的分压VC。当由于一些原因降低电源电压Vcc时,分压VC与电源电压Vcc成比例地降低。
当分压VC在时间t1变得小于第二基准电压Vref2时,第一低电压检测信号UVLO1从低电平上升到高电平。当第一低电压检测信号UVLO1变为高电平时,NMOS晶体管M22被导通并且该NMOS晶体管M22进入导通状态,电流不会流入电阻器R27,分压VC降低。即,R27被短路。
当第一低电压检测信号UVLO1变为高电平时,UVLO电路11使控制电路部分截止开关晶体管M1。
此后,电源电压Vcc继续降低;然而,在分压VC降低到小于第三基准电压Vref3之前,电源电压Vcc改变为上升,以及当分压VC在时间t2变为等于或者大于第二基准电压Vref2时,第一低电压检测信号UVLO1从高电平下降到低电平。然后,NMOS晶体管M22被截止并进入截止状态,分压VC被提升。
接下来,当分压VC在时间t3再次变得小于第二基准电压Vref2时,第一低电压检测信号UVLO1变为高电平,NMOS晶体管M22导通,分压VC降低。此外,当电源电压Vcc降低且分压VC在时间t4变为小于第三基准电压Vref3时,第二低电压检测信号UVLO2从低电平改变为高电平。高电平的第二低电压检测信号UVLO2停止延迟电路10的延迟定时器,以及重置延迟时间段为初始值。
此后,当电源电压Vcc被提升且在时间t5分压VC变为等于或者大于第三基准电压Vref3时,第二低电压检测信号UVLO2从高电平下降到低电平。另外,当分压VC在时间t6变为等于或者大于第二基准电压Vref2时,第一低电压检测信号UVLO1从高电平下降到低电平,NMOS晶体管M22被截止,分压VC被提升。
如上所述,在图4中示出的UVLO电路11中,电源电压Vcc连接到由电阻器R25至R27的串联电路形成的分压电路,以及分压VC与第二基准电压Vref2和通过使用由电阻器R28和R29所形成的分压电路划分第二基准电压Vref2所获得的第三基准电压Vref3相比较。因此,类似于图2,第一低电压检测信号UVLO1和第二低电压检测信号UVLO2变为高电平的时序没有被反转。即,第一低电压检测信号UVLO1早于第二低电压检测信号UVLO2变为高电平。
另外,在停止开关调节器1的操作的情况下,当使能信号ENB为高电平时,切断从电源电压Vcc到电阻器R25至R27的串联电路的电力供应。因此,能够降低功率消耗。
此外,提供滞后电压,以便当第一低电压检测信号UVLO1从高电平下降到低电平时的电源电压Vcc大于当第一低电压检测信号UVLO1从低电平上升到高电平时的电源电压Vcc。因此,能够降低第一低电压检测信号UVLO1的振动噪声。
类似地,未在图5中示出;然而,能够提供滞后电压,以便当第二低电压检测信号UVLO2从高电平下降到低电平时的电源电压Vcc的电压大于当第二低电压检测信号UVLO2从低电平上升到高电平时的电源电压Vcc。因此,能够降低第二低电压检测信号UVLO2的振动噪声。
图6是示出图1中示出的开关调节器1中的处理的流程图。
参考图6,描述当过电流检测电路9检测到过电流且电源电压Vcc降低时开关调节器1中的处理。
首先,当PWM控制施加到开关晶体管M1时,开关晶体管M1通过被接通(导通)来执行电压升高操作(S1)。过电流检测电路9确定是否检测到过电流(S2)。当过电流检测电路9未确定检测到过电流(在S1中为否)时,处理回到S1。当过电流检测电路9确定检测到过电流(在S2中为是)时,过电流检测电路9输出表示检测到过电流的信号到延迟电路10,延迟电路10使延迟定时器启动对延迟时间段的计数(S3)。
延迟电路10确定延迟定时器是否已经完成计数预定延迟时间段;即,是否已经经过了预定延迟时间段(S4)。当经过了预定延迟时间段(在S4中为是)时,延迟电路10输出高电平信号到NOR电路7的输入端之一,以及NOR电路7切断(截止)开关晶体管M1(S9)。开关晶体管M1进入截止状态,停止电压升高操作,处理结束。从该状态,直到延迟电路10的延迟定时器重置时,才再次启动电压升高操作。
当没有经过预定延迟时间段(在S4中为否)时,UVLO电路11确定电源电压Vcc是否降低到小于第一预定值;即,UVLO电路11是否输出高电平的第一低电压检测信号UVLO1(S5)。当输出低电平的第一低电压检测信号UVLO1(在S5中为否)时,处理回到S4。当输出高电平的第一低电压检测信号UVLO1(在S5中为是)时,开关晶体管M1被截止且该开关晶体管M1进入截止状态(S6)。即,在延迟电路10的延迟定时器正在计数延迟时间段的期间,在S5中,UVLO电路11监测电源电压Vcc。当分压VA在延迟定时器完成计数之前降低到等于或者小于第二基准电压Vref2时,第一低电压检测信号UVLO1为高电平,开关晶体管M1被截止。
接下来,UVLO电路11确定电源电压Vcc是否降低到小于低于第一预定值的第二预定值;即,UVLO电路11是否输出高电平的第二低电压检测信号UVLO2(S7)。当输出低电平的第二低电压检测信号UVLO2(在S7中为否)时,UVLO电路11确定电源电压Vcc是否未提升到等于或大于第一预定值;即,UVLO电路11确定是否输出低电平的第一低电压检测信号UVLO1(S8)。当输出低电平的第一低电压检测信号UVLO1(在S8中为是)时,处理回到S1。
当UVLO电路11输出高电平的第一低电压检测信号UVLO1(在S8中为否)时,处理回到S6。当UVLO电路11输出高电平的第二低电压检测信号UVLO2(在S7中为是)时,延迟电路10停止计数延迟时间段,重置延迟定时器为初始值(S10),处理前进到S8。
如上所述,在S1至S8的处理中,延迟电路10的延迟定时器未重置,延迟定时器继续计数延迟时间段。因此,重复从S1至S8的处理,在S4中延迟定时器完成延迟时间段的计数,在S9中延迟电路10输出高电平信号到NOR电路7,NOR电路7通过截止开关晶体管M1来停止电压升高操作。如上所述,当UVLO电路11输出高电平的第一低电压检测信号UVLO1(在S8中为否)时,处理前进到S6;因此,开关晶体管M1截止。
在图1中,如上所述,开关调节器1是异步整流系统的升压型开关调节器。然而,本实施例能够应用于同步整流系统的升压型开关调节器。
图7是示出根据本发明的实施例的同步整流系统的升压型开关调节器的电路图。在图7中,当元件与图1中示出的类似或者相同时,对元件使用与图1中示出的相同的参考标号。另外,在图7中,仅仅描述与图1中示出的不同的点。
如图7所示,当图7的电路图与图1的相比较时,在图7中,图1中示出的二极管D1被用于同步整流的PMOS晶体管M2代替,驱动电路15新包括在电路图内。与从NOR电路7输出的信号相对应,开关晶体管M1和PMOS晶体管M2由驱动电路15互补地(complementarily)导通/截止。其它点与图1中示出的那些相同。
用于同步整流的PMOS晶体管M2是第二开关元件。第一基准电压生成电路2、电阻器R1和R2、误差放大器电路AMP 3、振荡电路4、PWM比较器5、反相器6、NOR电路7、软启动电路8、以及驱动电路15形成控制电路部分。另外,误差放大器电路AMP 3、振荡电路4、PWM比较器5、反相器6、NOR电路7、及驱动电路15形成控制电路。
另外,在图1中,如上所述,开关调节器1是异步整流系统的升压型开关调节器。然而,本实施例能够应用于异步整流系统的电压递降型开关调节器。
图8是示出根据本发明的实施例的异步整流系统的电压递降型开关调节器的电路图。在图8中,当元件与图1中示出的类似或者相同时,对元件使用与图1中示出的相同的参考标号。另外,在图8中,仅仅描述与图1中示出的不同点。
如图8所示,当图8的电路图与图1的相比较时,在图8中,图1中示出的NMOS开关晶体管M1用PMOS开关晶体管M1代替,反相器16新包括在NOR电路7的输出端和开关晶体管M1的栅极之间的电路图内。此外,开关晶体管M1、二极管D1、感应器L1、及过电流检测电路9之间的连接不同于图1中示出的那些。在图8中,新将反相器16添加到电路图中;然而,反相器16和NOR电路7能够形成在一个OR电路中。
在图8中,NOR电路7的输出端经由反相器16连接到开关晶体管M1的栅极。过电流检测电路9连接在电源电压Vcc和开关晶体管M1的源极之间。感应器L1连接在开关晶体管M1的漏极和输出端OUT之间。二极管D1的阴极连接到开关晶体管M1与感应器L1的连接点,二极管D1的阳极连接到地电势。其它点与图1中示出的那些相同。
另外,在图8中,如上所述,开关调节器1是异步整流系统的电压递降型开关调节器。然而,本实施例能够应用于同步整流系统的电压递降型开关调节器。
图9是示出根据本发明的实施例的同步整流系统的电压递降型开关调节器的电路图。在图9中,当元件与图8中示出的类似或者相同时,对元件使用与图8中示出的相同的参考标号。另外,在图9中,仅仅描述与图8中示出的那些不同的点。
如图9所示,当图9的电路图与图8的相比较时,在图9中,图8中示出的二极管D1由用于同步整流的NMOS晶体管M2代替,与从NOR电路7输出的信号相对应地导通/截止用于同步整流的NMOS晶体管M2。其它点与图8中示出的那些相同。
如上所述,根据本发明的实施例,在开关调节器1中,当电源电压Vcc降低到第一预定值时,临时停止电压升高操作或者电压递降操作,不重置延迟电路10的延迟定时器。即,即使在临时停止电压升高操作或者电压递降操作之后由于电源电压Vcc的上升而再次执行过电流检测,延迟电路10的延迟定时器仍继续计数延迟时间段。因此,当在经过预定延迟时间段之后延迟定时器完成计数时,根据从延迟电路10输出的信号而完全停止电压升高操作或者电压递降操作。因此,能够确保执行过电流防止操作。
在本发明的实施例中,UVLO电路11生成两个低电压检测信号UVLO1和UVLO2。然而,UVLO电路11能够与在开关调节器1中的请求相对应地生成三个或更多的低电压检测信号。
此外,本发明并不局限于所述实施例,而是在不背离本发明的范围的情况下,能够进行各种改变和修改。
本发明基于2007年6月5日向日本专利局提交的日本在先专利申请No.2007-149274,其全部内容通过引用合并于此。

Claims (18)

1.一种开关调节器,把输入到输入端的电源电压转换为预定恒定电压并且从输出端输出该预定恒定电压作为输出电压,所述开关调节器包括:
第一开关元件,其与输入控制信号相应地在导通和截止状态之间切换;
感应器,当该第一开关元件切换到导通状态时,由该电源电压对其进行充电;
整流元件,当在该第一开关元件切换到截止状态的情况下停止对该感应器充电时,其使该感应器释放电荷;
控制电路部分,其控制在导通和截止状态之间切换该第一开关元件,使得将从该输出端输出的输出电压变为等于该预定恒定电压;
过电流检测电路部分,其检测从该输出端输出的过电流,以及当在检测到该过电流之后经过预定延迟时间段时,使该控制电路部分截止该第一开关元件,以使得该第一开关元件进入截止状态;以及
UVLO(欠电压锁定)电路,当该电源电压降低到小于第一预定值的值时,其使该控制电路部分截止该第一开关元件,以及当该电源电压降低到小于低于该第一预定值的第二预定值的值时,其使该过电流检测电路部分停止计数该延迟时间段以及重置该延迟时间段为初始值。
2.根据权利要求1所述的开关调节器,其中:
该UVLO电路包括:
比例电压生成电路,其生成与该电源电压成比例的第一比例电压及大于该第一比例电压的与该电源电压成比例的第二比例电压;
第二基准电压生成电路,其生成预定第二基准电压;
第一电压比较电路,其比较该第一比例电压与该第二基准电压,以及生成表示所比较的结果的第一低电压检测信号并且输出该第一低电压检测信号;以及
第二电压比较电路,其比较该第二比例电压与该第二基准电压,以及生成表示所比较的结果的第二低电压检测信号并且输出该第二低电压检测信号;其中,
当表示该第一比例电压是小于该第二基准电压的值的该第一低电压检测信号从该第一电压比较电路输出时,该控制电路部分截止该第一开关元件;以及
当表示该第二比例电压是小于该第二基准电压的值的该第二低电压检测信号从该第二电压比较电路输出时,使该过电流检测电路部分停止计数该延迟时间段并且重置该延迟时间段为初始值。
3.根据权利要求1所述的开关调节器,其中:
该UVLO电路包括:
比例电压生成电路,其生成与该电源电压成比例的第三比例电压;
第二基准电压生成电路,其生成预定第二基准电压;
第三基准电压生成电路,其生成低于该第二基准电压的预定第三基准电压;
第一电压比较电路,其比较该第三比例电压与该第二基准电压,以及生成表示所比较的结果的第一低电压检测信号并且输出该第一低电压检测信号;以及
第二电压比较电路,其比较该第三比例电压与该第三基准电压,以及生成表示所比较的结果的第二低电压检测信号并且输出该第二低电压检测信号;其中,
当表示该第三比例电压是小于该第二基准电压的值的该第一低电压检测信号从该第一电压比较电路输出时,该控制电路部分截止该第一开关元件;以及
当表示该第三比例电压是小于该第三基准电压的值的该第二低电压检测信号从该第二电压比较电路输出时,使该过电流检测电路部分停止计数该延迟时间段并且重置该延迟时间段为初始值。
4.根据权利要求2所述的开关调节器,其中:
该比例电压生成电路包括:
由串联连接的多个电阻器形成的分压电路,其通过划分该电源电压来生成该第一比例电压及该第二比例电压,并且输出该第一比例电压和该第二比例电压;以及
第一开关,其与从外部装置输入的控制信号相应地施加该电源电压到该分压电路。
5.根据权利要求3所述的开关调节器,其中:
该比例电压生成电路包括:
由串联连接的多个电阻器形成的分压电路,其通过划分该电源电压来生成该第三比例电压,并且输出该第三比例电压;以及
第一开关,其与从外部装置输入的控制信号相应地施加该电源电压到该分压电路。
6.根据权利要求2所述的开关调节器,其中:
输入到该第一电压比较电路和该第二电压比较电路的电压具有滞后电压。
7.根据权利要求2所述的开关调节器,其中:
该比例电压生成电路包括:
由串联连接的多个电阻器形成的分压电路,其通过划分该电源电压来生成该第一比例电压及该第二比例电压,并且输出该第一比例电压和该第二比例电压;
第一开关,其与从外部装置输入的控制信号相应地施加该电源电压到该分压电路;以及
第二开关,其与该第一低电压检测信号相应地使该分压电路中的该多个电阻器中的至少一个被短路。
8.根据权利要求3所述的开关调节器,其中:
输入到该第一电压比较电路和该第二电压比较电路的电压具有滞后电压。
9.根据权利要求3所述的开关调节器,其中:
该比例电压生成电路包括:
由串联连接的多个电阻器形成的分压电路,其通过划分该电源电压来生成该第三比例电压并且输出该第三比例电压;
第一开关,其与从外部装置输入的控制信号相应地施加该电源电压到该分压电路;以及
第二开关,其与该第二低电压检测信号相应地使该分压电路中的该多个电阻器中的至少一个被短路。
10.根据权利要求1所述的开关调节器,其中:
该整流元件是用于同步整流的第二开关元件,其通过与输入控制信号相应地被切换到导通状态而使该感应器释放电荷;以及
该控制电路部分使该第二开关元件相对于该第一开关元件互补地切换到导通状态/截止状态。
11.根据权利要求1所述的开关调节器,其中:
该控制电路部分包括:
输出电压检测电路,其划分该输出电压并且输出分压;
第一基准电压生成电路,其生成第一基准电压并且输出该第一基准电压;
控制电路,其控制该第一开关元件切换到导通状态/截止状态,使得该分压变为等于该第一基准电压;以及
软启动电路,其在启动该开关调节器之后在预定时间段执行使该第一基准电压生成电路以预定速度逐渐提升该第一基准电压的软启动操作;其中,
当该电源电压降低到小于该第一预定值的值时,该UVLO电路初始化该软启动电路。
12.根据权利要求10所述的开关调节器,其中:
该控制电路部分包括:
输出电压检测电路,其划分该输出电压并且输出分压;
第一基准电压生成电路,其生成第一基准电压并且输出该第一基准电压;
控制电路,其控制该第一开关元件和该第二开关元件切换到导通状态/截止状态,使得该分压变为等于该第一基准电压;以及
软启动电路,其在启动该开关调节器之后在预定时间段执行使该第一基准电压生成电路以预定速度逐渐提升该第一基准电压的软启动操作;其中,
当该电源电压降低到小于该第一预定值的值时,该UVLO电路初始化该软启动电路。
13.一种开关调节器的操作控制方法,其中:
该开关调节器包括:
第一开关元件,其与输入控制信号相应地在导通和截止状态之间切换;
感应器,当该第一开关元件切换到导通状态时,由电源电压对其进行充电;以及
整流元件,当在该第一开关元件切换到截止状态的情况下停止对该感应器充电时,其使该感应器释放电荷;其中
该操作控制方法控制该第一开关元件切换到导通状态/截止状态,通过转换该电源电压为该预定恒定电压,来自该开关调节器的输出端的输出电压变为等于预定恒定电压;该操作控制方法包括步骤:
检测从该输出端输出的过电流;
当在检测到该过电流之后经过预定延迟时间段时,使该第一开关元件截止并进入截止状态;
当该电源电压降低到小于第一预定值的值时,使该第一开关元件截止;以及
当该电源电压降低到小于低于该第一预定值的第二预定值的值时,停止计数预定延迟时间段并且重置该延迟时间段为初始值。
14.根据权利要求13所述的开关调节器的操作控制方法,还包括步骤:
生成与该电源电压成比例的第一比例电压及大于该第一比例电压的与该电源电压成比例的第二比例电压;
生成第二基准电压;
比较该第一比例电压与该第二基准电压;
比较该第二比例电压与该第二基准电压;
当该第一比例电压小于该第二基准电压时截止该第一开关元件;以及
当该第二比例电压小于该第二基准电压时,停止计数该延迟时间段并且重置该延迟时间段为初始值。
15.根据权利要求13所述的开关调节器的操作控制方法,还包括步骤:
生成与该电源电压成比例的第三比例电压;
生成第二基准电压和低于该第二基准电压的第三基准电压;
比较该第三比例电压与该第二基准电压;
比较该第三比例电压与该第三基准电压;
当该第三比例电压小于该第二基准电压时截止该第一开关元件;以及
当该第三比例电压小于该第三基准电压时,停止计数该延迟时间段并且重置该延迟时间段为初始值。
16.根据权利要求13所述的开关调节器的操作控制方法,其中:
该整流元件是用于同步整流的第二开关元件,其通过与输入控制信号相应地被切换到导通状态来使该感应器释放电荷;以及
该操作控制方法还包括步骤:
使该第二开关元件相对于该第一开关元件互补地切换到导通状态/截止状态。
17.根据权利要求13所述的开关调节器的操作控制方法,还包括步骤:
通过划分该输出电压来生成分压;
通过在启动该开关调节器之后在预定时间段以预定速度逐渐提升该第一基准电压的软启动操作来生成第一基准电压;
控制该第一开关元件切换到导通状态/截止状态,使得该分压变为等于该第一基准电压;以及
当该电源电压降低到小于该第一预定值的值时,初始化该软启动操作。
18.根据权利要求16所述的开关调节器的操作控制方法,还包括步骤:
通过划分该输出电压来生成分压;
通过在启动该开关调节器之后在预定时间段以预定速度逐渐提升该第一基准电压的软启动操作来生成第一基准电压;
控制该第一开关元件和该第二开关元件切换到导通状态/截止状态,使得该分压变为等于该第一基准电压;以及
当该电源电压降低到小于该第一预定值的值时,初始化该软启动操作。
CNA2008800004611A 2007-06-05 2008-05-29 开关调节器及其操作控制方法 Pending CN101542883A (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2007149274A JP2008306788A (ja) 2007-06-05 2007-06-05 スイッチングレギュレータ及びスイッチングレギュレータの動作制御方法
JP149274/2007 2007-06-05

Publications (1)

Publication Number Publication Date
CN101542883A true CN101542883A (zh) 2009-09-23

Family

ID=40093725

Family Applications (1)

Application Number Title Priority Date Filing Date
CNA2008800004611A Pending CN101542883A (zh) 2007-06-05 2008-05-29 开关调节器及其操作控制方法

Country Status (6)

Country Link
US (1) US8174802B2 (zh)
JP (1) JP2008306788A (zh)
KR (1) KR101055340B1 (zh)
CN (1) CN101542883A (zh)
TW (1) TWI443344B (zh)
WO (1) WO2008149915A1 (zh)

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102497087A (zh) * 2011-12-28 2012-06-13 苏州华芯微电子股份有限公司 一种功率开关管保护电路
CN102948060A (zh) * 2010-05-04 2013-02-27 意法半导体股份有限公司 用于利用电流信号的前沿消隐设备控制电流路径的开关的集成电路
CN104078928A (zh) * 2013-03-29 2014-10-01 松下电器产业株式会社 电路断路器的欠电压跳闸装置和过欠电压跳闸装置
CN106558978A (zh) * 2015-09-30 2017-04-05 立锜科技股份有限公司 切换式电源供应器及其控制电路与控制方法
CN106575515A (zh) * 2014-08-05 2017-04-19 苹果公司 用于控制定制电路和存储器的动态裕量调谐

Families Citing this family (29)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
FR2908570B1 (fr) * 2006-11-10 2009-03-06 E2V Semiconductors Soc Par Act Etage de sortie logique de circuit integre protege contre une inversion de batterie
US8000073B2 (en) * 2008-03-11 2011-08-16 Polar Semiconductor, Inc. Current-mode under voltage lockout circuit
JP5091024B2 (ja) * 2008-06-24 2012-12-05 株式会社リコー スイッチングレギュレータ及びその動作制御方法
US8525500B1 (en) * 2008-09-24 2013-09-03 International Rectifier Corporation Control signal generation and power supply circuitry
KR101030958B1 (ko) * 2009-01-15 2011-04-28 주식회사 실리콘웍스 저전압 레귤레이터의 과전류 보호회로
JP5381195B2 (ja) 2009-03-17 2014-01-08 株式会社リコー 半導体装置及びその動作制御方法
JP5601696B2 (ja) * 2009-03-23 2014-10-08 ローム株式会社 電源装置
KR101067923B1 (ko) * 2009-03-25 2011-09-26 주식회사 케이이씨 소프트 스타트 및 과부하 보호 기능을 갖는 스위칭 모드 파워 서플라이
JP5458739B2 (ja) * 2009-08-19 2014-04-02 株式会社リコー 静電保護回路、静電保護回路の動作制御方法、静電保護回路を使用したスイッチングレギュレータ及びスイッチングレギュレータの静電保護方法
JP2011067025A (ja) * 2009-09-17 2011-03-31 Seiko Instruments Inc Dc−dcコンバータ
JP5786388B2 (ja) 2010-05-17 2015-09-30 富士電機株式会社 低電圧誤動作防止回路を備えたスイッチング電源装置
US8638136B2 (en) * 2010-12-28 2014-01-28 Lsi Corporation Start-up system and method for switching voltage regulator
US9509208B2 (en) * 2011-05-27 2016-11-29 Rohm Co., Ltd. Load driving device and electronic device using same
US9077258B2 (en) * 2011-07-26 2015-07-07 System General Corp. Regulation circuit associated with synchronous rectifier providing cable compensation for the power converter and method thereof
KR101334634B1 (ko) * 2011-08-11 2013-11-29 주식회사 실리콘웍스 미달 전압 록-아웃 회로
TWI424667B (zh) * 2011-11-21 2014-01-21 Anpec Electronics Corp 軟式關機裝置及電源轉換器
JP5975648B2 (ja) * 2012-01-11 2016-08-23 ローム株式会社 スイッチングレギュレータ及びその制御方法
MY165296A (en) 2013-07-01 2018-03-21 Motorola Solutions Inc Method and Apparatus for Distinguishing Momentary Loss of Battery Contact from an Undervoltage Condition
CN103414322B (zh) * 2013-08-27 2015-11-25 成都芯源系统有限公司 一种控制电路、开关变换器及其控制方法
KR102202413B1 (ko) * 2014-01-21 2021-01-14 삼성디스플레이 주식회사 출력 전압 제어 방법, 이 출력 전압 제어 방법을 수행하는 출력 전압 제어 장치 및 이 출력 전압 제어 장치를 포함하는 표시 장치
WO2016017309A1 (ja) * 2014-08-01 2016-02-04 日立オートモティブシステムズ株式会社 電圧検出装置
US9871524B2 (en) 2015-04-17 2018-01-16 Samsung Electronics Co., Ltd. Integrated circuit and cable assembly including the same
TWI559278B (zh) * 2015-09-30 2016-11-21 立錡科技股份有限公司 切換式電源供應器及其控制電路與控制方法
JP6619662B2 (ja) * 2016-02-05 2019-12-11 エイブリック株式会社 スイッチングレギュレータ
TWI622778B (zh) * 2016-12-30 2018-05-01 技嘉科技股份有限公司 檢測裝置
US10680454B2 (en) 2018-06-04 2020-06-09 Simplex Quantum Inc. Power supply circuit for biological signal measurement circuit and biological signal measuring apparatus
KR20210113527A (ko) 2020-03-06 2021-09-16 삼성디스플레이 주식회사 전원 제공부 및 그 구동 방법
CN113471936A (zh) * 2020-03-31 2021-10-01 法雷奥动力总成(上海)有限公司 用于电动车的直流/直流转换器的欠压保护电路和欠压保护方法
KR20230064045A (ko) * 2021-11-02 2023-05-10 삼성디스플레이 주식회사 전원 제공부 및 이를 포함하는 표시 장치

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH02223377A (ja) 1989-02-22 1990-09-05 Fanuc Ltd プライマリ方式スイッチング・レギュレータ制御回路の保護回路
JP2001314097A (ja) 2000-04-27 2001-11-09 Matsushita Electric Ind Co Ltd モータ制御装置
JP4096297B2 (ja) * 2002-06-28 2008-06-04 株式会社リコー 保護回路とdc/dcコンバータおよびタイマーラッチ回路
JP2005078557A (ja) 2003-09-03 2005-03-24 Seiko Instruments Inc スイッチングレギュレータ制御回路
JP2006115594A (ja) 2004-10-14 2006-04-27 Fuji Electric Device Technology Co Ltd 誤動作防止回路
JP4908064B2 (ja) * 2005-08-19 2012-04-04 株式会社東芝 半導体集積回路装置
JP4777730B2 (ja) 2005-09-20 2011-09-21 セイコーインスツル株式会社 Dc−dcコンバータ

Cited By (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102948060A (zh) * 2010-05-04 2013-02-27 意法半导体股份有限公司 用于利用电流信号的前沿消隐设备控制电流路径的开关的集成电路
CN102948060B (zh) * 2010-05-04 2016-01-20 意法半导体股份有限公司 用于利用电流信号的前沿消隐设备控制电流路径的开关的集成电路
CN102497087A (zh) * 2011-12-28 2012-06-13 苏州华芯微电子股份有限公司 一种功率开关管保护电路
CN102497087B (zh) * 2011-12-28 2015-05-20 苏州华芯微电子股份有限公司 一种功率开关管保护电路
CN104078928A (zh) * 2013-03-29 2014-10-01 松下电器产业株式会社 电路断路器的欠电压跳闸装置和过欠电压跳闸装置
CN104078928B (zh) * 2013-03-29 2018-04-03 松下知识产权经营株式会社 电路断路器的欠电压跳闸装置和过欠电压跳闸装置
CN106575515A (zh) * 2014-08-05 2017-04-19 苹果公司 用于控制定制电路和存储器的动态裕量调谐
CN106575515B (zh) * 2014-08-05 2019-09-20 苹果公司 用于控制定制电路和存储器的动态裕量调谐
CN106558978A (zh) * 2015-09-30 2017-04-05 立锜科技股份有限公司 切换式电源供应器及其控制电路与控制方法
CN106558978B (zh) * 2015-09-30 2019-12-31 立锜科技股份有限公司 切换式电源供应器及其控制电路与控制方法

Also Published As

Publication number Publication date
TWI443344B (zh) 2014-07-01
US20090303641A1 (en) 2009-12-10
TW200905205A (en) 2009-02-01
KR20090029266A (ko) 2009-03-20
JP2008306788A (ja) 2008-12-18
KR101055340B1 (ko) 2011-08-09
WO2008149915A1 (en) 2008-12-11
US8174802B2 (en) 2012-05-08

Similar Documents

Publication Publication Date Title
CN101542883A (zh) 开关调节器及其操作控制方法
JP4926625B2 (ja) スイッチングレギュレータ及びそのスイッチングレギュレータを有する半導体装置
KR100913571B1 (ko) 스위칭 레귤레이터, 스위칭 레귤레이터의 제어 회로, 및스위칭 레귤레이터의 제어 동작 방법
US9912236B2 (en) Soft start switching power supply system
US7098632B2 (en) Controller in a voltage mode buck converter for implementing a mode-switch function and an over-current protection by a multifunction pin and method thereof
CN102570808B (zh) 开关电源装置
KR100766848B1 (ko) 스위칭 레귤레이터
US7990121B2 (en) Synchronous rectification switching regulator, control circuit thereof, and method of controlling the operation thereof
JP5708605B2 (ja) Pwmデューティ変換装置
JP2013158231A (ja) 効率的軽負荷動作を有する分離フライバックコンバータ
US7579817B2 (en) Constant-voltage circuit capable of reducing time required for starting, semiconductor apparatus including constant-voltage circuit, and control method of constant-voltage circuit
CN101807856A (zh) Dc-dc转换器以及开关控制电路
CN101119067A (zh) 开关调节器
JP2010011617A (ja) スイッチングレギュレータ及びそのスイッチングレギュレータを備えた半導体装置
JP2007151340A (ja) 昇降圧型スイッチングレギュレータ
US10892684B2 (en) Circuit for a switching power supply
CN107086778B (zh) 降压调节器的低功率待机模式
JP6154584B2 (ja) 電源装置、並びに、これを用いた車載機器及び車両
CN1625034B (zh) 同步整流型开关调节控制电路
CN100421343C (zh) 电源装置
JP2010268581A (ja) 電圧変換装置
JPH10337019A (ja) スイッチング電源
US20230299666A1 (en) Switching control circuit and power supply circuit
JP5983143B2 (ja) 共振型電力変換装置
JP2002262553A (ja) スイッチング電源システム及びその制御方法

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C02 Deemed withdrawal of patent application after publication (patent law 2001)
WD01 Invention patent application deemed withdrawn after publication

Open date: 20090923