CN101441893B - 抑制寄生电荷积累的非易失性存储器件及其操作方法 - Google Patents
抑制寄生电荷积累的非易失性存储器件及其操作方法 Download PDFInfo
- Publication number
- CN101441893B CN101441893B CN200810177916.9A CN200810177916A CN101441893B CN 101441893 B CN101441893 B CN 101441893B CN 200810177916 A CN200810177916 A CN 200810177916A CN 101441893 B CN101441893 B CN 101441893B
- Authority
- CN
- China
- Prior art keywords
- memory cells
- voltage
- volatile memory
- string
- storage unit
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 238000000034 method Methods 0.000 title claims abstract description 24
- 238000009825 accumulation Methods 0.000 title abstract description 12
- 230000003071 parasitic effect Effects 0.000 title abstract 2
- 230000015654 memory Effects 0.000 claims abstract description 127
- 230000000903 blocking effect Effects 0.000 claims abstract description 21
- 238000003860 storage Methods 0.000 claims description 110
- 239000004065 semiconductor Substances 0.000 claims description 16
- 230000005611 electricity Effects 0.000 claims description 3
- 230000005764 inhibitory process Effects 0.000 claims description 3
- 238000013024 troubleshooting Methods 0.000 claims description 3
- 230000002401 inhibitory effect Effects 0.000 abstract 1
- 239000010410 layer Substances 0.000 description 21
- 230000005684 electric field Effects 0.000 description 11
- 238000010586 diagram Methods 0.000 description 10
- 238000007667 floating Methods 0.000 description 9
- 230000006870 function Effects 0.000 description 6
- 230000004044 response Effects 0.000 description 5
- 230000002457 bidirectional effect Effects 0.000 description 3
- 230000008878 coupling Effects 0.000 description 3
- 238000010168 coupling process Methods 0.000 description 3
- 238000005859 coupling reaction Methods 0.000 description 3
- 238000005516 engineering process Methods 0.000 description 3
- 239000011229 interlayer Substances 0.000 description 3
- 238000003491 array Methods 0.000 description 2
- 238000004519 manufacturing process Methods 0.000 description 2
- 238000001465 metallisation Methods 0.000 description 2
- 230000004888 barrier function Effects 0.000 description 1
- 238000004891 communication Methods 0.000 description 1
- 150000001875 compounds Chemical class 0.000 description 1
- 230000001419 dependent effect Effects 0.000 description 1
- 238000009413 insulation Methods 0.000 description 1
- 230000000452 restraining effect Effects 0.000 description 1
- 230000000717 retained effect Effects 0.000 description 1
- 238000000926 separation method Methods 0.000 description 1
- 238000005728 strengthening Methods 0.000 description 1
- 239000000758 substrate Substances 0.000 description 1
- 230000001052 transient effect Effects 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C16/00—Erasable programmable read-only memories
- G11C16/02—Erasable programmable read-only memories electrically programmable
- G11C16/04—Erasable programmable read-only memories electrically programmable using variable threshold transistors, e.g. FAMOS
- G11C16/0483—Erasable programmable read-only memories electrically programmable using variable threshold transistors, e.g. FAMOS comprising cells having several storage transistors connected in series
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C16/00—Erasable programmable read-only memories
- G11C16/02—Erasable programmable read-only memories electrically programmable
- G11C16/06—Auxiliary circuits, e.g. for writing into memory
- G11C16/10—Programming or data input circuits
- G11C16/14—Circuits for erasing electrically, e.g. erase voltage switching circuits
- G11C16/16—Circuits for erasing electrically, e.g. erase voltage switching circuits for erasing blocks, e.g. arrays, words, groups
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Non-Volatile Memory (AREA)
- Read Only Memory (AREA)
- Semiconductor Memories (AREA)
Abstract
抑制寄生电荷积累的非易失性存储器件及其操作方法。操作电荷俘获非易失性存储器件的方法包括:通过选择性擦除第一串中第一多个非易失性存储单元以及随后选择性擦除第一串中第二多个非易失性存储单元来擦除第一串非易失性存储单元的操作,第二多个非易失性存储单元与第一多个非易失性存储单元交替。选择性擦除第一多个非易失性存储单元的操作可包括在抑制擦除第二多个非易失性存储单元的阻断条件下,在偏置第二多个非易失性存储单元的同时,擦除第一多个非易失性存储单元。选择性擦除第二多个非易失性存储单元的操作可包括在抑制擦除第一多个非易失性存储单元的阻断条件下,在偏置第一多个非易失性存储单元的同时,擦除第二多个非易失性存储单元。
Description
参考优先权申请
本申请要求2007年11月21日提交的韩国申请No.2007-119348的优先权,其公开内容通过引用结合于此。
技术领域
本申请涉及集成电路存储器件,且更具体地涉及非易失性存储器件以及操作非易失性存储器件的方法。
背景技术
一类非易失性存储器件包括电可擦除可编程只读存储器(EEPROM),其可用在包括嵌入式应用和大容量存储应用的很多应用中。在典型的嵌入式应用中,例如在可能需要快速随机存取读取时间的情况下,EEPROM器件可用于在个人计算机或移动电话中提供代码存储。典型的大容量存储应用包括需要高容量和低成本的存储卡应用。
一种类别的EEPROM器件包括NAND型快闪存储器,其可以对其他形式的非易失性存储器提供低成本和高容量替选物。图1A示出在其中具有多个NAND型串的传统快闪存储阵列10。这些NAND型串中的每个包括多个EEPROM单元,其可与各个偶数和奇数位线(BL0_e、BL0_o、…、BLn_e、BLn_o)相关联。这些位线连接到其中具有多个缓冲电路(PB0、…、PBn)的页缓冲器12。每个EEPROM单元都包括浮置栅电极(或者电荷俘获层)和电连接到各个字线(WL0、WL1、…、WLn)的控制栅电极。在读取和编程操作期间通过将串选择线(SSL)驱动为逻辑1电压来使能对每个NAND串的存取。每个NAND串也包括各个接地选择晶体管,其电连接到接地选择线(GSL)。
如图1B中所示,在图1A的快闪存储阵列10中的EEPROM单元可以是支持单编程状态的单元。仅支持单编程状态的EEPROM单元通常被称作单电平单元(SLC)。特别是,SLC可支持可将其处理为逻辑1存储值的擦除状态和可将其处理为逻辑0存储值的编程状态。当被擦除时SLC可具有负的阈值电压(Vth)(例如—3V<Vth<—1V)以及当被编程时其可具有正的阈值电压(例如1V<Vth<3V)。该编程状态可通过将位线BL设置为0值(例如0伏特)、将编程电压(Vpgm)施加到所选EEPROM单元以及将通过电压(Vpass)施加到该串中未选择的EEPROM单元来实现,如图1C中所示。此外,在编程期间,NAND串可通过将正电压(例如电源电压Vdd)施加到串选择线(SSL)以及将接地电压(例如0伏特)施加到接地选择线(GSL)来使能。
此外,EEPROM单元的编程状态或擦除状态可通过对所选单元执行读取操作来检测。如图1D中所示,NAND串当所选单元处于擦除状态以及所选字线电压(例如0伏特)大于所选单元的阈值电压时将进行操作以放电预充电的位线BL。但是,当所选单元处于编程状态时,由于所选字线电压(例如0伏特)小于所选单元的阈值电压及所选单元保持“关断”,所以对应的NAND串将为预充电位线BL提供开路。NAND型快闪存储的其他方面在11月(1997),IEEE Journal ofSolid-State Cirtuits,Vol32,No.11,pp1748—1757,Jung等人的题目为“A3.3 Volt Single Power Supply 16-Mb Nonvolatile Virtual DRAM Using aNAND Flash Memory Technology(使用NAND快闪存储技术的A3.3伏特单电源16—Mb非易失性虚拟DRAM)”论文中公开,其公开内容通过引用结合于此。
图2A是传统电荷俘获快闪(CTF)存储阵列10’的电路示意图,该快闪存储阵列在其中具有电耦合到各个位线BL0-BLm的电荷俘获存储单元的多个NAND型串。阵列10’中的每个NAND型串包括串选择晶体管、多个存储单元晶体管以及接地选择晶体管。串选择晶体管响应在串选择线SSL上所提供的串选择信号以及接地选择晶体管响应在接地选择线GSL上所提供的接地选择信号。接地选择晶体管的源极端子连接到共用源极线CSL,其以接地参考电势(例如GND=Vss=0伏特)偏置,以及串选择晶体管的漏端子连接到各个位线。在阵列10’内的每行存储单元晶体管电耦合到对应的字线(示出为WL0-WLn)。
图2B是在阵列10’内的晶体管的NAND型串的横截面图。这些晶体管形成在半导体区域110内,其可以是半导体衬底内的P阱区(PW)。该半导体区域110与晶体管源/漏区140形成整流结。该多层电荷俘获层120提供在半导体区110的表面上。该多层电荷俘获层120包括遂道层122、电荷存储层124以及阻挡层126。正如所示出的,串选择线、接地选择线以及字线可以被形成为在多层电荷俘获层120上延伸的金属化图案130。在每个NAND型串内的串选择晶体管和接地选择晶体管可被配置成如Lee等人的题目为“Method of Fabricating ANon-Volatile Memory Device With a String Select Gate(制造具有串选择栅的非易失性存储器件的方法)”的美国专利6,881,626的图2、5—6和10中所公开的,其公开内容通过引用结合于此。
层间绝缘层145提供在金属化图案130上。该层间绝缘层145可被图案化以在其中限定暴露串选择晶体管的对应的漏区140的位线开口。这些开口填充有位线塞150,其电连接到对应的位线BL。类似地,可以是多个绝缘层的复合的层间绝缘层145包括共用源极线CSL,所述公共源极线CSL电连接到在存储阵列10’内的接地选择晶体管的对应的源区140。CTF存储阵列10’的这些和其他方面也在Lee等人的美国专利No.6,774,433中公开,其公开内容通过引用结合于此。电荷俘获快闪(CTF)存储单元也在Kang等人的美国专利No.7,126,185以及Sim等人的美国专利公开No.2006/0171209中公开。
发明内容
根据本发明实施例操作非易失性存储器件的方法通过在快闪擦除操作期间减小边缘场强度抑制在电荷俘获层内的寄生电荷积累。根据这些实施例中的一些,操作电荷俘获非易失性存储器件的方法包括,通过选择性地擦除第一串非易失性存储单元中的第一多个非易失性存储单元以及随后选择性地擦除第一串非易失性存储单元中与第一多个非易失性存储单元相交替的第二多个非易失性存储单元,来擦除第一串非易失性存储单元(例如电荷俘获存储单元的NAND型串)的操作。特别是,顺序的擦除操作可包括在抑制擦除第二多个非易失性存储单元的阻断条件下,在偏置第二多个非易失性存储单元的同时擦除第一多个非易失性存储单元。该操作组合之后在抑制擦除第一多个非易失性存储单元的阻断条件下在偏置第一多个非易失性存储单元的同时擦除第二多个非易失性存储单元。
根据本发明的另一实施例,第一串非易失性存储单元设置在第一导电类型(例如口袋型p阱区)的半导体阱区中,以及擦除第一多个非易失性存储单元包括以不同电压偏置与第一和第二多个非易失性存储单元相关联的字线,使得与第一多个非易失性存储单元相关联的字线和半导体阱区之间的电压差大于与第二多个非易失性存储单元相关联的字线和半导体阱区之间的电压差。
本发明的又一实施例包括其中具有电荷俘获存储单元阵列的非易失性存储器件。该电荷俘获存储单元阵列电耦合到在阵列中电荷俘获存储单元的对应沟道区上方延伸的多个功能字线,以及分别在对应的功能字线对之间延伸的多个虚拟字线。特别是,虚拟字线可与阵列中电荷俘获存储单元对应的源/漏区相反地延伸。这些实施例也包括被配置成在擦除非易失性存储单元阵列的操作期间,分别以不相同的擦除电压和阻断电压驱动多个功能字线和多个虚拟字线的字线驱动器。在本发明的替选实施例中,多个虚拟字线可被配置成相对于功能字线电“浮置”。
本发明的另外实施例包括通过以第一电压偏置与第一电荷俘获存储单元相关联的第一字线擦除串内的至少第一电荷俘获存储单元的方法,该第一电压具有足以建立或超出第一字线和第一电荷俘获存储单元的沟道区之间的临界擦除电压的量值。偏置第一字线的步骤与以较低量值的第二电压偏置与第二电荷俘获存储单元相关联的第二字线同时执行,该第二电荷俘获存储单元与第一电荷俘获存储单元直接邻近延伸。该第二电压不足以建立第二电荷俘获存储单元的第二字线和沟道区之间的临界擦除电压。在这些同时发生的步骤之后,执行操作以通过在以第二电压偏置第一字线的同时以第一电压偏置第二字线来擦除第二电荷俘获存储单元。
附图说明
图1A是其中具有EEPROM单元的NAND型串的传统非易失性存储器件的电路示意图;
图1B是示出根据现有技术被擦除和被编程EEPROM单元的相关阈值电压的图;
图1C是示出编程偏置条件的EEPROM单元的NAND型串的电路示意图;
图1D示出根据现有技术在从被擦除EEPROM单元和被编程EEPROM单元中读取数据的操作期间NAND型串中的电流;
图2A是其中具有电荷俘获存储单元的多个NAND型串的传统存储阵列电路示意图;
图2B是通过图2A示出的电荷俘获存储单元的NAND型串的横截面图;
图3A是示出在编程存储单元的操作期间在存储单元电荷俘获层内的电子积累的电荷俘获存储单元的一部分NAND型串的横截面图;
图3B是示出擦除NAND型串的操作前一半时间的电荷俘获存储单元的一部分NAND型串的横截面图;
图3C是示出擦除NAND型串的操作后一半时间的电荷俘获存储单元的一部分NAND型串的横截面图;
图4A—4F是示出在擦除CTF存储单元NAND型串的操作期间的字线和P阱偏置条件的时序图;
图5A是根据本发明的实施例其中具有电荷俘获快闪(CTF)存储单元的多个NAND型串的存储阵列电路示意图;
图5B是图5A示出的CTF存储单元的NAND型串的横截面图;
图6A是根据本发明实施例的存储器件的框图;
图6B是示出图6A的电压产生器实施例的框图;
图6C是示出图6A的电压产生器实施例的框图;
图7A是根据本发明实施例的存储卡的框图;
图7B是根据本发明实施例的存储系统的框图。
具体实施方式
现在将参考附图更加全面地描述本发明,附图中示出了本发明的优选实施例。但是,本发明可体现为很多不同的形式且不理解为其限于在此列出的实施例;而是,提供这些实施例以使本公开更加全面和透彻,且将本发明的范围完全传达给本领域技术人员。相似的附图标记表示相似的元件。
现在参考图3A—3C,本发明的第一实施例包括,通过选择性地擦除第一串中的第一多个非易失性存储单元以及随后选择性地擦除第一串中的第二多个非易失性存储单元,来擦除非易失性存储单元(例如CTF存储单元)的第一NAND型串的操作。第二多个非易失性存储单元可以以偶数—奇数顺序与第一多个非易失性存储单元交替。如图3B—3C中所示,顺序擦除操作可包括在抑制擦除第二多个非易失性存储单元的阻断状态下在偏置第二多个非易失性存储单元的同时擦除第一多个非易失性存储单元。该操作组合之后在抑制擦除第一多个非易失性存储单元的阻断状态下在偏置第一多个非易失性存储单元的同时擦除第二多个非易失性存储单元。
特别地,图3A示出在编程所选CTF存储单元的传统操作期间在所选CTF存储单元的电荷存储层124中的电子积累。如所示出的,通过以足够大的编程电压(VPGM)偏置所选CTF存储单元的字线130(WLSEL)以及以预定电压(例如VPW=0伏特)偏置P阱区110,电子(e)从CTF存储单元的沟道区(例如P阱区110)传送到对应的电荷存储层124。与这些操作同时地,用通过电压VPASS偏置NAND型串内剩余未选CTF存储单元的字线130(WLUNSEL)。该通过电压具有不足以引起电子显著的转移到未选CTF存储单元的电荷存储层中的量值。特别是,以编程电压VPGM偏置所选字线WLSEL导致在多层电荷俘获层120中产生相对强的电场线FP1。相反,以各个通过电压VPASS偏置剩余未选字线WLUNSEL导致在多层电荷俘获层120中产生相对弱的电场线FP2。在这些条件下:(VPGM—VPW))>(VPASS—VPW),以及FP1>FP2。
现在参考图3B,将描述根据本发明实施例与两步擦除操作的前一半时间相关联的偏置条件。特别是,图3B示出在NAND型串中一半CTF存储单元的电荷存储层124内的空穴积累。如所示出的,通过以擦除电压(VERS)偏置所选CTF存储单元的“奇数”字线130(WL1)以及以预定电压偏置P阱区110,空穴(h)从奇数CTF存储单元的沟道区(例如P阱区110)传送到对应的电荷存储层124。擦除电压(VERS)的量值足以建立或超出与足以擦除对应的CTF存储单元的电平相对应的临界擦除电压。相反,通过以阻断电压(VBLOCK)偏置未选CTF存储单元的“偶数”字线130(WL2)来排除在NAND型串中偶数CTF存储单元的电荷存储层124内显著的空穴积累。基于这些偏置条件,与奇数字线相关联的电场线FE1将明显强于与偶数字线相关联的电场线FE2且奇数CTF存储单元将变为被擦除的。
随后,如图3C所示的,提供NAND型串中CTF存储单元后一半时间的电荷存储层124内的空穴积累,以完成多步骤(例如两步骤)擦除操作。特别是,通过以擦除电压(VERS)偏置所选CTF存储单元的“偶数”字线130(WL2)以及以预定电压偏置P阱区110,空穴(h)从偶数CTF存储单元的沟道区(例如P阱区110)传送到对应的电荷存储层124。通过以阻断电压(VBLOCK)偏置“奇数”字线130(WL2)排除奇数CTF存储单元的电荷存储层124内显著的空穴积累。基于这些偏置条件,与偶数字线相关联的电场线FE2将强于与奇数字线相关联的电场线FE1,且偶数CTF存储单元将变为被擦除的。
尽管不希望受任何理论限制,但是相信在多步骤擦除操作的第一和后一半时间期间场线FE1和FE2强度的不对称性抑制了过多的空穴传送到CTF存储单元的电荷存储层124中,且由此抑制可能另外发生在对CTF存储单元的NAND型串执行很多重复的编程/擦除循环之后的过擦除条件。特别是,相信当由场线FE1和FE2叠加导致的任何组合电场变得过大时可以另外发生过多的空穴转移。因此,为了限制组合电场的量值,执行两步骤的擦除操作使得在NAND型串正常操作寿命期间由电场线FE1和FE2叠加导致的任何组合的电场都保持在不足以引起过擦除条件的电平处。
图4A—4F是示出如针对图3B-3C所描述的在擦除CTF存储单元的NAND型串的操作期间的字线和P阱偏置条件的时序图。特别是,图4A示出在代表与两步骤擦除操作的前一半时间相关联的时间间隔的时间间隔S2期间,奇数字线上的擦除电压(VERS)相对于p阱电压(VPW)足够负,以引起NAND型串内奇数CTF存储单元的擦除,但是在偶数字线上的阻断电压(VBLOCK)对引起偶数CTF存储单元的擦除不足够负。因此,在时间间隔S2期间,|VERS—VPW|>|VBLOCK—VPW|。之后,在时间间隔S3期间,反转在偶数和奇数字线WL(1)和WL(2)上的电压,从而引起在NAND型串内偶数CTF存储单元的擦除。
图4B示出相对于图4A以在两步骤擦除操作期间实现CTF单元的NAND型串的完全擦除的替选偏置条件。在时间间隔S2期间,擦除电压VERS保持在0伏特且将p阱电压VPW切换成正电压,从而引起奇数CTF存储单元的擦除。阻断电压VBLOCK也被切换成正电压电平以抑制偶数CTF存储单元的擦除。因此,在时间间隔S2期间,|VERS—VPW|>|VBLOCK—VPW|。之后,在时间间隔S3期间,反转在偶数和奇数字线WL(1)和WL(2)上的电压,从而引起在NAND型串内偶数CTF存储单元的擦除。
图4C示出相对于图4A—4B以实现在两步骤擦除操作期间CTF单元的NAND型串的完全擦除的替选偏置条件。在时间间隔S2期间,将擦除电压VERS切换成负电压电平以及将p阱电压VPW切换成正电压,从而引起奇数CTF存储单元的擦除。阻断电压VBLOCK也被切换成略微负电压电平以抑制偶数CTF存储单元的擦除。因此,在时间间隔S2期间,|VERS—VPW|>|VBLOCK—VPW|。之后,在时间间隔S3期间,反转在偶数和奇数字线WL(1)和WL(2)上的电压从而引起在NAND型串内偶数CTF存储单元的擦除。
图4D示出相对于图4A—4C以在两步骤擦除操作期间实现CTF单元的NAND型串的完全擦除的替选偏置条件。在时间间隔S2期间,将擦除电压VERS切换成负电压电平以及将p阱电压VPW保持为0伏特。阻断电压VBLOCK也被保持为约0伏特的浮置电平(浮置)以抑制偶数CTF存储单元的擦除。因此,在时间间隔S2期间,|VERS—VPW|>|VBLOCK—VPW|,其中由于与奇数字线电容耦合,所以偶数字线上实际的“浮置”电压可以被拉为略微负。之后,在时间间隔S3期间,反转在偶数和奇数字线WL(1)和WL(2)上的电压,从而引起在NAND型串内偶数CTF存储单元的擦除。
图4E是相对于图4A—4D以在两步骤擦除操作期间完全擦除CTF单元的NAND型串的完全擦除的替选偏置条件。在时间间隔S2期间,将擦除电压VERS保持为0伏特以及将p阱电压VPW切换成正电压。也将阻断电压VBLOCK保持为约0伏特的浮置电平(浮置)以抑制偶数CTF存储单元的擦除。因此,在时间间隔S2期间,|VERS—VPW|>|VBLOCK—VPW|,其中由于与p阱区的电容耦合,所以偶数字线上的实际“浮置”电压可以被拉为略微正。之后,在时间间隔S3期间,反转在偶数和奇数字线WL(1)和WL(2)上的电压,从而引起在NAND型串内偶数CTF存储单元的擦除。
图4F示出相对于图4A—4E以在两步骤擦除操作期间实现CTF单元的NAND型串的完全擦除的替选偏置条件。在时间间隔S2期间,将擦除电压VERS切换成负电压以及将p阱电压VPW切换成正电压。也将阻断电压VBLOCK保持为约0伏特的浮置电平(浮置)以抑制偶数CTF存储单元的擦除。因此,在时间间隔S2期间,|VERS—VPW|>|VBLOCK—VPW|,其中由于与p阱区和奇数字线的电容耦合,所以偶数字线上的实际“浮置”电压被拉为略微正或略微负。之后,在时间间隔S3期间,反转在偶数和奇数字线WL(1)和WL(2)上的电压,从而引起在NAND型串内偶数CTF存储单元的擦除。
图5A—5B示出根据本发明附加实施例的CTF存储阵列50。如图5A中所示,存储阵列50与图2A的阵列10’相似,但是包括附加的虚拟字线135,每一个都定位在对应的功能字线(WL0-WLn)对之间。如图5B所示出的,每一个虚拟字线135定位在对应对的功能字线WL之间且与所示出的NAND型串内的CTF晶体管的对应的源/漏区140相对。尽管不希望受到任何理论的限制,但是,每个虚拟字线135操作为通过降低相邻功能字线之间区域中的任何叠加电场强度,在擦除对应的NAND型串内的CTF晶体管的操作期间抑制在多层电荷俘获层120内过多的空穴积累。在擦除存储阵列50的每一操作期间,可通过以预定电压驱动虚拟字线135或者通过电“浮置”虚拟字线135来加强抑制过多的空穴积累。该预定电压可具有与阻断电压VBLOCK相同的量值。
图6A示出根据本发明实施例被配置成执行由图3A-3C和4A-4F示出的操作的存储器件199。如所示出的,该存储器件199包括电压产生器182、字线解码器181以及在口袋型p阱(PW)区190中的CTF存储阵列。该CTF存储阵列被设置成包括CTF存储单元的多个NAND型串,该多个NAND型串分别电连接至各个位线BL0-BLm。也提供了可为传统设计的页缓冲器183、位线选择电路184以及数据缓冲器185。数据缓冲器185电耦合到I/O数据总线。提供控制器180以响应于控制信号CNTL来控制电压产生器182、字线解码器181以及数据缓冲器185的操作。如所示出的,位线选择电路184响应于由字线解码器181产生的列选择信号Yi。字线解码器181响应于可以包括用于选择所指定字线的行地址和用于指定对应列选择信号Yi的列地址。如图6B所示出的,电压产生器182被配置成产生多个传统电压信号,诸如电源电压Vcc、编程电压VPGM、通过电压VPASS、读出电压VREAD、擦除电压VERS和P阱电压VPW以及在以上关于图3B—3C和4A—4F所述的两步骤擦除操作期间使用的附加的阻断电压VBLOCK。可替选地,如通过图6C的电压产生器182’所示出的,可产生与电源电压Vcc、通过电压VPASS或读出电压VREAD相同的阻断电压VBLOCK且可略掉分离的阻断电压产生器。
图7A示出根据本发明另一实施例的集成电路存储卡200。该存储卡200包括存储控制器220和快闪存储器件210,其可被配置成包含图6A存储器件199的元件。该快闪存储器件210经由可以为传统设计的存储接口电路225电耦合到双向总线。附加的存储器,如SRAM存储器件221、处理单元(CPU)222以及故障检查和校正电路(ECC)224也可电耦合到双向总线。而且,在快闪存储器和主机处理器(未示出)之间的通讯可使用主机处理器接口电路223实现。图7B示出包括存储子系统310的集成电路存储系统300。存储子系统310包括快闪存储器件311和存储控制器312,其将快闪存储器件310电耦合到双向总线360。该存储系统300进一步示出为包括电耦合至总线360的中央处理单元330、随机存取存储器340、用户接口350和调制解调器320。
在附图和说明书中,已经公开了本发明典型的优选实施例,且尽管采用了特定术语,但是仅以一般的和说明性的意义使用而不用于限制目的,本发明的范围在下面的权利要求中阐明。
Claims (23)
1.一种操作非易失性存储器件的方法,包括:
通过选择性地擦除在第一串非易失性存储单元中的奇数非易失性存储单元以及随后选择性地擦除所述第一串非易失性存储单元中的偶数非易失性存储单元,来擦除非易失性存储器件中的第一串非易失性存储单元,所述偶数非易失性存储单元与所述奇数非易失性存储单元相交替。
2.如权利要求1所述的方法,其中所述的擦除第一串非易失性存储单元包括:
在抑制擦除所述偶数非易失性存储单元的阻断条件下在偏置所述偶数非易失性存储单元的同时擦除所述奇数非易失性存储单元;以及
在抑制擦除所述奇数非易失性存储单元的阻断条件下在偏置所述奇数非易失性存储单元的同时擦除所述偶数非易失性存储单元。
3.如权利要求2所述的方法,其中所述第一串非易失性存储单元是NAND型串。
4.如权利要求3所述的方法,其中所述第一串中的每个非易失性存储单元是电荷俘获非易失性存储单元。
5.如权利要求3所述的方法,其中所述第一串非易失性存储单元包括电荷存储层。
6.如权利要求2所述的方法,其中所述第一串非易失性存储单元被设置在第一导电类型的半导体阱区中;以及其中在阻断条件下在偏置所述偶数非易失性存储单元的同时擦除所述奇数非易失性存储单元包括:以不相同的电压偏置与所述奇数和偶数非易失性存储单元相关联的字线,使得与所述奇数非易失性存储单元相关联的字线和半导体阱区之间的电压差大于与所述偶数非易失性存储单元相关联的字线和半导体阱区之间的电压差。
7.一种操作非易失性存储单元串的方法,包括:
在第一时间间隔期间通过以具有足以建立或超出第一字线和第一非易失性存储单元的沟道区之间的临界擦除电压量值的第一电压偏置第一字线,同时以具有不足以建立第二字线和第二非易失性存储单元的沟道区之间的临界擦除电压量值的第二电压偏置第二字线,来擦除所述串内的至少第一非易失性存储单元,并且抑制第二非易失性存储单元的擦除,其中,所述第一字线与第一非易失性存储单元相关联,所述第二字线与第二非易失性存储单元相关联且第二非易失性存储单元与第一非易失性存储单元直接相邻延伸。
8.如权利要求7所述的方法,还包括在第二时间间隔期间通过以所述第二电压偏置所述第一字线的同时以所述第一电压偏置所述第二字线来擦除所述第二非易失性存储单元,并且抑制第一非易失性存储单元的擦除。
9.一种存储器件,包括:
非易失性存储阵列,其中具有电耦合到对应的多个字线的多行电荷俘获存储单元;以及
电压产生器,其电耦合到多个字线,所述电压产生器被配置成在擦除非易失性存储阵列的操作期间的前一半时间期间以擦除电压驱动第一多个字线以及同时以不同于擦除电压的阻断电压驱动第二多个字线,以擦除电耦合到所述第一多个字线的电荷俘获存储单元,并且抑制电耦合到所述第二多个字线的电荷俘获存储单元的擦除,
其中,电耦合到第一多个字线的多行电荷俘获存储单元与电耦合到第二多个字线的多行电荷俘获存储单元直接相邻延伸。
10.如权利要求9所述的存储器件,其中其中所述电压产生器被进一步配置成在擦除所述非易失性存储阵列操作的后一半时间期间,以擦除电压驱动所述第二多个字线以及同时以阻断电压驱动所述第一多个字线,以擦除电耦合到所述第二多个字线的电荷俘获存储单元,并且抑制电耦合到所述第一多个字线的电荷俘获存储单元的擦除。
11.如权利要求9所述的存储器件,其中所述电压产生器被进一步配置成产生通过电压和读取电压;以及其中所述电压产生器被配置成在等于通过电压或读取电压或电源电压的电压下产生阻断电压。
12.如权利要求9所述的存储器件,其中所述存储器件是快闪存储器件。
13.如权利要求12所述的存储器件,与存储卡的部件相组合,包括故障检查和校正电路、处理单元以及主机接口电路。
14.如权利要求12所述的存储器件,与存储系统的部件相组合,包括存储控制器、处理单元以及接口电路。
15.如权利要求10所述的存储器件,与存储卡的部件相组合,包括故障检查和校正电路、处理单元和主机接口电路。
16.如权利要求10所述的存储器件,与存储系统的部件相组合,包括存储控制器、处理单元和接口电路。
17.一种操作非易失性存储器件的方法,包括:
在第一时间间隔期间,通过在非易失性存储单元串中的第一存储单元的栅极和第一存储单元的阱区之间建立第一电压差,同时在非易失性存储单元串中的第二存储单元的栅极和第二存储单元的阱区之间建立小于第一电压差的第二电压差,来擦除非易失性存储单元串中的第一存储单元,
其中,第一存储单元与第二存储单元直接相邻延伸,并且
其中所述的擦除包括:在抑制擦除所述串中的第二多个存储单元的阻断条件下,在偏置所述第二多个存储单元的同时,擦除所述串中的第一多个存储单元。
18.如权利要求17所述的方法,其中所述的擦除包括:
在第二时间间隔期间,在抑制擦除第一多个存储单元的阻断条件下,在偏置所述串中的第一多个存储单元的同时擦除所述串中的第二多个存储单元。
19.如权利要求17所述的方法,其中所述串中的非易失性存储单元是包括电荷存储层的电荷俘获存储单元。
20.如权利要求17所述的方法,其中擦除所述串中的第一多个存储单元包括以擦除电压驱动与所述串中的第一多个存储单元相关联的字线;以及其中在阻断条件下偏置所述串中的第二多个存储单元包括以量值大于所述擦除电压的阻断电压驱动与所述串中的第二多个存储单元相关联的字线。
21.如权利要求20所述的方法,其中擦除所述串中的第一多个存储单元包括以具有量值大于所述擦除期间擦除所述第一多个存储单元所必需的最小临界擦除电压的p阱电压驱动与所述串中的所述第一多个存储单元相关联的p阱区。
22.如权利要求20所述的方法,其中擦除所述串中的第一多个存储单元包括以具有量值大于所述擦除期间擦除所述第一多个存储单元所必需的最小临界擦除电压和所述擦除电压的总和的p阱电压驱动与所述串中的第一多个存储单元相关联的p阱区。
23.如权利要求17所述的方法,其中所述的擦除包括:
在电浮置所述第二存储单元的栅极的同时,擦除所述串中的第一多个存储单元。
Applications Claiming Priority (5)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR20070119348A KR101489885B1 (ko) | 2007-11-21 | 2007-11-21 | 개선된 신뢰성을 갖는 트랩형 비휘발성 메모리 장치 및 그동작 방법 |
KR1020070119348 | 2007-11-21 | ||
KR10-2007-0119348 | 2007-11-21 | ||
US12/191,434 | 2008-08-14 | ||
US12/191,434 US7864582B2 (en) | 2007-11-21 | 2008-08-14 | Nonvolatile memory devices and methods of operating same to inhibit parasitic charge accumulation therein |
Publications (2)
Publication Number | Publication Date |
---|---|
CN101441893A CN101441893A (zh) | 2009-05-27 |
CN101441893B true CN101441893B (zh) | 2014-06-25 |
Family
ID=40641794
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN200810177916.9A Active CN101441893B (zh) | 2007-11-21 | 2008-11-21 | 抑制寄生电荷积累的非易失性存储器件及其操作方法 |
Country Status (4)
Country | Link |
---|---|
US (2) | US7864582B2 (zh) |
KR (1) | KR101489885B1 (zh) |
CN (1) | CN101441893B (zh) |
TW (1) | TW200926185A (zh) |
Families Citing this family (17)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US8144511B2 (en) | 2009-08-19 | 2012-03-27 | Sandisk Technologies Inc. | Selective memory cell program and erase |
KR101660432B1 (ko) * | 2010-06-07 | 2016-09-27 | 삼성전자 주식회사 | 수직 구조의 반도체 메모리 소자 |
KR20130072665A (ko) * | 2011-12-22 | 2013-07-02 | 에스케이하이닉스 주식회사 | 반도체 메모리 장치 및 이의 동작 방법 |
US9430735B1 (en) | 2012-02-23 | 2016-08-30 | Micron Technology, Inc. | Neural network in a memory device |
KR102050729B1 (ko) * | 2013-02-12 | 2019-12-02 | 삼성전자 주식회사 | 메모리 시스템 |
KR102083506B1 (ko) | 2013-05-10 | 2020-03-02 | 삼성전자주식회사 | 더미 워드 라인을 갖는 3차원 플래시 메모리 장치 및 그것을 포함하는 데이터 저장 장치 |
KR20150091895A (ko) * | 2014-02-04 | 2015-08-12 | 에스케이하이닉스 주식회사 | 반도체 장치 및 그 동작방법 |
US9349478B2 (en) * | 2014-09-29 | 2016-05-24 | Sandisk Technologies Inc. | Read with look-back combined with programming with asymmetric boosting in memory |
US9384845B2 (en) | 2014-11-18 | 2016-07-05 | Sandisk Technologies Llc | Partial erase of nonvolatile memory blocks |
JP2017174482A (ja) | 2016-03-24 | 2017-09-28 | 力晶科技股▲ふん▼有限公司 | 不揮発性半導体記憶装置とその消去方法 |
CN106128968B (zh) * | 2016-06-16 | 2019-01-04 | 上海华虹宏力半导体制造有限公司 | 优化sonos存储器设定值提高产品良率的方法 |
KR102635349B1 (ko) * | 2016-07-13 | 2024-02-07 | 에스케이하이닉스 주식회사 | 비휘발성 메모리 소자 및 이의 제조 방법 |
CN106205710B (zh) * | 2016-07-19 | 2019-11-15 | 中国科学院微电子研究所 | 一种闪存存储器的擦除方法 |
KR102374103B1 (ko) * | 2018-01-16 | 2022-03-14 | 삼성전자주식회사 | 비휘발성 메모리 장치 및 비휘발성 메모리 장치의 소거 방법 |
US11120880B1 (en) * | 2020-06-19 | 2021-09-14 | Western Digital Technologies, Inc. | Command sequence for hybrid erase mode for high data retention in memory device |
US11127467B1 (en) * | 2020-06-19 | 2021-09-21 | Western Digital Technologies, Inc. | Hybrid erase mode for high data retention in memory device |
DE102021121522A1 (de) | 2020-08-24 | 2022-02-24 | Samsung Electronics Co., Ltd. | Löschverfahren einer nichtflüchtigen Speichervorrichtung und Betriebsverfahren einer Speichereinrichtung |
Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101040345A (zh) * | 2004-05-28 | 2007-09-19 | 桑迪士克股份有限公司 | 通过测试存储器元件在第一和第二方向上的导电性对非易失性存储器进行擦除检验 |
Family Cites Families (20)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP3489845B2 (ja) | 1992-03-26 | 2004-01-26 | 株式会社ルネサステクノロジ | フラッシュメモリ、及びデータプロセッサ |
KR960000616B1 (ko) * | 1993-01-13 | 1996-01-10 | 삼성전자주식회사 | 불휘발성 반도체 메모리 장치 |
US20060180851A1 (en) * | 2001-06-28 | 2006-08-17 | Samsung Electronics Co., Ltd. | Non-volatile memory devices and methods of operating the same |
US7253467B2 (en) * | 2001-06-28 | 2007-08-07 | Samsung Electronics Co., Ltd. | Non-volatile semiconductor memory devices |
US7042770B2 (en) * | 2001-07-23 | 2006-05-09 | Samsung Electronics Co., Ltd. | Memory devices with page buffer having dual registers and method of using the same |
KR100437466B1 (ko) * | 2001-12-27 | 2004-06-23 | 삼성전자주식회사 | 비휘발성 메모리소자 및 그 제조방법 |
EP1339069B1 (en) * | 2002-02-20 | 2004-07-07 | STMicroelectronics S.r.l. | Word line selector for a semiconductor memory |
US6858899B2 (en) * | 2002-10-15 | 2005-02-22 | Matrix Semiconductor, Inc. | Thin film transistor with metal oxide layer and method of making same |
US7505321B2 (en) | 2002-12-31 | 2009-03-17 | Sandisk 3D Llc | Programmable memory array structure incorporating series-connected transistor strings and methods for fabrication and operation of same |
KR100504691B1 (ko) * | 2003-01-10 | 2005-08-03 | 삼성전자주식회사 | 전하저장절연막을 가지는 비휘발성 메모리 소자 및 그제조방법 |
US6958936B2 (en) * | 2003-09-25 | 2005-10-25 | Sandisk Corporation | Erase inhibit in non-volatile memories |
KR100663345B1 (ko) | 2004-01-27 | 2007-01-02 | 삼성전자주식회사 | 공통의 드레인 라인들을 구비하는 비휘발성 메모리 셀 어레이 |
US7187590B2 (en) * | 2004-04-26 | 2007-03-06 | Macronix International Co., Ltd. | Method and system for self-convergent erase in charge trapping memory cells |
CN101506981A (zh) * | 2005-06-21 | 2009-08-12 | 纳诺斯塔公司 | 用于存储多个数据的非易失性电学可改写存储器单元及其阵列 |
US7187591B2 (en) * | 2005-06-30 | 2007-03-06 | Intel Corporation | Memory device and method for erasing memory |
KR100673020B1 (ko) * | 2005-12-20 | 2007-01-24 | 삼성전자주식회사 | 전계효과 소오스/드레인 영역을 가지는 반도체 장치 |
KR101297283B1 (ko) * | 2006-07-10 | 2013-08-19 | 삼성전자주식회사 | 낸드형 셀 스트링을 가지는 비휘발성 기억 장치 |
JP2008084471A (ja) * | 2006-09-28 | 2008-04-10 | Toshiba Corp | 半導体記憶装置 |
US7539066B2 (en) * | 2006-12-28 | 2009-05-26 | Intel Corporation | Method, apparatus, and system for improved erase operation in flash memory |
US7414891B2 (en) | 2007-01-04 | 2008-08-19 | Atmel Corporation | Erase verify method for NAND-type flash memories |
-
2007
- 2007-11-21 KR KR20070119348A patent/KR101489885B1/ko active IP Right Grant
-
2008
- 2008-08-14 US US12/191,434 patent/US7864582B2/en active Active
- 2008-11-20 TW TW097144946A patent/TW200926185A/zh unknown
- 2008-11-21 CN CN200810177916.9A patent/CN101441893B/zh active Active
-
2010
- 2010-11-30 US US12/956,357 patent/US8045385B2/en active Active
Patent Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101040345A (zh) * | 2004-05-28 | 2007-09-19 | 桑迪士克股份有限公司 | 通过测试存储器元件在第一和第二方向上的导电性对非易失性存储器进行擦除检验 |
Also Published As
Publication number | Publication date |
---|---|
US20110069543A1 (en) | 2011-03-24 |
US20090129165A1 (en) | 2009-05-21 |
KR101489885B1 (ko) | 2015-02-06 |
TW200926185A (en) | 2009-06-16 |
US7864582B2 (en) | 2011-01-04 |
CN101441893A (zh) | 2009-05-27 |
US8045385B2 (en) | 2011-10-25 |
KR20090052718A (ko) | 2009-05-26 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN101441893B (zh) | 抑制寄生电荷积累的非易失性存储器件及其操作方法 | |
JP6495550B1 (ja) | 階層選択ゲートトランジスタを有するnand構造 | |
US11158381B2 (en) | Non-volatile memory device and operating method thereof | |
US7903469B2 (en) | Nonvolatile semiconductor memory, its read method and a memory card | |
KR101552211B1 (ko) | 플래시 메모리 장치, 그것의 프로그램 방법 그리고 그것을 포함하는 메모리 시스템 | |
TWI490881B (zh) | 使用虛擬記憶胞以增加電荷陷入記憶體陣列之資料可靠度的非揮發性記憶體元件 | |
JP2007507055A (ja) | 不揮発性メモリにおける消去禁止 | |
CN112053720B (zh) | 用于缩减3d非易失性存储器的子区块大小的系统和方法 | |
KR20100023280A (ko) | 플래시 메모리 장치 및 그것을 포함하는 메모리 시스템 | |
JP7170117B1 (ja) | 半導体記憶装置 | |
US9324430B2 (en) | Method for defining a default state of a charge trap based memory cell | |
JP2010287283A (ja) | 不揮発性半導体メモリ | |
US9330762B2 (en) | Semiconductor memory device | |
CN111724852A (zh) | 非易失性存储器件及其擦除方法 | |
WO2006059375A1 (ja) | 半導体装置および半導体装置の制御方法 | |
JP2007102848A (ja) | 半導体集積回路装置 | |
US11250912B2 (en) | Semiconductor storage device | |
JP2005512268A (ja) | 2トランジスタ・フラッシュメモリ読み出し装置及び読み出し方法 | |
CN116110463A (zh) | 包括多堆叠存储块的非易失性存储器件及其操作方法 | |
US8248854B2 (en) | Semiconductor memory device | |
JP2006331476A (ja) | 不揮発性半導体記憶装置 | |
CN111354403A (zh) | 读取存储器的存储器单元 | |
JP2002367380A (ja) | 不揮発性半導体メモリ装置 | |
TWI806108B (zh) | 非揮發性半導體記憶裝置 | |
US20230148408A1 (en) | Memory device for detecting fail cell and operation method thereof |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant |