CN101427462A - 自动增益控制电路及低噪声放大电路 - Google Patents

自动增益控制电路及低噪声放大电路 Download PDF

Info

Publication number
CN101427462A
CN101427462A CNA200680054329XA CN200680054329A CN101427462A CN 101427462 A CN101427462 A CN 101427462A CN A200680054329X A CNA200680054329X A CN A200680054329XA CN 200680054329 A CN200680054329 A CN 200680054329A CN 101427462 A CN101427462 A CN 101427462A
Authority
CN
China
Prior art keywords
circuit
nmos
nmos transistor
signal
transistorized
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CNA200680054329XA
Other languages
English (en)
Inventor
石黑和久
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NIIGATO PRECISION CO Ltd
NSC Co Ltd
Ricoh Co Ltd
Original Assignee
NIIGATO PRECISION CO Ltd
Ricoh Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NIIGATO PRECISION CO Ltd, Ricoh Co Ltd filed Critical NIIGATO PRECISION CO Ltd
Publication of CN101427462A publication Critical patent/CN101427462A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03GCONTROL OF AMPLIFICATION
    • H03G1/00Details of arrangements for controlling amplification
    • H03G1/0005Circuits characterised by the type of controlling devices operated by a controlling current or voltage signal
    • H03G1/0088Circuits characterised by the type of controlling devices operated by a controlling current or voltage signal using discontinuously variable devices, e.g. switch-operated
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F1/00Details of amplifiers with only discharge tubes, only semiconductor devices or only unspecified devices as amplifying elements
    • H03F1/26Modifications of amplifiers to reduce influence of noise generated by amplifying elements
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/189High-frequency amplifiers, e.g. radio frequency amplifiers
    • H03F3/19High-frequency amplifiers, e.g. radio frequency amplifiers with semiconductor devices only
    • H03F3/195High-frequency amplifiers, e.g. radio frequency amplifiers with semiconductor devices only in integrated circuits
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/72Gated amplifiers, i.e. amplifiers which are rendered operative or inoperative by means of a control signal
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03GCONTROL OF AMPLIFICATION
    • H03G3/00Gain control in amplifiers or frequency changers
    • H03G3/20Automatic control
    • H03G3/30Automatic control in amplifiers having semiconductor devices
    • H03G3/3052Automatic control in amplifiers having semiconductor devices in bandpass amplifiers (H.F. or I.F.) or in frequency-changers used in a (super)heterodyne receiver
    • H03G3/3068Circuits generating control signals for both R.F. and I.F. stages
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2200/00Indexing scheme relating to amplifiers
    • H03F2200/165A filter circuit coupled to the input of an amplifier
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2200/00Indexing scheme relating to amplifiers
    • H03F2200/231Indexing scheme relating to amplifiers the input of an amplifier can be switched on or off by a switch to amplify or not an input signal
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2200/00Indexing scheme relating to amplifiers
    • H03F2200/249A switch coupled in the input circuit of an amplifier being controlled by a circuit, e.g. feedback circuitry being controlling the switch
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2200/00Indexing scheme relating to amplifiers
    • H03F2200/252Multiple switches coupled in the input circuit of an amplifier are controlled by a circuit, e.g. feedback circuitry being controlling the switch
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2200/00Indexing scheme relating to amplifiers
    • H03F2200/294Indexing scheme relating to amplifiers the amplifier being a low noise amplifier [LNA]
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2200/00Indexing scheme relating to amplifiers
    • H03F2200/372Noise reduction and elimination in amplifier
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2203/00Indexing scheme relating to amplifiers with only discharge tubes or only semiconductor devices as amplifying elements covered by H03F3/00
    • H03F2203/72Indexing scheme relating to gated amplifiers, i.e. amplifiers which are rendered operative or inoperative by means of a control signal
    • H03F2203/7233Indexing scheme relating to gated amplifiers, i.e. amplifiers which are rendered operative or inoperative by means of a control signal the gated amplifier, switched on or off by putting into parallel or not, by choosing between amplifiers by one or more switch(es), being impedance adapted by switching an adapted passive network
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2203/00Indexing scheme relating to amplifiers with only discharge tubes or only semiconductor devices as amplifying elements covered by H03F3/00
    • H03F2203/72Indexing scheme relating to gated amplifiers, i.e. amplifiers which are rendered operative or inoperative by means of a control signal
    • H03F2203/7239Indexing scheme relating to gated amplifiers, i.e. amplifiers which are rendered operative or inoperative by means of a control signal the gated amplifier being switched on or off by putting into parallel or not, by choosing between amplifiers and shunting lines by one or more switch(es)

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Control Of Amplification And Gain Control (AREA)
  • Circuits Of Receivers In General (AREA)
  • Input Circuits Of Receivers And Coupling Of Receivers And Audio Equipment (AREA)
  • Amplifiers (AREA)

Abstract

天线阻尼电路(4)和旁路开关(5)串联连接,并且,该串联电路和LNA(3)并联连接,由此,LNA(3)工作时,不形成旁路开关(5)与LNA(3)串联连接的信号路径,能够防止旁路开关(5)的导通阻抗造成LNA(3)的噪声指数劣化。

Description

自动增益控制电路及低噪声放大电路
技术领域
本发明涉及一种自动增益控制电路及低噪声放大电路,更具体地说,本发明适合用于一种具备可变增益的高频放大电路及衰减电路的自动增益控制电路。
背景技术
通常,在无线电接收器等的无线通信装置中,设置有用来调整接收信号增益的自动增益控制(Automatic Gain Control,以下简记为“AGC”)电路。射频(Radio Frequency,以下简记为“RF”)AGC电路调节由天线接收的高频信号(RF信号)的增益,将接收信号的电平保持为一定。通过控制由天线阻尼电路实现的衰减量及低噪声放大器(Low Noice Amplifier,以下简记为“LNA”)等的增益,能够实现RF-AGC。
当天线输入信号的电场强度不大于阈值时,RF-AGC电路不工作,接收信号的增益不下降。但是,如果强电场的信号输入到天线,电场强度超过阈值,则RF-AGC电路工作,使接收信号的增益下降,由此不向无线通信设备施加过大的功率。
一般,在包含n级电路的无线通信设备中,各级的噪声指数为NF1、NF2、……NFn,各级的增益为G1、G2、……Gn,则整体的噪声指数NFall由下式表示:
NFall=NF1+(NF2-1)/G1+(NF3-1)/G1G2+……(NFn-1)/G1G2……Gn-1
在此式中,越是靠后的项,加算的值越小。因此,整体的噪声指数NFall几乎由第一级的噪声指数NF1来决定,第一级的增益G1越大,这种倾向就越显著。
由此,使位于RF级的LNA的增益变大,与其后的级连接的电路的噪声指数的影响变小,LNA的噪声指数对于该整体的噪声指数NFall是支配性的。然而,如果将LNA的增益设定得大,则LNA的动态范围的限制及输入到后级的电路的接收信号的电平增大,造成失真特性劣化的问题。
为了避免这样的问题,提出了如下的技术,即,设置LNA的旁路开关,根据接收信号的电平,在使用LNA还是用旁路之间切换(例如,参照专利文献1和2)。按照专利文献1和专利文献2记载的技术,并联连接衰减器(天线阻尼电路)和LNA,能够选择天线阻尼电路和LNA中的任意一个使用。
专利文献1:特开平9-72955号公报
专利文献2:特开平10-327091号公报
然而,在上述专利文献1和2记载的现有技术中,存在如下问题:由于切换开关相对于衰减器和LNA的并联电路为串联连接,因而,切换开关的导通(ON)阻抗造成LNA噪声指数劣化,不能获得LNA工作时所希望的输入灵敏度。
发明内容
本发明是为解决这样的问题而作出的,其目的在于,在对高频放大电路设置旁路开关的电路结构中,能够防止LNA的噪声指数劣化的问题,获得所希望的输入灵敏度。
为了解决上述课题,本发明的自动增益控制电路使得衰减电路和旁路开关串联连接,并且该串联电路的输入输出节点和高频放大电路的输入输出节点分别连结,由此,使该串联电路和高频放大电路并联连接。
根据如上所述构成的本发明,旁路开关相对于高频放大电路并联连接,不是串联连接,因此,能够防止因旁路开关的导通阻抗造成的高频放大电路的噪声指数的劣化,能够获得所希望的输入灵敏度。
附图说明
图1表示实施本发明的自动增益控制电路的无线电接收器的结构示例。
图2表示按照本实施形态的天线阻尼电路的结构示例。
图3表示按照本实施形态的LNA的结构示例。
图4表示按照本实施形态的LNA及天线阻尼电路的增益控制示例。
具体实施方式
下面,基于附图说明本发明的一实施形态。图1表示实施本发明的自动增益控制电路的无线电接收器的结构示例。如图1所示,按照本实施形态的无线电接收器包括:天线1、带通滤波器(BPF)2、LNA3、天线阻尼电路4、旁路开关5、频率转换电路(MIX)6、BPF7、IF放大器(IFA)8、第一A/D转换电路(ADC1)9、AGC放大器10、第二A/D转换电路(ADC2)11、数字信号处理器(Digital Signal Processor,以下简记为“DSP”)12、及接口电路13。这些组成元件(除天线1)可以通过例如互补金属氧化物半导体(Complementary MetalOxide Semiconductor,以下简记为“CMOS”)处理工艺集成在一个半导体芯片上。
BPF 2在由天线1接收的广播波信号之中有选择地输出特定频带中的广播波信号。该BPF 2具有相对宽的频带的通频带,使包含希望频带的广播信号通过。LNA 3相当于本发明的高频放大电路,对通过BPF 2的高频信号以低噪声放大。根据从接口电路13提供的控制信号PG1至PG4控制LNA 3的增益(gain)。而且,LNA 3中,按照从接口电路13提供的控制信号LNABP来切换放大部分中的电流路径的导通/切断。
天线阻尼电路4相当于本发明的衰减电路,根据从接口电路13提供的控制信号AD1至AD3以可变地设定的衰减度控制通过BPF 2的高频信号。旁路开关5与天线阻尼电路4串联连接,按照从接口电路13提供的控制信号LNABP来切换接通/切断。
如图1所示,LNA 3的输入节点与包含天线阻尼电路4和旁路开关5的串联电路的输入节点连结,并且LNA 3的输出节点与该串联电路的输出节点连结,由此,LNA 3与该串联电路并联连接。如后文所述,旁路开关5接通时,仅仅天线阻尼电路4用于增益控制,切断时仅仅LNA 3用于增益控制。
由LNA 3放大的信号或由天线阻尼电路4衰减的信号提供至频率转换电路6。频率转换电路6将从LNA 3提供的高频信号或从天线阻尼电路4经由旁路开关5提供的高频信号、与从图中未表示的局部振荡电路提供的局部振荡信号混合,执行频率转换,生成中间频率信号并输出。BPF 7对从频率转换电路6提供的中间频率信号执行频带限制,提取仅仅包含希望频率的一个台的窄频带的中间频率信号。
I F放大器8对从BPF 7输出的窄频带(仅仅包含希望波)的中间频率信号进行放大。第一A/D转换电路9对从I F放大器8输出的中间频率信号进行模拟-数字转换。这样成为数字数据的中间频率信号输入DSP 12。DSP 12将从第一A/D转换电路9输入的窄频带的数字中间频率信号解调为基带信号并输出。
AGC放大器10对从频率转换电路6输出的宽频带(包含希望波及干扰波二者)的中间频率信号进行放大。第二A/D转换电路11对从AGC放大器10输出的中间频率信号进行模拟-数字转换。这样成为数字数据的中间频率信号输入DSP 12。
DSP 12检测从第一A/D转换电路9输入的窄频带的数字中间频率信号的电平,并且检测从第二A/D转换电路11输入的宽频带的数字中间频率信号的电平,与这些所检测的电平相应地生成用来控制LNA 3及天线阻尼电路4的增益的控制数据。然后,将该控制数据输出至接口电路13。
接口电路13根据从DSP 12提供的控制数据生成控制信号AD1至AD3,将其提供至天线阻尼电路4,由此,控制天线阻尼电路4的增益。而且,接口电路13根据从DSP 12提供的控制数据生成控制信号PG1至PG4,将其提供至LNA 3,由此,控制LNA 3的增益。而且,接口电路13根据从DSP 12提供的控制数据生成控制信号LNABP,将其提供至LNA 3及旁路开关5,由此,控制LNA 3的导通/截止及旁路开关5的接通/切断。
图2表示本实施形态的天线阻尼电路4及旁路开关5的结构示例。如图2所示,本实施形态的天线阻尼电路4包括两组可变阻抗电路41和42。一方的可变阻抗电路41相对于旁路开关5串联连接。而另一方的可变阻抗电路42以一方的可变阻抗电路41的输出端为分界点,相对于旁路开关5并联连接,其末端接地到地GND。
一方的可变阻抗电路41包括:串联连接的N个(N为大于等于2的整数。在图2的示例中N=3)阻抗元件R1、R2、R3;以及用来从该3个阻抗元件R1、R2、R3之中选择任意的阻抗元件的N个(=3个)开关SW1、SW2、SW3。3个阻抗元件R1、R2、R3的阻抗值可以相同,也可以不同。
3个阻抗元件R1、R2、R3和3个开关SW1、SW2、SW3梯式(ladder)连接,将任意一个开关接通,由此来选择串联连接的阻抗元件。例如,如果第一号开关SW1接通,则仅仅第一号阻抗元件R1与旁路开关5串联连接。此外,如果第二号开关SW2接通,则第一号阻抗元件R1和第二号阻抗元件R2与旁路开关5串联连接。
另外,另一方的可变阻抗电路42包括:并联连接的N个(N为大于等于2的整数。图2的示例中N=3)的阻抗元件R4、R5、R6;以及用于从该3个阻抗元件R4、R5、R6之中选择任意的阻抗元件的N个(=3个)开关SW4、SW5、SW6。3个阻抗元件R4、R5、R6的阻抗值相互不同。
3个阻抗元件R4、R5、R6和3个开关SW4、SW5、SW6分别串联连接,这3个串联电路与地GND并联连接。由此,将开关SW4至SW6中任意的开关接通,选择与地GND连接的阻抗元件。例如,如果第一号开关SW4接通,则第一号阻抗元件R4接地到地GND。此外,如果第二号开关SW5接通,则第二号阻抗元件R5接地到地GND。
根据从接口电路13提供的控制信号AD1至AD3,控制将构成一方的可变阻抗电路41中的开关SW1至SW3的哪个接通。另外,根据从接口电路13提供的控制信号AD1至AD3,控制将构成另一方的可变阻抗电路42的开关SW4至SW6的哪个接通。即,第一号的开关(SW1,SW4)、第二号的开关(SW2,SW5)、第三号的开关(SW3,SW6)分别同步地接通或切断。
在这样构成的天线阻尼电路4中,接通3组开关(SW1,SW4)、(SW2,SW5)、(SW3,SW6)中任意的开关组,能够使衰减量可变。例如,开关(SW1,SW4)接通时的衰减量ATT为:
ATT=R4/(R1+R4)。
图3表示本实施形态的LNA 3的结构示例。如图3所示,本实施形态的LNA3具有可变阻抗电路31,用来使增益可变。此可变阻抗电路31包括:并联连接的M个(M为大于等于2的整数。在图3的示例中M=4)阻抗元件R11、R12、R13、R14;及用来从该4个阻抗元件R11至R14之中选择任意的阻抗元件的M个(=4个)开关SW11、SW12、SW13、SW14。4个阻抗元件R11至R14的阻抗值相互不同。
4个阻抗元件R11至R14和4个开关SW11至SW14分别串联连接,各串联电路并联连接。由此,将任意一个开关接通,选择作为负荷阻抗使用的阻抗元件。例如,如果第一号开关SW11接通,则第一号阻抗元件R11作为电源VDD和地GND之间的负荷阻抗连接。另外,如果第二号开关SW12接通,则第二号阻抗元件R12作为电源VDD和第四nMOS晶体管N4之间的负荷阻抗连接。
在该可变阻抗电路31和电源VDD之间,连接有pMOS晶体管P1。另外,在可变阻抗电路31和地GND之间,连接有第一nMOS晶体管N1、第二nMOS晶体管N2、及第四nMOS晶体管N4。在此,第一nMOS晶体管N1作为源极接地放大器工作。第四nMOS晶体管N4相对于源极接地放大器N1级联连接,其漏极与向频率转换电路6输出的输出端子OUT连接。此外,第二nMOS晶体管N2相对于源极接地放大器N1串联连接,其源极与地GND连接。
pMOS晶体管P1及第二nMOS晶体管N2用来控制是否对于LNA3用旁路绕过。另外,进一步设有第三nMOS晶体管N3及反转器INV,用来控制是否对于LNA3用旁路绕过。关于第三nMOS晶体管N3,其漏极连接至第四nMOS晶体管N4的栅极,其源极连接到地GND。
从图1的接口电路13输出的控制信号LNABP施加到pMOS晶体管P1的栅极及第三nMOS晶体管N3的栅极,并且经由反转器INV施加到第二nMOS晶体管N2的栅极。
当LNA 3导通时,控制信号LNABP为低电平信号。由此,第二nMOS晶体管N2导通,第三nMOS晶体管N3截止,pMOS晶体管P1导通,由此,源极接地放大器N1的源极接地到地GND,从BPF 2输入的信号由源极接地放大器N1放大。然后,放大的信号经由与源极接地放大器N1级联连接的第四nMOS晶体管N4输出到频率转换电路6。
另一方面,当天线阻尼电路4导通时,控制信号LNABP为高电平信号。由此,第二nMOS晶体管N2截止,第三nMOS晶体管N3导通,pMOS晶体管P1截止,从BPF 2输入的信号经由天线阻尼电路4和旁路开关5输出到频率转换电路6。
此时,由于第二nMOS晶体管N2截止,第三nMOS晶体管N3导通,因此,源极接地放大器N1的源极处于浮置状态,源极接地放大器N1处于直流截止。源极接地放大器N1处于直流截止,因此,天线阻尼电路4工作时的输入动态范围能够不受源极接地放大器N1的非线性失真的影响,能够实现所希望的特性。
即,如果第二nMOS晶体管N2不截止,则源极接地放大器N1的栅极-源极之间有偏压,源极接地放大器N1如同二极管一样工作。此二极管的非线性失真使输入动态范围劣化。第二nMOS晶体管N2截止,由此能够避免这样的问题。而且,如果第三nMOS晶体管N3导通,则第四nMOS晶体管N4截止,源极接地放大器N1的漏极中直流流动的路径消失。由此,能够扩大天线阻尼电路4工作时的输入动态范围。
另外,天线阻尼电路4工作时pMOS晶体管P1截止,因此,不需要的直流电流不会流过可变阻抗电路31。
在如上所述形成LNA 3的情况下,切换阻抗元件R11至R14的连接使LNA 3的增益可变。例如,根据控制信号PG 1而使第一号开关SW11接通时的增益VG表示为:
Figure A200680054329D00101
Ron:开关SW11的导通阻抗
gm:源极接地放大器N1的互导
Rpon:pMOS晶体管P1的导通阻抗。
下面,说明LNA 3、天线阻尼电路4、及旁路开关5的操作示例。图4表示LNA3及天线阻尼电路4的增益控制示例。在图4中,VD表示窄频带数字中间频率信号(希望波)的检测电平,VUD表示宽频带数字中间频率信号(希望波+干扰波)的检测电平,Ga表示天线阻尼电路4的增益,Gn表示LNA 3的增益。
如图4所示,基于窄频带数字中间频率信号的电平VD和宽频带数字中间频率信号的电平VUD,控制LNA 3的增益Gn和天线阻尼电路4的增益Ga,由此使得接收信号的电场强度不超过电路的动态范围,改善失真发生方面的性能。在此情况下,首先,LNA 3的增益Gn下降(放大增益接近0[dB]),由此执行接收信号的衰减之后,在即使如此衰减量仍然不足的情况下,天线阻尼电路4的增益Ga下降(使增益衰减到0[dB]以下)。
例如,如果AGC范围为60[dB],则当窄频带数字中间频率信号的电平VD比预定值D小时,相应于宽频带数字中间频率信号的电平,将LNA 3的增益Gn最大下降20[dB]的程度。此外,窄频带数字中间频率信号的电平VD比预定值D大,且宽频带数字中间频率信号的电平也比预定值UD大时,仅仅将LNA 3的增益Gn下降20[dB],则衰减量不足。在此情况下,相应于宽频带数字中间频率信号的电平,利用天线阻尼电路4执行最大40[dB]程度的衰减。在此,控制LNA 3的增益Gn时,旁路开关5切断。另一方面,控制天线阻尼电路4的增益Ga时,使LNA3进入电气截止状态,接通旁路开关5。
如上所述,在本实施形态的自动增益控制电路中,天线阻尼电路4与LNA3并联连接,并且,天线阻尼电路4与旁路开关5串联连接。根据这样的结构,LNA 3工作时,由于信号路径上没有引入像天线阻尼电路4那样的阻抗衰减器,因此,对LNA3的噪声指数没有影响。而且,由于旁路开关5对于LNA 3并非串联连接,因此,也能够防止旁路开关5的导通阻抗造成LNA 3的噪声指数劣化。
另一方面,天线阻尼电路4工作时的信号路径为BPF 2→天线阻尼电路4→旁路开关5→频率转换电路6,不经过LNA 3。总体上,LNA 3由于设计为高增益以获得所希望的输入灵敏度,因此动态范围难以取大。与此相对,旁路开关5由于包含模拟开关等,因此能够使动态范围变大。由此,旁路开关5进入接通状态,从而形成增益大致为0的经过动态范围大的旁路开关5的信号路径,因而,输入两个波的干扰波时的相互调制失真特性也能够大幅度改善。
如上文详细说明那样,根据本实施形态,与希望波及干扰波的电平相应地适当设定LNA 3和天线阻尼电路4的增益,并且适当地切换旁路开关5的接通/切断。此外,旁路开关5对于LNA 3并联连接,而不是串联连接,因此能够防止旁路开关5的导通阻抗造成LNA 3的噪声指数劣化。由此,能够使噪声特性及失真特性最适当,能够获得所希望的输入灵敏度。
在上述实施形态中,对窄频带数字中间频率信号进行A/D转换并输入至DSP 12,同时对宽频带数字中间频率信号进行A/D转换并输入至DSP 12,由DSP 12生成用于RF-AGC的控制信号,上面对该例子进行了说明,但本发明并不局限于此。例如,也可以取代A/D转换电路9和11及DSP 12,而是利用模拟电路生成用于RF-AGC的控制电压。
又,在上述实施形态中,说明了控制LNA 3的增益和天线阻尼电路4的增益的示例,但本发明并不局限于此。例如,也可以将控制电压从接口电路13输出至频率转换电路6,由此进一步控制频率转换电路6的增益。
又,在上述实施形态中,源极接地放大器用于LNA3,但也可以用栅极接地放大器。例如,LNA 3能够按照下文所述构成。
一种自动增益控制电路包括:
第一nMOS晶体管,作为对输入信号放大的栅极接地放大器工作;以及
第二nMOS晶体管及第三nMOS晶体管,用于控制所述第一nMOS晶体管的电流路径的导通/切断;
其中,所述第二nMOS晶体管与所述第一nMOS晶体管串联连接,并且所述第二nMOS晶体管的源极接地;
所述第三nMOS晶体管的漏极与所述第一nMOS晶体管的栅极连接,并且所述第三nMOS晶体管的源极接地;
预定控制信号施加至所述第三nMOS晶体管的栅极,并且反转所述预定控制信号的逻辑的信号施加至所述第二nMOS晶体管的栅极。
此外,上述实施形态仅仅表示任意的实施本发明的具体化的一个示例,而非据此来对本发明的技术上的范围进行限定性的解释。即,本发明不脱离其精神或其主要特征,能够以各种各样的形式来实施。
下面说明本发明在产业上的可利用性。
本发明可用于具有可变增益的高频放大电路及衰减电路的自动增益控制电路。该自动增益控制电路能够适用于例如无线电接收器、电视机、移动电话等的无线通信设备。

Claims (8)

1.一种自动增益控制电路,其特征在于:
该自动增益控制电路包括:
高频放大电路,以可变地设定的增益对接收的高频信号放大;
衰减电路,以可变地设定的衰减度控制所述接收的高频信号;以及
旁路开关,与所述衰减电路串联连接;
其中,包含所述衰减电路及所述旁路开关的串联电路的输入输出节点和所述高频放大电路的输入输出节点分别连结,并联连接所述串联电路和所述高频放大电路。
2.按照权利要求1所述的自动增益控制电路,其特征在于,所述高频放大电路包括:
作为用于放大输入信号的放大器工作的MOS晶体管;以及
用于控制所述放大器的电流路径的导通/切断的MOS晶体管。
3.按照权利要求1所述的自动增益控制电路,其特征在于:
所述高频放大电路包括:
第一nMOS晶体管,作为用于放大输入信号的源极接地放大器工作;
第二nMOS晶体管及第三nMOS晶体管,用于控制所述第一nMOS晶体管的电流路径的导通/切断;以及
第四nMOS晶体管,与所述第一nMOS晶体管级联连接;
其中,所述第二nMOS晶体管与所述第一nMOS晶体管串联连接,并且所述第二nMOS晶体管的源极接地;
所述第三nMOS晶体管的漏极与所述第四nMOS晶体管的栅极连接,并且所述第三nMOS晶体管的源极接地;
预定控制信号施加至所述第三nMOS晶体管的栅极,并且反转所述预定控制信号的逻辑的信号施加至所述第二nMOS晶体管的栅极。
4.按照权利要求3所述的自动增益控制电路,其特征在于:
pMOS晶体管经由负荷阻抗与所述第一nMOS晶体管串联连接,并且所述pMOS晶体管的源极连接至电源;
所述预定控制信号施加至所述pMOS晶体管的栅极。
5.按照权利要求3或者权利要求4所述的自动增益控制电路,其特征在于:
所述预定控制信号为用于控制所述旁路开关的接通/切断的控制信号。
6.一种低噪声放大电路,其特征在于,包括:
作为用于放大输入信号的放大器工作的MOS晶体管;以及
用于控制所述放大器的电流路径的导通/切断的MOS晶体管。
7.一种低噪声放大电路,其特征在于:
该低噪声放大电路包括:
第一nMOS晶体管,作为用于放大输入信号的源极接地放大器工作;
第二nMOS晶体管及第三nMOS晶体管,用于控制所述第一nMOS晶体管的电流路径的导通/切断;以及
第四nMOS晶体管,与所述第一nMOS晶体管级联连接;
其中,所述第二nMOS晶体管与所述第一nMOS晶体管串联连接,并且所述第二nMOS晶体管的源极接地;
所述第三nMOS晶体管的漏极与所述第四nMOS晶体管的栅极连接,并且所述第三nMOS晶体管的源极接地;
预定控制信号施加至所述第三nMOS晶体管的栅极,并且反转所述预定控制信号的逻辑的信号施加至所述第二nMOS晶体管的栅极。
8.按照权利要求7所述的低噪声放大电路,其特征在于:
pMOS晶体管经由负荷阻抗与所述第一nMOS晶体管串联连接,并且所述pMOS晶体管的源极连接至电源;
所述预定控制信号施加至所述pMOS晶体管的栅极。
CNA200680054329XA 2006-04-24 2006-11-29 自动增益控制电路及低噪声放大电路 Pending CN101427462A (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP118745/2006 2006-04-24
JP2006118745A JP2007295146A (ja) 2006-04-24 2006-04-24 自動利得制御回路および低雑音増幅回路

Publications (1)

Publication Number Publication Date
CN101427462A true CN101427462A (zh) 2009-05-06

Family

ID=38624694

Family Applications (1)

Application Number Title Priority Date Filing Date
CNA200680054329XA Pending CN101427462A (zh) 2006-04-24 2006-11-29 自动增益控制电路及低噪声放大电路

Country Status (4)

Country Link
US (1) US7795979B2 (zh)
JP (1) JP2007295146A (zh)
CN (1) CN101427462A (zh)
WO (1) WO2007122771A1 (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN111866556A (zh) * 2019-04-30 2020-10-30 广东中元创新科技有限公司 一种用于电视天线接收的信号直通和放大兼容模块

Families Citing this family (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101304655B (zh) * 2005-11-10 2014-12-10 巴斯夫欧洲公司 杀真菌混合物
TWI366319B (en) * 2008-06-04 2012-06-11 Novatek Microelectronics Corp Power convert apparatus
US7898325B2 (en) * 2009-05-28 2011-03-01 Avago Technologies Wireless Ip (Singapore) Pte. Ltd. Amplifier with bypass switch
GB2472273A (en) * 2009-07-31 2011-02-02 Cambridge Silicon Radio Ltd Fine gain adjustment of tuned circuit for UWB receiver
US8265580B2 (en) * 2009-11-17 2012-09-11 SiTune Coporation System and method for handling strong signals and blockers in the RF front end
US20110177789A1 (en) * 2010-01-20 2011-07-21 Wang Chi Cheng Low noise amplifier and the uses thereof
US8810316B2 (en) 2012-11-28 2014-08-19 Motorola Solutions, Inc. Method and apparatus for implementing a low noise amplifier with associated gain and input impedance
CN105450954B (zh) * 2014-08-29 2018-09-04 Tcl海外电子(惠州)有限公司 高频调谐器自动增益控制电路及方法
KR102123600B1 (ko) * 2015-05-29 2020-06-15 삼성전기주식회사 프론트 엔드 회로
GB2569714B (en) * 2016-08-30 2022-11-16 Skyworks Solutions Inc Multi-input amplifier with programmable embedded attenuators
WO2019172283A1 (ja) 2018-03-09 2019-09-12 株式会社村田製作所 高周波回路

Family Cites Families (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH05308233A (ja) * 1992-04-28 1993-11-19 Nippon Telegr & Teleph Corp <Ntt> 高周波増幅装置
JPH06224647A (ja) * 1992-12-03 1994-08-12 Sharp Corp 増幅回路
JPH09174883A (ja) * 1995-12-25 1997-07-08 Seiko Epson Corp インクジェット記録ヘッドの駆動装置
JPH1084300A (ja) 1996-09-10 1998-03-31 Matsushita Electric Ind Co Ltd 高周波フロントエンド回路
US6009129A (en) * 1997-02-28 1999-12-28 Nokia Mobile Phones Device and method for detection and reduction of intermodulation distortion
US6498926B1 (en) * 1997-12-09 2002-12-24 Qualcomm Incorporated Programmable linear receiver having a variable IIP3 point
US6175279B1 (en) * 1997-12-09 2001-01-16 Qualcomm Incorporated Amplifier with adjustable bias current
US6201441B1 (en) * 1998-05-14 2001-03-13 Mitsubishi Denki Kabushiki Kaisha Semiconductor circuit
JP2000278109A (ja) * 1999-03-19 2000-10-06 Fujitsu Ltd 高周波スイッチ、切替型高周波スイッチ、および切替型高周波電力増幅器
JP2001007657A (ja) * 1999-04-21 2001-01-12 Hitachi Ltd 高周波電力増幅装置および無線通信機
JP2004007136A (ja) * 2002-05-31 2004-01-08 Matsushita Electric Ind Co Ltd 自動利得制御回路
JP2004096404A (ja) * 2002-08-30 2004-03-25 Toyota Industries Corp 受信機及びその自動利得制御方法
JP2006101054A (ja) * 2004-09-29 2006-04-13 Oki Electric Ind Co Ltd 増幅回路

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN111866556A (zh) * 2019-04-30 2020-10-30 广东中元创新科技有限公司 一种用于电视天线接收的信号直通和放大兼容模块

Also Published As

Publication number Publication date
US20090096527A1 (en) 2009-04-16
WO2007122771A1 (ja) 2007-11-01
US7795979B2 (en) 2010-09-14
JP2007295146A (ja) 2007-11-08

Similar Documents

Publication Publication Date Title
CN101427462A (zh) 自动增益控制电路及低噪声放大电路
JP5296809B2 (ja) 可変利得増幅器およびそれを備えた高周波信号受信装置
JP2009124189A (ja) 自動利得制御回路
US7675380B2 (en) Integrated digitally controlled linear-in-decibels attenuator
CN103138683B (zh) 放大器电路
US8410846B2 (en) Variable gain amplifier
JP3537395B2 (ja) 半導体増幅回路およびシステム
TW201832480A (zh) 無線電接收器
US6407630B1 (en) DC offset cancelling circuit applied in a variable gain amplifier
CN116743088A (zh) 增益可调低噪声放大器以及射频前端模组
US9673769B2 (en) Variable gain circuit and tuner system provided with same
JP3720333B2 (ja) スイッチトキャパシタ・フィルタおよびディジタル無線受信機
US7443243B2 (en) High frequency amplifier having an attenuator
CN1369963A (zh) 应用于可变增益放大器的直流偏移消除电路
KR101105379B1 (ko) 저잡음 증폭기 및 무선수신기
WO2011030681A1 (ja) 減衰制御装置、信号減衰装置、自動利得制御装置、減衰制御方法及び自動利得制御方法
KR101007579B1 (ko) 증폭기 장치, 방송 무선 수신기, 및 데이터 신호용 수신기
Hanusch et al. Analog baseband-IC for dual mode direct conversion receiver
KR20020070137A (ko) 고주파신호 왜곡을 억제한 고주파신호 전환회로
JP3983511B2 (ja) 利得可変増幅回路およびそれを用いた受信機ならびに送信機
US20220302882A1 (en) Amplifier and signal processing apparatus
KR100576876B1 (ko) 출력 특성 조정이 가능한 전파 정류기 및 이를 이용한수신 신호 강도 검출기
JP3167075U (ja) 受信機
CN116827275A (zh) 低噪声放大器以及射频前端模组
Phan et al. Low-power high-linearity 0.13-µm CMOS WCDMA receiver front-end

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C02 Deemed withdrawal of patent application after publication (patent law 2001)
WD01 Invention patent application deemed withdrawn after publication

Open date: 20090506