CN101103543A - 数字数据接口装置 - Google Patents

数字数据接口装置 Download PDF

Info

Publication number
CN101103543A
CN101103543A CNA2005800469314A CN200580046931A CN101103543A CN 101103543 A CN101103543 A CN 101103543A CN A2005800469314 A CNA2005800469314 A CN A2005800469314A CN 200580046931 A CN200580046931 A CN 200580046931A CN 101103543 A CN101103543 A CN 101103543A
Authority
CN
China
Prior art keywords
controller
interface device
digital data
message
camera
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CNA2005800469314A
Other languages
English (en)
Other versions
CN101103543B (zh
Inventor
贝赫纳姆·卡提比安
乔治·A·威利
布赖恩·斯蒂尔
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Qualcomm Inc
Original Assignee
Qualcomm Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Family has litigation
First worldwide family litigation filed litigation Critical https://patents.darts-ip.com/?family=36498488&utm_source=google_patent&utm_medium=platform_link&utm_campaign=public_patent_search&patent=CN101103543(A) "Global patent litigation dataset” by Darts-ip is licensed under a Creative Commons Attribution 4.0 International License.
Application filed by Qualcomm Inc filed Critical Qualcomm Inc
Priority claimed from PCT/US2005/042402 external-priority patent/WO2006058045A2/en
Publication of CN101103543A publication Critical patent/CN101103543A/zh
Application granted granted Critical
Publication of CN101103543B publication Critical patent/CN101103543B/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F8/00Arrangements for software engineering
    • G06F8/60Software deployment
    • G06F8/65Updates
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/46Multiprogramming arrangements
    • G06F9/50Allocation of resources, e.g. of the central processing unit [CPU]
    • G06F9/5061Partitioning or combining of resources
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/003Details of a display terminal, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • G09G5/006Details of the interface to the display terminal
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/36Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators characterised by the display of a graphic pattern, e.g. using an all-points-addressable [APA] memory
    • G09G5/39Control of the bit-mapped memory
    • G09G5/393Arrangements for updating the contents of the bit-mapped memory
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04JMULTIPLEX COMMUNICATION
    • H04J3/00Time-division multiplex systems
    • H04J3/02Details
    • H04J3/04Distributors combined with modulators or demodulators
    • H04J3/047Distributors with transistors or integrated circuits
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04WWIRELESS COMMUNICATION NETWORKS
    • H04W88/00Devices specially adapted for wireless communication networks, e.g. terminals, base stations or access point devices
    • H04W88/02Terminal devices

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Software Systems (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Computer Hardware Design (AREA)
  • General Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Computer Security & Cryptography (AREA)
  • Information Transfer Systems (AREA)
  • Studio Devices (AREA)
  • Communication Control (AREA)
  • Controls And Circuits For Display Device (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Dram (AREA)
  • Telephonic Communication Services (AREA)
  • Stroboscope Apparatuses (AREA)
  • Computer And Data Communications (AREA)
  • Hardware Redundancy (AREA)
  • Mobile Radio Communication Systems (AREA)
  • Electronic Switches (AREA)

Abstract

本发明针对一种数字数据接口装置,其用于经由通信链路以高速率传递数字演示数据。所述数字数据接口装置包含消息解译器、内容模块和控制模块。所述数字数据接口装置可包含MDDI链路控制器。所述数字数据接口装置可用于控制外围装置,例如相机、条形码读出器、图像扫描仪、音频装置或其它传感器。在一个实例中,提供具有带有MDDI链路的相机和数字数据装置接口的蜂窝式电话。

Description

数字数据接口装置
技术领域
本发明大体上涉及数据通信。更明确地说,本发明涉及一种数字数据接口装置。
背景技术
过去几年中,计算机、移动电话、移动电话相机和视频捕获装置、个人数据助理、电子游戏相关产品和各种视频技术(例如,DVD和高清晰度VCR)已显著进步以提供对分辨率日益变高的静态、视频、视频点播和图形图像的捕获和演示。将这些可视图像与高质量视频数据(例如,CD型声音再现、DVD和具有相关联的音频信号输出的其它装置)组合,从而为最终用户产生更逼真、内容丰富或真实的多媒体体验。另外,已开发出高度可移动的、高质量的声音系统和音乐传送机构(例如,MP3播放器)以便为用户仅提供音频演示。
高质量数据演示的发展迫使需要建立可以高数据速率传递数据的专用接口,使得数据质量不会降级或削弱。一个此类接口是移动显示数字接口(Mobile Display DigitalInterface,MDDI),其用于(例如)在具有相机的蜂窝式电话的下翻盖(lower clamshell)与上翻盖(upper clamshell)之间交换高速数据。MDDI是具有成本效益的、低功率消耗的传递机制,其实现主机与客户端之间经由短程通信链路的甚高速数据传递。MDDI最少只需要四根引线加上用于递送最大带宽达每秒3.2吉比特的双向数据传递的功率。
在一个应用中,MDDI通过显著减少穿过手持机的铰链以使数字基带控制器与LCD显示器和/或相机互连的引线的数目,来增加可靠性并减少翻盖蜂窝式电话的功率消耗。此引线的减少还允许手持机制造商通过简化翻盖或滑盖手持机设计来降低开发成本。
虽然可使用MDDI和其它数据接口来有效地提供接口上的高速数据速率,但交换经由MDDI或其它数据接口链路接收的数据的接口系统对于特定应用来说通常较慢且并不是最佳的,所述特定应用例如(举例来说)处理待在蜂窝式电话的下翻盖部分与上翻盖部分之间交换的相机图像和控制数据。
需要一种数字数据装置接口来提供对于经由MDDI或其它高速链路收集和交换的数据的有效处理。
发明内容
本发明提供一种数字数据接口装置,其用于经由通信链路以高速率传递数字演示数据。所述数字数据接口装置包含消息解译器、内容模块和控制模块。消息解译器模块接收并解译来自系统控制器的命令,并经由通信链路向系统控制器产生响应消息,解译所述消息,且将命令的信息内容路由到数字数据接口装置内的适当模块。内容模块接收来自外围装置的数据,存储所述数据并将数据经由通信链路传递到系统控制器。控制模块接收来自消息解译器的信息,并将信息路由到外围装置的控制区块。
在一个实例中,数字数据接口装置包含MDDI链路控制器。数字数据接口装置可用于控制外围装置,例如相机、条形码读出器、图像扫描仪、音频装置或其它传感器。在一个特定实例中,提供具有带有MDDI链路的相机和数字数据装置接口的蜂窝式电话。
下文参看附图详细描述本发明的其它实施例、特征和优点,以及本发明各种实施例的结构和操作。
附图说明
参看附图描述本发明。图中,相似参考标号表示相同或功能类似的元件。元件第一次出现的图由相应参考标号中最左数位表示。
图1是耦合到数字装置和外围装置的数字数据装置接口的图。
图2是消息解译器模块的图。
图3是内容模块的图。
图4是控制模块的图。
图5是具有上翻盖部分和下翻盖部分的蜂窝式电话的图,所述蜂窝式电话使用MDDI接口来提供位于上翻盖和下翻盖中的电子装置之间的高速度数据通信。
图6是具有使用MDDI接口的相机的蜂窝式电话的上翻盖的图。
具体实施方式
本说明书揭示并入有本发明的特征的一个或一个以上实施例。所揭示的实施例仅例示本发明。本发明的范围不限于所揭示的实施例。本发明由所附权利要求书界定。
所描述的实施例和说明书中对于“一个实施例”、“实施例”、“示范性实施例”等的参考表示所描述的实施例可包含特定部件、结构或特性,但可能并不一定每个实施例均包含所述特定部件、结构或特性。此外,这些短语不一定是指同一实施例。此外,当结合实施例描述特定部件、结构或特性时,应了解,结合明确或未明确描述的其它实施例来实行此特定部件、结构或特性应在所属领域的技术人员的知识范围内进行。
本发明的实施例可实施在硬件、固件、软件,或其任何组合中。本发明的实施例也可实施为存储在机器可读媒体上的指令,所述指令可由一个或一个以上处理器读取和执行。机器可读媒体可包含用于以可由机器(例如,计算装置)读取的形式存储或传输信息的任何机构。举例来说,机器可读媒体可包含只读存储器(ROM);随机存取存储器(RAM);磁盘存储媒体;光学存储媒体;快闪存储器装置;电、光学、声音或其它形式的传播信号(例如,载波、红外信号、数字信号等)等等。此外,本文中可将固件、软件、例行程序、指令描述为执行某些动作。然而,应了解,这些描述仅出于方便的目的,且这些动作实际上来自计算装置、处理器、控制器或执行所述固件、软件、例行程序、指令等的其它装置。
图1是耦合到数字装置150和外围装置180的数字数据装置接口100的图。数字装置150可包含(但不限于)蜂窝式电话、个人数据助理、智能电话或个人计算机。大体上说,数字装置150可包含充当针对数字指令和处理数字演示数据(digital presentationdata)的处理单元的数字装置。数字装置150包含系统控制器160和链路控制器170。
外围装置180可包含(但不限于)相机、条形码读出器、图像扫描仪、音频装置和传感器。大体上说,外围装置180可包含音频、视频或图像捕获和显示装置,其中在外围装置与处理单元之间交换数字演示数据。外围装置180包含控制区块190。例如,当外围装置180是相机时,控制区块190可包含(但不限于)镜头控制、闪光或白色LED控制及快门控制。
数字演示数据可包含表示音频、图像和多媒体数据的数字数据。
数字数据接口装置100经由通信链路105以高速率传递数字演示数据。在一个实例中,可使用MDDI通信链路,其支持最大带宽为每秒3.2吉比特的双向数据传递。视通信链路而定,可支持数据传递的高于或低于此示范性速率的其它高速率。数字数据接口装置100包含消息解译器模块110、内容模块120、控制模块130和链路控制器140。
位于数字数据接口100内的链路控制器140和位于数字装置150内的链路控制器170建立通信链路105。链路控制器140和链路控制器170可以是MDDI链路控制器。
视频电子标准协会(“VESA”)MDDI标准描述允许便携式装置将来自小型便携式装置的数字图像传送到较大的外部显示器的高速数字包接口的要求。MDDI应用微型连接器系统和对于将便携式计算、通信和娱乐装置链接到例如可佩带的微显示器的新兴产品来说比较理想的细挠性电缆。其还包含关于如何简化主机处理器与显示装置之间的连接的信息,以便减少成本并增加这些连接的可靠性。链路控制器140和170基于VESA MDDI标准来建立通信路径105。
2004年7月6日颁予Zou等人的题为“Generating and Implementing a CommunicationProtocol and Interface for High Data Rate Signal Transfer”的第6,760,772号美国专利(772专利)描述一种数据接口,其使用包结构经由通信路径在主机与客户端之间传递数字数据,其中所述包结构链接在一起以形成针对演示数据的通信协议。′772专利中教示的本发明的实施例针对MDDI接口。链路控制器(例如,链路控制器140和170)使用信号协议,所述链路控制器经配置以产生、传输并接收形成通信协议的包,并将数字数据形成为一种或一种以上类型的数据包,其中至少一种类型的数据包驻存在主机装置中并经由通信路径(例如,通信路径105)耦合到客户端。所述接口提供经由短程“串行”型数据链路的具有成本效益的、低功率、双向、高速数据传递机制,其适合于与微型连接器和细挠性电缆一起实施。链路控制器140和170的实施例基于772专利的教示建立通信路径105。′772专利全文以引用的方式并入本文中。
此外,主机包含可通过使用本发明而受益的若干类型的装置中的一者。举例来说,主机可以是手持式、膝上型、或类似的移动计算装置的形式的便携式计算机,例如图中描绘为数字装置150。所述主机也可以是个人数据助理(PDA)、寻呼装置,或许多无线电话或调制解调器中的一者。或者,主机装置可以是便携式娱乐或演示装置,例如便携式DVD或CD播放器或游戏装置。
主机可作为主机装置或控制元件驻存在期望与客户端进行高速通信链接的多种其它广泛使用的或计划的市售产品中。举例来说,主机可用于以高速率将数据从视频记录装置传递到基于存储的客户端以实现改进的响应,或传递到高清晰度的较大屏幕以用于演示。并入有板载库存(onboard inventory)或计算系统和/或通至其它家用装置的蓝牙连接的器具(例如,冰箱)在因特网或蓝牙连接模式下操作时可具有改进的显示能力,或当电子计算机或控制系统(主机)驻存在机柜中其它地方时对于室内显示器(客户端)和键区或扫描仪(客户端)的配线需求减少。大体上来说,所属领域的技术人员将了解可通过使用这种接口而受益的多种现代电子装置和器具,以及利用新添加或现有的连接器或电缆中可用的有限数目的导体来改进老装置使其以较高数据速率传送信息的能力。
同时,客户端可包括多种可用于向最终用户提供信息或将信息从用户提供到主机的装置。举例来说,并入在护目镜或眼镜中的微显示器、内置于帽子或头盔中的投影装置、内置于车辆中(例如,观察窗或挡风玻璃中)的小型屏幕或甚至全息照相元件,或各种扬声器、头戴受话器或用于演示高质量声音或音乐的声音系统。其它演示装置包含用于为会议或电影和电视图像演示信息的投影仪或投影装置。另一实例将是使用触摸板或敏感装置、语音辨识输入装置、安全扫描仪等,除来自用户的触摸或声音外几乎不使用其它实际“输入”即可调用这些装置来从装置或系统用户传递大量信息。另外,计算机的扩展坞(docking station)和车载套件(car kit)或桌面套件(desk-top kit)以及无线电话的支持架可充当介接到最终用户或到其它装置和设备的接口装置,并使用客户端(例如鼠标等输出或输入装置)或主机来辅助传递数据(尤其在涉及高速网络的情况下)。
然而,所属领域的技术人员将容易了解,本发明不限于这些装置,市场上存在建议使用的旨在在存储和传送方面或在重放演示方面为最终用户提供高质量图像和声音的许多其它装置。本发明可用于增加各种元件或装置之间的数据处理量,以适应实现期望的用户体验所需的高数据速率。
本发明MDDI和通信信号协议可用于简化主机处理器、控制器或电路组件(例如)与装置或装置外壳或结构内的显示器之间的互连(称为内部模式),以便减小成本或复杂性以及相关联的功率和控制要求或对这些连接的约束条件,并改进可靠性,不仅针对到达或来自外部元件、装置或设备的连接(称为外部模式)。
无线通信装置每一者均具有或包括例如(但不限于)无线手持机或电话、蜂窝式电话、数据收发器,或者寻呼或定位接收器的设备,且视需要可为手持式或可为如安装在车辆(包含汽车、货车、轮船、火车和飞机)中的便携式。然而,虽然无线通信装置通常视为移动的,但还应了解,本发明的教示适用于一些配置中的“固定”单元。另外,本发明的教示适用于例如一个或一个以上数据模块或调制解调器的无线装置,其可用于传递数据和/或语音业务,且可使用(例如)电缆或其它已知的无线链路或连接与其它装置通信,以传递信息、命令或音频信号。另外,可使用命令来促使调制解调器或模块以预定的协同或关联方式工作,以经由多个通信信道传递信息。无线通信装置有时也称为用户终端、移动台、移动单元、订户单元、移动无线电设备或无线电电话、无线单元,或在一些通信系统中视偏好而简称为“用户”和“移动装置”。
在无线装置的情境中,本发明可与使用多种工业标准的无线装置一起使用,例如(但不限于)蜂窝式模拟先进移动电话系统(AMPS),和以下数字蜂窝式系统:码分多址(CDMA)扩频系统;时分多址(TDMA)系统;和使用TDMA和CDMA技术的较新的混合式数字通信系统。电信工业协会/电子工业协会(TIA/EIA)标准IS-95中描述了CDMA蜂窝式系统。TIA/EIA标准IS-98中描述了组合的AMPS&CDMA系统。国际移动电信系统2000/全球移动电信系统或IMT-2000/UM标准(涵盖通常称为宽带CDMA(WCDMA)、cdma2000(例如,cdma2000 1x-rxtt cdma2000 1x、3x或MC标准)或TD-SCDMA)中描述了其它通信系统。基于卫星的通信系统也利用这些或类似的已知标准。
在其它实施例中,链路控制器140和170两者均可以是USB链路控制器,或其两者均可包含控制器的组合,例如,举例来说MDDI链路控制器与另一类型的链路控制器(例如,举例来说USB链路控制器)。或者,链路控制器140和170可包含控制器的组合,例如,MDDI链路控制器与用于在数字数据接口装置100与数字装置150之间交换确认消息的单一链路。链路控制器140和170另外可支持其它类型的接口,例如以太网或RS-232串行端口接口。相关领域的技术人员基于本文的教示将了解可支持额外接口。
在数字数据接口装置100内,消息解译器模块110接收来自系统控制器160的命令,并经由通信链路105向系统控制器160产生响应消息,解译命令消息,且将命令的信息内容路由到数字数据接口装置100内的适当模块。图2展示消息解译器模块110的结构和功能的细节。
明确地说,参看图2,消息解译器模块110包含消息解译器控制器210、响应缓冲器220和命令缓冲器230。
消息解译器控制器210读取并解译传入的消息,产生寄存器存取并产生响应消息。传入的消息(例如)包含来自数字装置150的用于控制外围装置180的指令。响应消息可包含返回数字装置150的对于指令是否被执行的确认消息。响应消息还可包含从外围装置180读取数据的请求,和对数字装置150的未经请求的控制命令。
响应缓冲器220耦合到消息解译器控制器210并对响应消息进行缓冲。响应缓冲器控制器225可耦合在响应缓冲器220与链路控制器140之间以调节传出的响应消息向链路控制器140的流动。
命令缓冲器230也耦合到消息解译器控制器210并对传入的命令消息进行缓冲。命令缓冲器控制器235可耦合在命令缓冲器230与链路控制器140之间,并调节从链路控制器140接收的传入的命令消息的流动。命令缓冲器控制器235还识别有效命令消息并检测有效命令消息内的新事务。命令缓冲器控制器235包含误差检测机构,其检查与命令消息相关联的预定义的唯一识别符以检测特定命令消息内或一组命令消息内的一个或一个以上缺失部分。在示范性实施方案中,预定义的唯一识别符包含命令消息开始处的单个位。
返回参看图1,内容模块120接收来自外围装置180的数据,存储所述数据并将数据经由通信链路105传递到系统控制器160。图3展示内容模块120的结构和功能的更多细节。
参看图3,内容模块120包含内容缓冲器310、读取控制模块320、写入和同步控制模块330,以及寄存器区块340。内容缓冲器310存储从外围装置180接收的数据。
读取控制模块320对数据从内容缓冲器310向链路控制器140的传递进行管理。举例来说,读取控制模块320可经由链路控制器140从数字装置150接收对数据的请求。读取控制模块320可将指示数据大小和数据是否准备就绪以进行发送的消息提供到数字装置150。当数据可用时,可接着直接从内容缓冲器310传递数据,或直接经由读取控制模块320传递数据。
写入和同步控制模块330对数据从外围装置1 80向内容缓冲器310的流动进行管理。写入和同步控制模块330包含用于将从外围装置180接收的一些或所有数据选择性地写入到内容缓冲器310的装置。写入和同步控制模块330还包含用于检查包含在所接收的数据内的同步脉冲以确定用于区分内容的一个或一个以上数据边界的装置。另外,写入和同步模块330可包含用于将时序信息插入到数据中的装置。
寄存器区块340存储影响内容缓冲器310、读取控制模块320以及写入和同步控制模块330中的至少一者的行为的操作参数。寄存器区块340也可耦合到消息解译器模块110以便接收操作参数。举例来说,寄存器区块340可存储可用于在外围装置180是相机时抽选视频信号或帧的视频数据掩码(video data mask)。类似地,操作参数可包含用于在视频信号帧和线内进行子取样的指令,以及用于确定视频信号的边缘的指令。参数还可包含每线的像素,和窗口高度与宽度信息,所述信息接着用于指示写入和同步控制模块330及读取控制模块320的行为。
返回参看图1,控制模块130接收来自消息解译器130的信息,并将信息路由到外围装置180的控制区块190。控制模块130也可接收来自控制区块190的信息,并将信息路由到消息解译器模块110。图4展示控制模块130的结构和功能的更多细节。
参看图4,控制模块130包含控制寄存器区块410和外围控制区块420。控制寄存器区块410包含为外围控制区块420提供控制指令的寄存器。控制寄存器区块410耦合在消息解译器模块110与外围控制区块420之间。外围控制区块420收集来自控制寄存器区块410的外围控制信息,并使用所述信息来控制外围装置180。举例来说,当外围装置180是相机时,外围控制区块420可包含用于相机的闪光或白色LED控制、快门和曝光控制、镜头控制和主控制的控制区块。
图5是具有上翻盖部分和下翻盖部分的蜂窝式电话500的方框图,所述蜂窝式电话500使用MDDI接口来提供位于上翻盖和下翻盖中的组件之间的高速数据通信。以下关于蜂窝式电话500的论述内容提供说明性实例,其进一步展示数字数据接口装置100的实用性并提供关于其实施方案和用途的额外细节。基于本文的论述内容,数字数据接口装置100与其它装置(例如,个人数字助理和其它类型的移动电话)一起使用将是显而易见的且在本发明的精神和范围内。
参看图5,蜂窝式电话500的下翻盖部分502包含移动台调制解调器(MSM)基带芯片104。MSM 104是数字基带控制器。本发明不限于与MSM基带芯片504一起使用。在其它实施例中,MSM基带芯片504可以是另一类型的基带处理器、可编程数字信号处理器(DSP)或控制器。蜂窝式电话500的上翻盖部分514包含液晶显示器(LCD)模块516和相机模块518。下翻盖部分502和上翻盖部分514两者均封闭在塑料中,与通常使用蜂窝式电话的情况一样。铰链550和552以机械方式将下翻盖502连接到上翻盖514。挠性耦合554提供下翻盖502与上翻盖514之间的电耦合。
MDDI链路510将相机模块518连接到MSM 504。在一实施例中,为相机模块518和MSM 504的每一者提供MDDI链路控制器。例如,在蜂窝式电话500内,MDDI主机522集成到耦合到相机模块512的接口系统530,而MDDI客户端506驻存在MDDI链路510的MSM侧。在一实施例中,MDDI主机是MDDI链路的主控制器。
在蜂窝式电话500中,来自相机模块518的像素数据在传输到MDDI链路510上之前,由接口系统530使用MDDI主机522接收并格式化为MDDI包。MDDI客户端506接收MDDI包并将其再转换为与由相机模块518产生的像素数据相同格式的像素数据。接着将像素数据发送到MSM 504中的适当区块以进行处理。
类似地,MDDI链路512将LCD模块516连接到MSM 504。MDDI链路512将集成到MSM 504中的MDDI主机508与集成到耦合到LCD模块516的接口系统532中的MDDI客户端520互连。由MSM 504的图形控制器产生的显示数据在被传输到MDDI链路512上之前,由MDDI主机508接收并格式化为MDDI包。MDDI客户端520接收MDDI包并将其再转换为显示数据,并通过接口系统532处理所述显示数据以供LCD模块516使用。在替代实施例中,相机模块518和LCD模块516可使用相同的MDDI链路,而不是使用单独的MDDI链路,例如图5所示的MDDI链路510和512。
接口系统530和532表示数字数据装置接口100的不同实施例。在接口系统530的情况下,将实施数字数据装置接口100元件以支持相机图像的数据传递和相机的相机控制功能。在接口系统532的情况下,将实施数字数据装置接口100元件以支持将数据显示到LCD和对LCD的控制功能。进一步解释接口系统530以说明当用于具有相机的蜂窝式电话(例如,具有相机模块518的蜂窝式电话500)中时数字数据装置接口100的实施例。
图1中的装置与蜂窝式电话500之间的关系如下。数字数据装置接口100由接口系统530表示。链路控制器140由MDDI主机522表示。外围装置180由相机模块518表示。系统控制器160由MSM 504表示,且链路控制器170由MDDI客户端506表示。
图6是上翻盖514的图且提供关于接口系统530的更多细节以突出在具有相机的蜂窝式电话内使用的数字数据装置接口100的示范性实施例。接口系统530包含MDDI主机522、相机消息解译器602、相机视频接口604、I2C主控器606、马达控制608和闪光/白色LED定时器610。I2C总线是通常使用的控制总线,其提供电路之间的通信链路。I2C总线由Philips Electronics N.V.在20世纪80年代开发。
回想一下,接口系统530对应于数字数据装置接口100。接口系统530的组件以以下方式对应于数字数据装置接口100的组件。相机消息解译器602对应于消息解译器模块100。相机视频接口604对应于内容模块120。I2C主控器606、马达控制608和闪光/白色LED定时器610共同对应于控制模块130。
相机消息解译器602接收命令,并经由MDDI主机522向MSM 504产生响应消息。相机消息解译器602解译消息,且将信息内容路由到接口系统530内的适当区块(其可称为MDDI相机接口装置)。相机视频接口604接收来自相机620的图像数据,存储所述图像数据并将图像数据传递到MDDI主机522。I2C主控器606、马达控制608和闪光/白色LED定时器610共同形成相机控制区块。在此情况下,I2C主控器606提供对相机620的管理的控制,马达控制608提供对镜头622的管理的控制(例如,镜头变焦功能),且闪光/白色LED定时器610提供对闪光/白色LED 624的管理的控制(例如,闪光亮度和持续时间)。
结论
已提供本发明的示范性实施例。本发明不限于这些实例。本文提供这些实例是出于说明的目的,而不是限制的目的。相关领域的技术人员基于本文包含的教示将了解替代形式(包含本文描述的内容的等效物、延伸物、变化形式、偏差形式等)。这些替代形式在本发明的范围和精神内。
本说明书中提及的所有公开案、专利和专利申请案表明本发明所属领域的技术人员的技术水平,且以引用的方式并入本文中,达到如同表明每一个别公开案、专利或专利申请案均明确且个别地以引用的方式并入的程度。

Claims (27)

1.  一种数字数据接口装置,其用于经由通信链路以高速率传递数字演示数据,所述装置包括:
消息解译器模块,其接收来自系统控制器的命令并经由所述通信链路向所述系统控制器产生响应消息,解译所述消息,且将所述命令的信息内容路由到所述数字数据接口装置内的适当模块;
内容模块,其接收来自外围装置的数据,存储所述数据并将所述数据经由所述通信链路传递到所述系统控制器;以及
控制模块,其接收来自所述消息解译器的信息,并将信息路由到所述外围装置的控制区块。
2.根据权利要求1所述的数字数据接口装置,其中所述控制模块接收来自所述外围装置的控制区块的信息,并将所述信息路由到所述消息解译器模块。
3.根据权利要求1所述的数字数据接口装置,其进一步包括至少一个通信链路控制器。
4.根据权利要求3所述的数字数据接口装置,其中所述至少一个通信链路控制器包括MDDI链路控制器。
5.根据权利要求3所述的数字数据接口装置,其中所述至少一个通信链路控制器包括MDDI链路控制器和USB链路控制器。
6.根据权利要求3所述的数字数据接口装置,其中所述至少一个通信链路控制器包括MDDI链路控制器和用于交换确认消息的单一链路。
7.根据权利要求3所述的数字数据接口装置,其中所述至少一个通信链路控制器包括MDDI链路控制器和至少一个其它链路控制器。
8.根据权利要求1所述的数字数据接口装置,其中所述外围装置是相机。
9.根据权利要求8所述的数字数据接口装置,其中所述外围装置的所述控制区块包括相机镜头控制、闪光控制、白色LED控制、曝光控制和快门控制中的至少一者。
10.根据权利要求1所述的数字数据接口装置,其中所述外围装置是条形码读出器、图像扫描仪、音频装置和传感器中的至少一者。
11.根据权利要求1所述的数字数据接口装置,其中所述消息解译器模块包括:
消息解译器控制器,其解译并产生消息;
响应缓冲器,其耦合到所述消息解译器控制器,所述响应缓冲器对响应消息进行缓冲;以及
命令缓冲器,其耦合到所述消息解译器控制器,所述命令缓冲器对传入的命令消息进行缓冲。
12.根据权利要求11所述的数字数据接口装置,其中所述消息解译器模块进一步包括:
命令缓冲器控制器,其耦合在所述命令缓冲器与所述通信链路之间,所述命令缓冲器控制器调节来自所述通信链路的命令消息的流动,识别有效命令消息并检测所述有效命令消息内的新事务;以及
响应缓冲器控制器,其耦合在所述响应缓冲器与所述通信链路之间,所述响应缓冲器控制器调节传出的响应消息向所述通信链路的流动。
13.根据权利要求12所述的数字数据接口装置,其中所述命令缓冲器控制器进一步包括误差检测机构,所述误差检测机构检查与命令消息相关联的预定义的唯一识别符以识别所述命令消息的一个或一个以上缺失部分。
14.根据权利要求12所述的数字数据接口装置,其中所述命令缓冲器控制器进一步包括误差检测机构,所述误差检测机构检查与命令消息相关联的预定义的唯一识别符以检测一组命令消息内的一个或一个以上缺失部分。
15.根据权利要求14所述的数字数据接口装置,其中所述唯一识别符包括命令消息开始处的单个位。
16.根据权利要求1所述的数字数据接口装置,其中所述内容模块包括:
内容缓冲器,其存储数据;
读取控制模块,其将数据从所述内容缓冲器传递到所述链路控制器;
写入和同步控制模块,其管理数据从所述外围装置向所述内容缓冲器的流动;以及
寄存器区块,其存储影响所述内容缓冲器、所述读取控制模块以及所述写入和同步控制模块中的至少一者的行为的操作参数。
17.根据权利要求16所述的数字数据接口装置,其中所述写入和同步控制模块进一步包括:
用于将从所述外围装置接收的一些或所有数据选择性地写入到所述内容缓冲器的装置。
18.根据权利要求16所述的数字数据接口装置,其中所述写入和同步控制模块进一步包括:
用于检查包含在所述数据内的同步脉冲以确定一个或一个以上数据边界的装置。
19.根据权利要求16所述的数字数据接口装置,其中所述写入和同步控制模块进一步包括:
用于检查hsync和vsync脉冲中的至少一者以确定一个或一个以上数据边界的装置。
20.根据权利要求19所述的数字数据接口装置,其中所述写入和同步控制模块进一步包括:
用于将定时信息插入所述数据中的装置。
21.根据权利要求16所述的数字数据接口装置,其中所述寄存器区块耦合到所述消息解译器模块以接收所述操作参数。
22.根据权利要求1所述的数字数据接口装置,其中所述控制模块包括:
外围控制区块,其耦合到所述外围装置的所述控制区块,所述外围控制区块提供对所述外围装置的控制区块的存取和控制;以及
控制寄存器区块,其耦合到所述外围控制区块,所述控制寄存器区块包含用于所述外围控制区块的寄存器。
23.一种移动显示数字接口(MDDI)相机接口装置,其包括:
相机消息解译器(CMI),其用于接收来自主控制器的命令并经由MDDI主机向所述主控制器产生响应消息,解译所述消息,且将信息内容路由到所述相机接口装置内的适当区块;
相机视频接口区块(VFE),其接收来自所述相机的图像数据,存储所述图像数据并将所述图像数据经由图像数据接口传递到所述MDDI主机;以及
相机控制区块(CCB),其用于接收来自所述CMI的信息,并将所述信息路由到所述相机和相机外围装置的各个控制区块。
24.一种移动通信装置,其包括:
系统控制器;
接口系统;
移动显示数字接口(MDDI)通信链路,其将所述系统控制器与所述接口系统耦合;以及
外围装置,其耦合到所述接口系统。
25.根据权利要求24所述的移动通信装置,其中所述接口系统进一步包括:
消息解译器模块,其接收来自系统控制器的命令并经由所述通信链路向所述系统控制器产生响应消息,解译所述消息,且将所述命令的信息内容路由到数字数据接口装置内的适当模块;
内容模块,其接收来自外围装置的数据,存储所述数据并将所述数据经由所述通信链路传递到所述系统控制器;以及
控制模块,其接收来自所述消息解译器的信息,并将所述信息路由到所述外围装置的控制区块。
26.根据权利要求24所述的移动通信装置,其中
所述外围装置包括相机;且
所述接口系统进一步包括:
相机消息解译器(CMI),其用于接收来自主控制器的命令并经由MDDI主机向所述主控制器产生响应消息,解译所述消息,且将信息内容路由到相机接口装置内的适当区块;
相机视频接口区块(VFE),其接收来自所述相机的图像数据,存储所述图像数据并将所述图像数据经由图像数据接口传递到所述MDDI主机;以及
相机控制区块(CCB),其接收来自所述外围装置消息解译器的信息,并将所述信息路由到所述相机和相机外围装置的各种控制区块。
27.根据权利要求24所述的移动通信装置,其进一步包括:
第一外壳;
第二外壳;以及
挠性耦合,其耦合所述第一与第二外壳;其中
所述系统控制器和接口系统中的一者被包含在所述第一外壳中,且所述系统控制器和接口系统中的另一者被包含在所述第二外壳中,且
所述MDDI通信链路延伸越过所述挠性耦合。
CN200580046931.4A 2004-11-24 2005-11-23 数字数据接口装置 Expired - Fee Related CN101103543B (zh)

Applications Claiming Priority (5)

Application Number Priority Date Filing Date Title
US63085304P 2004-11-24 2004-11-24
US60/630,853 2004-11-24
US63282504P 2004-12-02 2004-12-02
US60/632,825 2004-12-02
PCT/US2005/042402 WO2006058045A2 (en) 2004-11-24 2005-11-23 Digital data interface device

Publications (2)

Publication Number Publication Date
CN101103543A true CN101103543A (zh) 2008-01-09
CN101103543B CN101103543B (zh) 2016-01-20

Family

ID=36498488

Family Applications (8)

Application Number Title Priority Date Filing Date
CN2005800469193A Expired - Fee Related CN101103532B (zh) 2004-11-24 2005-11-23 双倍数据速率串行编码器及系统
CN2005800468646A Expired - Fee Related CN101103326B (zh) 2004-11-24 2005-11-23 用于在通信链路上同步执行命令的方法
CN2010105920882A Expired - Fee Related CN102045157B (zh) 2004-11-24 2005-11-23 用于更新缓冲器的方法和系统
CN2005800468650A Expired - Fee Related CN101103569B (zh) 2004-11-24 2005-11-23 用于传递数据的数字数据接口装置和方法
CN200580046931.4A Expired - Fee Related CN101103543B (zh) 2004-11-24 2005-11-23 数字数据接口装置
CN2005800468665A Expired - Fee Related CN101103568B (zh) 2004-11-24 2005-11-23 调节包的传输速率和大小的方法以及传递包的系统
CN2005800471884A Expired - Fee Related CN101449255B (zh) 2004-11-24 2005-11-23 用于更新缓冲器的方法和系统
CN2005800468720A Expired - Fee Related CN101444027B (zh) 2004-11-24 2005-11-23 用于实施循环冗余校验的系统和方法

Family Applications Before (4)

Application Number Title Priority Date Filing Date
CN2005800469193A Expired - Fee Related CN101103532B (zh) 2004-11-24 2005-11-23 双倍数据速率串行编码器及系统
CN2005800468646A Expired - Fee Related CN101103326B (zh) 2004-11-24 2005-11-23 用于在通信链路上同步执行命令的方法
CN2010105920882A Expired - Fee Related CN102045157B (zh) 2004-11-24 2005-11-23 用于更新缓冲器的方法和系统
CN2005800468650A Expired - Fee Related CN101103569B (zh) 2004-11-24 2005-11-23 用于传递数据的数字数据接口装置和方法

Family Applications After (3)

Application Number Title Priority Date Filing Date
CN2005800468665A Expired - Fee Related CN101103568B (zh) 2004-11-24 2005-11-23 调节包的传输速率和大小的方法以及传递包的系统
CN2005800471884A Expired - Fee Related CN101449255B (zh) 2004-11-24 2005-11-23 用于更新缓冲器的方法和系统
CN2005800468720A Expired - Fee Related CN101444027B (zh) 2004-11-24 2005-11-23 用于实施循环冗余校验的系统和方法

Country Status (9)

Country Link
EP (5) EP2503719A3 (zh)
JP (9) JP4669008B2 (zh)
KR (3) KR100898078B1 (zh)
CN (8) CN101103532B (zh)
AU (4) AU2005309686B2 (zh)
BR (1) BRPI0518262B1 (zh)
CA (4) CA2588702C (zh)
IL (3) IL183412A0 (zh)
WO (3) WO2006058052A2 (zh)

Families Citing this family (54)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6760772B2 (en) 2000-12-15 2004-07-06 Qualcomm, Inc. Generating and implementing a communication protocol and interface for high data rate signal transfer
US8812706B1 (en) 2001-09-06 2014-08-19 Qualcomm Incorporated Method and apparatus for compensating for mismatched delays in signals of a mobile display interface (MDDI) system
ATE509459T1 (de) 2003-06-02 2011-05-15 Qualcomm Inc Erzeugung und umsetzung eines signalprotokolls und schnittstelle für höhere datenraten
US8705571B2 (en) 2003-08-13 2014-04-22 Qualcomm Incorporated Signal interface for higher data rates
CA2538308C (en) 2003-09-10 2013-05-14 Qualcomm Incorporated High data rate interface
JP2007509533A (ja) 2003-10-15 2007-04-12 クゥアルコム・インコーポレイテッド 高速データレートインタフェース
AU2004307162A1 (en) 2003-10-29 2005-05-12 Qualcomm Incorporated High data rate interface
KR20060108709A (ko) 2003-11-12 2006-10-18 콸콤 인코포레이티드 향상된 링크 제어를 제공하는 고속 데이터 레이트인터페이스
EP2247068B1 (en) 2003-12-08 2013-09-25 Qualcomm Incorporated High data rate interface with improved link synchronization
EP2309695A1 (en) 2004-03-10 2011-04-13 Qualcomm Incorporated High data rate interface apparatus and method
KR20060130749A (ko) 2004-03-17 2006-12-19 퀄컴 인코포레이티드 고 데이터 레이트 인터페이스 장치 및 방법
US8650304B2 (en) 2004-06-04 2014-02-11 Qualcomm Incorporated Determining a pre skew and post skew calibration data rate in a mobile display digital interface (MDDI) communication system
ATE518343T1 (de) 2004-06-04 2011-08-15 Qualcomm Inc Schnittstellenvorrichtung und -verfahren für hohe datenraten
US8873584B2 (en) 2004-11-24 2014-10-28 Qualcomm Incorporated Digital data interface device
US8723705B2 (en) 2004-11-24 2014-05-13 Qualcomm Incorporated Low output skew double data rate serial encoder
US8699330B2 (en) 2004-11-24 2014-04-15 Qualcomm Incorporated Systems and methods for digital data transmission rate control
US8692838B2 (en) 2004-11-24 2014-04-08 Qualcomm Incorporated Methods and systems for updating a buffer
KR100930270B1 (ko) * 2004-11-24 2009-12-09 콸콤 인코포레이티드 디지털 데이터 인터페이스 디바이스 메시지 포맷을 가지는 메시지 데이터가 저장된 컴퓨터-판독가능한 매체 및 그 디지털 데이터 인터페이스 디바이스
US8667363B2 (en) 2004-11-24 2014-03-04 Qualcomm Incorporated Systems and methods for implementing cyclic redundancy checks
US8539119B2 (en) 2004-11-24 2013-09-17 Qualcomm Incorporated Methods and apparatus for exchanging messages having a digital data interface device message format
US8692839B2 (en) 2005-11-23 2014-04-08 Qualcomm Incorporated Methods and systems for updating a buffer
US8730069B2 (en) 2005-11-23 2014-05-20 Qualcomm Incorporated Double data rate serial encoder
KR100875839B1 (ko) 2007-04-19 2008-12-24 주식회사 코아로직 영상 찢김의 방지가 가능한 영상 출력 장치 및 방법
US8223796B2 (en) * 2008-06-18 2012-07-17 Ati Technologies Ulc Graphics multi-media IC and method of its operation
US8994877B2 (en) 2008-07-30 2015-03-31 Semiconductor Components Industries, Llc Method and system for synchronizing a flash to an imager
EP2449550B1 (en) 2009-06-30 2020-03-25 Nokia Technologies Oy Method and apparatus for providing mobile device interoperability
US8823719B2 (en) * 2010-05-13 2014-09-02 Mediatek Inc. Graphics processing method applied to a plurality of buffers and graphics processing apparatus thereof
US8488055B2 (en) 2010-09-30 2013-07-16 Apple Inc. Flash synchronization using image sensor interface timing signal
US8917336B2 (en) 2012-05-31 2014-12-23 Apple Inc. Image signal processing involving geometric distortion correction
US9014504B2 (en) 2012-05-31 2015-04-21 Apple Inc. Systems and methods for highlight recovery in an image signal processor
US9142012B2 (en) 2012-05-31 2015-09-22 Apple Inc. Systems and methods for chroma noise reduction
US9332239B2 (en) 2012-05-31 2016-05-03 Apple Inc. Systems and methods for RGB image processing
US9743057B2 (en) 2012-05-31 2017-08-22 Apple Inc. Systems and methods for lens shading correction
US9105078B2 (en) 2012-05-31 2015-08-11 Apple Inc. Systems and methods for local tone mapping
US8817120B2 (en) 2012-05-31 2014-08-26 Apple Inc. Systems and methods for collecting fixed pattern noise statistics of image data
US9025867B2 (en) 2012-05-31 2015-05-05 Apple Inc. Systems and methods for YCC image processing
US11089247B2 (en) 2012-05-31 2021-08-10 Apple Inc. Systems and method for reducing fixed pattern noise in image data
US9077943B2 (en) 2012-05-31 2015-07-07 Apple Inc. Local image statistics collection
US8953882B2 (en) 2012-05-31 2015-02-10 Apple Inc. Systems and methods for determining noise statistics of image data
US9031319B2 (en) 2012-05-31 2015-05-12 Apple Inc. Systems and methods for luma sharpening
US8872946B2 (en) 2012-05-31 2014-10-28 Apple Inc. Systems and methods for raw image processing
JP2014052552A (ja) 2012-09-07 2014-03-20 Sharp Corp メモリ制御装置、携帯端末、メモリ制御プログラムおよびコンピュータ読み取り可能な記録媒体
JP2014052902A (ja) 2012-09-07 2014-03-20 Sharp Corp メモリ制御装置、携帯端末、メモリ制御プログラムおよびコンピュータ読み取り可能な記録媒体
JP2014052548A (ja) 2012-09-07 2014-03-20 Sharp Corp メモリ制御装置、携帯端末、メモリ制御プログラムおよびコンピュータ読み取り可能な記録媒体
JP2014052551A (ja) 2012-09-07 2014-03-20 Sharp Corp メモリ制御装置、携帯端末、メモリ制御プログラムおよびコンピュータ読み取り可能な記録媒体
JP6199070B2 (ja) 2013-04-26 2017-09-20 シャープ株式会社 メモリ制御装置、および携帯端末
US10129016B2 (en) * 2013-11-18 2018-11-13 Finisar Corporation Data serializer
US9690955B2 (en) * 2014-06-18 2017-06-27 Texas Instruments Incorporated Tunneling messages over an USB to control power delivery
TWI637268B (zh) * 2017-03-22 2018-10-01 慧榮科技股份有限公司 主機裝置與資料傳輸速率控制方法
DE102017208826A1 (de) * 2017-05-24 2018-11-29 Wago Verwaltungsgesellschaft Mbh Eingebettete zyklische Redundanzprüfungswerte
US11288193B2 (en) * 2019-05-06 2022-03-29 Cirrus Logic, Inc. Flexible, non-blocking asynchronous transfer of time-variant atomic data
EP4202707A4 (en) * 2020-09-17 2023-08-23 Huawei Technologies Co., Ltd. COMMUNICATION METHOD AND APPARATUS USING AN INTER-INTEGRATED CIRCUIT
CN116830464A (zh) 2021-02-08 2023-09-29 三星电子株式会社 用于管理用户设备能力的电子装置及其操作方法
CN113422738B (zh) * 2021-05-18 2023-07-21 上海赫千电子科技有限公司 一种智能主机的mcu通信服务方法

Family Cites Families (57)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US586750A (en) * 1897-07-20 Idshh
US4042783A (en) * 1976-08-11 1977-08-16 International Business Machines Corporation Method and apparatus for byte and frame synchronization on a loop system coupling a CPU channel to bulk storage devices
US4393444A (en) * 1980-11-06 1983-07-12 Rca Corporation Memory addressing circuit for converting sequential input data to interleaved output data sequence using multiple memories
JPS648731A (en) * 1987-06-30 1989-01-12 Sharp Kk Digital parallel/serial converter
US5079693A (en) * 1989-02-28 1992-01-07 Integrated Device Technology, Inc. Bidirectional FIFO buffer having reread and rewrite means
US5111455A (en) * 1990-08-24 1992-05-05 Avantek, Inc. Interleaved time-division multiplexor with phase-compensated frequency doublers
GB2250668B (en) * 1990-11-21 1994-07-20 Apple Computer Tear-free updates of computer graphical output displays
JPH06332664A (ja) * 1993-03-23 1994-12-02 Toshiba Corp 表示制御システム
US5418452A (en) * 1993-03-25 1995-05-23 Fujitsu Limited Apparatus for testing integrated circuits using time division multiplexing
JP3197679B2 (ja) * 1993-04-30 2001-08-13 富士写真フイルム株式会社 写真撮影システムおよび方法
WO1995001609A1 (fr) * 1993-06-30 1995-01-12 Sega Enterprises, Ltd. Procede et dispositif de traitment d'images
JPH07115352A (ja) * 1993-10-19 1995-05-02 Ricoh Co Ltd マルチプレクサ
JP3462566B2 (ja) * 1994-04-08 2003-11-05 株式会社ソニー・コンピュータエンタテインメント 画像生成装置
FR2729528A1 (fr) * 1995-01-13 1996-07-19 Suisse Electronique Microtech Circuit de multiplexage
TW316965B (zh) * 1995-10-31 1997-10-01 Cirrus Logic Inc
JPH09270951A (ja) * 1996-03-29 1997-10-14 Sony Corp 撮像装置
JPH09307457A (ja) * 1996-05-14 1997-11-28 Sony Corp パラレルシリアル変換回路
WO1997048226A1 (fr) * 1996-06-11 1997-12-18 Sony Corporation Dispositif de prise de vues et son unite de commande
EP0840279A3 (en) * 1996-11-05 1998-07-22 Compaq Computer Corporation Method and apparatus for presenting video on a display monitor associated with a computer
DE19733005B4 (de) * 1997-03-12 2007-06-21 Storz Endoskop Gmbh Einrichtung zur zentralen Überwachung und/oder Steuerung wenigstens eines Gerätes
JPH11249987A (ja) * 1998-03-05 1999-09-17 Nec Corp メッセージ処理装置およびその方法ならびにメッセージ処理制御プログラムを格納した記憶媒体
US6272452B1 (en) * 1998-04-02 2001-08-07 Ati Technologies, Inc. Universal asynchronous receiver transmitter (UART) emulation stage for modem communication
JP3792894B2 (ja) * 1998-05-27 2006-07-05 キヤノン株式会社 固体撮像素子及び固体撮像装置
US6850282B1 (en) * 1998-06-02 2005-02-01 Canon Kabushiki Kaisha Remote control of image sensing apparatus
JP3475081B2 (ja) * 1998-06-03 2003-12-08 三洋電機株式会社 立体映像再生方法
WO2000027079A1 (en) * 1998-10-30 2000-05-11 Broadcom Corporation Internet gigabit ethernet transmitter architecture
US6252526B1 (en) * 1998-12-14 2001-06-26 Seiko Epson Corporation Circuit and method for fast parallel data strobe encoding
JP3557975B2 (ja) * 1998-12-14 2004-08-25 セイコーエプソン株式会社 信号切り替え回路及び信号切り替え方法
WO2001037484A2 (en) * 1999-11-16 2001-05-25 Broadcom Corporation Serializing data using hazard-free multilevel glitchless multiplexing
US6804257B1 (en) * 1999-11-25 2004-10-12 International Business Machines Corporation System and method for framing and protecting variable-lenght packet streams
KR100371136B1 (ko) * 1999-12-10 2003-02-07 주식회사 케이티 이중포트메모리를 사용한 메시지 버퍼 풀 감지 및 관리 방법
JP2001320280A (ja) * 2000-05-10 2001-11-16 Mitsubishi Electric Corp 並列−直列変換回路
US6760722B1 (en) * 2000-05-16 2004-07-06 International Business Machines Corporation Computer implemented automated remote support
US6529993B1 (en) * 2000-10-12 2003-03-04 International Business Machines Corp. Data and data strobe circuits and operating protocol for double data rate memories
FI115802B (fi) * 2000-12-04 2005-07-15 Nokia Corp Kuvakehyksien päivittäminen muistillisessa näytössä
GB2397733B (en) * 2000-12-06 2004-10-06 Fujitsu Ltd Clock recovery circuitry
RU2003121400A (ru) * 2000-12-15 2005-02-10 Квэлкомм Инкорпорейтед (US) Формирование и реализация протокола обмена данными и интерфейса для пересылки сигналов с высокой скоростью передачи данных
US6760772B2 (en) 2000-12-15 2004-07-06 Qualcomm, Inc. Generating and implementing a communication protocol and interface for high data rate signal transfer
JP2002359774A (ja) * 2001-03-30 2002-12-13 Fuji Photo Film Co Ltd 電子カメラ
US7420602B2 (en) * 2001-05-29 2008-09-02 Samsung Semiconductor Israel R&D Center (Sirc) Cmos imager for cellular applications and methods of using such
KR100408525B1 (ko) * 2001-10-31 2003-12-06 삼성전자주식회사 네트워크에 적응적인 실시간 멀티미디어 스트리밍 시스템및 방법
US6891545B2 (en) * 2001-11-20 2005-05-10 Koninklijke Philips Electronics N.V. Color burst queue for a shared memory controller in a color sequential display system
TWI235917B (en) * 2002-04-15 2005-07-11 Via Tech Inc High speed data transmitter and transmission method thereof
US6886067B2 (en) * 2002-05-23 2005-04-26 Seiko Epson Corporation 32 Bit generic asynchronous bus interface using read/write strobe byte enables
JP2003098583A (ja) * 2002-06-10 2003-04-03 Nikon Corp 書換え可能なメモリを使用するカメラ
KR100469427B1 (ko) * 2002-06-24 2005-02-02 엘지전자 주식회사 이동통신 시스템의 동영상 재생 방법
EP1546798A1 (en) * 2002-09-13 2005-06-29 Digimarc ID Systems, LLC Enhanced shadow reduction system and related techniques for digital image capture
JP3642332B2 (ja) * 2002-12-20 2005-04-27 松下電器産業株式会社 折り畳み式携帯電話装置
JP4119764B2 (ja) * 2003-02-13 2008-07-16 京セラ株式会社 カメラ付き携帯端末
JP2004252102A (ja) * 2003-02-19 2004-09-09 Seiko Epson Corp 画像表示装置、画像表示方法および画像表示プログラム
JP4112414B2 (ja) * 2003-03-28 2008-07-02 京セラ株式会社 携帯端末装置
JP2004309623A (ja) * 2003-04-03 2004-11-04 Konica Minolta Opto Inc 撮像装置及び携帯端末並びに撮像装置製造方法
US7477604B2 (en) * 2003-05-14 2009-01-13 Ntt Docomo, Inc. Packet communications system
CN100524451C (zh) * 2004-01-28 2009-08-05 Nxp股份有限公司 用于矩阵显示器的显示方法及显示系统
KR20060130749A (ko) * 2004-03-17 2006-12-19 퀄컴 인코포레이티드 고 데이터 레이트 인터페이스 장치 및 방법
KR100624311B1 (ko) * 2004-08-30 2006-09-19 삼성에스디아이 주식회사 프레임 메모리 제어 방법 및 그것을 이용한 표시 장치
US7315265B2 (en) * 2004-11-24 2008-01-01 Qualcomm Incorporated Double data rate serial encoder

Also Published As

Publication number Publication date
IL183412A0 (en) 2008-04-13
EP1825350A4 (en) 2011-03-23
AU2010202381A1 (en) 2010-07-01
CN101103568A (zh) 2008-01-09
CN101103569B (zh) 2012-05-23
JP4669008B2 (ja) 2011-04-13
WO2006058051A2 (en) 2006-06-01
IL183402A0 (en) 2007-09-20
CN101103568B (zh) 2012-05-30
WO2006058053A3 (en) 2007-02-22
IL183408A0 (en) 2007-09-20
CN101103532B (zh) 2012-03-28
CN101103532A (zh) 2008-01-09
JP2010259079A (ja) 2010-11-11
JP5485009B2 (ja) 2014-05-07
CN102045157B (zh) 2013-08-21
CA2588702C (en) 2012-01-03
CA2588715C (en) 2011-12-13
CN101103326B (zh) 2012-02-15
KR100910073B1 (ko) 2009-07-30
EP2479920A3 (en) 2012-09-05
EP1825350A2 (en) 2007-08-29
AU2005309686B2 (en) 2010-07-01
CN101103569A (zh) 2008-01-09
KR20070086396A (ko) 2007-08-27
EP2479920A2 (en) 2012-07-25
WO2006058053A9 (en) 2006-08-10
KR100908148B1 (ko) 2009-07-16
AU2005309687A1 (en) 2006-06-01
BRPI0518262A2 (pt) 2008-11-11
CA2588716A1 (en) 2006-06-01
CA2588715A1 (en) 2006-06-01
KR100898078B1 (ko) 2009-05-18
AU2005309687B2 (en) 2009-11-19
BRPI0518262B1 (pt) 2018-05-08
JP2008522285A (ja) 2008-06-26
CN101103326A (zh) 2008-01-09
JP2010273338A (ja) 2010-12-02
CA2588702A1 (en) 2006-06-01
WO2006058053A2 (en) 2006-06-01
JP4960253B2 (ja) 2012-06-27
CN101444027B (zh) 2013-03-20
JP5044004B2 (ja) 2012-10-10
EP1815625A2 (en) 2007-08-08
JP5059936B2 (ja) 2012-10-31
JP2008522496A (ja) 2008-06-26
JP5166617B2 (ja) 2013-03-21
JP2011109683A (ja) 2011-06-02
CA2671560A1 (en) 2006-06-01
KR20070086399A (ko) 2007-08-27
EP1815625A4 (en) 2010-12-29
WO2006058051A3 (en) 2008-10-30
EP1815626B1 (en) 2018-09-12
EP1815625B1 (en) 2016-07-20
EP1815626A4 (en) 2011-09-21
EP2503719A3 (en) 2012-10-24
EP2503719A2 (en) 2012-09-26
CN102045157A (zh) 2011-05-04
JP2013153487A (ja) 2013-08-08
CN101444027A (zh) 2009-05-27
WO2006058052A2 (en) 2006-06-01
CA2588716C (en) 2010-05-18
KR20070086398A (ko) 2007-08-27
CN101449255A (zh) 2009-06-03
CN101103543B (zh) 2016-01-20
CN101449255B (zh) 2011-08-31
JP2008522495A (ja) 2008-06-26
WO2006058052A3 (en) 2007-07-26
AU2005309686A1 (en) 2006-06-01
EP1815626A2 (en) 2007-08-08
JP2012165388A (ja) 2012-08-30
JP2011041290A (ja) 2011-02-24
AU2010200617A1 (en) 2010-03-11

Similar Documents

Publication Publication Date Title
CN101103543A (zh) 数字数据接口装置
US8873584B2 (en) Digital data interface device
KR100923170B1 (ko) 디지털 데이터 인터페이스 장치
US8539119B2 (en) Methods and apparatus for exchanging messages having a digital data interface device message format
TWI386807B (zh) 數位資料介面裝置訊息格式
JPH11187178A (ja) 電子黒板会議システム及び通信方法
TWI389495B (zh) 數位資料介面裝置
CN209851869U (zh) 具有增强现实的印刷历
AU2005309522B8 (en) Digital data interface device message format
MX2007006186A (en) Digital data interface device message format
MX2007006197A (en) Digital data interface device

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
REG Reference to a national code

Ref country code: HK

Ref legal event code: DE

Ref document number: 1110447

Country of ref document: HK

REG Reference to a national code

Ref country code: HK

Ref legal event code: WD

Ref document number: 1110447

Country of ref document: HK

C14 Grant of patent or utility model
GR01 Patent grant
CF01 Termination of patent right due to non-payment of annual fee
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20160120

Termination date: 20201123