CN101103568B - 调节包的传输速率和大小的方法以及传递包的系统 - Google Patents

调节包的传输速率和大小的方法以及传递包的系统 Download PDF

Info

Publication number
CN101103568B
CN101103568B CN2005800468665A CN200580046866A CN101103568B CN 101103568 B CN101103568 B CN 101103568B CN 2005800468665 A CN2005800468665 A CN 2005800468665A CN 200580046866 A CN200580046866 A CN 200580046866A CN 101103568 B CN101103568 B CN 101103568B
Authority
CN
China
Prior art keywords
bag
host apparatus
register
link
mddi
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CN2005800468665A
Other languages
English (en)
Other versions
CN101103568A (zh
Inventor
贝赫纳姆·卡提比安
乔治·A·威利
布赖恩·斯蒂尔
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Qualcomm Inc
Original Assignee
Qualcomm Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Family has litigation
First worldwide family litigation filed litigation Critical https://patents.darts-ip.com/?family=36498488&utm_source=google_patent&utm_medium=platform_link&utm_campaign=public_patent_search&patent=CN101103568(B) "Global patent litigation dataset” by Darts-ip is licensed under a Creative Commons Attribution 4.0 International License.
Application filed by Qualcomm Inc filed Critical Qualcomm Inc
Priority claimed from PCT/US2005/042436 external-priority patent/WO2006058067A2/en
Publication of CN101103568A publication Critical patent/CN101103568A/zh
Application granted granted Critical
Publication of CN101103568B publication Critical patent/CN101103568B/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F8/00Arrangements for software engineering
    • G06F8/60Software deployment
    • G06F8/65Updates
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/003Details of a display terminal, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • G09G5/006Details of the interface to the display terminal
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/46Multiprogramming arrangements
    • G06F9/50Allocation of resources, e.g. of the central processing unit [CPU]
    • G06F9/5061Partitioning or combining of resources
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/36Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators characterised by the display of a graphic pattern, e.g. using an all-points-addressable [APA] memory
    • G09G5/39Control of the bit-mapped memory
    • G09G5/393Arrangements for updating the contents of the bit-mapped memory
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04JMULTIPLEX COMMUNICATION
    • H04J3/00Time-division multiplex systems
    • H04J3/02Details
    • H04J3/04Distributors combined with modulators or demodulators
    • H04J3/047Distributors with transistors or integrated circuits
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04WWIRELESS COMMUNICATION NETWORKS
    • H04W88/00Devices specially adapted for wireless communication networks, e.g. terminals, base stations or access point devices
    • H04W88/02Terminal devices

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Computer Hardware Design (AREA)
  • Software Systems (AREA)
  • General Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Computer Security & Cryptography (AREA)
  • Studio Devices (AREA)
  • Information Transfer Systems (AREA)
  • Communication Control (AREA)
  • Controls And Circuits For Display Device (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Dram (AREA)
  • Stroboscope Apparatuses (AREA)
  • Mobile Radio Communication Systems (AREA)
  • Telephonic Communication Services (AREA)
  • Hardware Redundancy (AREA)
  • Electronic Switches (AREA)
  • Computer And Data Communications (AREA)

Abstract

本发明提供用于自适应数字数据传输速率和包大小控制的系统和方法。一种用于以自适应方式在传输链路上传递包的数字数据传输系统包含具有带宽控制模块(740)的客户端装置(206)和经由所述传输链路(201)耦合到所述客户端装置的主机装置(222)。所述主机装置包含一个或一个以上带宽寄存器(710、720)和包构造器(460)。所述带宽控制模块为经由所述传输链路从所述主机装置传输到所述客户端装置的包确定包速度和/或大小。所述带宽寄存器存储所请求的包大小和/或速率。当传输包时所述包构造器对这些寄存器进行存取以确定所述请求的包大小和/或速率。

Description

调节包的传输速率和大小的方法以及传递包的系统
技术领域
本发明大体上涉及数据通信。更明确地说,本发明涉及动态地调节数据包传输速率和大小。
背景技术
过去几年中,计算机、移动电话、移动电话相机和视频捕获装置、个人数据助理、电子游戏相关产品和各种视频技术(例如,DVD和高清晰度VCR)已显著进步以提供对分辨率日益变高的静态、视频、视频点播和图形图像的捕获和演示。将这些可视图像与高质量视频数据(例如,CD型声音再现、DVD和具有相关联的音频信号输出的其它装置)组合,从而为最终用户产生更逼真、内容丰富或真实的多媒体体验。另外,已开发出高度可移动的、高质量的声音系统和音乐传送机构(例如,MP3播放器)以便为用户仅提供音频演示。
高质量数据演示的发展迫使需要建立可以高数据速率传递数据的专用接口,使得数据质量不会降级或削弱。一个此类接口是移动显示数字接口(Mobile Display DigitalInterface,MDDI),其用于(例如)在具有相机的蜂窝式电话的下翻盖(lower clamshell)与上翻盖(upper clamshell)之间交换高速数据。MDDI是具有成本效益的、低功率消耗的传递机制,其实现主机与客户端之间经由短程通信链路的甚高速数据传递。MDDI最少只需要四根引线加上用于利用本发明技术可递送最大带宽达每秒3.2吉比特的双向数据传递的功率。
虽然可使用MDDI和其它数据接口来有效地提供接口上的高速数据速率,但越来越多地需要优化性能并更有效地使用数字传输链路(例如,MDDI链路)。明确地说,需要动态地调节MDDI链路内的带宽分配以调节根据装置的特定操作模式而定的变化的等待时间要求。
发明内容
本发明提供用于自适应数字数据传输速率控制的系统和方法。一种用于以自适应方式在传输链路上传递包的数字数据传输系统包含具有带宽控制模块的客户端装置和经由所述传输链路耦合到所述客户端装置的主机装置。所述主机装置包含一个或一个以上带宽寄存器和包构造器。所述带宽控制模块确定经由所述传输链路从所述主机装置传输到所述客户端装置的包的包速度和/或大小。所请求的包速度和/或大小存储在带宽寄存器内。
本发明还提供一种用于调节传输链路上包的传输速率的方法,所述传输链路将电子装置内的客户端装置与主机装置相耦合。所述方法包含确定电子装置内状态的变化。基于所述状态的变化,客户端装置确定所需的传输速率和/或包大小。一旦确定了所需的传输速率和/或包大小,客户端装置就将所需的传输速率和/或包大小传输到主机装置。当接收到所需的速率和/或包大小时,主机装置将传输速率存储在主机装置中的寄存器内。当主机装置将包发送到客户端装置时,主机装置对包含传输速率和/或包大小的寄存器进行存取,并传输具有与寄存器的内容一致的速率和/或大小的包。
在一个实施例中,传输链路是MDDI链路。然而,本发明不限于MDDI链路,且可与其中电子装置改变状态的数字传输链路一起使用,使得动态地控制传输速率和包大小,从而以自适应方式改进等待时间将会改进整个系统性能。
下文参看附图详细描述本发明的其它实施例、特征和优点,以及本发明各种实施例的结构和操作。
附图说明
参看附图描述本发明。图中,相似参考标号表示相同或功能类似的元件。元件第一次出现的图由相应参考标号中最左数位表示。
图1是耦合到数字装置和外围装置的数字数据装置接口的图。
图2是具有上翻盖部分和下翻盖部分的蜂窝式电话的方框图,所述蜂窝式电话使用MDDI接口来提供高速数据通信。
图3是具有相机的蜂窝式电话的上翻盖的图。
图4是MDDI主机的图。
图5是数字数据接口装置消息格式的图。
图6是用于反向封装消息的寄存器存取包的图。
图7是用于动态地调适传输链路上的带宽的控制区块的图。
图8是用于调节传输链路上的包传输速率的方法的流程图,所述传输链路将电子装置内的客户端装置耦合到主机装置。
具体实施方式
本说明书揭示并入有本发明的特征的一个或一个以上实施例。所揭示的实施例仅例示本发明。本发明的范围不限于所揭示的实施例。本发明由所附权利要求书界定。
所描述的实施例和说明书中对于“一个实施例”、“实施例”、“示范性实施例”等的参考表示所描述的实施例可包含特定部件、结构或特性,但可能并不一定每个实施例均包含所述特定部件、结构或特性。此外,这些短语不一定是指同一实施例。此外,当结合实施例描述特定部件、结构或特性时,应了解,结合明确或未明确描述的其它实施例来实行此特定部件、结构或特性应在所属领域的技术人员的知识范围内进行。
本发明的实施例可实施在硬件、固件、软件,或其任何组合中。本发明的实施例也可实施为存储在机器可读媒体上的指令,所述指令可由一个或一个以上处理器读取和执行。机器可读媒体可包含用于以可由机器(例如,计算装置)读取的形式存储或传输信息的任何机构。举例来说,机器可读媒体可包含只读存储器(ROM);随机存取存储器(RAM);磁盘存储媒体;光学存储媒体;快闪存储器装置;电、光学、声音或其它形式的传播信号(例如,载波、红外信号、数字信号等)等等。此外,本文中可将固件、软件、例行程序、指令描述为执行某些动作。然而,应了解,这些描述仅出于方便的目的,且这些动作实际上来自计算装置、处理器、控制器或执行所述固件、软件、例行程序、指令等的其它装置。
图1是耦合到数字装置150和外围装置180的数字数据装置接口100的图。数字装置150可包含(但不限于)蜂窝式电话、个人数据助理、智能电话或个人计算机。大体上说,数字装置150可包含充当针对数字指令和处理数字演示数据(digital presentationdata)的处理单元的数字装置。数字装置150包含系统控制器160和链路控制器170。
外围装置180可包含(但不限于)相机、条形码读出器、图像扫描仪、音频装置和传感器。大体上说,外围装置180可包含音频、视频或图像捕获和显示装置,其中在外围装置与处理单元之间交换数字演示数据。外围装置180包含控制区块190。例如,当外围装置180是相机时,控制区块190可包含(但不限于)镜头控制、闪光或白色LED控制及快门控制。
数字演示数据可包含表示音频、图像和多媒体数据的数字数据。
数字数据接口装置100经由通信链路105以高速率传递数字演示数据。在一个实例中,可使用MDDI通信链路,其支持最大带宽为每秒3.2吉比特的双向数据传递。视通信链路而定,可支持数据传递的高于或低于此示范性速率的其它高速率。数字数据接口装置100包含消息解译器模块110、内容模块120、控制模块130和链路控制器140。
位于数字数据接口100内的链路控制器140和位于数字装置150内的链路控制器170建立通信链路105。链路控制器140和链路控制器170可以是MDDI链路控制器。
视频电子标准协会(“VESA”)MDDI标准(其全文以引用的方式并入本文中)描述了允许便携式装置将来自小型便携式装置的数字图像传送到较大外部显示器的高速数字包接口的要求。MDDI应用微型连接器系统和对于将便携式计算、通信和娱乐装置链接到例如可佩带的微显示器的新兴产品来说比较理想的细挠性电缆。其还包含关于如何简化主机处理器与显示装置之间的连接的信息,以便减少成本并增加这些连接的可靠性。链路控制器140和170基于VESA MDDI标准来建立通信路径105。
2004年7月6日颁予Zou等人的题为“Generating and Implementing a CommunicationProtocol and Interface for High Data Rate Signal Transfer”的第6,760,772号美国专利(′772专利)描述一种数据接口,其使用包结构经由通信路径在主机与客户端之间传递数字数据,其中所述包结构链接在一起以形成用于演示数据的通信协议。′772专利中教示的本发明的实施例针对MDDI接口。链路控制器(例如,链路控制器140和170)使用信号协议,所述链路控制器经配置以产生、传输并接收形成通信协议的包,并将数字数据形成为一种或一种以上类型的数据包,其中至少一种类型的数据包驻存在主机装置中并经由通信路径(例如,通信路径105)耦合到客户端。
所述接口提供经由短程“串行”型数据链路的具有成本效益的、低功率、双向、高速数据传递机制,其适合于与微型连接器和细挠性电缆一起实施。链路控制器140和170的实施例基于′772专利的教示建立通信路径105。′772专利全文以引用的方式并入本文中。
此外,主机包含可通过使用本发明而受益的若干类型的装置中的一者。举例来说,主机可以是手持式、膝上型、或类似的移动计算装置的形式的便携式计算机,例如图中描绘为数字装置150。所述主机也可以是个人数据助理(PDA)、寻呼装置,或许多无线电话或调制解调器中的一者。或者,主机装置可以是便携式娱乐或演示装置,例如便携式DVD或CD播放器或游戏装置。
此外,主机可作为主机装置或控制元件而驻存在多种其它广泛使用的或计划的市售产品中,所述产品需要与客户端进行高速通信链接。举例来说,主机可用于以高速率将数据从视频记录装置传递到基于存储的客户端以实现改进的响应,或传递到高清晰度的较大屏幕以用于演示。并入有板载库存(onboard inventory)或计算系统和/或到达其它家用装置的蓝牙连接的器具(例如,冰箱)当在因特网或蓝牙连接模式下操作时可具有改进的显示能力,或当电子计算机或控制系统(主机)驻存在机壳中其它地方时,对于室内显示器(客户端)和键区或扫描仪(客户端)的配线需求减少。大体上来说,所属领域的技术人员将了解可通过使用这种接口而受益的多种现代电子装置和器具,以及利用有限数目的在新添加或现有的连接器或电缆中可用的导体来改进老装置使其以较高数据速率传送信息的能力。
同时,客户端可包括多种可用于向最终用户提供信息或将信息从用户提供到主机的装置。举例来说,并入在护目镜或眼镜中的微显示器、内置于帽子或头盔中的投影装置、内置于车辆中(例如,观察窗或挡风玻璃中)的小型屏幕或甚至全息照相元件,或各种扬声器、头戴受话器或用于演示高质量声音或音乐的声音系统。其它演示装置包含用于演示会议或电影和电视图像的信息的投影仪或投影装置。另一实例将是使用触摸板或敏感装置、语音辨识输入装置、安全扫描仪等,除来自用户的触摸或声音外几乎不使用其它实际“输入”即可调用这些装置来从装置或系统用户传递大量信息。另外,计算机的扩展坞(docking station)和车载套件(car kit)或桌面套件(desk-top kit)以及无线电话的支持架可充当介接到最终用户或到其它装置和设备的接口装置,并使用客户端(例如鼠标的输出或输入装置)或主机来辅助传递数据(尤其在涉及高速网络的情况下)。
然而,所属领域的技术人员将容易了解,本发明不限于这些装置,市场上存在建议使用的旨在在存储和传送方面或在重放演示方面为最终用户提供高质量图像和声音的许多其它装置。本发明可用于增加各种元件或装置之间的数据处理量,以适应实现期望的用户体验所需的高数据速率。
本发明MDDI和通信信号协议可用于简化主机处理器、控制器或电路组件(例如)与装置或装置外壳或结构内的显示器之间的互连(称为内部模式),以便减小成本或复杂性以及相关联的功率和控制要求或对这些连接的约束条件,并改进可靠性,不仅针对到达或来自外部元件、装置或设备的连接(称为外部模式)。
无线通信装置每一者均具有或包括例如(但不限于)无线手持机或电话、蜂窝式电话、数据收发器,或者寻呼或定位接收器的设备,且视需要可为手持式或可为如安装在车辆(包含汽车、货车、轮船、火车和飞机)中的便携式。然而,虽然无线通信装置通常视为移动的,但还应了解,本发明的教示适用于一些配置中的“固定”单元。另外,本发明的教示适用于例如一个或一个以上数据模块或调制解调器的无线装置,其可用于传递数据和/或语音业务,且可使用(例如)电缆或其它已知的无线链路或连接与其它装置通信,以传递信息、命令或音频信号。另外,可使用命令来促使调制解调器或模块以预定的协同或关联方式工作,以经由多个通信信道传递信息。无线通信装置有时也称为用户终端、移动台、移动单元、订户单元、移动无线电设备或无线电电话、无线单元,或在一些通信系统中视偏好而简称为“用户”和“移动装置”。
在无线装置的情境中,本发明可与使用多种工业标准的无线装置一起使用,例如(但不限于)蜂窝式模拟先进移动电话系统(AMPS),和以下数字蜂窝式系统:码分多址(CDMA)扩频系统;时分多址(TDMA)系统;和使用TDMA和CDMA技术的较新的混合式数字通信系统。电信工业协会/电子工业协会(TIA/EIA)标准IS-95中描述了CDMA蜂窝式系统。TIA/EIA标准IS-98中描述了组合的AMPS&CDMA系统。国际移动电信系统2000/全球移动电信系统或IMT-2000/UM标准(涵盖通常称为宽带CDMA(WCDMA)、cdma2000(例如,cdma2000 1x-rxtt cdma2000 1x、3x或MC标准)或TD-SCDMA)中描述了其它通信系统。基于卫星的通信系统也利用这些或类似的已知标准。
在其它实施例中,链路控制器140和170两者均可以是USB链路控制器,或其两者均可包含控制器的组合,例如,举例来说MDDI链路控制器与另一类型的链路控制器(例如,举例来说USB链路控制器)。或者,链路控制器140和170可包含控制器的组合,例如,MDDI链路控制器与用于在数字数据接口装置100与数字装置150之间交换确认消息的单一链路。链路控制器140和170另外可支持其它类型的接口,例如以太网或RS-232串行端口接口。相关领域的技术人员基于本文的教示将了解可支持额外接口。
在数字数据接口装置100内,消息解译器模块110接收来自系统控制器160的命令,并经由通信链路105向系统控制器160产生响应消息,解译命令消息,且将命令的信息内容路由到数字数据接口装置100内的适当模块。
内容模块120接收来自外围装置180的数据,存储所述数据并将数据经由通信链路105传递到系统控制器160。
控制模块130接收来自消息解译器130的信息,并将信息路由到外围装置180的控制区块190。控制模块130还可接收来自控制区块190的信息,并将信息路由到消息解译器模块110。
图2是具有上翻盖部分和下翻盖部分的蜂窝式电话200的方框图,所述蜂窝式电话200使用MDDI接口来提供位于上翻盖和下翻盖中的组件之间的高速数据通信。以下关于蜂窝式电话200的论述内容提供说明性实例,其进一步展示数字数据接口装置100的实用性并提供关于其实施方案和用途的额外细节。基于本文的论述内容,数字数据接口装置100与其它装置(例如,个人数字助理和其它类型的移动电话)一起使用将是显而易见的且在本发明的精神和范围内。
参看图2,蜂窝式电话200的下翻盖部分202包含移动台调制解调器(MSM)基带芯片204。MSM 204是数字基带控制器。本发明不限于与MSM基带芯片504一起使用。在其它实施例中,MSM基带芯片504可以是另一类型的基带处理器、可编程数字信号处理器(DSP)或控制器。蜂窝式电话200的上翻盖部分214包含液晶显示器(LCD)模块216和相机模块218。下翻盖部分202和上翻盖部分214两者通常均封闭在塑料或其它保护性材料中,与(例如)通常用于蜂窝式电话的情况一样。铰链250和252以机械方式将下翻盖202连接到上翻盖214。挠性耦合254提供下翻盖202与上翻盖214之间的电耦合。
MDDI链路210将相机模块218连接到MSM 204。在一实施例中,为相机模块218和MSM 204的每一者提供MDDI链路控制器。例如,在蜂窝式电话200内,MDDI主机222集成到耦合到相机模块212的接口系统230,而MDDI客户端206驻存在MDDI链路210的MSM侧。在一实施例中,MDDI主机是MDDI链路的主控制器。
在蜂窝式电话200中,来自相机模块218的像素数据在传输到MDDI链路210上之前,由接口系统230使用MDDI主机222接收并格式化为MDDI包。MDDI客户端206接收MDDI包并将其再转换为与由相机模块218产生的像素数据相同格式的像素数据。接着将像素数据发送到MSM 204中的适当区块以进行处理。
类似地,MDDI链路212将LCD模块216连接到MSM 204。MDDI链路212将集成到MSM 204中的MDDI主机208与集成到耦合到LCD模块216的接口系统232中的MDDI客户端220互连。由MSM 204的图形控制器产生的显示数据在传输到MDDI链路212上之前,由MDDI主机208接收并格式化为MDDI包。MDDI客户端220接收MDDI包并将其再转换为显示数据,并通过接口系统232处理所述显示数据以供LCD模块216使用。
接口系统230和232表示数字数据装置接口100的不同实施例。在接口系统230的情况下,将实施数字数据装置接口100元件以支持相机图像的数据传递和相机的相机控制功能。在接口系统232的情况下,将实施数字数据装置接口100元件以支持到达LCD的数据显示和对LCD的控制功能。进一步解释接口系统230以说明当用于具有相机的蜂窝式电话(例如,具有相机模块218的蜂窝式电话200)中时数字数据装置接口100的实施例。
图1中的装置与蜂窝式电话200之间的关系如下。数字数据装置接口100由接口系统230表示。链路控制器140由MDDI主机222表示。外围装置180由相机模块218表示。系统控制器160由MSM 204表示,且链路控制器170由MDDI客户端206表示。
图3是上翻盖214的图且提供关于接口系统230的更多细节以突出如在具有相机的蜂窝式电话内使用的数字数据装置接口100的示范性实施例。接口系统230包含MDDI主机222、相机消息解译器302、相机视频接口304、I2C主控器303、马达控制308和闪光/白色LED定时器310。I2C总线是通常使用的控制总线,其提供电路之间的通信链路。I2C总线由Philips Electronics N.V.在20世纪80年代开发。
回想一下,接口系统230对应于数字数据装置接口100。接口系统230的组件以以下方式对应于数字数据装置接口100的组件。相机消息解译器302对应于消息解译器模块100。相机视频接口304对应于内容模块120。I2C主控器303、马达控制308和闪光/白色LED定时器310共同对应于控制模块130。
相机消息解译器302经由MDDI主机222接收命令,并向MSM 204产生响应消息。相机消息解译器302解译消息,且将信息内容路由到接口系统230内的适当区块(其可称为MDDI相机接口装置)。相机视频接口304接收来自相机320的图像数据,存储所述图像数据并将图像数据传递到MDDI主机222。I2C主控器306、马达控制308和闪光/白色LED定时器310共同形成相机控制区块。在此情况下,I2C主控器306提供对相机320的管理的控制,马达控制308提供对镜头322的管理的控制(例如,镜头变焦功能),且闪光/白色LED定时器310提供对闪光/白色LED 324的管理的控制(例如,闪光亮度和持续时间)。
图4是MDDI主机222的图。MDDI主机222包含微处理器接口410、命令处理器420、寄存器430、直接存储器存取(DMA)接口440、MDDI包构造器450、数据交换模块460和数据垫(data pad)470。微处理器接口410与通至控制MDDI主机222的主机处理器的总线介接。主机处理器使用微处理器接口410来设置寄存器,对寄存器进行读取,并向MDDI主机222发布命令。微处理器接口410查看地址值并将数据传出到MDDI主机222内适当的模块,包含传递对命令处理器420的写入和对寄存器430内寄存器值的读取和写入。
命令处理器420处理从主机处理器接收到的命令。所述命令包含对MDDI链路210断电、对MDDI链路210加电、重置MDDI主机222、和产生某些类型的数据包。
寄存器430存储针对MDDI链路210上数据的传输的寄存器。寄存器430内的寄存器控制MDDI链路222的行为以及MDDI主机222的配置。
DMA接口440向外部存储器提供脉冲请求以从接口系统230接收信息,从而对MDDI包构造器450的数据进行缓冲。DMA接口440分析链路列表节点标头的数据并调节指针以读取实际的包数据。DMA接口440提供关于下一数据包的信息以发出到MDDI包构造器450。
MDDI包构造器450作出关于接下来发送什么包以及构造将需要通过MDDI链路222的物理包的决策。从内部寄存器、计数器和由DMA接口440检索到的数据构造包。当将经由MDDI链路222输出数据时,可从若干来源产生输出的数据。包的第一来源是在MDDI包构造器450内部产生的控制型包。示范性包包含子帧标头包,填充包和链路关闭包。包的另一来源是经由DMA接口440。这些包包含经由链接的列表传递的包。在其它实施例中,视频数据(当外围装置包含视频相机时)可直接传递到MDDI包构造器450。不论包的来源如何,所有包均经由驻存在MDDI包构造器450内的CRC产生器系统处理。
数据交换模块460管理物理MDDI链路210。这是利用负责交换过程、数据输出、往返延迟测量和反向数据的状态机实现的。数据交换模块460接收来自MDDI包构造器450的数据并将数据传出到数据垫470,数据垫470将数据移出到MDDI链路222上。
数字数据接口100构建具有如图5所示的数字数据接口装置消息格式的包。数字数据接口装置消息格式500可用于(例如)对在数字数据接口装置100与数字装置150之间交换信息和命令的消息进行格式化。消息格式500包含事务识别符字段510、计数字段520、命令识别字段530、状态字段540和数据字段550。在一个实例中,事务识别符字段510、计数字段520、命令识别字段530和状态字段540各为一个字节。数据字段550是可能存在或可能不存在的可选字段。当存在时,数据字段550为四个或八个字节。在其它实例中,视特定消息传递需要而定,字段大小可为其它长度。字段大小每一字节使用8位格式。其它实例中,位格式可包含其它格式,例如,举例来说4位或16位格式。
可使用上述消息格式对命令和响应消息进行格式化。存在两种类型的命令消息:写入命令和读取命令。写入命令是执行命令的消息,且读取命令是从一个或一个以上寄存器读取信息的消息。存在三种类型的响应消息:写入确认、读取响应和未经请求的消息。写入确认是指示成功寄存器存取的响应消息。读取响应消息包含从一个或一个以上寄存器读取的信息。在一些情况下,读取响应消息可包含未存储在寄存器中的状态指示符或信号。未经请求的消息在系统控制器160未请求的情况下由(例如)数字数据接口装置100产生。
当通信链路105是MDDI链路时,数字数据装置接口消息可封装在MDDI寄存器存取包内。寄存器存取包在VESA MDDI标准内界定。当封装在寄存器存取包内时,所述消息被称为反向封装消息。
图6展示寄存器存取包格式600。寄存器存取包格式600包含包长度字段610、包类型字段620、客户端ID字段630、读取/写入旗标字段640、寄存器地址字段650、参数循环冗余校验(“CRC”)字段660、寄存器数据列表字段670和寄存器数据CRC字段680。除寄存器地址字段650和寄存器数据列表字段670以外,每一字段均为两个字节。寄存器地址字段650为四个字节。寄存器数据列表字段670为十四个字节。符合数字数据装置接口消息格式500的数字数据装置接口消息可封装在寄存器数据列表字段670中。其它字段的特定用途与本发明无密切关系,且在VESA MDDI标准中进行了更充分描述。
大体上来说,数字数据接口装置100经由MDDI反向封装包接收来自系统控制器160的命令。命令ID内嵌在包中且由消息解译器模块110解码。接着将命令的内容发送到数字数据接口装置100内的适当区块。类似地,消息解译器模块110还负责将响应消息构建到系统控制器160。这些消息是对系统控制器160的特定命令的响应(例如,举例来说待发送的图像数据),或由数字数据接口装置100或外围装置180产生的未经请求的消息。
使用MDDI消息来封装数字数据装置接口消息旨在提供可如何将数字数据装置接口消息封装在其它现有消息类型中的实例,且不希望限制本发明。基于本文的教示,相关领域的技术人员将能够确定如何将数字数据接口装置消息封装到其它类型的消息中。
在某些情况下,需要动态地调节从链路控制器140到链路控制器170的链路105的带宽。举例来说,可能需要调节通信链路105上的通信速率以使当较少需要将图像信息从外围装置180传递到数字装置150时,从数字装置150到数字接口装置100的控制消息的等待时间最小化。
举例来说,当外围装置180是相机且数字装置150是如图2所说明的MSM 204时,可能存在MSM 204的至少三个状态,包含图像预览模式、图像捕获模式和休眠模式。在图像预览模式中,蜂窝式电话200的用户正预览所拍摄的图像。在图像预览模式期间,MDDI主机222比在图像捕获模式中时从相机模块218发送更少的像素到MSM 204。在图像预览模式中,MSM 204仅需要像素的一个子集以能够判定关于如何调节自动聚焦、光平衡、曝光等。
因为系统需要进行非常快的调节并将调节发送回相机模块218,所以需要较短的等待时间来发送影响聚焦、光平衡和曝光次数的控制消息。一种改进等待时间的方式是使MDDI主机222发送较少像素,藉此释放带宽以从MDDI客户端206向MDDI主机222发送控制信号。本发明可提供发送较少像素的指令。然而,另外,本发明允许数字数据装置150在通信链路105上动态地分配前向和反向带宽以为命令或数据消息提供缩短的等待时间周期,其中确保低等待时间对于特定操作模式来说最为重要。
图7说明用于动态地调适通信链路210上的带宽的控制区块。图7突出显示经由MDDI链路210耦合到MDDI主机222的MDDI客户端206。MDDI客户端206包含MDDI包构造器730和带宽控制模块740。另外,尽管为了便于说明而未展示于图7中,但MDDI客户端206将包含MDDI主机222的与图4所示相同的元件。
带宽控制模块740确定装置的当前操作状态。举例来说,带宽控制模块740确定装置200是处于图像预览模式、图像捕获模式还是休眠模式。基于对于模式的确定,带宽控制模块740向MDDI包构造器740提供向MDDI主机222传输包速度和/或包大小请求的指令。
图7中,为了便于说明,仅展示MDDI包构造器450和寄存器430在MDDI主机222内。寄存器430包含带宽寄存器710和720,其分别用于控制待从MDDI主机222发送到MDDI客户端206的反向封装数据包的数据速率和反向封装数据包的大小。当MDDI主机222从MDDI客户端206接收包速度或包大小请求时,MDDI主机222将包速度信息存储在带宽寄存器710中且将包大小存储在带宽寄存器720中。MDDI包构造器460使用带宽寄存器710和720中存储的信息来确定发送到MDDI客户端206的包的大小和速度。
图8提供用于调节传输链路上的包传输速率的方法800的流程图,所述传输链路将电子装置内的客户端装置耦合到主机装置。方法800开始于步骤810。在步骤810中,确定电子装置的状态变化。举例来说,MDDI客户端206确定装置的状态已从图像捕获模式变为图像预览模式。
在步骤820中,确定所需的传输速率。举例来说,带宽控制模块740可确定待经由MDDI链路210从MDDI主机222发送到MDDI客户端206的包的包速度。包速率和大小的确定可基于系统对于电子装置的特定状态内命令的等待时间要求的了解。或者,可确定所需的包大小,或可确定所需的包大小和所需的传输速率。
在步骤830中,将所需的传输速率从客户端装置传输到主机装置。举例来说,MDDI客户端206将所需的传输速率传输到MDDI主机222。或者,MDDI客户端206可传输所需的传输速率和/或所需的包大小。
在步骤840中,存储所需的传输速率。举例来说,MDDI主机222将所需的传输速率存储在带宽寄存器710中。
在步骤850中,对所需的传输速率进行存取。举例来说,MDDI包构造器460对带宽寄存器710的内容进行存取以确定所需的传输速率。或者,MDDI包构造器460可对带宽寄存器710和/或720的内容进行存取以存取所需的传输速率和包大小。
在步骤860中,以所需的传输速率传输数据包。举例来说,MDDI主机222使用从带宽寄存器710获得的传输速率经由MDDI链路210将反向封装数据包传输到MDDI客户端206。或者,所传输的数据包可使用从带宽寄存器710获得的传输速率,且/或可基于带宽寄存器720中包含的所需的包大小来设计大小。在步骤870中,方法800结束。
结论
已提供本发明的示范性实施例。本发明不限于这些实例。本文提供这些实例是出于说明的目的,而不是限制的目的。相关领域的技术人员基于本文包含的教示将了解替代形式(包含本文描述的内容的等效物、延伸物、变化形式、偏差形式等)。这些替代形式在本发明的范围和精神内。
本说明书中提及的所有公开案、专利和专利申请案表明本发明所属领域的技术人员的技术水平,且以引用的方式并入本文中,达到如同表明每一个别公开案、专利或专利申请案均明确且个别地以引用的方式并入的程度。

Claims (14)

1.一种用于以自适应方式在传输链路上传递包的数字数据传输系统,其包括:
客户端装置,其包含带宽控制模块;以及
主机装置,其经由所述传输链路耦合到所述客户端装置,其中所述主机装置包含一个或一个以上带宽寄存器和一包构造器,其中所述带宽控制模块根据包含客户端装置和主机装置的电子装置的特定操作状态为经由所述传输链路从所述主机装置传输到所述客户端装置的包确定包速度和包大小;所述带宽寄存器存储所述包速度和包大小信息,所述包构造器根据所述包速度和包大小信息产生所述包。
2.根据权利要求1所述的数字数据传输系统,其中所述带宽控制模块将包速度传输到所述主机装置,所述包速度被放置在带宽寄存器中。
3.根据权利要求1所述的数字数据传输系统,其中所述带宽控制模块将包大小传输到所述主机装置,所述包大小被放置在带宽寄存器中。
4.根据权利要求1所述的数字数据传输系统,其中所述带宽控制模块将包速度和包大小传输到所述主机装置,所述包速度和包大小放置在带宽寄存器中。
5.根据权利要求1所述的数字数据传输系统,其中经由所述传输链路从所述主机装置发送到所述客户端装置的包的速度由所述带宽寄存器的内容决定。
6.根据权利要求1所述的数字数据传输系统,其中所述传输链路是移动显示数字接口链路。
7.一种用于调节传输链路上包的传输速率的方法,所述传输链路将电子装置内的客户端装置与主机装置相耦合,所述方法包括:
确定所述电子装置内状态的变化;
根据所述电子装置的特定操作状态确定所需的传输速率;
将所述所需的传输速率从所述客户端装置传输到所述主机装置;
将所述传输速率存储在所述主机装置中的寄存器内;
对所述包含所述传输速率的寄存器进行存取;
以等于存储在所述寄存器中的所述传输速率的传输速率将数据包经由所述传输链路从所述主机装置传输到所述客户端装置。
8.根据权利要求7所述的方法,其中所述链路是移动显示数字接口链路。
9.根据权利要求8所述的方法,其中所述电子装置是具有相机模块的蜂窝式电话。
10.根据权利要求9所述的方法,其中确定所述电子装置内状态的变化包含进入图像预览模式、图像捕获模式或休眠模式。
11.一种用于调节传输链路上传输的包大小的方法,所述传输链路将电子装置内的客户端装置与主机装置相耦合,所述方法包括:
确定所述电子装置内状态的变化;
根据所述电子装置的特定操作状态确定所需的包大小;
将所述所需的包大小从所述客户端装置传输到所述主机装置;
将所述包大小存储在所述主机装置中的寄存器内;
对所述包含所述包大小的寄存器进行存取;
以等于存储在所述寄存器中的所述包大小的包大小将数据包经由所述传输链路从所述主机装置传输到所述客户端装置。
12.根据权利要求11所述的方法,其中所述链路是移动显示数字接口链路。
13.根据权利要求12所述的方法,其中所述电子装置是具有相机模块的蜂窝式电话。
14.根据权利要求13所述的方法,其中确定所述电子装置内状态的变化包含进入图像预览模式、图像捕获模式或休眠模式。
CN2005800468665A 2004-11-24 2005-11-23 调节包的传输速率和大小的方法以及传递包的系统 Expired - Fee Related CN101103568B (zh)

Applications Claiming Priority (5)

Application Number Priority Date Filing Date Title
US63085304P 2004-11-24 2004-11-24
US60/630,853 2004-11-24
US63282504P 2004-12-02 2004-12-02
US60/632,825 2004-12-02
PCT/US2005/042436 WO2006058067A2 (en) 2004-11-24 2005-11-23 Systems and methods for digital data transmission rate control

Publications (2)

Publication Number Publication Date
CN101103568A CN101103568A (zh) 2008-01-09
CN101103568B true CN101103568B (zh) 2012-05-30

Family

ID=36498488

Family Applications (8)

Application Number Title Priority Date Filing Date
CN200580046931.4A Expired - Fee Related CN101103543B (zh) 2004-11-24 2005-11-23 数字数据接口装置
CN2005800469193A Expired - Fee Related CN101103532B (zh) 2004-11-24 2005-11-23 双倍数据速率串行编码器及系统
CN2005800468646A Expired - Fee Related CN101103326B (zh) 2004-11-24 2005-11-23 用于在通信链路上同步执行命令的方法
CN2005800468650A Expired - Fee Related CN101103569B (zh) 2004-11-24 2005-11-23 用于传递数据的数字数据接口装置和方法
CN2010105920882A Expired - Fee Related CN102045157B (zh) 2004-11-24 2005-11-23 用于更新缓冲器的方法和系统
CN2005800471884A Expired - Fee Related CN101449255B (zh) 2004-11-24 2005-11-23 用于更新缓冲器的方法和系统
CN2005800468665A Expired - Fee Related CN101103568B (zh) 2004-11-24 2005-11-23 调节包的传输速率和大小的方法以及传递包的系统
CN2005800468720A Expired - Fee Related CN101444027B (zh) 2004-11-24 2005-11-23 用于实施循环冗余校验的系统和方法

Family Applications Before (6)

Application Number Title Priority Date Filing Date
CN200580046931.4A Expired - Fee Related CN101103543B (zh) 2004-11-24 2005-11-23 数字数据接口装置
CN2005800469193A Expired - Fee Related CN101103532B (zh) 2004-11-24 2005-11-23 双倍数据速率串行编码器及系统
CN2005800468646A Expired - Fee Related CN101103326B (zh) 2004-11-24 2005-11-23 用于在通信链路上同步执行命令的方法
CN2005800468650A Expired - Fee Related CN101103569B (zh) 2004-11-24 2005-11-23 用于传递数据的数字数据接口装置和方法
CN2010105920882A Expired - Fee Related CN102045157B (zh) 2004-11-24 2005-11-23 用于更新缓冲器的方法和系统
CN2005800471884A Expired - Fee Related CN101449255B (zh) 2004-11-24 2005-11-23 用于更新缓冲器的方法和系统

Family Applications After (1)

Application Number Title Priority Date Filing Date
CN2005800468720A Expired - Fee Related CN101444027B (zh) 2004-11-24 2005-11-23 用于实施循环冗余校验的系统和方法

Country Status (9)

Country Link
EP (5) EP1825350A4 (zh)
JP (9) JP2008522496A (zh)
KR (3) KR100908148B1 (zh)
CN (8) CN101103543B (zh)
AU (4) AU2005309687B2 (zh)
BR (1) BRPI0518262B1 (zh)
CA (4) CA2671560A1 (zh)
IL (3) IL183408A0 (zh)
WO (3) WO2006058053A2 (zh)

Families Citing this family (53)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6760772B2 (en) 2000-12-15 2004-07-06 Qualcomm, Inc. Generating and implementing a communication protocol and interface for high data rate signal transfer
US8812706B1 (en) 2001-09-06 2014-08-19 Qualcomm Incorporated Method and apparatus for compensating for mismatched delays in signals of a mobile display interface (MDDI) system
WO2004110021A2 (en) 2003-06-02 2004-12-16 Qualcomm Incorporated Generating and implementing a signal protocol and interface for higher data rates
AU2004300958A1 (en) 2003-08-13 2005-02-24 Qualcomm, Incorporated A signal interface for higher data rates
EP1665730B1 (en) 2003-09-10 2009-03-04 Qualcomm Incorporated High data rate interface
US8694652B2 (en) 2003-10-15 2014-04-08 Qualcomm Incorporated Method, system and computer program for adding a field to a client capability packet sent from a client to a host
US8756294B2 (en) 2003-10-29 2014-06-17 Qualcomm Incorporated High data rate interface
CA2545817C (en) 2003-11-12 2011-11-29 Qualcomm Incorporated High data rate interface with improved link control
EP2247075A1 (en) 2003-12-08 2010-11-03 QUALCOMM Incorporated High data rate interface with improved link synchronization
EP2375677B1 (en) 2004-03-10 2013-05-29 Qualcomm Incorporated High data rate interface apparatus and method
EP1735986B1 (en) 2004-03-17 2013-05-22 Qualcomm, Incorporated High data rate interface apparatus and method
AU2005253592B2 (en) 2004-06-04 2009-02-05 Qualcomm Incorporated High data rate interface apparatus and method
US8650304B2 (en) 2004-06-04 2014-02-11 Qualcomm Incorporated Determining a pre skew and post skew calibration data rate in a mobile display digital interface (MDDI) communication system
US8539119B2 (en) 2004-11-24 2013-09-17 Qualcomm Incorporated Methods and apparatus for exchanging messages having a digital data interface device message format
KR100930270B1 (ko) * 2004-11-24 2009-12-09 콸콤 인코포레이티드 디지털 데이터 인터페이스 디바이스 메시지 포맷을 가지는 메시지 데이터가 저장된 컴퓨터-판독가능한 매체 및 그 디지털 데이터 인터페이스 디바이스
US8723705B2 (en) * 2004-11-24 2014-05-13 Qualcomm Incorporated Low output skew double data rate serial encoder
US8873584B2 (en) 2004-11-24 2014-10-28 Qualcomm Incorporated Digital data interface device
US8667363B2 (en) 2004-11-24 2014-03-04 Qualcomm Incorporated Systems and methods for implementing cyclic redundancy checks
US8692838B2 (en) 2004-11-24 2014-04-08 Qualcomm Incorporated Methods and systems for updating a buffer
US8699330B2 (en) 2004-11-24 2014-04-15 Qualcomm Incorporated Systems and methods for digital data transmission rate control
US8692839B2 (en) 2005-11-23 2014-04-08 Qualcomm Incorporated Methods and systems for updating a buffer
US8730069B2 (en) 2005-11-23 2014-05-20 Qualcomm Incorporated Double data rate serial encoder
KR100875839B1 (ko) 2007-04-19 2008-12-24 주식회사 코아로직 영상 찢김의 방지가 가능한 영상 출력 장치 및 방법
US8223796B2 (en) 2008-06-18 2012-07-17 Ati Technologies Ulc Graphics multi-media IC and method of its operation
US8994877B2 (en) 2008-07-30 2015-03-31 Semiconductor Components Industries, Llc Method and system for synchronizing a flash to an imager
US8255531B2 (en) 2009-06-30 2012-08-28 Nokia Corporation Method and apparatus for providing mobile device interoperability
US8823719B2 (en) * 2010-05-13 2014-09-02 Mediatek Inc. Graphics processing method applied to a plurality of buffers and graphics processing apparatus thereof
US8488055B2 (en) 2010-09-30 2013-07-16 Apple Inc. Flash synchronization using image sensor interface timing signal
US9332239B2 (en) 2012-05-31 2016-05-03 Apple Inc. Systems and methods for RGB image processing
US8872946B2 (en) 2012-05-31 2014-10-28 Apple Inc. Systems and methods for raw image processing
US11089247B2 (en) 2012-05-31 2021-08-10 Apple Inc. Systems and method for reducing fixed pattern noise in image data
US9077943B2 (en) 2012-05-31 2015-07-07 Apple Inc. Local image statistics collection
US9014504B2 (en) 2012-05-31 2015-04-21 Apple Inc. Systems and methods for highlight recovery in an image signal processor
US9743057B2 (en) 2012-05-31 2017-08-22 Apple Inc. Systems and methods for lens shading correction
US9031319B2 (en) 2012-05-31 2015-05-12 Apple Inc. Systems and methods for luma sharpening
US9025867B2 (en) 2012-05-31 2015-05-05 Apple Inc. Systems and methods for YCC image processing
US9105078B2 (en) 2012-05-31 2015-08-11 Apple Inc. Systems and methods for local tone mapping
US8953882B2 (en) 2012-05-31 2015-02-10 Apple Inc. Systems and methods for determining noise statistics of image data
US9142012B2 (en) 2012-05-31 2015-09-22 Apple Inc. Systems and methods for chroma noise reduction
US8917336B2 (en) 2012-05-31 2014-12-23 Apple Inc. Image signal processing involving geometric distortion correction
US8817120B2 (en) 2012-05-31 2014-08-26 Apple Inc. Systems and methods for collecting fixed pattern noise statistics of image data
JP2014052548A (ja) 2012-09-07 2014-03-20 Sharp Corp メモリ制御装置、携帯端末、メモリ制御プログラムおよびコンピュータ読み取り可能な記録媒体
JP2014052552A (ja) 2012-09-07 2014-03-20 Sharp Corp メモリ制御装置、携帯端末、メモリ制御プログラムおよびコンピュータ読み取り可能な記録媒体
JP2014052551A (ja) 2012-09-07 2014-03-20 Sharp Corp メモリ制御装置、携帯端末、メモリ制御プログラムおよびコンピュータ読み取り可能な記録媒体
JP2014052902A (ja) 2012-09-07 2014-03-20 Sharp Corp メモリ制御装置、携帯端末、メモリ制御プログラムおよびコンピュータ読み取り可能な記録媒体
JP6199070B2 (ja) 2013-04-26 2017-09-20 シャープ株式会社 メモリ制御装置、および携帯端末
US10129016B2 (en) * 2013-11-18 2018-11-13 Finisar Corporation Data serializer
US9690955B2 (en) * 2014-06-18 2017-06-27 Texas Instruments Incorporated Tunneling messages over an USB to control power delivery
TWI637268B (zh) * 2017-03-22 2018-10-01 慧榮科技股份有限公司 主機裝置與資料傳輸速率控制方法
DE102017208826A1 (de) * 2017-05-24 2018-11-29 Wago Verwaltungsgesellschaft Mbh Eingebettete zyklische Redundanzprüfungswerte
US11288193B2 (en) * 2019-05-06 2022-03-29 Cirrus Logic, Inc. Flexible, non-blocking asynchronous transfer of time-variant atomic data
KR20230066467A (ko) * 2020-09-17 2023-05-15 후아웨이 테크놀러지 컴퍼니 리미티드 인터 집적 회로를 채용하는 통신 방법 및 장치
CN113422738B (zh) * 2021-05-18 2023-07-21 上海赫千电子科技有限公司 一种智能主机的mcu通信服务方法

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1416244A (zh) * 2001-10-31 2003-05-07 三星电子株式会社 网络自适应实时多媒体流传输方式的系统和方法
EP1478137A1 (en) * 2003-05-14 2004-11-17 NTT DoCoMo, Inc. Determination of a packet size in a packet communications system

Family Cites Families (50)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US586750A (en) * 1897-07-20 Idshh
US4042783A (en) * 1976-08-11 1977-08-16 International Business Machines Corporation Method and apparatus for byte and frame synchronization on a loop system coupling a CPU channel to bulk storage devices
US4393444A (en) * 1980-11-06 1983-07-12 Rca Corporation Memory addressing circuit for converting sequential input data to interleaved output data sequence using multiple memories
JPS648731A (en) * 1987-06-30 1989-01-12 Sharp Kk Digital parallel/serial converter
US5079693A (en) * 1989-02-28 1992-01-07 Integrated Device Technology, Inc. Bidirectional FIFO buffer having reread and rewrite means
US5111455A (en) * 1990-08-24 1992-05-05 Avantek, Inc. Interleaved time-division multiplexor with phase-compensated frequency doublers
JPH06332664A (ja) * 1993-03-23 1994-12-02 Toshiba Corp 表示制御システム
US5418452A (en) * 1993-03-25 1995-05-23 Fujitsu Limited Apparatus for testing integrated circuits using time division multiplexing
JP3197679B2 (ja) * 1993-04-30 2001-08-13 富士写真フイルム株式会社 写真撮影システムおよび方法
BR9405493A (pt) * 1993-06-30 1999-09-08 Sega Enterprises Kk Sistema e processo para processamento de imagem
JPH07115352A (ja) * 1993-10-19 1995-05-02 Ricoh Co Ltd マルチプレクサ
JP3462566B2 (ja) * 1994-04-08 2003-11-05 株式会社ソニー・コンピュータエンタテインメント 画像生成装置
FR2729528A1 (fr) * 1995-01-13 1996-07-19 Suisse Electronique Microtech Circuit de multiplexage
EP0772119A3 (en) * 1995-10-31 1997-12-29 Cirrus Logic, Inc. Automatic graphics operation
JPH09270951A (ja) * 1996-03-29 1997-10-14 Sony Corp 撮像装置
JPH09307457A (ja) * 1996-05-14 1997-11-28 Sony Corp パラレルシリアル変換回路
KR100445213B1 (ko) * 1996-06-11 2004-12-08 소니 가부시끼 가이샤 촬상장치및그제어장치
EP0840279A3 (en) * 1996-11-05 1998-07-22 Compaq Computer Corporation Method and apparatus for presenting video on a display monitor associated with a computer
DE19733005B4 (de) * 1997-03-12 2007-06-21 Storz Endoskop Gmbh Einrichtung zur zentralen Überwachung und/oder Steuerung wenigstens eines Gerätes
JPH11249987A (ja) * 1998-03-05 1999-09-17 Nec Corp メッセージ処理装置およびその方法ならびにメッセージ処理制御プログラムを格納した記憶媒体
JP3792894B2 (ja) * 1998-05-27 2006-07-05 キヤノン株式会社 固体撮像素子及び固体撮像装置
US6850282B1 (en) * 1998-06-02 2005-02-01 Canon Kabushiki Kaisha Remote control of image sensing apparatus
JP3475081B2 (ja) * 1998-06-03 2003-12-08 三洋電機株式会社 立体映像再生方法
AU1330200A (en) * 1998-10-30 2000-05-22 Broadcom Corporation Internet gigabit ethernet transmitter architecture
JP3557975B2 (ja) * 1998-12-14 2004-08-25 セイコーエプソン株式会社 信号切り替え回路及び信号切り替え方法
US6252526B1 (en) * 1998-12-14 2001-06-26 Seiko Epson Corporation Circuit and method for fast parallel data strobe encoding
ATE252298T1 (de) * 1999-11-16 2003-11-15 Broadcom Corp Verfahren und netzwerkvermittlungsstelle mit datenserialisierung durch gefahrlose mehrstufige störungsfreie multiplexierung
US6804257B1 (en) * 1999-11-25 2004-10-12 International Business Machines Corporation System and method for framing and protecting variable-lenght packet streams
JP2001320280A (ja) * 2000-05-10 2001-11-16 Mitsubishi Electric Corp 並列−直列変換回路
US6760722B1 (en) * 2000-05-16 2004-07-06 International Business Machines Corporation Computer implemented automated remote support
US6529993B1 (en) * 2000-10-12 2003-03-04 International Business Machines Corp. Data and data strobe circuits and operating protocol for double data rate memories
FI115802B (fi) * 2000-12-04 2005-07-15 Nokia Corp Kuvakehyksien päivittäminen muistillisessa näytössä
GB2397733B (en) * 2000-12-06 2004-10-06 Fujitsu Ltd Clock recovery circuitry
US6760772B2 (en) * 2000-12-15 2004-07-06 Qualcomm, Inc. Generating and implementing a communication protocol and interface for high data rate signal transfer
JP2004531916A (ja) * 2000-12-15 2004-10-14 クゥアルコム・インコーポレイテッド 通信プロトコルの発生と実施および高いデータレート信号転送のためのインターフェース
JP2002359774A (ja) * 2001-03-30 2002-12-13 Fuji Photo Film Co Ltd 電子カメラ
WO2002098112A2 (en) * 2001-05-29 2002-12-05 Transchip, Inc. Patent application cmos imager for cellular applications and methods of using such
US6891545B2 (en) * 2001-11-20 2005-05-10 Koninklijke Philips Electronics N.V. Color burst queue for a shared memory controller in a color sequential display system
TWI235917B (en) * 2002-04-15 2005-07-11 Via Tech Inc High speed data transmitter and transmission method thereof
US6886067B2 (en) * 2002-05-23 2005-04-26 Seiko Epson Corporation 32 Bit generic asynchronous bus interface using read/write strobe byte enables
JP2003098583A (ja) * 2002-06-10 2003-04-03 Nikon Corp 書換え可能なメモリを使用するカメラ
KR100469427B1 (ko) * 2002-06-24 2005-02-02 엘지전자 주식회사 이동통신 시스템의 동영상 재생 방법
EP1546798A1 (en) * 2002-09-13 2005-06-29 Digimarc ID Systems, LLC Enhanced shadow reduction system and related techniques for digital image capture
JP3642332B2 (ja) * 2002-12-20 2005-04-27 松下電器産業株式会社 折り畳み式携帯電話装置
JP4119764B2 (ja) * 2003-02-13 2008-07-16 京セラ株式会社 カメラ付き携帯端末
JP2004252102A (ja) * 2003-02-19 2004-09-09 Seiko Epson Corp 画像表示装置、画像表示方法および画像表示プログラム
JP4112414B2 (ja) * 2003-03-28 2008-07-02 京セラ株式会社 携帯端末装置
JP2004309623A (ja) * 2003-04-03 2004-11-04 Konica Minolta Opto Inc 撮像装置及び携帯端末並びに撮像装置製造方法
KR100624311B1 (ko) * 2004-08-30 2006-09-19 삼성에스디아이 주식회사 프레임 메모리 제어 방법 및 그것을 이용한 표시 장치
US7315265B2 (en) * 2004-11-24 2008-01-01 Qualcomm Incorporated Double data rate serial encoder

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1416244A (zh) * 2001-10-31 2003-05-07 三星电子株式会社 网络自适应实时多媒体流传输方式的系统和方法
EP1478137A1 (en) * 2003-05-14 2004-11-17 NTT DoCoMo, Inc. Determination of a packet size in a packet communications system

Also Published As

Publication number Publication date
EP1815625A2 (en) 2007-08-08
JP2010259079A (ja) 2010-11-11
CN102045157B (zh) 2013-08-21
WO2006058051A2 (en) 2006-06-01
WO2006058052A3 (en) 2007-07-26
JP2010273338A (ja) 2010-12-02
AU2005309687A1 (en) 2006-06-01
CN101103569A (zh) 2008-01-09
AU2005309686B2 (en) 2010-07-01
CA2588715C (en) 2011-12-13
CA2588716A1 (en) 2006-06-01
EP1815625B1 (en) 2016-07-20
CN101444027B (zh) 2013-03-20
JP5059936B2 (ja) 2012-10-31
EP2479920A2 (en) 2012-07-25
IL183412A0 (en) 2008-04-13
JP2008522285A (ja) 2008-06-26
EP2479920A3 (en) 2012-09-05
AU2005309687B2 (en) 2009-11-19
CN101103532A (zh) 2008-01-09
CN101103326A (zh) 2008-01-09
CN101444027A (zh) 2009-05-27
BRPI0518262B1 (pt) 2018-05-08
CN102045157A (zh) 2011-05-04
CA2588702A1 (en) 2006-06-01
CN101449255A (zh) 2009-06-03
IL183402A0 (en) 2007-09-20
JP2013153487A (ja) 2013-08-08
KR100910073B1 (ko) 2009-07-30
JP4669008B2 (ja) 2011-04-13
EP1815625A4 (en) 2010-12-29
AU2010202381A1 (en) 2010-07-01
WO2006058053A3 (en) 2007-02-22
CN101103532B (zh) 2012-03-28
CN101103543B (zh) 2016-01-20
WO2006058053A9 (en) 2006-08-10
JP5485009B2 (ja) 2014-05-07
CA2671560A1 (en) 2006-06-01
KR20070086396A (ko) 2007-08-27
EP2503719A3 (en) 2012-10-24
EP1825350A2 (en) 2007-08-29
WO2006058052A2 (en) 2006-06-01
KR100908148B1 (ko) 2009-07-16
CA2588715A1 (en) 2006-06-01
JP5044004B2 (ja) 2012-10-10
CN101103543A (zh) 2008-01-09
JP5166617B2 (ja) 2013-03-21
AU2010200617A1 (en) 2010-03-11
CN101103568A (zh) 2008-01-09
KR20070086398A (ko) 2007-08-27
IL183408A0 (en) 2007-09-20
CN101103569B (zh) 2012-05-23
JP4960253B2 (ja) 2012-06-27
JP2011041290A (ja) 2011-02-24
JP2008522496A (ja) 2008-06-26
JP2008522495A (ja) 2008-06-26
EP1815626A2 (en) 2007-08-08
BRPI0518262A2 (pt) 2008-11-11
EP1825350A4 (en) 2011-03-23
EP1815626A4 (en) 2011-09-21
EP2503719A2 (en) 2012-09-26
KR100898078B1 (ko) 2009-05-18
EP1815626B1 (en) 2018-09-12
WO2006058053A2 (en) 2006-06-01
CA2588702C (en) 2012-01-03
CN101103326B (zh) 2012-02-15
KR20070086399A (ko) 2007-08-27
CA2588716C (en) 2010-05-18
WO2006058051A3 (en) 2008-10-30
CN101449255B (zh) 2011-08-31
JP2012165388A (ja) 2012-08-30
JP2011109683A (ja) 2011-06-02
AU2005309686A1 (en) 2006-06-01

Similar Documents

Publication Publication Date Title
CN101103568B (zh) 调节包的传输速率和大小的方法以及传递包的系统
JP5048510B2 (ja) デジタルデータインタフェースデバイスメッセージフォーマット
US8539119B2 (en) Methods and apparatus for exchanging messages having a digital data interface device message format
US8611215B2 (en) Systems and methods for digital data transmission rate control
US8873584B2 (en) Digital data interface device
TWI386807B (zh) 數位資料介面裝置訊息格式
TWI407319B (zh) 數位資料傳輸速率控制系統及方法
AU2005309522B2 (en) Digital data interface device message format
TWI389495B (zh) 數位資料介面裝置
MX2007006186A (en) Digital data interface device message format

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
REG Reference to a national code

Ref country code: HK

Ref legal event code: DE

Ref document number: 1110711

Country of ref document: HK

C14 Grant of patent or utility model
GR01 Patent grant
REG Reference to a national code

Ref country code: HK

Ref legal event code: WD

Ref document number: 1110711

Country of ref document: HK

CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20120530

Termination date: 20201123

CF01 Termination of patent right due to non-payment of annual fee