WO2023128502A1 - 표시 장치 - Google Patents
표시 장치 Download PDFInfo
- Publication number
- WO2023128502A1 WO2023128502A1 PCT/KR2022/021275 KR2022021275W WO2023128502A1 WO 2023128502 A1 WO2023128502 A1 WO 2023128502A1 KR 2022021275 W KR2022021275 W KR 2022021275W WO 2023128502 A1 WO2023128502 A1 WO 2023128502A1
- Authority
- WO
- WIPO (PCT)
- Prior art keywords
- electrode
- disposed
- light emitting
- connection
- main part
- Prior art date
Links
- 239000010410 layer Substances 0.000 description 456
- 101100198313 Saccharomyces cerevisiae (strain ATCC 204508 / S288c) RME1 gene Proteins 0.000 description 95
- 229920006225 ethylene-methyl acrylate Polymers 0.000 description 92
- 101150080924 CNE1 gene Proteins 0.000 description 57
- 239000004065 semiconductor Substances 0.000 description 54
- 101100016388 Arabidopsis thaliana PAS2 gene Proteins 0.000 description 49
- 101100297150 Komagataella pastoris PEX3 gene Proteins 0.000 description 49
- 101100315760 Saccharomyces cerevisiae (strain ATCC 204508 / S288c) PEX4 gene Proteins 0.000 description 49
- 101100060179 Drosophila melanogaster Clk gene Proteins 0.000 description 44
- 101150038023 PEX1 gene Proteins 0.000 description 44
- 101150014555 pas-1 gene Proteins 0.000 description 44
- 101000623895 Bos taurus Mucin-15 Proteins 0.000 description 27
- 239000000463 material Substances 0.000 description 19
- 239000000758 substrate Substances 0.000 description 17
- 239000003990 capacitor Substances 0.000 description 14
- 230000000149 penetrating effect Effects 0.000 description 13
- 239000011810 insulating material Substances 0.000 description 11
- 229910052751 metal Inorganic materials 0.000 description 11
- 239000002184 metal Substances 0.000 description 11
- 239000011229 interlayer Substances 0.000 description 10
- 238000003860 storage Methods 0.000 description 10
- 102100024933 Protein CASP Human genes 0.000 description 9
- 102100026620 E3 ubiquitin ligase TRAF3IP2 Human genes 0.000 description 8
- 101710140859 E3 ubiquitin ligase TRAF3IP2 Proteins 0.000 description 8
- 101000726740 Homo sapiens Homeobox protein cut-like 1 Proteins 0.000 description 8
- 101000761460 Homo sapiens Protein CASP Proteins 0.000 description 8
- 230000007547 defect Effects 0.000 description 8
- 239000010408 film Substances 0.000 description 8
- 239000010936 titanium Substances 0.000 description 8
- 239000004642 Polyimide Substances 0.000 description 7
- 239000002019 doping agent Substances 0.000 description 7
- 238000000034 method Methods 0.000 description 7
- 229920001721 polyimide Polymers 0.000 description 7
- 238000000926 separation method Methods 0.000 description 7
- 229910002704 AlGaN Inorganic materials 0.000 description 6
- 101100355577 Arabidopsis thaliana ARAC11 gene Proteins 0.000 description 6
- PXHVJJICTQNCMI-UHFFFAOYSA-N Nickel Chemical compound [Ni] PXHVJJICTQNCMI-UHFFFAOYSA-N 0.000 description 6
- 229910052782 aluminium Inorganic materials 0.000 description 6
- XAGFODPZIPBFFR-UHFFFAOYSA-N aluminium Chemical compound [Al] XAGFODPZIPBFFR-UHFFFAOYSA-N 0.000 description 6
- 238000010586 diagram Methods 0.000 description 6
- 229910052738 indium Inorganic materials 0.000 description 6
- APFVFJFRJDLVQX-UHFFFAOYSA-N indium atom Chemical compound [In] APFVFJFRJDLVQX-UHFFFAOYSA-N 0.000 description 6
- 230000008569 process Effects 0.000 description 6
- LIVNPJMFVYWSIS-UHFFFAOYSA-N silicon monoxide Chemical compound [Si-]#[O+] LIVNPJMFVYWSIS-UHFFFAOYSA-N 0.000 description 6
- 239000004020 conductor Substances 0.000 description 5
- 229910052710 silicon Inorganic materials 0.000 description 5
- 125000001731 2-cyanoethyl group Chemical group [H]C([H])(*)C([H])([H])C#N 0.000 description 4
- 102100031102 C-C motif chemokine 4 Human genes 0.000 description 4
- -1 InGaN Inorganic materials 0.000 description 4
- 101000777470 Mus musculus C-C motif chemokine 4 Proteins 0.000 description 4
- 229910052581 Si3N4 Inorganic materials 0.000 description 4
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 4
- RTAQQCXQSZGOHL-UHFFFAOYSA-N Titanium Chemical compound [Ti] RTAQQCXQSZGOHL-UHFFFAOYSA-N 0.000 description 4
- 229910045601 alloy Inorganic materials 0.000 description 4
- 239000000956 alloy Substances 0.000 description 4
- 239000010949 copper Substances 0.000 description 4
- 239000010931 gold Substances 0.000 description 4
- 238000004519 manufacturing process Methods 0.000 description 4
- 239000010955 niobium Substances 0.000 description 4
- 238000002161 passivation Methods 0.000 description 4
- 239000010703 silicon Substances 0.000 description 4
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N silicon dioxide Inorganic materials O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 description 4
- HQVNEWCFYHHQES-UHFFFAOYSA-N silicon nitride Chemical compound N12[Si]34N5[Si]62N3[Si]51N64 HQVNEWCFYHHQES-UHFFFAOYSA-N 0.000 description 4
- 101150056821 spx1 gene Proteins 0.000 description 4
- 229910052719 titanium Inorganic materials 0.000 description 4
- 101100523500 Arabidopsis thaliana ARAC4 gene Proteins 0.000 description 3
- ZOKXTWBITQBERF-UHFFFAOYSA-N Molybdenum Chemical compound [Mo] ZOKXTWBITQBERF-UHFFFAOYSA-N 0.000 description 3
- 101150036141 SPX3 gene Proteins 0.000 description 3
- 101150081544 Slc37a3 gene Proteins 0.000 description 3
- 102100038952 Sugar phosphate exchanger 3 Human genes 0.000 description 3
- 230000008901 benefit Effects 0.000 description 3
- 230000002950 deficient Effects 0.000 description 3
- 229910052750 molybdenum Inorganic materials 0.000 description 3
- 239000011733 molybdenum Substances 0.000 description 3
- 239000011241 protective layer Substances 0.000 description 3
- 229910052814 silicon oxide Inorganic materials 0.000 description 3
- 239000002356 single layer Substances 0.000 description 3
- 101150091285 spx2 gene Proteins 0.000 description 3
- RYGMFSIKBFXOCR-UHFFFAOYSA-N Copper Chemical compound [Cu] RYGMFSIKBFXOCR-UHFFFAOYSA-N 0.000 description 2
- GYHNNYVSQQEPJS-UHFFFAOYSA-N Gallium Chemical compound [Ga] GYHNNYVSQQEPJS-UHFFFAOYSA-N 0.000 description 2
- BQCADISMDOOEFD-UHFFFAOYSA-N Silver Chemical compound [Ag] BQCADISMDOOEFD-UHFFFAOYSA-N 0.000 description 2
- XLOMVQKBTHCTTD-UHFFFAOYSA-N Zinc monoxide Chemical compound [Zn]=O XLOMVQKBTHCTTD-UHFFFAOYSA-N 0.000 description 2
- 239000011651 chromium Substances 0.000 description 2
- 229910052802 copper Inorganic materials 0.000 description 2
- 230000009977 dual effect Effects 0.000 description 2
- 230000000694 effects Effects 0.000 description 2
- 229910052733 gallium Inorganic materials 0.000 description 2
- PCHJSUWPFVWCPO-UHFFFAOYSA-N gold Chemical compound [Au] PCHJSUWPFVWCPO-UHFFFAOYSA-N 0.000 description 2
- 229910052737 gold Inorganic materials 0.000 description 2
- 229910010272 inorganic material Inorganic materials 0.000 description 2
- 239000011147 inorganic material Substances 0.000 description 2
- 229910052759 nickel Inorganic materials 0.000 description 2
- 229910052758 niobium Inorganic materials 0.000 description 2
- GUCVJGMIXFAOAE-UHFFFAOYSA-N niobium atom Chemical compound [Nb] GUCVJGMIXFAOAE-UHFFFAOYSA-N 0.000 description 2
- 229910021420 polycrystalline silicon Inorganic materials 0.000 description 2
- 229910052709 silver Inorganic materials 0.000 description 2
- 239000004332 silver Substances 0.000 description 2
- 239000000126 substance Substances 0.000 description 2
- OGIDPMRJRNCKJF-UHFFFAOYSA-N titanium oxide Inorganic materials [Ti]=O OGIDPMRJRNCKJF-UHFFFAOYSA-N 0.000 description 2
- VYZAMTAEIAYCRO-UHFFFAOYSA-N Chromium Chemical compound [Cr] VYZAMTAEIAYCRO-UHFFFAOYSA-N 0.000 description 1
- 101710115755 Homeobox protein cut-like 1 Proteins 0.000 description 1
- 229910052779 Neodymium Inorganic materials 0.000 description 1
- 101100400993 Saccharomyces cerevisiae (strain ATCC 204508 / S288c) MEK1 gene Proteins 0.000 description 1
- GWEVSGVZZGPLCZ-UHFFFAOYSA-N Titan oxide Chemical compound O=[Ti]=O GWEVSGVZZGPLCZ-UHFFFAOYSA-N 0.000 description 1
- 230000002776 aggregation Effects 0.000 description 1
- 238000004220 aggregation Methods 0.000 description 1
- 230000004888 barrier function Effects 0.000 description 1
- 229910052804 chromium Inorganic materials 0.000 description 1
- PMHQVHHXPFUNSP-UHFFFAOYSA-M copper(1+);methylsulfanylmethane;bromide Chemical compound Br[Cu].CSC PMHQVHHXPFUNSP-UHFFFAOYSA-M 0.000 description 1
- AJNVQOSZGJRYEI-UHFFFAOYSA-N digallium;oxygen(2-) Chemical compound [O-2].[O-2].[O-2].[Ga+3].[Ga+3] AJNVQOSZGJRYEI-UHFFFAOYSA-N 0.000 description 1
- 230000005684 electric field Effects 0.000 description 1
- 230000005669 field effect Effects 0.000 description 1
- 229910001195 gallium oxide Inorganic materials 0.000 description 1
- YZZNJYQZJKSEER-UHFFFAOYSA-N gallium tin Chemical compound [Ga].[Sn] YZZNJYQZJKSEER-UHFFFAOYSA-N 0.000 description 1
- 239000011521 glass Substances 0.000 description 1
- 229910000449 hafnium oxide Inorganic materials 0.000 description 1
- WIHZLLGSGQNAGK-UHFFFAOYSA-N hafnium(4+);oxygen(2-) Chemical compound [O-2].[O-2].[Hf+4] WIHZLLGSGQNAGK-UHFFFAOYSA-N 0.000 description 1
- 230000002209 hydrophobic effect Effects 0.000 description 1
- AMGQUBHHOARCQH-UHFFFAOYSA-N indium;oxotin Chemical compound [In].[Sn]=O AMGQUBHHOARCQH-UHFFFAOYSA-N 0.000 description 1
- HRHKULZDDYWVBE-UHFFFAOYSA-N indium;oxozinc;tin Chemical compound [In].[Sn].[Zn]=O HRHKULZDDYWVBE-UHFFFAOYSA-N 0.000 description 1
- 238000007641 inkjet printing Methods 0.000 description 1
- 229910052746 lanthanum Inorganic materials 0.000 description 1
- FZLIPJUXYLNCLC-UHFFFAOYSA-N lanthanum atom Chemical compound [La] FZLIPJUXYLNCLC-UHFFFAOYSA-N 0.000 description 1
- 239000004973 liquid crystal related substance Substances 0.000 description 1
- 239000011159 matrix material Substances 0.000 description 1
- 229910044991 metal oxide Inorganic materials 0.000 description 1
- 150000004706 metal oxides Chemical class 0.000 description 1
- 150000002739 metals Chemical class 0.000 description 1
- 238000010295 mobile communication Methods 0.000 description 1
- 229910021421 monocrystalline silicon Inorganic materials 0.000 description 1
- QEFYFXOXNSNQGX-UHFFFAOYSA-N neodymium atom Chemical compound [Nd] QEFYFXOXNSNQGX-UHFFFAOYSA-N 0.000 description 1
- 239000011368 organic material Substances 0.000 description 1
- TWNQGVIAIRXVLR-UHFFFAOYSA-N oxo(oxoalumanyloxy)alumane Chemical compound O=[Al]O[Al]=O TWNQGVIAIRXVLR-UHFFFAOYSA-N 0.000 description 1
- KYKLWYKWCAYAJY-UHFFFAOYSA-N oxotin;zinc Chemical compound [Zn].[Sn]=O KYKLWYKWCAYAJY-UHFFFAOYSA-N 0.000 description 1
- RVTZCBVAJQQJTK-UHFFFAOYSA-N oxygen(2-);zirconium(4+) Chemical compound [O-2].[O-2].[Zr+4] RVTZCBVAJQQJTK-UHFFFAOYSA-N 0.000 description 1
- 230000003071 parasitic effect Effects 0.000 description 1
- 239000002952 polymeric resin Substances 0.000 description 1
- 239000002096 quantum dot Substances 0.000 description 1
- 239000010453 quartz Substances 0.000 description 1
- 238000002310 reflectometry Methods 0.000 description 1
- 230000004044 response Effects 0.000 description 1
- 230000000087 stabilizing effect Effects 0.000 description 1
- 229920003002 synthetic resin Polymers 0.000 description 1
- 239000010409 thin film Substances 0.000 description 1
- 229910001887 tin oxide Inorganic materials 0.000 description 1
- 229910052725 zinc Inorganic materials 0.000 description 1
- 239000011701 zinc Substances 0.000 description 1
- YVTHLONGBIQYBO-UHFFFAOYSA-N zinc indium(3+) oxygen(2-) Chemical compound [O--].[Zn++].[In+3] YVTHLONGBIQYBO-UHFFFAOYSA-N 0.000 description 1
- 239000011787 zinc oxide Substances 0.000 description 1
- 229910001928 zirconium oxide Inorganic materials 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L33/00—Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
- H01L33/36—Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the electrodes
- H01L33/38—Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the electrodes with a particular shape
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L25/00—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
- H01L25/03—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
- H01L25/04—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
- H01L25/075—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L33/00
- H01L25/0753—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L33/00 the devices being arranged next to each other
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/15—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components having potential barriers, specially adapted for light emission
- H01L27/153—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components having potential barriers, specially adapted for light emission in a repetitive configuration, e.g. LED bars
- H01L27/156—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components having potential barriers, specially adapted for light emission in a repetitive configuration, e.g. LED bars two-dimensional arrays
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3225—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
- G09G3/3233—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L33/00—Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
- H01L33/02—Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies
- H01L33/20—Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies with a particular shape, e.g. curved or truncated substrate
- H01L33/24—Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies with a particular shape, e.g. curved or truncated substrate of the light emitting region, e.g. non-planar junction
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L33/00—Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
- H01L33/44—Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the coatings, e.g. passivation layer or anti-reflective coating
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L33/00—Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
- H01L33/48—Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor body packages
- H01L33/62—Arrangements for conducting electric current to or from the semiconductor body, e.g. lead-frames, wire-bonds or solder balls
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
- G09G2300/0809—Several active elements per pixel in active matrix panels
- G09G2300/0814—Several active elements per pixel in active matrix panels used for selection purposes, e.g. logical AND for partial update
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
- G09G2300/0809—Several active elements per pixel in active matrix panels
- G09G2300/0819—Several active elements per pixel in active matrix panels used for counteracting undesired variations, e.g. feedback or autozeroing
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
- G09G2300/0809—Several active elements per pixel in active matrix panels
- G09G2300/0842—Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
- G09G2300/0861—Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor with additional control of the display period without amending the charge stored in a pixel memory, e.g. by means of additional select electrodes
- G09G2300/0866—Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor with additional control of the display period without amending the charge stored in a pixel memory, e.g. by means of additional select electrodes by means of changes in the pixel supply voltage
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/04—Maintaining the quality of display appearance
- G09G2320/043—Preventing or counteracting the effects of ageing
- G09G2320/045—Compensation of drifts in the characteristics of light emitting or modulating elements
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L25/00—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
- H01L25/16—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof the devices being of types provided for in two or more different main groups of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. forming hybrid circuits
- H01L25/167—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof the devices being of types provided for in two or more different main groups of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. forming hybrid circuits comprising optoelectronic devices, e.g. LED, photodiodes
Definitions
- the present invention relates to a display device.
- OLEDs organic light emitting displays
- LCDs liquid crystal displays
- Self-luminous display devices include an organic light-emitting display device using an organic material as a light-emitting element and an inorganic light-emitting display device using an inorganic material as a light-emitting material.
- An object to be solved by the present invention is to provide a display device in which dark spots are prevented from occurring in pixels by including a novel electrode structure.
- a display device for solving the above object is a first electrode extending in a first direction, a second electrode spaced apart from the first electrode in a second direction, and the first electrode and the second electrode on A plurality of light emitting elements disposed on, and a first connection electrode electrically connected to a first end of the light emitting element, and a second connection electrode electrically connected to a second end of the light emitting element, wherein the first connection An electrode is disposed on the first electrode and electrically contacts the light emitting element, a first main part, a first bypass part separated from the first main part, and the first main part and the first bypass part. It includes a plurality of first connection parts electrically connected to each other.
- the device may further include a bank layer extending in the first direction and the second direction and surrounding a light emitting region in which the light emitting elements are disposed, and each of the first bypass parts may be disposed on the bank layer.
- the second connection electrode includes a second main portion disposed on the second electrode and electrically contacting the light emitting element, a second bypass portion disposed on the bank layer and partially spaced apart from the second main portion, and and a plurality of second connection parts electrically connecting the second main part and the second bypass part, wherein the first bypass part does not overlap with the first electrode and the second bypass part does not overlap with the second electrode.
- the first main part and the second main part may each extend in the first direction, and the first bypass part and the second bypass part may each extend in the first direction.
- Portions of the first main part and the second main part may be disposed on the bank layer, and the first connection part and the second connection part may be respectively disposed on the bank layer.
- Each of the first bypass part and the second bypass part may be disposed to overlap the light emitting region.
- Each of the first bypass part and the second bypass part and the first connection part and the second connection part may non-overlap with the light emitting element.
- the device may further include a first contact part electrically connected to the first electrode, and the second connection electrode may further include a second contact part disposed in the sub-region and electrically connected to the second electrode.
- the first main part, the first connection parts, and the first bypass part are electrically connected to the first contact part, and the second main part, the second connection parts, and the second bypass part are electrically connected to the second contact part. It can be electrically connected to the
- the first connection electrode may further include a third connection part spaced apart from the first connection part and electrically connected to the first main part and the first bypass part.
- first bank pattern extending in the first direction and overlapping the first electrode
- second bank pattern extending in the second direction and overlapping the second electrode
- the second bank pattern may overlap the first main part but not overlap the first bypass part
- the second bank pattern may overlap the second main part but not overlap the second bypass part.
- a third main part disposed on the third electrode and electrically contacting the second end of the first light emitting element, and disposed on the second electrode and spaced apart from the first main part, and the first part of the second light emitting element.
- a fourth main part electrically contacting the end, a second bypass part partially spaced from the third main part, a second bypass part electrically connected to the third main part, the fourth main part, and the second bypass part.
- a third connection electrode including a connection part and a third connection part electrically connected to the third main part and the second bypass part may be further included.
- the second connection part, the third connection part, and the second bypass part may be disposed on the bank layer, respectively.
- the first connection electrode may further include a first contact portion electrically contacting the first electrode, and the second connection electrode may further include a second contact portion electrically contacting the second electrode.
- a display device for solving the above problems includes a plurality of electrodes extending in a first direction and spaced apart from each other in a second direction, a first electrode, and a second electrode spaced apart from the first electrode in a second direction.
- a second connection electrode including a disposed second main portion, a third main portion disposed on the third electrode and facing the first main portion, and disposed on the first electrode and disposed on the first main portion and the first main portion.
- a third connection electrode including a fourth main part spaced apart in a first direction, a fifth main part disposed on the fourth electrode and facing the second main part, and disposed on the second electrode to form the second connecting electrode.
- a fourth connection electrode including a sixth main part spaced apart from the main part in the first direction, and a seventh main part disposed on the second electrode and spaced apart from the second main part in the first direction, and the A fifth connection electrode disposed on the third electrode and including an eighth main part spaced apart from the third main part in the first direction, wherein the first connection electrode is partially spaced apart from the first main part A first bypass part disposed on the bank layer, a first connection part disposed on the bank layer to electrically connect the first bypass part and the first main part, and a portion disposed in the light emitting area and the first connection part A second connection portion electrically connecting the bypass portion and the first main portion is included.
- the third connection electrode has a third bypass part disposed on the bank layer and a part spaced apart from the fourth main part, and a part disposed in the light emitting region to form the third main part, the fourth main part, and the third connection electrode.
- a third connection part electrically connecting the third bypass part and a fourth connection part disposed on the bank layer to electrically connect the fourth main part and the third bypass part, wherein the fourth connection electrode comprises the A fourth bypass part disposed on the bank layer with a part spaced apart from the fifth main part, and a part disposed in the light emitting region to electrically connect the fifth main part, the sixth main part, and the fourth bypass part and a sixth connection part disposed on the bank layer to electrically connect the fifth main part and the fourth bypass part.
- the fifth connection electrode includes a fifth bypass part disposed on the bank layer and partially spaced apart from the eighth main part, and disposed on the bank layer to form the seventh main part, the eighth main part, and the fifth connection electrode.
- a seventh connection part electrically connecting the fifth bypass part and an eighth connection part having a portion disposed in the light emitting region and electrically connecting the eighth main part and the fifth bypass part may be further included.
- the first contact further includes a subregion disposed in the first direction of the emission region, wherein the first connection electrode is electrically connected to the first main part and electrically contacts the first electrode in the subregion.
- the second connection electrode may further include a second contact portion electrically connected to the second main portion and electrically contacting the second electrode in the sub region.
- the first light emitting element is disposed on the first electrode and the third electrode and has a first end electrically contacting the first main part and a second end electrically contacting the third main part;
- a second light emitting element disposed on the second electrode and the fourth electrode, a first end electrically contacting the fifth main portion and a second end electrically contacting the second main portion, the first electrode and a third light emitting element disposed on the third electrode so that a first end electrically contacts the fourth main portion and a second end electrically contacts the seventh main portion, and the second electrode and the third light emitting element electrically contact the seventh main portion.
- It may include a fourth light emitting element disposed on the four electrodes so that a first end electrically contacts the eighth main portion and a second end electrically contacts the sixth main portion.
- FIG. 1 is a schematic plan view of a display device according to an exemplary embodiment.
- FIG. 2 is a top plan view illustrating a layout of a plurality of wires included in a display device according to an exemplary embodiment.
- FIG. 3 is an equivalent circuit diagram of one sub-pixel of a display device according to an exemplary embodiment.
- FIG. 4 is an equivalent circuit diagram of one sub-pixel of a display device according to another exemplary embodiment.
- FIG. 5 is a plan view illustrating one pixel of a display device according to an exemplary embodiment.
- FIG. 6 is a plan view illustrating connection electrodes disposed in one pixel of FIG. 5 .
- FIG. 7 is a cross-sectional view taken along the line N1-N1' of FIG. 5;
- FIG. 8 is a cross-sectional view taken along the line N2-N2' of FIG. 5;
- FIG. 9 is a cross-sectional view taken along line N3-N3' of FIG. 5;
- FIG. 10 is a schematic diagram of a light emitting device according to an embodiment.
- FIG. 11 is a plan view illustrating one sub-pixel of a display device according to another exemplary embodiment.
- connection electrodes disposed in one sub-pixel of FIG. 11 are connected to connection electrodes disposed in one sub-pixel of FIG. 11 .
- FIG. 13 is a cross-sectional view taken along line N4-N4' of FIG. 11 .
- 15 is a plan view illustrating one sub-pixel of a display device according to another exemplary embodiment.
- connection electrodes 16 is a plan view illustrating connection electrodes disposed in one sub-pixel of FIG. 15 .
- 17 is a cross-sectional view taken along line N6-N6' of FIG. 15;
- 19 is a cross-sectional view taken along line N8-N8' of FIG. 15;
- connection electrodes disposed in one sub-pixel of a display device according to another exemplary embodiment.
- FIG. 21 is a plan view illustrating connection electrodes disposed in one sub-pixel of FIG. 20 .
- FIG. 22 is a cross-sectional view taken along line N9-N9' in FIG. 20;
- connection electrodes disposed in one sub-pixel of a display device according to another exemplary embodiment.
- FIG. 24 is a plan view illustrating connection electrodes disposed in one sub-pixel of FIG. 23 .
- 25 is a cross-sectional view taken along line N10-N10' of FIG. 23;
- 26 is a plan view illustrating connection electrodes disposed in one sub-pixel of a display device according to another exemplary embodiment.
- FIG. 27 is a cross-sectional view taken along line N11-N11' of FIG. 26 .
- FIG. 1 is a schematic plan view of a display device according to an exemplary embodiment.
- the display device 10 displays a moving image or a still image.
- the display device 10 may refer to any electronic device providing a display screen.
- An electronic notebook, an electronic book, a portable multimedia player (PMP), a navigation device, a game machine, a digital camera, a camcorder, and the like may be included in the display device 10 .
- the display device 10 includes a display panel providing a display screen.
- the display panel include an inorganic light emitting diode display panel, an organic light emitting display panel, a quantum dot light emitting display panel, a plasma display panel, and a field emission display panel.
- the display panel a case in which an inorganic light emitting diode display panel is applied is exemplified, but the present invention is not limited thereto, and the same technical idea may be applied to other display panels if applicable.
- the shape of the display device 10 may be variously modified.
- the display device 10 may have a shape such as a horizontally long rectangle, a vertically long rectangle, a square, a rectangle with rounded corners (vertexes), other polygons, or a circle.
- the shape of the display area DPA of the display device 10 may also be similar to the overall shape of the display device 10 .
- FIG. 1 a rectangular display device 10 having a long length in the second direction DR2 is illustrated.
- the display device 10 may include a display area DPA and a non-display area NDA.
- the display area DPA is an area where the screen can be displayed, and the non-display area NDA is an area where the screen is not displayed.
- the display area DPA may be referred to as an active area, and the non-display area NDA may also be referred to as a non-active area.
- the display area DPA may generally occupy the center of the display device 10 .
- the display area DPA may include a plurality of pixels PX.
- a plurality of pixels PX may be arranged in a matrix direction.
- the shape of each pixel PX may be a rectangle or a square on a plane, but is not limited thereto and may be a rhombus shape with each side inclined in one direction.
- Each pixel PX may be arranged in a stripe type or an island type.
- each of the pixels PX may display a specific color by including one or more light emitting elements emitting light of a specific wavelength range.
- a non-display area NDA may be disposed around the display area DPA.
- the non-display area NDA may entirely or partially surround the display area DPA.
- the display area DPA may have a rectangular shape, and the non-display area NDA may be disposed adjacent to four sides of the display area DPA.
- the non-display area NDA may constitute a bezel of the display device 10 .
- Wires or circuit drivers included in the display device 10 may be disposed or external devices may be mounted in each non-display area NDA.
- FIG. 2 is a top plan view illustrating a layout of a plurality of wires included in a display device according to an exemplary embodiment.
- the display device 10 may include a plurality of wires.
- the display device 10 includes a plurality of scan lines SL1 , SL2 , and SL3 , a plurality of data lines DTL; DTL1 , DTL2 , and DTL3 , an initialization voltage line VIL, and a plurality of voltage lines VL; VL1 . VL2, VL3, VL4) may be included.
- other wires may be further arranged in the display device 10 .
- the first scan line SL1 and the second scan line SL2 may be disposed to extend in the first direction DR1.
- the first scan line SL1 and the second scan line SL2 are disposed adjacent to each other, and in the second direction DR2 with the first and second scan lines SL1 and SL2. They can be spaced apart.
- the first scan line SL1 and the second scan line SL2 may be connected to a scan wiring pad WPD_SC connected to a scan driver (not shown).
- the first scan line SL1 and the second scan line SL2 may extend from the pad area PDA disposed in the non-display area NDA to the display area DPA.
- the third scan line SL3 may extend in the second direction DR2 and be spaced apart from the other third scan lines SL3 in the first direction DR1.
- One third scan line SL3 may be connected to one or more first scan lines SL1 or one or more second scan lines SL2.
- the first scan line SL1 and the second scan line SL2 may be formed of a conductive layer disposed on a layer different from that of the third scan line SL3.
- the plurality of scan lines SL1 , SL2 , and SL3 may have a mesh structure on the entire surface of the display area DPA, but is not limited thereto.
- connection may mean that any one member is connected through mutual physical contact with another member as well as through another member.
- this may be understood as an integrated member, in which one part and the other part are interconnected due to the integrated member.
- connection between one member and another member may be interpreted as including an electrical connection through another member in addition to a direct contact connection.
- the data lines DTL may extend in the first direction DR1 and may be disposed.
- the data line DTL includes a first data line DTL1 , a second data line DTL2 , and a third data line DTL3 , and one of the first to third data lines DTL1 , DTL2 , and DTL3 are They form a pair and are arranged adjacent to each other.
- Each of the data lines DTL1 , DTL2 , and DTL3 may be disposed to extend from the pad area PDA disposed in the non-display area NDA to the display area DPA.
- the present invention is not limited thereto, and the plurality of data lines DTL may be spaced apart at regular intervals between the first voltage line VL1 and the second voltage line VL2 to be described later.
- the initialization voltage line VIL may be disposed to extend in the first direction DR1.
- the initialization voltage line VIL may be disposed between the data lines DTL and the first scan line SL1 and the second scan line SL2.
- the initialization voltage line VIL may be disposed to extend from the pad area PDA disposed in the non-display area NDA to the display area DPA.
- the first voltage line VL1 and the second voltage line VL2 extend in the first direction DR1, and the third voltage line VL3 and the fourth voltage line VL4 extend in the second direction DR2. is extended and placed.
- the first voltage wire VL1 and the second voltage wire VL2 are alternately disposed in the second direction DR2, and the third voltage wire VL3 and the fourth voltage wire VL4 are disposed in the first direction DR1. ) can be arranged alternately.
- the first voltage line VL1 and the second voltage line VL2 extend in the first direction DR1 and are disposed to cross the display area DPA, and the third voltage line VL3 and the fourth voltage line ( VL4), some wires may be disposed in the display area DPA, and other wires may be disposed in the non-display area NDA located on both sides of the display area DPA in the first direction DR1.
- the first voltage line VL1 and the second voltage line VL2 may be formed of a conductive layer disposed on a layer different from that of the third voltage line VL3 and the fourth voltage line VL4.
- the first voltage line VL1 is connected to at least one third voltage line VL3, and the second voltage line VL2 is connected to at least one fourth voltage line VL4 and the plurality of voltage lines VL are displayed.
- the entire surface of the area DPA may have a mesh structure. However, it is not limited thereto.
- the first scan line SL1, the second scan line SL2, the data line DTL, the initialization voltage line VIL, and the first and second voltage lines VL1 and VL2 may include at least one wiring pad. (WPD) and can be electrically connected.
- Each wire pad WPD may be disposed in the non-display area NDA.
- each wire pad WPD may be disposed in the pad area PDA located on the lower side of the display area DPA in the first direction DR1 .
- the first scan line SL1 and the second scan line SL2 are connected to the scan wiring pad WPD_SC disposed in the pad area PDA, and the plurality of data lines DTL are respectively different data wiring pads WPD_DT.
- each wire pad WPD is disposed in the pad area PDA disposed below the display area DPA, but is not limited thereto. Some of the plurality of wire pads WPD may be disposed on either the upper side or the left and right sides of the display area DPA.
- Each pixel PX or sub-pixel SPXn (n is an integer of 1 to 3) of the display device 10 includes a pixel driving circuit.
- the aforementioned wirings may apply driving signals to each pixel driving circuit while passing through each pixel PX or its periphery.
- the pixel driving circuit may include a transistor and a capacitor. The number of transistors and capacitors of each pixel driving circuit may be variously modified.
- each sub-pixel SPXn may have a 3T1C structure in which a pixel driving circuit includes three transistors and one capacitor.
- a pixel driving circuit will be described taking a 3T1C structure as an example, but it is not limited thereto, and various other modified structures such as a 2T1C structure, a 7T1C structure, and a 6T1C structure may be applied.
- FIG. 3 is an equivalent circuit diagram of one sub-pixel of a display device according to an exemplary embodiment.
- each sub-pixel SPXn of the display device 10 includes, in addition to the light emitting diode EL, three transistors T1 , T2 , and T3 and one storage capacitor Cst. include
- the light emitting diode EL emits light according to the current supplied through the first transistor T1.
- the light emitting diode EL includes a first electrode, a second electrode, and at least one light emitting element disposed between them.
- the light emitting device may emit light of a specific wavelength range by electrical signals transmitted from the first electrode and the second electrode.
- One end of the light emitting diode EL is connected to the source electrode of the first transistor T1, and the other end has a low potential voltage (hereinafter referred to as a first power supply voltage) lower than a high potential voltage (hereinafter, a first power supply voltage) of the first voltage line VL1.
- a second power supply voltage may be connected to the second voltage line VL2 to which it is supplied.
- the first transistor T1 adjusts the current flowing from the first voltage line VL1 to which the first power supply voltage is supplied to the light emitting diode EL according to the voltage difference between the gate electrode and the source electrode.
- the first transistor T1 may be a driving transistor for driving the light emitting diode EL.
- the gate electrode of the first transistor T1 is connected to the source electrode of the second transistor T2, the source electrode is connected to the first electrode of the light emitting diode EL, and the drain electrode is connected to the first power supply voltage. 1 can be connected to the voltage wire (VL1).
- the second transistor T2 is turned on by the scan signal of the first scan line SL1 and connects the data line DTL to the gate electrode of the first transistor T1.
- the gate electrode of the second transistor T2 may be connected to the first scan line SL1
- the source electrode may be connected to the gate electrode of the first transistor T1
- the drain electrode may be connected to the data line DTL.
- the third transistor T3 is turned on by the scan signal of the second scan line SL2 and connects the initialization voltage line VIL to one end of the light emitting diode EL.
- the gate electrode of the third transistor T3 is connected to the second scan line SL2, the drain electrode is connected to the initialization voltage line VIL, and the source electrode is connected to one end of the light emitting diode EL or the first transistor ( It may be connected to the source electrode of T1).
- each of the transistors T1 , T2 , and T3 are not limited to those described above, and vice versa.
- each of the transistors T1 , T2 , and T3 may be formed as a thin film transistor.
- each of the transistors T1, T2, and T3 has been described based on being formed of an N-type MOSFET (Metal Oxide Semiconductor Field Effect Transistor), but is not limited thereto. That is, each of the transistors T1 , T2 , and T3 may be formed of P-type MOSFETs, some may be formed of N-type MOSFETs, and others may be formed of P-type MOSFETs.
- N-type MOSFET Metal Oxide Semiconductor Field Effect Transistor
- the storage capacitor Cst is formed between the gate electrode and the source electrode of the first transistor T1.
- the storage capacitor Cst stores a difference voltage between the gate voltage and the source voltage of the first transistor T1.
- 4 is an equivalent circuit diagram of one sub-pixel of a display device according to another exemplary embodiment.
- 4 is an example in which one sub-pixel SPXn includes first to seventh transistors T1 , T2 , T3 , T4 , T5 , T6 , and T7 , and the first to seventh transistors T1 , T2 , T3 , T4, T5, T6, and T7) are formed of P-type MOSFETs.
- a pixel circuit of one sub-pixel SPXn of the display device 10 includes a light emitting diode EL, first to seventh transistors T1 , T2 , T3 , T4 , T5 , T6 , T7 , and A storage capacitor Cst may be included.
- the pixel circuit includes a data line DTL, a first scan line GWL, a second scan line GIL, a third scan line GCL, an emission control line EML, a first voltage line VDL, 2
- the voltage line VSL and the initialization voltage line VIL may be connected.
- One end of the light emitting diode EL may be connected to the first electrode of the seventh transistor T7 and the second electrode of the sixth transistor T6, and the other end may be connected to the second voltage line VSL.
- a parasitic capacitance Cel may be formed between one end and the other end of the light emitting diode EL.
- the gate electrode of the first transistor T1 may be connected to the first electrode of the storage capacitor Cst.
- the first electrode of the first transistor T1 is connected to the first voltage line VDL via the fifth transistor T5, and the second electrode of the first transistor T1 is connected to the sixth transistor T6. Thus, it may be connected to one end of the light emitting diode EL.
- the first transistor T1 may receive a signal of the data line DTL according to the switching operation of the second transistor T2 and supply driving current to the light emitting diode EL.
- a gate electrode of the second transistor T2 may be connected to the first scan line GWL.
- a first electrode of the second transistor T2 may be connected to the data line DTL, and a second electrode of the second transistor T2 may be connected to the first electrode of the first transistor T1.
- the second transistor T2 may be turned on according to the first scan line GWL to transfer the data signal to the first electrode of the first transistor T1.
- the gate electrode of the third transistor T3 is connected to the first scan line GWL.
- the first electrode of the third transistor T3 may be connected to the second electrode of the first transistor T1 and may be connected to one end of the light emitting diode EL through the sixth transistor T6.
- the second electrode of the third transistor T3 may be connected to the first electrode of the storage capacitor Cst, the first electrode of the fourth transistor T4 and the gate electrode of the first transistor T1.
- the third transistor T3 is turned on according to the signal of the first scan line GWL and connects the gate electrode and the second electrode of the first transistor T1 to each other to diode-connect the first transistor T1.
- a voltage difference equal to the threshold voltage of the first transistor T1 is generated between the first electrode and the gate electrode of the first transistor T1, and a data signal in which the threshold voltage is compensated is transmitted to the gate electrode of the first transistor T1.
- the threshold voltage deviation of the first transistor T1 may be compensated for.
- a gate electrode of the fourth transistor T4 may be connected to the second scan line GIL.
- the second electrode of the fourth transistor T4 is connected to the initialization voltage line VIL
- the first electrode of the fourth transistor T4 is the first electrode of the storage capacitor Cst and the second electrode of the second transistor T2. It may be connected to the second electrode and the gate electrode of the first transistor T1.
- the fourth transistor T4 is turned on according to the signal of the second scan line GIL and transfers the initialization voltage line VIL to the gate electrode of the first transistor T1, thereby providing a voltage at the gate electrode of the first transistor T1. can be initialized.
- Each of the third transistor T3 and the fourth transistor T4 may be formed as a dual transistor.
- the third transistor T3 includes the 3-1-th transistor T3-1 and the 3-2-th transistor T3-2, and the fourth transistor T4 includes the 4-1-th transistor T4-1 and A 4-2 transistor (T4-2) may be included.
- T4-2 A 4-2 transistor
- each of the third transistor T3 and the fourth transistor T4 may not be formed as a dual transistor.
- a gate electrode of the fifth transistor T5 may be connected to the emission control line EML.
- the first electrode of the fifth transistor T5 is connected to the first voltage line VDL, and the second electrode of the fifth transistor T5 is connected to the first electrode of the first transistor T1 and the second transistor T2. It may be connected to the second electrode of.
- a gate electrode of the sixth transistor T6 may be connected to the emission control line EML.
- the first electrode of the sixth transistor T6 is connected to the second electrode of the first transistor T1 and the first electrode of the third transistor T3, and the second electrode of the sixth transistor T6 is connected to the light emitting diode EL. ) can be connected to one end of
- the fifth transistor T5 and the sixth transistor T6 are simultaneously turned on according to the emission control line EML, and thus a driving current may flow through the light emitting diode EL.
- a gate electrode of the seventh transistor T7 may be connected to the third scan line GCL.
- a first electrode of the seventh transistor T7 may be connected to one end of the light emitting diode EL, and a second electrode of the seventh transistor T7 may be connected to the initialization voltage line VIL.
- the seventh transistor T7 may be turned on according to a signal of the third scan line GCL to initialize one end of the light emitting diode EL.
- a second electrode of the storage capacitor Cst may be connected to the first voltage line VDL.
- a first electrode of the capacitor Cst may be connected to the gate electrode of the first transistor T1, the second electrode of the third transistor T3, and the first electrode of the fourth transistor T4.
- 5 is a plan view illustrating one pixel of a display device according to an exemplary embodiment. 5 illustrates electrodes RME (RME1 and RME2) disposed in one pixel PX of the display device 10, bank patterns BP1 and BP2, a bank layer BNL, and a plurality of light emitting elements ED. and a planar arrangement of the connection electrodes CNE (CNE1, CNE2).
- each of the pixels PX of the display device 10 may include a plurality of sub-pixels SPXn.
- one pixel PX may include a first sub-pixel SPX1 , a second sub-pixel SPX2 , and a third sub-pixel SPX3 .
- the first sub-pixel SPX1 emits light of a first color
- the second sub-pixel SPX2 emits light of a second color
- the third sub-pixel SPX3 emits light of a third color.
- the first color may be blue
- the second color may be green
- the third color may be red.
- each of the sub-pixels SPXn or some of the plurality of sub-pixels SPXn may emit light of the same color as each other.
- each sub-pixel SPXn emits the same blue light, or two sub-pixels SPXn emit the same blue light, and the other sub-pixel SPXn emits green light different from blue. may emit light.
- one pixel PX includes three sub-pixels SPXn, but is not limited thereto, and the pixel PX may include a larger number of sub-pixels SPXn.
- Each sub-pixel SPXn of the display device 10 may include an emission area EMA and a non-emission area.
- the light emitting area EMA may be an area where the light emitting device ED is disposed and emits light of a specific wavelength range.
- the non-emission area may be an area in which the light emitting device ED is not disposed and the light emitted from the light emitting device ED does not reach and is not emitted.
- the light emitting area EMA may include an area where the light emitting device ED is disposed, and an area adjacent to the light emitting device ED and from which light emitted from the light emitting device ED is emitted.
- the light emitting area EMA may also include an area in which light emitted from the light emitting device ED is reflected or refracted by another member to be emitted.
- a plurality of light emitting devices ED may be disposed in each sub-pixel SPXn, and may form an emission area EMA including an area where they are disposed and an area adjacent thereto.
- each light emitting region EMA of each sub-pixel SPXn have a uniform area, but is not limited thereto.
- each light emitting area EMA of each sub pixel SPXn may have a different area according to the color or wavelength band of light emitted from the light emitting device ED disposed in the corresponding sub pixel.
- Each sub-pixel SPXn may further include a sub-region SA disposed in the non-emission area.
- the sub-region SA of the corresponding sub-pixel SPXn may be disposed on the lower side, which is the other side of the emission area EMA in the first direction DR1 .
- the light emitting area EMA and the sub area SA are alternately arranged along the first direction DR1, and there is a gap between the light emitting areas EMA of the different sub pixels SPXn spaced apart in the first direction DR1.
- a sub area SA may be disposed.
- the light emitting area EMA and the sub area SA are alternately arranged in the first direction DR1, and each of the light emitting area EMA and the sub area SA is repeatedly arranged in the second direction DR2. It can be.
- the present invention is not limited thereto, and the emission areas EMAs and sub areas SA in the plurality of pixels PX may have a different arrangement from that of FIG. 5 .
- the light emitting device ED is not disposed in the sub area SA, light is not emitted, but a portion of the electrode RME disposed in each sub pixel SPXn may be disposed.
- the electrodes RME disposed in different sub-pixels SPXn may be disposed to be separated from each other in the separator ROP of the sub-region SA.
- Wires and circuit elements of the circuit layer may be connected to the first to third sub-pixels SPX1 , SPX2 , and SPX3 , respectively. However, the wirings and circuit elements are not disposed corresponding to the area occupied by each sub-pixel SPXn or the light emitting area EMA, but are disposed regardless of the position of the light emitting area EMA within one pixel PX. It can be.
- the bank layer BNL may be disposed to surround the plurality of sub-pixels SPXn, the light emitting area EMA, and the sub area SA.
- the bank layer BNL may be disposed on a boundary between adjacent sub-pixels SPXn in the first and second directions DR1 and DR2, and may also be disposed on a boundary between the emission area EMA and the sub-region SA.
- the sub-pixels SPXn, the emission area EMA, and the sub-area SA of the display device 10 may be areas separated by the arrangement of the bank layer BNL. Intervals between the plurality of sub-pixels SPXn, the emission areas EMAs, and the sub-regions SA may vary according to the width of the bank layer BNL.
- the bank layer BNL may be disposed in a lattice pattern on the entire surface of the display area DPA, including portions extending in the first and second directions DR1 and DR2 on a plan view.
- the bank layer BNL may be disposed across the boundary of each sub-pixel SPXn to distinguish neighboring sub-pixels SPXn.
- the bank layer BNL is disposed to surround the light emitting area EMA and the sub area SA disposed in each sub pixel SPXn to distinguish them.
- FIG. 6 is a plan view illustrating connection electrodes disposed in one pixel of FIG. 5 .
- 7 is a cross-sectional view taken along line N1-N1' of FIG. 5; 8 is a cross-sectional view taken along line N2-N2' of FIG. 5; 9 is a cross-sectional view taken along the line N3-N3' of FIG. 5; 6 illustrates a planar arrangement of first and second connection electrodes CNE1 and CNE2 disposed in one pixel PX together with bank patterns BP1 and BP2 and a bank layer BNL. .
- FIG. 1 is a plan view illustrating connection electrodes disposed in one pixel of FIG. 5 .
- 7 is a cross-sectional view taken along line N1-N1' of FIG. 5
- 8 is a cross-sectional view taken along line N2-N2' of FIG. 5
- 9 is a cross-sectional view taken along the line N3-N3' of FIG. 5
- 6 illustrates a plan
- FIG. 7 shows cross-sections crossing both ends of the light emitting element ED disposed in the first sub-pixel SPX1 and the first electrode contact hole CTD and the second electrode contact hole CTS
- FIG. denotes a cross section crossing both ends of the light emitting element ED disposed in the first sub-pixel SPXn and the first contact hole CT1 and the second contact hole CT1.
- FIG. 9 illustrates a cross section crossing both ends of the light emitting device ED disposed in the first sub-pixel SPXn and bypass portions PE1 and PE2 among the connection electrodes CNE.
- the display device 10 includes a first substrate SUB, a semiconductor layer disposed on the first substrate SUB, a plurality of conductive layers, and a plurality of insulating layers.
- the semiconductor layer, the conductive layer, and the insulating layer may constitute a circuit layer and a display element layer of the display device 10, respectively.
- the first substrate SUB may be an insulating substrate.
- the first substrate SUB may be made of an insulating material such as glass, quartz, or polymer resin.
- the first substrate SUB may be a rigid substrate, but may also be a flexible substrate capable of being bent, folded, or rolled.
- the first substrate SUB includes a display area DPA and a non-display area NDA surrounding the display area DPA, and the display area DPA includes an emission area EMA and a sub area SA that is a part of the non-emission area. can do.
- the first conductive layer may be disposed on the first substrate SUB.
- the first conductive layer includes a lower metal layer BML, and the lower metal layer BML is disposed to overlap the active layer ACT1 of the first transistor T1.
- the lower metal layer BML has a function of preventing light from being incident on the active layer ACT1 of the first transistor T1 or stabilizing the characteristics of the first transistor T1 by being electrically connected to the active layer ACT1. can be done However, the lower metal layer BML may be omitted.
- the buffer layer BL may be disposed on the lower metal layer BML and the first substrate SUB.
- the buffer layer BL is formed on the first substrate SUB to protect the transistors of the pixel PX from moisture penetrating through the first substrate SUB, which is vulnerable to moisture permeation, and may perform a surface planarization function.
- a semiconductor layer is disposed on the buffer layer BL.
- the semiconductor layer may include a first active layer ACT1 of the first transistor T1 and a second active layer ACT2 of the second transistor T2.
- the first active layer ACT1 and the second active layer ACT2 may be disposed to partially overlap the first and second gate electrodes G1 and G2 of the second conductive layer, respectively.
- the semiconductor layer may include polycrystalline silicon, single crystal silicon, an oxide semiconductor, or the like. In another embodiment, the semiconductor layer may include polycrystalline silicon.
- the oxide semiconductor may be an oxide semiconductor containing indium (In).
- the oxide semiconductor may be Indium Tin Oxide (ITO), Indium Zinc Oxide (IZO), Indium Gallium Oxide (IGO), or Indium Zinc Tin Oxide.
- ITO Indium Tin Oxide
- IZO Indium Zinc Oxide
- IGO Indium Gallium Oxide
- IZTO indium gallium tin oxide
- IGZO indium gallium zinc oxide
- IGZTO indium gallium zinc tin oxide
- the display device 10 is not limited thereto, and the display device 10 further It may contain a large number of transistors.
- the first gate insulating layer GI is disposed on the semiconductor layer.
- the first gate insulating layer GI may serve as a gate insulating layer of each of the transistors T1 and T2.
- the second conductive layer is disposed on the first gate insulating layer GI.
- the second conductive layer may include a first gate electrode G1 of the first transistor T1 and a second gate electrode G2 of the second transistor T2.
- the first gate electrode G1 is disposed to overlap the channel region of the first active layer ACT1 in the third direction DR3, which is the thickness direction
- the second gate electrode G2 is formed to overlap the channel region of the second active layer ACT2. It may be disposed to overlap the channel region in the third direction DR3, which is the thickness direction.
- the second conductive layer may further include one electrode of the storage capacitor.
- the first interlayer insulating layer IL1 is disposed on the second conductive layer.
- the first interlayer insulating layer IL1 may serve as an insulating layer between the second conductive layer and other layers disposed thereon and may protect the second conductive layer.
- the third conductive layer is disposed on the first interlayer insulating layer IL1.
- the third conductive layer includes the first voltage line VL1 and the second voltage line VL2 disposed in the display area DPA, the first conductive pattern CDP1, and the source electrodes of the transistors T1 and T2 ( S1 and S2) and drain electrodes D1 and D2.
- the third conductive layer may further include the other electrode of the storage capacitor.
- the first voltage line VL1 receives a high potential voltage (or first power supply voltage) transmitted to the first electrode RME1, and the second voltage line VL2 applies a low potential voltage transmitted to the second electrode RME2.
- a potential voltage (or second power supply voltage) may be applied.
- a portion of the first voltage line VL1 contacts the first active layer ACT1 of the first transistor T1 through a contact hole penetrating the first interlayer insulating layer IL1 and the first gate insulating layer GI. can do.
- the first voltage line VL1 may serve as the first drain electrode D1 of the first transistor T1.
- the second voltage line VL2 may be directly connected to a second electrode RME2 described later.
- the first conductive pattern CDP1 may contact the first active layer ACT1 of the first transistor T1 through a contact hole penetrating the first interlayer insulating layer IL1 and the first gate insulating layer GI. there is.
- the first conductive pattern CDP1 may contact the lower metal layer BML through another contact hole.
- the first conductive pattern CDP1 may serve as a first source electrode S1 of the first transistor T1.
- the first conductive pattern CDP1 may be connected to a first electrode RME1 or a first connection electrode CNE1 to be described later.
- the first transistor T1 may transfer the first power supply voltage applied from the first voltage line VL1 to the first electrode RME1 or the first connection electrode CNE1.
- the second source electrode S2 and the second drain electrode D2 are connected to the second transistor T2 through a contact hole penetrating the first interlayer insulating layer IL1 and the first gate insulating layer GI, respectively. It may contact the active layer ACT2.
- the first passivation layer PV1 is disposed on the third conductive layer.
- the first passivation layer PV1 may serve as an insulating layer between the third conductive layer and other layers and protect the third conductive layer.
- the aforementioned buffer layer BL, first gate insulating layer GI, first interlayer insulating layer IL1, and first protective layer PV1 may be formed of a plurality of inorganic layers that are alternately stacked.
- the buffer layer BL, the first gate insulating layer GI, the first interlayer insulating layer IL1, and the first protective layer PV1 may include silicon oxide (SiO x ), silicon nitride (Silicon Nitride, SiN x ), silicon oxynitride (Silicon Oxynitride, SiO x N y ) It may be formed of a double layer in which inorganic layers including at least one are stacked, or multi-layers in which they are alternately stacked.
- the buffer layer BL, the first gate insulating layer GI, the first interlayer insulating layer IL1, and the first protective layer PV1 are made of one inorganic layer including the above-described insulating material. may be done Also, in some embodiments, the first interlayer insulating layer IL1 may be made of an organic insulating material such as polyimide (PI).
- PI polyimide
- the second conductive layer and the third conductive layer are made of molybdenum (Mo), aluminum (Al), chromium (Cr), gold (Au), titanium (Ti), nickel (Ni), neodymium (Nd) and copper (Cu). It may be formed as a single layer or multiple layers made of any one or an alloy thereof. However, it is not limited thereto.
- the via layer VIA is disposed on the third conductive layer in the display area DPA.
- the via layer VIA may include an organic insulating material, such as polyimide (PI), to compensate for a level difference caused by lower conductive layers, and may have a flat upper surface. However, in some embodiments, the via layer VIA may be omitted.
- PI polyimide
- bank patterns BP1 and BP2 On the via layer VIA, bank patterns BP1 and BP2, a plurality of electrodes RME (RME1 and RME2) and a bank layer BNL, a plurality of light emitting devices ED and a plurality of connection electrodes CNE; CNE1 , CNE2) are arranged.
- a plurality of insulating layers PAS1 , PAS2 , and PAS3 may be disposed on the via layer VIA.
- a plurality of bank patterns BP1 and BP2 may be disposed in the light emitting area EMA of each sub-pixel SPXn.
- the bank patterns BP1 and BP2 may have a predetermined width in the second direction DR2 and extend in the first direction DR1.
- the bank patterns BP1 and BP2 may include a first bank pattern BP1 and a second bank pattern spaced apart from each other in the second direction DR2 within the light emitting area EMA of each sub-pixel SPXn. BP2) may be included.
- the first bank pattern BP1 is disposed on the left side in the second direction DR2 from the center of the light emitting area EMA, and the second bank patterns BP2 are spaced apart from the first bank pattern BP1 to form the light emitting area. It may be disposed on the right side, which is the other side of the second direction DR2, from the center of (EMA).
- the first bank patterns BP1 and the second bank patterns BP2 are alternately disposed along the second direction DR2 and may be disposed in an island-like pattern in the display area DPA.
- a plurality of light emitting devices ED may be disposed between the first bank pattern BP1 and the second bank pattern BP2.
- the first bank pattern BP1 and the second bank pattern BP2 have the same length in the first direction DR1, but have a length greater than that of the light emitting region EMA surrounded by the bank layer BNL in the first direction DR1.
- the first bank pattern BP1 and the second bank pattern BP2 may partially overlap a portion of the bank layer BNL extending in the second direction DR2.
- the bank patterns BP1 and BP2 may be integrated with the bank layer BNL or may be spaced apart from a portion extending in the second direction DR2 of the bank layer BNL.
- the length of the bank patterns BP1 and BP2 in the first direction DR1 may be equal to or smaller than the length of the first direction DR1 of the emission area EMA surrounded by the bank layer BNL.
- the first bank pattern BP1 and the second bank pattern BP2 may have the same width in the second direction DR2 . However, it is not limited thereto, and they may have different widths. For example, one bank pattern may have a larger width than another bank pattern, and the larger bank pattern may be disposed over the light emitting area EMA of other sub-pixels SPXn adjacent to each other in the second direction DR2. can In the bank pattern disposed across the plurality of light emitting regions EMA, a portion of the bank layer BNL extending in the first direction DR1 may overlap the second bank pattern BP2 in a thickness direction.
- bank patterns BP1 and BP2 are disposed with the same width for each sub-pixel SPXn, but it is not limited thereto.
- the number and shape of the bank patterns BP1 and BP2 may vary according to the number or arrangement structure of the electrodes RME.
- a plurality of bank patterns BP1 and BP2 may be disposed on the via layer VIA.
- the bank patterns BP1 and BP2 may be directly disposed on the via layer VIA, and may have a structure in which at least a portion protrudes from a top surface of the via layer VIA.
- the protruding portions of the bank patterns BP1 and BP2 may have inclined or curved sides, and the light emitted from the light emitting device ED is reflected from the electrode RME disposed on the bank patterns BP1 and BP2. and may be emitted in an upper direction of the via layer VIA.
- the bank patterns BP1 and BP2 may have a semicircular shape having a curvature outer surface in a cross-sectional view.
- the bank patterns BP1 and BP2 may include an organic insulating material such as polyimide (PI), but is not limited thereto.
- a plurality of electrodes RME are disposed for each sub-pixel SPXn in a shape extending in one direction.
- the plurality of electrodes RME1 and RME2 extend in the first direction DR1 and may be disposed in the light emitting area EMA and the sub area SA of the sub pixel SPXn, and they extend in the second direction DR2. They can be spaced apart.
- the plurality of electrodes RME may be electrically connected to the light emitting element ED, which will be described later, but is not limited thereto.
- the plurality of electrodes RME may not be electrically connected to the light emitting element ED.
- the display device 10 may include a first electrode RME1 and a second electrode RME2 disposed on each sub-pixel SPXn.
- the first electrode RME1 is disposed on the left side of the center of the light emitting area EMA, and the second electrode RME2 is spaced apart from the first electrode RME1 in the second direction DR2 to the center of the light emitting area EMA. is placed on the right side of
- the first electrode RME1 may be disposed on the first bank pattern BP1, and the second electrode RME2 may be disposed on the second bank pattern BP2.
- the first electrode RME1 and the second electrode RME2 may be partially disposed in the corresponding sub-pixel SPXn and sub-region SA beyond the bank layer BNL.
- the first electrode RME1 and the second electrode RME2 of different sub-pixels SPXn may be spaced apart from each other based on the separator ROP located in the sub-region SA of one sub-pixel SPXn. .
- two electrodes RME for each sub-pixel SPXn have a shape extending in the first direction DR1, but is not limited thereto.
- the display device 10 may have a shape in which a greater number of electrodes RME are disposed in one sub-pixel SPXn, the electrodes RME are partially bent, and the widths are different depending on positions. there is.
- the first electrode RME1 and the second electrode RME2 may be disposed on at least inclined side surfaces of the bank patterns BP1 and BP2 .
- widths of the plurality of electrodes RME measured in the second direction DR2 may be smaller than widths of the bank patterns BP1 and BP2 measured in the second direction DR2, and the first electrode ( The distance between RME1 and the second electrode RME2 in the second direction DR2 may be smaller than the distance between the bank patterns BP1 and BP2 .
- At least a portion of the first electrode RME1 and the second electrode RME2 are directly disposed on the via layer VIA, so that they may be disposed on the same plane.
- the light emitting device ED disposed between the bank patterns BP1 and BP2 emits light toward both ends, and the emitted light may be directed to the electrode RME disposed on the bank patterns BP1 and BP2. there is.
- Each electrode RME may have a structure in which portions disposed on the bank patterns BP1 and BP2 may reflect light emitted from the light emitting element ED.
- the first electrode RME1 and the second electrode RME2 may be disposed to cover at least one side surface of the bank patterns BP1 and BP2 to reflect light emitted from the light emitting element ED.
- Each of the electrodes RME may directly contact the third conductive layer through the electrode contact holes CTD and CTS at a portion overlapping the bank layer BNL between the light emitting area EMA and the sub area SA.
- the first electrode contact hole CTD is formed in an area where the bank layer BNL and the first electrode RME1 overlap
- the second electrode contact hole CTS is formed in the region where the bank layer BNL and the second electrode RME2 overlap. may be formed in the overlapping region.
- the first electrode RME1 may contact the first conductive pattern CDP1 through the first electrode contact hole CTD penetrating the via layer VIA and the first passivation layer PV1.
- the second electrode RME2 may contact the second voltage line VL2 through the second electrode contact hole CTS penetrating the via layer VIA and the first passivation layer PV1.
- the first electrode RME1 is electrically connected to the first transistor T1 through the first conductive pattern CDP1 to receive the first power supply voltage
- the second electrode RME2 is connected to the second voltage line VL2. Electrically connected, the second power supply voltage may be applied.
- each of the electrodes RME1 and RME2 may not be electrically connected to the voltage lines VL1 and VL2 of the third conductive layer, and a connection electrode CNE described below may be directly connected to the third conductive layer. there is.
- the plurality of electrodes RME may include a conductive material having high reflectivity.
- the electrodes RME include metals such as silver (Ag), copper (Cu), and aluminum (Al), or alloys including aluminum (Al), nickel (Ni), and lanthanum (La).
- a metal layer such as titanium (Ti), molybdenum (Mo), or niobium (Nb) and the alloy may have a laminated structure.
- the electrodes RME are formed of a double layer or multi-layer in which an alloy including aluminum (Al) and at least one metal layer including titanium (Ti), molybdenum (Mo), and niobium (Nb) are stacked. It can be done.
- each electrode RME may further include a transparent conductive material.
- each electrode RME may include a material such as ITO, IZO, or ITZO.
- each of the electrodes RME may have a structure in which a transparent conductive material and a metal layer having high reflectance are stacked one or more layers, or may be formed as a single layer including these.
- each electrode RME may have a stacked structure such as ITO/Ag/ITO/, ITO/Ag/IZO, or ITO/Ag/ITZO/IZO.
- the electrodes RME may be electrically connected to the light emitting element ED, and may reflect some of the light emitted from the light emitting element ED upward toward the first substrate SUB.
- the first insulating layer PAS1 is disposed on the entire surface of the display area DPA and may be disposed on the via layer VIA and the plurality of electrodes RME.
- the first insulating layer PAS1 may protect the plurality of electrodes RME and at the same time insulate different electrodes RME from each other.
- the electrodes RME are formed in the process of forming the bank layer BNL. damage can be prevented.
- the first insulating layer PAS1 may prevent the light emitting element ED disposed thereon from being damaged by direct contact with other members.
- a step may be formed such that a portion of the upper surface of the first insulating layer PAS1 is recessed between the electrodes RME spaced apart in the second direction DR2 .
- the light emitting element ED is disposed on the upper surface of the first insulating layer PAS1 on which the step is formed, and a space may be formed between the light emitting element ED and the first insulating layer PAS1.
- the first insulating layer PAS1 may include a plurality of openings and a plurality of contact holes CT1 and CT2 .
- the first insulating layer PAS1 may include a plurality of openings formed to correspond to the separation portion ROP of the sub-region SA, and is formed at a portion where a connection electrode CNE and an electrode RME, which will be described later, are connected.
- a plurality of contact holes CT1 and CT2 may be included.
- the first insulating layer PAS1 is disposed on the entire surface of the via layer VIA, but may partially expose lower layers in a portion where the plurality of openings OPR or contact holes CT1 and CT2 are formed.
- a process of separating the electrodes RME disposed therebelow from each other may be performed.
- the plurality of electrodes RME are disposed to extend in the first direction DR1 , and then, among the openings of the first insulating layer PAS1 , the portion where the openings formed corresponding to the separation portion ROP are exposed is etched to form a plurality of electrodes RME. It may be separated into electrodes RME.
- the plurality of contact holes CT1 and CT2 formed in the first insulating layer PAS1 may be disposed to overlap each other electrode RME.
- each of the plurality of contact holes CT1 and CT2 is disposed in the sub area SA, and the first contact holes CT1 disposed to overlap the first electrode RME1 and the second electrode RME2 are disposed to overlap each other.
- second contact holes CT2 disposed to overlap each other.
- the plurality of first contact holes CT1 and second contact holes CT2 penetrate through the first insulating layer PAS1 to expose a portion of the upper surface of the first electrode RME1 or the second electrode RME2 thereunder. can do.
- Each of the first contact hole CT1 and the second contact hole CT2 may further penetrate some of the other insulating layers disposed on the first insulating layer PAS1.
- the electrode RME exposed by each of the contact holes CT1 and CT2 may contact the connection electrode CNE.
- the bank layer BNL may be disposed on the first insulating layer PAS1.
- the bank layer BNL includes portions extending in the first and second directions DR1 and DR2 and may surround each sub-pixel SPXn.
- the bank layer BNL surrounds the light emitting area EMA and the sub area SA of each sub-pixel SPXn to distinguish them, surrounds the outermost periphery of the display area DPA, and
- the display area NDA may be divided.
- the bank layer BNL is disposed over the entire display area DPA to form a lattice pattern, and the area where the bank layer BNL opens in the display area DPA is the light emitting area EMA and the sub area SA. can be
- the bank layer BNL may have a certain height similar to the bank patterns BP1 and BP2.
- a top surface of the bank layer BNL may have a height higher than that of the bank patterns BP1 and BP2, and a thickness equal to or greater than that of the bank patterns BP1 and BP2.
- the bank layer BNL may prevent ink from overflowing to adjacent sub-pixels SPXn during an inkjet printing process during a manufacturing process of the display device 10 .
- the bank layer BNL may include an organic insulating material such as polyimide.
- a plurality of light emitting elements ED may be disposed in the light emitting area EMA.
- the light emitting devices ED may be disposed between the bank patterns BP1 and BP2 and spaced apart from each other in the first direction DR1.
- the plurality of light emitting elements ED may have a shape extending in one direction, and both ends may be disposed on different electrodes RME.
- the length of the light emitting element ED may be longer than the distance between the electrodes RME spaced apart in the second direction DR2 .
- the light emitting elements ED may be arranged substantially perpendicular to the first direction DR1 in which the electrodes RME extend. However, it is not limited thereto, and the elongated direction of the light emitting device ED may be disposed toward the second direction DR2 or a direction inclined at an angle thereto.
- a plurality of light emitting devices ED may be disposed on the first insulating layer PAS1.
- the light emitting element ED may have a shape extending in one direction and may be disposed such that one direction of the extension is parallel to the upper surface of the first substrate SUB.
- the light emitting device ED may include a plurality of semiconductor layers disposed along the extended direction, and the plurality of semiconductor layers extend along a direction parallel to the upper surface of the first substrate SUB. Can be arranged sequentially.
- a plurality of semiconductor layers may be disposed in a direction perpendicular to the first substrate SUB.
- the light emitting elements ED disposed in each sub-pixel SPXn may emit light of different wavelengths depending on the material of the above-described semiconductor layer.
- the present invention is not limited thereto, and the light emitting devices ED disposed in each sub-pixel SPXn may include a semiconductor layer of the same material and emit light of the same color.
- the light emitting elements ED may contact the connecting electrodes CNE (CNE1, CNE2) to be electrically connected to the conductive layers under the electrode RME and the via layer VIA, and an electrical signal is applied to generate light of a specific wavelength range. can emit.
- the light emitting element ED has a first end disposed on the first electrode RME1 and a second end RME2 disposed on the second electrode RME2, and the first end and The second end may electrically contact different connection electrodes CNE.
- the second insulating layer PAS2 may be disposed on the plurality of light emitting elements ED, the first insulating layer PAS1 , and the bank layer BNL.
- the second insulating layer PAS2 extends between the bank patterns BP1 and BP2 in the first direction DR1 and includes a pattern portion disposed on the plurality of light emitting devices ED.
- the pattern part is disposed to partially cover an outer surface of the light emitting device ED, and both sides or both ends of the light emitting device ED may not be covered.
- the pattern unit may form a linear or island pattern in each sub-pixel SPXn in a plan view.
- the pattern portion of the second insulating layer PAS2 may protect the light emitting devices ED and at the same time fix the light emitting devices ED in the manufacturing process of the display device 10 .
- the second insulating layer PAS2 may be disposed to fill a space between the light emitting element ED and the lower second insulating layer PAS2.
- a portion of the second insulating layer PAS2 may be disposed on the upper part of the bank layer BNL and in the sub-regions SA.
- the second insulating layer PAS2 may include a plurality of openings and a plurality of contact holes CT1 and CT2.
- the second insulating layer PAS2 includes a plurality of openings formed corresponding to the separation portion ROP of the sub region SA and a plurality of contact holes formed at a portion where the connection electrode CNE and the electrode RME are connected.
- CT1, CT2 may be included.
- the second insulating layer PAS2 is disposed over the entire surface of the first insulating layer PAS1, and may partially expose lower layers in a portion where a plurality of openings are formed.
- the second insulating layer PAS2 may also include an opening exposing an upper surface of the via layer VIA in the separating portion ROP where the electrode RME separation process is performed.
- the second insulating layer PAS2 is disposed in the sub-region SA, and the first contact holes CT1 overlap with the first electrode RME1 and the second electrode RME2 overlap with each other. 2 contact holes CT2 may be included.
- the plurality of contact holes CT1 and CT2 may pass through the second insulating layer PAS2 in addition to the first insulating layer PAS1.
- Each of the plurality of first contact holes CT1 and second contact holes CT2 may expose a portion of the upper surface of the first electrode RME1 or the second electrode RME2 thereunder.
- the plurality of connection electrodes CNE may be disposed on the plurality of electrodes RME and the bank patterns BP1 and BP2.
- Each of the plurality of connection electrodes CNE may have a shape partially extending in one direction and may be spaced apart from each other.
- Each of the connection electrodes CNE may contact the light emitting element ED and be electrically connected to the third conductive layer.
- the plurality of connection electrodes CNE may include a first connection electrode CNE1 and a second connection electrode CNE2 disposed in each sub-pixel SPXn.
- the first connection electrode CNE1 may be disposed on the first electrode RME1 or the first bank pattern BP1.
- the second connection electrode CNE2 may be disposed on the second electrode RME2 or the second bank pattern BP2. Portions of the first connection electrode CNE1 and the second connection electrode CNE2 may be disposed on the bank layer BNL.
- the first connection electrode CNE1 and the second connection electrode CNE2 may be connection electrodes disposed on different layers.
- the second connection electrode CNE2 may be a first connection electrode layer disposed on the second insulating layer PAS2, and the first connection electrode CNE may be a second connection electrode layer disposed on the third insulating layer PAS3. there is.
- connection electrodes CNE may contact the light emitting elements ED.
- the first connection electrode CNE1 partially overlaps the first electrode RME1 and may contact the first ends of the light emitting devices ED.
- the second connection electrode CNE2 partially overlaps the second electrode RME2 and may contact the second ends of the light emitting devices ED.
- connection electrodes CNE may include a conductive material.
- it may include ITO, IZO, ITZO, aluminum (Al), and the like.
- the connection electrode CNE may include a transparent conductive material, and light emitted from the light emitting device ED may pass through the connection electrode CNE and be emitted.
- each of the connection electrodes CNE1 and CNE2 includes a main portion ME1 and ME2 contacting the light emitting element ED and a bypass portion PE1 and PE2 disposed on the bank layer BNL, the main Connection parts BE1 and BE2 connecting the parts ME1 and ME2 and bypass parts PE1 and PE2, and contact parts CP1 and CP2 connected to the electrodes RME1 and RME2 through contact holes CT1 and CT2.
- the main Connection parts BE1 and BE2 connecting the parts ME1 and ME2 and bypass parts PE1 and PE2
- contact parts CP1 and CP2 connected to the electrodes RME1 and RME2 through contact holes CT1 and CT2.
- the first connection electrode CNE1 is disposed in the light emitting area EMA and includes a first main part ME1 contacting first ends of the light emitting elements ED, and the second connection electrode CNE2 is disposed in the light emitting area ( It may include a second main part ME2 disposed in the EMA and contacting the second ends of the light emitting devices ED.
- the first connection electrode CNE1 includes a first bypass portion PE1 disposed on the bank layer BNL and partially spaced apart from the first main portion ME1, and the second connection electrode CNE2 includes a second It may include a second bypass part PE2 disposed on the bank layer BNL with a portion spaced apart from the main part ME2.
- the first connection electrode CNE1 includes a plurality of first connection parts BE1 connecting the first main part ME1 and the first bypass part PE1, and the second connection electrode CNE2 is the second main part.
- a plurality of second connection parts BE2 connecting ME2 and the second bypass part PE2 may be included.
- connection electrode CNE1 and CNE2 may be integrally connected to each other. However, it is not limited thereto, and some of them may be disposed on different layers or made of different materials and electrically connected to each other.
- Each of the connection electrodes CNE1 and CNE2 is electrically connected to the contact parts CP1 and CP2 contacting the electrode RME and the main parts ME1 and ME2 contacting the light emitting elements ED, respectively. It may include bypass portions PE1 and PE2 and connection portions BE1 and BE2.
- the main parts ME1 and ME2 and the bypass parts PE1 and PE2 of each connection electrode CNE1 and CNE2 may extend in the first direction DR1 and may be partially spaced apart from each other in the second direction DR2.
- the connection parts BE1 and BE2 of the connection electrodes CNE1 and CNE2 may extend in the second direction DR2 to connect the main parts ME1 and ME2 and the bypass parts PE1 and PE2.
- the first main part ME1 and the second main part ME2 are disposed in the light emitting area EMA where the light emitting elements ED are disposed, and may directly contact the light emitting elements ED.
- Portions of each of the first main part ME1 and the second main part ME2 are disposed between the bank patterns BP1 and BP2 and may overlap the electrode RME and the bank patterns BP1 and BP2.
- the first bypass portion PE1 and the second bypass portion PE2 are non-emission areas in which the light emitting devices ED are not disposed, and may be disposed on the bank layer BNL.
- the first bypass portion PE1 and the second bypass portion PE2 do not contact the light emitting device ED, but may be electrically connected to the main portions ME1 and ME2.
- the first bypass portion PE1 and the second bypass portion PE2 may not overlap the electrode RME and the bank patterns BP1 and BP2, respectively.
- the plurality of first connection parts BE1 and second connection parts BE2 are non-emission areas in which the light emitting elements ED are not disposed, and may be disposed on the bank layer BNL.
- the first connection parts BE1 and the second connection parts BE2 do not contact the light emitting element ED, but may be connected to the main parts ME1 and ME2.
- Each of the main parts ME1 and ME2 extends in the first direction DR1 and a portion thereof is disposed on the bank layer BNL, and the connection parts BE1 and BE2 are connected to the bank layer BNL of the main parts ME1 and ME2. ) can be connected to the part placed on it.
- Each connection electrode CNE includes one or more connection parts BE1 and BE2, which may be disposed between the light emitting area EMA and the sub area SA.
- connection part is an area between the light emitting area EMA and the sub area SA of the corresponding sub-pixel SPXn, and is disposed below the light emitting area EMA, and the other connection part is disposed below the light emitting area EMA and the sub area SA of the corresponding sub-pixel SPXn.
- the plurality of connection units BE1 and BE2 are respectively connected to both sides of the main units ME1 and ME2 in the first direction DR1 to electrically connect the main units ME1 and ME2 and the bypass units PE1 and PE2. .
- One connection electrode CNE may include a larger number of connection parts BE1 and BE2, or the connection parts BE1 and BE2 may be omitted.
- the first connection electrode CNE1 is formed through the first contact hole CT1 penetrating the first insulating layer PAS1 , the second insulating layer PAS2 , and the third insulating layer PAS3 in the sub area SA. 1 may be in contact with the electrode RME1.
- the first contact portion CP1 disposed in the sub area SA may contact the first electrode RME1 through the first contact hole CT1 .
- the second connection electrode CNE2 may contact the second electrode RME2 through the second contact hole CT2 penetrating the first and second insulating layers PAS1 and PAS2 in the sub area SA.
- the second contact portion CP2 disposed in the sub area SA may contact the second electrode RME2 through the second contact hole CT2.
- the main parts ME1 and ME2 of the connection electrode CNE may be electrically connected to the contact parts CP1 and CP2 to transfer an electric signal applied from the electrode RME to the light emitting elements ED.
- the bypass portions PE1 and PE2 and the connection portions BE1 and BE2 of the connection electrode CNE are electrically connected to the main portions ME1 and ME2, and electrical signals applied from the contact portions CP1 and CP2 may be transmitted. there is.
- the bypass portions PE1 and PE2 and the connection portions BE1 and BE2 of the connection electrode CNE may be electrically connected to the contact portions CP1 and CP2.
- Each connection electrode CNE may be electrically connected to the third conductive layer through each electrode RME.
- the first connection electrode CNE1 is electrically connected to the first transistor T1 to receive the first power supply voltage
- the second connection electrode CNE2 is electrically connected to the second voltage line VL2 to receive the second power supply voltage.
- a voltage may be applied.
- Each connection electrode CNE may contact the light emitting element ED in the light emitting area EMA to transfer the power voltage to the light emitting element ED.
- the plurality of connection electrodes CNE may directly contact the third conductive layer and may be electrically connected to the third conductive layer through patterns other than the electrode RME.
- the third insulating layer PAS3 is disposed on the first connection electrode layer and the second insulating layer PAS2.
- the third insulating layer PAS3 is disposed on the entire surface of the second insulating layer PAS2 to cover the second connecting electrode CNE2 of the first connecting electrode layer, and is disposed to cover the second connecting electrode CNE2 of the second connecting electrode layer. ) may be partially disposed on the third insulating layer PAS3.
- the third insulating layer PAS3 may insulate the connection electrode CNE1 of the first connection electrode layer from directly contacting the connection electrode CNE2 of the second connection electrode layer.
- the third insulating layer PAS3 may include a plurality of first contact holes CT1 .
- the third insulating layer PAS3 may include first contact holes CT1 formed at a portion where the first connection electrode CNE1 of the second connection electrode layer is connected to the electrode RME.
- the third insulating layer PAS3 is disposed on the entire surface of the second insulating layer PAS2, and may partially expose lower layers in a portion where a plurality of openings are formed.
- first insulating layer PAS1 , second insulating layer PAS2 , and third insulating layer PAS3 may include an inorganic insulating material or an organic insulating material.
- first insulating layer PAS1 , the second insulating layer PAS2 , and the third insulating layer PAS3 each include an inorganic insulating material, or each of the first insulating layer PAS1 and the third insulating layer ( PAS3) may include an inorganic insulating material, but the second insulating layer PAS2 may include an organic insulating material.
- Each of the first insulating layer PAS1 , the second insulating layer PAS2 , and the third insulating layer PAS3 or at least one layer may be formed in a structure in which a plurality of insulating layers are alternately or repeatedly stacked.
- the first insulating layer PAS1 , the second insulating layer PAS2 , and the third insulating layer PAS3 may be silicon oxide (SiO x ), silicon nitride (SiN x ), and silicon oxynitride, respectively. (SiO x N y ).
- the first insulating layer PAS1 , the second insulating layer PAS2 , and the third insulating layer PAS3 are made of the same material, some are the same and some are made of different materials, or are made of different materials. may be made with
- the display device 10 aligns the light emitting devices ED in the light emitting area EMA and forms connection electrodes CNE to connect the light emitting devices ED to the electrode RME or a circuit thereunder. It can be electrically connected to the layer. If the light emitting devices ED are spaced apart from each other and aligned on the electrodes RME and between the bank patterns BP1 and BP2, the connection electrodes CNE disposed on the light emitting devices ED do not disconnect. It may contact the light emitting elements ED. The main parts ME1 and ME2 of the connection electrodes CNE directly contact the light emitting elements ED, and transmit electrical signals applied from the electrode RME to the light emitting elements ED through the contact parts CP1 and CP2. can be delivered to
- connection electrode CNE is electrically connected to the contact parts CP1 and CP2 and includes bypass parts PE1 and PE2 connected to the main parts ME1 and ME2 and connection parts BE1 and BE2.
- connection parts BE1 and BE2 are areas where the light emitting elements ED are not disposed, for example, the bank layer ( BNL) or in the sub area SA, disconnection by the light emitting element ED may not occur.
- connection electrode CNE is electrically connected to the main parts ME1 and ME2 contacting the light emitting element ED and the contact parts CP1 and CP2 contacting the electrode RME, respectively. Including the parts PE1 and PE2 and the connection parts BE1 and BE2, defects due to disconnection of the main parts ME1 and ME2 may be prevented.
- the display device 10 may reduce the number of light emitting elements ED remaining as non-light emitting elements in each sub-pixel SPXn, thereby preventing occurrence of dark spots and defective light emission in the sub-pixel SPXn.
- FIG. 10 is a schematic diagram of a light emitting device according to an embodiment.
- the light emitting device ED may be a light emitting diode, and specifically, the light emitting device ED has a size in a nanometer to micrometer unit. and may be an inorganic light emitting diode made of an inorganic material.
- the light emitting device ED may be aligned between the two electrodes, where a polarity is formed when an electric field is formed in a specific direction between the two electrodes facing each other.
- the light emitting device ED may have a shape extending in one direction.
- the light emitting element ED may have a shape such as a cylinder, a rod, a wire, or a tube.
- the shape of the light emitting element ED is not limited thereto, and has a shape of a polygonal column such as a regular hexahedron, a rectangular parallelepiped, or a hexagonal prism, or a light emitting element that extends in one direction but has a partially inclined outer surface.
- ED can have various forms.
- the light emitting device ED may include a semiconductor layer doped with an arbitrary conductivity type (eg, p-type or n-type) dopant.
- the semiconductor layer may emit light of a specific wavelength range by passing an electric signal applied from an external power source.
- the light emitting device ED may include a first semiconductor layer 31 , a second semiconductor layer 32 , a light emitting layer 36 , an electrode layer 37 , and an insulating layer 38 .
- the first semiconductor layer 31 may be an n-type semiconductor.
- the first semiconductor layer 31 may include a semiconductor material having a chemical formula of AlxGayIn1-x-yN (0 ⁇ x ⁇ 1, 0 ⁇ y ⁇ 1, 0 ⁇ x+y ⁇ 1).
- the first semiconductor layer 31 may be one or more of AlGaInN, GaN, AlGaN, InGaN, AlN, and InN doped with an n-type dopant.
- the n-type dopant doped in the first semiconductor layer 31 may be Si, Ge, or Sn.
- the second semiconductor layer 32 is disposed on the first semiconductor layer 31 with the light emitting layer 36 interposed therebetween.
- the second semiconductor layer 32 may be a p-type semiconductor, and the second semiconductor layer 32 is AlxGayIn1-x-yN (0 ⁇ x ⁇ 1,0 ⁇ y ⁇ 1, 0 ⁇ x+y ⁇ 1) It may include a semiconductor material having a chemical formula.
- the second semiconductor layer 32 may be one or more of AlGaInN, GaN, AlGaN, InGaN, AlN, and InN doped with a p-type dopant.
- the p-type dopant doped in the second semiconductor layer 32 may be Mg, Zn, Ca, Ba, or the like.
- the first semiconductor layer 31 and the second semiconductor layer 32 are configured as one layer, but are not limited thereto.
- the first semiconductor layer 31 and the second semiconductor layer 32 may further include a greater number of layers, for example, a clad layer or a Tensile Strain Barrier Reducing (TSBR) layer.
- TSBR Tensile Strain Barrier Reducing
- the light emitting device ED may further include another semiconductor layer disposed between the first semiconductor layer 31 and the light emitting layer 36 or between the second semiconductor layer 32 and the light emitting layer 36 . .
- the semiconductor layer disposed between the first semiconductor layer 31 and the light emitting layer 36 may be any one or more of AlGaInN, GaN, AlGaN, InGaN, AlN, and InN doped with an n-type dopant, and the second semiconductor layer 32 ) and the light emitting layer 36 may be any one or more of AlGaInN, GaN, AlGaN, InGaN, AlN, and InN doped with a p-type dopant.
- the light emitting layer 36 is disposed between the first semiconductor layer 31 and the second semiconductor layer 32 .
- the light emitting layer 36 may include a material having a single or multi-quantum well structure.
- a plurality of quantum layers and well layers may be alternately stacked.
- the light emitting layer 36 may emit light by combining electron-hole pairs according to electric signals applied through the first semiconductor layer 31 and the second semiconductor layer 32 .
- the light emitting layer 36 may include a material such as AlGaN, AlGaInN, or InGaN.
- the quantum layer may include AlGaN or AlGaInN
- the well layer may include GaN or AlInN.
- the light emitting layer 36 may have a structure in which a semiconductor material having a high band gap energy and a semiconductor material having a low band gap energy are alternately stacked, and different groups 3 to 5 may be formed according to the wavelength range of light emitted. It may also contain semiconductor materials. Light emitted from the light emitting layer 36 is not limited to light in a blue wavelength band, and may emit red and green wavelength bands in some cases.
- the electrode layer 37 may be an Ohmic connection electrode. However, it is not limited thereto, and may be a Schottky connection electrode.
- the light emitting device ED may include at least one electrode layer 37 .
- the light emitting element ED may include one or more electrode layers 37, but is not limited thereto and the electrode layer 37 may be omitted.
- the electrode layer 37 may reduce resistance between the light emitting element ED and the electrode or the connection electrode when the light emitting element ED is electrically connected to the electrode or the connecting electrode.
- the electrode layer 37 may include a conductive metal.
- the electrode layer 37 may include at least one of aluminum (Al), titanium (Ti), indium (In), gold (Au), silver (Ag), ITO, IZO, and ITZO.
- the insulating film 38 is disposed to surround outer surfaces of the plurality of semiconductor layers and electrode layers described above.
- the insulating film 38 may be disposed to surround at least the outer surface of the light emitting layer 36, but both ends of the light emitting element ED in the longitudinal direction may be exposed.
- the insulating layer 38 may be formed to have a rounded upper surface in cross-section in a region adjacent to at least one end of the light emitting element ED.
- the insulating film 38 is made of materials having insulating properties, for example, silicon oxide (SiO x ), silicon nitride (SiN x ), silicon oxynitride (SiO x N y ), aluminum nitride (AlN x ), aluminum oxide ( It may include at least one of AlO x ), zirconium oxide (ZrO x ), hafnium oxide (HfO x ), and titanium oxide (TiO x ).
- the insulating film 38 is formed of a single layer, but is not limited thereto, and in some embodiments, the insulating film 38 may be formed of a multi-layer structure in which a plurality of layers are stacked.
- the insulating layer 38 may serve to protect semiconductor layers and electrode layers of the light emitting device ED.
- the insulating film 38 may prevent an electrical short circuit that may occur in the light emitting layer 36 when it directly contacts an electrode through which an electric signal is transmitted to the light emitting element ED.
- the insulating layer 38 may prevent a decrease in light emitting efficiency of the light emitting device ED.
- the outer surface of the insulating film 38 may be surface-treated.
- the light emitting device ED may be sprayed and aligned on the electrode in a dispersed state in a predetermined ink.
- the surface of the insulating layer 38 may be treated to be hydrophobic or hydrophilic.
- FIG. 11 is a plan view illustrating one sub-pixel of a display device according to another exemplary embodiment.
- 12 is a plan view illustrating connection electrodes disposed in one sub-pixel of FIG. 11 .
- FIG. 13 is a cross-sectional view taken along line N4-N4' of FIG. 11 .
- 14 is a cross-sectional view taken along line N5-N5' of FIG. 11;
- FIG. 11 illustrates electrodes RME (RME1, RME2, RME3, and RME4) disposed in one sub-pixel PXn of the display device 10_1, bank patterns BP1, BP2, and BP3, a bank layer BNL, and a plurality of electrodes.
- a planar arrangement of the light emitting elements ED and the connection electrodes CNE (CNE1, CNE2, CNE3, CNE4, and CNE5) of FIG. 12 illustrates bank patterns BP1, BP2, and BP3 disposed in one sub-pixel PXn of the display device 10_1, a bank layer BNL, a plurality of light emitting elements ED, and a connection electrode CNE; CNE1. , CNE2, CNE3, CNE4, and CNE5) are shown in planar arrangement.
- FIG. 13 shows a cross section crossing both ends of a first light emitting element ED1 and a second light emitting element ED2 disposed in one sub-pixel SPXn
- FIG. 14 illustrates a cross-section disposed in one sub-pixel SPXn.
- a cross section crossing the plurality of contact holes CT1 , CT2 , CT3 , and CT4 is shown.
- the display device 10_1 includes a larger number of electrodes RME (RME1, RME2, RME3, and RME4), bank patterns BP1, BP2, and BP3, light emission Elements ED (ED1, ED2, ED3, ED4) and connection electrodes (CNE; CNE1, CNE2, CNE3, CNE4, CNE5, CNE6, CNE7) may be included.
- the display device 10_2 according to the present exemplary embodiment is different from the exemplary embodiment of FIG. 5 in that each sub-pixel SPXn includes a larger number of electrodes and light emitting elements.
- the bank patterns BP1, BP2, and BP3 may further include a third bank pattern BP3 disposed between the first and second bank patterns BP1 and BP2.
- the first bank pattern BP1 is disposed on the left side of the center of the light emitting area EMA
- the second bank pattern BP2 is disposed on the right side of the center of the light emitting area EMA
- the third bank pattern BP3 is It may be disposed at the center of the light emitting area EMA.
- the width of the third bank pattern BP3 measured in the second direction DR2 may be greater than that of the first and second bank patterns BP1 and BP2 .
- the distance between the bank patterns BP1 , BP2 , and BP3 in the second direction DR2 may be greater than the distance between the electrodes RME.
- the first bank pattern BP1 may be disposed to partially overlap the first electrode RME1
- the second bank pattern BP2 may be disposed to partially overlap the fourth electrode RME4.
- the third bank pattern BP3 may be disposed to partially overlap the second and third electrodes RME2 and RME3.
- the plurality of electrodes RME disposed in each sub-pixel SPXn may further include a third electrode RME3 and a fourth electrode RME4 in addition to the first electrode RME1 and the second electrode RME2. .
- the third electrode RME3 is disposed between the first electrode RME1 and the second electrode RME2, and the fourth electrode RME4 is disposed between the third electrode RME3 and the second electrode RME2 with the second electrode RME2 therebetween. It may be disposed spaced apart in two directions (DR2).
- the first electrode RME1 , the third electrode RME3 , the second electrode RME2 , and the fourth electrode RME4 are sequentially disposed from the left side to the right side of the sub-pixel SPXn.
- Each of the electrodes RME may be spaced apart from each other in the second direction DR2 and face each other.
- the plurality of electrodes RME may be spaced apart from electrodes RMEs of other sub-pixels SPXn adjacent to each other in the first direction DR1 in the separating portion ROP of the sub-region SA.
- the first electrode RME1 and the second electrode RME2 form a lower first conductive pattern (through electrode contact holes CTD and CTS) disposed under the bank layer BNL, respectively.
- CDP1 and the second voltage line VL2
- the third electrode RME3 and the fourth electrode RME4 may not.
- the first insulating layer PAS1 may have a structure similar to that of the above-described embodiment.
- the first insulating layer PAS1 is disposed over the entire display area DPA and may cover the plurality of electrodes RME and the bank patterns BP1 , BP2 , and BP3 .
- the first insulating layer PAS1 may include a plurality of openings and a plurality of contact holes CT1 , CT2 , CT3 , and CT4 .
- the openings of the first insulating layer PAS1 disposed to correspond to the separating portion ROP are the same as those described above.
- the plurality of contact holes CT1 , CT2 , CT3 , and CT4 formed in the first insulating layer PAS1 may be disposed to overlap each other electrode RME.
- the plurality of contact holes CT1 , CT2 , CT3 , and CT4 are disposed in the sub-region SA, and the first contact hole CT1 and the second electrode are disposed to overlap the first electrode RME1 .
- a hole CT4 may be included.
- the plurality of contact holes CT1 , CT2 , CT3 , and CT4 may pass through the first insulating layer PAS1 to expose portions of upper surfaces of the electrodes RME1 , RME2 , RME3 , and RME4 thereunder.
- Each of the contact holes CT1 , CT2 , CT3 , and CT4 may further penetrate some of the other insulating layers disposed on the first insulating layer PAS1 .
- the plurality of light emitting devices ED may be disposed between the bank patterns BP1 , BP2 , and BP3 or on different electrodes RME. Some of the light emitting elements ED are disposed between the first bank pattern BP1 and the third bank pattern BP3, and some of the light emitting elements ED are disposed between the third bank pattern BP3 and the second bank pattern BP2. It can be. According to an exemplary embodiment, the light emitting device ED includes a first light emitting device ED1 and a third light emitting device ED3 disposed between the first and third bank patterns BP1 and BP3, and a third light emitting device ED1 and a third light emitting device ED3.
- a second light emitting device ED2 and a fourth light emitting device ED4 disposed between the bank pattern BP3 and the second bank pattern BP2 may be included.
- the first light emitting element ED1 and the third light emitting element ED3 are disposed on the first electrode RME1 and the third electrode RME3, respectively, and the second light emitting element ED2 and the fourth light emitting element ED4 may be disposed on the second electrode RME2 and the fourth electrode RME4, respectively.
- the first light emitting device ED1 and the second light emitting device ED2 are disposed below the light emitting area EMA of the corresponding sub-pixel SPXn or adjacent to the sub area SA, and the third light emitting device ED3 and the fourth light-emitting element ED4 may be disposed adjacent to an upper side of the light-emitting area EMA of the corresponding sub-pixel SPXn.
- each light emitting element ED is not classified according to a position disposed in the light emitting area EMA, but may be classified according to a connection relationship with a connection electrode CNE described later.
- Each of the light emitting elements ED may have different connection electrodes CNEs that both ends of which are in contact with each other according to the arrangement structure of the connection electrodes CNEs, and different light emitting elements EDs depending on the type of the connection electrodes CNEs in contact. ) can be distinguished.
- the second insulating layer PAS2 may have a structure similar to that of the above-described embodiment.
- the second insulating layer PAS2 may be disposed on the plurality of light emitting elements ED, the first insulating layer PAS1 , and the bank layer BNL.
- the second insulating layer PAS2 may include a plurality of openings and a plurality of contact holes CT1 , CT2 , CT3 , and CT4 .
- the openings of the second insulating layer PAS2 formed to correspond to the separation portion ROP of the sub-region SA are the same as those described above.
- the plurality of contact holes CT1 , CT2 , CT3 , and CT4 formed in the second insulating layer PAS2 may be disposed to overlap each other electrode RME.
- the plurality of contact holes CT1 , CT2 , CT3 , and CT4 are disposed in the sub-region SA, and the first contact hole CT1 and the second electrode are disposed to overlap the first electrode RME1 .
- the third contact hole CT3 disposed to overlap the third electrode RME3, and the fourth contact disposed to overlap the fourth electrode RME4.
- a hole CT4 may be included.
- the plurality of contact holes CT1 , CT2 , CT3 , and CT4 may pass through the second insulating layer PAS2 to expose portions of upper surfaces of the electrodes RME1 , RME2 , RME3 , and RME4 thereunder. Some of the contact holes CT1 , CT2 , CT3 , and CT4 may further penetrate other insulating layers disposed on the second insulating layer PAS2 .
- Each of the plurality of connection electrodes CNE may include main parts ME1 , ME2 , ME3 , ME4 , ME5 , ME6 , ME7 , and ME8 and contact parts CP1 , CP2 , CP3 , and CP4 . Also, some of the connection electrodes CNE may include bypass portions PE1 , PE3 , PE4 , and PE5 and connection portions BE1 , BE2 , BE3 , BE4 , BE5 , BE6 , BE7 , and BE8 .
- the first connection electrode CNE1 and the second connection electrode CNE2 are disposed below the center of the light emitting area EMA, and the third connection electrode CNE3 and the fourth connection electrode CNE4 are the light emitting area ( EMA) may be disposed across the upper and lower sides.
- the fifth connection electrode CNE5 may be disposed above the center of the emission area EMA.
- connection electrode CNE includes a first connection electrode CNE1 including a first main portion ME1 disposed on the first electrode RME1 and a second main portion ME2 disposed on the second electrode RME2.
- first connection electrode CNE1 including a first main portion ME1 disposed on the first electrode RME1 and a second main portion ME2 disposed on the second electrode RME2.
- second connection electrode CNE2 including
- third connection electrode CNE3 and the fourth connection electrode CNE4 including the plurality of main parts ME3 to ME8 disposed on different electrodes RME.
- the third connection electrode CNE3 may include a third main part ME3 disposed on the third electrode RME3 and a fourth main part ME4 disposed on the first electrode RME1.
- the third main part ME3 is disposed between the first main part ME1 of the first connection electrode CNE1 and the second main part ME2 of the second connection electrode CNE2, respectively, in the second direction. (DR2).
- the fourth main part ME4 may be spaced apart from the first main part ME1 of the first connection electrode CNE1 in the first direction DR1.
- the fourth connection electrode CNE4 may include a fifth main part ME5 disposed on the fourth electrode RME4 and a sixth main part ME6 disposed on the second electrode RME2 .
- the fifth main part ME5 may be spaced apart from the second main part ME2 of the second connection electrode CNE2 in the second direction DR2.
- the sixth main part ME6 may be spaced apart from the second main part ME2 of the second connection electrode CNE2 in the first direction DR1.
- the fifth connection electrode CNE5 may include a seventh main part ME7 disposed on the third electrode RME3 and an eighth main part ME8 disposed on the fourth electrode RME4 .
- the seventh main part ME7 is disposed between the fourth main part ME4 of the third connection electrode CNE3 and the sixth main part ME6 of the fourth connection electrode CNE4, and is disposed in the second direction, respectively.
- the seventh main part ME7 may be spaced apart from the third main part ME3 of the third connection electrode CNE3 in the first direction DR1, and the eighth main part ME8 may be separated from the fourth connection electrode CNE4.
- the main parts (ME1 to ME8) of the connection electrodes (CNE) are divided into main parts (ME1, ME4, ME5, ME8) disposed on the outermost side and main parts (ME2, ME3, ME6, ME7) disposed on the inner side. It can be.
- the outermost main parts may be disposed on the outer electrodes RME1 and MRE4, and the inner main parts may be disposed on the inner electrodes RME2 and RME4.
- the first main part ME1 , the fourth main part ME4 , the fifth main part ME5 , and the eighth main part ME8 each have a first electrode RME1 or a fourth electrode RME4 .
- the second main part ME2, the third main part ME3, the sixth main part ME6, and the seventh main part ME7 are the second electrode RME2 or the third electrode RME3, respectively. ) can be placed on.
- connection electrodes CNE are connected to the main parts ME1 to ME8 in order to prevent the light emitting element ED from failing to emit light due to disconnection of the main parts ME1 to ME8. It may include connection parts BE1 to BE8 connected to and bypass parts PE1 , PE3 , PE4 , and PE5 . In addition, some of the connection electrodes CNE may include a connection portion connecting two or more main portions including two or more main portions.
- the first connection electrode CNE1 is connected to the first bypass portion PE1 spaced apart from the first main portion ME1 in the second direction DR2 and to the first bypass portion PE1 and the first main portion ME1. It may include a first connection part BE1 and a second connection part BE2.
- the first bypass portion PE1 may be disposed on the bank layer BNL.
- the first connector BE1 is disposed on a portion of the bank layer BNL extending in the second direction DR2, and a portion of the first main portion ME1 disposed on the bank layer BNL; It may be connected to the bypass part PE1.
- the second connection part BE2 is disposed in the light emitting area EMA and may be connected to one side of the first main part ME1 disposed in the light emitting area EMA and the first bypass part PE1.
- the first connection electrode CNE1 includes a first main part ME1, which is an outermost main part, and a first bypass part PE1 for preventing defects due to disconnection of the first main part ME1, and a first connection part. (BE1) and a second connector (BE2) may be further included.
- the first main part ME1, the first bypass part PE1, the first connection part BE1, and the second connection part BE2 of the first connection electrode CNE1 are integrally connected to each other, and they are respectively connected to the first connection part to be described later. It may be electrically connected to the contact unit CP1.
- the second connection electrode CNE2 may include a second main part ME2 which is an inner main part.
- the second connection electrode CNE2 does not include a bypass portion and a connection portion, and the second main portion ME2 may be electrically connected to a second contact portion CP2 to be described later.
- the third connection electrode CNE3 includes a third bypass portion PE3 spaced apart from the fourth main portion ME4 in the second direction DR2, the third main portion ME3, the fourth main portion ME4, and the fourth main portion ME4.
- a third connection part BE3 connected to the third bypass part PE3 and a fourth connection part BE4 connected to the third bypass part PE3 and the fourth main part ME4 may be included.
- the third bypass portion PE3 may be disposed on the bank layer BNL.
- the third bypass portion PE3 may be spaced apart from the first bypass portion PE1 of the first connection electrode CNE1 in the first direction DR1.
- the third connection part BE3 is disposed in the light emitting area EMA and may be connected to the third main part ME3 , the fourth main part ME4 , and the third bypass part PE3 .
- the third connection part BE3 may be connected to one side disposed in the light emitting area EMA of the third main part ME3 and the fourth main part ME4, respectively.
- the fourth connection part BE4 is disposed on the part of the bank layer BNL extending in the second direction DR2, and the part of the fourth main part ME4 disposed on the bank layer BNL, and the third It may be connected to the bypass part PE3.
- the third connection electrode CNE3 includes a fourth main part ME4 which is an outermost main part, and a third bypass part PE3 for preventing defects due to disconnection of the fourth main part ME4, and a third connection part. (BE3) and a fourth connection portion (BE4) may be further included.
- the third main part ME3, the fourth main part ME4, the third bypass part PE3, the third connection part BE3, and the fourth connection part BE4 of the third connection electrode CNE3 are integrally connected to each other. and each of them may be electrically connected to a third contact unit CP3 to be described later.
- the fourth connection electrode CNE4 includes a fourth bypass portion PE4 spaced apart from the fifth main portion ME5 in the second direction DR2, a fifth main portion ME5, a sixth main portion ME6, and a second connection electrode CNE4.
- a fifth connection part BE5 connected to the fourth bypass part PE4 and a sixth connection part BE6 connected to the fourth bypass part PE4 and the sixth main part ME6 may be included.
- the fourth bypass portion PE4 may be disposed on the bank layer BNL.
- the fourth bypass portion PE4 may be spaced apart from the first bypass portion PE1 of the first connection electrode CNE1 of the neighboring sub-pixel SPXn in the second direction DR2.
- the fifth connection part BE5 is disposed in the light emitting area EMA and may be connected to the fifth main part ME5, the sixth main part ME6, and the fourth bypass part PE4.
- the fifth connection part BE5 may be connected to one side disposed in the light emitting area EMA of the fifth main part ME5 and the sixth main part ME6, respectively.
- the sixth connection part BE6 is disposed on the part of the bank layer BNL extending in the second direction DR2, and the part of the fourth main part ME4 disposed on the bank layer BNL, and the fourth It may be connected to the bypass part PE4.
- the fourth connection electrode CNE4 includes a fifth main part ME5 which is an outermost main part, and a fourth bypass part PE4 and a fifth connection part for preventing defects due to disconnection of the fifth main part ME5.
- BE5 and a sixth connection portion (BE6) may be further included.
- the fifth main part ME5, the sixth main part ME6, the fourth bypass part PE4, the fifth connection part BE5, and the sixth connection part BE6 of the fourth connection electrode CNE4 are integrally connected to each other. and each of them may be electrically connected to a fourth contact unit CP4 to be described later.
- the fifth connection electrode CNE5 includes a fifth bypass portion PE5 spaced apart from the eighth main portion ME8 in the second direction DR2, a seventh main portion ME7, an eighth main portion ME8, and a second connection electrode CNE5.
- a seventh connection part BE7 connected to the fifth bypass part PE5 and an eighth connection part BE8 connected to the fifth bypass part PE5 and the seventh main part ME7 may be included.
- the fifth bypass portion PE5 may be disposed on the bank layer BNL.
- the fifth bypass portion PE5 is spaced apart from the third bypass portion PE3 of the third connection electrode CNE3 of another neighboring sub-pixel SPXn in the second direction DR2, and the It may be spaced apart from the fourth bypass portion PE4 of the fourth connection electrode CNE4 in the first direction DR1.
- the seventh connection part BE7 is disposed on a portion of the bank layer BNL extending in the second direction DR2, and on the bank layer BNL of the seventh main part ME7 and the eighth main part ME8. It may be connected to the portion disposed on and the fifth bypass portion PE5.
- the eighth connection part BE8 may be disposed in the light emitting area EMA and connected to the eighth main part ME8 and the fifth bypass part PE5.
- the eighth connection part BE8 may be connected to one side disposed in the light emitting area EMA of the eighth main part ME8.
- the fifth connection electrode CNE5 includes an eighth main part ME8 which is an outermost main part, and a fifth bypass part PE5 and a seventh connection part for preventing defects due to disconnection of the eighth main part ME8.
- BE7 and an eighth connection portion may be further included.
- the seventh main part ME7, the eighth main part ME8, the fifth bypass part PE5, the seventh connection part BE7, and the eighth connection part BE8 of the fifth connection electrode CNE5 are integrally connected to each other.
- connection electrodes CNE may include contact units CP1 , CP2 , CP3 , and CP4 disposed in the sub area SA.
- the first connection electrode CNE1 includes a first contact portion CP1 disposed in the sub area SA, and the first contact portion CP1 includes the first insulating layer PAS1 and the first contact portion CP1 in the sub area SA. It may contact the first electrode RME1 through the first contact hole CT1 penetrating the second insulating layer PAS2 and the third insulating layer PAS3.
- the second connection electrode CNE2 includes a second contact portion CP2 disposed in the sub area SA, and the second contact portion CP2 includes the first insulating layer PAS1 and the second contact portion CP2 in the sub area SA. It may contact the second electrode RME2 through the second contact hole CT2 penetrating the second insulating layer PAS2 and the third insulating layer PAS3.
- the third connection electrode CNE3 includes a third contact portion CP3 disposed in the sub area SA, and the third contact portion CP3 covers the first insulating layer PAS1 in the sub area SA, and It may contact the third electrode RME3 through the third contact hole CT3 penetrating the second insulating layer PAS2.
- the fourth connection electrode CNE4 includes a fourth contact portion CP4 disposed in the sub area SA, and the fourth contact portion CP4 covers the first insulating layer PAS1 in the sub area SA, and It may contact the fourth electrode RME4 through the fourth contact hole CT4 penetrating the second insulating layer PAS2.
- the fifth connection electrode CNE5 may not include a contact unit.
- the first main part ME1 of the first connection electrode CNE1 and the second main part ME2 of the second connection electrode CNE2 are electrically connected to the first contact part CP1 and the second contact part CP2, respectively. Electrical signals applied from the first electrode RME1 and the second electrode RME2 may be transmitted to the light emitting elements ED.
- the third main part ME3 of the third connection electrode CNE3 and the fifth main part ME5 of the fourth connection electrode CNE4 are connected through the third contact part CP3 and the fifth contact part CP5, respectively. It may be electrically connected to the third electrode RME3 and the fourth electrode RME4.
- the third connection electrode CNE3 and the fourth connection electrode CNE4 are connection electrodes of the first connection electrode layer disposed on the second insulating layer PAS2, and the first connection electrode CNE1 and the second connection electrode ( CNE2) and the fifth connection electrode CNE5 may be connection electrodes of a second connection electrode layer disposed on the third insulating layer PAS3.
- the third insulating layer PAS3 may be disposed between the first connection electrode layer and the second connection electrode layer.
- the third insulating layer PAS3 may have a structure similar to that of the above-described embodiment.
- the third insulating layer PAS3 may be disposed on the second insulating layer PAS2 except for a region where the second connection electrode layer is disposed.
- the third insulating layer PAS3 may include a plurality of contact holes CT1 and CT2.
- the plurality of contact holes CT1 and CT1 formed in the third insulating layer PAS3 may be disposed to overlap each other electrode RME.
- the third insulating layer PAS3 includes a first contact hole CT1 disposed to overlap the first electrode RME1 and a second contact hole CT2 disposed to overlap the second electrode RME2.
- the first contact hole CT1 and the second contact hole CT2 may pass through the third insulating layer PAS3 to expose portions of upper surfaces of the first electrode RME1 and the second electrode RME2 thereunder. .
- the plurality of light emitting devices ED may be divided into different light emitting devices ED according to the connection electrode CNE with both ends of which are in contact.
- the first light emitting element ED1 is disposed on the first electrode RME1 and the third electrode RME3 to contact the first connection electrode CNE1 and the third connection electrode CNE3, and the second light emitting element ED2 ) may be disposed on the second electrode RME2 and the fourth electrode RME4 to contact the second connection electrode CNE2 and the fourth connection electrode CNE4.
- the third light emitting element ED3 is disposed on the first electrode RME1 and the third electrode RME3 to contact the third connection electrode CNE3 and the fifth connection electrode CNE5, and the fourth light emitting element ED4 ) may be disposed on the second electrode RME2 and the fourth electrode RME4 to contact the fourth connection electrode CNE4 and the fifth connection electrode CNE5.
- the first light emitting element ED1 may have a first end in contact with the first main part ME1 and a second end in contact with the third main part ME3, and may have a second light emitting element ED2. may have a first end in contact with the fifth main part ME5 and a second end in contact with the second main part ME2.
- the third light emitting element ED3 may have a first end in contact with the fourth main part ME4 and a second end in contact with the seventh main part ME7. may contact the eighth main part ME8 and the second end may contact the sixth main part ME6.
- the plurality of light emitting elements ED may be serially connected to each other through a plurality of connection electrodes CNE.
- the display device 10 may include a larger number of light emitting elements ED for each sub-pixel SPXn and may connect them in series, thereby further increasing the amount of light emitted per unit area.
- the display device 10_1 includes a main portion in which at least some of the connection electrodes CNE come into contact with the light emitting element ED, and a bypass portion and a connection portion electrically connected to contact portions in contact with the electrode RME, respectively.
- the display device 10_1 can reduce the number of light emitting elements ED remaining as non-light emitting elements in each sub-pixel SPXn, thereby preventing occurrence of dark spots and defective light emission in the sub-pixel SPXn.
- 15 is a plan view illustrating one sub-pixel of a display device according to another exemplary embodiment.
- 16 is a plan view illustrating connection electrodes disposed in one sub-pixel of FIG. 15 .
- 17 is a cross-sectional view taken along line N6-N6' of FIG. 15;
- 18 is a cross-sectional view taken along line N7-N7' of FIG. 15;
- 19 is a cross-sectional view taken along line N8-N8' of FIG. 15;
- RME RME1 and RME2 disposed in one sub-pixel PXn of the display device 10_2, bank patterns BP1 and BP2, a bank layer BNL, and a plurality of light emitting elements ED;
- a planar arrangement of ED1 and ED2 and connection electrodes CNE (CNE1, CNE2 and CNE3) is shown.
- 16 illustrates bank patterns BP1 and BP2 disposed in one sub-pixel PXn of the display device 10_2, a bank layer BNL, a plurality of light emitting elements ED, and connection electrodes CNE; CNE1 and CNE2. , CNE3) shows a planar arrangement.
- FIGS. 18 and 19 show a plurality of electrode contact holes. (CTD, CTS, CTA), and cross sections crossing the contact holes CT1 and CT2 are shown.
- structures of the electrode RME, the connection electrode CNE, and the bank patterns BP1 and BP2 of the display device 10 according to an exemplary embodiment may be different from those of the above-described embodiments. .
- overlapping content with the above-described embodiments will be omitted, and description will be made focusing on the differences.
- the plurality of bank patterns BP1 and BP2 may have a shape extending in the first direction DR1, but may have different widths measured in the second direction DR2, and one bank pattern BP1 and BP2 may have a first It may be disposed across sub-pixels SPXn adjacent to each other in two directions DR2 .
- the bank patterns BP1 and BP2 are disposed in the first bank pattern BP1 disposed in the emission area EMA of each sub-pixel SPXn and in the emission area EMA of different sub-pixels SPXn. It may include a second bank pattern BP2 disposed over.
- the first bank pattern BP1 is disposed at the center of the emission area EMA, and the second bank patterns BP2 are disposed spaced apart from the first bank pattern BP1 with the first bank pattern BP1 therebetween.
- the first bank pattern BP1 and the second bank pattern BP2 may be alternately disposed along the second direction DR2 .
- Light emitting elements ED may be disposed between the spaced apart first and second bank patterns BP1 and BP2.
- the first bank pattern BP1 and the second bank pattern BP2 may have the same length in the first direction DR1, but may have different widths measured in the second direction DR2.
- a portion of the bank layer BNL extending in the first direction DR1 may overlap the second bank pattern BP2 in the thickness direction.
- the first bank pattern BP1 is disposed to overlap the first electrode RME1
- the second bank pattern BP2 includes the electrode branch portions RM_B1 and RM_B2 of the second electrode RME2 and the bank layer BNL. It can be arranged to overlap with.
- the first bank pattern BP1 and the second bank pattern BP2 may have the same length in the first direction DR1, but may have different widths measured in the second direction DR2.
- a portion of the bank layer BNL extending in the first direction DR1 may overlap the second bank pattern BP2 in the thickness direction.
- the bank patterns BP1 and BP2 may be arranged in an island pattern on the entire surface of the display area DPA.
- the plurality of electrodes RME include a first electrode RME1 disposed at the center of each sub-pixel SPXn and a second electrode RME2 disposed over different sub-pixels SPXn.
- the first electrode RME1 and the second electrode RME2 generally have a shape extending in the first direction DR1 , but the shapes of portions disposed in the emission area EMA may be different from each other.
- the first electrode RME1 is disposed at the center of the sub-pixel SPXn, and a portion disposed in the emission area EMA may be disposed on the first bank pattern BP1.
- the first electrode RME1 may extend from the sub area SA in the first direction DR1 to the sub area SA of another sub pixel SPXn.
- the first electrode RME1 may have a shape in which a width measured in the second direction DR2 varies depending on a position, and at least a portion overlapping the first bank pattern BP1 in the emission area EMA is the first bank pattern BP1. It may have a larger width than the pattern BP1.
- the second electrode RME2 may include a portion extending in the first direction DR1 and a branched portion near the emission area EMA.
- the second electrode RME2 includes an electrode stem portion RM_S extending in the first direction DR1, branched from the electrode stem portion RM_S, and bent in the second direction DR2, and then the second electrode RME2 is bent again in the second direction DR2.
- a plurality of electrode branch portions RM_B1 and RM_B2 extending in one direction DR1 may be included.
- the electrode stem portion RM_S may be disposed to overlap a portion extending in the first direction DR1 of the bank layer BNL and may be disposed on one side of the sub area SA in the second direction DR2.
- the electrode branch portions RM_B1 and RM_B2 are branched from the electrode stem portion RM_S disposed on the portion extending in the first direction DR1 and the portion extending in the second direction DR2 of the bank layer BNL, and are mutually connected to each other. It may be bent in both sides of the second direction DR2.
- the electrode branch portions RM_B1 and RM_B2 may be disposed while crossing the light emitting area EMA in the first direction DR1 and bent again to be integrated and connected to the electrode stem portion RM_S.
- the electrode branch portions RM_B1 and RM_B2 of the second electrode RME2 may be branched on the upper side based on the light emitting area EMA of one sub-pixel SPXn and then connected to each other again on the lower side.
- the second electrode RME2 may include a first electrode branch RM_B1 disposed on the left side of the first electrode RME1 and a second electrode branch RM_B2 disposed on the right side of the first electrode RME1. there is.
- the electrode branch portions RM_B1 and RM_B2 included in one second electrode RME2 are disposed in the emission area EMA of sub-pixels SPXn adjacent to each other in the second direction DR2, and one sub-pixel (
- the electrode branch portions RM_B1 and RM_B2 of the second electrode RME2 different from each other may be disposed in the SPXn.
- the first electrode branch RM_B1 of the second electrode RME2 is disposed on the left side of the first electrode RME1 as a reference, and the second electrode branch RM_B1 of the other second electrode RME2 is disposed on the right side of the first electrode RME1.
- An electrode branch RM_B2 may be disposed.
- Each of the electrode branch portions RM_B1 and RM_B2 of the second electrode RME2 may overlap one side of the second bank pattern BP2.
- the first electrode branch RM_B1 partially overlaps the second bank pattern BP2 disposed on the left side of the first bank pattern BP1, and the second electrode branch RM_B2 corresponds to the first bank pattern BP1. It may partially overlap the second bank pattern BP2 disposed on the right side of .
- Both sides of the first electrode RME1 may be spaced apart from and opposed to the different electrode branch portions RM_B1 and RM_B2 of the second electrode RME2, and the first electrode RME1 and each electrode branch portion RM_B1, The interval between the RM_B2 may be smaller than the interval between the different bank patterns BP1 and BP2.
- the width of the first electrode RME1 measured in the second direction DR2 may be greater than the widths of the electrode stem portion RM_S and the electrode branch portions RM_B1 and RM_B2 of the second electrode RME2 .
- the first electrode RME1 has a larger width than the first bank pattern BP1 and overlaps both sides, whereas the second electrode RME2 has a relatively small width so that the electrode branch portions RM_B1 and RM_B2 are It may overlap only one side of the 2 bank pattern BP2.
- the first electrode RME1 extends in the second direction DR2 of the bank layer BNL and overlaps the first conductive pattern CDP of the third conductive layer through the first electrode contact hole CTD. can come into contact with
- the second electrode RME2 may contact the second voltage line VL2 of the third conductive layer through the second electrode contact hole CTS in the electrode stem portion RM_S.
- the first electrode RME1 is disposed so that the portion disposed in the sub area SA overlaps the first contact hole CT1, and the second electrode RME2 extends from the electrode stem portion RM_S in the second direction DR2. It may include a portion protruding outward and disposed in the sub-region SA, and may overlap the second contact hole CT2 at the protruding portion.
- the first electrode RME1 is disposed up to the separating parts ROP1 and ROP2 of the sub area SA, while the second electrode RME2 is disposed in the sub area SA. ) may not be separated from
- One second electrode RME2 includes a plurality of electrode stem portions RM_S and electrode branch portions RM_B1 and RM_B2 and extends in the first direction DR1, and has a light emitting area EMA of each sub-pixel SPXn. It may have a branched shape in the vicinity.
- the first electrode RME1 is disposed between the separators ROP1 and ROP2 disposed in different sub-regions SA1 and SA2 of each sub-pixel SPXn and may be disposed across the emission area EMA. .
- the display device 10 is disposed in a first sub-region SA1 among a plurality of sub-regions SA1 and SA2 of each sub-pixel SPXn, and the first sub-region of the different sub-pixels SPXn
- a wire connection electrode EP disposed between the electrodes RME1 may be included.
- the wire connection electrode EP is not disposed in the second sub-region SA of the sub-pixel SPXn, and the first electrodes RME1 of other sub-pixels SPXn adjacent to each other in the first direction DR1 are spaced apart from each other.
- the first sub-region SA1 in which the wire connection electrode EP is disposed is disposed above the emission region EMA, and the second sub-region SA1 is disposed above the emission region EMA.
- Area SA2 may be disposed below the light emitting area EMA.
- the first sub-region SA1 where the wire connection electrode EP is disposed is below the light emitting region EMA.
- the second sub area SA2 may be disposed above the light emitting area EMA.
- the first electrode RME1 may be spaced apart from the wire connection electrode EP in the first sub-region SA1 with the first separator ROP1 therebetween.
- Two first separators ROP1 may be disposed in one first sub-region SA1 , and the wiring connection electrode EP has a corresponding sub-pixel SPXn with the lower first separator ROP1 interposed therebetween. It may be spaced apart from the first electrode RME1 disposed on the upper side and may be spaced apart from the first electrode RME1 disposed on the other sub-pixel SPXn with the first upper separator ROP1 interposed therebetween.
- One second separator ROP2 may be disposed in the second sub-region SA2 , and different first electrodes RME1 may be spaced apart from each other in the first direction DR1 .
- the wire connection electrode EP may be connected to the first voltage wire VL1 of the third conductive layer through the third electrode contact hole CTA penetrating the via layer VIA.
- the first electrode RME1 is formed in a state of being connected to the wire connection electrode EP, and an electrical signal applied to dispose the light emitting elements ED is transmitted from the first voltage wire VL1 through the wire connection electrode EP. It may be applied to the first electrode RME1.
- signals are applied to the first voltage line VL1 and the second voltage line VL2, and they may be transmitted to the first electrode RME1 and the second electrode RME2, respectively. there is.
- the relative arrangement of the second electrode contact hole (CTS) may be different from that of the third electrode contact hole (CTA), which will be described later.
- the second electrode contact hole CTS may be disposed in a portion of the bank layer BNL surrounding the second sub area SA2, and the third electrode contact hole CTA may be disposed in the first sub area SA1. there is. This may be because the second electrode contact hole CTS and the third electrode contact hole CTA expose the upper surfaces of the voltage wires VL1 and VL2 that are different from each other, respectively, so the position of each electrode contact hole is determined accordingly.
- the bank layer BNL may surround the light emitting area EMA and the plurality of sub areas SA1 and SA2 .
- the regions surrounded by the bank layer BNL may be distinguished from each other.
- the bank layer BNL is the same as in the above-described embodiment except that it surrounds the different sub-regions SA1 and SA2.
- the plurality of light emitting devices ED may be disposed on different electrodes RME between different bank patterns BP1 and BP2 .
- the light emitting element ED has both ends disposed on the second electrode branch RM_B2 of the first electrode RME1 and the second electrode RME2, and both ends of the first light emitting element ED1 disposed on the first electrode branch RM_B2. (RME1) and the second light emitting element ED2 disposed on the first electrode branch RM_B1 of the other second electrode RME2.
- the first light emitting devices ED1 may be disposed on the right side of the first electrode RME1, and the second light emitting devices ED2 may be disposed on the left side of the first electrode RME1.
- the first light emitting elements ED1 are disposed on the first electrode RME1 and the second electrode RME2, and the second light emitting elements ED2 are disposed on the first electrode RME1 and the second electrode RME2. It can be.
- the plurality of connection electrodes CNE may include a first connection electrode CNE1, a second connection electrode CNE2, and a third connection electrode CNE3.
- Each of the plurality of connection electrodes CNE1 , CNE2 , and CNE3 includes at least one main portion ME1 , ME2 , ME3 , and ME4 and may contact the light emitting element ED.
- Some of the connection electrodes CNE1 , CNE2 , and CNE3 include the contact portions CP1 and CP2 to contact the electrodes RME1 and RME2 , and other portions include the bypass portions PE1 and PE2 and the connection portions BE1 , BE2 , BE3) may be included.
- the first connection electrode CNE1 may have a shape extending in the first direction DR1 and may include a first main part ME1 disposed on the first electrode RME1. A portion of the first main portion ME1 disposed on the first bank pattern BP1 overlaps the first electrode RME1 and extends in the first direction DR1 therefrom to emit light beyond the bank layer BNL. It may be disposed up to the first sub area SA1 located above the area EMA.
- the first connection electrode CNE1 includes a first contact portion CP1 contacting the first electrode RME1 through the first contact hole CT1 in the first sub area SA1, and the first contact portion ( CP1) and the first main unit ME1 may be electrically connected to each other.
- the first main part ME1 may be integrally connected to the first contact part CP1.
- the second connection electrode CNE2 may have a shape extending in the first direction DR1 and may include a second main portion ME2 disposed on the second electrode RME2. A portion of the second main portion ME2 disposed on the second bank pattern BP2 overlaps the second electrode RME2 and extends in the first direction DR1 therefrom to emit light beyond the bank layer BNL. It may be disposed up to the first sub area SA1 located above the area EMA.
- the second connection electrode CNE2 includes a second contact portion CP2 contacting the second electrode RME2 through the second contact hole CT2 in the first sub area SA1, and the second contact portion ( CP2) and the second main unit ME2 may be electrically connected to each other.
- the second main part ME2 may be integrally connected to the second contact part CP2.
- the first connection electrode CNE1 and the second connection electrode CNE2 are respectively disposed in the second sub-region SA2.
- the contact holes CT1 and CT2 may contact the first electrode RME1 and the second electrode RME2, respectively.
- the third connection electrode CNE3 may include a third main part ME3 and a fourth main part ME4.
- the third main part ME3 faces the first main part ME1 of the first connection electrode CNE1 in the light emitting area EMA and is on the second electrode branch RM_B2 of the second electrode RME2.
- the fourth main part ME4 faces the second main part ME2 of the second connection electrode CNE2 in the light emitting area EMA and is disposed on the first electrode RME1.
- the main parts ME1 to ME4 of the plurality of connection electrodes CNE1 , CNE2 , and CNE3 are the outermost main parts ME2 and ME3 and the inner main parts. It can be divided into (ME1, ME4).
- the second main part ME2 and the third main part ME3 disposed on the second electrode RME2 are outermost main parts, and the first main part ME1 disposed on the first electrode RME1 and The fourth main part ME4 may be an inner main part.
- connection electrodes CNE are connected to the main parts ME1 to ME4 in order to prevent the light emitting element ED from failing to emit light due to disconnection of the main parts ME1 to ME4. It may include connection parts BE1 to BE3 connected to and bypass parts PE1 and PE2. In addition, some of the connection electrodes CNE may include a connection portion connecting two or more main portions including two or more main portions.
- the second connection electrode CNE2 is connected to the first bypass portion PE1 spaced apart from the second main portion ME2 in the second direction DR2, the first bypass portion PE1, and the second main portion ME2.
- a plurality of first connectors BE1 may be included.
- the first bypass portion PE1 may be disposed on the bank layer BNL.
- the first connectors BE1 are disposed on a portion of the bank layer BNL extending in the second direction DR2, and a portion of the second main portion ME2 disposed on the bank layer BNL; It may be connected to the bypass part PE1.
- the second connection electrode CNE2 includes a second main part ME2 which is an outermost main part, and a first bypass part PE1 for preventing defects due to disconnection of the second main part ME2, and a first A connection part BE1 may be further included.
- the second main part ME2, the first bypass part PE1, and the first connection part BE1 of the second connection electrode CNE2 are integrally connected to each other, and they are electrically connected to the second contact part CP2, respectively. can be connected
- the third connection electrode CNE3 includes a second bypass portion PE2 spaced apart from the third main portion ME3 in the second direction DR2, the third main portion ME3, the fourth main portion ME4, and the second bypass portion PE2.
- a second connection part BE2 connected to the second bypass part PE2 and a third connection part BE3 connected to the second bypass part PE2 and the third main part ME3 may be included.
- the second bypass portion PE2 may be disposed on the bank layer BNL.
- the second bypass portion PE2 may be spaced apart from the first bypass portion PE1 of the second connection electrode CNE2 in the second direction DR2.
- the second connection part BE2 and the third connection part BE3 may be disposed on portions of the bank layer BNL extending in the second direction DR2 .
- the second connection unit BE2 may be connected to the third main unit ME3 , the fourth main unit ME4 , and the second bypass unit PE2 .
- the second connection part BE2 is disposed below the light emitting area EMA and may be connected to the third main part ME3 and the fourth main part ME4 , respectively.
- the third connection part BE3 is disposed above the light emitting area EMA and may be connected to a part of the third main part ME3 disposed on the bank layer BNL and the second bypass part PE2.
- the third connection electrode CNE3 includes a third main unit ME3 which is an outermost main unit, and includes a second bypass unit PE2 for preventing defects due to disconnection of the third main unit ME3, and a second connection unit. (BE2) and a third connection portion (BE3) may be further included.
- the third main part ME3, the fourth main part ME4, the second bypass part PE2, the second connection part BE2, and the third connection part BE3 of the third connection electrode CNE3 are integrally connected to each other. can
- the first light emitting element ED1 has a first end contacting the first main part ME1 of the first connection electrode CNE1 and a second end contacting the third main part ME3 of the third connection electrode CNE3. can be contacted with
- the second light emitting element ED2 has a first end contacting the fourth main part ME4 of the third connection electrode CNE3, and a second end contacting the second main part ME2 of the second connection electrode CNE2.
- the first end of the first light emitting element ED1 and the second end of the second light emitting element ED2 are electrically connected to the first connection electrode CNE1 and the second connection electrode CNE2, respectively, so that the electrode RME is An electrical signal is transmitted, and the second end of the first light emitting element ED1 and the first end of the second light emitting element ED2 are electrically connected to the third connection electrode CNE3, respectively, to form a serial connection. .
- FIG. 20 is a plan view illustrating connection electrodes disposed in one sub-pixel of a display device according to another exemplary embodiment.
- FIG. 21 is a plan view illustrating connection electrodes disposed in one sub-pixel of FIG. 20 .
- 22 is a cross-sectional view taken along line N9-N9' in FIG. 20;
- connection electrodes CNE2 and CNE3 including the bypass portions PE1 and PE2 among the connection electrodes CNE have a greater number of connection units. (BE4, BE5) may be included.
- BE4, BE5 may be included.
- This embodiment is different from the embodiments of FIGS. 15 to 19 in that some of the connection electrodes CNE2 and CNE3 further include additional connection parts BE4 and BE5.
- descriptions of overlapping contents will be omitted and description will focus on the differences.
- the second connection electrode CNE2 may further include a plurality of fourth connection parts BE4 in addition to the second main part ME2, the first bypass part PE1 and the plurality of first connection parts BE1. .
- the fourth connection parts BE4 may extend in the second direction DR2 and be connected to the second main part ME2 and the first bypass part PE1.
- the fourth connection parts BE4 may be disposed between and spaced apart from the first connection parts BE1 .
- the fourth connection parts BE4 may not overlap at least a part of the bank layer BNL, and the non-overlapping part may be disposed within the light emitting area EMA.
- the third connection electrode CNE3 is connected to the third main part ME3, the fourth main part ME4, the second bypass part PE2, the second connection part BE2, and the third connection part BE3.
- a plurality of fifth connectors BE5 may be further included.
- the fifth connection parts BE5 may extend in the second direction DR2 and be connected to the third main part ME3 and the second bypass part PE2.
- the fifth connection parts BE5 may be disposed between and spaced apart from the second connection part BE2 and the third connection part BE3.
- the fifth connection part BE5 may not overlap with at least a part of the bank layer BNL, and the non-overlapping part may correspond to the light emitting area EMA. may be placed within.
- the main parts ME1, ME2, ME3, ME4) may be disconnected.
- the portion where the main portions ME1 , ME2 , ME3 , and ME4 are disconnected may increase.
- the connection electrodes CNE include a larger number of connection parts BE1 to BE5
- the light emitting element ED remains as a non-light emitting element even if there are many disconnected parts of the main parts ME1, ME2, ME3, and ME4. ) can be reduced, and defective light emission of the pixel PX can be prevented.
- FIG. 23 is a plan view illustrating connection electrodes disposed in one sub-pixel of a display device according to another exemplary embodiment.
- FIG. 24 is a plan view illustrating connection electrodes disposed in one sub-pixel of FIG. 23 .
- 25 is a cross-sectional view taken along line N10-N10' of FIG. 23;
- connection electrodes CNE2 and CNE3 including the bypass portions PE1 and PE2 include the bypass portions PE1 and CNE3.
- a gap between the PE2 and the main parts ME2 and ME3 may be relatively narrowed.
- This embodiment is different from the embodiments of FIGS. 15 to 19 in that the bypass portions PE1 and PE2 of the connection electrodes CNE2 and CNE3 are partially disposed within the light emitting area EMA.
- descriptions of overlapping contents will be omitted and description will focus on the differences.
- the bypass portions PE1 and PE2 of the connection electrodes CNE may be disposed over the light emitting area EMA and the bank layer BNL. Some of the bypass portions PE1 and PE2 may be disposed to overlap the bank layer BNL, and other portions may be disposed not to overlap the bank layer BNL. In this case, a distance between the main portions ME1 , ME2 , ME3 , and ME4 of the connection electrode CNE and the bypass portions PE1 and PE2 may be relatively narrowed.
- the connection electrode CNE further includes bypass portions PE1 and PE2 in addition to the main portions ME1 , ME2 , ME3 , and ME4 , so that the connection electrode CNE per unit area of the sub-pixel SPXn ) may require an area for placement.
- the bypass portions PE1 and PE2 are disposed across the bank layer BNL and the light emitting region EMA, the main portions ME1, ME2, ME3, and ME4 of the connection electrode CNE and the bypass portions PE1, The area required to place PE2) can be reduced.
- the display device 10_4 according to an exemplary embodiment includes a large number of pixels PX and sub-pixels SPXn per unit area, and thus has an advantage in implementing an ultra-high resolution display device.
- FIG. 26 is a plan view illustrating connection electrodes disposed in one sub-pixel of a display device according to another exemplary embodiment.
- FIG. 27 is a cross-sectional view taken along line N11-N11' of FIG. 26 .
- the third insulating layer PAS3 may be omitted and the connection electrodes CNE may be disposed on the same layer.
- This embodiment is different from the embodiments of FIGS. 15 to 19 in that the arrangement structure of the connection electrodes CNE is different.
- the second insulating layer PAS2 may be disposed on the plurality of light emitting elements ED.
- the second insulating layer PAS2 extends in the first direction DR1 and may be disposed on the plurality of light emitting devices ED.
- the second insulating layer PAS2 is disposed to partially cover the outer surface of the light emitting device ED, and may not cover both sides or both ends of the light emitting device ED.
- the second insulating layer PAS2 may form a linear or island pattern within each sub-pixel SPXn in a plan view.
- the second insulating layer PAS2 may protect the light emitting elements ED and fix the light emitting elements ED in the manufacturing process of the display device 10_5 .
- the second insulating layer PAS2 may be disposed to fill a space between the light emitting element ED and the first insulating layer PAS1 therebelow.
- a plurality of connection electrodes CNE may be disposed on the electrodes RME and the light emitting element ED.
- the plurality of connection electrodes CNE are disposed in an area of the first insulating layer PAS1 where the second insulating layer PAS2 is not disposed, and a portion thereof may be disposed to contact a side surface of the second insulating layer PAS2. .
- the first main part ME1 of the first connection electrode CNE1 is spaced apart from the third main part ME3 of the third connection electrode CNE3 with the second insulating layer PAS2 interposed therebetween, and the second connection electrode
- the second main part ME2 of CNE2 may be spaced apart from the fourth main part ME4 of the third connection electrode CNE3 with the second insulating layer PAS2 interposed therebetween.
- Each connection electrode CNE may be disposed on substantially the same layer.
- the display device 10_5 of this embodiment has an advantage in a manufacturing process because different connection electrodes CNEs can be formed in the same process.
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Computer Hardware Design (AREA)
- Manufacturing & Machinery (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- Theoretical Computer Science (AREA)
- Electroluminescent Light Sources (AREA)
- Devices For Indicating Variable Information By Combining Individual Elements (AREA)
Abstract
표시 장치가 제공된다. 표시 장치는 제1 방향으로 연장된 제1 전극, 및 상기 제1 전극과 제2 방향으로 이격된 제2 전극, 상기 제1 전극 및 상기 제2 전극 상에 배치된 복수의 발광 소자들, 및 상기 발광 소자의 제1 단부와 전기적으로 연결된 제1 연결 전극, 및 상기 발광 소자의 제2 단부와 전기적으로 연결된 제2 연결 전극을 포함하고, 상기 제1 연결 전극은 상기 제1 전극 상에 배치되어 상기 발광 소자와 접촉하는 제1 메인부, 상기 제1 메인부와 일부분이 이격된 제1 우회부, 및 상기 제1 메인부와 상기 제1 우회부를 연결하는 복수의 제1 연결부들을 포함한다.
Description
본 발명은 표시 장치에 관한 것이다.
표시 장치는 멀티미디어의 발달과 함께 그 중요성이 증대되고 있다. 이에 부응하여 유기발광 표시 장치(Organic Light Emitting Display, OLED), 액정 표시 장치(Liquid Crystal Display, LCD) 등과 같은 여러 종류의 표시 장치가 사용되고 있다.
표시 장치의 화상을 표시하는 장치로서 발광 소자를 포함하는 자발광 표시 장치가 있다. 자발광 표시 장치는 발광 소자로서 유기물을 발광 물질로 이용하는 유기 발광 표시 장치, 또는 무기물을 발광 물질로 이용하는 무기 발광 표시 장치 등이 있다.
본 발명이 해결하고자 하는 과제는 신규한 전극 구조를 포함하여 화소의 암점 발생이 방지되는 표시 장치를 제공하는 것이다.
본 발명의 과제들은 이상에서 언급한 과제로 제한되지 않으며, 언급되지 않은 또 다른 기술적 과제들은 아래의 기재로부터 당업자에게 명확하게 이해될 수 있을 것이다.
상기 과제를 해결하기 위한 일 실시예에 따른 표시 장치는 제1 방향으로 연장된 제1 전극, 및 상기 제1 전극과 제2 방향으로 이격된 제2 전극, 상기 제1 전극 및 상기 제2 전극 상에 배치된 복수의 발광 소자들, 및 상기 발광 소자의 제1 단부와 전기적으로 연결된 제1 연결 전극, 및 상기 발광 소자의 제2 단부와 전기적으로 연결된 제2 연결 전극을 포함하고, 상기 제1 연결 전극은 상기 제1 전극 상에 배치되어 상기 발광 소자와 전기적으로 접촉하는 제1 메인부, 상기 제1 메인부와 일부분이 이격된 제1 우회부, 및 상기 제1 메인부와 상기 제1 우회부를 전기적으로 연결하는 복수의 제1 연결부들을 포함한다.
상기 제1 방향 및 상기 제2 방향으로 연장되어 상기 발광 소자들이 배치된 발광 영역을 둘러싸는 뱅크층을 더 포함하고, 상기 제1 우회부는 각각 상기 뱅크층 상에 배치될 수 있다.
상기 제2 연결 전극은 상기 제2 전극 상에 배치되어 상기 발광 소자와 전기적으로 접촉하는 제2 메인부, 상기 제2 메인부와 일부분이 이격되어 상기 뱅크층 상에 배치된 제2 우회부, 및 상기 제2 메인부와 상기 제2 우회부를 전기적으로 연결하는 복수의 제2 연결부들을 포함하고, 상기 제1 우회부는 상기 제1 전극과 비중첩하고 상기 제2 우회부는 상기 제2 전극과 비중첩할 수 있다.
상기 제1 메인부 및 상기 제2 메인부는 각각 상기 제1 방향으로 연장되고, 상기 제1 우회부 및 상기 제2 우회부는 각각 상기 제1 방향으로 연장될 수 있다.
상기 제1 메인부 및 상기 제2 메인부는 일부분이 상기 뱅크층 상에 배치되고, 상기 제1 연결부 및 상기 제2 연결부는 각각 상기 뱅크층 상에 배치될 수 있다.
상기 제1 우회부 및 상기 제2 우회부는 각각 일부분이 상기 발광 영역과 중첩하도록 배치될 수 있다.
상기 제1 우회부와 상기 제2 우회부, 및 상기 제1 연결부와 상기 제2 연결부들 각각은 상기 발광 소자와 비중첩할 수 있다.
상기 발광 영역과 상기 제1 방향으로 이격된 서브 영역을 더 포함하고, 상기 제1 메인부 및 상기 제2 메인부는 상기 서브 영역까지 연장되며, 상기 제1 연결 전극은 상기 서브 영역에 배치되어 상기 제1 전극과 전기적으로 연결된 제1 컨택부를 더 포함하고 상기 제2 연결 전극은 상기 서브 영역에 배치되어 상기 제2 전극과 전기적으로 연결된 제2 컨택부를 더 포함할 수 있다.
상기 제1 메인부, 상기 제1 연결부들, 및 상기 제1 우회부는 상기 제1 컨택부와 전기적으로 연결되고, 상기 제2 메인부, 상기 제2 연결부들 및 상기 제2 우회부는 상기 제2 컨택부와 전기적으로 연결될 수 있다.
상기 제1 연결 전극은 상기 제1 연결부와 이격되고 상기 제1 메인부 및 상기 제1 우회부와 전기적으로 연결된 제3 연결부를 더 포함할 수 있다.
상기 제1 방향으로 연장되고 상기 제1 전극과 중첩하는 제1 뱅크 패턴, 및 상기 제2 방향으로 연장되고 상기 제2 전극으로 중첩하는 제2 뱅크 패턴을 더 포함하고, 상기 제1 뱅크 패턴은 상기 제1 메인부와 중첩하되 상기 제1 우회부와 비중첩하고, 상기 제2 뱅크 패턴은 상기 제2 메인부와 중첩하되 상기 제2 우회부와 비중첩할 수 있다.
상기 제2 전극을 사이에 두고 상기 제1 전극과 상기 제2 방향으로 이격된 제3 전극을 더 포함하고, 상기 발광 소자는 상기 제2 전극 및 상기 제3 전극 상에 배치된 제1 발광 소자, 및 상기 제1 전극 및 상기 제2 전극 상에 배치된 제2 발광 소자를 포함하며, 상기 제1 연결 전극은 상기 제2 발광 소자의 제2 단부와 전기적으로 연결되고, 상기 제2 연결 전극은 상기 제1 발광 소자의 제1 단부와 전기적으로 연결될 수 있다.
상기 제3 전극 상에 배치되어 상기 제1 발광 소자의 제2 단부와 전기적으로 접촉하는 제3 메인부, 상기 제2 전극 상에서 상기 제1 메인부와 이격되어 배치되고 상기 제2 발광 소자의 제1 단부와 전기적으로 접촉하는 제4 메인부, 상기 제3 메인부와 일부분이 이격된 제2 우회부, 상기 제3 메인부, 상기 제4 메인부, 및 상기 제2 우회부와 전기적으로 연결된 제2 연결부, 및 상기 제3 메인부 및 상기 제2 우회부와 전기적으로 연결된 제3 연결부를 포함하는 제3 연결 전극을 더 포함할 수 있다.
상기 제2 연결부, 상기 제3 연결부, 및 상기 제2 우회부는 각각 상기 뱅크층 상에 배치될 수 있다.
상기 제1 연결 전극은 상기 제1 전극과 전기적으로 접촉하는 제1 컨택부를 더 포함하고, 상기 제2 연결 전극은 상기 제2 전극과 전기적으로 접촉하는 제2 컨택부를 더 포함할 수 있다.
상기 과제를 해결하기 위한 일 실시예에 따른 표시 장치는 제1 방향으로 연장되고 서로 제2 방향으로 이격된 복수의 전극들로서, 제1 전극, 상기 제1 전극과 제2 방향으로 이격된 제2 전극, 상기 제1 전극과 상기 제2 전극 사이에 배치된 제3 전극, 및 상기 제2 전극을 사이에 두고 상기 제3 전극과 상기 제2 방향으로 이격된 제4 전극, 상기 제2 방향으로 이격된 상기 전극들 상에 배치된 복수의 발광 소자들, 상기 제1 방향 및 상기 제2 방향으로 연장되고 발광 소자들이 배치된 발광 영역을 둘러싸는 뱅크층, 및 상기 전극들 중 적어도 어느 하나 상에 배치되며 상기 발광 소자와 전기적으로 접촉하는 메인부를 포함하는 복수의 연결 전극들을 포함하고, 상기 연결 전극은, 상기 제1 전극 상에 배치된 제1 메인부를 포함하는 제1 연결 전극, 상기 제2 전극 상에 배치된 제2 메인부를 포함하는 제2 연결 전극, 상기 제3 전극 상에 배치되고 상기 제1 메인부와 대향하는 제3 메인부, 및 상기 제1 전극 상에 배치되어 상기 제1 메인부와 상기 제1 방향으로 이격된 제4 메인부를 포함하는 제3 연결 전극, 상기 제4 전극 상에 배치되고 상기 제2 메인부와 대향하는 제5 메인부, 및 상기 제2 전극 상에 배치되어 상기 제2 메인부와 상기 제1 방향으로 이격된 제6 메인부를 포함하는 제4 연결 전극, 및 상기 제2 전극 상에 배치되어 상기 제2 메인부와 상기 제1 방향으로 이격된 제7 메인부, 및 상기 제3 전극 상에 배치되어 상기 제3 메인부와 상기 제1 방향으로 이격된 제8 메인부를 포함하는 제5 연결 전극을 포함하고, 상기 제1 연결 전극은 상기 제1 메인부와 일부분이 이격되어 상기 뱅크층 상에 배치된 제1 우회부, 상기 뱅크층 상에 배치되어 상기 제1 우회부와 상기 제1 메인부를 전기적으로 연결하는 제1 연결부, 및 일부분이 상기 발광 영역에 배치되고 상기 제1 우회부와 상기 제1 메인부를 전기적으로 연결하는 제2 연결부를 포함한다.
상기 제3 연결 전극은 상기 제4 메인부와 일부분이 이격되어 상기 뱅크층 상에 배치된 제3 우회부, 일부분이 상기 발광 영역에 배치되어 상기 제3 메인부, 상기 제4 메인부, 및 상기 제3 우회부를 전기적으로 연결하는 제3 연결부, 및 상기 뱅크층 상에 배치되어 상기 제4 메인부 및 상기 제3 우회부를 전기적으로 연결하는 제4 연결부를 더 포함하고, 상기 제4 연결 전극은 상기 제5 메인부와 일부분이 이격되어 상기 뱅크층 상에 배치된 제4 우회부, 일부분이 상기 발광 영역에 배치되어 상기 제5 메인부, 상기 제6 메인부, 및 상기 제4 우회부를 전기적으로 연결하는 제5 연결부, 및 상기 뱅크층 상에 배치되어 상기 제5 메인부 및 상기 제4 우회부를 전기적으로 연결하는 제6 연결부를 더 포함할 수 있다.
상기 제5 연결 전극은 상기 제8 메인부와 일부분이 이격되어 상기 뱅크층 상에 배치된 제5 우회부, 상기 뱅크층 상에 배치되어 상기 제7 메인부, 상기 제8 메인부, 및 상기 제5 우회부를 전기적으로 연결하는 제7 연결부, 및 일부분이 상기 발광 영역에 배치되어 상기 제8 메인부 및 상기 제5 우회부를 전기적으로 연결하는 제8 연결부를 더 포함할 수 있다.
상기 발광 영역의 상기 제1 방향에 배치된 서브 영역을 더 포함하고, 상기 제1 연결 전극은 상기 제1 메인부와 전기적으로 연결되고 상기 서브 영역에서 상기 제1 전극과 전기적으로 접촉하는 제1 컨택부를 더 포함하고, 상기 제2 연결 전극은 상기 제2 메인부와 전기적으로 연결되고 상기 서브 영역에서 상기 제2 전극과 전기적으로 접촉하는 제2 컨택부를 더 포함할 수 있다.
상기 발광 소자는 상기 제1 전극 및 상기 제3 전극 상에 배치되어 제1 단부가 상기 제1 메인부와 전기적으로 접촉하고 제2 단부가 상기 제3 메인부와 전기적으로 접촉하는 제1 발광 소자, 상기 제2 전극 및 상기 제4 전극 상에 배치되어 제1 단부가 상기 제5 메인부와 전기적으로 접촉하고 제2 단부가 상기 제2 메인부와 전기적으로 접촉하는 제2 발광 소자, 상기 제1 전극 및 상기 제3 전극 상에 배치되어 제1 단부가 상기 제4 메인부와 전기적으로 접촉하고 제2 단부가 상기 제7 메인부와 전기적으로 접촉하는 제3 발광 소자, 및 상기 제2 전극 및 상기 제4 전극 상에 배치되어 제1 단부가 상기 제8 메인부와 전기적으로 접촉하고 제2 단부가 상기 제6 메인부와 전기적으로 접촉하는 제4 발광 소자를 포함할 수 있다.
기타 실시예의 구체적인 사항들은 상세한 설명 및 도면들에 포함되어 있다.
일 실시예에 따른 표시 장치는 연결 전극들이 발광 소자가 배치된 사로에 배치된 부분과 뱅크층 상에 배치된 부분을 포함한다. 연결 전극들은 발광 소자들이 뭉침에 따라 사로에 배치된 부분에서 단선이 발생하더라도 뱅크층 상에 배치된 부분에 의해 전기적 연결이 끊어지지 않을 수 있다. 일 실시예에 다른 표시 장치는 발광 소자들의 뭉침에 따라 발생한 연결 전극의 일부가 단선되더라도 해당 화소의 암점 발생을 방지할 수 있다.
실시예들에 따른 효과는 이상에서 예시된 내용에 의해 제한되지 않으며, 더욱 다양한 효과들이 본 명세서 내에 포함되어 있다.
도 1은 일 실시예에 따른 표시 장치의 개략적인 평면도이다.
도 2는 일 실시예에 따른 표시 장치에 포함된 복수의 배선들의 배치를 나타내는 평면도이다.
도 3은 일 실시예에 따른 표시 장치의 일 서브 화소의 등가 회로도이다.
도 4는 다른 실시예에 따른 표시 장치의 일 서브 화소의 등가 회로도이다.
도 5는 일 실시예에 따른 표시 장치의 일 화소를 나타내는 평면도이다.
도 6은 도 5의 일 화소에 배치된 연결 전극들을 나타내는 평면도이다.
도 7은 도 5의 N1-N1'선을 따라 자른 단면도이다.
도 8은 도 5의 N2-N2'선을 따라 자른 단면도이다.
도 9는 도 5의 N3-N3'선을 따라 자른 단면도이다.
도 10은 일 실시예에 따른 발광 소자의 개략도이다.
도 11은 다른 실시예에 따른 표시 장치의 일 서브 화소를 나타내는 평면도이다.
도 12는 도 11의 일 서브 화소에 배치된 연결 전극들을 나타내는 평면도이다.
도 13은 도 11의 N4-N4'선을 따라 자른 단면도이다.
도 14는 도 11의 N5-N5'선을 따라 자른 단면도이다.
도 15는 다른 실시예에 따른 표시 장치의 일 서브 화소를 나타내는 평면도이다.
도 16은 도 15의 일 서브 화소에 배치된 연결 전극들을 나타내는 평면도이다.
도 17은 도 15의 N6-N6'선을 따라 자른 단면도이다.
도 18은 도 15의 N7-N7'선을 따라 자른 단면도이다.
도 19는 도 15의 N8-N8'선을 따라 자른 단면도이다.
도 20은 다른 실시예에 따른 표시 장치의 일 서브 화소에 배치된 연결 전극들을 나타내는 평면도이다.
도 21은 도 20의 일 서브 화소에 배치된 연결 전극들을 나타내는 평면도이다.
도 22는 도 20의 N9-N9'선을 따라 자른 단면도이다.
도 23은 다른 실시예에 따른 표시 장치의 일 서브 화소에 배치된 연결 전극들을 나타내는 평면도이다.
도 24는 도 23의 일 서브 화소에 배치된 연결 전극들을 나타내는 평면도이다.
도 25는 도 23의 N10-N10'선을 따라 자른 단면도이다.
도 26은 다른 실시예에 따른 표시 장치의 일 서브 화소에 배치된 연결 전극들을 나타내는 평면도이다.
도 27은 도 26의 N11-N11'선을 따라 자른 단면도이다.
본 발명의 이점 및 특징, 그리고 그것들을 달성하는 방법은 첨부되는 도면과 함께 상세하게 후술되어 있는 실시예들을 참조하면 명확해질 것이다. 그러나 본 발명은 이하에서 개시되는 실시예들에 한정되는 것이 아니라 서로 다른 다양한 형태로 구현될 것이며, 단지 본 실시예들은 본 발명의 개시가 완전하도록 하며, 본 발명이 속하는 기술분야에서 통상의 지식을 가진 자에게 발명의 범주를 완전하게 알려주기 위해 제공되는 것이며, 본 발명은 청구항의 범주에 의해 정의될 뿐이다.
소자(Elements) 또는 층이 다른 소자 또는 층의 "상(On)"으로 지칭되는 것은 다른 소자 바로 위에 또는 중간에 다른 층 또는 다른 소자를 개재한 경우를 모두 포함한다. 이와 마찬가지로, "하(Below)", "좌(Left)" 및 "우(Right)"로 지칭되는 것들은 다른 소자와 바로 인접하게 개재된 경우 또는 중간에 다른 층 또는 다른 소재를 개재한 경우를 모두 포함한다. 명세서 전체에 걸쳐 동일 참조 부호는 동일 구성 요소를 지칭한다.
비록 제1, 제2 등이 다양한 구성요소들을 서술하기 위해서 사용되나, 이들 구성요소들은 이들 용어에 의해 제한되지 않음은 물론이다. 이들 용어들은 단지 하나의 구성요소를 다른 구성요소와 구별하기 위하여 사용하는 것이다. 따라서, 이하에서 언급되는 제1 구성요소는 본 발명의 기술적 사상 내에서 제2 구성요소일 수도 있음은 물론이다.
이하, 첨부된 도면을 참고로 하여 실시예들에 대해 설명한다.
도 1은 일 실시예에 따른 표시 장치의 개략적인 평면도이다.
도 1을 참조하면, 표시 장치(10)는 동영상이나 정지영상을 표시한다. 표시 장치(10)는 표시 화면을 제공하는 모든 전자 장치를 지칭할 수 있다. 예를 들어, 표시 화면을 제공하는 텔레비전, 노트북, 모니터, 광고판, 사물 인터넷, 모바일 폰, 스마트 폰, 태블릿 PC(Personal Computer), 전자 시계, 스마트 워치, 워치 폰, 헤드 마운트 디스플레이, 이동 통신 단말기, 전자 수첩, 전자 책, PMP(Portable Multimedia Player), 내비게이션, 게임기, 디지털 카메라, 캠코더 등이 표시 장치(10)에 포함될 수 있다.
표시 장치(10)는 표시 화면을 제공하는 표시 패널을 포함한다. 표시 패널의 예로는 무기 발광 다이오드 표시 패널, 유기발광 표시 패널, 양자점 발광 표시 패널, 플라즈마 표시 패널, 전계방출 표시 패널 등을 들 수 있다. 이하에서는 표시 패널의 일 예로서, 무기 발광 다이오드 표시 패널이 적용된 경우를 예시하지만, 그에 제한되는 것은 아니며, 동일한 기술적 사상이 적용 가능하다면 다른 표시 패널에도 적용될 수 있다.
표시 장치(10)의 형상은 다양하게 변형될 수 있다. 예를 들어, 표시 장치(10)는 가로가 긴 직사각형, 세로가 긴 직사각형, 정사각형, 코너부(꼭지점)가 둥근 사각형, 기타 다각형, 원형 등의 형상을 가질 수 있다. 표시 장치(10)의 표시 영역(DPA)의 형상 또한 표시 장치(10)의 전반적인 형상과 유사할 수 있다. 도 1에서는 제2 방향(DR2)의 길이가 긴 직사각형 형상의 표시 장치(10)가 예시되어 있다.
표시 장치(10)는 표시 영역(DPA)과 비표시 영역(NDA)을 포함할 수 있다. 표시 영역(DPA)은 화면이 표시될 수 있는 영역이고, 비표시 영역(NDA)은 화면이 표시되지 않는 영역이다. 표시 영역(DPA)은 활성 영역으로, 비표시 영역(NDA)은 비활성 영역으로도 지칭될 수 있다. 표시 영역(DPA)은 대체로 표시 장치(10)의 중앙을 차지할 수 있다.
표시 영역(DPA)은 복수의 화소(PX)를 포함할 수 있다. 복수의 화소(PX)는 행렬 방향으로 배열될 수 있다. 각 화소(PX)의 형상은 평면상 직사각형 또는 정사각형일 수 있지만, 이에 제한되는 것은 아니고 각 변이 일 방향에 대해 기울어진 마름모 형상일 수도 있다. 각 화소(PX)는 스트라이프 타입 또는 아일랜드 타입으로 배열될 수 있다. 또한, 화소(PX)들 각각은 특정 파장대의 광을 방출하는 발광 소자를 하나 이상 포함하여 특정 색을 표시할 수 있다.
표시 영역(DPA)의 주변에는 비표시 영역(NDA)이 배치될 수 있다. 비표시 영역(NDA)은 표시 영역(DPA)을 전부 또는 부분적으로 둘러쌀 수 있다. 표시 영역(DPA)은 직사각형 형상이고, 비표시 영역(NDA)은 표시 영역(DPA)의 4변에 인접하도록 배치될 수 있다. 비표시 영역(NDA)은 표시 장치(10)의 베젤을 구성할 수 있다. 각 비표시 영역(NDA)들에는 표시 장치(10)에 포함되는 배선들 또는 회로 구동부들이 배치되거나, 외부 장치들이 실장될 수 있다.
도 2는 일 실시예에 따른 표시 장치에 포함된 복수의 배선들의 배치를 나타내는 평면도이다.
도 2를 참조하면, 표시 장치(10)는 복수의 배선들을 포함할 수 있다. 표시 장치(10)는 복수의 스캔 라인(SL1, SL2, SL3)들, 복수의 데이터 라인(DTL; DTL1, DTL2, DTL3), 초기화 전압 배선(VIL), 및 복수의 전압 배선(VL; VL1, VL2, VL3, VL4)들을 포함할 수 있다. 도면에 도시되지 않았으나, 표시 장치(10)는 다른 배선들이 더 배치될 수 있다.
제1 스캔 라인(SL1)과 제2 스캔 라인(SL2)은 제1 방향(DR1)으로 연장되어 배치될 수 있다. 제1 스캔 라인(SL1)과 제2 스캔 라인(SL2)은 서로 인접하게 이웃한 상태로 배치되며, 다른 제1 스캔 라인(SL1) 및 제2 스캔 라인(SL2)과 제2 방향(DR2)으로 이격되어 배치될 수 있다. 제1 스캔 라인(SL1)과 제2 스캔 라인(SL2)은 스캔 구동부(미도시)에 연결된 스캔 배선 패드(WPD_SC)와 연결될 수 있다. 제1 스캔 라인(SL1)과 제2 스캔 라인(SL2)은 비표시 영역(NDA)에 배치된 패드 영역(PDA)으로부터 표시 영역(DPA)까지 연장되어 배치될 수 있다.
제3 스캔 라인(SL3)은 제2 방향(DR2)으로 연장되어 배치되고, 다른 제3 스캔 라인(SL3)과 제1 방향(DR1)으로 이격되어 배치될 수 있다. 하나의 제3 스캔 라인(SL3)은 하나 이상의 제1 스캔 라인(SL1), 또는 하나 이상의 제2 스캔 라인(SL2)과 연결될 수 있다. 일 실시예에서, 제1 스캔 라인(SL1)과 제2 스캔 라인(SL2)은 제3 스캔 라인(SL3)과 다른 층에 배치된 도전층으로 이루어질 수 있다. 복수의 스캔 라인(SL1, SL2, SL3)들은 표시 영역(DPA) 전면에서 메쉬(Mesh) 구조를 가질 수 있으나, 이에 제한되지 않는다.
한편, 본 명세서에서 '연결'의 의미를 어느 한 부재가 다른 부재와 상호 물리적인 접촉을 통하여 연결되는 것뿐만 아니라, 다른 부재를 통하여 연결된 것을 의미할 수도 있다. 또한, 이는 일체화된 하나의 부재로서 어느 일 부분과 다른 부분은 일체화된 부재로 인하여 상호 연결된 것으로 이해될 수 있다. 나아가, 어느 한 부재와 다른 부재의 연결은 직접 접촉된 연결에 더하여 다른 부재를 통한 전기적 연결까지 포함하는 의미로 해석될 수 있다.
데이터 라인(DTL)들은 제1 방향(DR1)으로 연장되어 배치될 수 있다. 데이터 라인(DTL)은 제1 데이터 라인(DTL1), 제2 데이터 라인(DTL2) 및 제3 데이터 라인(DTL3)을 포함하며, 하나의 제1 내지 제3 데이터 라인(DTL1, DTL2, DTL3)들은 하나의 쌍을 이루며 서로 이웃하여 인접하게 배치된다. 각 데이터 라인(DTL1, DTL2, DTL3)들은 비표시 영역(NDA)에 배치된 패드 영역(PDA)으로부터 표시 영역(DPA)까지 연장되어 배치될 수 있다. 다만, 이에 제한되지 않으며, 복수의 데이터 라인(DTL)들은 후술하는 제1 전압 배선(VL1)과 제2 전압 배선(VL2) 사이에서 등간격으로 이격되어 배치될 수도 있다.
초기화 전압 배선(VIL)은 제1 방향(DR1)으로 연장되어 배치될 수 있다. 초기화 전압 배선(VIL)은 데이터 라인(DTL)들과 제1 스캔 라인(SL1) 및 제2 스캔 라인(SL2) 사이에 배치될 수 있다. 초기화 전압 배선(VIL)은 비표시 영역(NDA)에 배치된 패드 영역(PDA)으로부터 표시 영역(DPA)까지 연장되어 배치될 수 있다.
제1 전압 배선(VL1) 및 제2 전압 배선(VL2)은 제1 방향(DR1)으로 연장되어 배치되고, 제3 전압 배선(VL3)과 제4 전압 배선(VL4)은 제2 방향(DR2)으로 연장되어 배치된다. 제1 전압 배선(VL1)과 제2 전압 배선(VL2)은 제2 방향(DR2)으로 교번적으로 배치되고, 제3 전압 배선(VL3)과 제4 전압 배선(VL4)은 제1 방향(DR1)으로 교번적으로 배치될 수 있다. 제1 전압 배선(VL1)과 제2 전압 배선(VL2)은 제1 방향(DR1)으로 연장되어 표시 영역(DPA)을 가로지르도록 배치되고, 제3 전압 배선(VL3)과 제4 전압 배선(VL4)은 각각 일부의 배선들은 표시 영역(DPA)에 배치되고 다른 배선들은 표시 영역(DPA)의 제1 방향(DR1) 양 측에 위치한 비표시 영역(NDA)에 배치될 수 있다. 제1 전압 배선(VL1)과 제2 전압 배선(VL2)은 제3 전압 배선(VL3) 및 제4 전압 배선(VL4)과 다른 층에 배치된 도전층으로 이루어질 수 있다. 제1 전압 배선(VL1)은 적어도 하나의 제3 전압 배선(VL3)과 연결되며, 제2 전압 배선(VL2)은 적어도 하나의 제4 전압 배선(VL4)과 복수의 전압 배선(VL)들은 표시 영역(DPA) 전면에서 메쉬(Mesh) 구조를 가질 수 있다. 다만, 이에 제한되지 않는다.
제1 스캔 라인(SL1), 제2 스캔 라인(SL2), 데이터 라인(DTL), 초기화 전압 배선(VIL), 제1 전압 배선(VL1)과 제2 전압 배선(VL2)은 적어도 하나의 배선 패드(WPD)와 전기적으로 연결될 수 있다. 각 배선 패드(WPD)는 비표시 영역(NDA)에 배치될 수 있다. 일 실시예에서, 각 배선 패드(WPD)들은 표시 영역(DPA)의 제1 방향(DR1) 타 측인 하측에 위치한 패드 영역(PDA)에 배치될 수 있다. 제1 스캔 라인(SL1)과 제2 스캔 라인(SL2)은 패드 영역(PDA)에 배치된 스캔 배선 패드(WPD_SC)와 연결되고, 복수의 데이터 라인(DTL)들은 각각 서로 다른 데이터 배선 패드(WPD_DT)와 연결된다. 초기화 전압 배선(VIL)의 초기화 배선 패드(WPD_Vint)에 연결되며, 제1 전압 배선(VL1)은 제1 전압 배선 패드(WPD_VL1), 및 제2 전압 배선(VL2)은 제2 전압 배선 패드(WPD_VL2)와 연결된다. 배선 패드(WPD) 상에는 외부 장치가 실장될 수 있다. 외부 장치는 이방성 도전 필름, 초음파 접합 등을 통해 배선 패드(WPD) 상에 실장될 수 있다. 도면에서는 각 배선 패드(WPD)들이 표시 영역(DPA)의 하측에 배치된 패드 영역(PDA)에 배치된 것이 예시되어 있으나, 이에 제한되지 않는다. 복수의 배선 패드(WPD)들 중 일부는 표시 영역(DPA)의 상측, 또는 좌우측 어느 한 영역에 배치될 수도 있다.
표시 장치(10)의 각 화소(PX) 또는 서브 화소(SPXn, n은 1 내지 3의 정수)는 화소 구동 회로를 포함한다. 상술한 배선들은 각 화소(PX) 또는 그 주위를 지나면서 각 화소 구동 회로에 구동 신호를 인가할 수 있다. 화소 구동 회로는 트랜지스터와 커패시터를 포함할 수 있다. 각 화소 구동 회로의 트랜지스터와 커패시터의 개수는 다양하게 변형될 수 있다. 일 실시예에 따르면, 각 서브 화소(SPXn)는 화소 구동 회로가 3개의 트랜지스터와 1개의 커패시터를 포함하는 3T1C 구조일 수 있다. 이하에서는 3T1C 구조를 예로 하여, 화소 구동 회로에 대해 설명하지만, 이에 제한되지 않고 2T1C 구조, 7T1C 구조, 6T1C 구조 등 다른 다양한 변형 구조가 적용될 수도 있다.
도 3은 일 실시예에 따른 표시 장치의 일 서브 화소의 등가 회로도이다.
도 3을 참조하면, 일 실시예에 따른 표시 장치(10)의 각 서브 화소(SPXn)는 발광 다이오드(EL) 이외에, 3개의 트랜지스터(T1, T2, T3)와 1개의 스토리지 커패시터(Cst)를 포함한다.
발광 다이오드(EL)는 제1 트랜지스터(T1)를 통해 공급되는 전류에 따라 발광한다. 발광 다이오드(EL)는 제1 전극, 제2 전극 및 이들 사이에 배치된 적어도 하나의 발광 소자를 포함한다. 상기 발광 소자는 제1 전극과 제2 전극으로부터 전달되는 전기 신호에 의해 특정 파장대의 광을 방출할 수 있다.
발광 다이오드(EL)의 일 단은 제1 트랜지스터(T1)의 소스 전극에 연결되고, 타 단은 제1 전압 배선(VL1)의 고전위 전압(이하, 제1 전원 전압)보다 낮은 저전위 전압(이하, 제2 전원 전압)이 공급되는 제2 전압 배선(VL2)에 연결될 수 있다.
제1 트랜지스터(T1)는 게이트 전극과 소스 전극의 전압 차에 따라 제1 전원 전압이 공급되는 제1 전압 배선(VL1)으로부터 발광 다이오드(EL)로 흐르는 전류를 조정한다. 일 예로, 제1 트랜지스터(T1)는 발광 다이오드(EL)의 구동을 위한 구동 트랜지스터일 수 있다. 제1 트랜지스터(T1)의 게이트 전극은 제2 트랜지스터(T2)의 소스 전극에 연결되고, 소스 전극은 발광 다이오드(EL)의 제1 전극에 연결되며, 드레인 전극은 제1 전원 전압이 인가되는 제1 전압 배선(VL1)에 연결될 수 있다.
제2 트랜지스터(T2)는 제1 스캔 라인(SL1)의 스캔 신호에 의해 턴-온되어 데이터 라인(DTL)을 제1 트랜지스터(T1)의 게이트 전극에 연결시킨다. 제2 트랜지스터(T2)의 게이트 전극은 제1 스캔 라인(SL1)에 연결되고, 소스 전극은 제1 트랜지스터(T1)의 게이트 전극에 연결되며, 드레인 전극은 데이터 라인(DTL)에 연결될 수 있다.
제3 트랜지스터(T3)는 제2 스캔 라인(SL2)의 스캔 신호에 의해 턴-온되어 초기화 전압 배선(VIL)을 발광 다이오드(EL)의 일 단에 연결시킨다. 제3 트랜지스터(T3)의 게이트 전극은 제2 스캔 라인(SL2)에 연결되고, 드레인 전극은 초기화 전압 배선(VIL)에 연결되며, 소스 전극은 발광 다이오드(EL)의 일 단 또는 제1 트랜지스터(T1)의 소스 전극에 연결될 수 있다.
일 실시예에서, 각 트랜지스터(T1, T2, T3)들의 소스 전극과 드레인 전극은 상술한 바에 제한되지 않고, 그 반대의 경우일 수도 있다. 또한, 트랜지스터(T1, T2, T3)들 각각은 박막 트랜지스터(thin film transistor)로 형성될 수 있다. 또한, 도 3에서는 각 트랜지스터(T1, T2, T3)들이 N 타입 MOSFET(Metal Oxide Semiconductor Field Effect Transistor)으로 형성된 것을 중심으로 설명하였으나, 이에 제한되는 것은 아니다. 즉, 각 트랜지스터(T1, T2, T3)들은 P 타입 MOSFET으로 형성되거나, 일부는 N 타입 MOSFET으로, 다른 일부는 P 타입 MOSFET으로 형성될 수도 있다.
스토리지 커패시터(Cst)는 제1 트랜지스터(T1)의 게이트 전극과 소스 전극 사이에 형성된다. 스토리지 커패시터(Cst)는 제1 트랜지스터(T1)의 게이트 전압과 소스 전압의 차전압을 저장한다.
도 4는 다른 실시예에 따른 표시 장치의 일 서브 화소의 등가 회로도이다. 도 4는 일 서브 화소(SPXn)가 제1 내지 제7 트랜지스터(T1, T2, T3, T4, T5, T6, T7)을 포함하는 실시예로서, 제1 내지 제7 트랜지스터(T1, T2, T3, T4, T5, T6, T7)가 P 타입 MOSFET으로 형성된 실시예를 도시하고 있다.
도 4를 참조하면, 표시 장치(10)의 일 서브 화소(SPXn)의 화소 회로는 발광 다이오드(EL), 제1 내지 제7 트랜지스터(T1, T2, T3, T4, T5, T6, T7) 및 스토리지 커패시터(Cst)를 포함할 수 있다. 상기 화소 회로에는 데이터 라인(DTL), 제1 스캔 라인(GWL), 제2 스캔 라인(GIL), 제3 스캔 라인(GCL), 발광 제어 라인(EML), 제1 전압 배선(VDL), 제2 전압 배선(VSL) 및 초기화 전압 배선(VIL)이 연결될 수 있다.
발광 다이오드(EL)의 일 단은 제7 트랜지스터(T7)의 제1 전극과 제6 트랜지스터(T6)의 제2 전극에 연결되고, 타 단은 제2 전압 배선(VSL)에 연결될 수 있다. 발광 다이오드(EL)의 일 단과 타 단 사이에는 기생 용량(Cel)이 형성될 수 있다.
제1 트랜지스터(T1)는 게이트 전극이 스토리지 커패시터(Cst)의 제1 전극과 연결될 수 있다. 제1 트랜지스터(T1)의 제1 전극은 제5 트랜지스터(T5)를 경유하여 제1 전압 배선(VDL)과 연결되고, 제1 트랜지스터(T1)의 제2 전극은 제6 트랜지스터(T6)를 경유하여 발광 다이오드(EL)의 일 단과 연결될 수 있다. 제1 트랜지스터(T1)는 제2 트랜지스터(T2)의 스위칭 동작에 따라 데이터 라인(DTL)의 신호를 전달받아 발광 다이오드(EL)에 구동 전류를 공급할 수 있다.
제2 트랜지스터(T2)는 게이트 전극이 제1 스캔 라인(GWL)과 연결될 수 있다. 제2 트랜지스터(T2)의 제1 전극은 데이터 라인(DTL)과 연결되고, 제2 트랜지스터(T2)의 제2 전극은 제1 트랜지스터(T1)의 제1 전극과 연결될 수 있다. 제2 트랜지스터(T2)는 제1 스캔 라인(GWL)에 따라 턴온되어 데이터 신호를 제1 트랜지스터(T1)의 제1 전극으로 전달할 수 있다.
제3 트랜지스터(T3)는 게이트 전극이 제1 스캔 라인(GWL)에 연결된다. 제3 트랜지스터(T3)의 제1 전극은 제1 트랜지스터(T1)의 제2 전극과 연결되고 제6 트랜지스터(T6)를 경유하여 발광 다이오드(EL)의 일 단과 연결될 수 있다. 제3 트랜지스터(T3)의 제2 전극은 스토리지 커패시터(Cst)의 제1 전극, 제4 트랜지스터(T4)의 제1 전극 및 제1 트랜지스터(T1)의 게이트 전극과 연결될 수 있다. 제3 트랜지스터(T3)는 제1 스캔 라인(GWL)의 신호에 따라 턴온되어 제1 트랜지스터(T1)의 게이트 전극과 제2 전극을 서로 연결하여 제1 트랜지스터(T1)를 다이오드 연결시킨다. 그에 따라 제1 트랜지스터(T1)의 제1 전극과 게이트 전극 사이에 제1 트랜지스터(T1)의 문턱 전압만큼 전압차가 발생하고, 제1 트랜지스터(T1)의 게이트 전극에 문턱 전압이 보상된 데이터 신호를 공급함으로써 제1 트랜지스터(T1)의 문턱 전압 편차를 보상할 수 있다.
제4 트랜지스터(T4)는 게이트 전극이 제2 스캔 라인(GIL)과 연결될 수 있다. 제4 트랜지스터(T4)의 제2 전극은 초기화 전압 배선(VIL)과 연결되고, 제4 트랜지스터(T4)의 제1 전극은 스토리지 커패시터(Cst)의 제1 전극, 제2 트랜지스터(T2)의 제2 전극 및 제1 트랜지스터(T1)의 게이트 전극과 연결될 수 있다. 제4 트랜지스터(T4)는 제2 스캔 라인(GIL)의 신호에 따라 턴온되어 초기화 전압 배선(VIL)을 제1 트랜지스터(T1)의 게이트 전극에 전달하여 제1 트랜지스터(T1)의 게이트 전극의 전압을 초기화할 수 있다.
제3 트랜지스터(T3)와 제4 트랜지스터(T4)는 각각 듀얼 트랜지스터로 형성될 수 있다. 제3 트랜지스터(T3)는 제3-1 트랜지스터(T3-1) 및 제3-2 트랜지스터(T3-2)를 포함하고, 제4 트랜지스터(T4)는 제4-1 트랜지스터(T4-1) 및 제4-2 트랜지스터(T4-2)를 포함할 수 있다. 다만, 이에 제한되지 않으며, 제3 트랜지스터(T3)와 제4 트랜지스터(T4)는 각각 듀얼 트랜지스터로 형성되지 않을 수도 있다.
제5 트랜지스터(T5)는 게이트 전극이 발광 제어 라인(EML)과 연결될 수 있다. 제5 트랜지스터(T5)의 제1 전극은 제1 전압 배선(VDL)와 연결되고, 제5 트랜지스터(T5)의 제2 전극은 제1 트랜지스터(T1)의 제1 전극 및 제2 트랜지스터(T2)의 제2 전극과 연결될 수 있다.
제6 트랜지스터(T6)는 게이트 전극이 발광 제어 라인(EML)과 연결될 수 있다. 제6 트랜지스터(T6)의 제1 전극은 제1 트랜지스터(T1)의 제2 전극 및 제3 트랜지스터(T3)의 제1 전극과 연결되고 제6 트랜지스터(T6)의 제2 전극은 발광 다이오드(EL)의 일 단과 연결될 수 있다.
제5 트랜지스터(T5)와 제6 트랜지스터(T6)는 발광 제어 라인(EML)에 따라 동시에 턴온되고, 그에 따라 발광 다이오드(EL)에 구동 전류가 흐를 수 있다.
제7 트랜지스터(T7)는 게이트 전극이 제3 스캔 라인(GCL)과 연결될 수 있다. 제7 트랜지스터(T7)의 제1 전극은 발광 다이오드(EL)의 일 단과 연결되고, 제7 트랜지스터(T7)의 제2 전극은 초기화 전압 배선(VIL)과 연결될 수 있다. 제7 트랜지스터(T7)는 제3 스캔 라인(GCL)의 신호에 따라 턴온되어 발광 다이오드(EL)의 일 단을 초기화시킬 수 있다.
스토리지 커패시터(Cst)의 제2 전극은 제1 전압 배선(VDL)와 연결될 수 있다. 커패시터(Cst)의 제1 전극은 제1 트랜지스터(T1)의 게이트 전극, 제3 트랜지스터(T3)의 제2 전극 및 제4 트랜지스터(T4)의 제1 전극에 함께 연결될 수 있다. 도 5는 일 실시예에 따른 표시 장치의 일 화소를 나타내는 평면도이다. 도 5는 표시 장치(10)의 일 화소(PX)에 배치된 전극(RME; RME1, RME2)들, 뱅크 패턴(BP1, BP2)들과 뱅크층(BNL), 복수의 발광 소자(ED)들 및 연결 전극(CNE; CNE1, CNE2)의 평면 배치를 도시하고 있다.
도 5를 참조하면, 표시 장치(10)의 화소(PX)들 각각은 복수의 서브 화소(SPXn)들을 포함할 수 있다. 예를 들어, 하나의 화소(PX)는 제1 서브 화소(SPX1), 제2 서브 화소(SPX2) 및 제3 서브 화소(SPX3)를 포함할 수 있다. 제1 서브 화소(SPX1)는 제1 색의 광을 발광하고, 제2 서브 화소(SPX2)는 제2 색의 광을 발광하며, 제3 서브 화소(SPX3)는 제3 색의 광을 발광할 수 있다. 일 예로, 제1 색은 청색, 제2 색은 녹색, 제3 색은 적색일 수 있다. 다만, 이에 제한되지 않고, 각 서브 화소(SPXn)들, 또는 복수의 서브 화소(SPXn)들 중 일부는 서로 동일한 색의 광을 발광할 수도 있다. 예를 들어, 각 서브 화소(SPXn)들은 동일한 청색의 광을 발광하거나, 2개의 서브 화소(SPXn)는 동일한 청색의 광을 발광하고, 다른 하나의 서브 화소(SPXn)는 청색과 다른 녹색의 광을 발광할 수도 있다. 도면에서는 하나의 화소(PX)가 3개의 서브 화소(SPXn)들을 포함하는 것을 예시하였으나, 이에 제한되지 않고, 화소(PX)는 더 많은 수의 서브 화소(SPXn)들을 포함할 수 있다.
표시 장치(10)의 각 서브 화소(SPXn)들은 발광 영역(EMA) 및 비발광 영역을 포함할 수 있다. 발광 영역(EMA)은 발광 소자(ED)가 배치되어 특정 파장대의 광이 출사되는 영역일 수 있다. 비발광 영역은 발광 소자(ED)가 배치되지 않고, 발광 소자(ED)에서 방출된 광들이 도달하지 않아 출사되지 않는 영역일 수 있다.
발광 영역(EMA)은 발광 소자(ED)가 배치된 영역과, 발광 소자(ED)와 인접한 영역으로 발광 소자(ED)에서 방출된 광들이 출사되는 영역을 포함할 수 있다. 예를 들어, 발광 영역(EMA)은 발광 소자(ED)에서 방출된 광이 다른 부재에 의해 반사되거나 굴절되어 출사되는 영역도 포함할 수 있다. 복수의 발광 소자(ED)들은 각 서브 화소(SPXn)에 배치되고, 이들이 배치된 영역과 이에 인접한 영역을 포함하여 발광 영역(EMA)을 형성할 수 있다.
도면에서는 각 서브 화소(SPXn)의 발광 영역(EMA)들이 서로 균일한 면적을 갖는 것이 예시되어 있으나, 이에 제한되지 않는다. 몇몇 실시예에서, 각 서브 화소(SPXn)의 각 발광 영역(EMA)들은 해당 서브 화소에 배치된 발광 소자(ED)에서 방출된 광의 색 또는 파장대에 따라 서로 다른 면적을 가질 수도 있다.
각 서브 화소(SPXn)는 비발광 영역에 배치된 서브 영역(SA)을 더 포함할 수 있다. 해당 서브 화소(SPXn)의 서브 영역(SA)은 발광 영역(EMA)의 제1 방향(DR1) 타 측인 하측에 배치될 수 있다. 발광 영역(EMA)과 서브 영역(SA)은 제1 방향(DR1)을 따라 교번적으로 배열되며, 제1 방향(DR1)으로 이격된 서로 다른 서브 화소(SPXn)의 발광 영역(EMA) 사이에는 서브 영역(SA)이 배치될 수 있다. 예를 들어, 발광 영역(EMA)과 서브 영역(SA)은 서로 제1 방향(DR1)으로 교대 배열되고, 발광 영역(EMA) 및 서브 영역(SA) 각각은 제2 방향(DR2)으로 반복 배열될 수 있다. 다만, 이에 제한되지 않고, 복수의 화소(PX)들에서 발광 영역(EMA)들과 서브 영역(SA)들은 도 5와 다른 배열을 가질 수도 있다.
서브 영역(SA)에는 발광 소자(ED)가 배치되지 않아 광이 출사되지 않으나, 각 서브 화소(SPXn)에 배치된 전극(RME) 일부가 배치될 수 있다. 서로 다른 서브 화소(SPXn)에 배치되는 전극(RME)들은 서브 영역(SA)의 분리부(ROP) 서로 분리되어 배치될 수 있다.
회로층의 배선들 및 회로 소자들은 각각 제1 내지 제3 서브 화소(SPX1, SPX2, SPX3)에 접속될 수 있다. 다만, 상기 배선들과 회로 소자들은 각 서브 화소(SPXn) 또는 발광 영역(EMA)이 차지하는 영역에 대응되어 배치되지 않고, 하나의 화소(PX) 내에서 발광 영역(EMA)의 위치와 무관하게 배치될 수 있다.
뱅크층(BNL)은 복수의 서브 화소(SPXn)들, 및 발광 영역(EMA)과 서브 영역(SA)을 둘러싸도록 배치될 수 있다. 뱅크층(BNL)은 제1 방향(DR1) 및 제2 방향(DR2)으로 인접한 서브 화소(SPXn)들의 경계에 배치될 수 있고, 발광 영역(EMA)과 서브 영역(SA)의 경계에도 배치될 수 있다. 표시 장치(10)의 서브 화소(SPXn)들, 발광 영역(EMA) 및 서브 영역(SA)은 뱅크층(BNL)의 배치에 의해 구분되는 영역들일 수 있다. 복수의 서브 화소(SPXn)들과 발광 영역(EMA)들, 및 서브 영역(SA)들 사이의 간격은 뱅크층(BNL)의 폭에 따라 달라질 수 있다.
뱅크층(BNL)은 평면상 제1 방향(DR1) 및 제2 방향(DR2)으로 연장된 부분을 포함하여 표시 영역(DPA) 전면에서 격자형 패턴으로 배치될 수 있다. 뱅크층(BNL)은 각 서브 화소(SPXn)들의 경계에 걸쳐 배치되어 이웃하는 서브 화소(SPXn)들을 구분할 수 있다. 또한, 뱅크층(BNL)은 서브 화소(SPXn)마다 배치된 발광 영역(EMA)과 서브 영역(SA)을 둘러싸도록 배치되어 이들을 구분할 수 있다. 이하, 다른 도면들을 더 참조하여 표시 장치(10)의 구조에 대하여 상세히 설명한다.
도 6은 도 5의 일 화소에 배치된 연결 전극들을 나타내는 평면도이다. 도 7은 도 5의 N1-N1'선을 따라 자른 단면도이다. 도 8은 도 5의 N2-N2'선을 따라 자른 단면도이다. 도 9는 도 5의 N3-N3'선을 따라 자른 단면도이다. 도 6은 일 화소(PX)에 배치된 제1 연결 전극(CNE1)들 및 제2 연결 전극(CNE2)들의 평면 배치를 뱅크 패턴(BP1, BP2)들 및 뱅크층(BNL)과 함께 도시하고 있다. 도 7은 제1 서브 화소(SPX1)에 배치된 발광 소자(ED)의 양 단부와 제1 전극 컨택홀(CTD) 및 제2 전극 컨택홀(CTS)을 가로지르는 단면을 도시하고 있고, 도 8은 제1 서브 화소(SPXn)에 배치된 발광 소자(ED)의 양 단부와 제1 컨택홀(CT1) 및 제2 컨택홀(CT1)을 가로지르는 단면을 도시하고 있다. 도 9는 제1 서브 화소(SPXn)에 배치된 발광 소자(ED)의 양 단부와 연결 전극(CNE)들 중 우회부(PE1, PE2)들을 가로지르는 단면을 도시하고 있다.
도 5에 더하여 도 6 내지 도 9를 참조하면, 표시 장치(10)는 제1 기판(SUB), 및 제1 기판(SUB) 상에 배치되는 반도체층, 복수의 도전층, 및 복수의 절연층들을 포함할 수 있다. 상기 반도체층, 도전층 및 절연층들은 각각 표시 장치(10)의 회로층과 표시 소자층을 구성할 수 있다.
제1 기판(SUB)은 절연 기판일 수 있다. 제1 기판(SUB)은 유리, 석영, 또는 고분자 수지 등의 절연 물질로 이루어질 수 있다. 또한, 제1 기판(SUB)은 리지드(Rigid) 기판일 수 있지만, 벤딩(Bending), 폴딩(Folding), 롤링(Rolling) 등이 가능한 플렉시블(Flexible) 기판일 수도 있다. 제1 기판(SUB)은 표시 영역(DPA)과 이를 둘러싸는 비표시 영역(NDA)을 포함하고, 표시 영역(DPA)은 발광 영역(EMA)과 비발광 영역 중 일부인 서브 영역(SA)을 포함할 수 있다.
제1 도전층은 제1 기판(SUB) 상에 배치될 수 있다. 제1 도전층은 하부 금속층(BML)을 포함하고, 하부 금속층(BML)은 제1 트랜지스터(T1)의 액티브층(ACT1)과 중첩하도록 배치된다. 하부 금속층(BML)은 제1 트랜지스터(T1)의 액티브층(ACT1)에 광이 입사되는 것을 방지하거나, 액티브층(ACT1)과 전기적으로 연결되어 제1 트랜지스터(T1)의 특성을 안정화하는 기능을 수행할 수 있다. 다만, 하부 금속층(BML)은 생략될 수 있다.
버퍼층(BL)은 하부 금속층(BML) 및 제1 기판(SUB) 상에 배치될 수 있다. 버퍼층(BL)은 투습에 취약한 제1 기판(SUB)을 통해 침투하는 수분으로부터 화소(PX)의 트랜지스터들을 보호하기 위해 제1 기판(SUB) 상에 형성되며, 표면 평탄화 기능을 수행할 수 있다.
반도체층은 버퍼층(BL) 상에 배치된다. 반도체층은 제1 트랜지스터(T1)의 제1 액티브층(ACT1) 및 제2 트랜지스터(T2)의 제2 액티브층(ACT2)을 포함할 수 있다. 제1 액티브층(ACT1)과 제2 액티브층(ACT2)은 각각 후술하는 제2 도전층의 제1 게이트 전극(G1) 및 제2 게이트 전극(G2)과 부분적으로 중첩하도록 배치될 수 있다.
반도체층은 다결정 실리콘, 단결정 실리콘, 산화물 반도체 등을 포함할 수 있다. 다른 실시예에서, 반도체층은 다결정 실리콘을 포함할 수도 있다. 상기 산화물 반도체는 인듐(In)을 함유하는 산화물 반도체일 수 있다. 예를 들어, 상기 산화물 반도체는 인듐 주석 산화물(Indium Tin Oxide, ITO), 인듐 아연 산화물(Indium Zinc Oxide, IZO), 인듐 갈륨 산화물(Indium Gallium Oxide, IGO), 인듐 아연 주석 산화물(Indium Zinc Tin Oxide, IZTO), 인듐 갈륨 주석 산화물(Indium Gallium Tin Oxide, IGTO), 인듐 갈륨 아연 산화물(Indium Gallium Zinc Oxide, IGZO), 인듐 갈륨 아연 주석 산화물(Indium Gallium Zinc Tin Oxide, IGZTO) 중 적어도 하나일 수 있다.
도면에서는 표시 장치(10)의 서브 화소(SPXn)에 하나의 제1 트랜지스터(T1)와 하나의 제2 트랜지스터(T2)가 배치된 것을 예시하고 있으나, 이에 제한되지 않고 표시 장치(10)는 더 많은 수의 트랜지스터들을 포함할 수 있다.
제1 게이트 절연층(GI)은 반도체층 상에 배치된다. 제1 게이트 절연층(GI)은 각 트랜지스터(T1, T2)의 게이트 절연막의 역할을 할 수 있다.
제2 도전층은 제1 게이트 절연층(GI) 상에 배치된다. 제2 도전층은 제1 트랜지스터(T1)의 제1 게이트 전극(G1)과 제2 트랜지스터(T2)의 제2 게이트 전극(G2)을 포함할 수 있다. 제1 게이트 전극(G1)은 제1 액티브층(ACT1)의 채널 영역과 두께 방향인 제3 방향(DR3)으로 중첩하도록 배치되고, 제2 게이트 전극(G2)은 제2 액티브층(ACT2)의 채널 영역과 두께 방향인 제3 방향(DR3)으로 중첩하도록 배치될 수 있다. 도면에 도시하지 않았으나, 제2 도전층은 스토리지 커패시터의 일 전극을 더 포함할 수도 있다.
제1 층간 절연층(IL1)은 제2 도전층 상에 배치된다. 제1 층간 절연층(IL1)은 제2 도전층과 그 상에 배치되는 다른 층들 사이에서 절연막의 기능을 수행하며 제2 도전층을 보호할 수 있다.
제3 도전층은 제1 층간 절연층(IL1) 상에 배치된다. 제3 도전층은 표시 영역(DPA)에 배치되는 제1 전압 배선(VL1)과 제2 전압 배선(VL2), 및 제1 도전 패턴(CDP1)과, 각 트랜지스터(T1, T2)들의 소스 전극(S1, S2) 및 드레인 전극(D1, D2)을 포함할 수 있다. 도면에 도시하지 않았으나, 제3 도전층은 스토리지 커패시터의 타 전극을 더 포함할 수 있다.
제1 전압 배선(VL1)은 제1 전극(RME1)에 전달되는 고전위 전압(또는, 제1 전원 전압)이 인가되고, 제2 전압 배선(VL2)은 제2 전극(RME2)에 전달되는 저전위 전압(또는, 제2 전원 전압)이 인가될 수 있다. 제1 전압 배선(VL1)은 일부분이 제1 층간 절연층(IL1)과 제1 게이트 절연층(GI)을 관통하는 컨택홀을 통해 제1 트랜지스터(T1)의 제1 액티브층(ACT1)과 접촉할 수 있다. 제1 전압 배선(VL1)은 제1 트랜지스터(T1)의 제1 드레인 전극(D1)의 역할을 할 수 있다. 제2 전압 배선(VL2)은 후술하는 제2 전극(RME2)과 직접 연결될 수 있다.
제1 도전 패턴(CDP1)은 제1 층간 절연층(IL1)과 제1 게이트 절연층(GI)을 관통하는 컨택홀을 통해 제1 트랜지스터(T1)의 제1 액티브층(ACT1)과 접촉할 수 있다. 제1 도전 패턴(CDP1)은 다른 컨택홀을 통해 하부 금속층(BML)과 접촉할 수 있다. 제1 도전 패턴(CDP1)은 제1 트랜지스터(T1)의 제1 소스 전극(S1)의 역할을 할 수 있다. 또한, 제1 도전 패턴(CDP1)은 후술하는 제1 전극(RME1) 또는 제1 연결 전극(CNE1)과 연결될 수 있다. 제1 트랜지스터(T1)는 제1 전압 배선(VL1)으로부터 인가되는 제1 전원 전압을 제1 전극(RME1) 또는 제1 연결 전극(CNE1)으로 전달할 수 있다.
제2 소스 전극(S2)과 제2 드레인 전극(D2)은 각각 제1 층간 절연층(IL1)과 제1 게이트 절연층(GI)을 관통하는 컨택홀을 통해 제2 트랜지스터(T2)의 제2 액티브층(ACT2)과 접촉할 수 있다.
제1 보호층(PV1)은 제3 도전층 상에 배치된다. 제1 보호층(PV1)은 제3 도전층 다른 층들 사이에서 절연막의 기능을 수행하며 제3 도전층을 보호할 수 있다.
상술한 버퍼층(BL), 제1 게이트 절연층(GI), 제1 층간 절연층(IL1), 및 제1 보호층(PV1)은 교번하여 적층된 복수의 무기층들로 이루어질 수 있다. 예를 들어, 버퍼층(BL), 제1 게이트 절연층(GI), 제1 층간 절연층(IL1), 및 제1 보호층(PV1)은 실리콘 산화물(Silicon Oxide, SiOx), 실리콘 질화물(Silicon Nitride, SiNx), 실리콘 산질화물(Silicon Oxynitride, SiOxNy) 중 적어도 어느 하나를 포함하는 무기층이 적층된 이중층, 또는 이들이 교번하여 적층된 다중층으로 형성될 수 있다. 다만, 이에 제한되지 않으며 버퍼층(BL), 제1 게이트 절연층(GI), 제1 층간 절연층(IL1), 및 제1 보호층(PV1)은 상술한 절연성 재료를 포함하여 하나의 무기층으로 이루어질 수도 있다. 또한, 몇몇 실시예에서, 제1 층간 절연층(IL1)은 폴리이미드(Polyimide, PI)와 같은 유기 절연 물질로 이루어질 수도 있다.
제2 도전층, 및 제3 도전층은 몰리브덴(Mo), 알루미늄(Al), 크롬(Cr), 금(Au), 티타늄(Ti), 니켈(Ni), 네오디뮴(Nd) 및 구리(Cu) 중 어느 하나 또는 이들의 합금으로 이루어진 단일층 또는 다중층으로 형성될 수 있다. 다만, 이에 제한되는 것은 아니다.
비아층(VIA)은 표시 영역(DPA)에서 제3 도전층 상에 배치된다. 비아층(VIA)은 유기 절연 물질, 예를 들어 폴리이미드(PI)와 같은 유기 절연 물질을 포함하여, 하부 도전층들에 의한 단차를 보상하며 상면을 평탄하게 형성할 수 있다. 다만, 몇몇 실시예에서 비아층(VIA)은 생략될 수 있다.
비아층(VIA) 상에는 뱅크 패턴(BP1, BP2)들, 복수의 전극(RME; RME1, RME2)들과 뱅크층(BNL), 복수의 발광 소자(ED)들과 복수의 연결 전극(CNE; CNE1, CNE2)들이 배치된다. 또한, 비아층(VIA) 상에는 복수의 절연층(PAS1, PAS2, PAS3)들이 배치될 수 있다.
복수의 뱅크 패턴(BP1, BP2)들은 각 서브 화소(SPXn)의 발광 영역(EMA)에 배치될 수 있다. 뱅크 패턴(BP1, BP2)들은 제2 방향(DR2)으로 일정 폭을 갖고 제1 방향(DR1)으로 연장된 형상을 가질 수 있다.
예를 들어, 뱅크 패턴(BP1, BP2)들은 각 서브 화소(SPXn)의 발광 영역(EMA) 내에서 서로 제2 방향(DR2)으로 이격된 제1 뱅크 패턴(BP1), 및 제2 뱅크 패턴(BP2)을 포함할 수 있다. 제1 뱅크 패턴(BP1)은 발광 영역(EMA)의 중심에서 제2 방향(DR2)의 일 측인 좌측에 배치되고, 제2 뱅크 패턴(BP2)들은 제1 뱅크 패턴(BP1)과 이격되어 발광 영역(EMA)의 중심에서 제2 방향(DR2)의 타 측인 우측에 배치될 수 있다. 제1 뱅크 패턴(BP1)과 제2 뱅크 패턴(BP2)은 제2 방향(DR2)을 따라 서로 교대로 배치되며, 표시 영역(DPA)에서 섬형의 패턴으로 배치될 수 있다. 제1 뱅크 패턴(BP1)과 제2 뱅크 패턴(BP2) 사이에는 복수의 발광 소자(ED)들이 배치될 수 있다.
제1 뱅크 패턴(BP1)과 제2 뱅크 패턴(BP2)은 제1 방향(DR1) 길이는 서로 동일하되, 뱅크층(BNL)이 둘러싸는 발광 영역(EMA)의 제1 방향(DR1) 길이보다 클 수 있다. 제1 뱅크 패턴(BP1)과 제2 뱅크 패턴(BP2)은 뱅크층(BNL) 중 제2 방향(DR2)으로 연장된 부분과 부분적으로 중첩할 수 있다. 다만, 이에 제한되지 않고, 뱅크 패턴(BP1, BP2)들은 뱅크층(BNL)과 일체화되거나, 뱅크층(BNL)의 제2 방향(DR2)으로 연장된 부분과 이격될 수도 있다. 이 경우, 뱅크 패턴(BP1, BP2)들의 제1 방향(DR1) 길이는 뱅크층(BNL)이 둘러싸는 발광 영역(EMA)의 제1 방향(DR1) 길이와 동일하거나 더 작을 수 있다.
제1 뱅크 패턴(BP1)과 제2 뱅크 패턴(BP2)은 제2 방향(DR2)의 폭이 서로 동일할 수 있다. 다만, 이에 제한되지 않으며, 이들은 서로 다른 폭을 가질 수도 있다. 예를 들어, 어느 한 뱅크 패턴은 다른 뱅크 패턴보다 큰 폭을 가질 수 있고, 폭이 큰 뱅크 패턴은 제2 방향(DR2)으로 인접한 다른 서브 화소(SPXn)들의 발광 영역(EMA)에 걸쳐 배치될 수 있다. 복수의 발광 영역(EMA)에 걸쳐 배치된 뱅크 패턴은 뱅크층(BNL) 중 제1 방향(DR1)으로 연장된 부분은 제2 뱅크 패턴(BP2)과 두께 방향으로 중첩할 수 있다. 도면에서는 각 서브 화소(SPXn)마다 2개의 뱅크 패턴(BP1, BP2)이 동일한 폭을 갖고 배치된 것이 예시되어 있으나, 이에 제한되지 않는다. 뱅크 패턴(BP1, BP2)들의 개수 및 형상은 전극(RME)들의 개수 또는 배치 구조에 따라 달라질 수 있다.
복수의 뱅크 패턴(BP1, BP2)들은 비아층(VIA) 상에 배치될 수 있다. 예를 들어, 뱅크 패턴(BP1, BP2)들은 비아층(VIA) 상에 직접 배치될 수 있고, 비아층(VIA)의 상면을 기준으로 적어도 일부가 돌출된 구조를 가질 수 있다. 뱅크 패턴(BP1, BP2)의 돌출된 부분은 경사지거나 곡률을 가진 측면을 가질 수 있고, 발광 소자(ED)에서 방출된 광은 뱅크 패턴(BP1, BP2) 상에 배치되는 전극(RME)에서 반사되어 비아층(VIA)의 상부 방향으로 출사될 수 있다. 도면에 예시된 바와 달리, 뱅크 패턴(BP1, BP2)은 단면도 상 외면이 곡률을 가진 반원의 형상을 가질 수도 있다. 뱅크 패턴(BP1, BP2)은 폴리이미드(Polyimide, PI)와 같은 유기 절연 물질을 포함할 수 있으나, 이에 제한되지 않는다.
복수의 전극(RME; RME1, RME2)들은 일 방향으로 연장된 형상으로 각 서브 화소(SPXn)마다 배치된다. 복수의 전극(RME1, RME2)들은 제1 방향(DR1)으로 연장되어 서브 화소(SPXn)의 발광 영역(EMA) 및 서브 영역(SA)에 배치될 수 있으며, 이들은 서로 제2 방향(DR2)으로 이격되어 배치될 수 있다. 복수의 전극(RME)들은 후술하는 발광 소자(ED)와 전기적으로 연결될 수 있으나, 이에 제한되지 않는다. 복수의 전극(RME)들은 발광 소자(ED)와 전기적으로 연결되지 않을 수도 있다.
표시 장치(10)는 각 서브 화소(SPXn)에 배치된 제1 전극(RME1) 및 제2 전극(RME2)을 포함할 수 있다. 제1 전극(RME1)은 발광 영역(EMA)의 중심에서 좌측에 배치되고, 제2 전극(RME2)은 제1 전극(RME1)과 제2 방향(DR2)으로 이격되어 발광 영역(EMA)의 중심에서 우측에 배치된다. 제1 전극(RME1)은 제1 뱅크 패턴(BP1) 상에 배치되고, 제2 전극(RME2)은 제2 뱅크 패턴(BP2) 상에 배치될 수 있다. 제1 전극(RME1)과 제2 전극(RME2)은 뱅크층(BNL)을 넘어 해당 서브 화소(SPXn) 및 서브 영역(SA)에 부분적으로 배치될 수 있다. 서로 다른 서브 화소(SPXn)의 제1 전극(RME1)과 제2 전극(RME2)은 어느 한 서브 화소(SPXn)의 서브 영역(SA) 내에 위치한 분리부(ROP)를 기준으로 서로 이격될 수 있다.
도면에서는 각 서브 화소(SPXn)마다 2개의 전극(RME)들이 제1 방향(DR1)으로 연장된 형상을 갖는 것이 예시되어 있으나, 이에 제한되지 않는다. 예를 들어, 표시 장치(10)는 하나의 서브 화소(SPXn)에 더 많은 수의 전극(RME)들이 배치되거나, 전극(RME)들이 부분적으로 절곡되고, 위치에 따라 폭이 다른 형상을 가질 수도 있다.
제1 전극(RME1)과 제2 전극(RME2)은 적어도 뱅크 패턴(BP1, BP2)의 경사진 측면 상에 배치될 수 있다. 일 실시예에서, 복수의 전극(RME)들의 제2 방향(DR2)으로 측정된 폭은 뱅크 패턴(BP1, BP2)의 제2 방향(DR2)으로 측정된 폭보다 작을 수 있고, 제1 전극(RME1)과 제2 전극(RME2)이 제2 방향(DR2)으로 이격된 간격은 뱅크 패턴(BP1, BP2)들 사이의 간격보다 좁을 수 있다. 제1 전극(RME1)과 제2 전극(RME2)은 적어도 일부 영역이 비아층(VIA) 상에 직접 배치되어 이들은 동일 평면 상에 배치될 수 있다.
뱅크 패턴(BP1, BP2)들 사이에는 배치된 발광 소자(ED)는 양 단부 방향으로 광을 방출하고, 상기 방출된 광은 뱅크 패턴(BP1, BP2) 상에 배치된 전극(RME)으로 향할 수 있다. 각 전극(RME)은 뱅크 패턴(BP1, BP2) 상에 배치된 부분이 발광 소자(ED)에서 방출된 광을 반사시킬 수 있는 구조를 가질 수 있다. 제1 전극(RME1)과 제2 전극(RME2)은 적어도 뱅크 패턴(BP1, BP2)의 일 측면은 덮도록 배치되어 발광 소자(ED)에서 방출된 광을 반사시킬 수 있다.
각 전극(RME)들은 발광 영역(EMA)과 서브 영역(SA) 사이에서 뱅크층(BNL)과 중첩하는 부분에서 전극 컨택홀(CTD, CTS)을 통해 제3 도전층과 직접 접촉할 수 있다. 제1 전극 컨택홀(CTD)은 뱅크층(BNL)과 제1 전극(RME1)이 중첩하는 영역에 형성되고, 제2 전극 컨택홀(CTS)은 뱅크층(BNL)과 제2 전극(RME2)이 중첩하는 영역에 형성될 수 있다. 제1 전극(RME1)은 비아층(VIA) 및 제1 보호층(PV1)을 관통하는 제1 전극 컨택홀(CTD)을 통해 제1 도전 패턴(CDP1)과 접촉할 수 있다. 제2 전극(RME2)은 비아층(VIA) 및 제1 보호층(PV1)을 관통하는 제2 전극 컨택홀(CTS)을 통해 제2 전압 배선(VL2)과 접촉할 수 있다. 제1 전극(RME1)은 제1 도전 패턴(CDP1)을 통해 제1 트랜지스터(T1)와 전기적으로 연결되어 제1 전원 전압이 인가되고, 제2 전극(RME2)은 제2 전압 배선(VL2)과 전기적으로 연결되어 제2 전원 전압이 인가될 수 있다. 다만, 이에 제한되지 않는다. 다른 실시예에서 각 전극(RME1, RME2)들은 제3 도전층의 전압 배선(VL1, VL2)들과 전기적으로 연결되지 않을 수도 있고, 후술하는 연결 전극(CNE)이 제3 도전층과 직접 연결될 수 있다.
복수의 전극(RME)들은 반사율이 높은 전도성 물질을 포함할 수 있다. 예를 들어, 전극(RME)들은 은(Ag), 구리(Cu), 알루미늄(Al) 등과 같은 금속을 포함하거나, 알루미늄(Al), 니켈(Ni), 란타늄(La) 등을 포함하는 합금, 또는 티타늄(Ti), 몰리브덴(Mo), 및 나이오븀(Nb)과 같은 금속층과 상기 합금이 적층된 구조를 가질 수도 있다. 몇몇 실시예에서, 전극(RME)들은 알루미늄(Al)을 포함하는 합금과 티타늄(Ti), 몰리브덴(Mo), 및 나이오븀(Nb)으로 이루어진 적어도 한 층 이상의 금속층이 적층된 이중층 또는 다중층으로 이루어질 수 있다.
이에 제한되지 않고, 각 전극(RME)들은 투명성 전도성 물질을 더 포함할 수 있다. 예를 들어, 각 전극(RME)은 ITO, IZO, ITZO 등과 같은 물질을 포함할 수 있다. 몇몇 실시예에서 각 전극(RME)들은 투명성 전도성 물질과 반사율이 높은 금속층이 각각 한층 이상 적층된 구조를 이루거나, 이들을 포함하여 하나의 층으로 형성될 수도 있다. 예를 들어, 각 전극(RME)은 ITO/Ag/ITO/, ITO/Ag/IZO, 또는 ITO/Ag/ITZO/IZO 등의 적층 구조를 가질 수 있다. 전극(RME)들은 발광 소자(ED)와 전기적으로 연결되면서, 발광 소자(ED)에서 방출된 광들 중 일부를 제1 기판(SUB)의 상부 방향으로 반사할 수 있다.
제1 절연층(PAS1)은 표시 영역(DPA) 전면에 배치되며, 비아층(VIA) 및 복수의 전극(RME)들 상에 배치될 수 있다. 제1 절연층(PAS1)은 복수의 전극(RME)들을 보호함과 동시에 서로 다른 전극(RME)들을 상호 절연시킬 수 있다. 특히, 제1 절연층(PAS1)은 뱅크층(BNL)이 형성되기 전, 전극(RME)들을 덮도록 배치됨에 따라 전극(RME)들이 뱅크층(BNL)을 형성하는 공정에서 전극(RME)들이 손상되는 것을 방지할 수 있다. 또한, 제1 절연층(PAS1)은 그 상에 배치되는 발광 소자(ED)가 다른 부재들과 직접 접촉하여 손상되는 것을 방지할 수도 있다.
예시적인 실시예에서, 제1 절연층(PAS1)은 제2 방향(DR2)으로 이격된 전극(RME) 사이에서 상면의 일부가 함몰되도록 단차가 형성될 수 있다. 제1 절연층(PAS1)의 단차가 형성된 상면에는 발광 소자(ED)가 배치되고, 발광 소자(ED)와 제1 절연층(PAS1) 사이에는 공간이 형성될 수도 있다.
일 실시예에 따르면, 제1 절연층(PAS1)은 복수의 개구부들 및 복수의 컨택홀(CT1, CT2)들을 포함할 수 있다. 제1 절연층(PAS1)은 서브 영역(SA)의 분리부(ROP)에 대응하여 형성된 복수의 개구부들을 포함할 수 있으며, 후술하는 연결 전극(CNE)과 전극(RME)이 연결되는 부분에 형성된 복수의 컨택홀(CT1, CT2)들을 포함할 수 있다. 제1 절연층(PAS1)은 비아층(VIA) 상에 전면적으로 배치되되, 복수의 개구부(OPR)들 또는 컨택홀(CT1, CT2)들이 형성된 부분에서는 하부의 층들을 일부 노출할 수 있다.
제1 절연층(PAS1)에 형성된 개구부들로서 서브 영역(SA)의 분리부(ROP)에 대응하여 형성된 개구부들은 하부에 배치된 전극(RME)들이 서로 분리되는 공정이 수행될 수 있다. 복수의 전극(RME)들은 제1 방향(DR1)으로 연장되어 배치되었다가, 제1 절연층(PAS1)의 개구부들 중 분리부(ROP)에 대응하여 형성된 개구부들이 노출하는 부분이 식각되어 복수의 전극(RME)들로 분리될 수 있다.
제1 절연층(PAS1)에 형성된 복수의 컨택홀(CT1, CT2)들은 각각 서로 다른 전극(RME)과 중첩하도록 배치될 수 있다. 예를 들어, 복수의 컨택홀(CT1, CT2)들은 각각 서브 영역(SA)에 배치되며, 제1 전극(RME1)과 중첩하도록 배치된 제1 컨택홀(CT1)들, 및 제2 전극(RME2)과 중첩하도록 배치된 제2 컨택홀(CT2)들을 포함할 수 있다. 복수의 제1 컨택홀(CT1)들과 제2 컨택홀(CT2)들은 제1 절연층(PAS1)을 관통하여 그 하부의 제1 전극(RME1) 또는 제2 전극(RME2)의 상면 일부를 노출할 수 있다. 제1 컨택홀(CT1)과 제2 컨택홀(CT2)은 각각 제1 절연층(PAS1) 상에 배치되는 다른 절연층들 중 일부를 더 관통할 수 있다. 각 컨택홀(CT1, CT2)들에 의해 노출된 전극(RME)은 연결 전극(CNE)과 접촉할 수 있다.
뱅크층(BNL)은 제1 절연층(PAS1) 상에 배치될 수 있다. 뱅크층(BNL)은 제1 방향(DR1) 및 제2 방향(DR2)으로 연장된 부분을 포함하며, 각 서브 화소(SPXn)들을 둘러쌀 수 있다. 뱅크층(BNL)은 각 서브 화소(SPXn)의 발광 영역(EMA) 및 서브 영역(SA)을 둘러싸며 이들을 구분할 수 있고, 표시 영역(DPA)의 최외곽을 둘러싸며 표시 영역(DPA)과 비표시 영역(NDA)을 구분할 수 있다. 뱅크층(BNL)은 표시 영역(DPA)에 전면적으로 배치되어 격자형 패턴을 형성하며, 표시 영역(DPA)에서 뱅크층(BNL)이 개구하는 영역은 발광 영역(EMA)과 서브 영역(SA)일 수 있다.
뱅크층(BNL)은 뱅크 패턴(BP1, BP2)과 유사하게 일정 높이를 가질 수 있다. 몇몇 실시예에서, 뱅크층(BNL)은 상면의 높이가 뱅크 패턴(BP1, BP2)보다 높을 수 있고, 그 두께는 뱅크 패턴(BP1, BP2)과 같거나 더 클 수 있다. 뱅크층(BNL)은 표시 장치(10)의 제조 공정 중 잉크젯 프린팅 공정에서 잉크가 인접한 서브 화소(SPXn)로 넘치는 것을 방지할 수 있다. 뱅크층(BNL)은 뱅크 패턴(BP1, BP2)과 동일하게 폴리 이미드와 같은 유기 절연 물질을 포함할 수 있다.
복수의 발광 소자(ED)들은 발광 영역(EMA)에 배치될 수 있다. 발광 소자(ED)들은 뱅크 패턴(BP1, BP2)들 사이에 배치되며, 서로 제1 방향(DR1)으로 이격되어 배열될 수 있다. 일 실시예에서, 복수의 발광 소자(ED)들은 일 방향으로 연장된 형상을 가질 수 있고, 양 단부가 각각 서로 다른 전극(RME)들 상에 배치될 수 있다. 발광 소자(ED)는 길이가 제2 방향(DR2)으로 이격된 전극(RME)들 사이의 간격보다 길 수 있다. 발광 소자(ED)들은 대체로 연장된 방향이 전극(RME)들이 연장된 제1 방향(DR1)에 수직하게 배열될 수 있다. 다만, 이에 제한되지 않으며, 발광 소자(ED)의 연장된 방향은 제2 방향(DR2) 또는 그에 비스듬히 기울어진 방향을 향하도록 배치될 수 있다.
복수의 발광 소자(ED)들은 제1 절연층(PAS1) 상에 배치될 수 있다. 발광 소자(ED)는 일 방향으로 연장된 형상을 갖고, 연장된 일 방향이 제1 기판(SUB)의 상면과 평행하도록 배치될 수 있다. 후술할 바와 같이, 발광 소자(ED)는 상기 연장된 일 방향을 따라 배치된 복수의 반도체층들을 포함할 수 있고, 상기 복수의 반도체층들은 제1 기판(SUB)의 상면과 평행한 방향을 따라 순차적으로 배치될 수 있다. 다만, 이에 제한되지 않고, 발광 소자(ED)가 다른 구조를 갖는 경우, 복수의 반도체층들은 제1 기판(SUB)에 수직한 방향으로 배치될 수도 있다.
각 서브 화소(SPXn)에 배치된 발광 소자(ED)들은 상술한 반도체층이 이루는 재료에 따라 서로 다른 파장대의 광을 방출할 수 있다. 다만, 이에 제한되지 않고, 각 서브 화소(SPXn)에 배치된 발광 소자(ED)들은 동일한 재료의 반도체층을 포함하여 동일한 색의 광을 방출할 수 있다.
발광 소자(ED)들은 연결 전극(CNE: CNE1, CNE2)들과 접촉하여 전극(RME) 및 비아층(VIA) 하부의 도전층들과 전기적으로 연결될 수 있고, 전기 신호가 인가되어 특정 파장대의 광을 방출할 수 있다.
일 실시예에 따르면, 발광 소자(ED)는 제1 단부가 제1 전극(RME1) 상에 배치되고, 제2 단부(RME2)가 제2 전극(RME2) 상에 배치되며, 상기 제1 단부 및 상기 제2 단부가 서로 다른 연결 전극(CNE)과 전기적으로 접촉할 수 있다.
제2 절연층(PAS2)은 복수의 발광 소자(ED)들, 제1 절연층(PAS1), 및 뱅크층(BNL) 상에 배치될 수 있다. 제2 절연층(PAS2)은 뱅크 패턴(BP1, BP2)들 사이에서 제1 방향(DR1)으로 연장되어 복수의 발광 소자(ED)들 상에 배치된 패턴부를 포함한다. 상기 패턴부는 발광 소자(ED)의 외면을 부분적으로 감싸도록 배치되며, 발광 소자(ED)의 양 측, 또는 양 단부는 덮지 않을 수 있다. 상기 패턴부는 평면도상 각 서브 화소(SPXn) 내에서 선형 또는 섬형 패턴을 형성할 수 있다. 제2 절연층(PAS2)의 상기 패턴부는 발광 소자(ED)를 보호함과 동시에 표시 장치(10)의 제조 공정에서 발광 소자(ED)들을 고정시킬 수 있다. 또한, 제2 절연층(PAS2)은 발광 소자(ED)와 그 하부의 제2 절연층(PAS2) 사이의 공간을 채우도록 배치될 수도 있다. 또한, 제2 절연층(PAS2) 중 일부분은 뱅크층(BNL) 상부, 및 서브 영역(SA)들에 배치될 수 있다.
제2 절연층(PAS2)은 복수의 개구부들 및 복수의 컨택홀(CT1, CT2)들을 포함할 수 있다. 제2 절연층(PAS2)은 서브 영역(SA)의 분리부(ROP)에 대응하여 형성된 복수의 개구부들과, 연결 전극(CNE)과 전극(RME)이 연결되는 부분에 형성된 복수의 컨택홀(CT1, CT2)들을 포함할 수 있다. 제2 절연층(PAS2)은 제1 절연층(PAS1) 상에 전면적으로 배치되되, 복수의 개구부들이 형성된 부분에서는 하부의 층들을 일부 노출할 수 있다.
제2 절연층(PAS2)에 형성된 개구부들로서 서브 영역(SA)의 분리부(ROP)에 대응하여 형성된 개구부들은 하부에 배치된 전극(RME)들이 서로 분리되는 공정이 수행될 수 있다. 제1 절연층(PAS1)과 유사하게, 제2 절연층(PAS2)도 전극(RME)들의 분리 공정이 수행되는 분리부(ROP)에서 비아층(VIA) 상면을 노출하는 개구부를 포함할 수 있다.
제2 절연층(PAS2)은 서브 영역(SA)에 배치되며, 제1 전극(RME1)과 중첩하도록 배치된 제1 컨택홀(CT1)들, 및 제2 전극(RME2)과 중첩하도록 배치된 제2 컨택홀(CT2)들을 포함할 수 있다. 복수의 컨택홀(CT1, CT2)들은 제1 절연층(PAS1)에 더하여 제2 절연층(PAS2)도 관통할 수 있다. 복수의 제1 컨택홀(CT1)들과 제2 컨택홀(CT2)들은 각각 그 하부의 제1 전극(RME1) 또는 제2 전극(RME2)의 상면 일부를 노출할 수 있다.
복수의 연결 전극(CNE; CNE1, CNE2)들은 복수의 전극(RME)들, 및 뱅크 패턴(BP1, BP2)들 상에 배치될 수 있다. 복수의 연결 전극(CNE)들은 각각 부분적으로 일 방향으로 연장된 형상을 갖고, 서로 이격되어 배치될 수 있다. 각 연결 전극(CNE)들은 발광 소자(ED)와 접촉하고, 제3 도전층과 전기적으로 연결될 수 있다.
복수의 연결 전극(CNE)들은 각 서브 화소(SPXn)에 배치된 제1 연결 전극(CNE1), 및 제2 연결 전극(CNE2)을 포함할 수 있다. 제1 연결 전극(CNE1)은 제1 전극(RME1) 또는 제1 뱅크 패턴(BP1) 상에 배치될 수 있다. 제2 연결 전극(CNE2)은 제2 전극(RME2) 또는 제2 뱅크 패턴(BP2) 상에 배치될 수 있다. 제1 연결 전극(CNE1)과 제2 연결 전극(CNE2)은 일부분이 뱅크층(BNL) 상에 배치될 수 있다. 일 실시예에 따르면, 제1 연결 전극(CNE1)과 제2 연결 전극(CNE2)은 서로 다른 층에 배치된 연결 전극들일 수 있다. 제2 연결 전극(CNE2)은 제2 절연층(PAS2) 상에 배치된 제1 연결 전극층이고, 제1 연결 전극(CNE)은 제3 절연층(PAS3) 상에 배치된 제2 연결 전극층일 수 있다.
복수의 연결 전극(CNE)들은 각각 발광 소자(ED)들과 접촉할 수 있다. 예를 들어, 제1 연결 전극(CNE1)은 제1 전극(RME1)과 부분적으로 중첩하며 발광 소자(ED)들의 제1 단부와 접촉할 수 있다. 제2 연결 전극(CNE2)은 제2 전극(RME2)과 부분적으로 중첩하며 발광 소자(ED)들의 제2 단부와 접촉할 수 있다.
연결 전극(CNE)들은 전도성 물질을 포함할 수 있다. 예를 들어, ITO, IZO, ITZO, 알루미늄(Al) 등을 포함할 수 있다. 일 예로, 연결 전극(CNE)은 투명성 전도성 물질을 포함하고, 발광 소자(ED)에서 방출된 광은 연결 전극(CNE)을 투과하여 출사될 수 있다.
일 실시예에 따르면, 연결 전극(CNE1, CNE2)들 각각은 발광 소자(ED)와 접촉하는 메인부(ME1, ME2)와 뱅크층(BNL) 상에 배치된 우회부(PE1, PE2), 메인부(ME1, ME2)와 우회부(PE1, PE2)를 연결하는 연결부(BE1, BE2), 및 컨택홀(CT1, CT2)을 통해 전극(RME1, RME2)과 연결되는 컨택부(CP1, CP2)를 포함할 수 있다.
제1 연결 전극(CNE1)은 발광 영역(EMA)에 배치되어 발광 소자(ED)들의 제1 단부와 접촉하는 제1 메인부(ME1)를 포함하고, 제2 연결 전극(CNE2)은 발광 영역(EMA)에 배치되어 발광 소자(ED)들의 제2 단부와 접촉하는 제2 메인부(ME2)를 포함할 수 있다.
제1 연결 전극(CNE1)은 제1 메인부(ME1)와 일부분이 이격되어 뱅크층(BNL) 상에 배치된 제1 우회부(PE1)를 포함하고, 제2 연결 전극(CNE2)은 제2 메인부(ME2)와 일부분이 이격되어 뱅크층(BNL) 상에 배치된 제2 우회부(PE2)를 포함할 수 있다. 제1 연결 전극(CNE1)은 제1 메인부(ME1)와 제1 우회부(PE1)를 연결하는 복수의 제1 연결부(BE1)들을 포함하고, 제2 연결 전극(CNE2)은 제2 메인부(ME2)와 제2 우회부(PE2)를 연결하는 복수의 제2 연결부(BE2)들을 포함할 수 있다. 각 연결 전극(CNE1, CNE2)들의 메인부(ME1, ME2), 우회부(PE1, PE2), 연결부(BE1, BE2), 및 컨택부(CP1, CP2)들은 서로 일체화되어 연결될 수 있다. 다만, 이에 제한되지 않으며, 이들 중 일부는 서로 다른 층에 배치되거나 다른 재료로 이루어지며 서로 전기적으로 연결될 수도 있다. 각 연결 전극(CNE1, CNE2)은 전극(RME)과 접촉하는 컨택부(CP1, CP2), 발광 소자(ED)들과 접촉하는 메인부(ME1, ME2)들에 더하여, 이들과 각각 전기적으로 연결되는 우회부(PE1, PE2)와 연결부(BE1, BE2)들을 포함할 수 있다.
각 연결 전극(CNE1, CNE2)들의 메인부(ME1, ME2)들과 우회부(PE1, PE2)들은 제1 방향(DR1)으로 연장되고 서로 일부분이 제2 방향(DR2)으로 이격될 수 있다. 각 연결 전극(CNE1, CNE2)들의 연결부(BE1, BE2)들은 제2 방향(DR2)으로 연장되어 메인부(ME1, ME2)와 우회부(PE1, PE2)들을 연결할 수 있다. 제1 메인부(ME1)와 제2 메인부(ME2)는 발광 소자(ED)들이 배치되는 발광 영역(EMA)에 배치되며, 발광 소자(ED)와 직접 접촉할 수 있다. 제1 메인부(ME1)와 제2 메인부(ME2)는 각각 일부분이 뱅크 패턴(BP1, BP2)들 사이에 배치되며, 전극(RME) 및 뱅크 패턴(BP1, BP2)과 중첩할 수 있다.
제1 우회부(PE1)와 제2 우회부(PE2)는 발광 소자(ED)들이 배치되지 않는 비발광 영역으로서, 뱅크층(BNL) 상에 배치될 수 있다. 제1 우회부(PE1)와 제2 우회부(PE2)는 발광 소자(ED)와 접촉하지 않되, 메인부(ME1, ME2)와 전기적으로 연결될 수 있다. 제1 우회부(PE1)와 제2 우회부(PE2)는 각각 전극(RME) 및 뱅크 패턴(BP1, BP2)과 비중첩할 수 있다.
복수의 제1 연결부(BE1)들 및 제2 연결부(BE2)들은 발광 소자(ED)들이 배치되지 않는 비발광 영역으로서, 뱅크층(BNL) 상에 배치될 수 있다. 제1 연결부(BE1)들 및 제2 연결부(BE2)들은 발광 소자(ED)와 접촉하지 않되, 메인부(ME1, ME2)와 연결될 수 있다. 메인부(ME1, ME2)들 각각은 제1 방향(DR1)으로 연장되어 일부분이 뱅크층(BNL) 상에 배치되고, 연결부(BE1, BE2)들은 메인부(ME1, ME2) 중 뱅크층(BNL) 상에 배치된 부분과 연결될 수 있다. 각 연결 전극(CNE)들은 하나 이상의 연결부(BE1, BE2)들을 포함하고, 이들은 발광 영역(EMA)과 서브 영역(SA) 사이에 배치될 수 있다. 하나의 연결부는 발광 영역(EMA)과 해당 서브 화소(SPXn)의 서브 영역(SA) 사이의 영역으로서, 발광 영역(EMA)의 하측에 배치되고, 다른 연결부는 발광 영역(EMA)과 다른 서브 화소(SPXn)의 서브 영역(SA) 사이의 영역으로서, 발광 영역(EMA)의 상측에 배치될 수 있다. 복수의 연결부(BE1, BE2)들은 메인부(ME1, ME2)의 제1 방향(DR1) 양 측에 각각 연결되어 메인부(ME1, ME2)와 우회부(PE1, PE2)를 전기적으로 연결할 수 있다. 도면에서는 하나의 연결 전극(CNE)이 2개의 연결부(BE1, BE2)를 포함하는 구조가 예시되어 있으나, 이에 제한되지 않는다. 하나의 연결 전극(CNE)은 더 많은 수의 연결부(BE1, BE2)를 포함하거나, 연결부(BE1, BE2)가 생략될 수도 있다.
제1 연결 전극(CNE1)은 서브 영역(SA)에서 제1 절연층(PAS1), 제2 절연층(PAS2) 및 제3 절연층(PAS3)을 관통하는 제1 컨택홀(CT1)을 통해 제1 전극(RME1)과 접촉할 수 있다. 제1 연결 전극(CNE1)은 서브 영역(SA)에 배치된 제1 컨택부(CP1)가 제1 컨택홀(CT1)을 통해 제1 전극(RME1)과 접촉할 수 있다. 제2 연결 전극(CNE2)은 서브 영역(SA)에서 제1 절연층(PAS1) 및 제2 절연층(PAS2)을 관통하는 제2 컨택홀(CT2)을 통해 제2 전극(RME2)과 접촉할 수 있다. 제2 연결 전극(CNE2)은 서브 영역(SA)에 배치된 제2 컨택부(CP2)가 제2 컨택홀(CT2)을 통해 제2 전극(RME2)과 접촉할 수 있다. 연결 전극(CNE)의 메인부(ME1, ME2)는 컨택부(CP1, CP2)와 전기적으로 연결되어 전극(RME)으로부터 인가된 전기 신호를 발광 소자(ED)들에 전달할 수 있다. 연결 전극(CNE)의 우회부(PE1, PE2) 및 연결부(BE1, BE2)는 메인부(ME1, ME2)와 전기적으로 연결되며, 컨택부(CP1, CP2)로부터 인가된 전기 신호가 전달될 수 있다. 또는, 연결 전극(CNE)의 우회부(PE1, PE2) 및 연결부(BE1, BE2)는 컨택부(CP1, CP2)와 전기적으로 연결될 수 있다.
각 연결 전극(CNE)들은 각 전극(RME)들을 통해 제3 도전층과 전기적으로 연결될 수 있다. 제1 연결 전극(CNE1)은 제1 트랜지스터(T1)와 전기적으로 연결되어 제1 전원 전압이 인가되고, 제2 연결 전극(CNE2)은 제2 전압 배선(VL2)과 전기적으로 연결되어 제2 전원 전압이 인가될 수 있다. 각 연결 전극(CNE)은 발광 영역(EMA)에서 발광 소자(ED)와 접촉하여 전원 전압을 발광 소자(ED)에 전달할 수 있다. 다만, 이에 제한되지 않는다. 몇몇 실시예에서 복수의 연결 전극(CNE)들은 제3 도전층과 직접 접촉할 수 있고, 전극(RME)이 아닌 다른 패턴들을 통해 제3 도전층과 전기적으로 연결될 수도 있다.
제3 절연층(PAS3)은 제1 연결 전극층과 제2 절연층(PAS2) 상에 배치된다. 제3 절연층(PAS3)은 제2 절연층(PAS2) 상에 전면적으로 배치되어 제1 연결 전극층의 제2 연결 전극(CNE2)을 덮도록 배치되고, 제2 연결 전극층의 제2 연결 전극(CNE2)들은 일부분이 제3 절연층(PAS3) 상에 배치될 수 있다. 제3 절연층(PAS3)은 제1 연결 전극층의 연결 전극(CNE1)이 제2 연결 전극층의 연결 전극(CNE2)과 직접 접촉하지 않도록 이들을 상호 절연시킬 수 있다.
제3 절연층(PAS3)은 복수의 제1 컨택홀(CT1)들을 포함할 수 있다. 제3 절연층(PAS3)은 제2 연결 전극층의 제1 연결 전극(CNE1)이 전극(RME)과 연결되는 부분에 형성된 제1 컨택홀(CT1)들을 포함할 수 있다. 제3 절연층(PAS3)은 제2 절연층(PAS2) 상에 전면적으로 배치되되, 복수의 개구부들이 형성된 부분에서는 하부의 층들을 일부 노출할 수 있다.
상술한 제1 절연층(PAS1), 제2 절연층(PAS2), 및 제3 절연층(PAS3)은 각각 무기물 절연성 물질 또는 유기물 절연성 물질을 포함할 수 있다. 일 예로, 제1 절연층(PAS1), 제2 절연층(PAS2), 및 제3 절연층(PAS3)은 각각 무기물 절연성 물질을 포함하거나, 제1 절연층(PAS1), 및 제3 절연층(PAS3)은 무기물 절연성 물질을 포함하되 제2 절연층(PAS2)을 유기물 절연성 물질을 포함할 수 있다. 제1 절연층(PAS1), 제2 절연층(PAS2), 및 제3 절연층(PAS3)은 각각, 또는 적어도 어느 한 층은 복수의 절연층이 교번 또는 반복하여 적층된 구조로 형성될 수도 있다. 예시적인 실시예에서, 제1 절연층(PAS1), 제2 절연층(PAS2), 및 제3 절연층(PAS3)은 각각 실리콘 산화물(SiOx), 실리콘 질화물(SiNx), 및 실리콘 산질화물(SiOxNy) 중 어느 하나일 수 있다. 제1 절연층(PAS1), 제2 절연층(PAS2), 및 제3 절연층(PAS3)은 서로 동일한 재료로 이루어지거나, 일부는 서로 동일하고 일부는 서로 다른 재료로 이루어지거나, 각각 서로 다른 재료로 이루어질 수도 있다.
일 실시예에 따르면, 표시 장치(10)는 발광 소자(ED)들은 발광 영역(EMA)에 정렬한 뒤 연결 전극(CNE)들을 형성하여 발광 소자(ED)들을 전극(RME) 또는 그 하부의 회로층과 전기적으로 연결할 수 있다. 발광 소자(ED)들이 뱅크 패턴(BP1, BP2)들 사이, 및 전극(RME)들 상에서 서로 이격되어 정렬된다면, 발광 소자(ED)들 상에 배치되는 연결 전극(CNE)들은 단선이 발생하지 않고 발광 소자(ED)들과 접촉할 수 있다. 연결 전극(CNE)들의 메인부(ME1, ME2)는 발광 소자(ED)들과 직접 접촉하며, 컨택부(CP1, CP2)를 통해 전극(RME)으로부터 인가된 전기 신호를 발광 소자(ED)들에 전달 수 있다.
다만, 발광 소자(ED)들이 부분적으로 뭉친 상태로 뱅크 패턴(BP1, BP2)들 사이에 배치되면, 그 상에 배치되는 연결 전극(CNE)들의 메인부(ME1, ME2)들은 부분적으로 단선될 수도 있다. 이 경우, 메인부(ME1, ME2)가 단선된 부분을 기준으로 컨택부(CP1, CP2)와 연결되지 않은 부분에는 전기 신호가 전달되지 않고, 해당 부분에 배치된 발광 소자(ED)들은 발광하지 않을 수 있다. 이를 방지하기 위해, 연결 전극(CNE)은 컨택부(CP1, CP2)와 전기적으로 연결되며 메인부(ME1, ME2)와 연결되는 우회부(PE1, PE2) 및 연결부(BE1, BE2)를 포함하여, 메인부(ME1, ME2)가 일부분 단선되더라도 단선된 부분을 제외한 메인부(ME1, ME2)들에 전기 신호를 전달할 수 있다. 메인부(ME1, ME2)들과 달리 연결부(BE1, BE2), 우회부(PE1, PE2) 및 컨택부(CP1, CP2)는 발광 소자(ED)들이 배치되지 않는 영역, 예를 들어 뱅크층(BNL) 상, 또는 서브 영역(SA)에 배치됨에 따라, 발광 소자(ED)에 의한 단선이 발생하지 않을 수 있다.
표시 장치(10)는 연결 전극(CNE)이 발광 소자(ED)와 접촉하는 메인부(ME1, ME2)와 전극(RME)과 접촉하는 컨택부(CP1, CP2)들과 각각 전기적으로 연결되는 우회부(PE1, PE2) 및 연결부(BE1, BE2)를 포함하여, 메인부(ME1, ME2)의 단선에 따른 불량을 방지할 수 있다. 표시 장치(10)는 각 서브 화소(SPXn)에서 미발광 소자로 남는 발광 소자(ED)들의 수를 줄일 수 있어 서브 화소(SPXn)의 암점 발생, 및 발광량 불량을 방지할 수 있다.
도 10은 일 실시예에 따른 발광 소자의 개략도이다.
도 10을 참조하면, 발광 소자(ED)는 발광 다이오드(Light Emitting diode)일 수 있으며, 구체적으로 발광 소자(ED)는 나노 미터(Nano-meter) 내지 마이크로 미터(Micro-meter) 단위의 크기를 가지고, 무기물로 이루어진 무기 발광 다이오드일 수 있다. 발광 소자(ED)는 서로 대향하는 두 전극들 사이에 특정 방향으로 전계를 형성하면 극성이 형성되는 상기 두 전극 사이에 정렬될 수 있다.
일 실시예에 따른 발광 소자(ED)는 일 방향으로 연장된 형상을 가질 수 있다. 발광 소자(ED)는 원통, 로드(Rod), 와이어(Wire), 튜브(Tube) 등의 형상을 가질 수 있다. 다만, 발광 소자(ED)의 형태가 이에 제한되는 것은 아니며, 정육면체, 직육면체, 육각기둥형 등 다각기둥의 형상을 갖거나, 일 방향으로 연장되되 외면이 부분적으로 경사진 형상을 갖는 등 발광 소자(ED)는 다양한 형태를 가질 수 있다.
발광 소자(ED)는 임의의 도전형(예컨대, p형 또는 n형) 도펀트로 도핑된 반도체층을 포함할 수 있다. 반도체층은 외부의 전원으로부터 인가되는 전기 신호가 전달되어 특정 파장대의 광을 방출할 수 있다. 발광 소자(ED)는 제1 반도체층(31), 제2 반도체층(32), 발광층(36), 전극층(37) 및 절연막(38)을 포함할 수 있다.
제1 반도체층(31)은 n형 반도체일 수 있다. 제1 반도체층(31)은 AlxGayIn1-x-yN(0≤x≤1,0≤y≤1, 0≤x+y≤1)의 화학식을 갖는 반도체 재료를 포함할 수 있다. 예를 들어, 제1 반도체층(31)은 n형 도펀트로 도핑된 AlGaInN, GaN, AlGaN, InGaN, AlN 및 InN 중에서 어느 하나 이상일 수 있다. 제1 반도체층(31)에 도핑된 n형 도펀트는 Si, Ge, Sn 등일 수 있다.
제2 반도체층(32)은 발광층(36)을 사이에 두고 제1 반도체층(31) 상에 배치된다. 제2 반도체층(32)은 p형 반도체일 수 있으며, 제2 반도체층(32)은 AlxGayIn1-x-yN(0≤x≤1,0≤y≤1, 0≤x+y≤1)의 화학식을 갖는 반도체 재료를 포함할 수 있다. 예를 들어, 제2 반도체층(32)은 p형 도펀트로 도핑된 AlGaInN, GaN, AlGaN, InGaN, AlN 및 InN 중에서 어느 하나 이상일 수 있다. 제2 반도체층(32)에 도핑된 p형 도펀트는 Mg, Zn, Ca, Ba 등일 수 있다.
한편, 도면에서는 제1 반도체층(31)과 제2 반도체층(32)이 하나의 층으로 구성된 것을 도시하고 있으나, 이에 제한되는 것은 아니다. 발광층(36)의 물질에 따라 제1 반도체층(31)과 제2 반도체층(32)은 더 많은 수의 층, 예컨대 클래드층(Clad layer) 또는 TSBR(Tensile strain barrier reducing)층을 더 포함할 수도 있다. 예를 들어, 발광 소자(ED)는 제1 반도체층(31)과 발광층(36) 사이, 또는 제2 반도체층(32)과 발광층(36) 사이에 배치된 다른 반도체층을 더 포함할 수 있다. 제1 반도체층(31)과 발광층(36) 사이에 배치된 반도체층은 n형 도펀트로 도핑된 AlGaInN, GaN, AlGaN, InGaN, AlN, 및 InN 중에서 어느 하나 이상일 수 있고, 제2 반도체층(32)과 발광층(36) 사이에 배치된 반도체층은 p형 도펀트로 도핑된 AlGaInN, GaN, AlGaN, InGaN, AlN 및 InN 중에서 어느 하나 이상일 수 있다.
발광층(36)은 제1 반도체층(31)과 제2 반도체층(32) 사이에 배치된다. 발광층(36)은 단일 또는 다중 양자 우물 구조의 물질을 포함할 수 있다. 발광층(36)이 다중 양자 우물 구조의 물질을 포함하는 경우, 양자층(Quantum layer)과 우물층(Well layer)이 서로 교번적으로 복수 개 적층된 구조일 수도 있다. 발광층(36)은 제1 반도체층(31) 및 제2 반도체층(32)을 통해 인가되는 전기 신호에 따라 전자-정공 쌍의 결합에 의해 광을 발광할 수 있다. 발광층(36)은 AlGaN, AlGaInN, InGaN 등의 물질을 포함할 수 있다. 특히, 발광층(36)이 다중 양자 우물 구조로 양자층과 우물층이 교번적으로 적층된 구조인 경우, 양자층은 AlGaN 또는 AlGaInN, 우물층은 GaN 또는 AlInN 등과 같은 물질을 포함할 수 있다.
발광층(36)은 밴드갭(Band gap) 에너지가 큰 종류의 반도체 물질과 밴드갭 에너지가 작은 반도체 물질들이 서로 교번적으로 적층된 구조일 수도 있고, 발광하는 광의 파장대에 따라 다른 3족 내지 5족 반도체 물질들을 포함할 수도 있다. 발광층(36)이 방출하는 광은 청색 파장대의 광으로 제한되지 않고, 경우에 따라 적색, 녹색 파장대의 광을 방출할 수도 있다.
전극층(37)은 오믹(Ohmic) 연결 전극일 수 있다. 다만, 이에 제한되지 않고, 쇼트키(Schottky) 연결 전극일 수도 있다. 발광 소자(ED)는 적어도 하나의 전극층(37)을 포함할 수 있다. 발광 소자(ED)는 하나 이상의 전극층(37)을 포함할 수 있으나, 이에 제한되지 않고 전극층(37)은 생략될 수도 있다.
전극층(37)은 발광 소자(ED)가 전극 또는 연결 전극과 전기적으로 연결될 때, 발광 소자(ED)와 전극 또는 연결 전극 사이의 저항을 감소시킬 수 있다. 전극층(37)은 전도성이 있는 금속을 포함할 수 있다. 예를 들어, 전극층(37)은 알루미늄(Al), 티타늄(Ti), 인듐(In), 금(Au), 은(Ag), ITO, IZO 및 ITZO 중에서 적어도 어느 하나를 포함할 수 있다.
절연막(38)은 상술한 복수의 반도체층 및 전극층의 외면을 둘러싸도록 배치된다. 예를 들어, 절연막(38)은 적어도 발광층(36)의 외면을 둘러싸도록 배치되되, 발광 소자(ED)의 길이방향의 양 단부는 노출되도록 형성될 수 있다. 또한, 절연막(38)은 발광 소자(ED)의 적어도 일 단부와 인접한 영역에서 단면상 상면이 라운드지게 형성될 수도 있다.
절연막(38)은 절연특성을 가진 물질들, 예를 들어, 실리콘 산화물(SiOx), 실리콘 질화물(SiNx), 실리콘 산질화물 (SiOxNy), 질화알루미늄(AlNx), 산화알루미늄(AlOx), 지르코늄 산화물(ZrOx), 하프늄 산화물(HfOx), 및 티타늄 산화물(TiOx) 중 적어도 하나를 포함할 수 있다. 도면에서는 절연막(38)이 단일층으로 형성된 것이 예시되어 있으나 이에 제한되지 않으며, 몇몇 실시예에서 절연막(38)은 복수의 층이 적층된 다중층 구조로 형성될 수도 있다.
절연막(38)은 발광 소자(ED)의 반도체층들 및 전극층을 보호하는 기능을 수행할 수 있다. 절연막(38)은 발광 소자(ED)에 전기 신호가 전달되는 전극과 직접 접촉하는 경우 발광층(36)에 발생할 수 있는 전기적 단락을 방지할 수 있다. 또한, 절연막(38)은 발광 소자(ED)의 발광 효율의 저하를 방지할 수 있다.
또한, 절연막(38)은 외면이 표면 처리될 수 있다. 발광 소자(ED)는 소정의 잉크 내에서 분산된 상태로 전극 상에 분사되어 정렬될 수 있다. 여기서, 발광 소자(ED)가 잉크 내에서 인접한 다른 발광 소자(ED)와 응집되지 않고 분산된 상태를 유지하기 위해, 절연막(38)은 표면이 소수성 또는 친수성 처리될 수 있다.
이하, 다른 도면들을 참조하여 표시 장치(10)의 다른 실시예들에 대하여 설명하기로 한다.
도 11은 다른 실시예에 따른 표시 장치의 일 서브 화소를 나타내는 평면도이다. 도 12는 도 11의 일 서브 화소에 배치된 연결 전극들을 나타내는 평면도이다. 도 13은 도 11의 N4-N4'선을 따라 자른 단면도이다. 도 14는 도 11의 N5-N5'선을 따라 자른 단면도이다.
도 11은 표시 장치(10_1)의 일 서브 화소(PXn)에 배치된 전극(RME; RME1, RME2, RME3, RME4)들, 뱅크 패턴(BP1, BP2, BP3)들과 뱅크층(BNL), 복수의 발광 소자(ED)들 및 연결 전극(CNE; CNE1, CNE2, CNE3, CNE4, CNE5)의 평면 배치를 도시하고 있다. 도 12는 표시 장치(10_1)의 일 서브 화소(PXn)에 배치된 뱅크 패턴(BP1, BP2, BP3)들과 뱅크층(BNL), 복수의 발광 소자(ED)들 및 연결 전극(CNE; CNE1, CNE2, CNE3, CNE4, CNE5)의 평면 배치를 도시하고 있다. 도 13은 일 서브 화소(SPXn)에 배치된 제1 발광 소자(ED1)와 제2 발광 소자(ED2)의 양 단부를 가로지르는 단면을 도시하고 있고, 도 14는 일 서브 화소(SPXn)에 배치된 복수의 컨택홀(CT1, CT2, CT3, CT4)들을 가로지르는 단면을 도시하고 있다.
도 11 내지 도 14를 참조하면, 일 실시예에 따른 표시 장치(10_1)는 더 많은 수의 전극(RME; RME1, RME2, RME3, RME4)들과 뱅크 패턴(BP1, BP2, BP3)들, 발광 소자(ED; ED1, ED2, ED3, ED4)들 및 연결 전극(CNE; CNE1, CNE2, CNE3, CNE4, CNE5, CNE6, CNE7)들을 포함할 수 있다. 본 실시예에 따른 표시 장치(10_2)는 각 서브 화소(SPXn) 당 더 많은 수의 전극과 발광 소자들을 포함하는 점에서 도 5의 실시예와 차이가 있다.
뱅크 패턴(BP1, BP2, BP3)은 제1 뱅크 패턴(BP1)과 제2 뱅크 패턴(BP2) 사이에 배치된 제3 뱅크 패턴(BP3)을 더 포함할 수 있다. 제1 뱅크 패턴(BP1)은 발광 영역(EMA)의 중심에서 좌측에 배치되고, 제2 뱅크 패턴(BP2)은 발광 영역(EMA)의 중심에서 우측에 배치되며, 제3 뱅크 패턴(BP3)은 발광 영역(EMA)의 중심에 배치될 수 있다. 제3 뱅크 패턴(BP3)은 제1 뱅크 패턴(BP1) 및 제2 뱅크 패턴(BP2)보다 제2 방향(DR2)으로 측정된 폭이 더 클 수 있다. 각 뱅크 패턴(BP1, BP2, BP3)들 사이의 제2 방향(DR2)으로 이격된 간격은 각 전극(RME)들 사이의 간격보다 클 수 있다. 제1 뱅크 패턴(BP1)은 제1 전극(RME1)과 부분적으로 중첩하도록 배치되고, 제2 뱅크 패턴(BP2)은 제4 전극(RME4)과 부분적으로 중첩하도록 배치될 수 있다. 제3 뱅크 패턴(BP3)은 제2 전극(RME2) 및 제3 전극(RME3)과 부분적으로 중첩하도록 배치될 수 있다.
각 서브 화소(SPXn)마다 배치되는 복수의 전극(RME)은 제1 전극(RME1) 및 제2 전극(RME2)에 더하여 제3 전극(RME3)과 제4 전극(RME4)을 더 포함할 수 있다.
제3 전극(RME3)은 제1 전극(RME1)과 제2 전극(RME2) 사이에 배치되고, 제4 전극(RME4)은 제2 전극(RME2)을 사이에 두고 제3 전극(RME3)과 제2 방향(DR2)으로 이격되어 배치될 수 있다. 복수의 전극(RME)들은 서브 화소(SPXn)의 좌측으로부터 우측으로 갈수록 제1 전극(RME1), 제3 전극(RME3), 제2 전극(RME2) 및 제4 전극(RME4)이 순차적으로 배치될 수 있다. 각 전극(RME)들은 서로 제2 방향(DR2)으로 이격되어 대향할 수 있다. 복수의 전극(RME)들은 서브 영역(SA)의 분리부(ROP)에서 제1 방향(DR1)으로 인접한 다른 서브 화소(SPXn)의 전극(RME)들과 이격될 수 있다.
복수의 전극(RME)들 중, 제1 전극(RME1)과 제2 전극(RME2)은 각각 뱅크층(BNL) 하부에 배치된 전극 컨택홀(CTD, CTS)을 통해 하부의 제1 도전 패턴(CDP1) 및 제2 전압 배선(VL2)과 접촉하는 반면, 제3 전극(RME3)과 제4 전극(RME4)은 그렇지 않을 수 있다.
제1 절연층(PAS1)은 상술한 실시예와 유사한 구조로 배치될 수 있다. 제1 절연층(PAS1)은 표시 영역(DPA)에 전면적으로 배치되며, 복수의 전극(RME)들 및 뱅크 패턴(BP1, BP2, BP3)들을 덮을 수 있다.
일 실시예에 따르면, 제1 절연층(PAS1)은 복수의 개구부들 및 복수의 컨택홀(CT1, CT2, CT3, CT4)들을 포함할 수 있다. 제1 절연층(PAS1)의 개구부로서 분리부(ROP)에 대응하여 배치된 개구부는 상술한 바와 동일하다. 제1 절연층(PAS1)에 형성된 복수의 컨택홀(CT1, CT2, CT3, CT4)들은 각각 서로 다른 전극(RME)과 중첩하도록 배치될 수 있다. 예를 들어, 복수의 컨택홀(CT1, CT2, CT3, CT4)들은 각각 서브 영역(SA)에 배치되며, 제1 전극(RME1)과 중첩하도록 배치된 제1 컨택홀(CT1), 제2 전극(RME2)과 중첩하도록 배치된 제2 컨택홀(CT2), 제3 전극(RME3)과 중첩하도록 배치된 제3 컨택홀(CT3), 및 제4 전극(RME4)과 중첩하도록 배치된 제4 컨택홀(CT4)을 포함할 수 있다. 복수의 컨택홀(CT1, CT2, CT3, CT4)들은 제1 절연층(PAS1)을 관통하여 그 하부의 전극(RME1, RME2, RME3, RME4)들의 상면 일부를 노출할 수 있다. 각 컨택홀(CT1, CT2, CT3, CT4)들은 제1 절연층(PAS1) 상에 배치되는 다른 절연층들 중 일부를 더 관통할 수 있다.
복수의 발광 소자(ED)들은 뱅크 패턴(BP1, BP2, BP3)들 사이, 또는 서로 다른 전극(RME)들 상에 배치될 수 있다. 발광 소자(ED)들 중 일부는 제1 뱅크 패턴(BP1)과 제3 뱅크 패턴(BP3) 사이에 배치되고, 다른 일부는 제3 뱅크 패턴(BP3)과 제2 뱅크 패턴(BP2) 사이에 배치될 수 있다. 일 실시예에 따르면, 발광 소자(ED)는 제1 뱅크 패턴(BP1)과 제3 뱅크 패턴(BP3) 사이에 배치된 제1 발광 소자(ED1) 및 제3 발광 소자(ED3)와, 제3 뱅크 패턴(BP3)과 제2 뱅크 패턴(BP2) 사이에 배치된 제2 발광 소자(ED2) 및 제4 발광 소자(ED4)를 포함할 수 있다. 제1 발광 소자(ED1)와 제3 발광 소자(ED3)는 각각 제1 전극(RME1)과 제3 전극(RME3) 상에 배치되고, 제2 발광 소자(ED2)와 제4 발광 소자(ED4)는 각각 제2 전극(RME2)과 제4 전극(RME4) 상에 배치될 수 있다. 제1 발광 소자(ED1)와 제2 발광 소자(ED2)는 해당 서브 화소(SPXn)의 발광 영역(EMA)에서 하측, 또는 서브 영역(SA)에 인접하여 배치되고, 제3 발광 소자(ED3)와 제4 발광 소자(ED4)는 해당 서브 화소(SPXn)의 발광 영역(EMA)에서 상측에 인접하여 배치될 수 있다.
다만, 각 발광 소자(ED)들은 발광 영역(EMA)에서 배치된 위치에 따라 구분되는 것이 아니며, 후술하는 연결 전극(CNE)과의 연결 관계에 따라 구분된 것일 수 있다. 각 발광 소자(ED)들은 연결 전극(CNE)들의 배치 구조에 따라 양 단부가 접촉하는 연결 전극(CNE)이 서로 다를 수 있고, 접촉하는 연결 전극(CNE)의 종류에 따라 서로 다른 발광 소자(ED)들로 구분될 수 있다.
제2 절연층(PAS2)은 상술한 실시예와 유사한 구조로 배치될 수 있다. 제2 절연층(PAS2)은 복수의 발광 소자(ED)들, 제1 절연층(PAS1), 및 뱅크층(BNL) 상에 배치될 수 있다.
일 실시예에 따르면, 제2 절연층(PAS2)은 복수의 개구부들 및 복수의 컨택홀(CT1, CT2, CT3, CT4)들을 포함할 수 있다. 제2 절연층(PAS2)의 개구부로서 서브 영역(SA)의 분리부(ROP)에 대응하여 형성된 개구부들은 상술한 바와 동일하다.
제2 절연층(PAS2)에 형성된 복수의 컨택홀(CT1, CT2, CT3, CT4)들은 각각 서로 다른 전극(RME)과 중첩하도록 배치될 수 있다. 예를 들어, 복수의 컨택홀(CT1, CT2, CT3, CT4)들은 각각 서브 영역(SA)에 배치되며, 제1 전극(RME1)과 중첩하도록 배치된 제1 컨택홀(CT1), 제2 전극(RME2)과 중첩하도록 배치된 제2 컨택홀(CT2), 제3 전극(RME3)과 중첩하도록 배치된 제3 컨택홀(CT3), 및 제4 전극(RME4)과 중첩하도록 배치된 제4 컨택홀(CT4)을 포함할 수 있다. 복수의 컨택홀(CT1, CT2, CT3, CT4)들은 제2 절연층(PAS2)을 관통하여 그 하부의 전극(RME1, RME2, RME3, RME4)들의 상면 일부를 노출할 수 있다. 각 컨택홀(CT1, CT2, CT3, CT4)들 중 일부는 제2 절연층(PAS2) 상에 배치되는 다른 절연층을 더 관통할 수 있다.
복수의 연결 전극(CNE)들은 각각 메인부(ME1, ME2, ME3, ME4, ME5, ME6, ME7, ME8)들, 및 컨택부(CP1, CP2, CP3, CP4)들을 포함할 수 있다. 또한, 몇몇 연결 전극(CNE)들은 우회부(PE1, PE3, PE4, PE5)들과 연결부(BE1, BE2, BE3, BE4, BE5, BE6, BE7, BE8)들을 포함할 수 있다. 제1 연결 전극(CNE1)과 제2 연결 전극(CNE2)은 발광 영역(EMA)의 중심을 기준으로 하측에 배치되고, 제3 연결 전극(CNE3)과 제4 연결 전극(CNE4)은 발광 영역(EMA)의 상측과 하측에 걸쳐 배치될 수 있다. 제5 연결 전극(CNE5)은 발광 영역(EMA)의 중심을 기준으로 상측에 배치될 수 있다.
연결 전극(CNE)은 제1 전극(RME1) 상에 배치된 제1 메인부(ME1)를 포함하는 제1 연결 전극(CNE1)과 제2 전극(RME2) 상에 배치된 제2 메인부(ME2)를 포함하는 제2 연결 전극(CNE2)에 더하여, 서로 다른 전극(RME) 상에 배치된 복수의 메인부(ME3~ME8)들을 포함하는 제3 연결 전극(CNE3), 제4 연결 전극(CNE4) 및 제5 연결 전극(CNE5)을 포함할 수 있다.
제3 연결 전극(CNE3)은 제3 전극(RME3) 상에 배치된 제3 메인부(ME3), 및 제1 전극(RME1) 상에 배치된 제4 메인부(ME4)를 포함할 수 있다. 제3 메인부(ME3)는 제1 연결 전극(CNE1)의 제1 메인부(ME1) 및 제2 연결 전극(CNE2)의 제2 메인부(ME2) 사이에 배치되며, 이들과 각각 제2 방향(DR2)으로 이격될 수 있다. 제4 메인부(ME4)는 제1 연결 전극(CNE1)의 제1 메인부(ME1)와 제1 방향(DR1)으로 이격될 수 있다.
제4 연결 전극(CNE4)은 제4 전극(RME4) 상에 배치된 제5 메인부(ME5), 및 제2 전극(RME2) 상에 배치된 제6 메인부(ME6)를 포함할 수 있다. 제5 메인부(ME5)는 제2 연결 전극(CNE2)의 제2 메인부(ME2)와 제2 방향(DR2)으로 이격될 수 있다. 제6 메인부(ME6)는 제2 연결 전극(CNE2)의 제2 메인부(ME2)와 제1 방향(DR1)으로 이격될 수 있다.
제5 연결 전극(CNE5)은 제3 전극(RME3) 상에 배치된 제7 메인부(ME7), 및 제4 전극(RME4) 상에 배치된 제8 메인부(ME8)를 포함할 수 있다. 제7 메인부(ME7)는 제3 연결 전극(CNE3)의 제4 메인부(ME4) 및 제4 연결 전극(CNE4)의 제6 메인부(ME6) 사이에 배치되며, 이들과 각각 제2 방향(DR2)으로 이격될 수 있다. 제7 메인부(ME7)는 제3 연결 전극(CNE3)의 제3 메인부(ME3)와 제1 방향(DR1)으로 이격될 수 있고, 제8 메인부(ME8)는 제4 연결 전극(CNE4)의 제5 메인부(ME5)와 제1 방향(DR1)으로 이격되며, 제6 메인부(ME6)와 제2 방향(DR2)으로 이격될 수 있다.
연결 전극(CNE)들의 메인부(ME1~ME8)들은 최외곽에 배치된 메인부(ME1, ME4, ME5, ME8)들과 내측에 배치된 메인부(ME2, ME3, ME6, ME7)들로 구분될 수 있다. 최외곽 메인부들은 외곽에 배치된 전극(RME1, MRE4) 상에 배치되고, 내측 메인부들은 내측에 배치된 전극(RME2, RME4) 상에 배치될 수 있다. 예를 들어, 제1 메인부(ME1), 제4 메인부(ME4), 제5 메인부(ME5) 및 제8 메인부(ME8)는 각각 제1 전극(RME1) 또는 제4 전극(RME4) 상에 배치되고, 제2 메인부(ME2), 제3 메인부(ME3), 제6 메인부(ME6) 및 제7 메인부(ME7)는 각각 제2 전극(RME2) 또는 제3 전극(RME3) 상에 배치될 수 있다.
일 실시예에 따르면, 복수의 연결 전극(CNE)들 중 일부는 메인부(ME1~ME8)들의 단선에 따른 발광 소자(ED)의 미발광 불량을 방지하기 위해, 메인부(ME1~ME8)들과 연결된 연결부(BE1~BE8)들 및 우회부(PE1, PE3, PE4, PE5)들을 포함할 수 있다. 또한, 몇몇 연결 전극(CNE)들은 둘 이상의 메인부들을 포함하여 이들을 연결하는 연결부를 포함할 수도 있다.
제1 연결 전극(CNE1)은 제1 메인부(ME1)와 제2 방향(DR2)으로 이격된 제1 우회부(PE1), 제1 우회부(PE1) 및 제1 메인부(ME1)와 연결된 제1 연결부(BE1)와 제2 연결부(BE2)를 포함할 수 있다. 제1 우회부(PE1)는 뱅크층(BNL) 상에 배치될 수 있다. 제1 연결부(BE1)는 뱅크층(BNL) 중 제2 방향(DR2)으로 연장된 부분 상에 배치되며, 제1 메인부(ME1) 중 뱅크층(BNL) 상에 배치된 부분, 및 제1 우회부(PE1)와 연결될 수 있다. 제2 연결부(BE2)는 발광 영역(EMA)에 배치되며 제1 메인부(ME1) 중 발광 영역(EMA)에 배치된 일 측, 및 제1 우회부(PE1)와 연결될 수 있다. 제1 연결 전극(CNE1)은 최외곽 메인부인 제1 메인부(ME1)를 포함하며, 제1 메인부(ME1)의 단선에 따른 불량을 방지하기 위한 제1 우회부(PE1), 제1 연결부(BE1) 및 제2 연결부(BE2)를 더 포함할 수 있다. 제1 연결 전극(CNE1)의 제1 메인부(ME1), 제1 우회부(PE1), 제1 연결부(BE1) 및 제2 연결부(BE2)는 서로 일체화되어 연결되며, 이들은 각각 후술하는 제1 컨택부(CP1)와 전기적으로 연결될 수 있다.
제2 연결 전극(CNE2)은 내측 메인부인 제2 메인부(ME2)를 포함할 수 있다. 제2 연결 전극(CNE2)은 우회부, 및 연결부를 포함하지 않으며, 제2 메인부(ME2)는 후술하는 제2 컨택부(CP2)와 전기적으로 연결될 수 있다.
제3 연결 전극(CNE3)은 제4 메인부(ME4)와 제2 방향(DR2)으로 이격된 제3 우회부(PE3), 제3 메인부(ME3), 제4 메인부(ME4) 및 제3 우회부(PE3)와 연결된 제3 연결부(BE3), 및 제3 우회부(PE3) 및 제4 메인부(ME4)와 연결된 제4 연결부(BE4)를 포함할 수 있다. 제3 우회부(PE3)는 뱅크층(BNL) 상에 배치될 수 있다. 제3 우회부(PE3)는 제1 연결 전극(CNE1)의 제1 우회부(PE1)와 제1 방향(DR1)으로 이격될 수 있다. 제3 연결부(BE3)는 발광 영역(EMA)에 배치되어 제3 메인부(ME3), 제4 메인부(ME4) 및 제3 우회부(PE3)와 연결될 수 있다. 제3 연결부(BE3)는 제3 메인부(ME3) 및 제4 메인부(ME4)의 발광 영역(EMA)에 배치된 일 측과 각각 연결될 수 있다. 제4 연결부(BE4)는 뱅크층(BNL) 중 제2 방향(DR2)으로 연장된 부분 상에 배치되며, 제4 메인부(ME4) 중 뱅크층(BNL) 상에 배치된 부분, 및 제3 우회부(PE3)와 연결될 수 있다. 제3 연결 전극(CNE3)은 최외곽 메인부인 제4 메인부(ME4)를 포함하며, 제4 메인부(ME4)의 단선에 따른 불량을 방지하기 위한 제3 우회부(PE3), 제3 연결부(BE3) 및 제4 연결부(BE4)를 더 포함할 수 있다. 제3 연결 전극(CNE3)의 제3 메인부(ME3), 제4 메인부(ME4), 제3 우회부(PE3), 제3 연결부(BE3) 및 제4 연결부(BE4)는 서로 일체화되어 연결되며, 이들은 각각 후술하는 제3 컨택부(CP3)와 전기적으로 연결될 수 있다.
제4 연결 전극(CNE4)은 제5 메인부(ME5)와 제2 방향(DR2)으로 이격된 제4 우회부(PE4), 제5 메인부(ME5), 제6 메인부(ME6) 및 제4 우회부(PE4)와 연결된 제5 연결부(BE5), 및 제4 우회부(PE4) 및 제6 메인부(ME6)와 연결된 제6 연결부(BE6)를 포함할 수 있다. 제4 우회부(PE4)는 뱅크층(BNL) 상에 배치될 수 있다. 제4 우회부(PE4)는 이웃하는 다른 서브 화소(SPXn)의 제1 연결 전극(CNE1)의 제1 우회부(PE1)와 제2 방향(DR2)으로 이격될 수 있다. 제5 연결부(BE5)는 발광 영역(EMA)에 배치되어 제5 메인부(ME5), 제6 메인부(ME6) 및 제4 우회부(PE4)와 연결될 수 있다. 제5 연결부(BE5)는 제5 메인부(ME5) 및 제6 메인부(ME6)의 발광 영역(EMA)에 배치된 일 측과 각각 연결될 수 있다. 제6 연결부(BE6)는 뱅크층(BNL) 중 제2 방향(DR2)으로 연장된 부분 상에 배치되며, 제4 메인부(ME4) 중 뱅크층(BNL) 상에 배치된 부분, 및 제4 우회부(PE4)와 연결될 수 있다. 제4 연결 전극(CNE4)은 최외곽 메인부인 제5 메인부(ME5)를 포함하며, 제5 메인부(ME5)의 단선에 따른 불량을 방지하기 위한 제4 우회부(PE4), 제5 연결부(BE5) 및 제6 연결부(BE6)를 더 포함할 수 있다. 제4 연결 전극(CNE4)의 제5 메인부(ME5), 제6 메인부(ME6), 제4 우회부(PE4), 제5 연결부(BE5) 및 제6 연결부(BE6)는 서로 일체화되어 연결되며, 이들은 각각 후술하는 제4 컨택부(CP4)와 전기적으로 연결될 수 있다.
제5 연결 전극(CNE5)은 제8 메인부(ME8)와 제2 방향(DR2)으로 이격된 제5 우회부(PE5), 제7 메인부(ME7), 제8 메인부(ME8) 및 제5 우회부(PE5)와 연결된 제7 연결부(BE7), 및 제5 우회부(PE5) 및 제7 메인부(ME7)와 연결된 제8 연결부(BE8)를 포함할 수 있다. 제5 우회부(PE5)는 뱅크층(BNL) 상에 배치될 수 있다. 제5 우회부(PE5)는 이웃하는 다른 서브 화소(SPXn)의 제3 연결 전극(CNE3)의 제3 우회부(PE3)와 제2 방향(DR2)으로 이격되고, 해당 서브 화소(SPXn)의 제4 연결 전극(CNE4)의 제4 우회부(PE4)와 제1 방향(DR1)으로 이격될 수 있다. 제7 연결부(BE7)는 뱅크층(BNL) 중 제2 방향(DR2)으로 연장된 부분 상에 배치되며, 제7 메인부(ME7) 및 제8 메인부(ME8) 중 뱅크층(BNL) 상에 배치된 부분, 및 제5 우회부(PE5)와 연결될 수 있다. 제8 연결부(BE8)는 발광 영역(EMA)에 배치되어 제8 메인부(ME8), 및 제5 우회부(PE5)와 연결될 수 있다. 제8 연결부(BE8)는 제8 메인부(ME8)의 발광 영역(EMA)에 배치된 일 측과 연결될 수 있다. 제5 연결 전극(CNE5)은 최외곽 메인부인 제8 메인부(ME8)를 포함하며, 제8 메인부(ME8)의 단선에 따른 불량을 방지하기 위한 제5 우회부(PE5), 제7 연결부(BE7) 및 제8 연결부(BE8)를 더 포함할 수 있다. 제5 연결 전극(CNE5)의 제7 메인부(ME7), 제8 메인부(ME8), 제5 우회부(PE5), 제7 연결부(BE7) 및 제8 연결부(BE8)는 서로 일체화되어 연결될 수 있다.
연결 전극(CNE)들 중 일부는 서브 영역(SA)에 배치된 컨택부(CP1, CP2, CP3, CP4)를 포함할 수 있다. 제1 연결 전극(CNE1)은 서브 영역(SA)에 배치된 제1 컨택부(CP1)를 포함하고, 제1 컨택부(CP1)는 서브 영역(SA)에서 제1 절연층(PAS1), 제2 절연층(PAS2) 및 제3 절연층(PAS3)을 관통하는 제1 컨택홀(CT1)을 통해 제1 전극(RME1)과 접촉할 수 있다. 제2 연결 전극(CNE2)은 서브 영역(SA)에 배치된 제2 컨택부(CP2)를 포함하고, 제2 컨택부(CP2)는 서브 영역(SA)에서 제1 절연층(PAS1), 제2 절연층(PAS2) 및 제3 절연층(PAS3)을 관통하는 제2 컨택홀(CT2)을 통해 제2 전극(RME2)과 접촉할 수 있다.
제3 연결 전극(CNE3)은 서브 영역(SA)에 배치된 제3 컨택부(CP3)를 포함하고, 제3 컨택부(CP3)는 서브 영역(SA)에서 제1 절연층(PAS1), 및 제2 절연층(PAS2)을 관통하는 제3 컨택홀(CT3)을 통해 제3 전극(RME3)과 접촉할 수 있다. 제4 연결 전극(CNE4)은 서브 영역(SA)에 배치된 제4 컨택부(CP4)를 포함하고, 제4 컨택부(CP4)는 서브 영역(SA)에서 제1 절연층(PAS1), 및 제2 절연층(PAS2)을 관통하는 제4 컨택홀(CT4)을 통해 제4 전극(RME4)과 접촉할 수 있다. 제1 내지 제4 연결 전극(CNE1, CNE2, CNE3, CNE4)과 달리, 제5 연결 전극(CNE5)은 컨택부를 포함하지 않을 수 있다.
제1 연결 전극(CNE1)의 제1 메인부(ME1)와 제2 연결 전극(CNE2)의 제2 메인부(ME2)는 각각 제1 컨택부(CP1) 및 제2 컨택부(CP2)와 전기적으로 연결되어 제1 전극(RME1) 및 제2 전극(RME2)으로부터 인가된 전기 신호를 발광 소자(ED)들에 전달할 수 있다. 제3 연결 전극(CNE3)의 제3 메인부(ME3)와 제4 연결 전극(CNE4)의 제5 메인부(ME5)는 각각 제3 컨택부(CP3) 및 제5 컨택부(CP5)를 통해 제3 전극(RME3) 및 제4 전극(RME4)과 전기적으로 연결될 수 있다.
제3 연결 전극(CNE3), 및 제4 연결 전극(CNE4)은 제2 절연층(PAS2) 상에 배치된 제1 연결 전극층의 연결 전극들이고, 제1 연결 전극(CNE1), 제2 연결 전극(CNE2) 및 제5 연결 전극(CNE5)은 제3 절연층(PAS3) 상에 배치된 제2 연결 전극층의 연결 전극들일 수 있다. 제3 절연층(PAS3)은 제1 연결 전극층과 제2 연결 전극층 사이에 배치될 수 있다.
제3 절연층(PAS3)은 상술한 실시예와 유사한 구조로 배치될 수 있다. 제3 절연층(PAS3)은 제2 연결 전극층이 배치된 영역을 제외하고 제2 절연층(PAS2) 상에 배치될 수 있다.
일 실시예에 따르면, 제3 절연층(PAS3)은 복수의 컨택홀(CT1, CT2)들을 포함할 수 있다. 제3 절연층(PAS3)에 형성된 복수의 컨택홀(CT1, CT1)들은 각각 서로 다른 전극(RME)과 중첩하도록 배치될 수 있다. 예를 들어, 제3 절연층(PAS3)은 제1 전극(RME1)과 중첩하도록 배치된 제1 컨택홀(CT1), 및 제2 전극(RME2)과 중첩하도록 배치된 제2 컨택홀(CT2)을 포함할 수 있다. 제1 컨택홀(CT1) 및 제2 컨택홀(CT2)은 제3 절연층(PAS3)을 관통하여 그 하부의 제1 전극(RME1) 및 제2 전극(RME2)의 상면 일부를 노출할 수 있다.
연결 전극(CNE)들의 배치 구조에 대응하여 복수의 발광 소자(ED)들은 양 단부가 접촉하는 연결 전극(CNE)에 따라 서로 다른 발광 소자(ED)들로 구분될 수 있다. 제1 발광 소자(ED1)는 제1 전극(RME1) 및 제3 전극(RME3) 상에 배치되어 제1 연결 전극(CNE1) 및 제3 연결 전극(CNE3)과 접촉하고, 제2 발광 소자(ED2)는 제2 전극(RME2) 및 제4 전극(RME4) 상에 배치되어 제2 연결 전극(CNE2) 및 제4 연결 전극(CNE4)과 접촉할 수 있다. 제3 발광 소자(ED3)는 제1 전극(RME1) 및 제3 전극(RME3) 상에 배치되어 제3 연결 전극(CNE3) 및 제5 연결 전극(CNE5)과 접촉하고, 제4 발광 소자(ED4)는 제2 전극(RME2) 및 제4 전극(RME4) 상에 배치되어 제4 연결 전극(CNE4) 및 제5 연결 전극(CNE5)과 접촉할 수 있다.
예를 들어, 제1 발광 소자(ED1)는 제1 단부가 제1 메인부(ME1)와 접촉하고 제2 단부가 제3 메인부(ME3)와 접촉할 수 있고, 제2 발광 소자(ED2)는 제1 단부가 제5 메인부(ME5)와 접촉하고 제2 단부가 제2 메인부(ME2)와 접촉할 수 있다. 제3 발광 소자(ED3)는 제1 단부가 제4 메인부(ME4)와 접촉하고 제2 단부가 제7 메인부(ME7)와 접촉할 수 있고, 제4 발광 소자(ED4)는 제1 단부가 제8 메인부(ME8)와 접촉하고 제2 단부가 제6 메인부(ME6)와 접촉할 수 있다. 복수의 발광 소자(ED)들은 복수의 연결 전극(CNE)들을 통해 서로 직렬로 연결될 수 있다. 본 실시예에 따른 표시 장치(10)는 각 서브 화소(SPXn)마다 더 많은 수의 발광 소자(ED)들을 포함하며 이들의 직렬 연결을 구성할 수 있어, 단위 면적 당 발광량이 더욱 증가할 수 있다. 또한, 표시 장치(10_1)는 연결 전극(CNE)들 중 적어도 일부가 발광 소자(ED)와 접촉하는 메인부와 전극(RME)과 접촉하는 컨택부들과 각각 전기적으로 연결되는 우회부 및 연결부를 포함하여, 메인부의 단선에 따른 불량을 방지할 수 있다. 표시 장치(10_1)는 각 서브 화소(SPXn)에서 미발광 소자로 남는 발광 소자(ED)들의 수를 줄일 수 있어 서브 화소(SPXn)의 암점 발생, 및 발광량 불량을 방지할 수 있다.
도 15는 다른 실시예에 따른 표시 장치의 일 서브 화소를 나타내는 평면도이다. 도 16은 도 15의 일 서브 화소에 배치된 연결 전극들을 나타내는 평면도이다. 도 17은 도 15의 N6-N6'선을 따라 자른 단면도이다. 도 18은 도 15의 N7-N7'선을 따라 자른 단면도이다. 도 19는 도 15의 N8-N8'선을 따라 자른 단면도이다.
도 15는 표시 장치(10_2)의 일 서브 화소(PXn)에 배치된 전극(RME; RME1, RME2)들, 뱅크 패턴(BP1, BP2)들과 뱅크층(BNL), 복수의 발광 소자(ED; ED1, ED2)들 및 연결 전극(CNE; CNE1, CNE2, CNE3)의 평면 배치를 도시하고 있다. 도 16은 표시 장치(10_2)의 일 서브 화소(PXn)에 배치된 뱅크 패턴(BP1, BP2)들과 뱅크층(BNL), 복수의 발광 소자(ED)들 및 연결 전극(CNE; CNE1, CNE2, CNE3)의 평면 배치를 도시하고 있다. 도 17은 일 서브 화소(SPXn)에 배치된 제1 발광 소자(ED1)와 제2 발광 소자(ED2)의 양 단부를 가로지르는 단면을 도시하고 있고, 도 18 및 도 19는 복수의 전극 컨택홀(CTD, CTS, CTA), 및 컨택홀(CT1, CT2)들을 가로지르는 단면을 도시하고 있다.
도 15 내지 도 19를 참조하면, 일 실시예에 따른 표시 장치(10)는 전극(RME), 연결 전극(CNE) 및 뱅크 패턴(BP1, BP2)의 구조가 상술한 실시예들과 다를 수 있다. 이하에서는 상술한 실시예들과 중복된 내용은 생략하고 차이점을 중심으로 설명하기로 한다.
복수의 뱅크 패턴(BP1, BP2)들은 제1 방향(DR1)으로 연장된 형상을 갖되, 제2 방향(DR2)으로 측정된 폭이 서로 다를 수 있고, 어느 한 뱅크 패턴(BP1, BP2)은 제2 방향(DR2)으로 이웃한 서브 화소(SPXn)들에 걸쳐 배치될 수 있다. 예를 들어, 뱅크 패턴(BP1, BP2)들은 각 서브 화소(SPXn)의 발광 영역(EMA) 내에 배치된 제1 뱅크 패턴(BP1), 및 서로 다른 서브 화소(SPXn)들의 발광 영역(EMA)에 걸쳐 배치된 제2 뱅크 패턴(BP2)을 포함할 수 있다.
제1 뱅크 패턴(BP1)은 발광 영역(EMA)의 중심부에서 배치되고, 제2 뱅크 패턴(BP2)들은 제1 뱅크 패턴(BP1)을 사이에 두고 이와 이격되어 배치된다. 제1 뱅크 패턴(BP1)과 제2 뱅크 패턴(BP2)은 제2 방향(DR2)을 따라 서로 교대로 배치될 수 있다. 제1 뱅크 패턴(BP1)과 제2 뱅크 패턴(BP2)이 이격된 사이에는 발광 소자(ED)들이 배치될 수 있다.
제1 뱅크 패턴(BP1)과 제2 뱅크 패턴(BP2)은 제1 방향(DR1) 길이는 서로 동일하되, 제2 방향(DR2)으로 측정된 폭은 서로 다를 수 있다. 뱅크층(BNL) 중 제1 방향(DR1)으로 연장된 부분은 제2 뱅크 패턴(BP2)과 두께 방향으로 중첩할 수 있다. 제1 뱅크 패턴(BP1)은 제1 전극(RME1)과 중첩하도록 배치되고, 제2 뱅크 패턴(BP2)은 제2 전극(RME2)의 전극 분지부(RM_B1, RM_B2)들 및 뱅크층(BNL)과 중첩하도록 배치될 수 있다.
제1 뱅크 패턴(BP1)과 제2 뱅크 패턴(BP2)은 제1 방향(DR1) 길이는 서로 동일하되, 제2 방향(DR2)으로 측정된 폭은 서로 다를 수 있다. 뱅크층(BNL) 중 제1 방향(DR1)으로 연장된 부분은 제2 뱅크 패턴(BP2)과 두께 방향으로 중첩할 수 있다. 뱅크 패턴(BP1, BP2)들은 표시 영역(DPA) 전면에서 섬형의 패턴으로 배치될 수 있다.
복수의 전극(RME)들은 각 서브 화소(SPXn)의 중심부에 배치된 제1 전극(RME1), 및 서로 다른 서브 화소(SPXn)들에 걸쳐 배치된 제2 전극(RME2)을 포함한다. 제1 전극(RME1)과 제2 전극(RME2)은 대체로 제1 방향(DR1)으로 연장된 형상을 갖되, 발광 영역(EMA)에 배치된 부분의 형상이 서로 다를 수 있다.
제1 전극(RME1)은 서브 화소(SPXn)의 중심에 배치되며, 발광 영역(EMA)에 배치된 부분은 제1 뱅크 패턴(BP1) 상에 배치될 수 있다. 제1 전극(RME1)은 서브 영역(SA)으로부터 제1 방향(DR1)으로 연장되어 다른 서브 화소(SPXn)의 서브 영역(SA)까지 연장될 수 있다. 제1 전극(RME1)은 제2 방향(DR2)으로 측정된 폭이 위치에 따라 달라지는 형상을 가질 수 있으며, 적어도 발광 영역(EMA)에서 제1 뱅크 패턴(BP1)과 중첩하는 부분은 제1 뱅크 패턴(BP1)보다 큰 폭을 가질 수 있다.
제2 전극(RME2)은 제1 방향(DR1)으로 연장된 부분과 발광 영역(EMA) 부근에서 분지된 부분들을 포함할 수 있다. 일 실시예에서, 제2 전극(RME2)은 제1 방향(DR1)으로 연장된 전극 줄기부(RM_S)와, 전극 줄기부(RM_S)로부터 분지되어 제2 방향(DR2)으로 절곡되었다가 다시 제1 방향(DR1)으로 연장된 복수의 전극 분지부(RM_B1, RM_B2)들을 포함할 수 있다. 전극 줄기부(RM_S)는 뱅크층(BNL)의 제1 방향(DR1)으로 연장된 부분과 중첩하도록 배치되고, 서브 영역(SA)의 제2 방향(DR2) 일 측에 배치될 수 있다. 전극 분지부(RM_B1, RM_B2)들은 뱅크층(BNL)의 제1 방향(DR1)으로 연장된 부분과 제2 방향(DR2)으로 연장된 부분에 배치된 전극 줄기부(RM_S)에서 분지되며, 서로 제2 방향(DR2) 양 측으로 절곡될 수 있다. 전극 분지부(RM_B1, RM_B2)들은 발광 영역(EMA)을 제1 방향(DR1)으로 가로지르며 배치되고, 다시 절곡되어 전극 줄기부(RM_S)에 통합되어 연결될 수 있다. 즉, 제2 전극(RME2)의 전극 분지부(RM_B1, RM_B2)들은 어느 한 서브 화소(SPXn)의 발광 영역(EMA)을 기준으로, 그 상측에서 분지되었다가 하측에서 다시 서로 연결될 수 있다.
제2 전극(RME2)은 제1 전극(RME1)의 좌측에 배치된 제1 전극 분지부(RM_B1)와 제1 전극(RME1)의 우측에 배치된 제2 전극 분지부(RM_B2)를 포함할 수 있다. 하나의 제2 전극(RME2)에 포함된 전극 분지부(RM_B1, RM_B2)들은 각각 제2 방향(DR2)으로 이웃한 서브 화소(SPXn)들의 발광 영역(EMA)에 배치되며, 하나의 서브 화소(SPXn)에는 서로 다른 제2 전극(RME2)의 전극 분지부(RM_B1, RM_B2)들이 배치될 수 있다. 제1 전극(RME1)을 기준으로 그 좌측에는 제2 전극(RME2)의 제1 전극 분지부(RM_B1)가 배치되고, 제1 전극(RME1)의 우측에는 다른 제2 전극(RME2)의 제2 전극 분지부(RM_B2)가 배치될 수 있다.
제2 전극(RME2)의 각 전극 분지부(RM_B1, RM_B2)들은 제2 뱅크 패턴(BP2)의 일 측과 중첩할 수 있다. 제1 전극 분지부(RM_B1)는 제1 뱅크 패턴(BP1)의 좌측에 배치된 제2 뱅크 패턴(BP2)과 부분적으로 중첩하고, 제2 전극 분지부(RM_B2)는 제1 뱅크 패턴(BP1)의 우측에 배치된 제2 뱅크 패턴(BP2)과 부분적으로 중첩할 수 있다. 제1 전극(RME1)은 양 측이 서로 다른 제2 전극(RME2)의 서로 다른 전극 분지부(RM_B1, RM_B2)와 이격 대향할 수 있고, 제1 전극(RME1)과 각 전극 분지부(RM_B1, RM_B2)들 사이의 간격은 서로 다른 뱅크 패턴(BP1, BP2)들 사이의 간격보다 작을 수 있다.
제1 전극(RME1)의 제2 방향(DR2)으로 측정된 폭은 제2 전극(RME2)의 전극 줄기부(RM_S) 및 전극 분지부(RM_B1, RM_B2)의 폭보다 클 수 있다. 제1 전극(RME1)은 제1 뱅크 패턴(BP1)보다 큰 폭을 갖고 양 측과 중첩하는 반면, 제2 전극(RME2)은 그 폭이 비교적 작게 형성되어 전극 분지부(RM_B1, RM_B2)들이 제2 뱅크 패턴(BP2)의 일 측과만 중첩할 수 있다.
제1 전극(RME1)은 뱅크층(BNL)의 제2 방향(DR2)으로 연장된 부분과 중첩하는 부분에서 제1 전극 컨택홀(CTD)을 통해 제3 도전층의 제1 도전 패턴(CDP)과 접촉할 수 있다. 제2 전극(RME2)은 전극 줄기부(RM_S)에서 제2 전극 컨택홀(CTS)을 통해 제3 도전층의 제2 전압 배선(VL2)과 접촉할 수 있다. 제1 전극(RME1)은 서브 영역(SA)에 배치된 부분이 제1 컨택홀(CT1)과 중첩하도록 배치되고, 제2 전극(RME2)은 전극 줄기부(RM_S)에서 제2 방향(DR2)으로 돌출되어 서브 영역(SA)에 배치된 부분을 포함하고, 상기 돌출된 부분에서 제2 컨택홀(CT2)과 중첩할 수 있다.
제1 전극(RME1)과 제2 전극(RME2) 중 제1 전극(RME1)은 서브 영역(SA)의 분리부(ROP1, ROP2)까지 배치되는 반면, 제2 전극(RME2)은 서브 영역(SA)에서 분리되지 않을 수 있다. 하나의 제2 전극(RME2)은 복수의 전극 줄기부(RM_S)와 전극 분지부(RM_B1, RM_B2)들을 포함하여 제1 방향(DR1)으로 연장되며 각 서브 화소(SPXn)의 발광 영역(EMA) 부근에서 분지된 형상을 가질 수 있다. 제1 전극(RME1)은 각 서브 화소(SPXn)의 서로 다른 서브 영역(SA1, SA2)에 배치된 분리부(ROP1, ROP2)들 사이에 배치되며 발광 영역(EMA)을 가로질러 배치될 수 있다.
일 실시예에 따르면, 표시 장치(10)는 각 서브 화소(SPXn)의 복수의 서브 영역(SA1, SA2) 중, 제1 서브 영역(SA1)에 배치되어 서로 다른 서브 화소(SPXn)의 제1 전극(RME1)들 사이에 배치된 배선 연결 전극(EP)을 포함할 수 있다. 서브 화소(SPXn)의 제2 서브 영역(SA)에는 배선 연결 전극(EP)이 배치되지 않고, 제1 방향(DR1)으로 인접한 다른 서브 화소(SPXn)들의 제1 전극(RME1)이 서로 이격될 수 있다. 복수의 서브 화소(SPXn)들 중 도 27에 도시된 서브 화소(SPXn)는 배선 연결 전극(EP)이 배치된 제1 서브 영역(SA1)이 발광 영역(EMA)의 상측에 배치되고 제2 서브 영역(SA2)이 발광 영역(EMA)의 하측에 배치될 수 있다. 반면, 도 27의 서브 화소(SPXn)와 제1 방향(DR1)으로 인접한 서브 화소(SPXn)는 배선 연결 전극(EP)이 배치된 제1 서브 영역(SA1)이 발광 영역(EMA)의 하측에 배치되고 제2 서브 영역(SA2)이 발광 영역(EMA)의 상측에 배치될 수 있다.
제1 전극(RME1)은 제1 서브 영역(SA1)에서 제1 분리부(ROP1)를 사이에 두고 배선 연결 전극(EP)과 이격될 수 있다. 하나의 제1 서브 영역(SA1)에는 2개의 제1 분리부(ROP1)들이 배치될 수 있고, 배선 연결 전극(EP)은 하측 제1 분리부(ROP1)를 사이에 두고 해당 서브 화소(SPXn)에 배치되는 제1 전극(RME1)과 이격되고, 상측 제1 분리부(ROP1)를 사이에 두고 다른 서브 화소(SPXn)에 배치되는 제1 전극(RME1)과 이격될 수 있다. 제2 서브 영역(SA2)에는 하나의 제2 분리부(ROP2)가 배치되고, 서로 다른 제1 전극(RME1)들이 제1 방향(DR1)으로 이격될 수 있다.
일 실시예예서, 배선 연결 전극(EP)은 비아층(VIA)을 관통하는 제3 전극 컨택홀(CTA)을 통해 제3 도전층의 제1 전압 배선(VL1)과 연결될 수 있다. 제1 전극(RME1)은 배선 연결 전극(EP)과 연결된 상태로 형성되고, 발광 소자(ED)들을 배치하기 위해 인가되는 전기 신호는 제1 전압 배선(VL1)으로부터 배선 연결 전극(EP)을 통해 제1 전극(RME1)으로 인가될 수 있다. 발광 소자(ED)를 배치하는 공정은 제1 전압 배선(VL1) 및 제2 전압 배선(VL2)으로 신호가 인가되고, 이들은 각각 제1 전극(RME1)과 제2 전극(RME2)으로 전달될 수 있다.
한편, 제2 전극 컨택홀(CTS)은 후술하는 제3 전극 컨택홀(CTA)과 상대적인 배치가 다를 수 있다. 제2 전극 컨택홀(CTS)은 뱅크층(BNL) 중 제2 서브 영역(SA2)을 둘러싸는 부분에 배치되고, 제3 전극 컨택홀(CTA)은 제1 서브 영역(SA1)에 배치될 수 있다. 이는 제2 전극 컨택홀(CTS) 및 제3 전극 컨택홀(CTA)이 각각 서로 다른 전압 배선(VL1, VL2)의 상면을 노출하므로, 그에 대응하여 각 전극 컨택홀의 위치가 결정된 것일 수 있다.
뱅크층(BNL)은 상술한 실시예와 유사하게 발광 영역(EMA) 및 복수의 서브 영역(SA1, SA2)들을 둘러쌀 수 있다. 다만, 표시 장치(10)가 서로 구분되는 서브 영역(SA1, SA2)들을 포함하는 실시예에서, 뱅크층(BNL)이 둘러싸는 영역들이 서로 구분될 수 있다. 뱅크층(BNL)은 서로 다른 서브 영역(SA1, SA2)들을 둘러싸는 점을 제외하고는 상술한 실시예와 동일하다.
복수의 발광 소자(ED)들은 서로 다른 뱅크 패턴(BP1, BP2) 사이에서 서로 다른 전극(RME)들 상에 배치될 수 있다. 발광 소자(ED)는 양 단부가 제1 전극(RME1) 및 제2 전극(RME2)의 제2 전극 분지부(RM_B2)상에 배치된 제1 발광 소자(ED1), 및 양 단부가 제1 전극(RME1) 및 다른 제2 전극(RME2)의 제1 전극 분지부(RM_B1) 상에 배치된 제2 발광 소자(ED2)를 포함할 수 있다. 제1 발광 소자(ED1)들은 제1 전극(RME1)을 기준으로 우측에 배치되고, 제2 발광 소자(ED2)들은 제1 전극(RME1)을 기준으로 좌측에 배치될 수 있다. 제1 발광 소자(ED1)들은 제1 전극(RME1) 및 제2 전극(RME2) 상에 배치되고, 제2 발광 소자(ED2)들은 제1 전극(RME1) 및 제2 전극(RME2) 상에 배치될 수 있다.
복수의 연결 전극(CNE; CNE1, CNE2, CNE3)들은 제1 연결 전극(CNE1), 제2 연결 전극(CNE2), 및 제3 연결 전극(CNE3)을 포함할 수 있다. 복수의 연결 전극(CNE1, CNE2, CNE3)들은 각각 적어도 하나의 메인부(ME1, ME2, ME3, ME4)를 포함하여 발광 소자(ED)와 접촉할 수 있다. 연결 전극(CNE1, CNE2, CNE3)들 중 일부는 컨택부(CP1, CP2)를 포함하여 전극(RME1, RME2)과 접촉하고, 다른 일부는 우회부(PE1, PE2) 및 연결부(BE1, BE2, BE3)를 포함할 수 있다.
제1 연결 전극(CNE1)은 제1 방향(DR1)으로 연장된 형상을 갖고 제1 전극(RME1) 상에 배치된 제1 메인부(ME1)를 포함할 수 있다. 제1 메인부(ME1) 중 제1 뱅크 패턴(BP1) 상에 배치된 부분은 제1 전극(RME1)과 중첩하고, 이로부터 제1 방향(DR1)으로 연장되어 뱅크층(BNL)을 넘어 발광 영역(EMA)의 상측에 위치한 제1 서브 영역(SA1)까지 배치될 수 있다. 제1 연결 전극(CNE1)은 제1 서브 영역(SA1)에서 제1 컨택홀(CT1)을 통해 제1 전극(RME1)과 접촉하는 제1 컨택부(CP1)를 포함하고, 제1 컨택부(CP1)와 제1 메인부(ME1)는 서로 전기적으로 연결될 수 있다. 일 예로, 제1 메인부(ME1)는 제1 컨택부(CP1)와 일체화되어 연결될 수 있다.
제2 연결 전극(CNE2)은 제1 방향(DR1)으로 연장된 형상을 갖고 제2 전극(RME2) 상에 배치된 제2 메인부(ME2)를 포함할 수 있다. 제2 메인부(ME2) 중 제2 뱅크 패턴(BP2) 상에 배치된 부분은 제2 전극(RME2)과 중첩하고, 이로부터 제1 방향(DR1)으로 연장되어 뱅크층(BNL)을 넘어 발광 영역(EMA)의 상측에 위치한 제1 서브 영역(SA1)까지 배치될 수 있다. 제2 연결 전극(CNE2)은 제1 서브 영역(SA1)에서 제2 컨택홀(CT2)을 통해 제2 전극(RME2)과 접촉하는 제2 컨택부(CP2)를 포함하고, 제2 컨택부(CP2)와 제2 메인부(ME2)는 서로 전기적으로 연결될 수 있다. 일 예로, 제2 메인부(ME2)는 제2 컨택부(CP2)와 일체화되어 연결될 수 있다.
도 15의 서브 화소(SPXn)와 제1 방향(DR1)으로 인접한 서브 화소(SPXn)에서는 제1 연결 전극(CNE1)과 제2 연결 전극(CNE2)이 각각 제2 서브 영역(SA2)에 배치된 컨택홀(CT1, CT2)들을 통해 각각 제1 전극(RME1)과 제2 전극(RME2)에 접촉할 수 있다.
제3 연결 전극(CNE3)은 제3 메인부(ME3) 및 제4 메인부(ME4)를 포함할 수 있다. 제3 메인부(ME3)는 발광 영역(EMA) 내에서 제1 연결 전극(CNE1)의 제1 메인부(ME1)와 대향하며 제2 전극(RME2)의 제2 전극 분지부(RM_B2) 상에 배치되고, 제4 메인부(ME4)는 발광 영역(EMA) 내에서 제2 연결 전극(CNE2)의 제2 메인부(ME2)와 대향하며 제1 전극(RME1) 상에 배치된다.
도 11 내지 도 14의 실시예를 참조하여 상술한 바와 유사하게, 복수의 연결 전극(CNE1, CNE2, CNE3)들의 메인부(ME1~ME4)들은 최외곽 메인부(ME2, ME3)와 내측 메인부(ME1, ME4)로 구분될 수 있다. 제2 전극(RME2) 상에 배치된 제2 메인부(ME2) 및 제3 메인부(ME3)는 최외곽 메인부이고, 제1 전극(RME1) 상에 배치된 제1 메인부(ME1) 및 제4 메인부(ME4)는 내측 메인부일 수 있다.
일 실시예에 따르면, 복수의 연결 전극(CNE)들 중 일부는 메인부(ME1~ME4)들의 단선에 따른 발광 소자(ED)의 미발광 불량을 방지하기 위해, 메인부(ME1~ME4)들과 연결된 연결부(BE1~BE3)들 및 우회부(PE1, PE2)들을 포함할 수 있다. 또한, 몇몇 연결 전극(CNE)들은 둘 이상의 메인부들을 포함하여 이들을 연결하는 연결부를 포함할 수도 있다.
제2 연결 전극(CNE2)은 제2 메인부(ME2)와 제2 방향(DR2)으로 이격된 제1 우회부(PE1), 제1 우회부(PE1) 및 제2 메인부(ME2)와 연결된 복수의 제1 연결부(BE1)들을 포함할 수 있다. 제1 우회부(PE1)는 뱅크층(BNL) 상에 배치될 수 있다. 제1 연결부(BE1)들은 뱅크층(BNL) 중 제2 방향(DR2)으로 연장된 부분 상에 배치되며, 제2 메인부(ME2) 중 뱅크층(BNL) 상에 배치된 부분, 및 제1 우회부(PE1)와 연결될 수 있다. 제2 연결 전극(CNE2)은 최외곽 메인부인 제2 메인부(ME2)를 포함하며, 제2 메인부(ME2)의 단선에 따른 불량을 방지하기 위한 제1 우회부(PE1), 및 제1 연결부(BE1)를 더 포함할 수 있다. 제2 연결 전극(CNE2)의 제2 메인부(ME2), 제1 우회부(PE1), 및 제1 연결부(BE1)는 서로 일체화되어 연결되며, 이들은 각각 제2 컨택부(CP2)와 전기적으로 연결될 수 있다.
제3 연결 전극(CNE3)은 제3 메인부(ME3)와 제2 방향(DR2)으로 이격된 제2 우회부(PE2), 제3 메인부(ME3), 제4 메인부(ME4) 및 제2 우회부(PE2)와 연결된 제2 연결부(BE2), 및 제2 우회부(PE2) 및 제3 메인부(ME3)와 연결된 제3 연결부(BE3)를 포함할 수 있다. 제2 우회부(PE2)는 뱅크층(BNL) 상에 배치될 수 있다. 제2 우회부(PE2)는 제2 연결 전극(CNE2)의 제1 우회부(PE1)와 제2 방향(DR2)으로 이격될 수 있다. 제2 연결부(BE2) 및 제3 연결부(BE3)는 각각 뱅크층(BNL)의 제2 방향(DR2)으로 연장된 부분 상에 배치될 수 있다. 제2 연결부(BE2)는 제3 메인부(ME3), 제4 메인부(ME4) 및 제2 우회부(PE2)와 연결될 수 있다. 제2 연결부(BE2)는 발광 영역(EMA)의 하측에 배치되어 제3 메인부(ME3) 및 제4 메인부(ME4)와 각각 연결될 수 있다. 제3 연결부(BE3)는 발광 영역(EMA)의 상측에 배치되어 제3 메인부(ME3) 중 뱅크층(BNL) 상에 배치된 부분, 및 제2 우회부(PE2)와 연결될 수 있다. 제3 연결 전극(CNE3)은 최외곽 메인부인 제3 메인부(ME3)를 포함하며, 제3 메인부(ME3)의 단선에 따른 불량을 방지하기 위한 제2 우회부(PE2), 제2 연결부(BE2) 및 제3 연결부(BE3)를 더 포함할 수 있다. 제3 연결 전극(CNE3)의 제3 메인부(ME3), 제4 메인부(ME4), 제2 우회부(PE2), 제2 연결부(BE2) 및 제3 연결부(BE3)는 서로 일체화되어 연결될 수 있다.
제1 발광 소자(ED1)는 제1 단부가 제1 연결 전극(CNE1)의 제1 메인부(ME1)와 접촉하고, 제2 단부가 제3 연결 전극(CNE3)의 제3 메인부(ME3)와 접촉할 수 있다. 제2 발광 소자(ED2)는 제1 단부가 제3 연결 전극(CNE3)의 제4 메인부(ME4)와 접촉하고, 제2 단부가 제2 연결 전극(CNE2)의 제2 메인부(ME2)와 접촉할 수 있다. 제1 발광 소자(ED1)의 제1 단부 및 제2 발광 소자(ED2)의 제2 단부는 각각 제1 연결 전극(CNE1) 및 제2 연결 전극(CNE2)과 전기적으로 연결되어 전극(RME)으로부터 전기 신호가 전달되고, 제1 발광 소자(ED1)의 제2 단부 및 제2 발광 소자(ED2)의 제1 단부는 각각 제3 연결 전극(CNE3)과 전기적으로 연결되어 직렬 연결을 구성할 수 있다.
도 20은 다른 실시예에 따른 표시 장치의 일 서브 화소에 배치된 연결 전극들을 나타내는 평면도이다. 도 21은 도 20의 일 서브 화소에 배치된 연결 전극들을 나타내는 평면도이다. 도 22는 도 20의 N9-N9'선을 따라 자른 단면도이다.
도 20 내지 도 22를 참조하면, 일 실시예에 따른 표시 장치(10_3)는 연결 전극(CNE)들 중 우회부(PE1, PE2)를 포함하는 연결 전극(CNE2, CNE3)들이 더 많은 수의 연결부(BE4, BE5)들을 포함할 수 있다. 본 실시예는 연결 전극(CNE2, CNE3)들 중 일부가 추가의 연결부(BE4, BE5)들을 더 포함하는 점에서 도 15 내지 도 19의 실시예와 차이가 있다. 이하, 중복된 내용에 대한 설명은 생략하고 차이점을 중심으로 설명하기로 한다.
제2 연결 전극(CNE2)은 제2 메인부(ME2), 제1 우회부(PE1) 및 복수의 제1 연결부(BE1)들에 더하여, 복수의 제4 연결부(BE4)들을 더 포함할 수 있다. 제4 연결부(BE4)들은 제2 방향(DR2)으로 연장되어 제2 메인부(ME2) 및 제1 우회부(PE1)와 연결될 수 있다. 제4 연결부(BE4)들은 제1 연결부(BE1)들 사이에 배치되어 이들과 이격될 수 있다. 다만, 제1 연결부(BE1)들과 달리 제4 연결부(BE4)들은 뱅크층(BNL) 중 적어도 일부와 비중첩할 수 있고, 상기 비중첩하는 부분은 발광 영역(EMA) 내에 배치될 수도 있다.
이와 유사하게, 제3 연결 전극(CNE3)은 제3 메인부(ME3), 제4 메인부(ME4), 제2 우회부(PE2), 제2 연결부(BE2) 및 제3 연결부(BE3)들 더하여, 복수의 제5 연결부(BE5)들을 더 포함할 수 있다. 제5 연결부(BE5)들은 제2 방향(DR2)으로 연장되어 제3 메인부(ME3) 및 제2 우회부(PE2)와 연결될 수 있다. 제5 연결부(BE5)들은 제2 연결부(BE2) 및 제3 연결부(BE3) 사이에 배치되어 이들과 이격될 수 있다. 다만, 제2 연결부(BE2) 및 제3 연결부(BE3)와 달리 제5 연결부(BE5)들은 뱅크층(BNL) 중 적어도 일부와 비중첩할 수 있고, 상기 비중첩하는 부분은 발광 영역(EMA) 내에 배치될 수도 있다.
상술한 바와 같이, 뱅크 패턴(BP1, BP2)들 사이, 및 전극(RME)들 상에 발광 소자(ED)들이 뭉친 상태로 배치되면, 연결 전극(CNE)들의 메인부(ME1, ME2, ME3, ME4)들이 단선될 수 있다. 뱅크 패턴(BP1, BP2)들 사이에 발광 소자(ED)들이 뭉친 상태로 배치된 부분이 다수 형성될 경우, 메인부(ME1, ME2, ME3, ME4)들이 단선된 부분이 증가할 수 있다. 그에 대응하여 연결 전극(CNE)들이 더 많은 수의 연결부(BE1~BE5)들을 포함한다면, 메인부(ME1, ME2, ME3, ME4)들이 단선된 부분이 많더라도 미발광 소자로 남는 발광 소자(ED)들의 수를 줄일 수 있고, 화소(PX)의 발광 불량을 방지할 수 있다.
도 23은 다른 실시예에 따른 표시 장치의 일 서브 화소에 배치된 연결 전극들을 나타내는 평면도이다. 도 24는 도 23의 일 서브 화소에 배치된 연결 전극들을 나타내는 평면도이다. 도 25는 도 23의 N10-N10'선을 따라 자른 단면도이다.
도 23 내지 도 25를 참조하면, 일 실시예에 따른 표시 장치(10_4)는 연결 전극(CNE)들 중 우회부(PE1, PE2)를 포함하는 연결 전극(CNE2, CNE3)들이 우회부(PE1, PE2)와 메인부(ME2, ME3) 사이의 간격이 비교적 좁아질 수 있다. 본 실시예는 연결 전극(CNE2, CNE3)들의 우회부(PE1, PE2)가 부분적으로 발광 영역(EMA) 내에 배치된 점에서 도 15 내지 도 19의 실시예와 차이가 있다. 이하, 중복된 내용에 대한 설명은 생략하고 차이점을 중심으로 설명하기로 한다.
일 실시예에 따르면, 연결 전극(CNE)들의 우회부(PE1, PE2)들은 발광 영역(EMA) 및 뱅크층(BNL)에 걸쳐 배치될 수 있다. 우회부(PE1, PE2)들 중 일부는 뱅크층(BNL)과 중첩하도록 배치되고, 다른 일부는 뱅크층(BNL)과 비중첩하도록 배치될 수도 있다. 이 경우, 연결 전극(CNE)의 메인부(ME1, ME2, ME3, ME4)와 우회부(PE1, PE2) 사이의 간격이 상대적으로 좁아질 수 있다. 표시 장치(10_4)는 연결 전극(CNE)이 메인부(ME1, ME2, ME3, ME4)에 더하여 우회부(PE1, PE2)들을 더 포함하여, 서브 화소(SPXn)의 단위 면적 당 연결 전극(CNE)들이 배치되기 위한 면적이 필요할 수 있다. 다만, 우회부(PE1, PE2)가 뱅크층(BNL) 및 발광 영역(EMA)에 걸쳐 배치됨에 따라, 연결 전극(CNE)의 메인부(ME1, ME2, ME3, ME4)와 우회부(PE1, PE2)가 배치되기 위해 필요한 면적이 줄어들 수 있다. 그에 따라, 일 실시예에 따른 표시 장치(10_4)는 단위 면적 당 많은 수의 화소(PX) 및 서브 화소(SPXn)들을 포함하여 초고해상도 표시 장치의 구현에 이점이 있다.
도 26은 다른 실시예에 따른 표시 장치의 일 서브 화소에 배치된 연결 전극들을 나타내는 평면도이다. 도 27은 도 26의 N11-N11'선을 따라 자른 단면도이다.
도 26 및 도 27을 참조하면, 일 실시예에 따른 표시 장치(10_5)는 제3 절연층(PAS3)이 생략되고, 연결 전극(CNE)들이 서로 동일한 층에 배치될 수 있다. 본 실시예는 연결 전극(CNE)들의 배치 구조가 다른 점에서 도 15 내지 도 19의 실시예와 차이가 있다.
제2 절연층(PAS2)은 복수의 발광 소자(ED)들 상에 배치될 수 있다. 제2 절연층(PAS2)은 제1 방향(DR1)으로 연장되어 복수의 발광 소자(ED)들 상에 배치될 수 있다. 제2 절연층(PAS2)은 발광 소자(ED)의 외면을 부분적으로 감싸도록 배치되며, 발광 소자(ED)의 양 측, 또는 양 단부는 덮지 않을 수 있다. 제2 절연층(PAS2)은 평면도상 각 서브 화소(SPXn) 내에서 선형 또는 섬형 패턴을 형성할 수 있다. 제2 절연층(PAS2)은 발광 소자(ED)를 보호함과 동시에 표시 장치(10_5)의 제조 공정에서 발광 소자(ED)들을 고정시킬 수 있다. 제2 절연층(PAS2)은 발광 소자(ED)와 그 하부의 제1 절연층(PAS1) 사이의 공간을 채우도록 배치될 수도 있다.
복수의 연결 전극(CNE; CNE1, CNE2, CNE3)들은 전극(RME)들 및 발광 소자(ED) 상에 배치될 수 있다. 복수의 연결 전극(CNE)들은 제1 절연층(PAS1) 상에서 제2 절연층(PAS2)이 배치되지 않은 영역에 배치되며, 일부분이 제2 절연층(PAS2)의 측면에 접촉하도록 배치될 수 있다. 제1 연결 전극(CNE1)의 제1 메인부(ME1)는 제3 연결 전극(CNE3)의 제3 메인부(ME3)와 제2 절연층(PAS2)을 사이에 두고 이격되며, 제2 연결 전극(CNE2)의 제2 메인부(ME2)는 제3 연결 전극(CNE3)의 제4 메인부(ME4)와 제2 절연층(PAS2)을 사이에 두고 이격될 수 있다. 각 연결 전극(CNE)들은 실질적으로 동일한 층에 배치될 수 있다. 본 실시예의 표시 장치(10_5)는 서로 다른 연결 전극(CNE)들이 동일한 공정에서 형성될 수 있어 제조 공정 상 이점이 있다.
이상 첨부된 도면을 참조하여 본 발명의 실시예들을 설명하였지만, 본 발명이 속하는 기술분야에서 통상의 지식을 가진 자는 본 발명의 그 기술적 사상이나 필수적인 특징을 변경하지 않고서 다른 구체적인 형태로 실시될 수 있다는 것을 이해할 수 있을 것이다. 그러므로 이상에서 기술한 실시예들은 모든 면에서 예시적인 것이며 한정적이 아닌 것으로 이해해야만 한다.
Claims (20)
- 제1 방향으로 연장된 제1 전극, 및 상기 제1 전극과 제2 방향으로 이격된 제2 전극;상기 제1 전극 및 상기 제2 전극 상에 배치된 복수의 발광 소자들; 및상기 발광 소자의 제1 단부와 전기적으로 연결된 제1 연결 전극, 및 상기 발광 소자의 제2 단부와 전기적으로 연결된 제2 연결 전극을 포함하고,상기 제1 연결 전극은 상기 제1 전극 상에 배치되어 상기 발광 소자와 접촉하는 제1 메인부, 상기 제1 메인부와 일부분이 이격된 제1 우회부, 및 상기 제1 메인부와 상기 제1 우회부를 전기적으로 연결하는 복수의 제1 연결부들을 포함하는 표시 장치.
- 제1 항에 있어서,상기 제1 방향 및 상기 제2 방향으로 연장되어 상기 발광 소자들이 배치된 발광 영역을 둘러싸는 뱅크층을 더 포함하고,상기 제1 우회부는 각각 상기 뱅크층 상에 배치된 표시 장치.
- 제2 항에 있어서,상기 제2 연결 전극은 상기 제2 전극 상에 배치되어 상기 발광 소자와 전기적으로 접촉하는 제2 메인부, 상기 제2 메인부와 일부분이 이격되어 상기 뱅크층 상에 배치된 제2 우회부, 및 상기 제2 메인부와 상기 제2 우회부를 전기적으로 연결하는 복수의 제2 연결부들을 포함하고,상기 제1 우회부는 상기 제1 전극과 비중첩하고 상기 제2 우회부는 상기 제2 전극과 비중첩하는 표시 장치.
- 제3 항에 있어서,상기 제1 메인부 및 상기 제2 메인부는 각각 상기 제1 방향으로 연장되고,상기 제1 우회부 및 상기 제2 우회부는 각각 상기 제1 방향으로 연장된 표시 장치.
- 제3 항에 있어서,상기 제1 메인부 및 상기 제2 메인부는 일부분이 상기 뱅크층 상에 배치되고,상기 제1 연결부 및 상기 제2 연결부는 각각 상기 뱅크층 상에 배치된 표시 장치.
- 제3 항에 있어서,상기 제1 우회부 및 상기 제2 우회부는 각각 일부분이 상기 발광 영역과 중첩하도록 배치된 표시 장치.
- 제6 항에 있어서,상기 제1 우회부와 상기 제2 우회부, 및 상기 제1 연결부와 상기 제2 연결부들 각각은 상기 발광 소자와 비중첩하는 표시 장치.
- 제3 항에 있어서,상기 발광 영역과 상기 제1 방향으로 이격된 서브 영역을 더 포함하고,상기 제1 메인부 및 상기 제2 메인부는 상기 서브 영역까지 연장되며,상기 제1 연결 전극은 상기 서브 영역에 배치되어 상기 제1 전극과 전기적으로 연결된 제1 컨택부를 더 포함하고,상기 제2 연결 전극은 상기 서브 영역에 배치되어 상기 제2 전극과 전기적으로 연결된 제2 컨택부를 더 포함하는 표시 장치.
- 제8 항에 있어서,상기 제1 메인부, 상기 제1 연결부들, 및 상기 제1 우회부는 상기 제1 컨택부와 전기적으로 연결되고,상기 제2 메인부, 상기 제2 연결부들 및 상기 제2 우회부는 상기 제2 컨택부와 전기적으로 연결된 표시 장치.
- 제3 항에 있어서,상기 제1 연결 전극은 상기 제1 연결부와 이격되고 상기 제1 메인부 및 상기 제1 우회부와 전기적으로 연결된 제3 연결부를 더 포함하는 표시 장치.
- 제3 항에 있어서,상기 제1 방향으로 연장되고 상기 제1 전극과 중첩하는 제1 뱅크 패턴, 및 상기 제2 방향으로 연장되고 상기 제2 전극으로 중첩하는 제2 뱅크 패턴을 더 포함하고,상기 제1 뱅크 패턴은 상기 제1 메인부와 중첩하되 상기 제1 우회부와 비중첩하고,상기 제2 뱅크 패턴은 상기 제2 메인부와 중첩하되 상기 제2 우회부와 비중첩하는 표시 장치.
- 제2 항에 있어서,상기 제2 전극을 사이에 두고 상기 제1 전극과 상기 제2 방향으로 이격된 제3 전극을 더 포함하고,상기 발광 소자는 상기 제2 전극 및 상기 제3 전극 상에 배치된 제1 발광 소자, 및 상기 제1 전극 및 상기 제2 전극 상에 배치된 제2 발광 소자를 포함하며,상기 제1 연결 전극은 상기 제2 발광 소자의 제2 단부와 전기적으로 연결되고,상기 제2 연결 전극은 상기 제1 발광 소자의 제1 단부와 전기적으로 연결된 표시 장치.
- 제12 항에 있어서,상기 제3 전극 상에 배치되어 상기 제1 발광 소자의 제2 단부와 전기적으로 접촉하는 제3 메인부,상기 제2 전극 상에서 상기 제1 메인부와 이격되어 배치되고 상기 제2 발광 소자의 제1 단부와 전기적으로 접촉하는 제4 메인부,상기 제3 메인부와 일부분이 이격된 제2 우회부, 상기 제3 메인부,상기 제4 메인부, 및 상기 제2 우회부와 전기적으로 연결된 제2 연결부, 및상기 제3 메인부 및 상기 제2 우회부와 전기적으로 연결된 제3 연결부를 포함하는 제3 연결 전극을 더 포함하는 표시 장치.
- 제13 항에 있어서,상기 제2 연결부, 상기 제3 연결부, 및 상기 제2 우회부는 각각 상기 뱅크층 상에 배치된 표시 장치.
- 제12 항에 있어서,상기 제1 연결 전극은 상기 제1 전극과 전기적으로 접촉하는 제1 컨택부를 더 포함하고,상기 제2 연결 전극은 상기 제2 전극과 전기적으로 접촉하는 제2 컨택부를 더 포함하는 표시 장치.
- 제1 방향으로 연장되고 서로 제2 방향으로 이격된 복수의 전극들로서, 제1 전극, 상기 제1 전극과 제2 방향으로 이격된 제2 전극, 상기 제1 전극과 상기 제2 전극 사이에 배치된 제3 전극, 및 상기 제2 전극을 사이에 두고 상기 제3 전극과 상기 제2 방향으로 이격된 제4 전극;상기 제2 방향으로 이격된 상기 전극들 상에 배치된 복수의 발광 소자들;상기 제1 방향 및 상기 제2 방향으로 연장되고 발광 소자들이 배치된 발광 영역을 둘러싸는 뱅크층; 및상기 전극들 중 적어도 어느 하나 상에 배치되며 상기 발광 소자와 전기적으로 접촉하는 메인부를 포함하는 복수의 연결 전극들을 포함하고,상기 연결 전극은,상기 제1 전극 상에 배치된 제1 메인부를 포함하는 제1 연결 전극;상기 제2 전극 상에 배치된 제2 메인부를 포함하는 제2 연결 전극;상기 제3 전극 상에 배치되고 상기 제1 메인부와 대향하는 제3 메인부, 및 상기 제1 전극 상에 배치되어 상기 제1 메인부와 상기 제1 방향으로 이격된 제4 메인부를 포함하는 제3 연결 전극;상기 제4 전극 상에 배치되고 상기 제2 메인부와 대향하는 제5 메인부, 및 상기 제2 전극 상에 배치되어 상기 제2 메인부와 상기 제1 방향으로 이격된 제6 메인부를 포함하는 제4 연결 전극; 및상기 제2 전극 상에 배치되어 상기 제2 메인부와 상기 제1 방향으로 이격된 제7 메인부, 및 상기 제3 전극 상에 배치되어 상기 제3 메인부와 상기 제1 방향으로 이격된 제8 메인부를 포함하는 제5 연결 전극을 포함하고,상기 제1 연결 전극은 상기 제1 메인부와 일부분이 이격되어 상기 뱅크층 상에 배치된 제1 우회부,상기 뱅크층 상에 배치되어 상기 제1 우회부와 상기 제1 메인부를 전기적으로 연결하는 제1 연결부, 및일부분이 상기 발광 영역에 배치되고 상기 제1 우회부와 상기 제1 메인부를 전기적으로 연결하는 제2 연결부를 포함하는 표시 장치.
- 제16 항에 있어서,상기 제3 연결 전극은 상기 제4 메인부와 일부분이 이격되어 상기 뱅크층 상에 배치된 제3 우회부,일부분이 상기 발광 영역에 배치되어 상기 제3 메인부, 상기 제4 메인부, 및 상기 제3 우회부를 전기적으로 연결하는 제3 연결부, 및상기 뱅크층 상에 배치되어 상기 제4 메인부 및 상기 제3 우회부를 전기적으로 연결하는 제4 연결부를 더 포함하고,상기 제4 연결 전극은 상기 제5 메인부와 일부분이 이격되어 상기 뱅크층 상에 배치된 제4 우회부,일부분이 상기 발광 영역에 배치되어 상기 제5 메인부, 상기 제6 메인부, 및 상기 제4 우회부를 전기적으로 연결하는 제5 연결부, 및상기 뱅크층 상에 배치되어 상기 제5 메인부 및 상기 제4 우회부를 전기적으로 연결하는 제6 연결부를 더 포함하는 표시 장치.
- 제16 항에 있어서,상기 제5 연결 전극은 상기 제8 메인부와 일부분이 이격되어 상기 뱅크층 상에 배치된 제5 우회부,상기 뱅크층 상에 배치되어 상기 제7 메인부, 상기 제8 메인부, 및 상기 제5 우회부를 전기적으로 연결하는 제7 연결부, 및일부분이 상기 발광 영역에 배치되어 상기 제8 메인부 및 상기 제5 우회부를 전기적으로 연결하는 제8 연결부를 더 포함하는 표시 장치.
- 제16 항에 있어서,상기 발광 영역의 상기 제1 방향에 배치된 서브 영역을 더 포함하고,상기 제1 연결 전극은 상기 제1 메인부와 전기적으로 연결되고 상기 서브 영역에서 상기 제1 전극과 전기적으로 접촉하는 제1 컨택부를 더 포함하고,상기 제2 연결 전극은 상기 제2 메인부와 전기적으로 연결되고 상기 서브 영역에서 상기 제2 전극과 전기적으로 접촉하는 제2 컨택부를 더 포함하는 표시 장치.
- 제19 항에 있어서,상기 발광 소자는 상기 제1 전극 및 상기 제3 전극 상에 배치되어 제1 단부가 상기 제1 메인부와 전기적으로 접촉하고 제2 단부가 상기 제3 메인부와 전기적으로 접촉하는 제1 발광 소자,상기 제2 전극 및 상기 제4 전극 상에 배치되어 제1 단부가 상기 제5 메인부와 전기적으로 접촉하고 제2 단부가 상기 제2 메인부와 전기적으로 접촉하는 제2 발광 소자,상기 제1 전극 및 상기 제3 전극 상에 배치되어 제1 단부가 상기 제4 메인부와 전기적으로 접촉하고 제2 단부가 상기 제7 메인부와 전기적으로 접촉하는 제3 발광 소자, 및상기 제2 전극 및 상기 제4 전극 상에 배치되어 제1 단부가 상기 제8 메인부와 전기적으로 접촉하고 제2 단부가 상기 제6 메인부와 전기적으로 접촉하는 제4 발광 소자를 포함하는 표시 장치.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202280086368.7A CN118476043A (zh) | 2021-12-29 | 2022-12-26 | 显示装置 |
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020210191647A KR20230102036A (ko) | 2021-12-29 | 2021-12-29 | 표시 장치 |
KR10-2021-0191647 | 2021-12-29 |
Publications (1)
Publication Number | Publication Date |
---|---|
WO2023128502A1 true WO2023128502A1 (ko) | 2023-07-06 |
Family
ID=86897277
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
PCT/KR2022/021275 WO2023128502A1 (ko) | 2021-12-29 | 2022-12-26 | 표시 장치 |
Country Status (4)
Country | Link |
---|---|
US (1) | US20230207610A1 (ko) |
KR (1) | KR20230102036A (ko) |
CN (1) | CN118476043A (ko) |
WO (1) | WO2023128502A1 (ko) |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20130027623A1 (en) * | 2010-03-12 | 2013-01-31 | Sharp Kabushiki Kaisha | Light-emitting device manufacturing method, light-emitting device, lighting device, backlight, liquid-crystal panel, display device, display device manufacturing method, display device drive method and liquid-crystal display device |
JP2020008751A (ja) * | 2018-07-10 | 2020-01-16 | 株式会社ブイ・テクノロジー | 画素のリペア方法 |
WO2021118081A1 (ko) * | 2019-12-12 | 2021-06-17 | 삼성디스플레이 주식회사 | 표시 장치 및 그의 제조 방법 |
KR20210132260A (ko) * | 2020-04-24 | 2021-11-04 | 삼성디스플레이 주식회사 | 표시 장치 및 그의 리페어 방법 |
KR20210132259A (ko) * | 2020-04-24 | 2021-11-04 | 삼성디스플레이 주식회사 | 화소, 이를 구비한 표시 장치, 및 그의 제조 방법 |
-
2021
- 2021-12-29 KR KR1020210191647A patent/KR20230102036A/ko unknown
-
2022
- 2022-12-26 CN CN202280086368.7A patent/CN118476043A/zh active Pending
- 2022-12-26 WO PCT/KR2022/021275 patent/WO2023128502A1/ko unknown
- 2022-12-28 US US18/089,701 patent/US20230207610A1/en active Pending
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20130027623A1 (en) * | 2010-03-12 | 2013-01-31 | Sharp Kabushiki Kaisha | Light-emitting device manufacturing method, light-emitting device, lighting device, backlight, liquid-crystal panel, display device, display device manufacturing method, display device drive method and liquid-crystal display device |
JP2020008751A (ja) * | 2018-07-10 | 2020-01-16 | 株式会社ブイ・テクノロジー | 画素のリペア方法 |
WO2021118081A1 (ko) * | 2019-12-12 | 2021-06-17 | 삼성디스플레이 주식회사 | 표시 장치 및 그의 제조 방법 |
KR20210132260A (ko) * | 2020-04-24 | 2021-11-04 | 삼성디스플레이 주식회사 | 표시 장치 및 그의 리페어 방법 |
KR20210132259A (ko) * | 2020-04-24 | 2021-11-04 | 삼성디스플레이 주식회사 | 화소, 이를 구비한 표시 장치, 및 그의 제조 방법 |
Also Published As
Publication number | Publication date |
---|---|
KR20230102036A (ko) | 2023-07-07 |
CN118476043A (zh) | 2024-08-09 |
US20230207610A1 (en) | 2023-06-29 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
WO2021125704A1 (ko) | 표시 장치 | |
WO2021235689A1 (ko) | 표시 장치 | |
WO2021242074A1 (ko) | 표시 장치 | |
WO2021091062A1 (ko) | 표시 장치 | |
WO2022019547A1 (ko) | 표시 장치 | |
WO2022035232A1 (ko) | 표시 장치 | |
WO2021066287A1 (ko) | 표시 장치 및 이의 제조 방법 | |
WO2022045698A1 (ko) | 표시 장치 | |
WO2022131794A1 (ko) | 표시 장치 | |
WO2021215585A1 (ko) | 표시 장치 | |
WO2022092880A1 (ko) | 표시 장치 | |
WO2023003320A1 (ko) | 표시 장치 | |
WO2022240097A1 (ko) | 표시 장치 | |
WO2023033427A1 (ko) | 발광 소자 및 이를 포함하는 표시 장치 | |
WO2023008846A1 (ko) | 표시 장치 | |
WO2022055297A1 (ko) | 표시 장치 | |
WO2022145889A1 (ko) | 표시 장치 | |
WO2022139401A1 (ko) | 표시 장치 | |
WO2022149813A1 (ko) | 표시 장치 | |
WO2022059986A1 (ko) | 표시 장치 | |
WO2022182100A1 (ko) | 표시 장치 및 이의 제조 방법 | |
WO2021230426A1 (ko) | 표시 장치 | |
WO2021091061A1 (ko) | 표시 장치 | |
WO2021206217A1 (ko) | 표시 장치 및 이의 제조 방법 | |
WO2023128502A1 (ko) | 표시 장치 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
121 | Ep: the epo has been informed by wipo that ep was designated in this application |
Ref document number: 22916643 Country of ref document: EP Kind code of ref document: A1 |
|
NENP | Non-entry into the national phase |
Ref country code: DE |