WO2022168369A1 - リン化インジウム基板、半導体エピタキシャルウエハ、リン化インジウム単結晶インゴットの製造方法及びリン化インジウム基板の製造方法 - Google Patents

リン化インジウム基板、半導体エピタキシャルウエハ、リン化インジウム単結晶インゴットの製造方法及びリン化インジウム基板の製造方法 Download PDF

Info

Publication number
WO2022168369A1
WO2022168369A1 PCT/JP2021/037240 JP2021037240W WO2022168369A1 WO 2022168369 A1 WO2022168369 A1 WO 2022168369A1 JP 2021037240 W JP2021037240 W JP 2021037240W WO 2022168369 A1 WO2022168369 A1 WO 2022168369A1
Authority
WO
WIPO (PCT)
Prior art keywords
indium phosphide
single crystal
substrate
producing
phosphide substrate
Prior art date
Application number
PCT/JP2021/037240
Other languages
English (en)
French (fr)
Inventor
俊介 岡
啓太 川平
朗 野田
Original Assignee
Jx金属株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Jx金属株式会社 filed Critical Jx金属株式会社
Priority to CN202180070903.5A priority Critical patent/CN116324047A/zh
Priority to US18/031,088 priority patent/US11926924B2/en
Priority to EP21924756.6A priority patent/EP4206368A1/en
Publication of WO2022168369A1 publication Critical patent/WO2022168369A1/ja

Links

Images

Classifications

    • CCHEMISTRY; METALLURGY
    • C30CRYSTAL GROWTH
    • C30BSINGLE-CRYSTAL GROWTH; UNIDIRECTIONAL SOLIDIFICATION OF EUTECTIC MATERIAL OR UNIDIRECTIONAL DEMIXING OF EUTECTOID MATERIAL; REFINING BY ZONE-MELTING OF MATERIAL; PRODUCTION OF A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; SINGLE CRYSTALS OR HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; AFTER-TREATMENT OF SINGLE CRYSTALS OR A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; APPARATUS THEREFOR
    • C30B29/00Single crystals or homogeneous polycrystalline material with defined structure characterised by the material or by their shape
    • C30B29/10Inorganic compounds or compositions
    • C30B29/40AIIIBV compounds wherein A is B, Al, Ga, In or Tl and B is N, P, As, Sb or Bi
    • CCHEMISTRY; METALLURGY
    • C30CRYSTAL GROWTH
    • C30BSINGLE-CRYSTAL GROWTH; UNIDIRECTIONAL SOLIDIFICATION OF EUTECTIC MATERIAL OR UNIDIRECTIONAL DEMIXING OF EUTECTOID MATERIAL; REFINING BY ZONE-MELTING OF MATERIAL; PRODUCTION OF A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; SINGLE CRYSTALS OR HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; AFTER-TREATMENT OF SINGLE CRYSTALS OR A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; APPARATUS THEREFOR
    • C30B15/00Single-crystal growth by pulling from a melt, e.g. Czochralski method
    • CCHEMISTRY; METALLURGY
    • C30CRYSTAL GROWTH
    • C30BSINGLE-CRYSTAL GROWTH; UNIDIRECTIONAL SOLIDIFICATION OF EUTECTIC MATERIAL OR UNIDIRECTIONAL DEMIXING OF EUTECTOID MATERIAL; REFINING BY ZONE-MELTING OF MATERIAL; PRODUCTION OF A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; SINGLE CRYSTALS OR HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; AFTER-TREATMENT OF SINGLE CRYSTALS OR A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; APPARATUS THEREFOR
    • C30B15/00Single-crystal growth by pulling from a melt, e.g. Czochralski method
    • C30B15/20Controlling or regulating
    • C30B15/206Controlling or regulating the thermal history of growing the ingot
    • CCHEMISTRY; METALLURGY
    • C30CRYSTAL GROWTH
    • C30BSINGLE-CRYSTAL GROWTH; UNIDIRECTIONAL SOLIDIFICATION OF EUTECTIC MATERIAL OR UNIDIRECTIONAL DEMIXING OF EUTECTOID MATERIAL; REFINING BY ZONE-MELTING OF MATERIAL; PRODUCTION OF A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; SINGLE CRYSTALS OR HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; AFTER-TREATMENT OF SINGLE CRYSTALS OR A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; APPARATUS THEREFOR
    • C30B25/00Single-crystal growth by chemical reaction of reactive gases, e.g. chemical vapour-deposition growth
    • C30B25/02Epitaxial-layer growth
    • C30B25/18Epitaxial-layer growth characterised by the substrate
    • C30B25/186Epitaxial-layer growth characterised by the substrate being specially pre-treated by, e.g. chemical or physical means
    • CCHEMISTRY; METALLURGY
    • C30CRYSTAL GROWTH
    • C30BSINGLE-CRYSTAL GROWTH; UNIDIRECTIONAL SOLIDIFICATION OF EUTECTIC MATERIAL OR UNIDIRECTIONAL DEMIXING OF EUTECTOID MATERIAL; REFINING BY ZONE-MELTING OF MATERIAL; PRODUCTION OF A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; SINGLE CRYSTALS OR HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; AFTER-TREATMENT OF SINGLE CRYSTALS OR A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; APPARATUS THEREFOR
    • C30B27/00Single-crystal growth under a protective fluid
    • C30B27/02Single-crystal growth under a protective fluid by pulling from a melt

Definitions

  • the present invention relates to an indium phosphide substrate, a semiconductor epitaxial wafer, a method for producing an indium phosphide single crystal ingot, and a method for producing an indium phosphide substrate.
  • Indium phosphide also called indium phosphide, is a III-V group compound semiconductor material consisting of group III indium (In) and group V phosphorus (P). Its properties as a semiconductor material are a bandgap of 1.35 eV and an electron mobility of ⁇ 5400 cm/V s, and its electron mobility under a high electric field is higher than other general semiconductor materials such as silicon and gallium arsenide. It has the characteristic of becoming In addition, the stable crystal structure under normal temperature and pressure is a cubic sphalerite structure, and its lattice constant is large compared to compound semiconductors such as gallium arsenide (GaAs) and gallium phosphide (GaP). It is characterized by having a lattice constant.
  • GaAs gallium arsenide
  • GaP gallium phosphide
  • Single-crystallized InP is used as a high-speed electronic device by utilizing its large electron mobility compared to silicon and the like.
  • the lattice constant which is larger than that of gallium arsenide (GaAs) and gallium phosphide (GaP), etc., is the reason for the lattice mismatch in the heteroepitaxial growth of ternary mixed crystals such as InGaAs and quaternary mixed crystals such as InGaAsP. Match rate can be reduced. Therefore, various optical communication devices such as semiconductor lasers, optical modulators, optical amplifiers, optical waveguides, light-emitting diodes, light-receiving elements, etc. formed by laminating these mixed crystal compounds, and substrates for optical integrated circuits that combine them InP single crystals are used as such.
  • an InP substrate is used by cutting a thin plate (wafer) from an ingot obtained by single-crystallizing InP in a predetermined crystal orientation.
  • the vertical Bridgman method (VB method) as disclosed in Patent Documents 1 and 2, etc.
  • the vertical temperature method as disclosed in Patent Document 3, etc.
  • VVF method gradient solidification method
  • LOC method liquid-encapsulated Czochralski method
  • a temperature gradient is formed in the vertical direction with respect to the raw material melt held in a container, and the solidification point (melting point) of the crystal is adjusted by moving either the container or the temperature distribution of the furnace in the vertical direction. is continuously moved in the vertical direction to continuously grow single crystals in the vertical direction in the container.
  • the temperature gradient set at the solid-liquid interface in the vertical direction can be made small, and the average dislocation density of the crystal can be kept low.
  • the VB method and the VGF method have the problem of relatively slow crystal growth rate and low productivity. There are disadvantages such as generation of regions with high dislocation density.
  • the LEC method is a modification of the Czochralski method (CZ method), which is also widely used as a general method for manufacturing large silicon single crystals, and is used to pull the raw material melt surface for pulling single crystals.
  • CZ method Czochralski method
  • the gas-liquid interface of is covered with a liquid sealing agent such as an oxide with a low softening point such as boron oxide (B 2 O 3 ) to prevent volatile components in the raw material melt from evaporating and dissipating.
  • a single crystal ingot is pulled up and grown by bringing the seed crystal into contact with it.
  • the temperature gradient formed at the solid-liquid interface between the melt and the crystal to be pulled is generally larger than in the VB method and the VGF method described above, and the dislocation density tends to be higher. It has the advantage of being fast and suitable for mass production.
  • a thermal baffle LEC having a partition wall having a heat shielding effect is provided above the melt holding vessel to improve the above-mentioned drawbacks.
  • a modified LEC method, called the (TB-LEC) method has also been used in some cases, as disclosed in US Pat.
  • Patent Document 6 discloses a method of pulling a GaP single crystal by forming a GaP melt covered with a liquid encapsulant in a crucible.
  • the temperature gradient in the crystal pulling axis direction in the vicinity of the surface in the GaP melt formed in the crucible is set to 30 ° C./cm to 100 ° C./cm to pull the single crystal. It is described that a uniform, low-defect GaP single crystal in which pits do not appear by etching can be obtained.
  • the present invention has been made to solve the above-described problems, and includes an indium phosphide substrate, a semiconductor epitaxial wafer, a method for producing an indium phosphide single crystal ingot, and a method for producing a phosphorus in which the occurrence of concave defects is suppressed.
  • An object of the present invention is to provide a method for manufacturing an indium oxide substrate.
  • the diameter is 100 mm or less, and when at least one surface is irradiated with S-polarized laser light having a wavelength of 405 nm and inspected, the surface has a concave shape that can be detected in a topography channel.
  • the indium phosphide substrate of the present invention has a diameter of 50-100 mm.
  • Another aspect of the present invention is a semiconductor epitaxial wafer having an indium phosphide substrate according to an embodiment of the present invention and an epitaxial crystal layer provided on the main surface of the indium phosphide substrate.
  • a crucible is provided in an LEC furnace, a raw material and a sealing agent are provided in the crucible, and the raw material and the sealing agent are heated and melted by heat generated by a heater, and a raw material melt is produced.
  • a vacuum state of 15 Pa or less is maintained in the LEC furnace. The temperature is raised from room temperature to 500° C. or more and 600° C. or less, and then the pressure in the LEC furnace is increased to an arbitrary pressure in the range of 2.0 ⁇ 10 6 Pa or more and 4.0 ⁇ 10 6 Pa or less. and then pulling up the seed crystal to grow the indium phosphide single crystal.
  • the indium phosphide single crystal ingot manufactured by the method for manufacturing an indium phosphide single crystal ingot according to the embodiment of the present invention is cut into an indium phosphide substrate.
  • a method for manufacturing an indium substrate is cut into an indium phosphide substrate.
  • the indium phosphide substrate has a diameter of 100 mm or less.
  • an indium phosphide substrate a semiconductor epitaxial wafer, a method for producing an indium phosphide single crystal ingot, and a method for producing an indium phosphide substrate in which the occurrence of concave defects is suppressed. can.
  • FIG. 1 is a schematic cross-sectional view of an LEC furnace used in the LEC method according to an embodiment of the present invention
  • FIG. 4 is a graph showing the relationship between the furnace temperature and the furnace pressure in the temperature rising process in the LEC furnace according to the embodiment of the present invention
  • 2 is a graph showing the relationship between furnace temperature and furnace pressure in a conventional LEC furnace temperature raising process.
  • Indium phosphide substrate In the indium phosphide substrate according to the embodiment of the present invention, when at least one surface is irradiated with S-polarized laser light having a wavelength of 405 nm and inspected, the surface has a concave defect detected in the topography channel. is 0.
  • S-polarized light is polarized light in which the electric field oscillates perpendicular to the plane of incidence.
  • detection in the topography channel means scanning the entire surface of the indium phosphide substrate with the above-mentioned laser light and detecting concave defects on the substrate surface based on the scattered light from the surface. means.
  • the indium phosphide substrate is irradiated with a laser beam having a wavelength of 405 nm in S-polarized light by Candela 8720 manufactured by KLA Tencor for the entire surface (principal surface) of the indium phosphide substrate except for the outermost 3 mm.
  • a laser beam having a wavelength of 405 nm in S-polarized light by Candela 8720 manufactured by KLA Tencor for the entire surface (principal surface) of the indium phosphide substrate except for the outermost 3 mm.
  • a “concave defect” indicates a defect on the surface of the substrate that is not a through hole but has a shape that is concave with respect to the surface.
  • the size of the concave defect is not particularly limited, typically, the diameter of the circumscribed circle of the defect when viewed from directly above the surface is 20 to 100 ⁇ m.
  • the depth of the concave defect is not particularly limited, but is typically 1 to 5 ⁇ m from the surface.
  • the indium phosphide substrate according to the embodiment of the present invention has no concave defects on the surface as described above, the surface after epitaxial growth obtained by performing epitaxial growth on the indium phosphide substrate The quality is improved, and the characteristics of the semiconductor device, such as the dark current of the photodiode using the substrate, are improved.
  • the surface having no concave defects may be only the main surface for forming the epitaxial crystal layer of the indium phosphide substrate, or may be both the main surface and the back surface.
  • the indium phosphide substrate according to the embodiment of the present invention has a diameter of 100 mm or less.
  • the diameter of the indium phosphide substrate may be 50-100 mm, or 50-76.2 mm.
  • the indium phosphide substrate according to embodiments of the present invention may contain dopants.
  • the dopant may be one or more selected from S, Zn, Fe, and Sn.
  • the dopant concentration of the indium phosphide substrate is also not limited, and may be 1 ⁇ 10 16 to 1 ⁇ 10 19 cm ⁇ 3 .
  • FIG. 1 is a schematic cross-sectional view of a furnace (LEC furnace 100) used in the liquid-encapsulated Czochralski (LEC) method.
  • a high-pressure container 101 pressurized by an inert gas such as nitrogen gas or argon gas, and a crucible 104 rotatably supported by a crucible support shaft 105 are provided in the LEC furnace 100 .
  • an indium phosphide melt indium phosphide polycrystalline raw material
  • a liquid sealant 103 such as B 2 O 3
  • a lifting shaft 108 is suspended from above the high-pressure container 101 toward the inside of the crucible 104 so as to be rotatable and vertically movable.
  • the LEC furnace 100 has a thermal baffle 111 that covers from the side of the lower end of the pulling shaft 108 to the seed crystal 106 described later, and further covers the heater 109 on the side of the crucible 104. It has a heat insulator 110 .
  • a thermal baffle 111 rests on this insulation 110 .
  • the thermal baffle 111 and insulation 110 may be composed of, for example, quartz, graphite, pBN (pyrolytic boron nitride), or the like.
  • an indium phosphide polycrystalline raw material and B 2 O 3 as a liquid sealant 103 are placed in the crucible 104 and placed in the high-pressure vessel 101 .
  • the crucible 104 is placed at the bottom in the furnace.
  • the inside of the LEC furnace 100 is heated to a constant temperature of 500° C. or more and 600° C. or less by the heater 109 while maintaining a vacuum state of 15 Pa or less.
  • the pressure inside the LEC furnace 100 is increased to an arbitrary pressure within the range of 2.0 ⁇ 10 6 Pa or more and 4.0 ⁇ 10 6 Pa or less.
  • the seed crystal 106 is pulled up by bringing the seed crystal 106 into contact with the surface of the raw material melt and gradually pulling up the pulling shaft 108 . Then, an indium phosphide single crystal is grown.
  • the pressure inside the furnace is increased when the raw material 102 is melted in order to prevent volatilization of phosphorus (P).
  • P phosphorus
  • the pressure inside the furnace monotonically increases according to Boyle - Charles' law, as shown in FIG. According to such a heating mode, impurities such as moisture remain in the indium phosphide polycrystal and B 2 O 3 in the furnace. , causing concave defects in substrate products.
  • the furnace temperature is raised from the room temperature T1 to a constant temperature while maintaining the vacuum state (P1) of 15 Pa or less.
  • T 2 500° C. or higher and 600° C. or lower.
  • T 2 500° C. or higher and 600° C. or lower is the temperature at which impurities such as moisture volatilize.
  • the hot zone in the furnace members such as a heat insulating cylinder made of graphite and a heater for heating and quartz members constituting the inside of the furnace
  • the indium phosphide polycrystal of the raw material 102 and the sealing Impurities such as moisture contained in the B 2 O 3 agent 103 can be sufficiently volatilized.
  • B 2 O 3 softens at this T 2 temperature. It is preferable that the heating rate from T 1 to T 2 is 15 to 20° C./min.
  • the pressure inside the LEC furnace 100 is increased to an arbitrary pressure within the range of 2.0 ⁇ 10 6 Pa or more and 4.0 ⁇ 10 6 Pa or less (P 2 ).
  • the temperature in the furnace is raised to a temperature (T 3 ) at which indium phosphide melts, and the polycrystalline raw material is melted.
  • T 3 a temperature at which indium phosphide melts, and the polycrystalline raw material is melted.
  • seed crystal 106 is pulled up and indium phosphide single crystal 107 is grown.
  • T 3 can be 1050-1300° C. and P 3 is 4-5 MPa.
  • the pulling of an indium phosphide single crystal by the LEC method can be carried out under the conditions normally applied.
  • the pull-up speed is 5-20 mm/hour
  • the pull-up shaft speed is 5-30 rpm
  • the crucible support shaft speed is 10-20 rpm
  • the temperature gradient in B 2 O 3 in the pull-up shaft direction is 130-85° C./cm. can be lifted by
  • the pulling speed is set to 300 mm/h or less, so that the grown crystal is removed from the melt just before the crystal shoulder contacts the heat baffle 111.
  • the crucible 104 is lowered, the temperature inside the furnace is cooled to room temperature, and then the crystal is taken out. Thereby, an indium phosphide single crystal ingot is obtained.
  • room temperature refers to the temperature before heating by the heater in the LEC furnace, and means about 10 to 30.degree.
  • the phosphorus of the raw material 102 Impurities such as moisture contained in the indium phosphide polycrystal and the B 2 O 3 that is the sealant 103 are sufficiently volatilized and removed, so that the indium phosphide single crystal ingot is used to remove concave defects. It is possible to obtain an indium phosphide substrate in which the generation of is suppressed.
  • an indium phosphide substrate By cutting out an indium phosphide single crystal substrate from the indium phosphide single crystal ingot thus obtained, an indium phosphide substrate according to an embodiment of the present invention is obtained. More specifically, an indium phosphide substrate can be produced from an indium phosphide single crystal ingot through the steps exemplified below.
  • an indium phosphide single crystal ingot is ground into a cylinder.
  • a substrate is cut out from the ground indium phosphide single crystal ingot with a wire saw or the like.
  • the substrate after cutting is immersed in a mixed solution of phosphoric acid solution and hydrogen peroxide solution, etc. to etch the surface.
  • the outer peripheral portion of the substrate is chamfered and processed to a diameter of 100 mm or less. At least one surface, preferably both surfaces, of the chamfered substrate is polished (lapping).
  • the surface of the substrate after polishing is etched by immersing it in a mixed solution of phosphoric acid solution, hydrogen peroxide solution, and ultrapure water.
  • the main surface of the substrate is polished with an abrasive for mirror polishing to be mirror-finished.
  • an indium phosphide single crystal substrate having a diameter of 100 mm or less is manufactured.
  • a semiconductor epitaxial wafer By epitaxially growing a semiconductor thin film by a known method on the main surface of the indium phosphide substrate according to the embodiment of the present invention, an epitaxial crystal layer can be formed and a semiconductor epitaxial wafer can be manufactured.
  • a HEMT (High Electron Mobility Transistor) structure may be formed by epitaxially growing an InAlAs buffer layer, an InGaAs channel layer, an InAlAs spacer layer, and an InP electron supply layer on the main surface of an indium phosphide substrate. .
  • a mirror-finished indium phosphide substrate is subjected to an etching treatment using an etching solution such as sulfuric acid/hydrogen peroxide solution to remove silicon attached to the substrate surface. Impurities such as (Si) are removed.
  • an etching solution such as sulfuric acid/hydrogen peroxide solution
  • Impurities such as (Si) are removed.
  • MBE molecular beam epitaxial growth
  • MOCVD metal organic chemical vapor deposition
  • Example 1 A LEC furnace of the configuration described in FIG. 1 was prepared. Next, the indium phosphide polycrystalline raw material and B 2 O 3 as a liquid sealant were placed in the crucible, and placed in a high-pressure vessel. The crucible was then positioned at the bottom in the furnace.
  • the furnace temperature in the present invention is the temperature observed by a thermocouple installed in the graphite crucible susceptor at the bottom of the crucible. Next, the temperature in the LEC furnace was raised. The temperature elevation conditions are based on the graph shown in FIG. 2, and specific numerical values are shown in Table 1 below.
  • the temperature inside the furnace was raised from room temperature (T 1 : 20° C.) to temperature T 2 by a heater while maintaining a vacuum state of pressure P 1 .
  • the rate of temperature increase from T 1 to T 2 was 17° C./min.
  • the pressure in the LEC furnace was raised to P2 .
  • T3 which is the temperature at which indium phosphide melts
  • the seed crystal is brought into contact with the surface of the raw material melt, and the pulling shaft is gradually pulled up to remove the seed crystal. It was pulled up to grow an indium phosphide single crystal.
  • the pull-up speed was 10 mm/hour
  • the pull-up shaft rotation speed was 20 rpm
  • the crucible support shaft rotation speed was 15 rpm
  • the temperature gradient in the B 2 O 3 in the pull-up shaft direction was 110° C./cm.
  • the pulling rate was set to 300 mm/h or less, so that the growing crystal was separated just before the shoulder of the crystal came into contact with the heat baffle. .
  • the crucible was lowered and cooled until the temperature inside the furnace reached room temperature, and then the crystal was taken out. Thus, an indium phosphide single crystal ingot was produced.
  • the indium phosphide single crystal ingot thus obtained was ground into a cylinder, and then the substrate was cut out with a wire saw or the like to obtain an indium phosphide substrate with a diameter of 50.0 mm.
  • Example 2 An indium phosphide substrate was produced in the same manner as in Example 1, except that the temperature elevation rate from T 1 to T 2 was 18° C./min and the temperature elevation conditions were controlled as shown in Table 1.
  • Example 3 An indium phosphide substrate was produced in the same manner as in Example 1, except that the temperature rising conditions were controlled as shown in Table 1. That is, in Comparative Examples 1 to 3, the temperature rising conditions were based on the graph shown in FIG.
  • the furnace pressure P2 is increased from room temperature and normal pressure to 2.2 MPa, and then heated to melt the raw material. The crystal was pulled up to grow an indium phosphide single crystal.
  • defects evaluation By irradiating the indium phosphide substrate with S-polarized laser light having a wavelength of 405 nm using Candela 8720 manufactured by KLA Tencor, the entire surface (principal surface) of the manufactured indium phosphide substrate was irradiated with a concave portion having a diameter of approximately 20 ⁇ m or more. Shape recessed defects were detected in the topography channel. In the measurement of Candela 8720 manufactured by KLA Tencor, both concave and convex defects can be counted as defects.
  • the example and the comparative example in terms of moisture control and the presence or absence of concave defects with a diameter of 20 ⁇ m or more, analysis of concave defects was performed. That is, the pits to be observed on the substrate surface (defects caused by impurities such as moisture contained in raw materials immediately before crystal growth in the manufacturing process) can be detected as concave defects by measurement with the Candela8720.
  • the detection of concave shape defects when the substrate surface is scanned, the S-polarized light of the laser beam irradiated to the substrate descends the slope of the concave shape and rises after passing through the bottom of the concave shape.
  • Example 1 shows manufacturing conditions and evaluation results. In the temperature rising conditions in Table 1, P 1 -P 3 and T 1 -T 3 correspond to P 1 -P 3 and T 1 -T 3 shown in the graphs of FIGS. 2 and 3 , respectively.

Landscapes

  • Chemical & Material Sciences (AREA)
  • Engineering & Computer Science (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Materials Engineering (AREA)
  • Metallurgy (AREA)
  • Organic Chemistry (AREA)
  • Inorganic Chemistry (AREA)
  • Chemical Kinetics & Catalysis (AREA)
  • General Chemical & Material Sciences (AREA)
  • Crystals, And After-Treatments Of Crystals (AREA)
  • Recrystallisation Techniques (AREA)

Abstract

凹形状の欠陥の発生が抑制されたリン化インジウム基板、半導体エピタキシャルウエハ、リン化インジウム単結晶インゴットの製造方法及びリン化インジウム基板の製造方法を提供する。直径が100mm以下であり、少なくとも一方の表面に、波長405nmのレーザー光をS偏光にて照射し検査したとき、表面において、トポグラフィーチャンネルで検出される凹形状の欠陥が0個である、リン化インジウム基板。

Description

リン化インジウム基板、半導体エピタキシャルウエハ、リン化インジウム単結晶インゴットの製造方法及びリン化インジウム基板の製造方法
 本発明は、リン化インジウム基板、半導体エピタキシャルウエハ、リン化インジウム単結晶インゴットの製造方法及びリン化インジウム基板の製造方法に関する。
 リン化インジウム(InP)は、インジウムリンとも称される、III族のインジウム(In)とV族のリン(P)とからなるIII-V族化合物半導体材料である。半導体材料としての特性は、バンドギャップ1.35eV、電子移動度~5400cm/V・sであり、高電界下での電子移動度はシリコンや砒化ガリウムといった他の一般的な半導体材料より高い値になるという特性を有している。また、常温常圧下での安定な結晶構造は立方晶の閃亜鉛鉱型構造であり、その格子定数は、ヒ化ガリウム(GaAs)やリン化ガリウム(GaP)等の化合物半導体と比較して大きな格子定数を有するという特徴を有している。
 単結晶化したInPは、シリコン等と比較して大きな電子移動度を利用して、高速電子デバイスとして用いられる。また、ヒ化ガリウム(GaAs)やリン化ガリウム(GaP)等と比較して大きな格子定数は、InGaAs等の三元系混晶やInGaAsP等の四元系混晶をヘテロエピタキシャル成長させる際の格子不整合率を小さくできる。そのため、これらの混晶化合物を積層して形成する半導体レーザー、光変調器、光増幅器、光導波路、発光ダイオード、受光素子等の各種光通信用デバイスやそれらを複合化した光集積回路用の基板としてInP単結晶は用いられている。
 上述した各種デバイスを形成するためには、InPを単結晶化したインゴットを所定の結晶方位に薄板(ウエハ)状に切り出してInP基板としたものが用いられる。この基板の基となるInP単結晶インゴットの製造には、特許文献1または2等に開示されているような垂直ブリッジマン法(VB法)、特許文献3等に開示されているような垂直温度勾配凝固法(VGF法)や、特許文献4、5に開示されているような液体封止チョクラルスキー法(LEC法)等といった手段が従来から用いられている。
 VB法またはVGF法は、容器内に保持した原料融液に対して垂直方向へ温度勾配を形成し、容器か炉の温度分布の何れかを垂直方向へ移動させることで結晶の凝固点(融点)を垂直方向へ連続的に移動させ、容器内の垂直方向に連続的に単結晶を成長させる方法である。VB法やVGF法では垂直方向の固液界面に設定する温度勾配を小さくすることができ、平均的な結晶の転位密度を低く抑えることが可能である。しかし、VB法やVGF法は、結晶成長速度が比較的遅く生産性が低いという問題がある他、容器内での結晶成長であるため、結晶成長にともなって容器から作用する応力によって局所的に高転位密度となる領域が発生する等の短所がある。
 これに対し、LEC法は、大型シリコン単結晶の一般的な製造方法としても広く用いられているチョクラルスキー法(CZ法)を改変したものであり、単結晶を引き上げるための原料融液表面の気液界面部分を酸化ホウ素(B23)等の軟化点温度の低い酸化物等の液体封止剤で覆い、原料融液中の揮発成分の蒸発による散逸を防ぎつつ原料融液に種結晶を接触させて単結晶インゴットを引き上げ成長させる方法である。LEC法では、先述したVB法やVGF法と比較して、融液と引き上げられる結晶との固液界面に形成される温度勾配が一般的に大きく転位密度が高くなる傾向があるが、結晶成長速度が早く量産に適しているという特徴がある。また、上述した欠点を改善するものとして、LEC法における結晶成長時の固液界面の温度勾配の制御性を高めるため、融液保持容器の上方に熱遮蔽効果を有する隔壁を設けた熱バッフルLEC(TB-LEC)法と称される改良型のLEC法も、特許文献4、5に開示されているように必要に応じて用いられている。
 LEC法による単結晶の製造方法において、従来、単結晶内にピットと呼ばれる小さな孔の発生を抑制することが課題の一つとして知られている。このような技術として、例えば、特許文献6には、ルツボ内に液体カプセル材で覆われたGaP融液を形成してGaP単結晶の引上げを行う方法において、原料として用いるGaP単結晶を予め減圧下で脱水乾燥処理し、かつルツボに形成したGaP融液内の表面近傍における結晶引上げ軸方向の温度勾配を30℃/cm乃至100℃/cmに設定して単結晶引上げを行うことで、Bピットがエッチングによって現われない、均質で低欠陥のGaP単結晶が得られると記載されている。
国際公開第2004/106597号 特開2008-120614号公報 特開2000-327496号公報 国際公開第2005/106083号 特開2002-234792号公報 特公平02-040640号公報
 単結晶基板内に発生するピットの種類に着目し、当該ピットの発生を抑制する技術については種々研究されているが、いまだ開発の余地がある。また、単結晶基板内の特定のピットの発生を完全に抑制すると、基板上にエピタキシャル成長を実施した際の表面品質が向上する等の大きな効果がある。
 本発明は、上記のような課題を解決するためになされたものであり、凹形状の欠陥の発生が抑制されたリン化インジウム基板、半導体エピタキシャルウエハ、リン化インジウム単結晶インゴットの製造方法及びリン化インジウム基板の製造方法を提供することを目的とする。
 本発明は一側面において、直径が100mm以下であり、少なくとも一方の表面に、波長405nmのレーザー光をS偏光にて照射し検査したとき、前記表面において、トポグラフィーチャンネルで検出される凹形状の欠陥が0個である、リン化インジウム基板である。
 本発明のリン化インジウム基板は一実施形態において、直径が50~100mmである。
 本発明は別の一側面において、本発明の実施形態に係るリン化インジウム基板と、前記リン化インジウム基板の主面に設けられたエピタキシャル結晶層と、を有する、半導体エピタキシャルウエハである。
 本発明は更に別の一側面において、LEC炉内にルツボを設け、前記ルツボ内に原料及び封止剤を設けて、ヒータ発熱により原料及び封止剤を加熱、融解し、生じた原料融液の表面に種結晶を接触させて、徐々に引き上げることにより、リン化インジウム単結晶の成長を行なうリン化インジウム単結晶インゴットの製造方法において、前記LEC炉内を、15Pa以下の真空状態を保ったまま室温から500℃以上600℃以下まで昇温し、続いて前記LEC炉内の圧力を2.0×106Pa以上4.0×106Pa以下の範囲の任意の圧力となるまで加圧した後、前記種結晶を引き上げてリン化インジウム単結晶の成長を行なう、リン化インジウム単結晶インゴットの製造方法である。
 本発明は更に別の一側面において、本発明の実施形態に係るリン化インジウム単結晶インゴットの製造方法で製造されたリン化インジウム単結晶インゴットから、リン化インジウム基板を切り出す工程を含む、リン化インジウム基板の製造方法である。
 本発明のリン化インジウム基板の製造方法は一実施形態において、前記リン化インジウム基板の直径が100mm以下である。
 本発明の実施形態によれば、凹形状の欠陥の発生が抑制されたリン化インジウム基板、半導体エピタキシャルウエハ、リン化インジウム単結晶インゴットの製造方法及びリン化インジウム基板の製造方法を提供することができる。
本発明の実施形態に係るLEC法で用いるLEC炉の断面模式図である。 本発明の実施形態に係るLEC炉内の昇温工程における炉内温度と炉内圧力との関係を示すグラフである。 従来のLEC炉内の昇温工程における炉内温度と炉内圧力との関係を示すグラフである。
 以下、図面を参照して、本発明の実施形態について説明するが、本発明は、これに限定されて解釈されるものではなく、本発明の範囲を逸脱しない限りにおいて、当業者の知識に基づいて、種々の変更、修正、改良を加え得るものである。
 〔リン化インジウム基板〕
 本発明の実施形態に係るリン化インジウム基板は、少なくとも一方の表面に、波長405nmのレーザー光をS偏光にて照射し検査したとき、当該表面において、トポグラフィーチャンネルで検出される凹形状の欠陥が0個である。ここで、「S偏光」は、入射面に垂直に電界が振動する偏光である。また、「トポグラフィーチャンネルで検出」とは、上述のレーザー光によって、リン化インジウム基板の表面全体をスキャンし、表面からの散乱光をもとに基板表面の凹形状の欠陥を検出することを意味する。また、具体的には、リン化インジウム基板の表面(主面)の最外周3mmを除く全体に対し、KLA Tencor社製Candela8720により、波長405nmのレーザー光をS偏光にてリン化インジウム基板に照射することで、所定の直径を有する凹形状の欠陥をトポグラフィーチャンネルで検出することができる。
 「凹形状の欠陥」は、基板の表面において、貫通孔ではなく、表面に対して窪んだ形状を有する欠陥を示す。凹形状の欠陥の大きさは特に限定されないが、典型的には、表面真上から見たときの欠陥の外接円の直径が20~100μmである。また、凹形状の欠陥の深さは特に限定されないが、典型的には、表面から1~5μmである。
 本発明の実施形態に係るリン化インジウム基板は、上述のように表面の凹形状の欠陥が0個であるため、リン化インジウム基板上にエピタキシャル成長を実施して得られた、エピタキシャル成長後の表面の品質が向上し、当該基板を用いたフォトダイオード等の暗電流等の、半導体デバイスの特性が向上する。
 上述の凹形状の欠陥が0個である表面は、リン化インジウム基板のエピタキシャル結晶層を形成するための主面のみであってもよく、当該主面と裏面との両面であってもよい。
 本発明の実施形態に係るリン化インジウム基板は、直径が100mm以下である。リン化インジウム基板の直径は、50~100mmであってもよく、50~76.2mmであってもよい。
 本発明の実施形態に係るリン化インジウム基板は、ドーパントを含んでいてもよい。ドーパントは、S、Zn、Fe、及び、Snから選択される一種以上であってもよい。リン化インジウム基板のドーパント濃度についても限定されず、1×1016~1×1019cm-3であってもよい。
 〔リン化インジウム単結晶インゴットの製造方法〕
 次に、本発明の実施形態に係るリン化インジウム単結晶インゴットの製造方法について、図面に基づいて詳述する。図1は、液体封止チョクラルスキー(LEC)法で用いる炉(LEC炉100)の断面模式図である。LEC炉100内には、窒素ガスやアルゴンガス等の不活性ガスによって加圧される高圧容器101、及び、ルツボ支持軸105によって回転可能に支持されたルツボ104が設けられている。ルツボ104内には、原料102となるリン化インジウム融液(リン化インジウム多結晶原料)と、B23のような液体の封止剤103が設けられている。また、高圧容器101の上方からは、ルツボ104内に向かって引き上げ軸108が回転可能且つ上下動可能に垂下されている。
 LEC炉100は、ルツボ104の上方において、引き上げ軸108の下端の側方から、後述の種結晶106までを覆うような熱バッフル111を有し、さらに、ルツボ104の側方のヒータ109を覆う断熱材110を有している。熱バッフル111はこの断熱材110に立脚している。熱バッフル111及び断熱材110は、例えば石英、グラファイト、pBN(熱分解窒化ホウ素)などで構成することができる。
 次に、上記構成のLEC炉100を用いて、リン化インジウム単結晶の成長を行なう具体例について説明する。まず、ルツボ104内にリン化インジウム多結晶原料と液体の封止剤103としてB23とを入れて、高圧容器101内に設置する。次に、ルツボ104を炉内の最下部に配置する。次に、LEC炉100内を、15Pa以下の真空状態を保ったままヒータ109により炉内を500℃以上600℃以下の一定温度まで昇温する。続いて当該温度を保ったまま、LEC炉100内の圧力を2.0×106Pa以上4.0×106Pa以下の範囲の任意の圧力となるまで加圧する。次に、炉内温度をリン化インジウムが融解する温度まで昇温させた後、原料融液の表面に種結晶106を接触させて、引き上げ軸108を徐々に引き上げることで、種結晶106を引き上げてリン化インジウム単結晶の成長を行なう。
 上述の原料102の融解温度までの昇温工程について、以下に従来技術との違い及び効果とともに、更に詳述する。LEC法では、一般に、リン(P)の揮発を防ぐために、原料102の融解時に炉内の圧力を高圧にする。従来、原料融解のために、ヒータ109により炉内温度をT1からT3まで加熱すると、図3に示すように、ボイルシャルルの法則により炉内圧力が単調増加する。このような昇温形態によれば、炉内のリン化インジウム多結晶およびB23中に水分等の不純物が残存してしまい、当該水分等の不純物を含んだまま結晶成長が行われると、基板製品に凹形状の欠陥が発生する原因となる。
 これに対し、上述の本発明の実施形態に係る原料102の融解温度までの昇温工程では、まず、15Pa以下の真空状態(P1)を保ったまま炉内温度を室温T1から一定温度(T2:500℃以上600℃以下)まで昇温させる。T2:500℃以上600℃以下は、水分等の不純物が揮発する温度である。これにより、結晶成長直前の環境下で炉内のホットゾーン(炉内を構成するグラファイト製の保温筒や加熱用ヒータ等の部材及び石英製部材)、原料102のリン化インジウム多結晶及び封止剤103であるB23中に含まれる水分等の不純物を十分に揮発させることができる。また、このT2温度においてB23が軟化する。T1~T2までの昇温速度は15~20℃/minであると、水分の揮発に有利となり、製造効率が向上するため、好ましい。
 続いて当該温度を保ったまま、LEC炉100内の圧力を2.0×106Pa以上4.0×106Pa以下の範囲の任意の圧力となるまで加圧する(P2)。次に、炉内温度をリン化インジウムが融解する温度(T3)まで昇温させ、多結晶原料を融解させた後、原料融液の表面に種結晶106を接触させて、引き上げ軸108を徐々に引き上げることで、種結晶106を引き上げてリン化インジウム単結晶107の成長を行なう。T2~T3の温度上昇に伴い、ボイルシャルルの法則により、炉内の圧力もP2~P3へと上昇する。T3は1050~1300℃とすることができ、P3は4~5MPaである。
 LEC法によるリン化インジウム単結晶の引き上げは、通常適用されている条件によって行うことができる。例えば、引き上げ速度5~20mm/時、引き上げ軸回転数5~30rpm、ルツボ支持軸回転数10~20rpm、引き上げ軸方向のB23中の温度勾配130~85℃/cmといった条件で適宜調整して引き上げを行うことができる。
 次に、結晶の固化率が0.7~0.9となった時点で引き上げ速度を毎時300mm以下とすることによって、結晶肩部が熱バッフル111に接触する直前までに育成結晶を融液から切離す工程を行う。育成結晶の切離し後、ルツボ104を降下させ、炉内温度が室温になるまで冷却した後、結晶を取り出す。これにより、リン化インジウム単結晶インゴットが得られる。なお、本発明において、室温とはLEC炉内のヒータ加熱前の温度をいい、10~30℃程度を意味する。
 本発明の実施形態に係るリン化インジウム単結晶インゴットの製造方法では、上述のように、結晶成長直前にLEC炉100内で、結晶成長直前の環境下で炉内のホットゾーン、原料102のリン化インジウム多結晶及び封止剤103であるB23中に含まれる水分等の不純物を十分に揮発させて除去しているため、当該リン化インジウム単結晶インゴットを用いて、凹形状の欠陥の発生が抑制されたリン化インジウム基板を得ることができる。
 〔リン化インジウム基板の製造方法〕
 このようにして得られたリン化インジウム単結晶インゴットから、リン化インジウム単結晶基板を切り出すことで、本発明の実施形態に係るリン化インジウム基板が得られる。より具体的には、以下に例示する工程を経てリン化インジウム単結晶インゴットからリン化インジウム基板を作製することができる。
 まず、リン化インジウム単結晶インゴットを研削して円筒にする。次に、研削したリン化インジウム単結晶インゴットから、ワイヤーソー等により基板を切り出す。
 次に、ワイヤーソーによる切断工程において生じた加工変質層を除去するために、切断後の基板をリン酸水溶液及び過酸化水素水の混合溶液等に浸漬することで、表面をエッチングする。
 次に、基板の外周部分の面取りを行い、100mm以下の直径に加工する。また、面取り後の基板の少なくとも一方の表面、好ましくは両面を研磨する(ラッピング)。
 次に、研磨後の基板をリン酸水溶液及び過酸化水素水及び超純水の混合溶液等に浸漬することにより、表面エッチングする。
 次に、基板の主面を鏡面研磨用の研磨材で研磨して鏡面に仕上げる。
 次に、洗浄を行うことで、直径が100mm以下のリン化インジウム単結晶基板が製造される。
 〔半導体エピタキシャルウエハ〕
 本発明の実施形態に係るリン化インジウム基板の主面に対し、公知の方法で半導体薄膜をエピタキシャル成長させることで、エピタキシャル結晶層を形成し、半導体エピタキシャルウエハを作製することができる。当該エピタキシャル成長の例としては、リン化インジウム基板の主面に、InAlAsバッファ層、InGaAsチャネル層、InAlAsスペーサ層、InP電子供給層をエピタキシャル成長させたHEMT(High Electron Mobility Transistor)構造を形成してもよい。このようなHEMT構造を有する半導体エピタキシャルウエハを作製する場合、一般には、鏡面仕上げしたリン化インジウム基板に、硫酸/過酸化水素水などのエッチング溶液によるエッチング処理を施して、基板表面に付着したケイ素(Si)等の不純物を除去する。このエッチング処理後のリン化インジウム基板の裏面をサセプターに接触させて支持した状態で、リン化インジウム基板の主面に、分子線エピタキシャル成長法(MBE:Molecular Beam Epitaxy)又は有機金属気相成長(MOCVD:Metal Organic Chemical Vapor Deposition)によりエピタキシャル膜を形成する。
 以下、本発明及びその利点をより良く理解するための実施例を提供するが、本発明はこれらの実施例に限られるものではない。
 (実施例1)
 図1に記載した形態のLEC炉を準備した。次に、ルツボ内にリン化インジウム多結晶原料と液体封止剤としてB23とを入れて、高圧容器内に設置した。次に、ルツボを炉内の最下部に位置させた。ここで、本発明における炉内温度とは、ルツボ底のグラファイト製ルツボサセプターに設置した熱電対によって観測した温度とした。
 次に、LEC炉内の昇温を行った。昇温条件は、上述の図2で示したグラフに基づくものであり、具体的な数値は後述の表1に示す。まず、圧力P1の真空状態を保ったままヒータにより炉内を室温(T1:20℃)から温度T2まで昇温した。T1~T2までの昇温速度は17℃/minとした。続いて温度T2を保ったまま、LEC炉内の圧力をP2まで上げた。次に、炉内温度をリン化インジウムが融解する温度であるT3まで昇温させた後、原料融液の表面に種結晶を接触させて、引き上げ軸を徐々に引き上げることで、種結晶を引き上げてリン化インジウム単結晶の成長を行なった。ここで、引き上げ速度は10mm/時、引き上げ軸回転数は20rpm、ルツボ支持軸回転数は15rpm、引き上げ軸方向のB23中の温度勾配は110℃/cmとした。
 次に、結晶の固化率が0.7~0.9となった時点で引上げ速度を毎時300mm以下とすることによって、結晶肩部が熱バッフルに接触する直前までに育成結晶の切離しを行った。育成結晶の切離し後、ルツボを降下させ、炉内温度が室温になるまで冷却した後、結晶を取り出した。これにより、リン化インジウム単結晶インゴットを作製した。
 このようにして得られたリン化インジウム単結晶インゴットを研削して円筒にし、続いてワイヤーソー等により基板を切り出し、直径が50.0mmのリン化インジウム基板を取得した。
 (実施例2)
 T1~T2までの昇温速度を18℃/minとし、昇温条件を表1のように制御したこと以外は、実施例1と同様にリン化インジウム基板を作製した。
 (比較例1~3)
 昇温条件を表1のように制御したこと以外は、実施例1と同様にリン化インジウム基板を作製した。すなわち、比較例1~3では、昇温条件は、上述の図3で示したグラフに基づくものであり、結晶成長直前に炉内を真空状態で昇温させず、従来の通り、炉内を常温・常圧から炉内圧力P2を2.2MPaに加圧してから加熱して原料を溶融させ、原料融液の表面に種結晶を接触させて、引き上げ軸を徐々に引き上げることで、種結晶を引き上げてリン化インジウム単結晶の成長を行なった。
 (欠陥評価)
 作製したリン化インジウム基板の表面(主面)の全体に対し、KLA Tencor社製Candela8720により、波長405nmのレーザー光をS偏光にてリン化インジウム基板に照射することで、直径およそ20μm以上の凹形状の窪んだ欠陥をトポグラフィーチャンネルで検出した。
 KLA Tencor社製Candela8720の測定では、凹型形状欠陥、凸型形状欠陥のどちらも欠陥としてカウントすることが可能であるが、本発明では、20μm径以上の凸形状の欠陥が無く、観測されていなかったこと、および水分制御と20μm径以上の凹型形状欠陥の有無に実施例と比較例に差異があったため、凹型欠陥の分析を実施した。すなわち、基板表面において観察対象としているピット(製造工程で結晶成長直前に原料に含まれる水分等の不純物に起因する欠陥)は、Candela8720の測定により凹形状の欠陥として検出することができる。ここで、凹型形状欠陥の検出については、基板に照射したレーザー光のS偏光が、基板表面をスキャンしたときに、凹型形状のスロープを下り、凹型形状底部通過後に昇ることにより、光の反射方向が正反射に対して下方向にずれた後上方向にずれる現象によって識別でき、凸型形状の場合には、凹型形状と光の反射方向が逆の現象となることから、凹型、凸型の識別が可能である。
 実施例1~2、比較例1~3のリン化インジウム基板について、それぞれ基板を1枚または複数枚準備して上記の欠陥数を測定し、その平均値を算出した。
 製造条件及び評価結果を表1に示す。表1の昇温条件において、P1~P3、T1~T3は、それぞれ図2及び図3のグラフで示されたP1~P3、T1~T3に対応する。
Figure JPOXMLDOC01-appb-T000001
 (考察)
 実施例1及び2は、LEC炉内を、15Pa以下の真空状態を保ったまま(真空引きをした状態で)500℃以上600℃以下まで昇温し、続いて真空引きを停止し、LEC炉内の圧力を2.0×106Pa以上4.0×106Pa以下の範囲の任意の圧力となるまで純窒素ガス(純度6N、H2O露点-80℃:0.53ppm以下程度)で加圧した後、種結晶を引き上げてリン化インジウム単結晶の成長を行ったため、リン化インジウム基板の表面の凹形状の欠陥がいずれも0個であった。
 一方、比較例1~3は、それぞれ従来の昇温条件に基づいてリン化インジウム単結晶の成長を行ったため、リン化インジウム基板の表面の凹形状の欠陥が検出された。
100 LEC炉
101 高圧容器
102 原料
103 封止剤
104 ルツボ
105 ルツボ支持軸
106 種結晶
107 リン化インジウム単結晶
108 引き上げ軸
109 ヒータ
110 断熱材
111 熱バッフル

Claims (6)

  1.  直径が100mm以下であり、少なくとも一方の表面に、波長405nmのレーザー光をS偏光にて照射し検査したとき、前記表面において、トポグラフィーチャンネルで検出される凹形状の欠陥が0個である、リン化インジウム基板。
  2.  直径が50~100mmである、請求項1に記載のリン化インジウム基板。
  3.  請求項1または2に記載のリン化インジウム基板と、前記リン化インジウム基板の主面に設けられたエピタキシャル結晶層と、を有する、半導体エピタキシャルウエハ。
  4.  LEC炉内にルツボを設け、前記ルツボ内に原料及び封止剤を設けて、ヒータ発熱により原料及び封止剤を加熱、融解し、生じた原料融液の表面に種結晶を接触させて、徐々に引き上げることにより、リン化インジウム単結晶の成長を行なうリン化インジウム単結晶インゴットの製造方法において、
     前記LEC炉内を、15Pa以下の真空状態を保ったまま室温から500℃以上600℃以下まで昇温し、続いて前記LEC炉内の圧力を2.0×106Pa以上4.0×106Pa以下の範囲の任意の圧力となるまで加圧した後、前記種結晶を引き上げてリン化インジウム単結晶の成長を行なう、リン化インジウム単結晶インゴットの製造方法。
  5.  請求項4に記載のリン化インジウム単結晶インゴットの製造方法で製造されたリン化インジウム単結晶インゴットから、リン化インジウム基板を切り出す工程を含む、リン化インジウム基板の製造方法。
  6.  前記リン化インジウム基板の直径が100mm以下である、請求項5に記載のリン化インジウム基板の製造方法。
PCT/JP2021/037240 2021-02-02 2021-10-07 リン化インジウム基板、半導体エピタキシャルウエハ、リン化インジウム単結晶インゴットの製造方法及びリン化インジウム基板の製造方法 WO2022168369A1 (ja)

Priority Applications (3)

Application Number Priority Date Filing Date Title
CN202180070903.5A CN116324047A (zh) 2021-02-02 2021-10-07 磷化铟基板、半导体外延晶片、磷化铟单晶锭的制造方法以及磷化铟基板的制造方法
US18/031,088 US11926924B2 (en) 2021-02-02 2021-10-07 Indium phosphide substrate, semiconductor epitaxial wafer, method for producing indium phosphide single-crystal ingot and method for producing indium phosphide substrate
EP21924756.6A EP4206368A1 (en) 2021-02-02 2021-10-07 Indium phosphide substrate, semiconductor epitaxial wafer, method for producing indium phosphide single crystal ingot, and method for producing indium phosphide substrate

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2021015354A JP7046242B1 (ja) 2021-02-02 2021-02-02 リン化インジウム単結晶インゴットの製造方法及びリン化インジウム基板の製造方法
JP2021-015354 2021-02-02

Publications (1)

Publication Number Publication Date
WO2022168369A1 true WO2022168369A1 (ja) 2022-08-11

Family

ID=81255852

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2021/037240 WO2022168369A1 (ja) 2021-02-02 2021-10-07 リン化インジウム基板、半導体エピタキシャルウエハ、リン化インジウム単結晶インゴットの製造方法及びリン化インジウム基板の製造方法

Country Status (6)

Country Link
US (1) US11926924B2 (ja)
EP (1) EP4206368A1 (ja)
JP (3) JP7046242B1 (ja)
CN (1) CN116324047A (ja)
TW (1) TWI769943B (ja)
WO (1) WO2022168369A1 (ja)

Citations (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS63107886A (ja) * 1986-10-25 1988-05-12 Shiro Sakuragi 雰囲気ガス制御による結晶製造方法
JPH0240640B2 (ja) 1982-11-30 1990-09-12 Tokyo Shibaura Electric Co
JP2000327496A (ja) 1999-05-19 2000-11-28 Japan Energy Corp InP単結晶の製造方法
JP2002234792A (ja) 2001-02-07 2002-08-23 Showa Denko Kk 単結晶製造方法
JP2003137699A (ja) * 2001-10-26 2003-05-14 Showa Denko Kk InP単結晶およびその製造方法
WO2004106597A1 (ja) 2003-05-07 2004-12-09 Sumitomo Electric Industries Ltd. 燐化インジウム基板および燐化インジウム単結晶とその製造方法
JP2005150187A (ja) * 2003-11-12 2005-06-09 Sumitomo Chemical Co Ltd 化合物半導体エピタキシャル基板の製造方法
WO2005106083A1 (ja) 2004-04-28 2005-11-10 Nippon Mining & Metals Co., Ltd. InP単結晶ウェハ及びInP単結晶の製造方法
JP2008120614A (ja) 2006-11-09 2008-05-29 Hitachi Cable Ltd 化合物半導体単結晶基板及びその製造方法

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH1154579A (ja) 1997-07-31 1999-02-26 Sumitomo Metal Ind Ltd 半導体基板の評価方法
EP1950326A1 (en) 2007-01-29 2008-07-30 Interuniversitair Microelektronica Centrum Method for removal of bulk metal contamination from III-V semiconductor substrates
DE102007026298A1 (de) 2007-06-06 2008-12-11 Freiberger Compound Materials Gmbh Anordnung und Verfahren zur Herstellung eines Kristalls aus der Schmelze eines Rohmaterials sowie Einkristall
JP4674382B1 (ja) 2010-04-07 2011-04-20 レーザーテック株式会社 検査装置及び欠陥検査方法
EP3828319A1 (en) * 2013-03-26 2021-06-02 JX Nippon Mining & Metals Corp. Compound semiconductor wafer, photoelectric conversion element, and method for producing group iii-v compound semiconductor single crystals
WO2018179567A1 (ja) * 2017-03-31 2018-10-04 Jx金属株式会社 化合物半導体および化合物半導体単結晶の製造方法
CN109290875B (zh) 2017-07-25 2021-06-22 北京通美晶体技术股份有限公司 背面有凹坑的磷化铟晶片、制法和制备其的腐蚀液
WO2019202650A1 (ja) 2018-04-17 2019-10-24 株式会社 日立ハイテクノロジーズ 顕微鏡用スライド、顕微鏡用スライドの製造方法、観察方法及び分析方法
WO2020158316A1 (ja) 2019-01-29 2020-08-06 富士フイルム株式会社 感光性転写材料、樹脂パターンの製造方法、回路配線の製造方法、タッチパネルの製造方法、並びに、フィルム及びその製造方法
CN112226813A (zh) * 2020-10-21 2021-01-15 北京工业大学 一种目标单晶生长装置及方法

Patent Citations (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0240640B2 (ja) 1982-11-30 1990-09-12 Tokyo Shibaura Electric Co
JPS63107886A (ja) * 1986-10-25 1988-05-12 Shiro Sakuragi 雰囲気ガス制御による結晶製造方法
JP2000327496A (ja) 1999-05-19 2000-11-28 Japan Energy Corp InP単結晶の製造方法
JP2002234792A (ja) 2001-02-07 2002-08-23 Showa Denko Kk 単結晶製造方法
JP2003137699A (ja) * 2001-10-26 2003-05-14 Showa Denko Kk InP単結晶およびその製造方法
WO2004106597A1 (ja) 2003-05-07 2004-12-09 Sumitomo Electric Industries Ltd. 燐化インジウム基板および燐化インジウム単結晶とその製造方法
JP2012236770A (ja) * 2003-05-07 2012-12-06 Sumitomo Electric Ind Ltd 燐化インジウム基板および燐化インジウム結晶
JP2005150187A (ja) * 2003-11-12 2005-06-09 Sumitomo Chemical Co Ltd 化合物半導体エピタキシャル基板の製造方法
WO2005106083A1 (ja) 2004-04-28 2005-11-10 Nippon Mining & Metals Co., Ltd. InP単結晶ウェハ及びInP単結晶の製造方法
JP2008120614A (ja) 2006-11-09 2008-05-29 Hitachi Cable Ltd 化合物半導体単結晶基板及びその製造方法

Also Published As

Publication number Publication date
EP4206368A1 (en) 2023-07-05
CN116324047A (zh) 2023-06-23
TWI769943B (zh) 2022-07-01
US11926924B2 (en) 2024-03-12
JP7046242B1 (ja) 2022-04-01
US20230374700A1 (en) 2023-11-23
JP2022118721A (ja) 2022-08-15
JP2022118663A (ja) 2022-08-15
TW202231575A (zh) 2022-08-16
JP2023145595A (ja) 2023-10-11

Similar Documents

Publication Publication Date Title
EP1634981B1 (en) Indium phosphide substrate, indium phosphide single crystal and process for producing them
EP2245218B1 (en) Method for producing group iii nitride wafers and group iii nitride wafers
WO2008048303A2 (en) Group iii nitride articles and methods for making same
EP3469120A1 (en) High resistivity single crystal silicon ingot and wafer having improved mechanical strength
EP2924150B1 (en) ß-GA2O3-BASED SINGLE CRYSTAL SUBSTRATE
JP7321929B2 (ja) ZnドープInP単結晶基板の製造方法
US20090072205A1 (en) Indium phosphide substrate, indium phosphide single crystal and process for producing them
WO2022168369A1 (ja) リン化インジウム基板、半導体エピタキシャルウエハ、リン化インジウム単結晶インゴットの製造方法及びリン化インジウム基板の製造方法
EP0036891B1 (en) Minimization of strain in single crystals
JPH0797299A (ja) SiC単結晶の成長方法
US20020179002A1 (en) Inp single crystal substrate
WO2021210390A1 (ja) 半導体基板の製造方法、半導体基板、及び、成長層におけるクラックの発生を抑制する方法
US20230167586A1 (en) Group iii nitride substrate with oxygen gradient, method of making, and method of use
US20230193507A1 (en) Method for manufacturing semiconductor substrate, semiconductor substrate, and method for forming grown layer
JPS62123095A (ja) 低転位密度GaAs単結晶の製造方法
CN109898135B (zh) β-Ga2O3系单晶衬底的制造方法
JP2013193917A (ja) 半絶縁性砒化ガリウムウェハの製造方法及び半絶縁性砒化ガリウムウェハ
Masui et al. Method for producing β-Ga 2 O 3 substrate and method for producing crystal laminate structure including cutting out β-Ga 2 O 3 based substrate from β-Ga 2 O 3 based crystal
CN114737256A (zh) 一种消除碲锌镉晶体导电类型转变界面的方法
JP2022543358A (ja) 酸素濃度の低い領域を有するリボンまたはウェハの製造
CN116249801A (zh) GaAs晶圆和GaAs晶锭的制造方法
Lipski Semi-insulating GaN by Fe-doping in hydride vapor phase epitaxy using a solid iron source
Grant Progress in III-V materials technology
Walther 8.1 Crystal growth and wafer technology: 8 Crystal growth, wafer technology, and epitaxy
JPH0770483B2 (ja) 分子線エピタキシヤル成長法による実質的に滑らかな表面を有する単結晶エピタキシヤル層の成長方法

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 21924756

Country of ref document: EP

Kind code of ref document: A1

ENP Entry into the national phase

Ref document number: 2021924756

Country of ref document: EP

Effective date: 20230329

NENP Non-entry into the national phase

Ref country code: DE