WO2019082373A1 - 半導体装置 - Google Patents

半導体装置

Info

Publication number
WO2019082373A1
WO2019082373A1 PCT/JP2017/038872 JP2017038872W WO2019082373A1 WO 2019082373 A1 WO2019082373 A1 WO 2019082373A1 JP 2017038872 W JP2017038872 W JP 2017038872W WO 2019082373 A1 WO2019082373 A1 WO 2019082373A1
Authority
WO
WIPO (PCT)
Prior art keywords
main electrode
semiconductor
semiconductor element
semiconductor device
arm
Prior art date
Application number
PCT/JP2017/038872
Other languages
English (en)
French (fr)
Inventor
健太 江森
林 哲也
Original Assignee
日産自動車株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 日産自動車株式会社 filed Critical 日産自動車株式会社
Priority to EP17929454.1A priority Critical patent/EP3703126A1/en
Priority to CN201780096258.8A priority patent/CN111279476B/zh
Priority to US16/758,994 priority patent/US11251162B2/en
Priority to PCT/JP2017/038872 priority patent/WO2019082373A1/ja
Priority to JP2019549800A priority patent/JP6835245B2/ja
Publication of WO2019082373A1 publication Critical patent/WO2019082373A1/ja

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/03Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
    • H01L25/04Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
    • H01L25/07Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L29/00
    • H01L25/072Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L29/00 the devices being arranged next to each other
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/34Arrangements for cooling, heating, ventilating or temperature compensation ; Temperature sensing arrangements
    • H01L23/36Selection of materials, or shaping, to facilitate cooling or heating, e.g. heatsinks
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/492Bases or plates or solder therefor
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/538Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames the interconnection structure between a plurality of semiconductor chips being formed on, or in, insulating substrates
    • H01L23/5383Multilayer substrates
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L24/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L24/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/73Means for bonding being of different types provided for in two or more of groups H01L24/10, H01L24/18, H01L24/26, H01L24/34, H01L24/42, H01L24/50, H01L24/63, H01L24/71
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/91Methods for connecting semiconductor or solid state bodies including different methods provided for in two or more of groups H01L24/80 - H01L24/90
    • H01L24/92Specific sequence of method steps
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/18Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof the devices being of types provided for in two or more different subgroups of the same main group of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • H01L2224/13001Core members of the bump connector
    • H01L2224/13099Material
    • H01L2224/131Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • H01L2224/161Disposition
    • H01L2224/16151Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/16221Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/16225Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • H01L2224/16227Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation the bump connector connecting to a bond pad of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • H01L2224/161Disposition
    • H01L2224/16151Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/16221Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/16225Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • H01L2224/16238Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation the bump connector connecting to a bonding area protruding from the surface of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/2612Auxiliary members for layer connectors, e.g. spacers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/28Structure, shape, material or disposition of the layer connectors prior to the connecting process
    • H01L2224/29Structure, shape, material or disposition of the layer connectors prior to the connecting process of an individual layer connector
    • H01L2224/29001Core members of the layer connector
    • H01L2224/29099Material
    • H01L2224/291Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/28Structure, shape, material or disposition of the layer connectors prior to the connecting process
    • H01L2224/29Structure, shape, material or disposition of the layer connectors prior to the connecting process of an individual layer connector
    • H01L2224/29001Core members of the layer connector
    • H01L2224/29099Material
    • H01L2224/2919Material with a principal constituent of the material being a polymer, e.g. polyester, phenolic based polymer, epoxy
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L2224/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • H01L2224/3205Shape
    • H01L2224/32057Shape in side view
    • H01L2224/32058Shape in side view being non uniform along the layer connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L2224/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • H01L2224/321Disposition
    • H01L2224/32104Disposition relative to the bonding area, e.g. bond pad
    • H01L2224/32105Disposition relative to the bonding area, e.g. bond pad the layer connector connecting bonding areas being not aligned with respect to each other
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L2224/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • H01L2224/321Disposition
    • H01L2224/32104Disposition relative to the bonding area, e.g. bond pad
    • H01L2224/32106Disposition relative to the bonding area, e.g. bond pad the layer connector connecting one bonding area to at least two respective bonding areas
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L2224/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • H01L2224/321Disposition
    • H01L2224/32151Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/32221Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/32225Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L2224/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • H01L2224/321Disposition
    • H01L2224/32151Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/32221Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/32245Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L2224/33Structure, shape, material or disposition of the layer connectors after the connecting process of a plurality of layer connectors
    • H01L2224/331Disposition
    • H01L2224/3318Disposition being disposed on at least two different sides of the body, e.g. dual array
    • H01L2224/33181On opposite sides of the body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73201Location after the connecting process on the same surface
    • H01L2224/73203Bump and layer connectors
    • H01L2224/73204Bump and layer connectors the bump connector being embedded into the layer connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73251Location after the connecting process on different surfaces
    • H01L2224/73253Bump and layer connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/81Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector
    • H01L2224/8119Arrangement of the bump connectors prior to mounting
    • H01L2224/81192Arrangement of the bump connectors prior to mounting wherein the bump connectors are disposed only on another item or body to be connected to the semiconductor or solid-state body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/91Methods for connecting semiconductor or solid state bodies including different methods provided for in two or more of groups H01L2224/80 - H01L2224/90
    • H01L2224/92Specific sequence of method steps
    • H01L2224/921Connecting a surface with connectors of different types
    • H01L2224/9212Sequential connecting processes
    • H01L2224/92122Sequential connecting processes the first connecting process involving a bump connector
    • H01L2224/92125Sequential connecting processes the first connecting process involving a bump connector the second connecting process involving a layer connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/91Methods for connecting semiconductor or solid state bodies including different methods provided for in two or more of groups H01L2224/80 - H01L2224/90
    • H01L2224/92Specific sequence of method steps
    • H01L2224/922Connecting different surfaces of the semiconductor or solid-state body with connectors of different types
    • H01L2224/9222Sequential connecting processes
    • H01L2224/92242Sequential connecting processes the first connecting process involving a layer connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/10Bump connectors ; Manufacturing methods related thereto
    • H01L24/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L24/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/10Bump connectors ; Manufacturing methods related thereto
    • H01L24/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L24/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L24/28Structure, shape, material or disposition of the layer connectors prior to the connecting process
    • H01L24/29Structure, shape, material or disposition of the layer connectors prior to the connecting process of an individual layer connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L24/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L24/33Structure, shape, material or disposition of the layer connectors after the connecting process of a plurality of layer connectors
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M7/00Conversion of ac power input into dc power output; Conversion of dc power input into ac power output
    • H02M7/42Conversion of dc power input into ac power output without possibility of reversal
    • H02M7/44Conversion of dc power input into ac power output without possibility of reversal by static converters
    • H02M7/48Conversion of dc power input into ac power output without possibility of reversal by static converters using discharge tubes with control electrode or semiconductor devices with control electrode
    • H02M7/53Conversion of dc power input into ac power output without possibility of reversal by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal
    • H02M7/537Conversion of dc power input into ac power output without possibility of reversal by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only, e.g. single switched pulse inverters

Definitions

  • the present invention relates to a semiconductor device having a plurality of semiconductor elements, and more particularly to a technology for reducing heat resistance of the semiconductor elements to suppress heat generation.
  • Patent Document 1 Although the conventional example disclosed in the above-mentioned Patent Document 1 is arranged such that the distance between modules constituting the upper arm or the lower arm becomes long, the arrangement of semiconductor elements in the same module is mentioned. And there is a problem that the thermal resistance can not be further reduced.
  • the present invention has been made to solve such conventional problems, and an object of the present invention is to provide a semiconductor device capable of further reducing the thermal resistance.
  • the present invention configures the voltage application region of each semiconductor element to be narrower than the area of the entire semiconductor element in plan view, and further configures one of the upper and lower arms.
  • the shortest distance between the first semiconductor element to be formed and the nearest second semiconductor element forming one arm is the first semiconductor element and the nearest third semiconductor element forming the other arm
  • Each semiconductor element is arranged to be longer than the shortest distance.
  • the thermal resistance can be reduced.
  • FIG. 1 is a top view of four semiconductor elements of the semiconductor device according to the first embodiment of the present invention.
  • FIG. 2 is an A-A 'cross-sectional view of the semiconductor device shown in FIG.
  • FIG. 3 is a circuit diagram showing an upper arm and a lower arm of one phase of the inverter.
  • FIG. 4 is a top view of the semiconductor device according to the first embodiment.
  • 5 is a cross-sectional view of the semiconductor device shown in FIG.
  • FIG. 6 is an explanatory view in which the direction of the current is entered in the top view shown in FIG.
  • FIG. 7A is an explanatory view showing the thermal interference when the semiconductor elements are arranged by the conventional method.
  • FIG. 7B is an explanatory view showing the thermal interference when the semiconductor element according to the first embodiment is disposed.
  • FIG. 7A is an explanatory view showing the thermal interference when the semiconductor elements are arranged by the conventional method.
  • FIG. 7B is an explanatory view showing the thermal interference when the semiconductor element according to the
  • FIG. 8 is a side cross-sectional view of a semiconductor device in which semiconductor elements forming two phases are provided on one substrate.
  • FIG. 9 is a cross-sectional view in the side direction of the semiconductor device according to the second embodiment.
  • FIG. 10 is a top view of the semiconductor device according to the second embodiment.
  • FIG. 11 is a top view of four semiconductor elements of the semiconductor device according to the third embodiment.
  • FIG. 12A is a top view of the semiconductor device according to the third embodiment.
  • FIG. 12B is a back view of the semiconductor device according to the third embodiment.
  • FIG. 13 is a cross-sectional view of the semiconductor device shown in FIG.
  • FIG. 1 is a top view showing a semiconductor element provided in the semiconductor device according to the first embodiment
  • FIG. 2 is a cross-sectional view of the semiconductor element shown in FIG. It is a circuit diagram showing an upper arm and a lower arm.
  • 4 is a top view showing a configuration in which a semiconductor element is provided with a substrate having electrodes
  • FIG. 5 is a cross-sectional view taken along the line BB 'in FIG. 4
  • FIG. 6 is an explanatory view showing current flowing between the electrodes. .
  • one phase of the inverter includes a MOSFET (Q1) constituting an upper arm and a MOSFET (Q2) constituting a lower arm, and each of the MOSFETs (Q1) and (Q2) is in series It is connected.
  • Q1 and Q2 are in series connected circuits shown in FIG. 3 .
  • each of the MOSFETs (Q1) and (Q2) is formed by parallel connection of two semiconductor elements. That is, among the four semiconductor elements shown in FIG. 1, the semiconductor elements 1a and 1b correspond to the MOSFET (Q1), and the semiconductor elements 2a and 2b correspond to the MOSFET (Q2).
  • the MOSFETs (Q1) and (Q2) turn on and off with a time difference.
  • this embodiment demonstrates the example which uses MOSFET as a switching element of an inverter, it is also possible to use other semiconductor switches, such as IGBT, for example.
  • each semiconductor element shown in FIG. 1 is configured using a horizontal semiconductor element in which the main electrode is provided on one main surface and the current flow direction is the lateral direction.
  • the drain of the MOSFET (Q1) constituting the upper arm is connected to the first main electrode 5 which has a high potential such as the positive electrode of a DC power supply (not shown), for example, and the source is an output electrode It is connected to the third main electrode 7.
  • the drain of the MOSFET (Q2) constituting the lower arm is connected to the third main electrode 7, and the source is connected to the second main electrode 6 which has a low potential such as the negative electrode of the DC power supply.
  • the low potential is, for example, a ground potential. That is, the two upper and lower arms are connected in series, and the drain of MOSFET (Q1) which is one end of the series connected circuit is connected to the first main electrode 5, and further to the high potential side of the DC power supply. It is connected.
  • the source of the MOSFET (Q2), which is the other end is connected to the second main electrode 6, and is further connected to the low potential side of the DC power supply. Both connection points are connected to the third main electrode 7.
  • the upper arm MOSFET (Q1) is formed by connecting two semiconductor elements 1a and 1b shown in FIG. 1 in parallel.
  • the lower arm MOSFET (Q1) is configured by connecting two semiconductor elements 2a and 2b in parallel.
  • each MOSFET may be configured by parallel connection of three or more semiconductor elements, or MOSFET (Q1) may be configured by one semiconductor element, and MOSFET (Q2) may be configured by two semiconductor elements.
  • Three or more semiconductor elements in total of the upper arm and the lower arm may be provided.
  • the four semiconductor elements 1a, 1b, 2a and 2b are disposed on the upper surface of a rectangular planar member 17.
  • two semiconductor elements 1a and 1b are disposed at diagonal positions, and the remaining two semiconductor elements 2a and 2b are similarly disposed at diagonal positions. That is, the semiconductor elements 1a and 1b constituting the upper arm MOSFET (Q1) and the semiconductor elements 2a and 2b constituting the lower arm MOSFET (Q2) are alternately arranged (in a staggered manner).
  • each semiconductor element is such that the line S1 connecting the semiconductor elements 1a and 1b forming the upper arm intersects the line S2 connecting the semiconductor elements 2a and 2b forming the lower arm. It is arranged.
  • the semiconductor elements 1 a, 1 b, 2 a and 2 b are disposed on and in contact with the flat member 17.
  • each of the MOSFETs (Q1) and (Q2) When the number of semiconductor elements constituting each of the MOSFETs (Q1) and (Q2) is three, the semiconductor element of the lower arm is provided adjacent to the semiconductor element 1b of the upper arm shown in FIG.
  • the upper arm semiconductor element is provided adjacent to the arm semiconductor element 2b. That is, three semiconductor elements are alternately arranged.
  • FIG. 1 the example which each semiconductor element has directly contacted on the planar member 17 is shown in FIG. 1, FIG. 2, you may contact indirectly via another member.
  • a direct bonding method such as solder or wax material or an indirect bonding method such as grease can be used.
  • a cooling device may be provided to efficiently release the heat generated from the semiconductor element through the plane member 17.
  • the cooling method may be air cooling or water cooling.
  • Fins (not shown) may be attached to the flat member 17 or fins may be provided directly on the opposite major surface 26 of the semiconductor element.
  • the plane member 17 may be provided not on the opposite main surface 26 side but on the one main surface 25 side.
  • the main surface 25 and the opposite main surface 26 are in an insulated or semi-insulated state.
  • the flat member 17 may be an insulator, but may be electrically connected to a high potential, an output potential, or a low potential (ground) as shown in FIG. 3 as a conductive member.
  • An upper surface voltage application region 3 which is a region to which a voltage is applied is formed.
  • the “voltage application region” is, for example, a source region and a drain region of a MOSFET, and is a region through which a DC voltage is applied from a DC power supply and current flows. At the time of operation of the MOSFET, current flows in the voltage application region to generate heat.
  • Each semiconductor element is a lateral semiconductor element provided with a voltage application area only on the top surface. Then, a current flows in the lateral direction (horizontal direction) to take charge of the switch operation and the return operation.
  • the area of the upper surface voltage application region 3 is smaller than the area of the entire semiconductor element in plan view. That is, the top surface voltage application region 3 which is a region to which a voltage is applied to the semiconductor element is configured to be narrower than the area of the entire semiconductor element in plan view from the normal direction of the plane member 17.
  • each semiconductor element is connected to at least two of the first main electrode 5, the second main electrode 6, and the third main electrode 7 described above. Further, as shown in FIG. 2, the opposite major surface 26 of each semiconductor element is in contact with the plane member 17. Moreover, although illustration is abbreviate
  • semiconductor elements that perform only a switch or only reflux may be used separately.
  • a semiconductor element that can perform both switching and refluxing may be used.
  • the semiconductor element preferably has a MOS structure or a HEMT structure.
  • a material of a semiconductor element it is desirable to use Si (silicon), SiC (silicon carbide), GaN (gallium nitride), a material made of others, or a combination thereof.
  • the distance between the latest semiconductor elements constituting the same arm is greater than the distance between the latest semiconductor elements constituting the different arms. long.
  • the shortest distance L1 (the shortest distance between the semiconductor elements of the same arm) between the ends of the semiconductor elements 1a and 1b shown in FIG. 1 is the shortest distance L2 between the ends of the semiconductor elements 1a and 2a. The shortest distance of semiconductor devices of different arms).
  • the shortest distance (L1) between the semiconductor element 1a (first semiconductor element) constituting the upper arm and the nearest semiconductor element 1b (second semiconductor element) constituting the upper arm is the semiconductor element 1a;
  • Each semiconductor element is arranged to be longer than the shortest distance (L2) with the nearest semiconductor element 2a (third semiconductor element) constituting the lower arm (L1> L2).
  • the area of the upper surface voltage application region 3 mounted on the semiconductor element is narrower than the area of the entire semiconductor element in plan view (plan view from the normal direction of the plane member 17). That is, the upper surface voltage application region 3 is formed inside the one main surface 25 of the semiconductor element. Therefore, the shortest distance L3 (see FIG. 1) between the upper surface voltage application region 3 mounted on the upper arm semiconductor element 1a and the upper surface voltage application region 3 mounted on the lower arm semiconductor element 2a is both The insulation distance of “L3> L2”. Therefore, it is sufficient to set the shortest distance L3 with the required withstand voltage, and it is possible to shorten the shortest distance L2 between semiconductor elements.
  • the substrate 11 is provided on one main surface of each semiconductor element.
  • a semiconductor module 10 is configured by the substrate 11 and each semiconductor element.
  • the substrate 11 is a multilayer substrate in which the first main electrode 5, the second main electrode 6, and the third main electrode 7 for connecting the respective semiconductor elements are embedded.
  • the substrate 11 may be formed of a printed circuit board or LTCC (Low Temperature Co-fired Ceramics) or the like, or may be provided on the printed circuit board or the like including each terminal.
  • LTCC Low Temperature Co-fired Ceramics
  • the first main electrode 5 is provided on the outer peripheral side of the plane member 17 on which each semiconductor element is mounted, and by the connection portion (one connection portion) on the outer peripheral side of the semiconductor element 1a and the end 5a.
  • the connection portion is connected to the connection portion on the outer peripheral side of the semiconductor element 1b and the end portion 5b. That is, the semiconductor elements 1a and 1b have two connection parts, and the first main electrode 5 is connected to one of the two connection parts that is on the outer peripheral side of the plane member 17.
  • the first main electrode 5 is drawn to the outside through the high potential input terminal 22 (connection terminal).
  • the third main electrode 7 is provided on the inner side of the plane member 17, and is connected to the inner connection portion (the other connection portion) of each semiconductor element at the end portions 7a to 7d. That is, the third main electrode 7 is connected to the inner connection portion of the semiconductor element 1a by the end 7a, connected to the inner connection portion of the semiconductor element 2a by the end 7b, and connected to the inner connection portion of the semiconductor element 2b. The connection is made at the end 7c, and the inner connection part of the semiconductor element 1b is connected at the end 7d. And the 3rd main electrode 7 is pulled out outside via output terminal 24 (connection terminal).
  • the second main electrode 6 covers the respective semiconductor elements substantially in parallel with the first main electrode 5 and the third main electrode 7 and upward in a plan view in the normal direction of the plane member 17 ) Are arranged.
  • the second main electrode 6 is connected to the connection portion (one connection portion) on the outer peripheral side of the semiconductor element 2a by the connection via 8 and connected to the connection portion on the outer peripheral side of the semiconductor element 2b by the connection via 8 ing.
  • the second main electrode 6 is extracted to the outside through the low potential input terminal 23 (connection terminal).
  • the main electrode and the terminal may be made of a single metal, or a plurality of metals may be connected or combined by solder or the like.
  • the high potential input terminal 22 and the low potential input terminal 23 are provided on the same side, and the output terminal 24 is provided on the opposite side. That is, the first main electrode 5 and the second main electrode 6 are drawn out from one side of the rectangular planar member 17, and the third main electrode 7 is on the other side facing the one side. It is pulled out to the outside from the side.
  • each of the main electrodes 5, 6, 7 when viewed in plan from the normal direction of the plane member 17 is formed to be larger in the order of the second main electrode 6, the first main electrode 5, and the third main electrode 7. ing.
  • the second main electrode 6 is disposed to overlap with the first main electrode 5 and the third main electrode 7 in a plan view.
  • the upper surface voltage application region 3 and the respective main electrodes 5, 6 and 7 are electrically connected by solder or the like through the connection vias 8. Furthermore, in order to fill the gaps in the connected area, an underfill 9 such as a resin is filled to ensure insulation around the connection. Furthermore, the first main electrode 5, the second main electrode 6, the third main electrode 7, and the respective semiconductor elements are arranged substantially in parallel.
  • the first main electrode 5, the second main electrode 6, and the third main electrode 7 each have two or more current paths until reaching the connection terminals.
  • the first main electrode 5 has two current paths, a path connected to the end 5 a and a path connected to the end 5 b.
  • the second main electrode 6 has two current paths connected to the two connection vias 8 shown in FIG.
  • the third main electrode 7 has four current paths connected to the four ends 7a to 7d.
  • the first main electrode 5, the second main electrode 6, the third main electrode 7, and the semiconductor elements 1 and 2 are mutually different in a side view parallel to the plane member 17. It is arranged in parallel. Then, in a side view, the first main electrode 5 and the third main electrode 7 are provided between the second main electrode 6 and the semiconductor element.
  • the high potential input terminal 22 connected to the first main electrode 5 and the low potential input terminal 23 connected to the second main electrode 6 are drawn from the same side of the substrate 11. It is done. For this reason, the current flows in the directions of arrows Y1 and Y2 in the figure, and the direction of the current is reversed. As a result, mutual inductance occurs, and the mutual inductance can reduce parasitic inductance.
  • FIG. 8 shows the side direction when two phases (first phase, second phase; for example, U phase and V phase among U, V and W) constituting an inverter are constituted by one semiconductor module FIG.
  • the semiconductor elements 1a-1 and 2a-1 constituting upper and lower arms of the first phase and the semiconductor elements 1a-2 and 2a-2 constituting upper and lower arms of the second phase are in the lateral direction. It is arranged side by side.
  • the first main electrode 5 connected to the semiconductor element 2a-1 and the first main electrode 5 connected to the semiconductor element 1a-2 are made common.
  • the connection via 8 also for the second main electrode 6, the second main electrode 6 of the first phase and the second phase can be shared.
  • the semiconductor device according to the first embodiment can achieve the following effects.
  • the semiconductor device can be further miniaturized.
  • the opposite main surface (rear surface) of a power semiconductor device of a vertical structure such as IGBT or MOSFET. Since it was equal to the chip size of the element, the distance between the upper and lower arms of the semiconductor element could not be reduced more than the required insulation distance. However, in the present embodiment, the inter-element distance between the upper and lower arms can be made equal to or less than the insulation distance, so the size can be further reduced. Therefore, in the present embodiment, it is possible to achieve both the reduction in thermal interference and the miniaturization.
  • a semiconductor element that can operate bi-directionally such as a MOS structure or a HEMT structure, it becomes unnecessary to use two types of elements such as an IGBT + diode.
  • a semiconductor element using a wide band gap semiconductor such as SiC or GaN, a small-sized, low-loss semiconductor device can be provided.
  • a current flowing to the first main electrode 5 having a high potential and a second main electrode 6 having a low potential flows back through the semiconductor element, so that mutual inductance occurs, and the mutual inductance is generated by the mutual inductance. It is possible to reduce.
  • Each of the main electrodes 5, 6, 7 has a potential on the output side by increasing the area in the order of the second main electrode 6, the first main electrode 5, and the third main electrode 7.
  • the area of the third main electrode 7 becomes relatively small, and it is possible to suppress the floating capacitance of the electrical vibration and the parasitic.
  • the first main electrode 5 and the second main electrode 6 are connected to the connection portion on the outer peripheral side of each semiconductor element disposed on the plane member 17, and the third main electrode 7 is connected to the inner connection portion Be done. Therefore, it is possible to easily share the first main electrodes 5 of two phases adjacent to each other. As shown in FIG. 8 described above, the semiconductor elements 2a-1 and 1a-2 can be easily connected by the first main electrode 5 to be shared. As a result, the required area of the first main electrode 5 can be reduced, and the overall size of the device can be reduced. Alternatively, since the area can be taken wider than in the case of one phase, the heat radiation efficiency is increased, and a larger current can be flowed.
  • the second main electrode 6 can also be made common, the effect of shielding the whole of the two phases and the effect of reducing the inductance can be enhanced. Furthermore, since the third main electrode 7 can be configured to have an area smaller than that of the first main electrode 5, it is possible to reduce stray capacitance of electrical vibration and parasitics.
  • the main electrodes 5, 6, 7 and the semiconductor element can be easily arranged in parallel while securing the insulation. Therefore, thinning and downsizing can be facilitated, and versatility and mass productivity can be improved. Furthermore, since resin sealing and molding can be performed in parallel with the plane of the first main electrode 5 or the second main electrode 6, it is possible to maintain a highly accurate parallelism with respect to the third main electrode 7. . Therefore, mutual inductance can be generated more effectively.
  • the semiconductor device As described above, in the semiconductor device according to the first embodiment, it is possible to improve and achieve the trade-off between miniaturization and low thermal resistance, and low inductance and low thermal resistance.
  • the shortest distance L2 between the upper and lower arms may be zero, that is, the elements between the upper and lower arms may be in contact, as long as the shortest distance L3 necessary for insulation between adjacent upper surface voltage application regions 3 can be secured. It is possible to reduce thermal interference as compared to the prior art.
  • the semiconductor element according to the present embodiment has a rectangular shape, and the semiconductor elements of different arms are arranged in the longitudinal direction, the same effect can be obtained even when the semiconductor elements are horizontally arranged in the rectangular width direction. You can get Furthermore, even when the semiconductor element is square, the same effect can be obtained.
  • the present invention is not limited to this example, and the number of elements of the upper and lower arms may be increased. Even if one of the semiconductor elements of either arm is used, the effect of reducing the thermal interference can be obtained. For example, a total of nine semiconductor elements may be provided in three rows and three columns, or the arrangement of the semiconductor elements may be fixed in two columns and the number may be increased in the row direction. It is possible to change suitably according to the requirements of the semiconductor device which constitutes the upper and lower arms, and the layout of the inverter.
  • FIG. 9 is a side sectional view of the semiconductor device according to the second embodiment
  • FIG. 10 is a top view of FIG.
  • the first drive circuit layer 18 and the second drive circuit layer 19 are provided in the substrate 11 in contrast to the first embodiment.
  • the point is different in that two driver ICs 20 and 21 are provided.
  • the other configuration is the same as that of FIG. 5 shown in the first embodiment, so the same reference numerals are given and the description of the configuration is omitted.
  • a flat second drive circuit layer 19 is provided above the second main electrode 6 in the substrate 11, and a first drive circuit layer 18 is further provided above the second drive circuit layer 19. . That is, drive circuits for driving the first main electrode 5, the second main electrode 6, the third main electrode 7, and the semiconductor element are provided on the same substrate 11.
  • the first drive circuit layer 18 can be at ground or low potential.
  • the upper arm driver IC 20 (first driver IC) for driving the semiconductor elements 1a and 1b constituting the upper arm and the semiconductor elements 2a and 2b constituting the lower arm are driven on the upper surface of the substrate 11
  • a lower arm driver IC 21 (second driver IC) is provided for this purpose.
  • the upper arm driver IC 20 is provided on the upper surface of the semiconductor element 2a constituting the lower arm
  • the lower arm driver IC 21 is provided on the upper surface of the semiconductor element 1a constituting the upper arm.
  • the semiconductor element forming the upper arm and the lower arm driver IC 21 overlap in plan view
  • the semiconductor element forming the lower arm and the upper arm driver IC 20 overlap in plan view.
  • the upper arm driver IC 20 for driving the semiconductor elements 1a and 1b of the upper arm is disposed on the upper surface of the semiconductor element 2a constituting the lower arm, so that the semiconductor elements 1a and 1b from the upper arm driver IC 20 are provided.
  • the distance up to can be made uniform.
  • a lower arm driver IC 21 for driving the semiconductor elements 2a and 2b of the lower arm on the upper surface of the semiconductor element 1a constituting the upper arm, each semiconductor element 2a from the lower arm driver IC 21 The distance up to 2b can be made uniform.
  • the distance from the driver IC to each semiconductor element can be made equal and shortest, so that each semiconductor element driven in parallel can be operated at high speed.
  • the drive circuit and each main electrode are integrated in the same substrate, by setting the second drive circuit layer 19 to ground or a low potential, weak current on the drive circuit side and strong current on the main electrode side can be obtained. It can be separated, and the shielding effect and the effect of reducing the noise level can be obtained. Further, in the present embodiment, as shown in FIG. 9, an example in which two layers of the first drive circuit layer 18 and the second drive circuit layer 19 are provided has been described. It is also good.
  • the substrate having the first drive circuit layer 18 and the second drive circuit layer 19 and the substrate having the main electrodes 5, 6, 7 are separately provided at the expense of the shield effect. It may be formed on the substrate of
  • FIG. 11 is a top view showing the configuration of the semiconductor device according to the third embodiment
  • FIGS. 12A and 12B are a top view and a back view of a vertical semiconductor element used for the semiconductor device, respectively.
  • FIG. 13 is a cross-sectional view taken along the line CC ′ shown in FIG.
  • the semiconductor device includes two semiconductor elements 31a and 31b constituting an upper arm, and two semiconductor elements 32a and 32b constituting a lower arm.
  • the semiconductor element is provided on the plane member 17.
  • the semiconductor elements 31a and 31b are disposed at diagonal positions, and the semiconductor elements 32a and 32b are similarly disposed at diagonal positions. That is, the semiconductor elements 31a and 31b constituting the upper arm and the semiconductor elements 32a and 32b constituting the lower arm are alternately arranged.
  • the gate 16 and the upper surface voltage application region 3 are formed on the upper surface (on one main surface) of each of the semiconductor elements 31 and 32, and the lower surface voltage is applied to the back surface (opposite main surface). Region 4 is formed.
  • the semiconductor elements 31 and 32 have voltage application areas (upper surface voltage application area 3 and lower surface voltage application area 4) on both the one main surface and the opposite main surface, and each voltage application area 3 and 4 is a semiconductor element 31, The area is smaller than 32 in plan view. Then, a current flows from one main surface to the opposite main surface or from the opposite main surface to the one main surface. That is, current flows in the vertical direction.
  • FIG. 11 shows an example in which the semiconductor elements 31a and 31b constituting the upper arm and the semiconductor elements 32a and 32b constituting the lower arm are all vertical semiconductor elements, one of the arms is constituted.
  • the semiconductor device may be replaced with a horizontal semiconductor device to combine vertical and horizontal semiconductor devices.
  • the semiconductor elements 31a and 31b constituting the upper arm and the opposite major surfaces 26 of the semiconductor elements 32a and 32b constituting the lower arm respectively have the lower surface voltage application region 4 and it is necessary to insulate both of them.
  • the insulating substrate 33 is provided between the opposite main surface 26 and the plane member 17 to prevent both from shorting.
  • the semiconductor elements 31a and 31b constituting the upper arm and the semiconductor elements 32a and 32b constituting the lower arm are disposed on the plane member 17. They are arranged alternately. Therefore, as shown in FIG. 11, the shortest distance between the semiconductor elements 31a and 31b constituting the upper arm (the shortest distance between the first semiconductor element and the nearest second semiconductor element constituting one arm) is upper To be longer than the shortest distance between the semiconductor element 31a constituting the arm and the semiconductor element 32a constituting the lower arm (the shortest distance between the first semiconductor element and the nearest third semiconductor element constituting the other arm) Will be placed. As a result, the thermal resistance can be reduced as compared with the case where the semiconductor elements of the same arm are adjacent to each other.
  • the areas of the upper surface voltage application region 3 and the lower surface voltage application region 4 are narrower than the areas (areas in plan view) of the semiconductor elements 31 and 32. Therefore, as shown in FIG. 13, the distance between the voltage application regions is smaller than the shortest distance L2 between the semiconductor elements 31a and 31b constituting the upper arm and the semiconductor elements 32a and 32b constituting the lower arm.
  • a long insulation distance L12 can be secured. As a result, since the insulation distance L12 can be narrowed within a range where the required voltage application area can be secured, thermal interference can be reduced as compared with the conventional case, and both size reduction and thermal resistance reduction can be achieved. it can.
  • FIG. 11 shows an example in which four semiconductor elements are vertical semiconductors, a semiconductor element constituting one of the upper and lower arms is a vertical semiconductor and a semiconductor constituting the other arm. It is also possible to configure the device as a lateral semiconductor.
  • the shape and arrangement method of the semiconductor element are not limited to the example shown in FIG. 11, and it is possible to use a rectangular semiconductor element, or three or more for one arm.
  • the semiconductor elements may be alternately arranged.
  • the type of semiconductor used is an element capable of flowing current in both directions such as a MOSFET, it becomes unnecessary to use two types of elements such as an IGBT + diode.
  • a semiconductor element using a wide band gap semiconductor such as SiC or GaN, a smaller and lower loss semiconductor device can be provided.

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Chemical & Material Sciences (AREA)
  • Materials Engineering (AREA)
  • Inverter Devices (AREA)

Abstract

平面部材上に直接的または間接的に配置され、互いに時間差をもってオン、オフ動作する上アーム、及び下アームを構成する少なくとも3個の半導体素子を有する半導体装置であり、各半導体素子の上面電圧印加領域(3)は、当該半導体素子全体の平面視の面積よりも狭く構成され、上アームを構成する半導体素子(1a)と(1b)の間の最短距離(L1)が、上アームを構成する半導体素子(1a)と下アームを構成する半導体素子(2a)との間の最短距離(L2)よりも長くなるように、各半導体素子を配置する。

Description

半導体装置
 本発明は、複数の半導体素子を有する半導体装置に係り、特に、半導体素子の熱抵抗を低減して発熱を抑制する技術に関する。
 例えば、特許文献1には、2系統の3相インバータを並列接続する際に、各相において一方の系統の上アームを構成するモジュールと他方の系統の下アームを構成するモジュールを隣接させ、同一アームを構成するモジュールを千鳥状に配置することにより、インバータを構成する各半導体素子の温度上昇を抑制することが開示されている。
国際公開2008/111544号
 しかしながら、上述した特許文献1に開示された従来例は、上アームまたは下アームを構成するモジュール間の距離が長くなるように配置しているものの、同一モジュール内での半導体素子の配置について言及されておらず、更なる熱抵抗の低減ができないという問題があった。
 本発明は、このような従来の課題を解決するためになされたものであり、その目的とするところは、より一層熱抵抗を低減することが可能な半導体装置を提供することにある。
 上記目的を達成するため、本願発明は、各半導体素子の電圧印加領域を、当該半導体素子全体の平面視の面積よりも狭く構成し、更に、上アーム及び下アームのうちの一方のアームを構成する第1の半導体素子と、一方のアームを構成する直近の第2の半導体素子との最短距離が、前記第1の半導体素子と、他方のアームを構成する直近の第3の半導体素子との最短距離よりも長くなるように、各半導体素子を配置する。
 本発明に係る半導体装置では、熱抵抗を低減することができる。
図1は、本発明の第1実施形態に係る半導体装置の、4つの半導体素子の上面図である。 図2は、図1に示す半導体素子のA-A’断面図である。 図3は、インバータの一つの相の上アーム、下アームを示す回路図である。 図4は、第1実施形態に係る半導体装置の上面図である。 図5は、図4に示す半導体装置のB-B’断面図である。 図6は、図4に示す上面図において、電流の方向を記入した説明図である。 図7Aは、従来の方法で半導体素子を配置したときの熱干渉を示す説明図である。 図7Bは、第1実施形態に係る半導体素子の配置としたときの熱干渉を示す説明図である。 図8は、2つの相を構成する半導体素子を一つの基板に設けた半導体装置の、側面方向の断面図である。 図9は、第2実施形態に係る半導体装置の、側面方向の断面図である。 図10は、第2実施形態に係る半導体装置の上面図である。 図11は、第3実施形態に係る半導体装置の、4つの半導体素子の上面図である。 図12Aは、第3実施形態に係る半導体素子の上面図である。 図12Bは、第3実施形態に係る半導体素子の裏面図である。 図13は、図11に示す半導体装置のC-C’断面図である。
 以下、本発明の実施形態を図面に基づいて説明する。
 [第1実施形態の説明]
 図1~図6を参照して本発明の第1実施形態について説明する。図1は、第1実施形態に係る半導体装置に設けられる半導体素子を示す上面図、図2は、図1に示す半導体素子のA-A’断面図、図3は、インバータの一つの相の上アーム、下アームを示す回路図である。図4は、半導体素子に電極を有する基板を設けた構成を示す上面図、図5は、図4のB-B’断面図、図6は、各電極間に流れる電流を示す説明図である。
 図3に示すように、インバータの一つの相は、上アームを構成するMOSFET(Q1)と下アームを構成するMOSFET(Q2)を備えており、各MOSFET(Q1)、(Q2)は、直列接続されている。例えば、3相インバータでは、図3に示す直列接続回路が3系統設けられることになる。
 第1実施形態では、各MOSFET(Q1)、(Q2)がそれぞれ2つの半導体素子の並列接続で構成される場合を例に挙げて説明する。即ち、図1に示す4つの半導体素子のうち、半導体素子1a、1bがMOSFET(Q1)に対応し、半導体素子2a、2bがMOSFET(Q2)に対応する。各MOSFET(Q1)、(Q2)は、時間差をもってオン、オフ動作する。なお、本実施形態では、インバータのスイッチング素子としてMOSFETを用いる例を説明するが、例えばIGBT等の他の半導体スイッチを用いることも可能である。また、図1に示す各半導体素子は、主電極が一方の主面に設けられ、電流の流れる方向が横方向である横型半導体素子を用いて構成されている。
 図3に示すように、上アームを構成するMOSFET(Q1)のドレインは、例えば直流電源(図示省略)の正極等の高電位となる第1主電極5に接続され、ソースは出力電極である第3主電極7に接続されている。一方、下アームを構成するMOSFET(Q2)のドレインは、第3主電極7に接続され、ソースは直流電源の負極等の低電位となる第2主電極6に接続されている。低電位は、例えばグランド電位である。即ち、2つの上アーム及び下アームは直列接続され、直列接続された回路の一方の端部であるMOSFET(Q1)のドレインは第1主電極5に接続され、更に直流電源の高電位側に接続されている。また、他方の端部であるMOSFET(Q2)のソースは、第2主電極6に接続され、更に直流電源の低電位側に接続されている。双方の接続点は、第3主電極7に接続されている。
 上アームのMOSFET(Q1)は、図1に示す2つの半導体素子1a、1bが並列接続されて構成される。下アームのMOSFET(Q1)は、2つの半導体素子2a、2bが並列接続されて構成される。勿論、各MOSFETが、3以上の半導体素子の並列接続で構成されることや、MOSFET(Q1)が1つの半導体素子で構成され、MOSFET(Q2)が2つの半導体素子で構成されてもよい。上アームと下アームの合計で3つ以上の半導体素子が設けられていれば良い。
 図1、図2に示すように、4個の半導体素子1a、1b、2a、2bは、矩形状をなす平面部材17の上面に設置されている。このうち、2つの半導体素子1a、1bは対角の位置に配置され、残りの2つの半導体素子2a、2bも同様に対角の位置に配置されている。即ち、上アームのMOSFET(Q1)を構成する半導体素子1a、1b、及び下アームのMOSFET(Q2)を構成する半導体素子2a、2bは、互い違いに(千鳥状に)配置されている。更には、図4に示すように、上アームを構成する半導体素子1aと1bを結ぶ線S1は、下アームを構成する半導体素子2aと2bを結ぶ線S2と交差するように、各半導体素子が配置されている。また、各半導体素子1a、1b、2a、2bは、平面部材17の上に接して配置されている。
 なお、各MOSFET(Q1)、(Q2)を構成する半導体素子がそれぞれ3つである場合には、図1に示す上アームの半導体素子1bに隣接して下アームの半導体素子が設けられ、下アームの半導体素子2bに隣接して上アームの半導体素子が設けられることになる。つまり、それぞれ3つの半導体素子が互い違いに配置される。また、図1、図2では、平面部材17上に各半導体素子が直接的に接している例を示しているが、別部材を介して間接的に接していてもよい。
 半導体素子と平面部材17との接続には、はんだや蝋材等の直接接合や、グリース等の間接接合する方法を用いることができる。半導体素子より発せられる熱を平面部材17を通じて効率良く放出するように、冷却装置を設ける構成としてもよい。冷却方式は空冷でも水冷でもよい。平面部材17に図示省略のフィンを取り付ける構成としてもよいし、半導体素子の反対主面26にフィンが直接設けられていてもよい。更には、平面部材17が反対主面26側ではなく、一主面25側に設けられていてもよい。
 一主面25と反対主面26は、絶縁或いは半絶縁状態とされている。平面部材17は絶縁物でもよいが、導電性部材として図3に示すような高電位や出力電位、低電位(グランド)と電気的に接続されていてもよい。
 更に、図1、図2に示すように、上アームを構成する半導体素子1a、1bと、下アームを構成する半導体素子2a、2bの各素子上面(一主面25上)の中央部には、電圧が印加される領域である上面電圧印加領域3が形成されている。「電圧印加領域」とは、例えばMOSFETのソース領域、ドレイン領域であり、直流電源より直流電圧が印加して電流が流れる領域である。MOSFETの作動時には電圧印加領域に電流が流れて発熱する。各半導体素子は、上面にのみ電圧印加領域が設けられる横型半導体素子である。そして、電流が横方向(水平方向)に流れてスイッチ動作や還流動作を担う。
 また、上面電圧印加領域3の面積は、半導体素子全体の平面視の面積よりも小さい。即ち、半導体素子の、電圧が印加される領域である上面電圧印加領域3は、平面部材17の法線方向からの平面視で、半導体素子全体の面積よりも狭く構成されている。
 そして、図4に示すように、各半導体素子の上面電圧印加領域3は、前述した第1主電極5、第2主電極6、第3主電極7のうちの少なくとも2つと接続されている。また、図2に示すように、各半導体素子の反対主面26は平面部材17に接している。また、図示を省略するが、平面部材17と第2主電極6が電気的に接続されていてもよい。
 なお、各半導体素子は、スイッチのみ、或いは還流のみを行う半導体素子をそれぞれ別体で用いてもよい。また、スイッチ・還流の双方を行える半導体素子を用いてもよい。
 半導体素子は、MOS構造、或いはHEMT構造を有することが望ましい。また、半導体素子の材料として、Si(珪素)やSiC(炭化珪素)、GaN(窒化ガリウム)、他からなるものや、それらの組み合わせとするのが望ましい。
 また、同一アームを構成する各半導体素子が互い違いに配置されていることにより、同一アームを構成する直近の半導体素子の間の距離は、異なるアームを構成する直近の半導体素子の間の距離よりも長い。具体的には、図1に示す半導体素子1aと1bとの端部間の最短距離L1(同一アームの半導体素子の最短距離)は、半導体素子1aと2aとの端部間の最短距離L2(異なるアームの半導体素子の最短距離)よりも長い。
 即ち、上アームを構成する半導体素子1a(第1の半導体素子)と、上アームを構成する直近の半導体素子1b(第2の半導体素子)との最短距離(L1)が、半導体素子1aと、下アームを構成する直近の半導体素子2a(第3の半導体素子)との最短距離(L2)よりも長くなるように(L1>L2)、各半導体素子が配置されている。
 また、半導体素子全体の平面視(平面部材17の法線方向からの平面視)の面積よりも、半導体素子に搭載される上面電圧印加領域3の面積の方が狭い。即ち、上面電圧印加領域3は、半導体素子の一主面25上の内側に形成されている。このため、上アームの半導体素子1aに搭載される上面電圧印加領域3と、下アームの半導体素子2aに搭載される上面電圧印加領域3との間の最短距離L3(図1参照)が、双方の絶縁距離となり、「L3>L2」である。従って、必要な耐電圧で最短距離L3を設定すれば良いことになり、半導体素子間の最短距離L2を短くすることが可能である。
 また、図4、図5に示すように、各半導体素子の一主面上には、基板11が設けられている。基板11と各半導体素子で、半導体モジュール10が構成される。基板11は、各半導体素子を接続するための第1主電極5、第2主電極6、第3主電極7が内蔵された多層基板である。基板11は、プリント基板やLTCC(低温同時焼成セラミックス;Low Temperature Co-fired Ceramics)等で形成してもよいし、各端子も含めてプリント基板等に設けてもよい。なお、図4では第2主電極6を透視して記載し、且つ、図5に記載しているアンダーフィル9を省略している。
 図4に示すように、第1主電極5は、各半導体素子を搭載する平面部材17の外周側に設けられ、半導体素子1aの外周側の接続部(一方の接続部)と端部5aで接続され、且つ、半導体素子1bの外周側の接続部と端部5bで接続されている。即ち、半導体素子1a、1bは、2つの接続部を有し、第1主電極5は、2つの接続部のうち、平面部材17の外周側となる一方の接続部に接続されている。そして、第1主電極5は、高電位入力端子22(接続端子)を介して外部に引き出されている。
 第3主電極7は、平面部材17の内側に設けられ、各半導体素子の内側の接続部(他方の接続部)と、端部7a~7dで接続されている。即ち、第3主電極7は、半導体素子1aの内側の接続部と端部7aで接続され、半導体素子2aの内側の接続部と端部7bで接続され、半導体素子2bの内側の接続部と端部7cで接続され、半導体素子1bの内側の接続部と端部7dで接続されている。そして、第3主電極7は、出力端子24(接続端子)を介して外部に引き出されている。
 第2主電極6は、第1主電極5、第3主電極7と略平行で、且つ上方に、平面部材17の法線方向の平面視で、各半導体素子を覆うように(重複するように)配置されている。そして、第2主電極6は、半導体素子2aの外周側の接続部(一方の接続部)と接続ビア8で接続され、且つ、半導体素子2bの外周側の接続部と接続ビア8で接続されている。そして、第2主電極6は、低電位入力端子23(接続端子)を介して外部へ引き出されている。主電極と端子は一枚の金属としてもよいし、複数の金属をはんだ等で接続、組み合わせて構成してもよい。
 高電位入力端子22と低電位入力端子23は、同一の側辺に設けられ、その反対側の側辺に出力端子24が設けられている。即ち、第1主電極5及び第2主電極6は、矩形状をなす平面部材17の一の側辺から外部に引き出され、第3主電極7は、一の側辺と対向する他の側辺から外部に引き出されている。
 また、各主電極5、6、7を、平面部材17の法線方向から平面視した際の面積は、第2主電極6、第1主電極5、第3主電極7の順に大きく形成されている。第3主電極7の面積を相対的に小さくすることにより、電気的な振動と寄生の浮遊容量を抑制できる。第2主電極6は、平面視で第1主電極5、及び第3主電極7と重複して配置されている。
 図5に示すように、上面電圧印加領域3と各主電極5、6、7は、接続ビア8を介してはんだ等により電気的に接続されている。更に、接続した領域の隙間を埋めるために、樹脂等のアンダーフィル9が充填されており、接続周辺の絶縁を確保している。更に、第1主電極5、第2主電極6、第3主電極7、及び各半導体素子は、ほぼ平行となるように配置されている。
 図4に示すように、第1主電極5、第2主電極6、及び第3主電極7は、それぞれ接続端子に到達するまでの電流経路が2以上存在している。具体的には、第1主電極5は、端部5aに接続される経路と端部5bに接続される経路の、2つの電流経路を有している。第2主電極6は、図4に示す2つの接続ビア8に接続される2つの電流経路を有している。更に、第3主電極7は、4つの端部7a~7dに接続される4つの電流経路を有している。
 また、図5に示すように、第1主電極5、第2主電極6、第3主電極7、及び各半導体素子1、2は、平面部材17と平行な方向である側面視で、互いに平行に配置されている。そして、側面視で、第2主電極6と半導体素子との間に、第1主電極5及び第3主電極7が設けられている。
 [第1実施形態の作用の説明]
 次に、上述のように構成された第1実施形態に係る半導体装置の作用について説明する。図1に示したように、上アームを構成する2つの半導体素子1a、1bは、互い違いに配置されている。従って、上アームを構成する半導体素子1aと1bの最短距離L1は、上アームを構成する半導体素子1aと下アームを構成する半導体素子2aとの最短距離L2よりも長い。
 従来のように、互い違いに配置しない場合、即ち、図7Aに示すように、半導体素子1aと1bを隣接させ、半導体素子2aと2bを隣接させて配置した場合には、発熱する領域の重複範囲が広くなって大きな熱干渉が生じる。即ち、半導体素子1a、1bによる発熱領域をそれぞれR1、R2とすると、図7Aの場合には、発熱領域R1、R2が広範囲で重複している。しかし、図7Bの場合にはほとんど重複していない。従って、従来の配置と対比して熱干渉を低減でき、熱抵抗が低下していることが理解される。その結果、発熱した熱を効果的に放熱することが可能となる。
 また、図6に示すように、第1主電極5に接続される高電位入力端子22と、第2主電極6に接続される低電位入力端子23が、基板11の同一の側辺から引き出されている。このため、電流は、図中の矢印Y1、及びY2の方向に流れることになり、電流の向きが逆向きとなっている。このため、相互インダクタンスが生じ、該相互インダクタンスにより寄生インダクタンスを低減できる。
 更に、2つの相の同一アーム間で第1主電極5、及び第2主電極6を共通とすることもできる。図8は、インバータを構成する2つの相(第1の相、第2の相;例えば、U,V,WのうちのU相とV相)を一つの半導体モジュールで構成したときの側面方向の断面図である。図8に示すように、第1の相の上下アームを構成する半導体素子1a-1、2a-1、及び第2の相の上下アームを構成する半導体素子1a-2、2a-2が横方向に並んで配置されている。このような構成において、半導体素子2a-1に接続する第1主電極5と半導体素子1a-2に接続する第1主電極5を共通化している。第2主電極6についても同様に、接続ビア8を設けることで、第1の相と第2の相の第2主電極6を共通化できる。
 [第1実施形態の効果の説明]
 第1実施形態に係る半導体素子では、以下に示す効果を達成することができる。
 (1)上アームを構成する半導体素子1a、1bと、下アームを構成する半導体素子2a、2bを互い違いに配置しているので、半導体素子の面積を変えることなく、同一アームを構成する半導体素子どうしの最短距離を離間することができる。このため、図7Bに示したように熱干渉を低減でき、半導体装置の発熱を抑制することができる。
 更に、半導体素子全体の平面視の面積よりも上面電圧印加領域3(電圧印加領域)の面積が狭く構成されているので(図1のL3>L2)、絶縁するための最短距離L3を確保できれば、上下アームの素子間の最短距離L2を短くできる。このため、半導体装置をより小型化することができる。
 即ち、従来においては熱抵抗を犠牲にして、上下アーム間の半導体素子の距離を狭めて小型化を図ろうとしても、IGBTやMOSFET等の縦型構造のパワー半導体素子の反対主面(裏面)は、素子のチップサイズと等しいため、必要な絶縁距離以上に上下アーム間の半導体素子の距離を狭めることができなかった。しかし、本実施形態では、上下アーム間の素子間距離を絶縁距離以下とすることができるので、より小型化することができる。従って、本実施形態では、熱干渉の低減、及び小型化を両立することができる。
 (2)上アームを構成する半導体素子1aと1bを結ぶ線は、下アームを構成する半導体素子2aと2bを結ぶ線と交差する。従って、半導体モジュール10の面積を広げることなく同一アームを構成する半導体素子どうしの最短距離を長くすることができる。このため、半導体素子間に生じる熱干渉を低減させることができ、熱抵抗を低減させることが可能となる。
 (3)半導体素子を全て横型半導体素子とすることにより、半導体素子の反対主面26を上面電圧印加領域3と絶縁することができるので、全ての半導体素子を平面部材17上の同一面上に揃えることができる。このため、シンプル化、小型化を図ることができ、集積化しやすい。また、半導体素子の上面電圧印加領域3を有する面の向きを揃えることにより、配線等の電気的な接続のレイアウトの自由度が増す。また、各半導体素子で生じる熱を、平面部材17を通じて効率良く放出し、半導体装置の発熱を抑制することができる。
 (4)平面部材17を第2主電極6と同電位にすることにより、シールド効果を得ることができる。また、GaN等のHEMT構造でカレントコラプスの問題を有する半導体素子においては、電解緩和の役割を果たし、カレントコラプスの問題を軽減することができる。
 (5)MOS構造やHEMT構造のような双方向に動作可能な半導体素子を用いることで、IGBT+ダイオードのように2種類の素子を用いることが不要となる。また、SiCやGaN等のワイドバンドギャップ半導体を使用した半導体素子を用いることで、小型で低損失な半導体装置を提供することが可能となる。
 (6)高電位である第1主電極5、及び低電位である第2主電極6に流れる電流が半導体素子を介して折り返すように流れるので、相互インダクタンスが生じ、この相互インダクタンスにより寄生インダクタンスを低減することが可能となる。
 (7)各主電極5、6、7は、第2主電極6、第1主電極5、第3主電極7の順で面積が大きくなるように構成することにより、出力側の電位を持つ第3主電極7の面積が相対的に小さくなり、電気的な振動と寄生の浮遊容量を抑制できる。
 (8)第2主電極6が、第1主電極5及び第3主電極7を覆うように配置されることにより、シールド効果を得ることができ、更に、電極間の磁界強度を上げることができるので、相互インダクタンスの作用によって寄生インダクタンスを低減することが可能となる。
 (9)各主電極5、6、7、及び各半導体素子を、略平行に配置することにより、相互インダクタンスや磁界強度を高めることができ、寄生インダクタンスの低減効果を高めることができる。その結果、半導体素子や第3主電極7にて生じるノイズを抑制することができる。
 (10)各主電極5、6、7から接続端子に到達するまでの電流経路が2以上存在することにより、各主電極5、6、7に流れる電流を分散することができ、発熱を低減できる。また、複数個所で半導体素子を介して折り返すように電流を流すことができるので(図6参照)、相互インダクタンスによる寄生インダクタンスの低減効果をより高めることが可能となる。
 (11)第1主電極5、及び第2主電極6は、平面部材17上に配置された各半導体素子の外周側の接続部に接続され、第3主電極7は内側の接続部に接続される。このため、互いに隣接する2つの相の第1主電極5どうしを容易に共通化できる。前述した図8に示したように、半導体素子2a-1と1a-2を第1主電極5で容易に接続して共通化できる。このため、第1主電極5の必要な面積を削減でき、装置全体の小型化を図ることができる。或いは、一つの相の場合に比べて面積を広く採ることができるので、放熱効率が高まり、より大きい電流を流すことが可能となる。また、第2主電極6についても共通化できるので、2相分の全体をシールドする効果や、インダクタンスの低減効果を高めることができる。更に、第3主電極7は、第1主電極5よりも狭い面積で構成することができるので、電気的な振動や寄生の浮遊容量を低減することができる。
 (12)各主電極5、6、7を同一の基板11内に設けることにより、各主電極5、6、7と駆動回路とを集積することが可能になる。また、駆動回路と半導体素子間を結ぶ配線距離を短くすることができるので半導体素子をより高速に作動させることができる。
 (13)基板11として、プリント基板等の量産性が高いものを利用することにより、絶縁性を確保しつつ、各主電極5、6、7、及び半導体素子を平行に配置し易くできる。このため、薄型化、小型化が容易となり、汎用性、量産性を向上させることができる。更に、第1主電極5、または第2主電極6の平面に対して平行に樹脂封止・成形できるので、第3主電極7に対して精度の高い平行度を維持することが可能となる。このため、相互インダクタンスをより効果的に発生することができる。
 以上説明したように、第1実施形態に係る半導体装置では、小型化と低熱抵抗化、低インダクタンス化と低熱抵抗化それぞれのトレードオフを改善、両立することが可能となる。
 なお、上述した第1実施形態に係る半導体装置においては、以下に示すように種々の変更が考えられる。例えば、第1主電極5、第2主電極6、第3主電極7のそれぞれの位置を入れ替えた場合でも、周囲状況を考慮して配設することにより、寄生インダクタンス低減の効果を得ることが可能である。また、図1では3相インバータのうち、1相の上下アームの構成を示し、図8では2相の上下アームの構成を示したが、3相以上であっても同様の効果を得ることができる。
 更に、互いに隣接する上面電圧印加領域3どうしの絶縁に必要な最短距離L3を確保さえできれば上下アーム間の最短距離L2はゼロ、つまり上下アーム間の素子が接していてもよく、その場合においても従来と比べて熱干渉を低減することが可能である。
 また、本実施形態に係る半導体素子の形状は長方形で、長手方向に向けて異なるアームの半導体素子を配置する例を示したが、長方形の短手方向に半導体素子を横並びした場合でも同様の効果を得ることができる。更に、半導体素子が正方形の場合でも同様の効果を得ることができる。
 また、第1実施形態では上下の各アーム毎に2個ずつ、合計4個の半導体素子を設ける例を示しているが、本発明はこの例に限らず、上下アームの素子数は増えても、どちらかのアームの半導体素子を一つにしても熱干渉低減の効果を得ることができる。例えば、3行、3列で合計9個の半導体素子を設けることや、半導体素子の並びを2列固定とし、行方向に数を増やしてもよい。上下アームを構成する半導体装置の要件や、インバータのレイアウトによって適宜変更することが可能である。
 また、本実施形態では各半導体素子を同一の平面部材17に接して設ける例を示したが、他の部材を介して間接的に平面部材17に接しても構わない。更には、同一平面上ではなく、配線の複雑さを犠牲にすれば、平面部材17の表面、裏面の双方に半導体素子を配置しても、熱干渉を低減し熱抵抗を低下する効果を得ることができる。
 [第2実施形態の説明]
 次に、図9、図10を参照して、第2実施形態について説明する。図9は、第2実施形態に係る半導体装置の側面方向の断面図、図10は、図9の上面図である。図9に示すように、第2実施形態に係る半導体装置は、第1実施形態と対比して、基板11内に、第1駆動回路層18、及び第2駆動回路層19が設けられている点、及び、2つのドライバIC20、21を設けている点で相違する。それ以外の構成は、第1実施形態で示した図5と同様であるので、同一符号を付して構成説明を省略する。
 図9に示すように、基板11内の、第2主電極6の上方には、平板形状の第2駆動回路層19が設けられ、更にその上方に第1駆動回路層18が設けられている。即ち、第1主電極5、第2主電極6、第3主電極7、及び半導体素子を駆動する駆動回路が同一の基板11に設けられている。
 第1駆動回路層18には各種の駆動回路が搭載される。第2駆動回路層19をグランドまたは低電位とすることができる。また、基板11の上面には、上アームを構成する半導体素子1a、1bを駆動するための上アーム側ドライバIC20(第1ドライバIC)、及び、下アームを構成する半導体素子2a、2bを駆動するための下アーム側ドライバIC21(第2ドライバIC)が設けられている。この際、図10に示すように、下アームを構成する半導体素子2aの上面に上アーム側ドライバIC20が設けられ、上アームを構成する半導体素子1aの上面に下アーム側ドライバIC21が設けられている。即ち、上アームを構成する半導体素子と下アーム側ドライバIC21は平面視で重複し、下アームを構成する半導体素子と上アーム側ドライバIC20は平面視で重複している。
 そして、このような構成においても、前述した第1実施形態と同様の効果を得ることができる。更に、下アームを構成する半導体素子2aの上面に、上アームの半導体素子1a、1bを駆動するための上アーム側ドライバIC20を設置することにより、上アーム側ドライバIC20から各半導体素子1a、1bまでの距離を均一にすることができる。同様に、上アームを構成する半導体素子1aの上面に、下アームの半導体素子2a、2bを駆動するための下アーム側ドライバIC21を設置することにより、下アーム側ドライバIC21から各半導体素子2a、2bまでの距離を均一にすることができる。
 このような構成により、ドライバICから各半導体素子までの距離を等長、最短にすることができるので、並列駆動する各半導体素子を高速に作動することが可能になる。
 従来のように、縦方向、或いは横方向に並べて配置した各半導体素子から駆動回路までの配線長は中心の位置を取ることが難しく、配線長が不均一になったり、長さを揃えるために長くなったりしてしまう問題があった。本実施形態では、複数有する半導体素子への配線をできるだけ等長にしつつ、配線長を短くすることが可能となるので、並列駆動する半導体素子を高速に作動させることができる。
 また、同一基板内に駆動回路及び各主電極を集積化する構成とすれば、第2駆動回路層19をグランド、或いは低電位とすることで、駆動回路側の弱電と主電極側の強電を分離でき、シールド効果、ノイズレベルを低下させる効果が得られる。また、本実施形態では、図9に示したように、第1駆動回路層18と第2駆動回路層19の2層で構成する例を示したが、1層または3層以上で構成してもよい。
 なお、上述した第2実施形態において、シールド効果を犠牲にすれば、第1駆動回路層18、第2駆動回路層19を有する基板と、各主電極5、6、7を有する基板をそれぞれ別個の基板に形成してもよい。
 [第3実施形態の説明]
 次に、第3実施形態について説明する。図11は、第3実施形態に係る半導体装置の構成を示す上面図、図12A、図12Bはそれぞれ、半導体装置に用いる縦型の半導体素子の上面図、及び裏面図である。図13は、図11に示すC-C’断面図である。
 図11に示すように、第3実施形態に係る半導体装置は、上アームを構成する2つの半導体素子31a、31b、及び下アームを構成する2つの半導体素子32a、32bを有しており、各半導体素子は平面部材17上に設けられている。また、半導体素子31a、31bは対角の位置に配置され、半導体素子32a、32bも同様に対角の位置に配置されている。即ち、上アームを構成する半導体素子31a、31bと、下アームを構成する半導体素子32a、32bは互い違いに配置されている。
 図12A、図12Bに示すように、各半導体素子31、32の上面(一主面上)には、ゲート16及び上面電圧印加領域3が形成され、裏面(反対主面)には下面電圧印加領域4が形成されている。半導体素子31、32は、一主面及び反対主面の双方に電圧印加領域(上面電圧印加領域3、下面電圧印加領域4)を有し、各電圧印加領域3、4は、半導体素子31、32の平面視の面積よりも狭い。そして、一主面から反対主面、或いは反対主面から一主面に向けて電流が流れる。即ち、縦方向に電流が流れる。
 なお、図11では、上アームを構成する半導体素子31a、31b、及び下アームを構成する半導体素子32a、32bが全て縦型半導体素子である例を示しているが、いずれか一方のアームを構成する半導体素子を横型半導体素子に置き換えて、縦型と横型を組み合わせる構成としてもよい。
 また、上アームを構成する半導体素子31a、31bと、下アームを構成する半導体素子32a、32bの反対主面26はそれぞれ下面電圧印加領域4を有しており、双方を絶縁する必要がある。このため、反対主面26と平面部材17との間には、絶縁基板33を設けて双方が短絡することを防止する。
 そして、第3実施形態に係る半導体装置においても、前述した第1実施形態と同様に、上アームを構成する半導体素子31a、31bと下アームを構成する半導体素子32a、32bが平面部材17上に互い違いに配置されている。従って、図11に示すように、上アームを構成する半導体素子31aと31bの最短距離(第1の半導体素子と一方のアームを構成する直近の第2の半導体素子との最短距離)が、上アームを構成する半導体素子31aと下アームを構成する半導体素子32aとの最短距離(第1の半導体素子と他方のアームを構成する直近の第3の半導体素子との最短距離)よりも長くなるように配置される。その結果、同一のアームの半導体素子を隣接させる場合と対比して、熱抵抗を低減することが可能となる。
 また、各半導体素子31、32の面積(平面視の面積)よりも、上面電圧印加領域3及び下面電圧印加領域4の面積は狭く構成されている。このため、図13に示すように、上アームを構成する半導体素子31a、31bと、下アームを構成する半導体素子32a、32bとの間の最短距離L2よりも、電圧印加領域間の距離である絶縁距離L12を長く確保することができる。その結果、必要な電圧印加領域間の距離を確保できる範囲で、絶縁距離L12を狭めることができるので、従来と対比して熱干渉を低減し、小型化と熱抵抗の低下を両立することができる。
 図11では4個の半導体素子が縦型半導体である例を示すが、上アーム及び下アームのうちのいずれか一方のアームを構成する半導体素子を縦型半導体とし、他方のアームを構成する半導体素子を横型半導体として構成することも可能である。
 上記した第3実施形態において、半導体素子の形状や配置方法は、図11に示す例に限定されるものではなく、長方形状の半導体素子を用いることや、一つのアームに対して3つ以上の半導体素子を互い違いに配置する構成としてもよい。
 また、半導体の種類はMOSFET等の双方向に電流を流すことが可能な素子を使用すれば、IGBT+ダイオードのように素子を2種類用いることが不要になる。更に、SiCやGaN等のワイドバンドギャップ半導体を使用した半導体素子を用いることで、より小型で低損失な半導体装置を提供することができる。
 以上、本発明の実施形態を記載したが、この開示の一部をなす論述及び図面はこの発明を限定するものであると理解すべきではない。この開示から当業者には様々な代替実施の形態、実施例及び運用技術が明らかとなろう。
 1、31 上アーム側半導体素子
 2、32 下アーム側半導体素子
 3 上面電圧印加領域
 4 下面電圧印加領域
 5 第1主電極
 6 第2主電極
 7 第3主電極
 8 接続ビア
 9 アンダーフィル(樹脂)
 10 半導体モジュール
 11 基板
 16 ゲート
 17 平面部材
 18 第1駆動回路層
 19 第2駆動回路層
 20 上アーム側ドライバIC(第1ドライバIC)
 21 下アーム側ドライバIC(第2ドライバIC)
 22 高電位入力端子
 23 低電位入力端子
 24 出力端子
 25 一主面
 26 反対主面
 33 絶縁基板

Claims (15)

  1.  平面部材上に直接的または間接的に配置され、互いに時間差をもってオン、オフ動作する上アーム、及び下アームを構成する少なくとも3つの半導体素子を有する半導体装置であって、
     前記各半導体素子の、電圧が印加される領域である電圧印加領域は、前記平面部材の法線方向からの平面視で、半導体素子全体の面積よりも狭く、
     前記上アーム及び下アームのうちの一方のアームを構成する第1の半導体素子と、前記一方のアームを構成する直近の第2の半導体素子との端部間の最短距離が、
     前記第1の半導体素子と、他方のアームを構成する直近の第3の半導体素子との端部間の最短距離、よりも長くなるように、各半導体素子を配置したこと
     を特徴とする半導体装置。
  2.  前記上アームを構成する半導体素子、及び下アームを構成する半導体素子は、それぞれ2つ以上設けられ、
     前記上アームを構成する半導体素子の端部どうしを最短で結ぶ線は、前記下アームを構成する半導体素子の端部どうしを最短で結ぶ線と交差すること
     を特徴とする請求項1に記載の半導体装置。
  3.  前記上アームを構成する半導体素子、及び前記下アームを構成する半導体素子の少なくとも一方は縦型半導体素子で構成されること
     を特徴とする請求項1または2に記載の半導体装置。
  4.  前記各半導体素子は、横型半導体素子のみで構成され、前記平面部材の同一面上に接して配置されること
     を特徴とする請求項1または2に記載の半導体装置。
  5.  前記半導体素子は、MOS構造またはHEMT構造を有し、且つ、炭化珪素または窒化ガリウムを含むこと
     を特徴とする請求項1~4のいずれか1項に記載の半導体装置。
  6.  前記上アーム及び下アームは直列接続され、
     前記直列接続された上アーム及び下アームの一方の端部に接続され、且つ直流電源の高電位側に接続される第1主電極と、
     前記直列接続された上アーム及び下アームの他方の端部に接続され、且つ前記直流電源の低電位側に接続される第2主電極と、
     前記上アームと下アームとの接続点に接続される第3主電極と、を有し、
     前記各半導体素子の電圧印加領域は、前記第1主電極、前記第2主電極、前記第3主電極のうちの少なくとも2つと接続され、
     前記平面部材は、前記半導体素子の前記電圧印加領域が設けられる面とは反対の面に設けられ、且つ、前記第2主電極と電気的に接続されていること
     を特徴とする請求項1~4のいずれか1項に記載の半導体装置。
  7.  前記平面部材は矩形状をなし、前記第1主電極及び第2主電極は、前記平面部材の一の側辺から外部に引き出され、
     前記第3主電極は、前記一の側辺と対向する他の側辺から外部に引き出されること
     を特徴とする請求項6に記載の半導体装置。
  8.  前記第1主電極、第2主電極、及び第3主電極の、前記平面部材の法線方向からの平面視の面積は、第2主電極、第1主電極、第3主電極の順に大きいこと
     を特徴とする請求項6または7に記載の半導体装置。
  9.  前記第2主電極は、前記平面部材の法線方向からの平面視で前記第1主電極及び前記第3主電極と重複していること
     を特徴とする請求項6~8のいずれか1項に記載の半導体装置。
  10.  前記第1主電極、前記第2主電極、前記第3主電極、及び前記半導体素子は互いに平行に配置され、前記平面部材と平行な方向である側面視で、前記第2主電極と前記半導体素子との間に、前記第1主電極及び第3主電極が設けられていること
     を特徴とする請求項6~9のいずれか1項に記載の半導体装置。
  11.  前記各半導体素子は、接続部を有し、
     前記第1主電極、第2主電極、及び第3主電極は、それぞれ当該半導体装置の外部と接続するための接続端子を有し、前記第1主電極、第2主電極、及び第3主電極は、前記半導体素子と接続する接続部からそれぞれの接続端子に到達するまでの電流経路が2以上存在すること
     を特徴とする請求項6~10のいずれか1項に記載の半導体装置。
  12.  前記半導体素子は、2つの接続部を有し、
     前記第1主電極、第2主電極は、前記2つの接続部のうち、前記平面部材の外周側となる一方の接続部に接続され、前記第3主電極は他方の接続部に接続されること
     を特徴とする請求項6~11のいずれか1項に記載の半導体装置。
  13.  前記第1主電極、第2主電極、第3主電極、及び前記半導体素子を駆動する駆動回路が同一の基板に設けられること
     を特徴とする請求項6~12のいずれか1項に記載の半導体装置。
  14.  前記基板はプリント基板で構成され、前記プリント基板の一方の面に前記半導体素子が設けられること
     を特徴とする請求項13に記載の半導体装置。
  15.  前記上アームを構成する半導体素子を駆動する第1ドライバIC、及び、下アームを構成する半導体素子を駆動する第2ドライバICを更に有し、
     前記上アームを構成する半導体素子と前記第2ドライバICは、前記平面部材の法線方向からの平面視で重複し、前記下アームを構成する半導体素子と前記第1ドライバICは前記平面視で重複すること
     を特徴とする請求項1~14のいずれか1項に記載の半導体装置。
PCT/JP2017/038872 2017-10-27 2017-10-27 半導体装置 WO2019082373A1 (ja)

Priority Applications (5)

Application Number Priority Date Filing Date Title
EP17929454.1A EP3703126A1 (en) 2017-10-27 2017-10-27 Semiconductor device
CN201780096258.8A CN111279476B (zh) 2017-10-27 2017-10-27 半导体装置
US16/758,994 US11251162B2 (en) 2017-10-27 2017-10-27 Semiconductor device with reduced thermal resistance
PCT/JP2017/038872 WO2019082373A1 (ja) 2017-10-27 2017-10-27 半導体装置
JP2019549800A JP6835245B2 (ja) 2017-10-27 2017-10-27 半導体装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
PCT/JP2017/038872 WO2019082373A1 (ja) 2017-10-27 2017-10-27 半導体装置

Publications (1)

Publication Number Publication Date
WO2019082373A1 true WO2019082373A1 (ja) 2019-05-02

Family

ID=66246352

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2017/038872 WO2019082373A1 (ja) 2017-10-27 2017-10-27 半導体装置

Country Status (5)

Country Link
US (1) US11251162B2 (ja)
EP (1) EP3703126A1 (ja)
JP (1) JP6835245B2 (ja)
CN (1) CN111279476B (ja)
WO (1) WO2019082373A1 (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP7278439B1 (ja) 2022-02-08 2023-05-19 三菱電機株式会社 半導体装置及びそれを用いた電力変換装置

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH09215344A (ja) * 1996-02-09 1997-08-15 Denso Corp 電力制御装置
JP2003009546A (ja) * 2001-06-20 2003-01-10 Hitachi Ltd 電力変換装置及びそれを備えた移動体
WO2008111544A1 (ja) 2007-03-09 2008-09-18 Toyota Jidosha Kabushiki Kaisha 電力変換装置
JP2012256662A (ja) * 2011-06-08 2012-12-27 Yoshitaka Sugawara 半導体素子および半導体装置
US20130075932A1 (en) * 2011-09-22 2013-03-28 Infineon Technologies Ag Power Semiconductor Module with Integrated Thick-Film Printed Circuit Board
JP2015111633A (ja) * 2013-12-06 2015-06-18 株式会社デンソー 半導体装置およびその製造方法

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP5171520B2 (ja) * 2008-09-30 2013-03-27 日立オートモティブシステムズ株式会社 電力変換装置
JP2013051389A (ja) * 2011-08-01 2013-03-14 Ngk Spark Plug Co Ltd 回路基板、半導体パワーモジュール、製造方法
CN103733330A (zh) 2011-08-01 2014-04-16 日本特殊陶业株式会社 半导体功率模块、半导体功率模块的制造方法、电路板
JP6056971B2 (ja) * 2013-06-24 2017-01-11 日産自動車株式会社 電力変換装置
JP6221542B2 (ja) * 2013-09-16 2017-11-01 株式会社デンソー 半導体装置
JP2015141952A (ja) * 2014-01-27 2015-08-03 日本特殊陶業株式会社 半導体パワーモジュール
JP6194812B2 (ja) * 2014-02-18 2017-09-13 トヨタ自動車株式会社 半導体モジュール

Patent Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH09215344A (ja) * 1996-02-09 1997-08-15 Denso Corp 電力制御装置
JP2003009546A (ja) * 2001-06-20 2003-01-10 Hitachi Ltd 電力変換装置及びそれを備えた移動体
WO2008111544A1 (ja) 2007-03-09 2008-09-18 Toyota Jidosha Kabushiki Kaisha 電力変換装置
JP2008228398A (ja) * 2007-03-09 2008-09-25 Toyota Motor Corp 電力変換装置
JP2012256662A (ja) * 2011-06-08 2012-12-27 Yoshitaka Sugawara 半導体素子および半導体装置
US20130075932A1 (en) * 2011-09-22 2013-03-28 Infineon Technologies Ag Power Semiconductor Module with Integrated Thick-Film Printed Circuit Board
JP2015111633A (ja) * 2013-12-06 2015-06-18 株式会社デンソー 半導体装置およびその製造方法

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP7278439B1 (ja) 2022-02-08 2023-05-19 三菱電機株式会社 半導体装置及びそれを用いた電力変換装置
JP2023115441A (ja) * 2022-02-08 2023-08-21 三菱電機株式会社 半導体装置及びそれを用いた電力変換装置

Also Published As

Publication number Publication date
JP6835245B2 (ja) 2021-02-24
EP3703126A4 (en) 2020-09-02
JPWO2019082373A1 (ja) 2020-12-17
EP3703126A1 (en) 2020-09-02
US11251162B2 (en) 2022-02-15
CN111279476B (zh) 2023-10-17
US20210183823A1 (en) 2021-06-17
CN111279476A (zh) 2020-06-12

Similar Documents

Publication Publication Date Title
US8921998B2 (en) Semiconductor module
JP5841500B2 (ja) スタック型ハーフブリッジ電力モジュール
JP5259016B2 (ja) パワー半導体モジュール
JP6202094B2 (ja) 半導体装置
US10283488B2 (en) Semiconductor module
JP5867472B2 (ja) 電力変換装置
WO2014061211A1 (ja) 半導体装置
TWI753996B (zh) 電子裝置
WO2013018343A1 (ja) 半導体モジュール及びそれを搭載したインバータ
US11183485B2 (en) Semiconductor module
US9773767B2 (en) Semiconductor device
US9275966B2 (en) Semiconductor device apparatus and assembly with opposite die orientations
US20180145513A1 (en) Semiconductor device
JP2010086995A (ja) 回路装置
JP2009260215A (ja) 半導体装置
US20160006370A1 (en) Power conversion apparatus
JP6922450B2 (ja) 半導体モジュール
US20220139797A1 (en) Semiconductor module, power semiconductor module, and power electronic equipment using the semiconductor module or the power semiconductor module
JP6835245B2 (ja) 半導体装置
JP2015053410A (ja) 半導体モジュール
JP2022165445A (ja) 半導体装置
JP2005310923A (ja) 半導体装置のチップ実装方法及び半導体装置
JP2016001644A (ja) 半導体モジュール
US20230317685A1 (en) Packaged electronic device comprising a plurality of power transistors
CN109429529B (zh) 半导体装置

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 17929454

Country of ref document: EP

Kind code of ref document: A1

ENP Entry into the national phase

Ref document number: 2019549800

Country of ref document: JP

Kind code of ref document: A

NENP Non-entry into the national phase

Ref country code: DE

ENP Entry into the national phase

Ref document number: 2017929454

Country of ref document: EP

Effective date: 20200527