WO2018216219A1 - 半導体装置 - Google Patents

半導体装置 Download PDF

Info

Publication number
WO2018216219A1
WO2018216219A1 PCT/JP2017/019793 JP2017019793W WO2018216219A1 WO 2018216219 A1 WO2018216219 A1 WO 2018216219A1 JP 2017019793 W JP2017019793 W JP 2017019793W WO 2018216219 A1 WO2018216219 A1 WO 2018216219A1
Authority
WO
WIPO (PCT)
Prior art keywords
heat sink
lead terminal
dielectric
lead
semiconductor device
Prior art date
Application number
PCT/JP2017/019793
Other languages
English (en)
French (fr)
Inventor
勝巳 宮脇
健一郎 長明
Original Assignee
三菱電機株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 三菱電機株式会社 filed Critical 三菱電機株式会社
Priority to CN201780091077.6A priority Critical patent/CN110663109B/zh
Priority to JP2017550957A priority patent/JP6319525B1/ja
Priority to US16/490,481 priority patent/US10923444B1/en
Priority to PCT/JP2017/019793 priority patent/WO2018216219A1/ja
Publication of WO2018216219A1 publication Critical patent/WO2018216219A1/ja

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/34Arrangements for cooling, heating, ventilating or temperature compensation ; Temperature sensing arrangements
    • H01L23/42Fillings or auxiliary members in containers or encapsulations selected or arranged to facilitate heating or cooling
    • H01L23/433Auxiliary members in containers characterised by their shape, e.g. pistons
    • H01L23/4334Auxiliary members in encapsulations
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/28Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
    • H01L23/31Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
    • H01L23/3107Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed
    • H01L23/3121Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed a substrate forming part of the encapsulation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/34Arrangements for cooling, heating, ventilating or temperature compensation ; Temperature sensing arrangements
    • H01L23/36Selection of materials, or shaping, to facilitate cooling or heating, e.g. heatsinks
    • H01L23/367Cooling facilitated by shape of device
    • H01L23/3672Foil-like cooling fins or heat sinks
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/495Lead-frames or other flat leads
    • H01L23/49541Geometry of the lead-frame
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/495Lead-frames or other flat leads
    • H01L23/49541Geometry of the lead-frame
    • H01L23/49562Geometry of the lead-frame for devices being provided for in H01L29/00
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/495Lead-frames or other flat leads
    • H01L23/49575Assemblies of semiconductor devices on lead frames
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/495Lead-frames or other flat leads
    • H01L23/49589Capacitor integral with or on the leadframe
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/498Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
    • H01L23/49861Lead-frames fixed on or encapsulated in insulating substrates
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/552Protection against radiation, e.g. light or electromagnetic waves
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/58Structural electrical arrangements for semiconductor devices not otherwise provided for, e.g. in combination with batteries
    • H01L23/64Impedance arrangements
    • H01L23/66High-frequency adaptations
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2223/00Details relating to semiconductor or other solid state devices covered by the group H01L23/00
    • H01L2223/58Structural electrical arrangements for semiconductor devices not otherwise provided for
    • H01L2223/64Impedance arrangements
    • H01L2223/66High-frequency adaptations
    • H01L2223/6605High-frequency electrical connections
    • H01L2223/6611Wire connections
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2223/00Details relating to semiconductor or other solid state devices covered by the group H01L23/00
    • H01L2223/58Structural electrical arrangements for semiconductor devices not otherwise provided for
    • H01L2223/64Impedance arrangements
    • H01L2223/66High-frequency adaptations
    • H01L2223/6644Packaging aspects of high-frequency amplifiers
    • H01L2223/6655Matching arrangements, e.g. arrangement of inductive and capacitive components
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/4805Shape
    • H01L2224/4809Loop shape
    • H01L2224/48091Arched
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/481Disposition
    • H01L2224/48135Connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip
    • H01L2224/48137Connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being arranged next to each other, e.g. on a common substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/484Connecting portions
    • H01L2224/48463Connecting portions the connecting portion on the bonding area of the semiconductor or solid-state body being a ball bond
    • H01L2224/48465Connecting portions the connecting portion on the bonding area of the semiconductor or solid-state body being a ball bond the other connecting portion not on the bonding area being a wedge bond, i.e. ball-to-wedge, regular stitch
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/49Structure, shape, material or disposition of the wire connectors after the connecting process of a plurality of wire connectors
    • H01L2224/491Disposition
    • H01L2224/4912Layout
    • H01L2224/49171Fan-out arrangements
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/49Structure, shape, material or disposition of the wire connectors after the connecting process of a plurality of wire connectors
    • H01L2224/491Disposition
    • H01L2224/4912Layout
    • H01L2224/49175Parallel arrangements
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73251Location after the connecting process on different surfaces
    • H01L2224/73265Layer and wire connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/28Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
    • H01L23/31Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
    • H01L23/3107Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/181Encapsulation

Definitions

  • the present invention relates to a semiconductor device.
  • Mold packages In the wireless communication device market represented by mobile phone base stations, higher output is aimed at. In this field, GaN devices are becoming mainstream due to the demand for wider bandwidth and smaller size due to increased communication capacity. On the other hand, there is a strict demand for cost reduction of devices, and studies of mold package structures with lower costs are progressing also for GaN devices. Mold packages generally have a structure in which a device is mounted on a single metal rule, that is, a lead frame with a thickness of about 0.1 to 0.3 mmt, as represented by SOP or QFN, and sealed with resin. Used.
  • a heat sink such as a thick copper heat sink of about 1.0 mmt is used in the area where the GaN device or the like is mounted, and the heat sink is fixed to a conventional lead frame having a thickness of about 0.2 mmt by a caulking method or the like. Frames are being considered.
  • the lead terminals are arranged on the upper surface of the heat sink, and the space between them is filled with sealing resin.
  • the lead terminal through which a high frequency passes forms a microstrip line with a heat sink, a lead terminal, and a sealing resin as GND.
  • the width of the lead terminal on the heat sink, the distance between the lead terminal and the heat sink, and the dielectric constant of the dielectric sandwiched between the lead terminal and the heat sink are adjusted.
  • the lead terminal width can be changed freely.
  • the sealing resin is generally an epoxy resin.
  • the space between the lead terminal and the heat sink is fixed at an epoxy resin with a dielectric constant of about 3 to 4, and there is no freedom in selecting the dielectric constant.
  • the heat sink is fixed by bending a part of the lead frame, the distance between the lead terminal and the heat sink is determined by the amount of bending. However, this distance cannot be set extremely narrow or wide due to the limit of bending and the limit of processing accuracy. Due to these package structure restrictions, the characteristic impedance of the lead terminal cannot be set to a target value, and the package structure has a large loss in high frequency characteristics.
  • the wire between the GaN device and the lead terminal is long, the loss of high-frequency characteristics increases. Therefore, in order to shorten the wire length, there is a method of bringing the lead terminal closer to the inside of the heat sink so as to be close to the GaN device.
  • the lead terminal is only fixed hollow on the heat sink, if the lead terminal is moved inward, ultrasonic waves or a load cannot be stably transmitted, and wire bond non-bonding occurs.
  • the heat sink cannot be disposed outside the package, there is no heat sink under the lead terminals at the outer periphery of the package. Therefore, since the change in characteristic impedance is large, high-frequency transmission loss has occurred.
  • a single insulating adhesive resin is commonly used for a plurality of lead terminals, and the plurality of lead terminals are bonded to the die pad. For this reason, the characteristic impedance of the lead terminal through which the high frequency signal passes cannot be set to an optimum value for the characteristics of the GaN device. As a result, loss of high frequency characteristics could not be suppressed.
  • the present invention has been made to solve the above-described problems, and an object thereof is to obtain a semiconductor device capable of suppressing loss of high-frequency characteristics.
  • a semiconductor device includes a heat sink, a semiconductor chip mounted on the heat sink, a plurality of lead terminals connected to the semiconductor chip and having a first lead terminal for passing a high-frequency signal, and the plurality of the plurality of lead terminals.
  • a plurality of dielectrics are individually provided between the plurality of lead terminals and the heat sink and separated from each other. For this reason, it is possible to individually adjust the overlapping area of the lead terminal and the heat sink through which the high-frequency signal passes, and the dielectric constant and thickness of the dielectric between the lead terminal and the heat sink. Therefore, the characteristic impedance of the lead terminal through which the high frequency signal passes can be set to a value optimal for the characteristics of the GaN device. Thereby, the loss of a high frequency characteristic can be suppressed.
  • FIG. 6 is a cross-sectional view taken along the line II of FIG. It is sectional drawing which shows the semiconductor device which concerns on Embodiment 5 of this invention. It is the upper side figure to which the lead terminal concerning Embodiment 5 of the present invention was expanded. It is the bottom view to which the lead terminal concerning Embodiment 5 of the present invention was expanded.
  • FIG. 1 is a cross-sectional view showing a semiconductor device according to the first embodiment of the present invention.
  • FIG. 2 is a plan view showing the inside of the semiconductor device according to the first embodiment of the present invention. This semiconductor device outputs power having a frequency of 1 GHz or more and 1 W or more.
  • the heat sink 1 has a thermal conductivity of 200 W / cm or more and becomes GND.
  • semiconductor chips 2 and 3 such as GaN devices or GaAs devices are mounted with a die bond material 4.
  • Metal lead terminals 5 and 6 through which high-frequency signals pass are connected to the semiconductor chips 2 and 3 by wires 7 and 8, respectively.
  • the semiconductor chips 2 and 3 are connected to each other by a wire 9.
  • Dielectrics 10 and 11 each having an adhesion function are attached to the back surfaces of the lead terminals 5 and 6, and the lead terminals 5 and 6 are bonded to the heat sink 1 via the dielectrics 10 and 11.
  • the dielectrics 10 and 11 are separated from each other and are individually provided between the lead terminals 5 and 6 and the heat sink 1.
  • the dielectrics 10 and 11 themselves may have an adhesive function, or an adhesive may be provided on both upper and lower surfaces of the dielectrics 10 and 11.
  • the sealing resin 12 made of epoxy resin mold-seals the semiconductor chips 2 and 3, the lead terminals 5 and 6, and the dielectrics 10 and 11. After sealing, part of the lead terminals 5 and 6 is cut, and the package is separated into individual pieces.
  • the dielectric constant of the material between the lead terminal and the heat sink is fixed to about 4.0 of epoxy resin. Further, the distance between the lead terminal and the heat sink can only be reduced to about 0.25 in consideration of the processing accuracy of the frame or the subsequent assembling property and wire bonding property.
  • the characteristic impedance is about 46.5 ⁇ in the conventional technique.
  • the characteristic impedance is about 29.5 ⁇ , which greatly changes the characteristic impedance. can do.
  • the dielectrics 10 and 11 are individually provided between the lead terminals 5 and 6 and the heat sink 1 and are separated from each other. Therefore, the area overlapping the lead terminals 5 and 6 through which the high-frequency signal passes and the heat sink 1 in a two-dimensional plane, and the dielectric constant and thickness of the dielectrics 10 and 11 between the lead terminals 5 and 6 and the heat sink 1 are individually adjusted. can do. Therefore, the characteristic impedance of the lead terminals 5 and 6 through which the high-frequency signal passes can be set to an optimum value for the characteristics of the GaN device. Thereby, the loss of a high frequency characteristic can be suppressed.
  • FIG. FIG. 3 is a plan view showing the inside of the semiconductor device according to the second embodiment of the present invention.
  • the dielectrics 14 are individually provided between the lead terminals 13 through which the DC bias is passed and the heat sink 1.
  • a dielectric 14 having a bonding function is bonded to the back surface of the lead terminal 13, and the lead terminal 13 is bonded to the heat sink 1 through the dielectric 14.
  • the lead terminal 13 is fixed to the heat sink 1 by a dielectric 14 and is connected to the semiconductor chip 2 by a wire 15.
  • wire bond property improves and a lead frame and the heat sink 1 can be fixed more firmly.
  • Other configurations and effects are the same as those of the first embodiment.
  • FIG. FIG. 4 is a plan view showing the inside of the semiconductor device according to Embodiment 3 of the present invention.
  • the electrode portions 16 and 17 protrude from the side surfaces of the lead terminals 5 and 6 through which high-frequency signals pass.
  • the shape of the electrode parts 16 and 17 is not particularly limited.
  • a capacitor is constituted by the dielectric 10 between the electrode portion 16 and the heat sink 1, the electrode portion 16, and the heat sink 1. The same applies to the electrode unit 17.
  • this structure can add the function to the lead terminal. As a result, the characteristics of the GaN device can be maximized. Further, since a part of the lead frame is a capacitor, no additional member cost is required, leading to a reduction in device cost.
  • FIG. 5 is a cross-sectional view showing a semiconductor device according to Embodiment 4 of the present invention.
  • FIG. 6 is a cross-sectional view taken along the line II of FIG.
  • the upper surface of the sealing resin 12 is molded into a concave shape. Note that the upper surface of the sealing resin 12 may be molded into a convex shape.
  • a metal film 18 is formed on the entire surface of the sealing resin 12 including the recess. The metal film 18 is connected to the heat sink 1 or the lead terminal that becomes GND.
  • the lead terminals 5 and 6 through which the high-frequency signal passes have a structure like a strip line whose upper and lower sides are surrounded by the GND shield.
  • the electromagnetic waves leaking from the lead terminals 5 and 6 are reduced, and the influence of the electromagnetic waves from the outside is reduced, so that the characteristics of the GaN device can be stabilized.
  • the degree of freedom in designing characteristic impedance is increased. be able to.
  • FIG. FIG. 7 is a cross-sectional view showing a semiconductor device according to Embodiment 5 of the present invention.
  • FIG. 8 is an enlarged top view of the lead terminal according to Embodiment 5 of the present invention.
  • FIG. 9 is an enlarged bottom view of the lead terminal according to Embodiment 5 of the present invention.
  • the lead terminals 19 and 20 are not a single metal body but a three-layer structure of an upper surface metal 21, a dielectric 22, and lower surface metals 23 and 24.
  • the upper surface metal 21 is formed on the upper surface of the dielectric 22.
  • the lower surface metal 23 is formed on the lower surface of the dielectric 22 inside the sealing resin 12 and is directly bonded to the heat sink 1 with a conductive adhesive or the like.
  • the lower surface metal 24 is formed on the lower surface of the dielectric 22 outside the sealing resin 12.
  • the via hole 25 penetrates the dielectric 22 and connects the upper surface metal 21 and the lower surface metal 24 in the vicinity of the ends of the lead terminals 19 and 20 outside the sealing resin 12.
  • the bottom metal 23 and the bottom metal 24 are separated so as to be electrically insulated from each other at the boundary between the inside and the outside of the sealing resin 12.
  • the characteristic impedance can be optimized by the configuration design of the lead terminals 19 and 20.
  • the upper surface metal 21 and the lower surface metal 24 are connected by a via hole 25 to transmit a signal to the lower surfaces of the lead ends 19 and 20.
  • the lower surface metal 24 is an electrode pad that is bonded to a substrate for secondary mounting.
  • the portion where the heat sink 1 and the lead terminals 19 and 20 overlap can be set to an optimum impedance.
  • the heat sink 1 does not exist under the lead terminals 19 and 20 from the end of the heat sink 1 to the end of the secondary mounting substrate, the characteristic impedance is shifted although it is a short distance.
  • the lower surface metal 23 extends to the outside of the end portion of the heat sink 1. Accordingly, since the lower surface metal 23 serving as GND exists on the lower surface of the lead terminals 19 and 20 from the end portion of the heat sink 1 to the end portion of the secondary mounting substrate, there is no deviation of the characteristic product impedance and the high frequency characteristics. Loss can be suppressed.

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Chemical & Material Sciences (AREA)
  • Materials Engineering (AREA)
  • Health & Medical Sciences (AREA)
  • Electromagnetism (AREA)
  • Toxicology (AREA)
  • Cooling Or The Like Of Semiconductors Or Solid State Devices (AREA)
  • Lead Frames For Integrated Circuits (AREA)
  • Structures Or Materials For Encapsulating Or Coating Semiconductor Devices Or Solid State Devices (AREA)

Abstract

ヒートシンク(1)の上に半導体チップ(2,3)が実装されている。複数のリード端子(5,6)が半導体チップ(2,3)に接続されている。複数のリード端子(5,6)は高周波信号を通す第1のリード端子を有する。互いに分離された複数の誘電体(10,11)が、複数のリード端子(5,6)とヒートシンク(1)との間にそれぞれ個別に設けられている。封止樹脂(12)が半導体チップ(2,3)、複数のリード端子(5,6)及び複数の誘電体(10,11)を封止する。

Description

半導体装置
 本発明は、半導体装置に関する。
 携帯電話用基地局に代表される無線通信のデバイス市場では高出力化が指向される。この分野において、通信容量の増大による広帯域化と小型化の要求から、GaNデバイスが主流となりつつある。一方で、デバイスの低コスト化の要求は厳しく、GaNデバイスにおいてもより低コストなモールドパッケージ構造の検討が進んでいる。モールドパッケージでは、SOP又はQFN等に代表されるように一般的に厚みが0.1~0.3mmt程度の1枚の金属尺、即ちリードフレームにデバイスを実装し、樹脂封止した構造がよく用いられる。
 しかし、GaNデバイスのように高出力が要求されるモールドパッケージでは、この様な薄いリードフレームでは熱容量が不足する。このため、GaNデバイス等を実装するエリアに1.0mmt前後の厚い銅等のヒートシンクを用い、そのヒートシンクを、例えば0.2mmt程度の従来の厚みのリードフレームにかしめ工法等で固定したヒートシンク付きリードフレームが検討されている。
 ヒートシンク付きリードフレームでは、リード端子はヒートシンクの上面に配置され、両者の間が封止樹脂で充填される。このため、特に、高周波を通すリード端子は、GNDとなるヒートシンクとリード端子と封止樹脂でマイクロストリップラインが構成される。このマイクロストリップラインにおいて高周波特性の損失を最小限に抑えるためには、GaNデバイスの特性と高周波回路を考慮した最適な特性インピーダンス値に設定する必要がある。この設計においては、ヒートシンク上におけるリード端子の幅、リード端子とヒートシンクの間の距離、リード端子とヒートシンクの間に挟まれた誘電体の誘電率を調整する。
 リード端子の幅は自由に変えることができる。しかし、ヒートシンク付きリードフレームでは封止樹脂でパッケージ全体を充填させる。封止樹脂は一般的にはエポキシ樹脂である。このため、リード端子とヒートシンクの間はエポキシ樹脂の誘電率3~4前後で固定されてしまい、誘電率を選択する自由度がない。また、リードフレームの一部を曲げてヒートシンクを固定するため、この曲げ量によりリード端子とヒートシンク間の距離が決まる。しかし、曲げ加工の限界や加工精度の限界から、この距離を極端に狭く又は広く設定することができない。これらのパッケージ構造の制約から、リード端子の特性インピーダンスを目標とする値に設定できず、高周波特性の損失が大きいパッケージ構造になっている。
 また、GaNデバイスからワイヤを介してリード端子及び2次実装の外部回路までの特性インピーダンス変化が小さいほど、高周波特性の損失が小さい。しかし、GaNデバイスとリード端子の間のワイヤは長いため、高周波特性の損失が大きくなる。そこで、ワイヤ長さを短くするために、リード端子をGaNデバイスに近づけるようにヒートシンクの内側に寄せる方法がある。しかし、リード端子はヒートシンク上に中空で固定されているだけなので、リード端子を内側に寄せていくと、超音波又は荷重を安定的に伝えることができず、ワイヤボンド未接合が発生する。また、ヒートシンクをパッケージ外側まで配置することができないため、パッケージの外周部ではリード端子の下にヒートシンクが存在しない。従って、特性インピーダンスの変化が大きいため、高周波の伝送損失が発生していた。
 また、ヒートシンクとリードフレームを固定するために、ヒートシンクに形成した凸形状のダボを、リードフレームに形成した穴に差し込んで凸形状を潰すことで固定するかしめ工法を採用していた。従って、リードフレームを作製するために必要な金型が複雑となり、かしめを行なうための金型も準備する必要があった。そして、リード端子とヒートシンクの距離を狭めることができない。また、両者の隙間はエポキシ樹脂で埋め込まれるため、誘電率が3~5で固定されてしまう。従って、GaNデバイスの特性からリード部の特性インピーダンスを低くしたい場合、調整できるパラメータが少なく、制約も多いため、特性インピーダンスを最適な値にすることができなかった。
 これに対して、GNDとなるダイパットの上に絶縁性接着用樹脂を貼り付け、その上にリード端子を接着させることで特性インピーダンスを低くしてノイズを減少させることが提案されている(例えば、特許文献1参照)。これにより、かしめ工法が不要となり、金型費用及び加工費を低減することができる。また、ダイパットとリード端子の間に絶縁性接着用樹脂が介在してリード端子が十分固定されるため、リード端子に安定にワイヤボンドを行なうことができる。
日本実開昭63-124759号公報
 従来技術では、複数のリード端子に共通に1枚の絶縁性接着用樹脂が用いられて、複数のリード端子がダイパッドに接着されていた。このため、高周波信号を通すリード端子の特性インピーダンスを、GaNデバイスの特性に最適な値に設定することができなかった。これにより、高周波特性の損失を抑えることができなかった。
 本発明は、上述のような課題を解決するためになされたもので、その目的は高周波特性の損失を抑えることができる半導体装置を得るものである。
 本発明に係る半導体装置は、ヒートシンクと、前記ヒートシンクの上に実装された半導体チップと、前記半導体チップに接続され、高周波信号を通す第1のリード端子を有する複数のリード端子と、前記複数のリード端子と前記ヒートシンクとの間にそれぞれ個別に設けられ、互いに分離された複数の誘電体と、前記半導体チップ、前記複数のリード端子及び前記複数の誘電体を封止する封止樹脂とを備えることを特徴とする。
 本発明では、複数の誘電体が、複数のリード端子とヒートシンクとの間にそれぞれ個別に設けられ、互いに分離されている。このため、高周波信号を通すリード端子とヒートシンクの重なる面積、リード端子とヒートシンクとの間の誘電体の誘電率及び厚さを個別に調整することができる。従って、高周波信号を通すリード端子の特性インピーダンスを、GaNデバイスの特性に最適な値に設定することができる。これにより、高周波特性の損失を抑えることができる。
本発明の実施の形態1に係る半導体装置を示す断面図である。 本発明の実施の形態1に係る半導体装置の内部を示す平面図である。 本発明の実施の形態2に係る半導体装置の内部を示す平面図である。 本発明の実施の形態3に係る半導体装置の内部を示す平面図である。 本発明の実施の形態4に係る半導体装置を示す断面図である。 図5のI-IIに沿った断面図である。 本発明の実施の形態5に係る半導体装置を示す断面図である。 本発明の実施の形態5に係るリード端子を拡大した上面図である。 本発明の実施の形態5に係るリード端子を拡大した下面図である。
 本発明の実施の形態に係る半導体装置について図面を参照して説明する。同じ又は対応する構成要素には同じ符号を付し、説明の繰り返しを省略する場合がある。
実施の形態1.
 図1は、本発明の実施の形態1に係る半導体装置を示す断面図である。図2は、本発明の実施の形態1に係る半導体装置の内部を示す平面図である。この半導体装置は、周波数1GHz以上、1W以上の電力を出力する。
 ヒートシンク1は200W/cm以上の熱伝導率を持ち、GNDとなる。ヒートシンク1の上に、GaNデバイス又はGaAsデバイス等の半導体チップ2,3がダイボンド材4により実装されている。高周波の信号を通す金属のリード端子5,6が半導体チップ2,3にそれぞれワイヤ7,8により接続されている。半導体チップ2,3同士はワイヤ9により接続されている。
 リード端子5,6の裏面にそれぞれ接着機能を有する誘電体10,11が貼り付けられ、この誘電体10,11を介してリード端子5,6がヒートシンク1に接着されている。誘電体10,11は、互いに分離され、リード端子5,6とヒートシンク1との間にそれぞれ個別に設けられている。なお、誘電体10,11自体が接着機能を有していてもよいし、誘電体10,11の上下両面に接着剤を設けてもよい。半導体チップ2,3を異物又は外力等から保護するために、エポキシ樹脂からなる封止樹脂12が半導体チップ2,3、リード端子5,6及び誘電体10,11をモールド封止している。封止後にリード端子5,6の一部がカットされ、パッケージが個片に分離される。
 ここで、誘電体10,11が無い従来技術では、リード端子とヒートシンクとの間の材料の誘電率はエポキシ樹脂の約4.0に固定される。また、リード端子とヒートシンクとの距離は、フレームの加工精度又はその後の組立性・ワイヤボンド性を考慮すると0.25程度までしか近づけられない。高周波信号を通すリード端子の幅が0.5mmの場合、従来技術では特性インピーダンスが約46.5Ω程度となる。一方、本実施の形態では、誘電体10,11として例えば厚さ0.1mmtで誘電率が約3.2のポリイミド材を採用すると、特性インピーダンスは約29.5Ω程度となり、特性インピーダンスを大きく変更することができる。
 以上説明したように、本実施の形態では、誘電体10,11は、リード端子5,6とヒートシンク1との間にそれぞれ個別に設けられ、互いに分離されている。このため、高周波信号を通すリード端子5,6とヒートシンク1の2次元平面で重なる面積、リード端子5,6とヒートシンク1との間の誘電体10,11の誘電率及び厚さを個別に調整することができる。従って、高周波信号を通すリード端子5,6の特性インピーダンスを、GaNデバイスの特性に最適な値に設定することができる。これにより、高周波特性の損失を抑えることができる。
実施の形態2.
 図3は、本発明の実施の形態2に係る半導体装置の内部を示す平面図である。本実施の形態では、DCバイアスを通すリード端子13とヒートシンク1との間に誘電体14が個別に設けられている。接着機能を持つ誘電体14をリード端子13の裏面に接着し、この誘電体14を介してリード端子13をヒートシンク1に接着させる。リード端子13は誘電体14によりヒートシンク1に固定され、ワイヤ15により半導体チップ2に接続されている。これにより、高周波信号を通すリード端子5,6以外の端子についても、ワイヤボンド性が改善し、リードフレームとヒートシンク1をより強固に固定することができる。その他の構成及び効果は実施の形態1と同様である。
実施の形態3.
 図4は、本発明の実施の形態3に係る半導体装置の内部を示す平面図である。電極部16,17が、高周波信号を通すリード端子5,6の側面からそれぞれ突出している。電極部16,17の形状は特に問わない。電極部16とヒートシンク1との間の誘電体10、電極部16、及びヒートシンク1によりコンデンサが構成されている。電極部17についても同様である。
 ヒートシンク1と電極部16の2次元的に重なる面積S、誘電体10の誘電率εr及び厚さtに対して、コンデンサの容量値CはC=εr×S/tで求められる。これらのパラメータを調整することで、GaNデバイスの特性に最適になるようにコンデンサの容量値を設定することができる。
 また、高周波信号線路上にオープンスタブ等のコンデンサが必要な場合に、本構造によりリード端子にその機能を付加することができる。この結果、GaNデバイスの特性を最大限引き出すことができる。また、リードフレームの一部をコンデンサとするため、追加の部材コストが不要であり、デバイスのコスト低減に繋がる。
実施の形態4.
 図5は、本発明の実施の形態4に係る半導体装置を示す断面図である。図6は図5のI-IIに沿った断面図である。封止樹脂12の上面が凹型形状に成型されている。なお、封止樹脂12の上面を凸型形状に成型してもよい。この凹部を含む封止樹脂12の表面全面に金属膜18が形成されている。金属膜18は、GNDとなるヒートシンク1又はリード端子に接続されている。これにより、高周波信号を通すリード端子5,6は、上下がGNDシールドで囲われたストリップラインのような構造となる。従って、リード端子5,6から漏洩する電磁波が少なくなり、かつ外部からの電磁波の影響を受けにくくなるため、GaNデバイスの特性を安定化することができる。また、リード端子5,6の上に配置される封止樹脂12の厚みを調整してリード端子5,6と金属膜18との距離を最適化することで、特性インピーダンスの設計自由度を増やすことができる。
実施の形態5.
 図7は、本発明の実施の形態5に係る半導体装置を示す断面図である。図8は、本発明の実施の形態5に係るリード端子を拡大した上面図である。図9は、本発明の実施の形態5に係るリード端子を拡大した下面図である。リード端子19,20は、1枚の金属体ではなく、上面金属21、誘電体22、及び下面金属23,24の3層構造である。
 上面金属21は誘電体22の上面に形成されている。下面金属23は、封止樹脂12の内部において誘電体22の下面に形成され、ヒートシンク1に導電性接着剤等で直接接着されている。下面金属24は、封止樹脂12の外部において誘電体22の下面に形成されている。ビアホール25は、封止樹脂12の外部のリード端子19,20の端部近傍において、誘電体22を貫通して上面金属21と下面金属24を接続する。下面金属23と下面金属24は、封止樹脂12の内部と外部の境目において、互いに電気的に絶縁されるように切り離されている。
 本実施の形態では、リード端子19,20の構成設計で特性インピーダンスを最適化することができる。ただし、高周波信号がリード端子19,20の上面を伝送すると、パッケージを2次実装基板に実装しても容易に信号を接続させることができない。そこで上面金属21と下面金属24をビアホール25で接続し、信号をリード端19,20の下面に伝送させる。下面金属24は2次実装の基板と接合される電極パットである。
 また、実施の形態1~4ではヒートシンク1とリード端子19,20が重なっている部分は最適なインピーダンスに設定することができる。しかし、ヒートシンク1の端部から2次実装基板端までの間は、リード端子19,20の下にヒートシンク1が存在しないため、短い距離ではあるが特性インピーダンスがずれてしまう。これに対して、本実施の形態では、下面金属23はヒートシンク1の端部よりも外側まで延在する。従って、ヒートシンク1の端部から2次実装基板の端部までの間にも、リード端子19,20の下面にGNDとなる下面金属23が存在するため、特性品ピーダンスのずれがなく、高周波特性の損失を抑えることができる。
1 ヒートシンク、2,3 半導体チップ、5,6,13,19,20 リード端子、10,11,14 誘電体、12 封止樹脂、16,17 電極部、18 金属膜、21 上面金属、23,24 下面金属、25 ビアホール

Claims (6)

  1.  ヒートシンクと、
     前記ヒートシンクの上に実装された半導体チップと、
     前記半導体チップに接続され、高周波信号を通す第1のリード端子を有する複数のリード端子と、
     前記複数のリード端子と前記ヒートシンクとの間にそれぞれ個別に設けられ、互いに分離された複数の誘電体と、
     前記半導体チップ、前記複数のリード端子及び前記複数の誘電体を封止する封止樹脂とを備えることを特徴とする半導体装置。
  2.  前記第1のリード端子と前記ヒートシンクの重なる面積、前記第1のリード端子と前記ヒートシンクとの間の前記誘電体の誘電率及び厚さを調整することで、前記第1のリード端子の特性インピーダンスが設計されていることを特徴とする請求項1に記載の半導体装置。
  3.  前記複数のリード端子は、DCバイアスを通す第2のリード端子を有し、
     前記第2のリード端子は前記誘電体により前記ヒートシンクに固定されていることを特徴とする請求項1又は2に記載の半導体装置。
  4.  前記複数のリード端子は、1つのリード端子の側面から突出した電極部を有し、
     前記電極部と前記ヒートシンクとの間の前記誘電体、前記電極部、及び前記ヒートシンクによりコンデンサが構成されていることを特徴とする請求項1~3の何れか1項に記載の半導体装置。
  5.  前記封止樹脂の表面に形成され、前記ヒートシンクに接続された金属膜を更に備え、
     前記封止樹脂の上面は凹型形状又は凸型形状に成型されていることを特徴とする請求項1~4の何れか1項に記載の半導体装置。
  6.  ヒートシンクと、
     前記ヒートシンクの上に実装された半導体チップと、
     前記半導体チップに接続され、高周波信号を通すリード端子と、
     前記半導体チップ及び前記リード端子を封止する封止樹脂とを備え、
     前記リード端子は、誘電体と、前記誘電体の上面に形成された上面金属と、前記封止樹脂の内部において前記誘電体の下面に形成され前記ヒートシンクに接着された第1の下面金属と、前記封止樹脂の外部において前記誘電体の下面に形成された第2の下面金属と、前記誘電体を貫通して前記上面金属と前記第2の下面金属を接続するビアホールとを有し、
     前記第2の下面金属は前記ヒートシンクの端部よりも外側まで延在し、
     前記第1の下面金属と前記第2の下面金属は互いに電気的に絶縁されるように切り離されていることを特徴とする半導体装置。
PCT/JP2017/019793 2017-05-26 2017-05-26 半導体装置 WO2018216219A1 (ja)

Priority Applications (4)

Application Number Priority Date Filing Date Title
CN201780091077.6A CN110663109B (zh) 2017-05-26 2017-05-26 半导体装置
JP2017550957A JP6319525B1 (ja) 2017-05-26 2017-05-26 半導体装置
US16/490,481 US10923444B1 (en) 2017-05-26 2017-05-26 Semiconductor device
PCT/JP2017/019793 WO2018216219A1 (ja) 2017-05-26 2017-05-26 半導体装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
PCT/JP2017/019793 WO2018216219A1 (ja) 2017-05-26 2017-05-26 半導体装置

Publications (1)

Publication Number Publication Date
WO2018216219A1 true WO2018216219A1 (ja) 2018-11-29

Family

ID=62106159

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2017/019793 WO2018216219A1 (ja) 2017-05-26 2017-05-26 半導体装置

Country Status (4)

Country Link
US (1) US10923444B1 (ja)
JP (1) JP6319525B1 (ja)
CN (1) CN110663109B (ja)
WO (1) WO2018216219A1 (ja)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2020188082A (ja) * 2019-05-13 2020-11-19 合同会社オフィス西村 半導体パッケージ
WO2021074978A1 (ja) * 2019-10-15 2021-04-22 三菱電機株式会社 半導体装置
DE102022213479A1 (de) 2022-12-12 2024-06-13 Robert Bosch Gesellschaft mit beschränkter Haftung Leistungsmodul mit einem Moldkörper und angeformter Lippe

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN111933595A (zh) * 2020-07-16 2020-11-13 杰群电子科技(东莞)有限公司 一种半导体封装结构及半导体封装结构的制造方法

Citations (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS63124759U (ja) * 1987-02-09 1988-08-15
JPH0199247A (ja) * 1987-10-13 1989-04-18 Mitsubishi Electric Corp リードフレーム
JPH0195756U (ja) * 1987-12-16 1989-06-26
JPH03167868A (ja) * 1989-11-28 1991-07-19 Nec Corp シールド機能を有する集積回路装置及び製造方法
JPH04278570A (ja) * 1991-03-07 1992-10-05 Nec Corp Ic用リードフレーム
JPH0661363A (ja) * 1992-02-12 1994-03-04 Fujitsu Ltd 半導体装置及びその製造方法及び半導体製造装置並びにキャリア及び試験治具
JPH0631157U (ja) * 1992-09-28 1994-04-22 日本電気株式会社 Lsiリードフレーム
JP2003273278A (ja) * 2002-03-14 2003-09-26 Nec Corp パッケージ型半導体装置
JP2004200264A (ja) * 2002-12-17 2004-07-15 Renesas Technology Corp 半導体装置およびその製造方法
WO2013094101A1 (ja) * 2011-12-22 2013-06-27 パナソニック株式会社 半導体パッケージ、その製造方法及び金型、半導体パッケージの入出力端子

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS629652A (ja) * 1985-07-05 1987-01-17 Mitsubishi Electric Corp 半導体装置
JP2742610B2 (ja) 1989-11-27 1998-04-22 京セラ株式会社 半導体素子収納用パッケージ
JPH06244337A (ja) * 1993-02-18 1994-09-02 Dainippon Printing Co Ltd 電子回路素子搭載用リードフレームおよびこれを用いた電子回路
JPH0778930A (ja) * 1993-07-15 1995-03-20 Nec Corp 半導体装置およびその外部リード
JP2596399B2 (ja) * 1995-03-30 1997-04-02 日本電気株式会社 半導体装置
TW526600B (en) * 2002-02-08 2003-04-01 United Test Ct Inc Semiconductor device including a heat spreader
JP4509052B2 (ja) * 2005-03-29 2010-07-21 三洋電機株式会社 回路装置

Patent Citations (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS63124759U (ja) * 1987-02-09 1988-08-15
JPH0199247A (ja) * 1987-10-13 1989-04-18 Mitsubishi Electric Corp リードフレーム
JPH0195756U (ja) * 1987-12-16 1989-06-26
JPH03167868A (ja) * 1989-11-28 1991-07-19 Nec Corp シールド機能を有する集積回路装置及び製造方法
JPH04278570A (ja) * 1991-03-07 1992-10-05 Nec Corp Ic用リードフレーム
JPH0661363A (ja) * 1992-02-12 1994-03-04 Fujitsu Ltd 半導体装置及びその製造方法及び半導体製造装置並びにキャリア及び試験治具
JPH0631157U (ja) * 1992-09-28 1994-04-22 日本電気株式会社 Lsiリードフレーム
JP2003273278A (ja) * 2002-03-14 2003-09-26 Nec Corp パッケージ型半導体装置
JP2004200264A (ja) * 2002-12-17 2004-07-15 Renesas Technology Corp 半導体装置およびその製造方法
WO2013094101A1 (ja) * 2011-12-22 2013-06-27 パナソニック株式会社 半導体パッケージ、その製造方法及び金型、半導体パッケージの入出力端子

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2020188082A (ja) * 2019-05-13 2020-11-19 合同会社オフィス西村 半導体パッケージ
WO2021074978A1 (ja) * 2019-10-15 2021-04-22 三菱電機株式会社 半導体装置
JPWO2021074978A1 (ja) * 2019-10-15 2021-04-22
JP7193008B2 (ja) 2019-10-15 2022-12-20 三菱電機株式会社 半導体装置
DE102022213479A1 (de) 2022-12-12 2024-06-13 Robert Bosch Gesellschaft mit beschränkter Haftung Leistungsmodul mit einem Moldkörper und angeformter Lippe

Also Published As

Publication number Publication date
CN110663109A (zh) 2020-01-07
US10923444B1 (en) 2021-02-16
CN110663109B (zh) 2023-06-13
JPWO2018216219A1 (ja) 2019-06-27
JP6319525B1 (ja) 2018-05-09

Similar Documents

Publication Publication Date Title
US10404226B2 (en) Power amplifier module
US20200083171A1 (en) Impedance Controlled Electrical Interconnection Employing Meta-Materials
JP6319525B1 (ja) 半導体装置
US9426929B2 (en) Leadframe package with integrated partial waveguide interface
JP2018098677A (ja) 送受信モジュール
JPS6325710B2 (ja)
WO2013094101A1 (ja) 半導体パッケージ、その製造方法及び金型、半導体パッケージの入出力端子
TWI594380B (zh) 封裝結構及三維封裝結構
US11121099B2 (en) Semiconductor device
US5901042A (en) Package and semiconductor device
JP5444915B2 (ja) 高周波モジュール及び高周波モジュールの製造方法
KR20210133648A (ko) 고주파 반도체 소자 패키지 및 그 제조 방법
US9041169B2 (en) Semiconductor packaging container, semiconductor device, electronic device
JPWO2019050046A1 (ja) 配線基板とフレキシブル基板の接続構造および電子部品収納用パッケージ
JP5412372B2 (ja) 半導体実装装置
JP7392919B2 (ja) 半導体装置
JP5709427B2 (ja) 素子収納用パッケージおよびこれを備えた半導体装置
WO2023053228A1 (en) Semiconductor device
JP2016219649A (ja) 高周波半導体用パッケージ、高周波半導体装置、および高周波半導体装置の製造方法
JP2017183684A (ja) 半導体素子実装用基板および半導体装置
WO2020049732A1 (ja) 気密パッケージ
JP2006324540A (ja) 半導体装置
JP6557561B2 (ja) 高周波半導体装置
JP2017045817A (ja) 高周波半導体装置および高周波半導体装置の製造方法
JP2006041272A (ja) 半導体装置用パッケージ、および半導体装置

Legal Events

Date Code Title Description
ENP Entry into the national phase

Ref document number: 2017550957

Country of ref document: JP

Kind code of ref document: A

121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 17910960

Country of ref document: EP

Kind code of ref document: A1

NENP Non-entry into the national phase

Ref country code: DE

122 Ep: pct application non-entry in european phase

Ref document number: 17910960

Country of ref document: EP

Kind code of ref document: A1