WO2013153578A1 - 電気鋳造部品の製造方法 - Google Patents

電気鋳造部品の製造方法 Download PDF

Info

Publication number
WO2013153578A1
WO2013153578A1 PCT/JP2012/002550 JP2012002550W WO2013153578A1 WO 2013153578 A1 WO2013153578 A1 WO 2013153578A1 JP 2012002550 W JP2012002550 W JP 2012002550W WO 2013153578 A1 WO2013153578 A1 WO 2013153578A1
Authority
WO
WIPO (PCT)
Prior art keywords
component
pattern
forming
photoresist pattern
substrate
Prior art date
Application number
PCT/JP2012/002550
Other languages
English (en)
French (fr)
Inventor
佐野 孝史
常徳 寺田
Original Assignee
株式会社Leap
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 株式会社Leap filed Critical 株式会社Leap
Priority to JP2014509905A priority Critical patent/JPWO2013153578A1/ja
Priority to PCT/JP2012/002550 priority patent/WO2013153578A1/ja
Publication of WO2013153578A1 publication Critical patent/WO2013153578A1/ja

Links

Images

Classifications

    • CCHEMISTRY; METALLURGY
    • C25ELECTROLYTIC OR ELECTROPHORETIC PROCESSES; APPARATUS THEREFOR
    • C25DPROCESSES FOR THE ELECTROLYTIC OR ELECTROPHORETIC PRODUCTION OF COATINGS; ELECTROFORMING; APPARATUS THEREFOR
    • C25D1/00Electroforming
    • C25D1/10Moulds; Masks; Masterforms
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer
    • H01L21/48Manufacture or treatment of parts, e.g. containers, prior to assembly of the devices, using processes not provided for in a single one of the subgroups H01L21/06 - H01L21/326
    • H01L21/4814Conductive parts
    • H01L21/4846Leads on or in insulating or insulated substrates, e.g. metallisation
    • H01L21/4853Connection or disconnection of other leads to or from a metallisation, e.g. pins, wires, bumps
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/498Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
    • H01L23/49811Additional leads joined to the metallisation on the insulating substrate, e.g. pins, bumps, wires, flat leads
    • H01L23/49816Spherical bumps on the substrate for external connection, e.g. ball grid arrays [BGA]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/10Bump connectors ; Manufacturing methods related thereto
    • H01L24/11Manufacturing methods
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/0401Bonding areas specifically adapted for bump connectors, e.g. under bump metallisation [UBM]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/05599Material
    • H01L2224/056Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/05617Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 400°C and less than 950°C
    • H01L2224/05624Aluminium [Al] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/11Manufacturing methods
    • H01L2224/11001Involving a temporary auxiliary member not forming part of the manufacturing apparatus, e.g. removable or sacrificial coating, film or substrate
    • H01L2224/11003Involving a temporary auxiliary member not forming part of the manufacturing apparatus, e.g. removable or sacrificial coating, film or substrate for holding or transferring the bump preform
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/11Manufacturing methods
    • H01L2224/111Manufacture and pre-treatment of the bump connector preform
    • H01L2224/1111Shaping
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/11Manufacturing methods
    • H01L2224/113Manufacturing methods by local deposition of the material of the bump connector
    • H01L2224/1133Manufacturing methods by local deposition of the material of the bump connector in solid form
    • H01L2224/11334Manufacturing methods by local deposition of the material of the bump connector in solid form using preformed bumps
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • H01L2224/13001Core members of the bump connector
    • H01L2224/1301Shape
    • H01L2224/13016Shape in side view
    • H01L2224/13018Shape in side view comprising protrusions or indentations
    • H01L2224/13019Shape in side view comprising protrusions or indentations at the bonding interface of the bump connector, i.e. on the surface of the bump connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • H01L2224/13001Core members of the bump connector
    • H01L2224/13099Material
    • H01L2224/131Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/10Bump connectors ; Manufacturing methods related thereto
    • H01L24/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L24/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector

Definitions

  • the present invention relates to a method of manufacturing a part by electroforming, and more particularly, to a method of manufacturing an electroformed part for forming a high ratio part having a large ratio of height to width.
  • the electric casting method is less subject to area limitations and can form thick film conductors, display parts such as display letters and needles of watches, mechanical parts such as small gears, springs, pipes and diagrams (pressure sensors) They are widely used in electronic parts such as wiring of semiconductor devices, connection bumps, coils and the like.
  • FIG. 2 is a structural view of a part formed by the process of the conventional electroforming method.
  • a photoresist 30 which is a reverse pattern of the component shape is formed on the metal substrate 10 by photowork.
  • the sidewalls of the photoresist 30 have a taper with an angle ⁇ (less than 90 degrees) to facilitate implantation in FIG. 2c.
  • a predetermined metal (Ag, Cu, Ni or the like) is electrodeposited on the metal substrate 10 (for example, a Ni substrate) on which the resist pattern is formed by electroforming (hereinafter referred to as electroforming) to form a component 70.
  • a part-shaped reverse pattern for forming the part 70 is directly formed on the metal substrate 10, and the substrate surface 16 and the side wall parts 14 excluding the bottom part 12 are covered with the insulating layer 18 such as an oxide film. .
  • Sidewall 14 has a taper of angle ⁇ to facilitate implantation as in FIG. 2a.
  • a predetermined metal (Ag, Cu, Ni, etc.) is electrodeposited on the metal substrate 10 on which this reverse pattern is formed, as in FIG. 2A, by electroforming, to form a component 70.
  • the component 70 transferred and formed by electroforming is transferred to the component substrate 90 via the adhesive 80.
  • components of any shape according to the application are used by being implanted in the component substrate 90. Also, these parts may be directly transplanted to the grin sheet without using the adhesive 80.
  • the ratio t / L with the height t may be set to a ratio of a predetermined size. It was difficult. For this reason, in the fabrication of the wiring pattern, the connection bump, etc. of the semiconductor device, the height t is made as large as possible to reduce the electric resistance of the wiring or increase the mechanical strength of the connection bump and the wiring density or It has not been possible to sufficiently meet the demand for increasing the bump density. In addition, it is difficult to directly implant wiring, bumps and the like on a silicon substrate on which an electronic circuit is manufactured, and after implanting on a green sheet etc., it is difficult to miniaturize electronic components because it is combined with the silicon substrate. there were.
  • Patent Document 1 when manufacturing a insert, first, a cutting master on which a fine pattern is formed in advance is formed, and then a transfer master is formed from the cutting master by hot pressing, and then, a transfer master using electroforming method. There is a statement to the effect of forming a nest.
  • Patent Document 2 a process of forming a mask pattern having an opening on a silicon wafer surface, a process of performing anisotropic etching, a process of forming a common electrode film, and an electroformed film grown from the common electrode film are described.
  • the timepiece dial is formed by the steps of forming, etching the silicon wafer, and forming a resin dial having a convex portion using the electroformed film as a transfer mask.
  • JP 2004-1535 A Japanese Patent Application Publication No. 2004-257861
  • the present invention has been made to solve such problems, and an object thereof is to provide a method of manufacturing an electroformed component for forming a high ratio component having a large ratio of height to width.
  • the method of manufacturing an electroformed component according to the present invention comprises the steps of roughening a substrate surface of a metal substrate to form a desired aspect ratio of the component in order to prevent the component from falling or falling off in the component implantation step.
  • the method may include forming, removing a photoresist pattern, and implanting the formed part on a part substrate.
  • the method of manufacturing an electroformed component according to the present invention comprises the steps of roughening a substrate surface of a metal substrate to form a desired aspect ratio of the component in order to prevent the component from falling or falling off in the component implantation step.
  • the method may include the steps of forming, removing the photoresist pattern, and ultrasonically fusing the formed component to an aluminum layer of a silicon substrate having an aluminum layer.
  • die of this invention and the mounting drawing of the electronic component by it.
  • FIG. 1 is a mounting diagram of a method of manufacturing an electroformed component according to the present invention and an electronic component based thereon.
  • the substrate surface of a metal substrate 10 such as Ni of the work mold 100 is roughened (step 1) in order to prevent tipping or falling of the component in the implanting process of the component.
  • the surface roughening (step 1) may include, for example, a step of forming a plurality of grooves or the like having an arbitrary shape, such as the grooves 20, in order to further improve the prevention effect of falling or falling off.
  • a desired number of photoresist patterns 30 of thickness T which is a reverse pattern of the component pattern, are formed to form the desired aspect ratio of the component 40 (step 2).
  • the thickness T is equal to or more than the height t of the component 40.
  • the side walls of the photoresist 30 are removed in FIG. 1 b so that the angle ⁇ may be vertical. This makes it possible to further improve the pattern density.
  • Cu is electrodeposited, for example, by electroforming using the photoresist pattern 30 as a mask to form a component 40 (step 3). At this time, the electroforming is stopped when the height t of the desired component 40 is reached at a thickness T or less of the photoresist pattern 30.
  • the photoresist pattern 30 is removed from the periphery of the formed part 40 (step 4).
  • the electroformed component 40 is implanted onto the component substrate 90 via the adhesive 80 (step 4).
  • the adhesive may be directly transplanted to the grin sheet without using the adhesive 80.
  • FIG. 1a a plurality of components 40 having desired bump shapes are formed.
  • FIG. 1b the photoresist 30 is removed.
  • FIG. 1c parts 40 which are a plurality of bumps formed are bonded by ultrasonic welding to an aluminum layer 60 on a silicon substrate 50 on which electronic circuits and the like are previously fabricated, and all parts 40 are silicon. It is implanted on a substrate 50 and configured as one electronic component 200. This makes it possible to reduce the size of electronic components, which was conventionally difficult.

Abstract

 電鋳により製造される、幅に対する高さの比率が大きなハイレシオ部品を形成するための電気鋳造部品の製造方法を提供する。部品40の移植工程において部品40の転倒又は脱落を防止するため、金属基板10の基板表面を粗面加工するステップと、部品10の所望のアスペクト比を形成するための、部品パターンの反転パターンであるフォトレジストパターン30を所望の厚さTとなるよう形成するステップと、フォトレジストパターン30をマスクに、電気鋳造により部品を所望の厚さT以下の高さtとなるよう形成するステップと、フォトレジストパターン30を除去するステップと、形成された部品40を部品基板90に移植するステップとを含む。

Description

電気鋳造部品の製造方法
 本発明は、電気鋳造法による部品の製造方法に係り、より詳しくは、幅に対する高さの比率が大きなハイレシオ部品を形成するための電気鋳造部品の製造方法に関する。
 電気鋳造法は、面積の制限を受けることが少なく、厚膜導体を形成できることから、腕時計の表示文字や針などの表示部品、小型のギア、バネ、パイプ、ダイヤグラム(圧力センサー)などの機械部品、半導体装置の配線、接続バンプ、コイルなどの電子部品に、幅広く用いられている。
 図2は、従来の電気鋳造法による工程で形成された部品構造図である。図2aにおいて、部品70を形成するため、金属基板10上に、フォトワークにより部品形状の反転パターンとなるフォトレジスト30が形成されている。フォトレジスト30の側壁は、図2cにおける移植を容易にするため、角度α(90度以下)のテーパーを有している。このレジストパターンが形成された金属基板10(例えばNi基板)に、電気鋳造(以下電鋳と呼ぶ)により所定の金属(Ag、Cu、Ni等)が電着され、部品70が形成される。
 図2bにおいて、部品70を形成するための部品形状の反転パターンが金属基板10に直接形成され、底部12を除いた基板表面16及び側壁部14は酸化膜等の絶縁層18により覆われている。側壁14は、図2aの場合と同様に移植を容易にするため、角度αのテーパーを有している。この反転パターンが形成された金属基板10に、電鋳により図2aと同様に、所定の金属(Ag、Cu、Ni等)が電着され、部品70が形成される。
 図2cにおいて、電鋳により転写形成された部品70は、接着剤80を介して部品基板90に移植される。このようにして、用途に応じた任意の形状の部品が、部品基板90に移植されて用いられている。また、これらの部品は、接着剤80を介さず、直接グリンシートに移植されても良い。
 ところで電鋳による部品形成において、図2a、図2bのいずれにおいても、部品70の幅Lの制御ができないため、高さtとのレシオt/Lを所定の大きさのレシオに設定することが困難であった。このため、半導体装置の配線パターン、接続バンプ等の作製において、高さtをできるだけ大きくして、配線の電気抵抗を減らし、又は、接続バンプの機械的強度を高め、且つ、配線密度、又は、バンプ密度を高めるといった要求に十分に応じることができなかった。また、配線、バンプ等を電子回路が作製されたシリコン基板上に直接移植することが困難であり、グリンシート等に移植した後、シリコン基板と組み合わされていたため、電子部品の小型化が困難であった。
 特許文献1には、入れ子を製造する際、先ず予め微細パターンが形成された切削マスタを形成し、続いて熱プレスにより切削マスタから転写マスタを形成し、続いて電気鋳造法を用いて転写マスタから入れ子を形成する、旨の記載がある。
 特許文献2には、シリコンウェハ表面に開口部を有するマスクパターンを形成する工程と、異方性エッチングをする工程と、共通電極膜を形成する工程と、共通電極膜から成長する電鋳膜を形成する工程と、シリコンウェハをエッチングする工程と、電鋳膜を転写マスクとして凸部を有する樹脂製の時計文字板を形成する工程により時計文字板を形成する、旨の記載がある。
特開2004-1535号公報 特開2004-257861号公報
 本発明は、このような問題を解決するためになされたものであり、その目的は、幅に対する高さの比率が大きなハイレシオ部品を形成するための電気鋳造部品の製造方法を提供する。
 本発明の電気鋳造部品の製造方法は、部品の移植工程において部品の転倒又は脱落を防止するため、金属基板の基板表面を粗面加工するステップと、部品の所望のアスペクト比を形成するための、部品パターンの反転パターンであるフォトレジストパターンを所望の厚さTとなるよう形成するステップと、フォトレジストパターンをマスクに、電気鋳造により部品を所望の厚さT以下の高さtとなるよう形成するステップと、フォトレジストパターンを除去するステップと、形成された部品を部品基板に移植するステップとを含むことを特徴とする。
 本発明の電気鋳造部品の製造方法は、部品の移植工程において部品の転倒又は脱落を防止するため、金属基板の基板表面を粗面加工するステップと、部品の所望のアスペクト比を形成するための、部品パターンの反転パターンであるフォトレジストパターンを所望の厚さTとなるよう形成するステップと、フォトレジストパターンをマスクに、電気鋳造により部品を所望の厚さT以下の高さtとなるよう形成するステップと、フォトレジストパターンを除去するステップと、形成された部品を、アルミ層を有するシリコン基板のアルミ層に超音波融着して移植するステップとを含むことを特徴とする。
 本発明によれば、幅に対する高さの比率が大きなハイレシオ部品を形成するための電気鋳造部品の製造方法を提供することができる。
本発明のワーク金型の構造及びそれによる電子部品の実装図。 従来のワーク金型の構造及びそれによる電子部品の実装図。
 本発明による電気鋳造部品の製造方法、及びそれによる電子部品について、図を用いて説明する。図1は、本発明の電気鋳造部品の製造方法、及びそれによる電子部品の実装図である。図1aにおいて、まず、部品の移植工程における部品の転倒又は脱落を防止するため、ワーク金型100のNi等の金属基板10の基板表面が、粗面加工される(ステップ1)。この粗面加工(ステップ1)には、転倒又は脱落の防止効果をより向上させるため、例えば溝部20のように任意の形状の溝部等を複数形成する工程を含んでも良い。
 つぎに、部品40の所望のアスペクト比を形成するための、部品パターンの反転パターンである厚さTのフォトレジストパターン30を所望の数だけ形成される(ステップ2)。この時、厚さTは、部品40の高さt以上とする。フォトレジスト30の側壁は、図1bにおいて除去されるため、角度αは垂直であっても良い。これにより、パターン密度をより向上させることが可能となる。つぎに、このフォトレジストパターン30をマスクに、電鋳により例えばCuが電着され、部品40が形成される(ステップ3)。この時、フォトレジストパターン30の厚さT以下で、所望の部品40の高さtとなった時点で電鋳を停止する。
 つぎに、図1bにおいて、形成された部品40の周囲からフォトレジストパターン30が除去される(ステップ4)。つぎに、図1cにおいて、電鋳により形成された部品40は、接着剤80を介して部品基板90に移植される(ステップ4)。またステップ4において、接着剤80を介さず、直接グリンシートに移植されても良い。
このようにして、フォトレジスト30の厚さTと、開口長Lとを任意に制御することにより、任意のレシオt/Lを得ることが可能となる。
 つぎに、接点又は接続用の従来の半田バンプに代わるバンプについて説明する。図1aの製造工程において、所望のバンプ形状を有する複数の部品40が形成される。つぎに図1bにおいて、フォトレジスト30が除去される。つぎに、図1cにおいて、予め電子回路等が作製されているシリコン基板50上のアルミ層60に、形成された複数のバンプである部品40が超音波融着により結合され、部品40は全てシリコン基板50上に移植され、1つの電子部品200として構成される。これにより、従来困難であった電子部品の小型化が可能となる。
 以上説明したように本発明によれば、レシオt/Lを任意に設定できるフォトレジストパターンを有する製造方法により、ハイレシオ、高密度部品を部品基板、または、シリコンデバイスに組み込むことが可能となる。これにより、幅に対する高さの比率が大きなハイレシオ部品を形成するための電気鋳造部品の製造方法を提供することが可能となる。
    10 金属基板
    12 底部
    14 側壁部
    16 表面
    18 絶縁層
    20 溝
    30 フォトレジスト
    40 部品
    50 シリコン基板
    60 アルミ層
    70 部品
    80 接着剤
    90 部品基板
     L 幅
     T 厚さ
     t 高さ
     α 反転パターンの側壁角度
   100 ワーク金型
   200 電子部品

Claims (2)

  1. 電気鋳造部品の製造方法であって、
     前記部品の移植工程において前記部品の転倒又は脱落を防止するため、金属基板の基板表面を粗面加工するステップと、
     前記部品の所望のアスペクト比を形成するための、部品パターンの反転パターンであるフォトレジストパターンを所望の厚さTとなるよう形成するステップと、
     前記フォトレジストパターンをマスクに、前記電気鋳造により前記部品を前記所望の厚さT以下の高さtとなるよう形成するステップと、
     前記フォトレジストパターンを除去するステップと、
     前記形成された部品を部品基板に移植するステップとを含むことを特徴とする電気鋳造部品の製造方法。
  2. 電気鋳造部品の製造方法であって、
     前記部品の移植工程において前記部品の転倒又は脱落を防止するため、金属基板の基板表面を粗面加工するステップと、
     前記部品の所望のアスペクト比を形成するための、部品パターンの反転パターンであるフォトレジストパターンを所望の厚さTとなるよう形成するステップと、
     前記フォトレジストパターンをマスクに、前記電気鋳造により前記部品を前記所望の厚さT以下の高さtとなるよう形成するステップと、
     前記フォトレジストパターンを除去するステップと、
     前記形成された部品を、アルミ層を有するシリコン基板の前記アルミ層に超音波融着して移植するステップとを含むことを特徴とする電気鋳造部品の製造方法。
PCT/JP2012/002550 2012-04-12 2012-04-12 電気鋳造部品の製造方法 WO2013153578A1 (ja)

Priority Applications (2)

Application Number Priority Date Filing Date Title
JP2014509905A JPWO2013153578A1 (ja) 2012-04-12 2012-04-12 電気鋳造部品の製造方法
PCT/JP2012/002550 WO2013153578A1 (ja) 2012-04-12 2012-04-12 電気鋳造部品の製造方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
PCT/JP2012/002550 WO2013153578A1 (ja) 2012-04-12 2012-04-12 電気鋳造部品の製造方法

Publications (1)

Publication Number Publication Date
WO2013153578A1 true WO2013153578A1 (ja) 2013-10-17

Family

ID=49327192

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2012/002550 WO2013153578A1 (ja) 2012-04-12 2012-04-12 電気鋳造部品の製造方法

Country Status (2)

Country Link
JP (1) JPWO2013153578A1 (ja)
WO (1) WO2013153578A1 (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN108751125A (zh) * 2018-06-07 2018-11-06 皖西学院 一种提高光刻胶胶层与电铸金属层界面结合力的方法

Citations (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH01316485A (ja) * 1988-04-15 1989-12-21 Seiko Epson Corp 時計文字板植字
JPH03207883A (ja) * 1990-01-09 1991-09-11 Seiko Epson Corp 時計用文字板
JPH05136143A (ja) * 1991-09-19 1993-06-01 Matsushita Electric Ind Co Ltd 半導体素子及びその製造方法
JPH06163549A (ja) * 1992-11-20 1994-06-10 Fujitsu Ltd 金属バンプとその形成方法
JPH08138941A (ja) * 1994-09-12 1996-05-31 Matsushita Electric Ind Co Ltd 積層型セラミックチップインダクタおよびその製造方法
JPH1065322A (ja) * 1996-08-20 1998-03-06 Yamaichi Electron Co Ltd 電気部品に導電バンプを形成する方法
JP2005163076A (ja) * 2003-12-01 2005-06-23 Alps Electric Co Ltd メッキ層の製造方法、及び前記メッキ層の製造方法を用いた接続装置の製造方法
JP2005183439A (ja) * 2003-12-16 2005-07-07 Nec Electronics Corp バンプ電極、バンプ電極製造方法及びバンプ電極接続構造
JP2006054288A (ja) * 2004-08-11 2006-02-23 Seiko Epson Corp 半導体装置の製造方法、半導体装置、バンプ製造方法、及びバンプ転写用基板

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4040915A (en) * 1976-06-15 1977-08-09 The International Nickel Company, Inc. Method for producing regular electronickel or S nickel rounds from electroplating baths giving highly stressed deposits
DE19726744A1 (de) * 1997-06-24 1999-01-07 Bosch Gmbh Robert Verfahren zur Herstellung von metallischen Mikrobauteilen
JP2002356793A (ja) * 2001-05-30 2002-12-13 Kyushu Hitachi Maxell Ltd 電鋳メタルとその製造方法
JP2006004788A (ja) * 2004-06-18 2006-01-05 Alps Electric Co Ltd 接続部材の製造方法、及び接続装置の製造方法
JP2008031508A (ja) * 2006-07-27 2008-02-14 Sanyo Electric Co Ltd 電鋳用基板およびそれを用いた電鋳体の製造方法

Patent Citations (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH01316485A (ja) * 1988-04-15 1989-12-21 Seiko Epson Corp 時計文字板植字
JPH03207883A (ja) * 1990-01-09 1991-09-11 Seiko Epson Corp 時計用文字板
JPH05136143A (ja) * 1991-09-19 1993-06-01 Matsushita Electric Ind Co Ltd 半導体素子及びその製造方法
JPH06163549A (ja) * 1992-11-20 1994-06-10 Fujitsu Ltd 金属バンプとその形成方法
JPH08138941A (ja) * 1994-09-12 1996-05-31 Matsushita Electric Ind Co Ltd 積層型セラミックチップインダクタおよびその製造方法
JPH1065322A (ja) * 1996-08-20 1998-03-06 Yamaichi Electron Co Ltd 電気部品に導電バンプを形成する方法
JP2005163076A (ja) * 2003-12-01 2005-06-23 Alps Electric Co Ltd メッキ層の製造方法、及び前記メッキ層の製造方法を用いた接続装置の製造方法
JP2005183439A (ja) * 2003-12-16 2005-07-07 Nec Electronics Corp バンプ電極、バンプ電極製造方法及びバンプ電極接続構造
JP2006054288A (ja) * 2004-08-11 2006-02-23 Seiko Epson Corp 半導体装置の製造方法、半導体装置、バンプ製造方法、及びバンプ転写用基板

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN108751125A (zh) * 2018-06-07 2018-11-06 皖西学院 一种提高光刻胶胶层与电铸金属层界面结合力的方法

Also Published As

Publication number Publication date
JPWO2013153578A1 (ja) 2015-12-17

Similar Documents

Publication Publication Date Title
KR101953396B1 (ko) 반도체 패키지 및 그 제작 방법
JP5837339B2 (ja) 半導体装置の製造方法及び半導体装置
JP5826782B2 (ja) 半導体装置の製造方法
JP5732696B2 (ja) 再構築ウエハの生産中にチップを位置付けするための方法
KR20150087691A (ko) 임베디드 트레이스 기판과 그의 범프 형성 방법
KR20150079935A (ko) 수지 기판을 이용해 전기 주조에 의해 코일 소자를 제조하는 방법
JP5514375B1 (ja) コイル部品及びコイル部品の製造方法
US20110219612A1 (en) Method for metalizing blind vias
WO2013153578A1 (ja) 電気鋳造部品の製造方法
JP5111687B1 (ja) 転写金型の製造方法、それによって作製された転写金型、及びその転写金型によって作製された部品
JP5073878B1 (ja) 転写金型の製造方法、それによって作製された転写金型、及びその転写金型によって作製された部品
KR101039774B1 (ko) 인쇄회로기판 제조를 위한 범프 형성 방법
JPWO2011086989A1 (ja) マイクロファスナー、マイクロファスナーの製造方法、及びマイクロファスナー素子
JP5073880B1 (ja) 転写金型の製造方法及びその転写金型
JP5584844B1 (ja) コイル部品
JP5073868B1 (ja) 転写金型の製造方法及びその転写金型
JP5073879B1 (ja) 多段転写金型の製造方法、その多段転写金型、及びそれによる部品
JP2010245185A (ja) 電子部品の製造方法
JP2005302453A (ja) スパイラル接触子を有するコンタクトシートの製造方法及びコンタクトシート製造用金型の製造方法
TWI277126B (en) Method of relieving wafer stress
KR100561048B1 (ko) 3차원 금속 구조체의 형성 방법
KR100491110B1 (ko) 반도체 장치 제조용 스텐실의 제조 방법
US20190164875A1 (en) Premolded substrate for mounting a semiconductor die and a method of fabrication thereof
JP2015185639A (ja) 金属−セラミックス回路基板およびその製造方法
JP2013104130A (ja) 転写金型の製造方法、それによって作製された転写金型、及びその転写金型によって作製された部品

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 12874014

Country of ref document: EP

Kind code of ref document: A1

DPE2 Request for preliminary examination filed before expiration of 19th month from priority date (pct application filed from 20040101)
ENP Entry into the national phase

Ref document number: 2014509905

Country of ref document: JP

Kind code of ref document: A

NENP Non-entry into the national phase

Ref country code: DE

122 Ep: pct application non-entry in european phase

Ref document number: 12874014

Country of ref document: EP

Kind code of ref document: A1