WO2013080759A1 - 半導体装置およびその製造方法 - Google Patents

半導体装置およびその製造方法 Download PDF

Info

Publication number
WO2013080759A1
WO2013080759A1 PCT/JP2012/078775 JP2012078775W WO2013080759A1 WO 2013080759 A1 WO2013080759 A1 WO 2013080759A1 JP 2012078775 W JP2012078775 W JP 2012078775W WO 2013080759 A1 WO2013080759 A1 WO 2013080759A1
Authority
WO
WIPO (PCT)
Prior art keywords
solder
semiconductor device
lead
resin
volatile metal
Prior art date
Application number
PCT/JP2012/078775
Other languages
English (en)
French (fr)
Inventor
拓人 山口
靖 池田
Original Assignee
株式会社日立製作所
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 株式会社日立製作所 filed Critical 株式会社日立製作所
Priority to US14/361,653 priority Critical patent/US9184115B2/en
Publication of WO2013080759A1 publication Critical patent/WO2013080759A1/ja

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L24/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L24/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/495Lead-frames or other flat leads
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/495Lead-frames or other flat leads
    • H01L23/49503Lead-frames or other flat leads characterised by the die pad
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/495Lead-frames or other flat leads
    • H01L23/49503Lead-frames or other flat leads characterised by the die pad
    • H01L23/49513Lead-frames or other flat leads characterised by the die pad having bonding material between chip and die pad
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/495Lead-frames or other flat leads
    • H01L23/49541Geometry of the lead-frame
    • H01L23/49562Geometry of the lead-frame for devices being provided for in H01L29/00
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/495Lead-frames or other flat leads
    • H01L23/49579Lead-frames or other flat leads characterised by the materials of the lead frames or layers thereon
    • H01L23/49582Metallic layers on lead frames
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L2224/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • H01L2224/321Disposition
    • H01L2224/32151Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/32221Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/32245Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/4805Shape
    • H01L2224/4809Loop shape
    • H01L2224/48091Arched
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/481Disposition
    • H01L2224/48151Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/48221Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/48245Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic
    • H01L2224/48247Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic connecting the wire to a bond pad of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73251Location after the connecting process on different surfaces
    • H01L2224/73265Layer and wire connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/73Means for bonding being of different types provided for in two or more of groups H01L24/10, H01L24/18, H01L24/26, H01L24/34, H01L24/42, H01L24/50, H01L24/63, H01L24/71
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/102Material of the semiconductor or solid state bodies
    • H01L2924/1025Semiconducting materials
    • H01L2924/10251Elemental semiconductors, i.e. Group IV
    • H01L2924/10253Silicon [Si]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/12Passive devices, e.g. 2 terminal devices
    • H01L2924/1204Optical Diode
    • H01L2924/12044OLED
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/151Die mounting substrate
    • H01L2924/156Material
    • H01L2924/157Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2924/15738Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950 C and less than 1550 C
    • H01L2924/15747Copper [Cu] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/151Die mounting substrate
    • H01L2924/156Material
    • H01L2924/15786Material with a principal constituent of the material being a non metallic, non metalloid inorganic material
    • H01L2924/15787Ceramics, e.g. crystalline carbides, nitrides or oxides
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/181Encapsulation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/30Technical effects
    • H01L2924/35Mechanical effects
    • H01L2924/351Thermal stress

Definitions

  • the present invention relates to a semiconductor device and a manufacturing method thereof.
  • FIG. 4 shows an example of a semiconductor package.
  • the semiconductor package 10b is often manufactured by a process in which a substrate such as a semiconductor element 104 and a lead frame 102 is joined by a solder 106 made of Pb and Sn, and after wiring by a wire 107, the whole is covered with a resin 101.
  • solder that does not contain Pb
  • Pb-free solder due to environmental concerns, it has become necessary to use solder that does not contain Pb, and development of Pb-free solder has been promoted.
  • Bi-, Au-, Ag-, and Zn-based solders are being investigated as alternative materials to replace Pb solder.
  • the semiconductor package is placed in a harsher environment than a conventional vehicle interior such as an engine room or an on-engine when used in a crisis for in-vehicle use. That is, there is a demand for a highly reliable product that maintains its performance for a longer time in an environment of high temperature, high humidity, and high vibration.
  • the life of various joints is important for the reliability of semiconductor packages, but it is often limited by the adhesion between the lead frame and the mold resin.
  • the adhesion between the lead frame and the resin deteriorates at the bonding interface between the lead frame and the mold resin with long-term use under high temperature and high humidity. Peel off. Due to this peeling, excessive thermal stress is generated in the soldering part of the semiconductor element, so that the crack growth of the solder is accelerated or moisture penetrates from the peeling part to corrode the solder and the element. Will fail in a shorter time than it should originally be. Therefore, it is important to improve the adhesion between the lead frame and the resin in order to improve the product life.
  • the adhesion between the resin and the lead frame is improved by roughening the wall surface of the lead frame.
  • the upper surface of the lead frame cannot be roughened, and the adhesion of the upper surface becomes insufficient. Even if the upper surface is roughened, if the upper surface is subsequently plated with Ni or the like, it becomes a flat surface again.
  • the method of roughening the surface of the lead frame in the process before soldering is not appropriate because it deteriorates the wettability of the solder.
  • Patent Document 2 the adhesion between the resin and the lead frame is improved by applying an organic compound.
  • an organic compound adheres to a portion where the compound is not desired to be applied, such as the leading edge portion of the lead to be plated. Applying an organic compound only to the target site makes the process complicated and causes a cost increase.
  • An object of the present invention is to provide a technique for increasing the roughness of the lead frame surface, improving the adhesion between the lead frame and the resin, and the reliability of the semiconductor package at low cost.
  • the present application includes a plurality of means for solving the above-mentioned problems.
  • an alloy of a metal contained in the lead and a volatile metal is formed in a portion connected to the lead sealing resin.
  • the lead surface is roughened to improve the adhesion with the sealing resin.
  • FIG. 7 is an example of a cross-sectional structure of a highly reliable structure in which an alloy layer of a volatile metal and a substrate is formed on the surface of a lead frame of a semiconductor package according to an embodiment of the present invention, the surface is roughened, and the resin is cured and bonded. .
  • FIG. 3 is a reliability evaluation result of a semiconductor package of the present invention shown in Example 1 and a comparative example.
  • 7 is a reliability evaluation result of a semiconductor package of the present invention shown in Example 2 and a comparative example.
  • 10 is a reliability evaluation result of a semiconductor package of the present invention shown in Example 3 and a comparative example.
  • solder containing easily volatile metals Zn, Mg, and Sb are metals with high vapor pressure. In other words, it is characterized by being easily volatilized by heating in vacuum.
  • a solder containing Zn, Mg, Sb is selected as the solder for fixing the semiconductor element to the substrate, and after the die bonding and wire bonding, heat treatment is performed in a vacuum, so that Zn in the solder It has been found that Mg, Sb can be blown and adhered to the lead frame around the die bond portion, thereby roughening the lead frame. When resin molding is performed after this treatment, the roughened lead frame and the resin are in close contact with each other, and moisture resistance and bonding reliability can be improved.
  • the semiconductor element 104 is mounted on the substrate 102 by die bonding using a die bonder.
  • lead frame made of metal such as Cu, 42Alloy, Al, etc., plated with Ni, Ni / Ag, etc., or DBC substrate with a metal plate such as Cu, Al, etc. attached to ceramics, etc.
  • a wire, a ribbon, a solder processed into a sheet shape, or a molten solder is supplied to a predetermined place.
  • the supplied solder is struck out in a process called spank and spreads more wet than the chip size to be mounted.
  • the chip 104 is mounted (die-bonded) on the solder 106 spread out. These steps are often performed in nitrogen gas or hydrogen reducing gas. After that, in the air, the electrode 105 on the upper surface of the chip 104 and the external terminal of the substrate 102 are joined with a wire 107 (which may be a ribbon shape) made of a metal such as Cu or Al, and the resin 101 is transferred by a transfer molding method or the like. Is poured and cured to form a package 10b. In this manufacturing method, the time during which the solder on the lead frame is heated is about 5 minutes.
  • the upper surface of the lead frame 102 is flat as shown in FIG. 3, and the bonding force between the resin and the lead frame is not sufficiently strong. Therefore, peeling may occur in a reliability test that imposes conditions more severe than normal use conditions.
  • solder containing readily volatile metals Zn, Mg, Sb.
  • the solder protrudes to the peripheral portion of the chip, but the lead frame upper surface is not completely covered. This is because it is an atmospheric pressure atmosphere and the heating time is short.
  • the upper surface of the lead frame 102 is often provided with a groove 1021 in order to prevent the solder from protruding to the outside and to improve the mechanical adhesion of the resin. Therefore, the metal member is exposed as it is on the peripheral portion and the wall surface of the upper surface of the lead frame 102.
  • the surface of the solder protruding from the chip is also gentle. Even if resin molding is performed after die bonding and wire bonding in such a state, the adhesion between the lead frame and the resin is not improved.
  • the semiconductor device is die-bonded to the substrate by the above-described method, and the semiconductor device that has undergone the wire or ribbon bonding process is placed in a vacuum heating furnace and heated in an atmosphere of 1000 Pa or lower and a temperature of 100 ° C. or higher.
  • FIG. 2 shows an example of a semiconductor package in the present invention.
  • the periphery is a portion where solder has not adhered on the top surface of the lead frame, the lead frame wall surface, the inside of the groove on the top surface of the lead frame, or the back surface of the lead frame.
  • a ceramic substrate such as DBC, it is a metal wiring surface or its wall surface.
  • the volatile metal When the volatile metal adheres to the surrounding area, the volatile metal reacts with the metal on the substrate surface to form an alloy.
  • the easily volatile metal is Zn and the substrate surface is Ni, a Zn—Ni alloy is produced, and if the substrate surface is Cu, a Zn—Cu alloy is produced.
  • Zn, Mg, Sb in the solder used for die bonding takes a form of secondary use as a surface roughening material. There is no need to introduce new materials. Furthermore, although the number of vacuum heating steps increases, a large amount of substrates can be processed at a time, and the cost increase can be minimized.
  • the wettability of the solder is reduced and defects occur in the die bond.
  • the process since the process is after the die bond, it is necessary to worry about the wettability of the solder. There is also a merit that there is no.
  • the die bonding may be performed simultaneously with the die bonding, that is, in a vacuum.
  • This heat treatment step may be performed before the wire bonding step, but in that case, depending on the processing temperature, time, and degree of vacuum, the electrode film on the upper surface of the chip to be wire bonded and the upper surface of the lead are alloyed. Since bonding is performed, it is necessary to review the bonding conditions.
  • a wire containing an easily volatile metal is prepared before and after the wire bonding process after the die bonding is completed, and the wire is bonded to the periphery of the upper surface of the lead frame.
  • a molten alloy containing a volatile metal may be supplied to the peripheral portion of the upper surface with a dispenser.
  • a method of supplying the easily volatile metal 108 to the periphery thereof can be employed.
  • the above-described method of supplying an easily volatile metal to the periphery of the substrate is also effective for shortening the vacuum heat treatment.
  • the area of the board is much larger than the area of the element, even if an easily volatile metal is used for the solder for joining the semiconductor elements, heating for a long time is required to attach the volatile metal to the front surface of the board. There is a possibility that it may lead to a decrease in productivity and a deterioration of the solder joint portion. Even in such a case, it is possible to supply multiple points of solder containing an easily volatile metal to a portion where the semiconductor element on the upper surface of the substrate is not mounted. Before the semiconductor element is supplied to the substrate, the number of solder supply points is increased, so that the number of steps can be increased.
  • the semiconductor device used was a Ni-plated Cu lead frame, and the solder used was Zn-Al solder, Zn-Al-Mg solder, Sn-Sb solder, or Zn-Sn solder.
  • a die bonder was used to join Si chips with each solder in the atmosphere, and a wire bonder was used to join the wires.
  • the wires were joined, they were put into a high-temperature vacuum furnace and heated for 30 minutes at a temperature below the melting point of each solder and at a vacuum of 1000 Pa or less. After that, the whole was molded with resin to manufacture a semiconductor device.
  • a normal semiconductor device that was not subjected to vacuum heat treatment and a semiconductor device that was subjected to vacuum heat treatment but did not contain Zn, Mg, and Sb and using Sn—Cu solder were manufactured.
  • FIG. 6 shows the results of evaluating the presence or absence of resin peeling by cross-sectional observation after each sample was subjected to a pressure cooker test at 121 ° C. ⁇ 100 h.
  • any resin containing Zn, Mg, Sb and subjected to the vacuum heat treatment was highly reliable because no peeling of the resin and the substrate was observed in the pressure cooker test.
  • Zn-Ni, Zn-Mg-Ni, Ni-Sb alloys and surface irregularities are formed at the substrate-resin interface, resulting in improved chemical and mechanical adhesion between the resin and the substrate. It is thought that.
  • the resin and the substrate were peeled after the pressure cooker test.
  • Zn, Mg, and Sb are not used for the solder, but an alloy or a simple substance containing Zn, Mg, and Sb is supplied around the chip, and vacuum heat treatment is performed.
  • the Si chip was bonded to the Ni-plated Cu lead frame with Sn-Ag-Cu solder.
  • Zn—Al solder, Zn—Al—Mg solder, Sn—Sb solder, and Zn—Sn solder were supplied to the square of the chip by a die bonder, and then wire bonding was performed.
  • vacuum heat treatment was performed and resin molding was performed to manufacture a semiconductor device. Since the amount of solder containing Zn, Mg, and Sb to be supplied is sufficiently large with respect to the volatilization amount, the supplied solder remains in the squares of the chip.
  • FIG. 7 shows the result of evaluating a pressure cooker test (121 ° C. ⁇ 100 h) for the semiconductor device. No peeling of the substrate and the resin was observed.
  • a method of manufacturing a semiconductor device in which solder is supplied in a sheet form on a substrate, a chip and a weight are mounted, and bonded in a vacuum heating furnace Zn, Mg, and Sb are added to the solder for bonding the chip.
  • Zn, Mg, and Sb are added to the solder for bonding the chip.
  • This is an example of supplying a dummy solder sheet containing Zn, Mg, Sb around the chip using the solder containing the chip.
  • Surface roughening can be performed with only solder Zn, Mg, and Sb for joining chips, but by using a dummy solder sheet, the roughening is aimed for in a shorter time. Further, since the chips are joined while the dummy solder sheet is placed in advance, there is an advantage that the extra steps are not increased.
  • a vacuuming process may be taken in the temperature range above the melting point in order to reduce voids in the solder.
  • the time is short, and even if solder containing Zn, Mg, and Sb is used, the upper surface of the substrate cannot be sufficiently roughened.
  • a vacuum was drawn and the pressure was returned to atmospheric pressure. Thereafter, the temperature was lowered to a temperature equal to or lower than the melting point, and a vacuum atmosphere was obtained.
  • Zn, Mg, and Sb were sufficiently volatilized, the top surface of the substrate was sufficiently roughened, and the diffusion reaction between the solder and the substrate was minimized.
  • the vacuum heat treatment could be completed in a shorter time with the dummy solder sheet. Thereafter, wire bonding and resin molding were performed to manufacture a semiconductor device.
  • FIG. 8 shows the result of a pressure cooker test (121 ° C. ⁇ 100 h) performed on a semiconductor device manufactured by this method. Regardless of whether or not the solder that joins the chip contains easily volatile metals, a dummy solder sheet containing easily volatile metals can be installed in a short period of time for roughening treatment. No peeling of the resin was observed.
  • Zn-Al, Zn-Al-Mg, Sn-Sb, and Zn-Sn are examples of solders containing volatile metals.
  • Zn-Al-Cu, Zn-Al-In, Sn-Mg If the solder contains Zn, Sb, Mg, such as Bi-Zn, Bi-Sb, Bi-Mg, etc., the effects of the present invention can be obtained.
  • 10a Highly reliable semiconductor package
  • 10b Existing semiconductor package
  • 101 Resin
  • 102 Lead frame
  • 1021 Groove
  • 103 Roughened alloy layer
  • 104 Semiconductor element
  • 105 Electrode
  • 106 Solder
  • 107 Wire
  • 108 Additional solder (dummy solder).

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Lead Frames For Integrated Circuits (AREA)
  • Die Bonding (AREA)

Abstract

 半導体素子と基板がはんだで接合され、樹脂でモールドされる半導体装置の信頼性を高めることを目的とする。 はんだ材106に易揮発金属(Zn、Mg、Sb)を含むはんだを用い、半導体素子104とリードフレーム102を接合し、ワイヤボンディングを実施した後、真空加熱処理を加え、はんだ中の易揮発金属を揮発させ、基板表面に付着してリードフレームとの合金103を形成させることで、基板表面を粗化し、封止樹脂101と基板の密着力を向上させる。

Description

半導体装置およびその製造方法
 本発明は、半導体装置およびその製造方法に関する。
 現在、家電からインフラまで、様々な製品にパワー半導体が用いられている。図4に半導体パッケージの一例を示す。半導体パッケージ10bは、半導体素子104とリードフレーム102などの基板がPbとSnから成るはんだ106で接合され、ワイヤー107による配線の後、全体を樹脂101で覆うプロセスで製造されることが多い。近年、環境への懸念から、Pbを含まないはんだを用いることが必要となっており、Pbフリーはんだの開発が推し進められている。Pbはんだに代わる代替材料としては、Bi系、Au系、Ag系、Zn系のはんだが検討されている。
 一方、半導体パッケージは、例えば、車載用の危機に用いられる場合、エンジンルームやオンエンジンなど、従来の車室内よりも過酷な環境に置かれるようになっている。つまり、高温、高湿度、高振動な環境において、より長時間、性能を維持する高信頼な製品が求められている。
 半導体パッケージの信頼性は、各種接合部の寿命が重要であるが、リードフレームとモールド樹脂との密着性に律速していることが多い。例えば、信頼性が不十分な半導体パッケージを用いた場合、高温高湿下で長期間の使用に伴い、リードフレームとモールド樹脂との接合界面において、その密着が劣化し、リードフレームと樹脂間が剥離する。この剥離により、半導体素子のはんだ付け部に過度な熱応力が発生することで、はんだのき裂進展が加速したり、剥離部から水分が浸入し、はんだや素子を腐食させることにより、半導体パッケージが本来あるべき寿命よりも短時間で故障する。従って、リードフレームと樹脂との密着を改善することが、製品寿命を向上させる上で重要になっている。
特開2008-187045号公報 特開2007-266562号公報
 樹脂と金属との密着性を向上させるためには、金属表面を粗化させる方法がある。例えば、特許文献1では、リードフレーム壁面を粗化することで、樹脂とリードフレームの密着性を向上させている。この方法では、リードフレーム上面は粗化することができず、上面の密着力が不十分となる。上面を粗化させたとしても、その後上面にNiなどのめっきを施す場合は、再び平坦な表面となってしまう。また、はんだ付け以前の工程で、リードフレーム表面を粗化する方法の場合、はんだの濡れ性を悪化させるため、適切ではない。
 また、特許文献2では、有機化合物を塗布することで樹脂とリードフレームの密着向上を図っている。しかし、例えば、その後の工程で、めっきをつけるリード最先端部など、化合物をつけたくない部位にも有機化合物が付着してしまうという問題がある。狙いの部位だけに有機化合物を塗布することは、プロセスが煩雑となり、コスト上昇要因となる。
 本発明の課題は、低コストで、リードフレーム表面の粗度を上げ、リードフレームと樹脂の密着性および半導体パッケージの信頼性を向上させる手法を提供することである。
 上記課題を解決するために、例えば特許請求の範囲に記載の構成を採用する。本願は上記課題を解決する手段を複数含んでいるが、その一例を挙げるならば、リードの封止樹脂と接続される部分に、リードに含まれる金属と易揮発金属との合金を形成して、リード表面を粗くして封止樹脂との密着性を向上させることを特徴とする。
 本発明によれば、安価で生産性に優れ、且つ信頼性の高い樹脂封止型半導体装置を提供することができる。
本発明の実施例にかかる半導体パッケージのリードフレーム表面に易揮発金属と基板の合金層を形成し、表面を粗化したのち、樹脂を硬化、接着した、高信頼構造の断面組織の例である。 本発明の実施例にかかる半導体パッケージのリードフレーム上面に粗化合金層を形成した高信頼半導体パッケージの断面図例である。 従来の半導体パッケージの断面組織の例である。 従来の半導体パッケージの断面図例である。 本発明の実施例にかかるリードフレーム上面に易揮発金属を含む追加はんだを設置する場合の、上面図例である。 実施例1に示す、本発明の半導体パッケージの信頼性評価結果と比較例である。 実施例2に示す、本発明の半導体パッケージの信頼性評価結果と比較例である。 実施例3に示す、本発明の半導体パッケージの信頼性評価結果と比較例である。
 我々は、易揮発金属を含むはんだを利用し、樹脂とリードフレームの密着を改善する方法を考えた。はんだとして適用可能な金属の中で、Zn、Mg、Sbは蒸気圧が高い金属である。つまり、真空中で加熱することで、揮発しやすいという特徴を持っている。この特徴を利用し、例えば、半導体素子を基板に固定するはんだとして、Zn、Mg、Sbを含むはんだを選定し、ダイボンディングおよびワイヤボンディング後に、真空中で加熱処理することで、はんだ中のZn、Mg、Sbをダイボンド部周辺のリードフレームに飛ばし、付着させることができ、これによりリードフレームを粗化させることを見出した。本処理を施した後、樹脂モールドをすると、粗化されたリードフレームと樹脂がよく密着し、耐湿性および接合信頼性が改善することができる。
 一般的な、半導体装置の製造方法について、図4を例にして、説明する。先ず、ダイボンダーによりダイボンディング、つまり基板102に半導体素子104を搭載する。この工程では、Cuや42Alloy、Alなどの金属からなり、NiやNi/Agなどのメッキが施されたリードフレーム、もしくは、セラミックスにCuやAlなどの金属板が貼りつけられたDBC基板などのセラミック基板を、加熱されたヒートブロック上を流しながら、ワイヤーやリボン、シート状に加工したはんだ、もしくは溶融したはんだを所定の場所に供給する。供給したはんだは、スパンクと呼ばれる工程において、叩き広げられ、搭載するチップサイズ以上に濡れ広がる。濡れ広がったはんだ106上にチップ104をマウント(ダイボンド)する。これらの工程は、窒素ガスや水素還元ガス中で行われることが多い。その後、大気中で、CuやAlなどの金属からなるワイヤ107(リボン形状の場合もある)により、チップ104上面の電極105と基板102の外部端子などを接合し、トランスファーモールド法などにより樹脂101を流しこみ、硬化させ、パッケージ10bとする。この製造方法において、リードフレーム上のはんだが加熱されている時間は5min程度である。
 本工程において、リードフレーム102の上面は、図3に示すように、平坦であり、樹脂とリードフレームの接合力は十分には強くない。従って、通常の使用条件よりも過酷な条件を課す信頼性試験で、剥離してしまうことがある。
 上記の半導体装置の製造方法において、我々は、易揮発金属(Zn、Mg、Sb)を含有するはんだを用いることとした。易揮発金属を含むはんだ用いたとしても、従来の上記方法で半導体装置を製造すると、チップ周辺部にはんだがはみ出すことになるが、リードフレーム上面を全て覆い尽くす状態にはならない。なぜならば、大気圧雰囲気で、かつ、加熱時間が短時間であるためである。また、リードフレーム102上面には、はんだを外にはみ出させないため、且つ、樹脂の機械的密着を向上させるため、溝1021が掘ってあることが多いためである。従って、リードフレーム102上面の周辺部および壁面においては、金属部材がそのまま露出した状態となっている。また、チップからはみ出したはんだも表面はなだらかな状態となっている。このような状態で、ダイボンディング及びワイヤボンディングの後、樹脂モールドをしたとしても、リードフレームと樹脂の密着の向上することはない。
 そこで、上記方法で基板に半導体素子をダイボンドし、ワイヤないしリボンボンディングをする工程まで経た半導体装置を、真空加熱炉に入れ、1000Pa以下の雰囲気、100℃以上の温度で加熱する。図2に本発明における半導体パッケージの例を示す。この工程を加えることで、チップ周辺にはみ出した易揮発金属を含むはんだから易揮発金属が揮発し、はんだ近傍から周辺に向かって徐々に易揮発が付着していく。周辺とはつまり、リードフレームの場合であれば、リードフレーム上面ではんだが付着していなかった部位や、リードフレーム壁面、リードフレーム上面の溝の内部、リードフレーム裏面である。DBCなどのセラミック基板の場合であれば、金属配線表面やその壁面である。
 易揮発金属が周辺部位に付着したとき、易揮発金属と基板表面の金属が反応し、合金化する。例えば、易揮発金属がZnで、基板表面がNiであれば、Zn-Ni合金が生成され、基板表面がCuであれば、Zn-Cu合金が生成する。
 この易揮発金属と基板表面との間で合金が形成する際、金属表面にナノオーダーの凹凸が形成され、もとの金属表面よりも粗度が大きくなることを見だした。図2に示すように、リードフレーム102の上面などに表面粗化層103が形成される。この工程を経て、樹脂をモールドすることで、凹凸による機械的なアンカー効果および化学的な接合力の向上により、樹脂と基板との密着強度が上昇する。図1に示す例では、基板再表面から300nm程度の厚さのZn合金層が形成され、その表面に100nm程の凹凸が形成され、樹脂との接触面積が増大していることがわかる。さらに、チップからはみ出した部位のはんだ表面から易揮発金属が抜けることで、はみ出した部分のはんだ表面の粗度も大きくなり、樹脂とはんだの密着度も向上する。
 はんだに含まれるZn、Mg、Sbの含有量については、どのような含有量であっても、揮発現象が起こるが、基板上面の全域を粗化させ、本発明の効果を発揮させるためには、はんだ中に5wt.%以上含まれることが望ましい。
 真空加熱処理の条件については、真空度が高いほど、温度が高いほど、短時間で広範囲の粗化が可能である。温度については、はんだの融点以上に上げてもよいが、その場合、溶けたはんだとリードフレームの反応が加速し、信頼性に影響する可能性があるため、注意が必要である。
 本発明の方法によれば、樹脂と基板との密着を向上させるために、ダイボンドに用いたはんだ中のZn、Mg、Sbを、表面粗化材としても二次利用する形を取るため、別材料を新たに導入する必要がない。さらに、真空加熱工程が増えるが、一度に多量の基板を処理することができ、コスト上昇は最小限に抑えることができる。
 ダイボンド前に基板を粗化する方法では、はんだの濡れ性が低下し、ダイボンドで欠陥が生じてしまうが、本方式では、ダイボンド後の処理であるため、はんだの濡れ性などを気にする必要がないというメリットもある。また、ダイボンドと同時、すなわち真空中でダイボンドを行ってもよい。
 なお、本加熱処理工程は、ワイヤボンド工程前に行ってもよいが、その場合、処理温度・時間・真空度によっては、ワイヤボンドされるチップ上面の電極膜やリード上面が合金化したところにボンディングすることになるため、ボンディング条件の見直しなどが必要となる。
 上記方法では、はんだに易揮発金属(Zn、Mg、Sb)を含む材料を選択し、ダイボンドに使うはんだを、表面粗化にも二次利用する場合について説明した。一方、易揮発金属を含まないはんだを用いる場合においても、金属表面を粗化させることが可能である。例えば、図5に示すように、易揮発金属を含まないはんだ106を用いてダイボンディングした後、易揮発金属を含むはんだ108を、基板の一部に供給すれば良い。例えば、ダイボンド終了後のワイヤボンドの工程の前後において、易揮発金属を含むワイヤを用意し、リードフレームの上面周辺部などにワイヤをボンディングする方法がある。または、溶融した易揮発金属を含む合金をディスペンサーで、上面周辺部位に供給しても良い。このように、はんだ106に易揮発金属を含まない場合でも、その周辺に余分に易揮発金属108を供給する方法を取ることができる。そのように作製した基板に対して、その後真空加熱処理工程を加えることで、易揮発金属が周辺部に揮発し、周辺の金属表面を粗化103させることができる。このような方法の場合、易揮発金属は微小量を供給するだけで十分であり、また、Zn、Mg、Sbは安い金属であるため、大幅なコスト上昇とはならない。余分に供給した易揮発金属は、樹脂モールド後も内部に残存するが、微量であるため、信頼性に影響しない。
 また、上述した、基板周辺部に余分に易揮発金属を供給する方法は、真空加熱処理の短時間化にも効果的である。例えば、素子の面積よりも基板の面積が大幅に大きい場合、半導体素子を接合するはんだに易揮発金属を用いたとしても、基板前面に揮発金属を付着させるには、長時間の加熱が必要となり、生産性の低下や、はんだ接合部の劣化に繋がる可能性がある。そのような場合でも、基板上面の半導体素子を搭載しない部位に、余分に易揮発金属を含むはんだを多点的に供給することができる。基板への半導体素子供給前に、はんだの供給箇所を増やすだけで、ほとんど工程を増やさずに対応できる。
 以下に示す実施例は、本発明の効果を検討するため、半導体装置の製造を行い、プレッシャークッカー試験により、樹脂と基板の剥離の有無を調べたものである。
 半導体装置は、NiめっきCuリードフレームを用い、はんだは、Zn-Alはんだ、Zn-Al-Mgはんだ、Sn-Sbはんだ、Zn-Snはんだを用いた。ダイボンダーを用い、大気中で各はんだでSiチップを接合し、ワイヤボンダーによりワイヤを接合した。ワイヤまで接合したところで、高温真空炉に投入し、各はんだの融点以下の温度、1000Pa以下の真空度で、30min加熱した。
そののち、樹脂で全体をモールドし、半導体装置を製造した。比較として、真空加熱処理をしない通常の半導体装置、および真空加熱処理を施すが、Zn、Mg、Sbを含まない、Sn-Cuはんだを用いた半導体装置を製造した。
 図6に各サンプルを121℃×100hのプレッシャークッカー試験に供した後、断面観察により、樹脂の剥離の有無を評価した結果を示す。その結果、Zn、Mg、Sbを含み、真空加熱処理を施したものは、何れも、プレッシャークッカー試験にて樹脂と基板の剥離が見られず、信頼性が高いことがわかった。基板と樹脂界面には、Zn-Ni、Zn-Mg-Ni、Ni-Sb系の合金および表面凹凸が形成されており、化学的および機械的に樹脂と基板の密着力が向上した効果が得られていると考えられる。
 一方、真空加熱処理をしなかったサンプルおよび、処理を加えたが、Zn、Mg、Sbを含まないはんだを用いたサンプルについては、プレッシャークッカー試験後に、樹脂と基板が剥離していた。
 以上の結果より、Zn、Mg、Sbを含有するはんだを用い、真空加熱処理を施すことで、半導体装置の寿命が向上することがわかった。
 本実施例は、はんだにZn、Mg、Sbを用いないが、チップの周囲に、Zn、Mg、Sbを含む合金もしくは単体を供給し、真空加熱処理を実施した例である。
NiめっきCuリードフレームにSiチップをSn-Ag-Cuはんだで接合した。続いて、ダイボンダーにより、チップの四角にZn-Alはんだ、Zn-Al-Mgはんだ、Sn-Sbはんだ、Zn-Snはんだを供給し、その後、ワイヤボンドを行った。さらに、真空加熱処理を施し、樹脂モールドし、半導体装置を製造した。供給するZn、Mg、Sbを含むはんだの量は、揮発する量に対して十分に多量になってしまうため、チップの四角には供給したはんだがそのまま残存する。
 上記半導体装置に対して、プレッシャークッカー試験(121℃×100h)を実施し評価した結果を図7に示す。基板と樹脂の剥離が見られなかった。
 以上の結果より、チップの接合に、Zn、Mg、Sbを含まないはんだを用いたとしても、チップの周囲にZn、Mg、Sbを含む合金ないし単体を供給することで、樹脂と基板の密着性を改善し、半導体装置の信頼性を向上できることがわかった。
 本実施例は、基板上に、はんだをシート形状で供給し、チップ、おもりを載せ、真空加熱炉で接合するタイプの半導体装置の製造方法において、チップを接合するはんだにZn、Mg、Sbを含むはんだを用い、チップの周囲にZn、Mg、Sbを含む、ダミーはんだシートを供給する例である。表面粗化は、チップを接合するはんだのZn、Mg、Sbだけでも可能であるが、ダミーはんだシートを用いることで、より短時間での粗化完了を狙ったものである。また、予めダミーはんだシートを載せたまま、チップの接合を行うので、余分な工程が増えないメリットがある。
 真空加熱炉でダイボンドする場合、はんだ中のボイドを軽減させるため、融点以上の温度域で、真空引きする工程を取る場合がある。しかし、その時間は短時間であり、Zn、Mg、Sbを含むはんだを用いたとしても、基板上面を十分に粗化させることはできない。また、そこで、ボイドを軽減するために真空引きし、大気圧に戻し、その後、融点以下の温度まで下げ、さらに真空雰囲気とした。これにより、Zn、Mg、Sbを十分に揮発させ、基板上面を十分に粗化させることができ、かつ、はんだと基板の拡散反応を最低限に抑えることができた。また、ダミーはんだシートにより、より短時間で真空加熱処理を終えることができた。その後、ワイヤボンディングおよび樹脂モールドを施し、半導体装置を製造した。
 本方式で作製した半導体装置に対して、プレッシャークッカー試験(121℃×100h)を実施した結果を図8に示す。チップを接合するはんだに易揮発金属を含むかどうかにかかわらず、易揮発金属を含むダミーはんだシートを設置することで、短時間で、粗化処理が可能であり、プレッシャークッカー試験後も基板と樹脂の剥離が見られなかった。
 以上の結果より、はんだシートとチップを重ねて加熱し、接合するタイプの半導体装置においても、ダミーはんだシートを設置しておき、また、はんだ接合後に融点以下の温度で再度真空引きすることで、基板上面を短時間で粗化し、高信頼化することができた。
 以上、本発明者によってなされた発明の実施の形態に基づき具体的に説明したが、本発明は前記実施の形態に限定されるものではなく、その要旨を逸脱しない範囲で種々変更可能であることはいうまでもない。
 例えば、易揮発金属を含むはんだとして、Zn-Al、Zn-Al-Mg、Sn-Sb、Zn-Snを例としたが、その他、Zn-Al-Cu、Zn-Al-In、Sn-Mg、Bi-Zn、Bi-Sb、Bi-Mgなど、Zn、Sb、Mgを含むはんだであれば、本発明の効果が得られる。
10a:高信頼半導体パッケージ、10b:既存半導体パッケージ、101:樹脂、102:リードフレーム、1021:溝、103:粗化合金層、104:半導体素子、105:電極、106:はんだ、107:ワイヤ、108:追加はんだ(ダミーはんだ)。

Claims (11)

  1.  リードに、はんだを用いて半導体素子を接続する接続工程と、
     減圧雰囲気下で、易揮発金属を蒸発させ、前記リードの表面に、当該易揮発金属とリードに含まれる金属との合金を形成する合金形成工程と、
     前記半導体素子及び前記合金が形成されたリードを、樹脂封止する封止工程と、
     を有する半導体装置の製造方法。
  2.  請求項1において、
     前記合金形成工程は、前記接続工程と同時または後に行われることを特徴とする半導体装置の製造方法。
  3.  請求項2において、
     前記リードにはんだ接続された半導体素子に、ワイヤまたはリボンをボンディングするボンディング工程を有し、
     前記合金形成工程は、前記ボンディング工程より後に行われることを特徴とする半導体装置の製造方法。
  4.  請求項1乃至3のいずれかにおいて、
     前記蒸発させる易揮発性金属は、前記半導体素子を接続するはんだに含まれている易揮発性金属を用いることを特徴とする半導体装置の製造方法。
  5.  請求項4において、
     前記接続に用いるはんだには、前記易揮発金属が5wt.%以上含まれることを特徴とする半導体装置の製造方法。
  6.  請求項1乃至3のいずれかにおいて、
     前記易揮発性金属は、前記半導体素子を接続するはんだとは別に供給されることを特徴とする半導体装置の製造方法。
  7.  請求項1乃至6のいずれかにおいて、
     前記易揮発金属は、Zn、Mg、Sbのうち、何れか1種類以上を含むことを特徴とする半導体装置の製造方法。
  8.  リードと、
     半導体素子と、
     前記リードを半導体素子とを接続するはんだと、
     前記リード、はんだ及び半導体素子とを備えた半導体装置において、
     前記リードと前記封止樹脂との間に、易揮発金属と前記リードとの合金を備えたことを特徴とする半導体装置。
  9.  請求項8において、
     前記合金を形成する易揮発金属は、Zn、Mg、Sbのうち、何れか1種類以上を含み、前記はんだに含まれる元素と同一の元素であることを特徴とする半導体装置。
  10.  請求項8または9において、
     前記リードとはんだとの間には、前記合金が形成されていないことを特徴とする半導体装置。
  11.  請求項8乃至10のいずれかにおいて、
     前記リードの前記封止樹脂と接続される領域は、前記はんだに接続される領域よりも、表面粗さが大きいことを特徴とする半導体装置。
PCT/JP2012/078775 2011-11-30 2012-11-07 半導体装置およびその製造方法 WO2013080759A1 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
US14/361,653 US9184115B2 (en) 2011-11-30 2012-11-07 Semiconductor device and method for manufacturing same

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2011-261185 2011-11-30
JP2011261185A JP5930680B2 (ja) 2011-11-30 2011-11-30 半導体装置およびその製造方法

Publications (1)

Publication Number Publication Date
WO2013080759A1 true WO2013080759A1 (ja) 2013-06-06

Family

ID=48535226

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2012/078775 WO2013080759A1 (ja) 2011-11-30 2012-11-07 半導体装置およびその製造方法

Country Status (3)

Country Link
US (1) US9184115B2 (ja)
JP (1) JP5930680B2 (ja)
WO (1) WO2013080759A1 (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2017135241A (ja) * 2016-01-27 2017-08-03 ローム株式会社 半導体装置

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP5897062B2 (ja) * 2014-05-08 2016-03-30 三菱電機株式会社 圧縮機用電動機及び圧縮機及び冷凍サイクル装置及び圧縮機用電動機の製造方法
JP6686691B2 (ja) * 2016-05-16 2020-04-22 株式会社デンソー 電子装置
JP2018096812A (ja) * 2016-12-13 2018-06-21 株式会社東海理化電機製作所 半導体パッケージ及びその検査方法
TWM549451U (zh) * 2017-05-09 2017-09-21 Taiwan Semiconductor Co Ltd 具有封裝體卡固結構之晶片封裝元件
JP2020017582A (ja) * 2018-07-24 2020-01-30 トヨタ自動車株式会社 半導体装置の製造方法

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS60218863A (ja) * 1984-04-13 1985-11-01 Furukawa Electric Co Ltd:The 半導体リ−ドフレ−ム
JP2004273576A (ja) * 2003-03-06 2004-09-30 Sanyo Electric Co Ltd 半導体装置およびその製造方法

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW457674B (en) * 1999-03-15 2001-10-01 Texas Instruments Inc Aluminum leadframes for semiconductor devices and method of fabrication
US6593643B1 (en) * 1999-04-08 2003-07-15 Shinko Electric Industries Co., Ltd. Semiconductor device lead frame
JP4453612B2 (ja) * 2004-06-24 2010-04-21 住友金属鉱山株式会社 無鉛はんだ合金
JP2006255784A (ja) * 2004-11-24 2006-09-28 Nittetsu Micro Metal:Kk 無鉛ハンダ合金
JP4343117B2 (ja) * 2005-01-07 2009-10-14 株式会社ルネサステクノロジ 半導体装置およびその製造方法
JP2007266562A (ja) 2006-03-03 2007-10-11 Matsushita Electric Ind Co Ltd 配線部材、樹脂付金属部品及び樹脂封止半導体装置、並びにこれらの製造方法
JP4390799B2 (ja) * 2006-11-21 2009-12-24 株式会社日立製作所 接続材料、接続材料の製造方法、および半導体装置
JP2008187045A (ja) 2007-01-30 2008-08-14 Matsushita Electric Ind Co Ltd 半導体装置用リードフレームとその製造方法、半導体装置

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS60218863A (ja) * 1984-04-13 1985-11-01 Furukawa Electric Co Ltd:The 半導体リ−ドフレ−ム
JP2004273576A (ja) * 2003-03-06 2004-09-30 Sanyo Electric Co Ltd 半導体装置およびその製造方法

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2017135241A (ja) * 2016-01-27 2017-08-03 ローム株式会社 半導体装置
US10886203B2 (en) 2016-01-27 2021-01-05 Rohm Co., Ltd. Packaging structure with recessed outer and inner lead surfaces
US11183444B2 (en) 2016-01-27 2021-11-23 Rohm Co., Ltd. Packaging of a semiconductor device with a plurality of leads
US11658100B2 (en) 2016-01-27 2023-05-23 Rohm Co., Ltd. Packaging of a semiconductor device with a plurality of leads

Also Published As

Publication number Publication date
JP5930680B2 (ja) 2016-06-08
US20140327121A1 (en) 2014-11-06
US9184115B2 (en) 2015-11-10
JP2013115282A (ja) 2013-06-10

Similar Documents

Publication Publication Date Title
JP5930680B2 (ja) 半導体装置およびその製造方法
US9847280B2 (en) Method for manufacturing semiconductor device
TWI379367B (en) Chip packaging method and structure thereof
KR101138306B1 (ko) Led 칩의 다이-본딩 방법과 이에 의해 제조된 led
TW200829361A (en) Connecting material, method for manufacturing connecting material, and semiconductor device
TWI627684B (zh) 半導體裝置之製造方法及半導體裝置
US20090294963A1 (en) Module including a sintered joint
TWI295091B (en) Coating for enhancing adhesion of molding compound to semiconductor devices
JP2009290007A (ja) 接合体、半導体装置および接合体の製造方法
KR20050085143A (ko) 구리 백메탈 구조를 갖는 얇은 GaAs 다이
JP5691831B2 (ja) 半導体装置およびその製造方法
JP2011054607A (ja) 樹脂封止型半導体装置およびその製造方法
JP2007059485A (ja) 半導体装置、基板及び半導体装置の製造方法
JPH10163401A (ja) リードフレーム、半導体パッケージ及び半導体パッケージの製造方法
JP3804747B2 (ja) 半導体装置の製造方法
JP2018046192A (ja) 樹脂封止パワーモジュールの製造方法
US9530719B2 (en) Direct die solder of gallium arsenide integrated circuit dies and methods of manufacturing gallium arsenide wafers
TW201306142A (zh) 具有保護層的半導體封裝及其製作方法
US8252631B1 (en) Method and apparatus for integrated circuit packages using materials with low melting point
EP3751603A3 (en) Semiconductor package with a heat sink bonded to a semiconductor chip with a bonding layer and to a molding material with a thermal interface material
JP2003068959A (ja) 半導体装置
JP4247323B2 (ja) 半導体デバイスを導電プレートにボンディングする方法
JPH06112390A (ja) リードフレーム
JPH05275598A (ja) 半導体装置
JPH06177290A (ja) 半導体装置

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 12854354

Country of ref document: EP

Kind code of ref document: A1

WWE Wipo information: entry into national phase

Ref document number: 14361653

Country of ref document: US

NENP Non-entry into the national phase

Ref country code: DE

122 Ep: pct application non-entry in european phase

Ref document number: 12854354

Country of ref document: EP

Kind code of ref document: A1