WO2013031514A1 - 撮像装置及び撮像システム - Google Patents

撮像装置及び撮像システム Download PDF

Info

Publication number
WO2013031514A1
WO2013031514A1 PCT/JP2012/070340 JP2012070340W WO2013031514A1 WO 2013031514 A1 WO2013031514 A1 WO 2013031514A1 JP 2012070340 W JP2012070340 W JP 2012070340W WO 2013031514 A1 WO2013031514 A1 WO 2013031514A1
Authority
WO
WIPO (PCT)
Prior art keywords
bit value
unit
digital data
data
imaging
Prior art date
Application number
PCT/JP2012/070340
Other languages
English (en)
French (fr)
Inventor
和則 瀬川
Original Assignee
オリンパスメディカルシステムズ株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by オリンパスメディカルシステムズ株式会社 filed Critical オリンパスメディカルシステムズ株式会社
Priority to EP20120827667 priority Critical patent/EP2654285B1/en
Priority to JP2013508305A priority patent/JP5290480B1/ja
Priority to CN201280006615.4A priority patent/CN103339924B/zh
Priority to US13/774,179 priority patent/US8659647B2/en
Publication of WO2013031514A1 publication Critical patent/WO2013031514A1/ja

Links

Images

Classifications

    • AHUMAN NECESSITIES
    • A61MEDICAL OR VETERINARY SCIENCE; HYGIENE
    • A61BDIAGNOSIS; SURGERY; IDENTIFICATION
    • A61B1/00Instruments for performing medical examinations of the interior of cavities or tubes of the body by visual or photographical inspection, e.g. endoscopes; Illuminating arrangements therefor
    • A61B1/00002Operational features of endoscopes
    • A61B1/00004Operational features of endoscopes characterised by electronic signal processing
    • A61B1/00009Operational features of endoscopes characterised by electronic signal processing of image signals during a use of endoscope
    • AHUMAN NECESSITIES
    • A61MEDICAL OR VETERINARY SCIENCE; HYGIENE
    • A61BDIAGNOSIS; SURGERY; IDENTIFICATION
    • A61B1/00Instruments for performing medical examinations of the interior of cavities or tubes of the body by visual or photographical inspection, e.g. endoscopes; Illuminating arrangements therefor
    • A61B1/00002Operational features of endoscopes
    • A61B1/00011Operational features of endoscopes characterised by signal transmission
    • A61B1/00018Operational features of endoscopes characterised by signal transmission using electrical cables
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N7/00Television systems
    • H04N7/18Closed-circuit television [CCTV] systems, i.e. systems in which the video signal is not broadcast
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L7/00Arrangements for synchronising receiver with transmitter
    • H04L7/04Speed or phase control by synchronisation signals
    • H04L7/10Arrangements for initial synchronisation
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N25/00Circuitry of solid-state image sensors [SSIS]; Control thereof
    • H04N25/70SSIS architectures; Circuits associated therewith
    • H04N25/71Charge-coupled device [CCD] sensors; Charge-transfer registers specially adapted for CCD sensors
    • H04N25/75Circuitry for providing, modifying or processing image signals from the pixel array

Definitions

  • the present invention relates to an imaging system, and more particularly to an imaging apparatus and an imaging system capable of serially transmitting digital data of an image obtained by imaging a subject.
  • LVDS Low
  • a differential transmission method such as a voltage differential signaling method is conventionally used.
  • Japanese Unexamined Patent Application Publication No. 2007-167590 discloses that a video signal from an endoscope is converted into a digital parallel signal, and bit data for each bit and the bit data are converted from each bit of the parallel signal.
  • An endoscope apparatus having a configuration in which a bit data set combined with inverted data is generated, the bit data set is converted into serial data, and the serial data is transmitted by the LVDS method is disclosed.
  • each pixel of an image obtained by imaging a subject includes a light-shielded pixel or a saturated pixel
  • one bit value of 0 or 1 is equal to or more than a predetermined number of times.
  • DC (direct current) balance in serial transmission by differential transmission system via an insulating element or a pulse transformer is not secured, and the result In particular, a situation may occur in which data of the other bit value of 0 or 1 cannot be received correctly on the receiving side.
  • Japanese Patent Application Laid-Open No. 2007-167590 does not particularly refer to a plan when the above situation occurs, and is still a problem. Further, according to the configuration disclosed in Japanese Patent Application Laid-Open No. 2007-167590, there is a problem that the amount of communication during digital data transmission increases with the generation of the bit data set as described above. ing.
  • the present invention has been made in view of the above-described circumstances.
  • digital data of an image obtained by imaging a subject is serially transmitted by a differential transmission method, transmission quality is suppressed while suppressing an increase in communication amount. It is an object of the present invention to provide an imaging device and an imaging system capable of ensuring the above.
  • An imaging device includes an imaging unit configured to capture an image of a subject and acquire an image, and acquire digital data of the image, and the digital data acquired by the imaging unit In the data of each pixel, a determination unit that determines whether or not the first bit value or the second bit value is continuous for a predetermined number of bits, and the first bit value or the second bit value The first bit value and the second bit value included in the pixel data corresponding to the determination result when the determination unit obtains a determination result that the predetermined number of bits are continuous.
  • the bit value inversion processing unit performs processing for inverting the bit value so that the ratio of the image data becomes a predetermined ratio with respect to the digital data acquired by the imaging unit, and the processing result of the bit value inversion processing unit To each bit value of the digital data obtained by serializing the output as a serial converting unit.
  • An imaging system includes an imaging unit configured to acquire an image by capturing an image of a subject and the digital data acquired by the imaging unit.
  • a determination unit that determines whether or not the first bit value or the second bit value is continuous for a predetermined number of bits, and the first bit value or the second bit value The first bit value and the second bit value included in the pixel data corresponding to the determination result when the determination unit obtains a determination result that the predetermined number of bits are continuous.
  • a bit value inversion processing unit that performs the process of inverting the bit value so that the ratio of the image data becomes a predetermined ratio on the digital data acquired by the imaging unit, and the processing of the bit value inversion processing unit
  • the serial conversion unit that serializes and outputs each bit value of the resulting digital data
  • the digital data transmission unit that transmits the digital data serialized by the serial conversion unit, and the digital data transmission unit
  • a digital data receiving unit that receives the received digital data, a parallel conversion unit that converts the digital data received by the digital data receiving unit into parallel data, and the first bit value or the second bit value is the predetermined value
  • the determination unit obtains a determination result that the number of bits is continuous
  • the processing of re-inverting each bit value inverted by the processing of the bit value inversion processing unit is performed by the parallel conversion unit.
  • a bit value re-inversion processing unit applied to the parallel data obtained as a conversion result.
  • FIG. 1 is a block diagram illustrating a configuration of a main part of an imaging system including an imaging apparatus according to an embodiment of the present invention.
  • the figure for demonstrating an example of the process performed in a bit value conversion part The figure for demonstrating the example different from FIG. 2 of the process performed in a bit value conversion part.
  • the figure for demonstrating the process performed in an optimal phase detection part The figure which shows an example of the table data used in the process which concerns on the modification of a present Example.
  • FIG. 1 is a block diagram illustrating a configuration of a main part of an imaging system including an imaging apparatus according to an embodiment of the present invention.
  • the imaging system 101 is a camera that exchanges various signals and data with an imaging apparatus 1 that includes a video scope or a rigid endoscope camera head. And a control unit (hereinafter referred to as CCU) 2.
  • CCU control unit
  • the imaging device 1 includes an imaging unit 11, a timing generator 12, a frequency multiplication unit 13, a determination unit 14, a signal processing unit 15, an initialization code storage unit 16, and a transmission circuit 17. Yes.
  • the imaging unit 11 includes an imaging element 11a made of a CCD or the like and an A / D conversion unit 11b.
  • the image sensor 11a is driven in accordance with an HD (horizontal drive) signal and a VD (vertical drive) signal supplied from the timing generator 12, and photoelectrically converts a subject image formed on a light receiving surface by an optical system (not shown). (Capturing) and outputting an analog imaging signal (acquiring an image).
  • HD horizontal drive
  • VD vertical drive
  • the A / D conversion unit 11b samples the imaging signal output from the imaging element 11a every predetermined period, thereby converting the signal level of each pixel in the imaging signal to a bit value of 0 or 1 having a predetermined number of bits. It is configured to convert into digital data and output.
  • the imaging unit 11 is configured to capture a subject and acquire an image, and to acquire digital data of the image.
  • the timing generator 12 generates and outputs an HD signal and a VD signal for defining the drive timing of the image sensor 11a based on the clock signal and the synchronization signal supplied from the CCU 2.
  • the frequency multiplier 13 is configured to have an error detection function capable of detecting an error in the clock signal supplied from the CCU 2. Then, the frequency multiplier 13 resets the clock signal based on the error detection result by the error detection function, and multiplies the frequency of the reset clock signal by N times (for example, 4 times) to the signal processor 15. Output.
  • the determination unit 14 determines whether the digital data output from the A / D conversion unit 11b meets a predetermined condition (described later) and generates a determination signal according to the determined result to perform signal processing. Output to the unit 15 and the CCU 2.
  • the signal processing unit 15 (each unit) is configured to be operable based on the clock signal output from the frequency multiplication unit 13.
  • the signal processing unit 15 includes a bit value conversion unit 15a and a serial conversion unit 15b.
  • the bit value conversion unit 15a having a function as a bit value inversion processing unit is based on the determination signal output from the determination unit 14 during the period corresponding to the effective period of the image sensor 11a.
  • the bit value of the digital data output from is converted according to a predetermined pattern (described later).
  • bit value conversion unit 15a initializes the bit value of the digital data output from the A / D conversion unit 11b during a period corresponding to the blanking period (vertical blanking period, the same applies hereinafter) of the image sensor 11a. Conversion (replacement) into a bit value corresponding to a fixed code stored in the code storage unit 16 in advance. A bit value conversion (replacement) process using such a fixed code will be described later in a supplemental manner.
  • the serial conversion unit 15b includes a serializer and the like, serializes each bit value of the digital data obtained as a result of processing by the bit value conversion unit 15a, and outputs the serial value to the transmission circuit 17.
  • the initialization code storage unit 16 stores EMI (Electro Magnet Interference) of a signal (differential transmission signal) transmitted from the transmission circuit 17 as data used to synchronize the operations of the imaging device 1 and the CCU 2. Data of a fixed code that is set in advance for each imaging apparatus 1 so as not to affect the data is stored.
  • EMI Electro Magnet Interference
  • the transmission circuit 17 having a function as a digital data transmission unit includes a buffer and the like, and the digital data output from the signal processing unit 15 is converted into a difference according to a predetermined method such as an LVDS method. It converts into a dynamic transmission signal and transmits to CCU2.
  • the CCU 2 includes a clock generation unit 21, a synchronization signal generation unit 22, a frequency multiplication unit 23, a phase adjustment unit 24, a reception circuit 25, an insulation circuit 26, a signal processing unit 27, and an optimum phase detection unit. 28.
  • the clock generation unit 21 generates a clock signal having a predetermined frequency used for the operation of each unit of the imaging device 1 and the CCU 2 and outputs the clock signal to the imaging device 1 and the synchronization signal generation unit 22.
  • the synchronization signal generation unit 22 generates a synchronization signal used for generating the HD signal and the VD signal based on the clock signal supplied from the clock generation unit 21 and outputs the synchronization signal to the imaging device 1.
  • the frequency multiplication unit 23 multiplies the frequency of the clock signal supplied from the clock generation unit 21 by N times (for example, 4 times) and outputs the result to the phase adjustment unit 24.
  • the phase adjustment unit 24 adjusts the phase of the clock signal multiplied by the frequency multiplication unit 23 based on the detection result of the optimum phase detection unit 28, and outputs it to the signal processing unit 27.
  • the receiving circuit 25 having a function as a digital data receiving unit includes a pulse transformer and the like, receives a differential transmission signal transmitted from the imaging device 1, and receives the received differential transmission signal. Is generated and output to the signal processing unit 27.
  • the insulation circuit 26 is configured to receive a determination signal transmitted from the imaging device 1 while maintaining an electrical insulation state with respect to the imaging device 1.
  • the signal processing unit 27 (each unit) is configured to be operable based on the clock signal output from the phase adjustment unit 24.
  • the signal processing unit 27 includes a parallel conversion unit 27a and a bit value restoration unit 27b.
  • the parallel conversion unit 27a is configured to include a deserializer and the like, and converts each serialized bit value included in the digital data output from the receiving circuit 25 into parallel data.
  • the bit value restoration unit 27b having a function as a bit value re-inversion processing unit is based on the determination signal output from the insulation circuit 26 during the period corresponding to the effective period of the image sensor 11a.
  • bit value restoration unit 27b is a fixed code stored in the initialization code storage unit 16 from the parallel data obtained by the processing of the parallel conversion unit 27a during a period corresponding to the blanking period of the image sensor 11a. Is extracted and output to the optimum phase detector 28.
  • the optimum phase detection unit 28 Based on the data extraction result by the bit value restoration unit 27b, the optimum phase detection unit 28 most preferably uses each serialized bit value output from the reception circuit 25 when generating parallel data in the parallel conversion unit 27a. A phase that can be latched at a proper timing is detected. Note that such phase detection processing will be supplementarily described later.
  • the clock signal generated by the clock generation unit 21 and the synchronization signal generated by the synchronization signal generation unit 22 are supplied to the timing generator 12.
  • the timing generator 12 generates and outputs an HD signal and a VD signal for defining the drive timing of the image sensor 11a based on the clock signal and the synchronization signal supplied from the CCU 2.
  • the image sensor 11a is driven according to an HD (horizontal drive) signal and a VD (vertical drive) signal supplied from the timing generator 12, thereby capturing a subject image and outputting an analog image signal.
  • HD horizontal drive
  • VD vertical drive
  • the A / D conversion unit 11b samples the imaging signal output from the imaging element 11a every predetermined period, thereby converting the signal level of each pixel in the imaging signal into 16-bit digital data and outputting it.
  • the discrimination unit 14 discriminates a light-shielded pixel or a saturated pixel based on the data for each pixel included in the digital data output from the A / D conversion unit 11b, and discriminates according to the discrimination result.
  • a signal is generated and output to the signal processing unit 15 and the CCU 2.
  • the determination unit 14 determines that a bit value of 0 in 16 bits is a predetermined bit in the data for one pixel. When it is detected that more than a certain number (e.g., 8 bits, which is half of 16 bits) is detected, a determination result is obtained that the data for the one pixel is obtained from a light-shielded pixel.
  • a certain number e.g. 8 bits, which is half of 16 bits
  • the determination unit 14 is based on the data for each pixel included in the digital data output from the A / D conversion unit 11b, and 1 bit value of 16 bits in the data for one pixel has a predetermined number of bits (for example, When it is detected that the data is continuous for 8 bits, which is half of 16 bits), a determination result is obtained that the data for one pixel is obtained from a saturated pixel.
  • the determination unit 14 has a predetermined bit value of 0 or 1 in 16 bits in the data for one pixel, for example.
  • the bit number for example, 8 bits
  • the bit value conversion unit 15 a determines the pixel or saturation that is shielded from the data for each pixel included in the digital data output from the A / D conversion unit 11 b.
  • a process of inverting the bit value so that the ratio of the bit values of 0 and 1 in the pixel data obtained as a result of the discrimination of the pixel being caused is equal to the predetermined ratio corresponds to the effective period of the image sensor 11a. To do during the period.
  • FIG. 2 is a diagram for explaining an example of processing performed in the bit value conversion unit.
  • the bit value conversion unit 15a for example, the ratio of the bit values of 0 and 1 in the data for one pixel from which the determination result that the pixel is a light-shielded pixel or a saturated pixel is obtained.
  • the bit value is inverted so that becomes one-to-one.
  • by performing such processing for example, “0” and “0” in 16-bit data for one pixel from which a determination result that the pixel is saturated, such as “1111111111111111” in FIG.
  • the bit value of 1 is 8 bits at a time.
  • bit value conversion unit 15a is configured so that the ratio of the bit values of 0 and 1 in the pixel data from which the determination result that the pixel is a light-shielded pixel or a saturated pixel is obtained becomes a predetermined ratio.
  • the bit value may be inverted every bit, or the bit value may be inverted in another pattern.
  • bit value conversion unit 15a is not shielded from the data for each pixel included in the digital data output from the A / D conversion unit 11b based on the determination signal output from the determination unit 14.
  • the process of inverting the bit value as described above is not performed (see FIG. 2).
  • FIG. 3 is a diagram for explaining an example different from FIG. 2 of the processing performed in the bit value conversion unit.
  • bit value conversion unit 15a is configured so that each pixel included in the digital data output from the A / D conversion unit 11b corresponds to the determination result included in the determination signal output from the determination unit 14. For example, as shown in FIG. 3, regardless of the determination result included in the determination signal output from the determination unit 14, You may always perform the process which inverts the bit value of the data for every pixel contained in the digital data output from the A / D conversion part 11b for every 1 bit.
  • the bit value conversion unit 15a stores the initialization code for the bit value of the digital data output from the A / D conversion unit 11b during the period corresponding to the blanking period of the image sensor 11a.
  • the bit value is converted (replaced) according to the fixed code stored in the unit 16 in advance.
  • the bit value conversion unit 15a converts the fixed code to “10100101010111010”. Is converted to binary data.
  • bit value conversion unit 15a fixes the bit value of the data for each pixel included in the digital data output from the A / D conversion unit 11b in the period corresponding to the blanking period of the image sensor 11a. It is converted (replaced) into a bit value of binary data corresponding to the code.
  • the process of embedding the fixed code in the period corresponding to the blanking period of the image sensor 11a as described above may be performed for each blanking period or does not affect the EMI. It may be performed intermittently.
  • the digital data obtained as a result of processing by the bit value conversion unit 15a is serialized by the serial conversion unit 15b and differentially transmitted in a state of being converted into a differential transmission signal by the transmission circuit 17, and then received by the reception circuit. 25.
  • the receiving circuit 25 is configured to include a pulse transformer or the like, receives the differential transmission signal transmitted from the imaging device 1, generates digital data corresponding to the received differential transmission signal, and performs signal processing. To the unit 27.
  • the parallel conversion unit 27a converts each serialized bit value included in the digital data output from the receiving circuit 25 into parallel data.
  • the bit value restoration unit 27b determines whether the pixel or saturation is shielded from the data for each pixel included in the parallel data obtained by the processing of the parallel conversion unit 27a.
  • the transmission circuit 17 re-inverts the bit values of 0 and 1 in the pixel data from which the determination result of the pixel being awake is obtained in accordance with the same pattern as the inversion pattern of the bit value conversion unit 15a.
  • the process of restoring the data before being transmitted from is performed in a period corresponding to the effective period of the image sensor 11a.
  • the bit value converting unit 15a sets a pattern that inverts the bit value of data of a pixel that is shielded from light or a pixel that is saturated. If so, the data before being transmitted from the transmitting circuit 17 is restored by re-inverting each bit value inverted in accordance with the pattern (for each bit).
  • the bit value restoration unit 27b outputs the data restored by the above-described processing to an image processing circuit (not shown) located at the subsequent stage of the CCU 2 in a period corresponding to the effective period of the image sensor 11a.
  • bit value restoration unit 27b converts the parallel data obtained by the processing of the parallel conversion unit 27a into the fixed code stored in the initialization code storage unit 16 during the period corresponding to the blanking period of the image sensor 11a. Corresponding data is extracted and output to the optimum phase detector 28.
  • the optimum phase detection unit 28 Based on the data extraction result by the bit value restoration unit 27b, the optimum phase detection unit 28 most preferably uses each serialized bit value output from the reception circuit 25 when generating parallel data in the parallel conversion unit 27a. A phase (optimum clock phase) that can be latched at a proper timing is detected.
  • FIG. 4 is a diagram for explaining processing performed in the optimum phase detection unit.
  • the optimum phase detection unit 28 removes the vicinity of the cross point of the eye pattern in the bit value data adjacent to each other as shown in FIG.
  • the data corresponding to the fixed code stored in the initialization code storage unit 16 is detected as a phase range that can be normally acquired.
  • the optimum phase detection unit 28 can latch the phase at the center of the phase range detected as described above at the most suitable timing for each serialized bit value output from the receiving circuit 25. Detect as (optimal clock phase).
  • phase adjustment unit 24 shifts the phase of the clock signal multiplied by the frequency multiplication unit 23 so as to be a phase (optimum clock phase) corresponding to the detection result of the optimum phase detection unit 28, and thereby the signal processing unit. To 27.
  • the latch timing in the parallel conversion unit 27a is suitable timing using data corresponding to the fixed code stored in the initialization code storage unit 16. Therefore, the operation timing of the signal processing unit 15 of the imaging apparatus 1 and the operation timing of the signal processing unit 27 of the CCU 2 can be appropriately synchronized.
  • the bit values of 0 and 1 in the data of the light-shielded pixel or the pixel causing saturation is inverted so that the ratio is a predetermined ratio. Therefore, according to the present embodiment, when digital data of an image obtained by imaging a subject is serially transmitted by the differential transmission method, it is possible to ensure transmission quality while suppressing an increase in communication amount.
  • the bit value conversion unit 15a and the bit value restoration unit 27b perform processing and the like as shown in the following modifications. It may be performed.
  • the bit value conversion unit 15a performs processing using predetermined table data on 12-bit data for one pixel from which a determination result that the pixel is a light-shielded pixel or a saturated pixel is obtained. As a result, 16-bit data is generated such that the ratio between the bit values of 0 and 1 is 1: 1.
  • FIG. 5 is a diagram illustrating an example of table data used in processing according to a modification of the present embodiment.
  • the bit value conversion unit 15a is, for example, four pieces of data obtained by dividing (12-bit) data of a pixel that is shielded from light or a pixel causing saturation into three bits from the beginning. Are converted into 4 bits using the table data of FIG.
  • bit value conversion unit 15a when the data divided every 3 bits is either “000” or “111” in the above-described processing, the table data patterns (A) and ( B) is changed to 4 bits while alternately switching.
  • the bit value conversion unit 15a divides 12-bit data into, for example, four parts of “000”, “000”, “111”, and “000” every 3 bits from the top.
  • the data of the four portions is changed to “0100” (pattern (A)), “1011” (pattern (B)), “0010” (pattern (A)), and “1011” (pattern ( B)) so that it becomes 4 bits.
  • the bit value conversion unit 15a divides 12-bit data into, for example, four parts of “000”, “000”, “111”, and “010” every 3 bits from the top.
  • the data of the four portions are “0100” (pattern (A)), “1011” (pattern (B)), “0010” (pattern (A)), and “0101” (no pattern). To 4 bits.
  • the bit value restoration unit 27b obtains 16-bit data of pixels that are shielded from light or pixels that are saturated among the data for each pixel included in the parallel data obtained by the processing of the parallel conversion unit 27a.
  • the data before being transmitted from the transmission circuit 17 is restored by converting it to 12 bits using the same table data as the bit value conversion unit 15a.
  • the bit value conversion unit 15a converts the 12-bit data of the light-shielded pixel or the saturated pixel into 16-bit data in which the ratio of the 0 and 1 bit values is 1: 1. In addition to the above-described processing, for example, by applying other table data to two portions of data obtained by dividing 12-bit data every 6 bits from the top, Processing for converting the data of the two parts into 8 bits may be performed.

Landscapes

  • Health & Medical Sciences (AREA)
  • Life Sciences & Earth Sciences (AREA)
  • Surgery (AREA)
  • Engineering & Computer Science (AREA)
  • Biomedical Technology (AREA)
  • Heart & Thoracic Surgery (AREA)
  • Biophysics (AREA)
  • Nuclear Medicine, Radiotherapy & Molecular Imaging (AREA)
  • Optics & Photonics (AREA)
  • Pathology (AREA)
  • Radiology & Medical Imaging (AREA)
  • Veterinary Medicine (AREA)
  • Public Health (AREA)
  • Physics & Mathematics (AREA)
  • Medical Informatics (AREA)
  • Molecular Biology (AREA)
  • Animal Behavior & Ethology (AREA)
  • General Health & Medical Sciences (AREA)
  • Signal Processing (AREA)
  • Multimedia (AREA)
  • Studio Devices (AREA)
  • Transforming Light Signals Into Electric Signals (AREA)
  • Endoscopes (AREA)
  • Dc Digital Transmission (AREA)

Abstract

 本発明の撮像装置は、被写体を撮像して画像を取得するとともに、画像のデジタルデータを取得するように構成された撮像部と、デジタルデータに含まれる各画素のデータにおいて、第1または第2のビット値が所定のビット数以上連続しているか否かを判別する判別部と、第1または第2のビット値が所定のビット数以上連続しているとの判別結果が得られた場合に、該当する画素のデータに含まれる第1及び第2のビット値の比率が所定の比率になるようにビット値を反転させるビット値反転処理部と、ビット値反転処理部の処理結果として得られたデジタルデータの各ビット値をシリアル化して出力するシリアル変換部と、を有する。

Description

撮像装置及び撮像システム
 本発明は、撮像システムに関し、特に、被写体を撮像して得られた画像のデジタルデータをシリアル伝送することが可能な撮像装置及び撮像システムに関するものである。
 内視鏡等の撮像装置により被写体を撮像して得た画像のデジタルデータをシリアル伝送する際の伝送方式として、例えば日本国特開2007-167590号公報に開示されているような、LVDS(Low voltage differential signaling)方式等の差動伝送方式が従来用いられている。
 具体的には、日本国特開2007-167590号公報には、内視鏡からの映像信号をデジタルのパラレル信号に変換し、前記パラレル信号の各ビットより、ビット毎のビットデータと該ビットデータの反転データとを組み合わせたビットデータ組を生成し、該ビットデータ組をシリアルデータに変換し、前記シリアルデータをLVDS方式により伝送する、という構成を具備する内視鏡装置が開示されている。
 ところで、被写体を撮像して得られた画像の各画素の中に、遮光された画素または飽和を起こした画素が含まれている場合には、0または1の一方のビット値が所定の回数以上連続して出現するようなデジタルデータが送信側から送信されることに伴い、絶縁素子やパルストランスなどを介した差動伝送方式によるシリアル伝送の際のDC(直流)バランスが確保されず、結果的に、0または1の他方のビット値のデータを受信側で正しく受信できないという状況が生じ得る。
 一方、日本国特開2007-167590号公報には、前述のような状況が発生した際の方案について特に言及されておらず、依然課題となっている。また、日本国特開2007-167590号公報に開示された構成によれば、前述のようなビットデータ組の生成に伴い、デジタルデータの伝送時における通信量が増大してしまう、という課題が生じている。
 さらに、例えば、被写体を撮像して得られた画像のデジタルデータの各ビット値を単に反転するような処理を行うのみでは、前述のような状況を解消することはできない。
 本発明は、前述した事情に鑑みてなされたものであり、被写体を撮像して得た画像のデジタルデータが差動伝送方式によりシリアル伝送される際において、通信量の増大を抑制しつつ伝送品質を確保することが可能な撮像装置及び撮像システムを提供することを目的としている。
 本発明の一態様の撮像装置は、被写体を撮像して画像を取得するとともに、前記画像のデジタルデータを取得するように構成された撮像部と、前記撮像部により取得されたデジタルデータに含まれる各画素のデータにおいて、第1のビット値または第2のビット値が所定のビット数以上連続しているか否かを判別する判別部と、前記第1のビット値または前記第2のビット値が前記所定のビット数以上連続しているとの判別結果が前記判別部により得られた場合に、前記判別結果に該当する画素のデータに含まれる前記第1のビット値及び前記第2のビット値の比率が所定の比率になるようにビット値を反転させる処理を、前記撮像部により取得されたデジタルデータに対して施すビット値反転処理部と、前記ビット値反転処理部の処理結果として得られたデジタルデータの各ビット値をシリアル化して出力するシリアル変換部と、を有する。
 本発明の一態様の撮像システムは、被写体を撮像して画像を取得するとともに、前記画像のデジタルデータを取得するように構成された撮像部と、前記撮像部により取得されたデジタルデータに含まれる各画素のデータにおいて、第1のビット値または第2のビット値が所定のビット数以上連続しているか否かを判別する判別部と、前記第1のビット値または前記第2のビット値が前記所定のビット数以上連続しているとの判別結果が前記判別部により得られた場合に、前記判別結果に該当する画素のデータに含まれる前記第1のビット値及び前記第2のビット値の比率が所定の比率になるようにビット値を反転させる処理を、前記撮像部により取得されたデジタルデータに対して施すビット値反転処理部と、前記ビット値反転処理部の処理結果として得られたデジタルデータの各ビット値をシリアル化して出力するシリアル変換部と、前記シリアル変換部によりシリアル化されたデジタルデータを送信するデジタルデータ送信部と、前記デジタルデータ送信部から送信されたデジタルデータを受信するデジタルデータ受信部と、前記デジタルデータ受信部により受信されたデジタルデータをパラレルデータに変換するパラレル変換部と、前記第1のビット値または前記第2のビット値が前記所定のビット数以上連続しているとの判別結果が前記判別部により得られた場合に、前記ビット値反転処理部の処理により反転された各ビット値を再反転する処理を、前記パラレル変換部の変換結果として得られたパラレルデータに対して施すビット値再反転処理部と、を有する。
本発明の実施例に係る撮像装置を含む撮像システムの要部の構成を示すブロック図。 ビット値変換部において行われる処理の一例を説明するための図。 ビット値変換部において行われる処理の、図2とは異なる例を説明するための図。 最適位相検出部において行われる処理を説明するための図。 本実施例の変形例に係る処理において用いられるテーブルデータの一例を示す図。
 以下、本発明の実施の形態について、図面を参照しつつ説明を行う。
 図1から図5は、本発明の実施例に係るものである。
 図1は、本発明の実施例に係る撮像装置を含む撮像システムの要部の構成を示すブロック図である。
 撮像システム101は、図1に示すように、ビデオスコープまたは硬性鏡のカメラヘッド等を具備して構成された撮像装置1と、種々の信号及びデータのやり取りを撮像装置1との間で行うカメラコントロールユニット(以下、CCUと称する)2と、を有している。
 撮像装置1は、撮像部11と、タイミングジェネレータ12と、周波数逓倍部13と、判別部14と、信号処理部15と、イニシャライズコード格納部16と、送信回路17とを有して構成されている。
 撮像部11は、CCD等からなる撮像素子11aと、A/D変換部11bと、を有して構成されている。
 撮像素子11aは、タイミングジェネレータ12から供給されるHD(水平駆動)信号及びVD(垂直駆動)信号に応じて駆動するとともに、図示しない光学系により受光面に結像された被写体像を光電変換して(撮像して)アナログの撮像信号を出力する(画像を取得する)ように構成されている。
 A/D変換部11bは、撮像素子11aから出力された撮像信号を所定期間毎にサンプリングすることにより、当該撮像信号における各画素毎の信号レベルを所定のビット数の0また1のビット値を具備するデジタルデータに変換して出力するように構成されている。
 換言すると、撮像部11は、被写体を撮像して画像を取得するとともに、当該画像のデジタルデータを取得できるように構成されている。
 タイミングジェネレータ12は、CCU2から供給されるクロック信号及び同期信号に基づき、撮像素子11aの駆動タイミングを規定するためのHD信号及びVD信号を生成して出力する。
 周波数逓倍部13は、CCU2から供給されるクロック信号のエラーを検出可能なエラー検出機能を具備して構成されている。そして、周波数逓倍部13は、エラー検出機能によるエラーの検出結果に基づいてクロック信号をリセットし、当該リセットしたクロック信号の周波数をN倍(例えば4倍)に増倍して信号処理部15へ出力する。
 判別部14は、A/D変換部11bから出力されるデジタルデータが所定の条件(後述)に該当するか否かを判別するとともに、当該判別した結果に応じた判別信号を生成して信号処理部15及びCCU2へ出力する。
 信号処理部15(の各部)は、周波数逓倍部13から出力されるクロック信号に基づいて動作可能に構成されている。また、信号処理部15は、ビット値変換部15aと、シリアル変換部15bと、を有して構成されている。
 ビット値反転処理部としての機能を備えているビット値変換部15aは、撮像素子11aの有効期間に相当する期間においては、判別部14から出力される判別信号に基づき、A/D変換部11bから出力されるデジタルデータのビット値を所定のパターン(後述)に則って変換する。
 また、ビット値変換部15aは、撮像素子11aのブランキング期間(垂直ブランキング期間、以下同様)に相当する期間においては、A/D変換部11bから出力されるデジタルデータのビット値を、イニシャライズコード格納部16に予め格納された固定コードに応じたビット値に変換(置換)する。なお、このような固定コードを用いたビット値の変換(置換)処理については、後程補足して説明する。
 シリアル変換部15bは、シリアライザ等を具備して構成されており、ビット値変換部15aの処理結果として得られたデジタルデータの各ビット値をシリアル化して送信回路17へ出力する。
 イニシャライズコード格納部16には、撮像装置1とCCU2との動作の同期を取るために使用されるデータとして、送信回路17から送信される信号(差動伝送信号)のEMI(Electro Magnet Interference)に影響を及ぼさないように撮像装置1毎に予め設定された固定コードのデータが格納されている。
 デジタルデータ送信部としての機能を備えている送信回路17は、バッファ等を具備して構成されており、信号処理部15から出力されたデジタルデータを、LVDS方式等の所定の方式に応じた差動伝送信号に変換してCCU2へ送信する。
 一方、CCU2は、クロック生成部21と、同期信号生成部22と、周波数逓倍部23と、位相調整部24と、受信回路25と、絶縁回路26と、信号処理部27と、最適位相検出部28と、を有して構成されている。
 クロック生成部21は、撮像装置1及びCCU2の各部の動作に用いられる所定の周波数のクロック信号を生成して撮像装置1及び同期信号生成部22へ出力する。
 同期信号生成部22は、クロック生成部21から供給されるクロック信号に基づき、HD信号及びVD信号の生成に用いられる同期信号を生成して撮像装置1へ出力する。
 周波数逓倍部23は、クロック生成部21から供給されるクロック信号の周波数をN倍(例えば4倍)に増倍して位相調整部24へ出力する。
 位相調整部24は、最適位相検出部28の検出結果に基づき、周波数逓倍部23により増倍されたクロック信号の位相を調整して信号処理部27へ出力する。
 デジタルデータ受信部としての機能を備えている受信回路25は、パルストランス等を具備して構成されており、撮像装置1から送信された差動伝送信号を受信し、当該受信した差動伝送信号に対応するデジタルデータを生成して信号処理部27へ出力する。
 絶縁回路26は、撮像装置1に対する電気的な絶縁状態を保ちながら、撮像装置1から送信される判別信号を受信できるように構成されている。
 信号処理部27(の各部)は、位相調整部24から出力されるクロック信号に基づいて動作可能に構成されている。また、信号処理部27は、パラレル変換部27aと、ビット値復元部27bと、を有して構成されている。
 パラレル変換部27aは、デシリアライザ等を具備して構成されており、受信回路25から出力されるデジタルデータに含まれる、シリアル化された各ビット値をパラレルデータに変換する。
 ビット値再反転処理部としての機能を備えているビット値復元部27bは、撮像素子11aの有効期間に相当する期間においては、絶縁回路26から出力される判別信号に基づき、パラレル変換部27aの処理により得られたパラレルデータのビット値をビット値変換部15aの変換パターンと同一のパターンに則って再変換することにより、送信回路17から送信される前のデータを復元し、当該復元したデータをCCU2の後段に位置する画像処理回路(図示せず)へ出力する。
 また、ビット値復元部27bは、撮像素子11aのブランキング期間に相当する期間においては、パラレル変換部27aの処理により得られたパラレルデータの中から、イニシャライズコード格納部16に格納された固定コードに相当するデータを抽出して最適位相検出部28へ出力する。
 最適位相検出部28は、ビット値復元部27bによるデータの抽出結果に基づき、パラレル変換部27aにおけるパラレルデータの生成の際に、受信回路25から出力されるシリアル化された各ビット値を最も好適なタイミングでラッチすることが可能な位相を検出する。なお、このような位相の検出処理については、後程補足して説明する。
 次に、本実施例の撮像システム101の動作等について説明する。なお、以降においては、特にことわりのない限り、1画素分のデータとして16ビットのデータが生成される場合を一例として挙げながら説明を進める。
 まず、撮像システム101の各部の電源が投入されると、クロック生成部21により生成されたクロック信号と、同期信号生成部22により生成された同期信号と、がタイミングジェネレータ12に供給される。
 タイミングジェネレータ12は、CCU2から供給されるクロック信号及び同期信号に基づき、撮像素子11aの駆動タイミングを規定するためのHD信号及びVD信号を生成して出力する。
 撮像素子11aは、タイミングジェネレータ12から供給されるHD(水平駆動)信号及びVD(垂直駆動)信号に応じて駆動することにより、被写体像を撮像してアナログの撮像信号を出力する。
 A/D変換部11bは、撮像素子11aから出力された撮像信号を所定期間毎にサンプリングすることにより、当該撮像信号における各画素毎の信号レベルを16ビットのデジタルデータに変換して出力する。
 判別部14は、A/D変換部11bから出力されるデジタルデータに含まれる各画素毎のデータに基づき、遮光されている画素または飽和を起こしている画素を判別し、判別結果に応じた判別信号を生成して信号処理部15及びCCU2へ出力する。
 具体的には、判別部14は、A/D変換部11bから出力されるデジタルデータに含まれる各画素毎のデータに基づき、1画素分のデータにおいて16ビット中0のビット値が所定のビット数(例えば16ビットの半数にあたる8ビット)以上連続することを検出した場合に、当該1画素分のデータを、遮光されている画素から得たものであるとの判別結果を得る。
 また、判別部14は、A/D変換部11bから出力されるデジタルデータに含まれる各画素毎のデータに基づき、1画素分のデータにおいて16ビット中1のビット値が所定のビット数(例えば16ビットの半数にあたる8ビット)以上連続することを検出した場合に、当該1画素分のデータを、飽和を起こしている画素から得たものであるとの判別結果を得る。
 さらに、判別部14は、A/D変換部11bから出力されるデジタルデータに含まれる各画素毎のデータに基づき、例えば、1画素分のデータにおいて16ビット中0または1のビット値が所定のビット数(例えば8ビット)以上連続しないことを検出した場合に、当該1画素分のデータを、遮光されておらず、かつ、飽和を起こしていない画素から得たものであるとの判別結果を得る。
 ビット値変換部15aは、判別部14から出力される判別信号に基づき、A/D変換部11bから出力されるデジタルデータに含まれる各画素毎のデータのうち、遮光されている画素または飽和を起こしている画素であるとの判別結果が得られた画素のデータにおける0及び1のビット値の比率が所定の比率になるようにビット値を反転する処理を、撮像素子11aの有効期間に相当する期間に行う。
 図2は、ビット値変換部において行われる処理の一例を説明するための図である。
 具体的には、ビット値変換部15aは、例えば、遮光されている画素または飽和を起こしている画素であるとの判別結果が得られた1画素分のデータにおける0及び1のビット値の比率が一対一になるように、ビット値を反転する処理を行う。そして、このような処理を行うことにより、例えば図2の「1111111111111111」のような、飽和を起こしている画素であるとの判別結果が得られた1画素分の16ビットのデータにおける、0及び1のビット値が8ビットづつとなる。また、前述のような処理を行うことにより、例えば「0000000000000000」のような、遮光されている画素であるとの判別結果が得られた1画素分の16ビットのデータにおける、0及び1のビット値が8ビットづつとなる。
 なお、ビット値変換部15aは、遮光されている画素または飽和を起こしている画素であるとの判別結果が得られた画素のデータにおける0及び1のビット値の比率が所定の比率になるようにビット値を反転する限りにおいては、例えば、1ビット毎にビット値を反転してもよく、または、他のパターンでビット値を反転してもよい。
 一方、ビット値変換部15aは、判別部14から出力される判別信号に基づき、A/D変換部11bから出力されるデジタルデータに含まれる各画素毎のデータのうち、遮光されておらず、かつ、飽和を起こしていない画素であるとの判別結果が得られた画素のデータについては、前述のようなビット値を反転する処理を行わない(図2参照)。
 図3は、ビット値変換部において行われる処理の、図2とは異なる例を説明するための図である。
 なお、本実施例のビット値変換部15aは、判別部14から出力される判別信号に含まれる判別結果に応じて、A/D変換部11bから出力されるデジタルデータに含まれる各画素毎のデータに対してビット値を反転する処理を行うか否かを決定するものに限らず、例えば図3に示すように、判別部14から出力される判別信号に含まれる判別結果によらずに、A/D変換部11bから出力されるデジタルデータに含まれる各画素毎のデータのビット値を1ビット毎に反転する処理を常時行うものであってもよい。
 一方、ビット値変換部15aは、ビット値変換部15aは、撮像素子11aのブランキング期間に相当する期間においては、A/D変換部11bから出力されるデジタルデータのビット値を、イニシャライズコード格納部16に予め格納された固定コードに応じたビット値に変換(置換)する。
 具体的には、ビット値変換部15aは、例えば、イニシャライズコード格納部16に予め格納された固定コードが16進数で「A55A」と表されるデータである場合には、当該固定コードを「1010010101011010」という2進数のデータに変換する。
 その後、ビット値変換部15aは、撮像素子11aのブランキング期間に相当する期間において、A/D変換部11bから出力されるデジタルデータに含まれる各画素毎のデータのビット値を、前述の固定コードに応じた2進数のデータのビット値に変換(置換)する。
 なお、前述したような、撮像素子11aのブランキング期間に相当する期間に固定コードを埋め込む処理は、各ブランキング期間毎に行われるものであってもよく、または、EMIに影響を及ぼさない程度に間欠的に行われるものであってもよい。
 そして、ビット値変換部15aの処理結果として得られたデジタルデータは、シリアル変換部15bによりシリアル化され、送信回路17により差動伝送信号に変換された状態で差動伝送された後、受信回路25により受信される。
 受信回路25は、パルストランス等を具備して構成されており、撮像装置1から送信された差動伝送信号を受信し、当該受信した差動伝送信号に対応するデジタルデータを生成して信号処理部27へ出力する。
 パラレル変換部27aは、受信回路25から出力されるデジタルデータに含まれる、シリアル化された各ビット値をパラレルデータに変換する。
 ビット値復元部27bは、絶縁回路26から出力される判別信号に基づき、パラレル変換部27aの処理により得られたパラレルデータに含まれる各画素毎のデータのうち、遮光されている画素または飽和を起こしている画素であるとの判別結果が得られた画素のデータにおける0及び1のビット値を、ビット値変換部15aの反転パターンと同一のパターンに則って再反転することにより、送信回路17から送信される前のデータを復元する処理を、撮像素子11aの有効期間に相当する期間に行う。
 具体的には、ビット値復元部27bは、例えば、遮光されている画素または飽和を起こしている画素のデータのビット値を1ビット毎に反転するようなパターンがビット値変換部15aにおいて設定されていた場合には、当該パターンに則って反転された各ビット値を(1ビット毎に)再反転することにより、送信回路17から送信される前のデータを復元する。
 そして、ビット値復元部27bは、撮像素子11aの有効期間に相当する期間において、前述の処理により復元したデータをCCU2の後段に位置する画像処理回路(図示せず)へ出力する。
 一方、ビット値復元部27bは、撮像素子11aのブランキング期間に相当する期間において、パラレル変換部27aの処理により得られたパラレルデータの中から、イニシャライズコード格納部16に格納された固定コードに相当するデータを抽出して最適位相検出部28へ出力する。
 最適位相検出部28は、ビット値復元部27bによるデータの抽出結果に基づき、パラレル変換部27aにおけるパラレルデータの生成の際に、受信回路25から出力されるシリアル化された各ビット値を最も好適なタイミングでラッチすることが可能な位相(最適クロック位相)を検出する。
 図4は、最適位相検出部において行われる処理を説明するための図である。
 具体的には、最適位相検出部28は、ビット値復元部27bによるデータの抽出結果に基づき、例えば図4に示すように、相互に隣接するビット値のデータにおけるアイパターンのクロスポイント付近を除いた部分を、イニシャライズコード格納部16に格納された固定コードに相当するデータを正常に取得可能な位相範囲として検出する。そして、最適位相検出部28は、前述のように検出した位相範囲の中央の位相を、受信回路25から出力されるシリアル化された各ビット値を最も好適なタイミングでラッチすることが可能な位相(最適クロック位相)として検出する。
 そして、位相調整部24は、周波数逓倍部23により増倍されたクロック信号の位相を、最適位相検出部28の検出結果に応じた位相(最適クロック位相)となるようにシフトさせて信号処理部27へ出力する。
 すなわち、以上に述べたような最適位相検出部28等の処理によれば、イニシャライズコード格納部16に格納された固定コードに相当するデータを用いて、パラレル変換部27aにおけるラッチタイミングが好適なタイミングに調整されるため、撮像装置1の信号処理部15の動作タイミングと、CCU2の信号処理部27の動作タイミングと、を適切に同期させることができる。
 以上に述べたように、本実施例によれば、被写体を撮像して得られた画像のデジタルデータのうち、遮光されている画素または飽和を起こしている画素のデータにおける0及び1のビット値の比率が所定の比率になるようにビット値が反転される。そのため、本実施例によれば、被写体を撮像して得た画像のデジタルデータが差動伝送方式によりシリアル伝送される際において、通信量の増大を抑制しつつ伝送品質を確保することができる。
 なお、本実施例によれば、1画素分のデータとして12ビットのデータが生成される場合に、ビット値変換部15a及びビット値復元部27bにおいて、以下の変形例として示すような処理等が行われるものであってもよい。
 ビット値変換部15aは、遮光されている画素または飽和を起こしている画素であるとの判別結果が得られた1画素分の12ビットのデータに対して所定のテーブルデータを用いた処理を施すことにより、0及び1のビット値の比率が一対一になるような16ビットのデータを生成する。
 図5は、本実施例の変形例に係る処理において用いられるテーブルデータの一例を示す図である。
 具体的には、ビット値変換部15aは、例えば、遮光されている画素または飽和を起こしている画素の(12ビットの)データを先頭から3ビット毎に区切って得られた4つの部分のデータを、図5のテーブルデータを用いてそれぞれ4ビット化する。
 但し、ビット値変換部15aは、前述の処理において、3ビット毎に区切ったデータが「000」または「111」のいずれかである場合には、図5のテーブルデータのパターン(A)及び(B)を交互に切り替えながら4ビット化する。
 具体的には、ビット値変換部15aは、12ビットのデータを、例えば、先頭から3ビット毎に「000」、「000」、「111」、及び、「000」の4つの部分に区切った場合には、当該4つの部分のデータを、「0100」(パターン(A))、「1011」(パターン(B))、「0010」(パターン(A))、及び、「1011」(パターン(B))となるように4ビット化する。また、ビット値変換部15aは、12ビットのデータを、例えば、先頭から3ビット毎に「000」、「000」、「111」、及び、「010」の4つの部分に区切った場合には、当該4つの部分のデータを、「0100」(パターン(A))、「1011」(パターン(B))、「0010」(パターン(A))、及び、「0101」(パターンなし)となるように4ビット化する。
 そして、ビット値復元部27bは、パラレル変換部27aの処理により得られたパラレルデータに含まれる各画素毎のデータのうち、遮光されている画素または飽和を起こしている画素の16ビットのデータを、ビット値変換部15aと同一のテーブルデータを用いて12ビット化することにより、送信回路17から送信される前のデータを復元する。
 なお、ビット値変換部15aは、遮光されている画素または飽和を起こしている画素の12ビットのデータを0及び1のビット値の比率が一対一になるような16ビットのデータに変換する際に、前述したような処理を行うものに限らず、例えば、12ビットのデータを先頭から6ビット毎に区切って得られた2つの部分のデータに対して他のテーブルデータを適用することにより、当該2つの部分のデータをそれぞれ8ビット化するような処理を行ってもよい。
 そして、以上に述べたような本実施例の変形例によれば、被写体を撮像して得た画像のデジタルデータが差動伝送方式によりシリアル伝送される際の伝送品質を確保することができる。
 なお、本発明は、上述した各実施例に限定されるものではなく、発明の趣旨を逸脱しない範囲内において種々の変更や応用が可能であることは勿論である。
 本出願は、2011年8月26日に日本国に出願された特願2011-185129号を優先権主張の基礎として出願するものであり、上記の開示内容は、本願明細書、請求の範囲、図面に引用されたものとする。

Claims (6)

  1.  被写体を撮像して画像を取得するとともに、前記画像のデジタルデータを取得するように構成された撮像部と、
     前記撮像部により取得されたデジタルデータに含まれる各画素のデータにおいて、第1のビット値または第2のビット値が所定のビット数以上連続しているか否かを判別する判別部と、
     前記第1のビット値または前記第2のビット値が前記所定のビット数以上連続しているとの判別結果が前記判別部により得られた場合に、前記判別結果に該当する画素のデータに含まれる前記第1のビット値及び前記第2のビット値の比率が所定の比率になるようにビット値を反転させる処理を、前記撮像部により取得されたデジタルデータに対して施すビット値反転処理部と、
     前記ビット値反転処理部の処理結果として得られたデジタルデータの各ビット値をシリアル化して出力するシリアル変換部と、
     を有することを特徴とする撮像装置。
  2.  前記ビット値反転処理部は、前記判別結果に該当する画素のデータのビット値を1ビット毎に反転させる処理を行うことを特徴とする請求項1に記載の撮像装置。
  3.  前記所定の比率は、一対一であることを特徴とする請求項1に記載の撮像装置。
  4.  被写体を撮像して画像を取得するとともに、前記画像のデジタルデータを取得するように構成された撮像部と、
     前記撮像部により取得されたデジタルデータに含まれる各画素のデータにおいて、第1のビット値または第2のビット値が所定のビット数以上連続しているか否かを判別する判別部と、
     前記第1のビット値または前記第2のビット値が前記所定のビット数以上連続しているとの判別結果が前記判別部により得られた場合に、前記判別結果に該当する画素のデータに含まれる前記第1のビット値及び前記第2のビット値の比率が所定の比率になるようにビット値を反転させる処理を、前記撮像部により取得されたデジタルデータに対して施すビット値反転処理部と、
     前記ビット値反転処理部の処理結果として得られたデジタルデータの各ビット値をシリアル化して出力するシリアル変換部と、
     前記シリアル変換部によりシリアル化されたデジタルデータを送信するデジタルデータ送信部と、
     前記デジタルデータ送信部から送信されたデジタルデータを受信するデジタルデータ受信部と、
     前記デジタルデータ受信部により受信されたデジタルデータをパラレルデータに変換するパラレル変換部と、
     前記第1のビット値または前記第2のビット値が前記所定のビット数以上連続しているとの判別結果が前記判別部により得られた場合に、前記ビット値反転処理部の処理により反転された各ビット値を再反転する処理を、前記パラレル変換部の変換結果として得られたパラレルデータに対して施すビット値再反転処理部と、
     を有することを特徴とする撮像システム。
  5.  前記ビット値反転処理部は、前記判別結果に該当する画素のデータのビット値を1ビット毎に反転させる処理を行うことを特徴とする請求項4に記載の撮像システム。
  6.  前記所定の比率は、一対一であることを特徴とする請求項4に記載の撮像システム。
PCT/JP2012/070340 2011-08-26 2012-08-09 撮像装置及び撮像システム WO2013031514A1 (ja)

Priority Applications (4)

Application Number Priority Date Filing Date Title
EP20120827667 EP2654285B1 (en) 2011-08-26 2012-08-09 Imaging system
JP2013508305A JP5290480B1 (ja) 2011-08-26 2012-08-09 撮像装置及び撮像システム
CN201280006615.4A CN103339924B (zh) 2011-08-26 2012-08-09 摄像装置和摄像系统
US13/774,179 US8659647B2 (en) 2011-08-26 2013-02-22 Image pickup device and image pickup system with bit value inversion

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2011185129 2011-08-26
JP2011-185129 2011-08-26

Related Child Applications (1)

Application Number Title Priority Date Filing Date
US13/774,179 Continuation US8659647B2 (en) 2011-08-26 2013-02-22 Image pickup device and image pickup system with bit value inversion

Publications (1)

Publication Number Publication Date
WO2013031514A1 true WO2013031514A1 (ja) 2013-03-07

Family

ID=47756013

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2012/070340 WO2013031514A1 (ja) 2011-08-26 2012-08-09 撮像装置及び撮像システム

Country Status (5)

Country Link
US (1) US8659647B2 (ja)
EP (1) EP2654285B1 (ja)
JP (1) JP5290480B1 (ja)
CN (1) CN103339924B (ja)
WO (1) WO2013031514A1 (ja)

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2014217663A (ja) * 2013-05-10 2014-11-20 Hoya株式会社 電子内視鏡用プロセッサ、電子内視鏡システムおよび画像処理装置
JP2016134646A (ja) * 2015-01-15 2016-07-25 株式会社デンソー 電子装置及び車両の通信システム
JP2017017381A (ja) * 2015-06-26 2017-01-19 オリンパス株式会社 データ送信装置、データ送受信システム及びデータ送信方法
WO2018142949A1 (ja) 2017-02-01 2018-08-09 富士フイルム株式会社 内視鏡システム及びその作動方法
WO2019193937A1 (ja) * 2018-04-04 2019-10-10 オリンパス株式会社 撮像システムおよび内視鏡システム

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9343037B2 (en) * 2010-12-02 2016-05-17 Sharp Kabushiki Kaisha Data transmission method and display device
US10834354B2 (en) * 2018-06-25 2020-11-10 Canon Kabushiki Kaisha Imaging device, imaging system, movable object, and signal processing device

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6342548A (ja) * 1986-08-08 1988-02-23 Fuji Electric Co Ltd 光伝送装置
JP2007167590A (ja) 2005-12-26 2007-07-05 Olympus Medical Systems Corp 内視鏡装置

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5974464A (en) * 1995-10-06 1999-10-26 Silicon Image, Inc. System for high speed serial video signal transmission using DC-balanced coding
JP4150711B2 (ja) * 2004-11-10 2008-09-17 オリンパス株式会社 撮像装置
JP5006568B2 (ja) * 2005-05-06 2012-08-22 キヤノン株式会社 レジスタ設定制御装置、レジスタ設定制御方法、プログラム及びデジタルカメラ
JP4803261B2 (ja) * 2009-01-16 2011-10-26 ソニー株式会社 固体撮像素子、およびカメラシステム

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6342548A (ja) * 1986-08-08 1988-02-23 Fuji Electric Co Ltd 光伝送装置
JP2007167590A (ja) 2005-12-26 2007-07-05 Olympus Medical Systems Corp 内視鏡装置

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
See also references of EP2654285A4

Cited By (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2014217663A (ja) * 2013-05-10 2014-11-20 Hoya株式会社 電子内視鏡用プロセッサ、電子内視鏡システムおよび画像処理装置
JP2016134646A (ja) * 2015-01-15 2016-07-25 株式会社デンソー 電子装置及び車両の通信システム
JP2017017381A (ja) * 2015-06-26 2017-01-19 オリンパス株式会社 データ送信装置、データ送受信システム及びデータ送信方法
WO2018142949A1 (ja) 2017-02-01 2018-08-09 富士フイルム株式会社 内視鏡システム及びその作動方法
US11490783B2 (en) 2017-02-01 2022-11-08 Fujifilm Corporation Endoscope system and method of operating same
WO2019193937A1 (ja) * 2018-04-04 2019-10-10 オリンパス株式会社 撮像システムおよび内視鏡システム
WO2019193670A1 (ja) * 2018-04-04 2019-10-10 オリンパス株式会社 撮像システムおよび内視鏡システム
US11516420B2 (en) 2018-04-04 2022-11-29 Olympus Corporation Imaging system and endoscope system

Also Published As

Publication number Publication date
US8659647B2 (en) 2014-02-25
US20130235173A1 (en) 2013-09-12
JPWO2013031514A1 (ja) 2015-03-23
EP2654285B1 (en) 2015-03-04
CN103339924B (zh) 2016-06-15
CN103339924A (zh) 2013-10-02
EP2654285A1 (en) 2013-10-23
JP5290480B1 (ja) 2013-09-18
EP2654285A4 (en) 2013-12-04

Similar Documents

Publication Publication Date Title
JP5290480B1 (ja) 撮像装置及び撮像システム
EP3425896B1 (en) Signal processing device, signal processing method, and camera system
KR101937560B1 (ko) 다중 위상편이변조(m-psk) 및 다중 주파수편이변조(m-fsk)의 복합통신 기반의 이미지 센서 통신 시스템
JP2011216948A (ja) カメラシステム、映像処理装置及びカメラ装置
JP2008283331A (ja) 撮像装置、撮像回路および画像処理回路
JP5490330B1 (ja) 画像データ受信装置及び画像データ伝送システム
JP2013051523A (ja) フリッカ検出装置、フリッカ検出方法、制御プログラム、可読記録媒体、固体撮像装置、多眼撮像装置および電子情報機器
JP6763554B2 (ja) カメラ装置、電子黒板システム及び描画信号生成方法
JP2007300490A (ja) デジタル映像送信装置、デジタル映像受信装置、デジタル映像伝送システム及びデジタル映像伝送方法
US9876974B2 (en) Endoscope
JP6164836B2 (ja) 内視鏡
US10284838B2 (en) Method and apparatus for transmitting images captured by first and second image sensors
US20110013078A1 (en) Head-separated camera device
JP6034703B2 (ja) 変換回路、画像処理装置および変換方法
JP2015080702A (ja) 内視鏡装置
US20090278983A1 (en) Digital video signal transmitter and receiver and including system
JP2006352426A (ja) 撮像装置
KR101444842B1 (ko) 감시 카메라의 제어 방법 및 이를 채용한 감시 카메라
JP2004048360A (ja) ヘッド分離型テレビカメラ装置
KR101456251B1 (ko) 카메라, 디브이알 및 그것들을 포함하는 영상 감시 시스템
JP2011077602A (ja) 画像転送装置および画像形成装置
JP2013046364A (ja) 送信装置、受信装置および送受信システム
WO2016103878A1 (ja) 内視鏡
JP2008154934A (ja) 電子内視鏡および内視鏡プロセッサ
JP2011055543A (ja) ヘッド分離型カメラ装置及びデジタルビデオ信号送信方法

Legal Events

Date Code Title Description
ENP Entry into the national phase

Ref document number: 2013508305

Country of ref document: JP

Kind code of ref document: A

121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 12827667

Country of ref document: EP

Kind code of ref document: A1

WWE Wipo information: entry into national phase

Ref document number: 2012827667

Country of ref document: EP

NENP Non-entry into the national phase

Ref country code: DE