JP5006568B2 - レジスタ設定制御装置、レジスタ設定制御方法、プログラム及びデジタルカメラ - Google Patents
レジスタ設定制御装置、レジスタ設定制御方法、プログラム及びデジタルカメラ Download PDFInfo
- Publication number
- JP5006568B2 JP5006568B2 JP2006117655A JP2006117655A JP5006568B2 JP 5006568 B2 JP5006568 B2 JP 5006568B2 JP 2006117655 A JP2006117655 A JP 2006117655A JP 2006117655 A JP2006117655 A JP 2006117655A JP 5006568 B2 JP5006568 B2 JP 5006568B2
- Authority
- JP
- Japan
- Prior art keywords
- register
- register setting
- setting value
- value information
- signal
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
- 238000000034 method Methods 0.000 title claims description 16
- 230000005540 biological transmission Effects 0.000 claims description 53
- 238000003384 imaging method Methods 0.000 claims description 47
- 238000006243 chemical reaction Methods 0.000 claims description 29
- 238000010586 diagram Methods 0.000 description 21
- 230000006870 function Effects 0.000 description 10
- 101100524347 Xenopus laevis req-b gene Proteins 0.000 description 7
- 230000001360 synchronised effect Effects 0.000 description 5
- 239000013078 crystal Substances 0.000 description 4
- 239000003086 colorant Substances 0.000 description 3
- 230000006835 compression Effects 0.000 description 3
- 238000007906 compression Methods 0.000 description 3
- 239000004973 liquid crystal related substance Substances 0.000 description 3
- 230000003321 amplification Effects 0.000 description 1
- 239000012141 concentrate Substances 0.000 description 1
- 230000009365 direct transmission Effects 0.000 description 1
- 238000003199 nucleic acid amplification method Methods 0.000 description 1
- 230000003287 optical effect Effects 0.000 description 1
- 230000002093 peripheral effect Effects 0.000 description 1
- 239000010453 quartz Substances 0.000 description 1
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N silicon dioxide Inorganic materials O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F9/00—Arrangements for program control, e.g. control units
- G06F9/06—Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
- G06F9/44—Arrangements for executing specific programs
- G06F9/4401—Bootstrapping
- G06F9/4411—Configuring for operating with peripheral devices; Loading of device drivers
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/14—Digital output to display device ; Cooperation and interconnection of the display device with other functional units
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G5/00—Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
- G09G5/02—Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators characterised by the way in which colour is displayed
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G5/00—Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
- G09G5/02—Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators characterised by the way in which colour is displayed
- G09G5/06—Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators characterised by the way in which colour is displayed using colour palettes, e.g. look-up tables
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/06—Details of flat display driving waveforms
- G09G2310/061—Details of flat display driving waveforms for resetting or blanking
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/02—Improving the quality of display appearance
- G09G2320/0285—Improving the quality of display appearance using tables for spatial correction of display data
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G5/00—Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
- G09G5/36—Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators characterised by the display of a graphic pattern, e.g. using an all-points-addressable [APA] memory
- G09G5/39—Control of the bit-mapped memory
- G09G5/393—Arrangements for updating the contents of the bit-mapped memory
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G5/00—Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
- G09G5/36—Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators characterised by the display of a graphic pattern, e.g. using an all-points-addressable [APA] memory
- G09G5/39—Control of the bit-mapped memory
- G09G5/395—Arrangements specially adapted for transferring the contents of the bit-mapped memory to the screen
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Software Systems (AREA)
- General Engineering & Computer Science (AREA)
- Computer Hardware Design (AREA)
- Computer Security & Cryptography (AREA)
- Human Computer Interaction (AREA)
- Controls And Circuits For Display Device (AREA)
- Color Television Image Signal Generators (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
Description
図1は、本発明の第1の実施の形態に係るレジスタ設定制御装置の構成を示すブロック図である。本レジスタ設定制御装置は、撮像装置および画像表示装置を制御する制御レジスタを含むレジスタ群に対してレジスタ設定を行う制御装置である。
上記第1の実施の形態では、図8のメモリマップに示すように、回路A〜Cのレジスタ群112〜114の全体からなるメモリ空間において、10ビットのアドレス(addr)のビット9−8が“11”であるメモリは使用されていない。また、ビット9−8が“00”、“01”及び“10”のそれぞれにおいて、ビット7−0が“00110000”から“11111111”までのアドレスのメモリは使用されていない。
第3の実施形態において、デジタルカメラなどの撮像装置内の一部のブロックに対して、映像撮影期間中にCPUIF回路102内のFIFO108に書き込んでおいたレジスタ設定値を、映像信号の垂直ブランキング期間において一斉に設定する様子について説明する。
上記の第1および第2の実施の形態では、CPUIF回路を論理回路で構成しているが、これに代わって、CPUIF回路を、CPU,ROM,RAM等からなる制御装置で構成し、CPUIF回路の各機能を、該制御装置で実行されるソフトウェアによって実現するようにしてもよい。
102 CPUインタフェース(IF)回路
103 FIFOセレクタ(第1の選択手段)
104 更新パルス生成回路(a)
105 更新パルス生成回路(b)
108 FIFO(a)(第1の送信先、一時記憶手段)
109 FIFO(b)(第1の送信先、一時記憶手段)
110 データセレクタ(第1の送信先、第2の選択手段)
111 アドレスデコーダ(第3の選択手段)
112 回路Aのレジスタ群(第2の送信先、書込手段)
113 回路Bのレジスタ群(第2の送信先、書込手段)
114 回路Cのレジスタ群(第2の送信先、書込手段)
117 垂直同期信号発生器SSG(a)
118 垂直同期信号発生器SSG(b)
119 水晶振動子(a)
120 水晶振動子(b)
301 CPU
302 CPUインタフェース(IF)回路
307 FIFO(a)(第2の送信先、一時記憶手段)
308 FIFO(b)(第2の送信先、一時記憶手段)
309 データセレクタ(第1の選択手段)
310 アドレスデコーダ(第2の選択手段)
311 回路Aのレジスタ群(第1の送信先、書込手段)
312 回路Bのレジスタ群(第1の送信先、書込手段)
313 回路Cのレジスタ群(第1の送信先、書込手段)
data2 (第3のレジスタ設定値)
data2’ (第1のレジスタ設定値、第2のレジスタ設定値、第3のレジスタ設定値)
addr2 (第1のアドレス情報)
addr2’ (第1のアドレス情報)
addr2’’ (第2のアドレス情報、第3のアドレス情報)
addr2’’’(第2のアドレス情報、第3のアドレス情報)
Claims (15)
- レジスタ設定値とアドレス情報とからなるレジスタ設定値情報を受信し、複数の第1の送信先の中から、前記アドレス情報に基づき少なくとも前記レジスタ設定値を含むレジスタ設定値情報を送信すべき送信先を選択し、当該レジスタ設定値情報を送信する第1の選択部と、
前記複数の第1の送信先の1つであり、前記第1の選択部から送信されたレジスタ設定値情報を一時的に記憶し、所定のタイミングで読み出して出力する少なくとも1つの一時記憶部と、
前記複数の第1の送信先の1つであり、前記第1の選択部から送信されたレジスタ設定値情報と、前記一時記憶部から出力されたレジスタ設定値情報との中から、所定の優先順位に従い1つを選択して出力する第2の選択部とを有し、
画像表示装置及び撮像装置のうち少なくとも1つの装置を制御する制御レジスタを含むレジスタ群に対してレジスタ設定を行い、
前記所定のタイミングは、前記画像表示装置において画像走査線が有効表示画面上に位置しない非表示期間、及び前記撮像装置において撮像素子から有効な映像信号が出力されないブランキング期間のうち少なくとも1つの期間に含まれるタイミングであることを特徴とするレジスタ設定制御装置。 - 前記レジスタ設定制御装置は、撮像装置および画像表示装置のうち少なくとも1つの装置を制御する制御レジスタを含むレジスタ群に対してレジスタ設定を行い、
前記第2の選択部から出力されたレジスタ設定値情報に含まれるアドレス情報に基づき、1つ以上の第2の送信先の中から、前記第2の選択部から出力されたレジスタ設定値情報を送信すべき送信先を選択し送信する第3の選択部と、
前記1つ以上の第2の送信先の各々に含まれるレジスタであって、前記第3の選択部によって送信されたレジスタ設定値情報に含まれるアドレス情報が示すレジスタに、該レジスタ設定値情報に含まれるレジスタ設定値を書き込む書込部と
をさらに有することを特徴とする請求項1記載のレジスタ設定制御装置。 - 前記レジスタ設定制御装置は、撮像装置および画像表示装置を制御する制御レジスタを含むレジスタ群に対してレジスタ設定を行い、
前記少なくとも1つの一時記憶部は、第1および第2の一時記憶部を含み、
前記撮像装置における撮像素子から有効な映像信号が出力されないブランキング期間に含まれる第1の所定のタイミングを前記第1の一時記憶部に通知する第1の通知部と、
前記画像表示装置における画像走査線が有効表示画面上に位置しない非表示期間に含まれる第2の所定のタイミングを前記第2の一時記憶部に通知する第2の通知部と
を更に有することを特徴とする請求項1記載のレジスタ設定制御装置。 - 前記アドレス情報は、第1、第2、および第3のビット情報から構成され、
前記第1の選択部は前記第1のビット情報を参照し、前記第3の選択部は前記第2のビット情報を参照し、前記書込部は、前記第3のビット情報が示すレジスタに前記レジスタ設定値を書き込むことを特徴とする請求項2記載のレジスタ設定制御装置。 - 前記レジスタ設定制御装置は、画像表示装置及び撮像装置のうち少なくとも1つの装置を制御する制御レジスタを含むレジスタ群に対してレジスタ設定を行い、
前記第1の選択部から前記第2の選択部にレジスタ設定値情報が送信されるタイミングは、前記画像表示装置のレジスタ群に対しては画像走査線が有効表示画面上に位置しない非表示期間に含まれ、前記撮像装置のレジスタ群に対しては撮像素子から有効な映像信号が出力されないブランキング期間に含まれ、
前記画像表示装置及び前記撮像装置以外のレジスタに対しては随時レジスタ設定が行われることを特徴とする請求項1記載のレジスタ設定制御装置。 - レジスタに書き込む値を示す第1のレジスタ設定値及びレジスタアドレスを示す第1のアドレス情報からなる第1のレジスタ設定値情報、またはレジスタに書き込む値を示す第3のレジスタ設定値及びレジスタアドレスを示す第3のアドレス情報からなる第2のレジスタ設定値と、少なくとも1つの一時記憶部のアドレスを示す第2のアドレス情報とからなる第2のレジスタ設定値情報をデータバス及びアドレスバスを介して送信する中央演算処理装置と、
前記中央演算処理装置から前記第1のレジスタ設定値情報または前記第2のレジスタ設定値情報を受信し、また前記少なくとも1つの一時記憶部から第3のレジスタ設定値情報を受信し、所定の優先順位に従い1つの送信先を選択して出力する第1の選択部と、
前記第1の選択部から第1のレジスタ設定値情報または第3のレジスタ設定値情報が出力された場合に、当該レジスタ設定値情報に含まれるアドレス情報に基づき、1つ以上の第1の送信先の中から、第1のレジスタ設定値情報を送信すべき送信先を選択し、または前記第1の選択部から第2のレジスタ設定値情報が出力された場合に、第2のアドレス情報に基づき、1つ以上の第2の送信先の中から、出力された前記第2のレジスタ設定値情報を送信すべき送信先を選択し送信する第2の選択部と、
前記1つ以上の第2の送信先の各々に含まれる少なくとも1つの一時記憶部であって、前記第2のレジスタ設定値情報に含まれる前記第2のアドレス情報に基づき、前記第2の選択部から送信された前記第2のレジスタ設定値に含まれる前記第3のレジスタ設定値及び前記第3のアドレス情報を前記第3のレジスタ設定値情報として一時的に記憶し、所定のタイミングで読み出して前記第1の選択部へ出力する少なくとも1つの一時記憶部と
を有し、
画像表示装置及び撮像装置のうち少なくとも1つの装置を制御する制御レジスタを含むレジスタ群に対してレジスタ設定を行い、
前記所定のタイミングは、前記画像表示装置において画像走査線が有効表示画面上に位置しない非表示期間、及び前記撮像装置において撮像素子から有効な映像信号が出力されないブランキング期間のうち少なくとも1つの期間に含まれるタイミングであることを特徴とするレジスタ設定制御装置。 - 前記1つ以上の第1の送信先の各々に含まれるレジスタであって、前記第2の選択部から送信された前記第1のレジスタ設定値情報または前記第3のレジスタ設定値情報に含まれるアドレス情報が示すレジスタに前記第1のレジスタ設定値または前記第3のレジスタ設定値を書き込む書込部を、さらに有することを特徴とする請求項6のレジスタ設定制御装置。
- 前記レジスタ設定制御装置は、撮像装置および画像表示装置を制御する制御レジスタを含むレジスタ群に対してレジスタ設定を行い、
前記少なくとも1つの一時記憶部は、第1および第2の一時記憶部を含み、
前記撮像装置における撮像素子から有効な映像信号が出力されないブランキング期間に含まれる第1の所定のタイミングを前記第1の一時記憶部に通知する第1の通知部と、
前記画像表示装置における画像走査線が有効表示画面上に位置しない非表示期間に含まれる第2の所定のタイミングを前記第2の一時記憶部に通知する第2の通知部と
を更に有することを特徴とする請求項6記載のレジスタ設定制御装置。 - 前記レジスタ設定制御装置は、RGB信号のホワイトバランスを補正するホワイトバランス補正回路と、当該ホワイトバランス補正されたRGB信号の色調を変換する3Dルックアップテーブル変換回路と、当該変換されたRGB信号にガンマ補正を実行するガンマテーブル変換回路と、当該ガンマ補正されたRGB信号を輝度色差信号に色空間変換する色空間変換回路と、当該輝度色差信号に対応する画像のサイズを変倍する変倍回路とを備える撮像装置に組み込まれており、
前記ホワイトバランス補正回路、前記3Dルックアップテーブル変換回路、前記ガンマテーブル変換回路及び前記変倍回路は、それぞれレジスタを備え、
前記レジスタ設定制御装置は、これらのレジスタに対してレジスタ設定を実行することを特徴とする請求項1又は6記載のレジスタ設定制御装置。 - 前記ホワイトバランス補正回路は、前記レジスタの前段にバッファを備えている請求項9記載のレジスタ設定制御装置。
- レジスタ設定値とアドレス情報とからなるレジスタ設定値情報を受信し、複数の第1の送信先の中から、前記アドレス情報に基づき少なくとも前記レジスタ設定値を含むレジスタ設定値情報を送信すべき送信先を選択し、当該レジスタ設定値情報を送信する第1の選択ステップと、
前記第1の選択ステップによって送信されたレジスタ設定値情報を記憶装置に一時的に記憶し、所定のタイミングで前記記憶装置から読み出して出力する一時記憶ステップと、
前記第1の選択ステップによって送信されたレジスタ設定値情報と、前記一時記憶ステップによって出力されたレジスタ設定値情報との中から、所定の優先順位に従い1つを選択して出力する第2の選択ステップと、
画像表示装置及び撮像装置のうち少なくとも1つの装置を制御する制御レジスタを含むレジスタ群に対してレジスタ設定を行う設定ステップと、を備え、
前記一時記憶ステップにおける所定のタイミングは、前記画像表示装置において画像走査線が有効表示画面上に位置しない非表示期間、及び前記撮像装置において撮像素子から有効な映像信号が出力されないブランキング期間のうち少なくとも1つの期間に含まれるタイミングであることを特徴とするレジスタ設定制御方法。 - レジスタに書き込む値を示す第1のレジスタ設定値及びレジスタアドレスを示す第1のアドレス情報からなる第1のレジスタ設定値情報、またはレジスタに書き込む値を示す第3のレジスタ設定値及びレジスタアドレスを示す第3のアドレス情報からなる第2のレジスタ設定値と、少なくとも1つの一時記憶部のアドレスを示す第2のアドレス情報とからなる第2のレジスタ設定値情報を、中央演算処理装置からデータバス及びアドレスバスに対して出力する出力ステップと、
前記中央演算処理装置から前記第1のレジスタ設定値情報または前記第2のレジスタ設定値情報を受信し、また前記少なくとも1つの一時記憶部から第3のレジスタ設定値情報を受信し、所定の優先順位に従い1つの送信先を選択して出力する第1の選択ステップと、
前記第1の選択ステップにより第1のレジスタ設定値情報または第3のレジスタ設定値情報が出力された場合に、アドレス情報に基づき、1つ以上の第1の送信先の中から、第1のレジスタ設定値情報を送信すべき送信先を選択し送信し、または前記第1の選択ステップにより第2のレジスタ設定値情報が出力された場合に、第2のアドレス情報に基づき、1つ以上の第2の送信先の中から、出力された前記第2のレジスタ設定値情報を送信すべき送信先を選択し送信する第2の選択ステップと、
前記第2のレジスタ設定値情報に含まれる前記第2のアドレス情報に基づき、前記第2の選択ステップにより送信された前記第2のレジスタ設定値に含まれる前記第3のレジスタ設定値及び前記第3のアドレス情報を前記第3のレジスタ設定値情報として前記一時記憶部に一時的に記憶し、所定のタイミングで読み出して前記第1の選択ステップの選択に用いるために出力する一時記憶ステップと、
画像表示装置及び撮像装置のうち少なくとも1つの装置を制御する制御レジスタを含むレジスタ群に対してレジスタ設定を行う設定ステップと、を備え、
前記一時記憶ステップにおける前記所定のタイミングは、前記画像表示装置において画像走査線が有効表示画面上に位置しない非表示期間、及び前記撮像装置において撮像素子から有効な映像信号が出力されないブランキング期間のうち少なくとも1つの期間に含まれるタイミングであることを特徴とするレジスタ設定制御方法。 - レジスタ設定値とアドレス情報とからなるレジスタ設定値情報を受信し、複数の第1の送信先の中から、前記アドレス情報に基づき少なくとも前記レジスタ設定値を含むレジスタ設定値情報を送信すべき送信先を選択し、当該レジスタ設定値情報を送信する第1の選択ステップと、
前記第1の選択ステップによって送信されたレジスタ設定値情報を記憶装置に一時的に記憶し、所定のタイミングで前記記憶装置から読み出して出力する一時記憶ステップと、
前記第1の選択ステップによって送信されたレジスタ設定値情報と、前記一時記憶ステップによって出力されたレジスタ設定値情報との中から、所定の優先順位に従い1つを選択して出力する第2の選択ステップと、
画像表示装置及び撮像装置のうち少なくとも1つの装置を制御する制御レジスタを含むレジスタ群に対してレジスタ設定を行う設定ステップと、を備え、
前記一時記憶ステップにおける前記所定のタイミングは、前記画像表示装置において画像走査線が有効表示画面上に位置しない非表示期間、及び前記撮像装置において撮像素子から有効な映像信号が出力されないブランキング期間のうち少なくとも1つの期間に含まれるタイミングであるレジスタ設定制御方法をコンピュータに実行させることを特徴とするプログラム。 - レジスタに書き込む値を示す第1のレジスタ設定値及びレジスタアドレスを示す第1のアドレス情報からなる第1のレジスタ設定値情報、またはレジスタに書き込む値を示す第3のレジスタ設定値及びレジスタアドレスを示す第3のアドレス情報からなる第2のレジスタ設定値と、少なくとも1つの一時記憶部のアドレスを示す第2のアドレス情報とからなる第2のレジスタ設定値情報を、中央演算処理装置からデータバス及びアドレスバスに対して出力する出力ステップと、
前記中央演算処理装置から前記第1のレジスタ設定値情報または前記第2のレジスタ設定値情報を受信し、また前記少なくとも1つの一時記憶部から第3のレジスタ設定値情報を受信し、所定の優先順位に従い1つの送信先を選択して出力する第1の選択ステップと、
前記第1の選択ステップにより第1のレジスタ設定値情報または第3のレジスタ設定値情報が出力された場合に、アドレス情報に基づき、1つ以上の第1の送信先の中から、第1のレジスタ設定値情報を送信すべき送信先を選択し送信し、または前記第1の選択ステップにより第2のレジスタ設定値情報が出力された場合に、第2のアドレス情報に基づき、1つ以上の第2の送信先の中から、出力された前記第2のレジスタ設定値情報を送信すべき送信先を選択し送信する第2の選択ステップと、
前記第2のレジスタ設定値情報に含まれる前記第2のアドレス情報に基づき、前記第2の選択ステップにより送信された前記第2のレジスタ設定値に含まれる前記第3のレジスタ設定値及び前記第3のアドレス情報を前記第3のレジスタ設定値情報として前記一時記憶部に一時的に記憶し、所定のタイミングで読み出して前記第1の選択ステップの選択に用いるために出力する一時記憶ステップと、
画像表示装置及び撮像装置のうち少なくとも1つの装置を制御する制御レジスタを含むレジスタ群に対してレジスタ設定を行う設定ステップと、を備え、
前記一時記憶ステップにおける前記所定のタイミングは、前記画像表示装置において画像走査線が有効表示画面上に位置しない非表示期間、及び前記撮像装置において撮像素子から有効な映像信号が出力されないブランキング期間のうち少なくとも1つの期間に含まれるタイミングであるレジスタ設定制御方法をコンピュータに実行させることを特徴とするプログラム。 - レジスタ設定値に基づき画像表示及び撮像の制御を行うデジタルカメラであって、
レジスタ設定値とアドレス情報とからなるレジスタ設定値情報を受信し、複数の第1の送信先の中から、前記アドレス情報に基づき少なくとも前記レジスタ設定値を含むレジスタ設定値情報を送信すべき送信先を選択し、当該レジスタ設定値情報を送信する第1の選択部と、
前記複数の第1の送信先の1つであり、前記第1の選択部から送信されたレジスタ設定値情報を一時的に記憶し、所定のタイミングで読み出して出力する少なくとも1つの一時記憶部と、
前記複数の第1の送信先の1つであり、前記第1の選択部から送信されたレジスタ設定値情報と、前記一時記憶部から出力されたレジスタ設定値情報との中から、所定の優先順位に従い1つを選択して出力する第2の選択部とを有し、
画像表示装置及び撮像装置のうち少なくとも1つの装置を制御する制御レジスタを含むレジスタ群に対してレジスタ設定を行い、
前記所定のタイミングは、前記画像表示装置において画像走査線が有効表示画面上に位置しない非表示期間、及び前記撮像装置において撮像素子から有効な映像信号が出力されないブランキング期間のうち少なくとも1つの期間に含まれるタイミングであることを特徴とするデジタルカメラ。
Priority Applications (4)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2006117655A JP5006568B2 (ja) | 2005-05-06 | 2006-04-21 | レジスタ設定制御装置、レジスタ設定制御方法、プログラム及びデジタルカメラ |
US11/429,033 US7512021B2 (en) | 2005-05-06 | 2006-05-05 | Register configuration control device, register configuration control method, and program for implementing the method |
US12/389,862 US7969793B2 (en) | 2005-05-06 | 2009-02-20 | Register configuration control device, register configuration control method, and program for implementing the method |
US13/104,621 US8558841B2 (en) | 2005-05-06 | 2011-05-10 | Register configuration control device, register configuration control method, and program for implementing the method |
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2005135350 | 2005-05-06 | ||
JP2005135350 | 2005-05-06 | ||
JP2006117655A JP5006568B2 (ja) | 2005-05-06 | 2006-04-21 | レジスタ設定制御装置、レジスタ設定制御方法、プログラム及びデジタルカメラ |
Related Child Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2012053156A Division JP5518111B2 (ja) | 2005-05-06 | 2012-03-09 | デジタルカメラ |
Publications (3)
Publication Number | Publication Date |
---|---|
JP2006337989A JP2006337989A (ja) | 2006-12-14 |
JP2006337989A5 JP2006337989A5 (ja) | 2009-06-04 |
JP5006568B2 true JP5006568B2 (ja) | 2012-08-22 |
Family
ID=37393887
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2006117655A Expired - Fee Related JP5006568B2 (ja) | 2005-05-06 | 2006-04-21 | レジスタ設定制御装置、レジスタ設定制御方法、プログラム及びデジタルカメラ |
Country Status (2)
Country | Link |
---|---|
US (3) | US7512021B2 (ja) |
JP (1) | JP5006568B2 (ja) |
Families Citing this family (14)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US8683024B2 (en) * | 2003-11-26 | 2014-03-25 | Riip, Inc. | System for video digitization and image correction for use with a computer management system |
JP5006568B2 (ja) * | 2005-05-06 | 2012-08-22 | キヤノン株式会社 | レジスタ設定制御装置、レジスタ設定制御方法、プログラム及びデジタルカメラ |
KR100782826B1 (ko) * | 2005-12-10 | 2007-12-06 | 삼성전자주식회사 | 영상 획득 장치 및 방법과 그 방법을 수행하는 프로그램이기록된 기록매체 |
US8334910B2 (en) * | 2007-02-09 | 2012-12-18 | Canon Kabushiki Kaisha | Image capturing apparatus, information processing apparatus, and control methods thereof |
JP4873640B2 (ja) * | 2007-06-07 | 2012-02-08 | シャープ株式会社 | 印刷制御回路及び画像形成装置 |
JP5508836B2 (ja) * | 2009-12-24 | 2014-06-04 | 株式会社メガチップス | 設定制御装置、および設定制御装置の動作方法 |
US8988536B2 (en) * | 2010-12-23 | 2015-03-24 | Samsung Electronics Co., Ltd. | Image processing circuit, method of operation thereof, and digital camera including same |
JP5290480B1 (ja) * | 2011-08-26 | 2013-09-18 | オリンパスメディカルシステムズ株式会社 | 撮像装置及び撮像システム |
US20130222422A1 (en) * | 2012-02-29 | 2013-08-29 | Mediatek Inc. | Data buffering apparatus capable of alternately transmitting stored partial data of input images merged in one merged image to image/video processing device and related data buffering method |
US8970718B2 (en) * | 2012-07-12 | 2015-03-03 | Gopro, Inc. | Image capture accelerator |
JP6137248B2 (ja) * | 2015-08-26 | 2017-05-31 | 株式会社ニコン | 表示装置および撮像装置 |
JP7044495B2 (ja) * | 2016-07-27 | 2022-03-30 | 株式会社半導体エネルギー研究所 | 半導体装置 |
KR20180020033A (ko) * | 2016-08-17 | 2018-02-27 | 한화테크윈 주식회사 | 자원 할당 방법 및 이를 위한 장치 |
WO2019193670A1 (ja) * | 2018-04-04 | 2019-10-10 | オリンパス株式会社 | 撮像システムおよび内視鏡システム |
Family Cites Families (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5847700A (en) * | 1991-06-14 | 1998-12-08 | Silicon Graphics, Inc. | Integrated apparatus for displaying a plurality of modes of color information on a computer output display |
JP3696895B2 (ja) * | 1993-06-21 | 2005-09-21 | キヤノン株式会社 | ビデオカメラ及び映像信号処理方法 |
JP3636672B2 (ja) * | 2001-04-06 | 2005-04-06 | 松下電器産業株式会社 | 表示処理装置 |
JP2003116044A (ja) * | 2001-10-05 | 2003-04-18 | Hitachi Kokusai Electric Inc | データ変更方法及びそれを使った電子装置 |
JP3636148B2 (ja) * | 2002-03-07 | 2005-04-06 | セイコーエプソン株式会社 | 表示ドライバ、電気光学装置、及び表示ドライバのパラメータ設定方法 |
TWI283395B (en) * | 2004-03-05 | 2007-07-01 | Mstar Semiconductor Inc | Display controller and associated method |
JP5006568B2 (ja) * | 2005-05-06 | 2012-08-22 | キヤノン株式会社 | レジスタ設定制御装置、レジスタ設定制御方法、プログラム及びデジタルカメラ |
-
2006
- 2006-04-21 JP JP2006117655A patent/JP5006568B2/ja not_active Expired - Fee Related
- 2006-05-05 US US11/429,033 patent/US7512021B2/en not_active Expired - Fee Related
-
2009
- 2009-02-20 US US12/389,862 patent/US7969793B2/en not_active Expired - Fee Related
-
2011
- 2011-05-10 US US13/104,621 patent/US8558841B2/en not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
US7512021B2 (en) | 2009-03-31 |
US20110211090A1 (en) | 2011-09-01 |
US20090160973A1 (en) | 2009-06-25 |
US7969793B2 (en) | 2011-06-28 |
US8558841B2 (en) | 2013-10-15 |
US20060250858A1 (en) | 2006-11-09 |
JP2006337989A (ja) | 2006-12-14 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP5006568B2 (ja) | レジスタ設定制御装置、レジスタ設定制御方法、プログラム及びデジタルカメラ | |
US20050270304A1 (en) | Display controller, electronic apparatus and method for supplying image data | |
EP1067507A1 (en) | Image display | |
US6646629B2 (en) | Liquid crystal display control device, liquid crystal display device using the same, and information processor | |
US9148572B2 (en) | Timing generator, imaging device, and dot-clock output method | |
JP4694890B2 (ja) | 液晶表示装置及び液晶表示パネル駆動方法 | |
JP2006337989A5 (ja) | ||
CN111312149B (zh) | 驱动方法及驱动装置 | |
JPH10276349A (ja) | 画像信号補正装置 | |
JP2000122606A (ja) | Pdp表示装置 | |
EP1455338A1 (en) | Image processor with frame-rate conversion | |
JP5518111B2 (ja) | デジタルカメラ | |
JPH0564103A (ja) | 画像情報の補正方法および補正装置 | |
US20100171735A1 (en) | Data driving circuit for flat display panel with partial mode and method for processing pixel data of partial window | |
US20030160748A1 (en) | Display control circuit, semiconductor device, and portable device | |
JP5057053B2 (ja) | ガンマ切替装置および方法 | |
JP2007251723A (ja) | 投写型映像表示装置 | |
JP2008064841A (ja) | 表示制御装置、半導体集積回路及び携帯端末システム | |
JP3867386B2 (ja) | 映像表示装置 | |
JP5132081B2 (ja) | 表示装置 | |
JP4525382B2 (ja) | 表示装置及び撮像装置 | |
JP2003143616A (ja) | データ転送方法 | |
JPH07501626A (ja) | マトリクスディスプレイの制御方法および制御装置 | |
JP2001203955A (ja) | 2画面表示方法とその表示装置 | |
JPH1152915A (ja) | 液晶ディスプレイ接続システム、グラフィックボード及び液晶ディスプレイ |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
RD05 | Notification of revocation of power of attorney |
Free format text: JAPANESE INTERMEDIATE CODE: A7425 Effective date: 20070626 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20090416 |
|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20090416 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20111228 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20120110 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20120309 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20120522 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20120525 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20150601 Year of fee payment: 3 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20150601 Year of fee payment: 3 |
|
LAPS | Cancellation because of no payment of annual fees |