WO2012165008A1 - 炭化珪素半導体装置およびその製造方法 - Google Patents

炭化珪素半導体装置およびその製造方法 Download PDF

Info

Publication number
WO2012165008A1
WO2012165008A1 PCT/JP2012/057515 JP2012057515W WO2012165008A1 WO 2012165008 A1 WO2012165008 A1 WO 2012165008A1 JP 2012057515 W JP2012057515 W JP 2012057515W WO 2012165008 A1 WO2012165008 A1 WO 2012165008A1
Authority
WO
WIPO (PCT)
Prior art keywords
impurity concentration
type
region
conductivity type
silicon carbide
Prior art date
Application number
PCT/JP2012/057515
Other languages
English (en)
French (fr)
Inventor
美紗子 穂永
増田 健良
和田 圭司
透 日吉
Original Assignee
住友電気工業株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 住友電気工業株式会社 filed Critical 住友電気工業株式会社
Priority to EP12792854.7A priority Critical patent/EP2717318A4/en
Priority to CN201280021568.0A priority patent/CN103548143A/zh
Priority to KR1020137028281A priority patent/KR20140020976A/ko
Publication of WO2012165008A1 publication Critical patent/WO2012165008A1/ja

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/7801DMOS transistors, i.e. MISFETs with a channel accommodating body or base region adjoining a drain drift region
    • H01L29/7802Vertical DMOS transistors, i.e. VDMOS transistors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/08Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions with semiconductor regions connected to an electrode carrying current to be rectified, amplified or switched and such electrode being part of a semiconductor device which comprises three or more electrodes
    • H01L29/0843Source or drain regions of field-effect devices
    • H01L29/0847Source or drain regions of field-effect devices of field-effect transistors with insulated gate
    • H01L29/0852Source or drain regions of field-effect devices of field-effect transistors with insulated gate of DMOS transistors
    • H01L29/0873Drain regions
    • H01L29/0878Impurity concentration or distribution
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/10Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions with semiconductor regions connected to an electrode not carrying current to be rectified, amplified or switched and such electrode being part of a semiconductor device which comprises three or more electrodes
    • H01L29/1095Body region, i.e. base region, of DMOS transistors or IGBTs
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66053Multistep manufacturing processes of devices having a semiconductor body comprising crystalline silicon carbide
    • H01L29/66068Multistep manufacturing processes of devices having a semiconductor body comprising crystalline silicon carbide the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/66674DMOS transistors, i.e. MISFETs with a channel accommodating body or base region adjoining a drain drift region
    • H01L29/66712Vertical DMOS transistors, i.e. VDMOS transistors

Definitions

  • the present invention relates to a silicon carbide semiconductor device and a method of manufacturing the same.
  • a substrate made of a semiconductor having a first conductivity type is prepared.
  • the source gas and the dopant gas of the first conductivity type are introduced onto the substrate, and the buffer layer is epitaxially grown by a gas phase reaction.
  • the source gas and the dopant gas of the first conductivity type are introduced onto the buffer layer, and the drift layer is epitaxially grown by a gas phase reaction.
  • An impurity of the second conductivity type is ion implanted into the surface of the drift layer to form a body region.
  • a source region is formed by ion implantation of an impurity of the first conductivity type in the body region.
  • Patent Document 2 a p-type layer is deposited, and then, selective n-type impurity ion implantation using a mask is performed on the p-type layer. As a result, part of the p-type layer is made an n-type region. Thus, an n-type region sandwiched by the p-type well layers is formed.
  • the path of the current flowing through the drift layer is formed by the depletion layer extending from the p-type body region according to the same principle as JFET (Junction Field Effect Transistor). It is narrowed. For this reason, it is difficult to sufficiently reduce the on-resistance of the MOSFET.
  • JFET Joint Field Effect Transistor
  • a portion in which the conductivity type is inverted from p-type to n-type by ion implantation constitutes the surface side of the drift layer.
  • This portion is an impurity for imparting p-type conductivity to silicon carbide (also referred to as p-type impurity) and an impurity for imparting n-type conductivity to silicon carbide doped at a concentration higher than the concentration of p-type impurity ( (also referred to as n-type impurities).
  • the p-type impurities and the n-type impurities which mutually offset each other increase the total impurity concentration in silicon carbide although they do not contribute to the provision of the conductivity type. That is, the impurity concentration in silicon carbide becomes unnecessarily high, and as a result, the frequency of carriers scattered in the silicon carbide is increased. For this reason, it is difficult to sufficiently reduce the on-resistance of the MOSFET.
  • the present invention has been made to address such problems, and an object thereof is to provide a silicon carbide semiconductor device capable of reducing the on-resistance and a method of manufacturing the same.
  • the silicon carbide semiconductor device of the present invention has a gate electrode for switching current, and has a drift layer, a body region, and a JFET region.
  • the drift layer has a thickness direction through which current flows, and has the impurity concentration N 1 d of the first conductivity type.
  • the body region is provided on part of the drift layer, has a channel switched by the gate electrode, and has a first conductivity type impurity concentration N 1 b and a second conductivity type impurity larger than the impurity concentration N 1 b And a concentration N 2 b .
  • JFET region is adjacent to the body region on the drift layer has an impurity concentration N 1j of the first conductivity type, an impurity concentration N 2j of the second conductivity type less than the impurity concentration N 1j.
  • N 1j -N 2j > N 1d is satisfied. That is, the substantial impurity concentration in the JFET region is higher than the impurity concentration in the drift layer. Thereby, the spread of the depletion layer in the JFET region can be suppressed, and a wider current path can be secured in the JFET region.
  • N 2 j ⁇ N 2 b is satisfied. That is, in the JFET region, the impurity concentration N 2 j of the second conductivity type that does not substantially contribute to the provision of the conductivity type is reduced. As a result, the frequency at which the carriers flowing in the JFET region are scattered is reduced, and the resistivity of the JFET region is reduced.
  • the current path in the JFET region is wide, and the resistivity of the JFET region is small. As a result, the electrical resistance in the JFET region is reduced. Thus, the on resistance of the silicon carbide semiconductor device can be reduced.
  • N 1j -N 2j ⁇ N 2b -N 1b may be satisfied. This increases the substantial impurity concentration in the body region. Thus, the spread of the depletion layer in the body region is suppressed, and the off breakdown voltage is improved.
  • the impurity concentration of the first conductivity type in the JFET region and the impurity concentration of the first conductivity type in the body region become equal. Therefore, in the manufacture of a silicon carbide semiconductor device, a JFET region is formed using a portion of the epitaxial layer having the impurity concentration N 1j of the first conductivity type, and the other portion of this layer is doped with the second conductivity type impurity.
  • the body region can be formed by ion implantation. Therefore, since the JFET region can be formed without using ion implantation, generation of crystal defects in the JFET region due to ion implantation can be avoided. Thereby, the on-resistance can be further reduced.
  • N 1d N 1b may be satisfied.
  • the impurity concentration of the first conductivity type in the body region is made equal to the impurity concentration of the first conductivity type in the drift layer. Therefore, it can be avoided that the first impurity concentration of the body region becomes higher than the impurity concentration of the first conductivity type of the drift layer. That is, an increase in the impurity concentration of the first conductivity type that does not substantially contribute to the provision of the conductivity type in the body region can be avoided. Thereby, impurity scattering of carriers flowing in the body region is suppressed, so that the on-resistance of the silicon carbide semiconductor device can be further reduced.
  • a method of manufacturing a silicon carbide semiconductor device of the present invention is a method of manufacturing a silicon carbide semiconductor device having a gate electrode for switching current, and includes the following steps.
  • a drift layer having a thickness direction through which current flows and having an impurity concentration N 1d of the first conductivity type is formed. It has a channel switched by the gate electrode on part of the drift layer, and has an impurity concentration N 1 b of the first conductivity type and an impurity concentration N 2 b of the second conductivity type larger than the impurity concentration N 1 b.
  • a body area is formed. Adjacent to the body region in the drift layer has an impurity concentration N 1j of the first conductivity type, an impurity concentration N 2j of the second conductivity type less than the impurity concentration N 1j, N 1j -N 2j> N 1d And a JFET region satisfying N 2 j ⁇ N 2 b is formed.
  • N 1j -N 2j > N 1d is satisfied. That is, the substantial impurity concentration in the JFET region is higher than the impurity concentration in the drift layer. Thus, the spread of the depletion layer in the JFET region can be suppressed, and the current path flowing through the JFET region is broadened.
  • N 2 j ⁇ N 2 b is satisfied. That is, in the JFET region, the impurity concentration N 2 j of the second conductivity type that does not substantially contribute to the provision of the conductivity type is reduced. Thereby, since the impurity scattering of the carriers flowing in the JFET region is suppressed, the resistivity of the JFET region is reduced.
  • the current path in the JFET region is wide and the resistivity of the JFET region is small, so the electrical resistance in the JFET region is reduced. Thereby, the on resistance of the silicon carbide semiconductor device can be reduced.
  • the JFET region when the JFET region is formed, an epitaxial layer of the first conductivity type may be grown on the drift layer.
  • the JFET region can be formed without using ion implantation, it is possible to avoid the occurrence of crystal defects associated with ion implantation in the JFET region. Thereby, the on-resistance can be further reduced.
  • the impurity of the first conductivity type may be ion-implanted into the drift layer when the JFET region is formed.
  • the part where the impurity concentration of the first conductivity type is increased on the drift layer can be selected by local implantation of impurity ions. Therefore, the increase in the impurity concentration of the first conductivity type at the position of the body region can be avoided. That is, an increase in the impurity concentration of the first conductivity type that does not substantially contribute to the provision of the conductivity type in the body region can be avoided.
  • impurity scattering of carriers flowing in the body region is suppressed, so that the on-resistance of the silicon carbide semiconductor device can be further reduced.
  • the on-resistance of the silicon carbide semiconductor device can be reduced.
  • FIG. 1 is a cross sectional view schematically showing a configuration of a MOSFET as a silicon carbide semiconductor device in a first embodiment of the present invention. It is a flowchart which shows the outline of the manufacturing method of MOSFET of FIG.
  • FIG. 7 is a cross sectional view schematically showing a first step of a method of manufacturing the MOSFET in FIG. 1.
  • FIG. 7 is a cross sectional view schematically showing a second step of the method for manufacturing the MOSFET in FIG. 1.
  • FIG. 7 is a cross sectional view schematically showing a third step of the method for manufacturing the MOSFET in FIG. 1.
  • FIG. 1 is a cross sectional view schematically showing a configuration of a MOSFET as a silicon carbide semiconductor device in a first embodiment of the present invention. It is a flowchart which shows the outline of the manufacturing method of MOSFET of FIG.
  • FIG. 7 is a cross sectional view schematically showing a first step of a method of manufacturing the MOSFET in FIG
  • FIG. 13 is a cross sectional view schematically showing a configuration of a MOSFET as a silicon carbide semiconductor device in a second embodiment of the present invention. It is a flowchart which shows the outline of the manufacturing method of MOSFET of FIG.
  • FIG. 7 is a cross sectional view schematically showing a first step of a method of manufacturing the MOSFET in FIG. 6.
  • FIG. 7 is a cross sectional view schematically showing a second step of the method for manufacturing the MOSFET in FIG. 6.
  • FIG. 7 is a cross sectional view schematically showing a third step of the method for manufacturing the MOSFET in FIG. 6.
  • the silicon carbide semiconductor device of the present embodiment is a MOSFET 101 particularly suitable as a power semiconductor device. More specifically, the MOSFET 101 is a vertical DiMOSFET (Double-Implanted MOSFET). MOSFET 101 includes silicon carbide substrate 1, buffer layer 2, drift layer 3, a pair of body region 4, n + region 5, p + region 6, JFET region 7, gate oxide film 91 (gate Insulating film), source contact electrode 92, gate electrode 93, interlayer insulating film 94, source interconnection 95, and drain electrode 96.
  • MOSFET 101 includes silicon carbide substrate 1, buffer layer 2, drift layer 3, a pair of body region 4, n + region 5, p + region 6, JFET region 7, gate oxide film 91 (gate Insulating film), source contact electrode 92, gate electrode 93, interlayer insulating film 94, source interconnection 95, and drain electrode 96.
  • Drift layer 3 is provided on the upper surface of silicon carbide substrate 1 via buffer layer 2 and has a thickness direction (vertical direction in FIG. 1) through which current flows.
  • the drift layer 3 also has an n-type (first conductivity type) impurity concentration N 1 d .
  • the p-type (second conductivity type) impurity concentration of the drift layer 3 is substantially zero and can be ignored. Therefore, the impurity concentration N 1 d is a substantial impurity concentration of the drift layer 3.
  • Impurity concentration N 1d is, for example, 1 ⁇ 10 14 cm ⁇ 3 or more and 1 ⁇ 10 17 cm ⁇ 3 or less.
  • Buffer layer 2 has the same conductivity type as drift layer 3, that is, n-type.
  • Silicon carbide substrate 1 has the same conductivity type as drift layer 3, ie, n-type.
  • the n-type impurity is, for example, N (nitrogen).
  • the n-type impurity concentration of drift layer 3 is smaller than the n-type impurity concentration of buffer layer 2.
  • the pair of body regions 4 are provided separately from each other on part of the drift layer 3.
  • Each body region 4 has a channel 41 switched by a gate electrode 93.
  • the length of the channel 41 that is, the channel length is, for example, 0.1 ⁇ m or more and 1 ⁇ m or less.
  • Each body region 4 has an n-type impurity concentration N 1b, and an impurity concentration N 2b of larger p-type than the impurity concentration N 1b. That is, N 1 b ⁇ N 2 b is satisfied, whereby the body region 4 has a p-type conductivity type.
  • the substantial impurity concentration N 2b -N 1b of the body region 4 as a p-type semiconductor is, for example, 5 ⁇ 10 16 cm ⁇ 3 or more and 2 ⁇ 10 18 cm ⁇ 3 or less.
  • the p-type impurity is, for example, aluminum (Al) or boron (B).
  • the thickness of body region 4 is, for example, not less than 0.5 ⁇ m and not more than 1 ⁇ .
  • n + region 5 has a conductivity type different from that of the body region 4, that is, n-type.
  • n + region 5 is surrounded by body region 4 on body region 4.
  • the n + region 5 has, for example, phosphorus (P) as an n-type impurity.
  • P + region 6 has the same conductivity type as that of body region 4, that is, p-type. P + region 6 is surrounded by body region 4 on body region 4 and adjacent to n + region 5. The p-type impurity concentration of the p + region 6 is larger than the p-type impurity concentration of the body region 4.
  • JFET region 7 is adjacent to body region 4 on drift layer 3.
  • the width dimension (the dimension in the lateral direction in FIG. 1) of JFET region 7 is, for example, not less than 1 ⁇ m and not more than 5 ⁇ m.
  • the JFET region 7 has an n-type impurity concentration N 1j, and an impurity concentration N 2j smaller p-type than N 1j. That is, N 1 j > N 2 j is satisfied, whereby the JFET region 7 has n-type conductivity.
  • the substantial impurity concentration N 1j -N 2j of the JFET region 7 as an n-type semiconductor is, for example, 1 ⁇ 10 14 cm ⁇ 3 or more and 5 ⁇ 10 17 cm ⁇ 3 or less.
  • the JFET region 7 is doped such that N 1j -N 2j > N 1d is satisfied. That is, the substantial impurity concentration N 1j -N 2j of the JFET region as an n-type semiconductor is larger than the substantial impurity concentration N 1d of the drift layer 3 as an n-type semiconductor.
  • the JFET region 7 is doped to satisfy N 2 j ⁇ N 2 b . That is, the p-type impurity concentration contained in the JFET region 7 which is an n-type semiconductor is smaller than the p-type impurity concentration contained in the body region 4 which is a p-type semiconductor.
  • the JFET region 7 is formed of an n-type epitaxial layer epitaxially grown to have an n-type impurity concentration N 1j and a p-type impurity concentration N 2j .
  • the p-type impurity concentration N 2j in the JFET region 7 is substantially zero.
  • the above-mentioned relational expression N 1j -N 2j > N 1d is simplified to N 1j > N 1d . That is, each of drift layer 3 and JFET region 7 substantially includes only n-type impurities, and the n-type impurity concentration of JFET region 7 is lower than the n-type impurity concentration of drift layer 3. large.
  • N 1j -N 2j ⁇ N 2b -N 1b is satisfied. That is, the substantial impurity concentration of the body region 4 as the p-type semiconductor is larger than the substantial impurity concentration of the JFET region as the n-type semiconductor.
  • Gate oxide film 91 is formed to extend from the upper surface of one n + region 5 to the upper surface of the other n + region 5.
  • the gate oxide film is made of, for example, silicon dioxide (SiO 2 ).
  • the gate electrode 93 is for switching current and is disposed on the gate oxide film 91.
  • the gate electrode 93 is made of a conductor, for example, made of doped polysilicon, a metal such as Al, or an alloy.
  • Source contact electrode 92 extends from each of the pair of n + regions 5 in a direction away from gate oxide film 91 to reach p + region 6.
  • Source contact electrode 92 is made of a material capable of ohmic contact with n + region 5, preferably made of silicide, for example, made of nickel silicide (Ni x Si y ).
  • the interlayer insulating film 94 covers the gate electrode 93.
  • Interlayer insulating film 94 is made of, for example, silicon dioxide (SiO 2 ).
  • Source interconnection 95 has a portion disposed on interlayer insulating film 94 and a portion disposed on source contact electrode 92.
  • Source interconnection 95 is preferably made of metal or alloy.
  • Drain electrode 96 is arranged on the back surface of silicon carbide substrate 1. Drain electrode 96 is made of a material capable of ohmic contact with silicon carbide substrate 1, preferably made of silicide, and made of, for example, nickel silicide (Ni x Si y ).
  • silicon carbide substrate 1 is prepared (FIG. 2: step S110). Silicon carbide substrate 1 preferably has a single crystal structure.
  • buffer layer 2 is epitaxially formed on the upper surface of silicon carbide substrate 1 (step S120).
  • drift layer 3 is formed epitaxially on the buffer layer 2 (step S130).
  • an n-type epitaxial layer 70 is grown on the drift layer 3 (step S140).
  • the epitaxial layer 70 is formed to have the same n-type and p-type impurity concentrations as the n-type impurity concentration N 1j and the p-type impurity concentration N 2j of the JFET region 7 respectively.
  • N 2 j is substantially zero.
  • Epitaxial layer 70 includes a portion used as JFET region 7. That is, the formation of the epitaxial layer 70 forms the JFET region 7.
  • ion implantation to epitaxial layer 70 is performed (FIG. 2: steps S150 and 160). Specifically, body region 4 is formed (step S150). In addition, n + regions 5 and p + regions 6, ie, contact regions are formed (step S160).
  • Body region 4 is formed by ion-implanting a p-type impurity into n-type epitaxial layer 70 at an impurity concentration higher than the n-type impurity concentration of epitaxial layer 70.
  • the body region 4 has an impurity concentration N 1b of cheek equal n-type impurity concentration of the n-type epitaxial layer 70, an impurity concentration N 2b of larger p-type than N 1b.
  • the formation of the p + region 6 is performed by further ion implantation of a p-type impurity into the body region 4.
  • the formation of the n + region 5 is performed by ion implantation of an n-type impurity into the body region 4.
  • the ion implantation described above may be performed, for example, using a mask made of silicon dioxide (SiO 2 ).
  • the order of steps S150 and S160 is arbitrary.
  • activation annealing (FIG. 2: step S170) for activating the implanted impurities is performed.
  • the atmosphere for activation annealing is an argon (Ar) atmosphere
  • the annealing temperature is 1700 ° C.
  • the annealing time is 30 minutes.
  • gate oxide film 91 is formed (FIG. 2: step S180).
  • Gate oxide film 91 can be formed, for example, by thermal oxidation of silicon carbide in an oxygen atmosphere.
  • the annealing temperature is 1300 ° C.
  • the annealing time is 60 minutes.
  • step S190 the gate electrode 93, the source contact electrode 92, and the drain electrode 96 are formed (FIG. 2: step S190). Specifically, the following steps are performed.
  • the gate electrode 93 is formed by film formation and patterning.
  • a film formation method for example, a CVD (Chemical Vapor Deposition) method is used.
  • interlayer insulating film 94 covering gate electrode 93 is deposited, for example, using the CVD method.
  • interlayer insulating film 94 and part of gate oxide film 91 are removed so as to secure a region for forming source contact electrode 92.
  • source contact electrode 92 and drain electrode 96 are formed.
  • formation of a nickel (Ni) film using a vapor deposition method and silicidation thereof are performed.
  • source interconnection 95 is formed using, for example, a vapor deposition method.
  • the MOSFET 101 is completed by the above procedure.
  • N 1j ⁇ N 2j > N 1d is satisfied. That compared to N 1d is a substantial impurity concentration in the drift layer 3, the larger N 1j -N 2j is a substantial impurity concentration in the JFET region 7. That is, the substantial impurity concentration of JFET region 7 is increased.
  • the expansion of the depletion layer 71 (FIG. 1) in the JFET region 7 can be suppressed, and a wider current path can be secured in the thickness direction of the JFET region 7.
  • the spread of the depletion layer 71 can be suppressed to 50% or less in the width direction (lateral direction in FIG. 1) of the JFET region 7.
  • the current path flowing through the JFET region 7 is broadened, and the resistivity of the JFET region 7 is decreased, whereby the electrical resistance of the JFET region 7 is decreased.
  • the on resistance of the MOSFET 101 can be reduced.
  • N 1j -N 2j ⁇ N 2b -N 1b is satisfied.
  • the substantial impurity concentration in body region 4 is higher than the substantial impurity concentration in JFET region 7. Therefore, the extension of depletion layer 71 from the pn junction between JFET region 7 and body region 4 toward n + region 5 is suppressed. As a result, depletion layer 71 hardly reaches n + region 5, so that the off breakdown voltage of MOSFET 101 is improved.
  • MOSFET 102 includes body region 4v, n + region 5v, instead of body region 4, n + region 5 and p + region 6 of MOSFET 101 (FIG. 1), respectively. And p + region 6v.
  • the concentration of the portion of drift layer 3 facing body region 4v is used as a reference.
  • steps S110 and S120 are performed. These steps are the same as those in Embodiment 1 (FIG. 2).
  • step S230 different from step S130 (FIG. 2: first embodiment), film formation is additionally performed by the thickness DT more than the thickness of the drift layer 3 of the final MOSFET 102 (FIG. 6).
  • the thickness DT corresponds to the thickness of the body region 4v (FIG. 6).
  • an n-type impurity is added to the drift layer 3 by ion implantation to form a JEFT region 7v (FIG. 7: step S240).
  • a p-type impurity is added to the drift layer 3 by ion implantation to form the body region 4v (FIG. 7: step S250).
  • the ion implantation amount may be smaller than in step S150 (FIG. 2: embodiment 1). The difference between the ion implantation amounts roughly corresponds to N 1j -N 1d .
  • steps S160 to S190 are performed in the same manner as in the first embodiment (FIG. 2) to complete the MOSFET 102 (FIG. 6).
  • the first conductivity type is n-type and the second conductivity type is p-type in the description of the first and second embodiments above, the first and second conductivity types may be different conductivity types from each other, Therefore, the first conductivity type may be p-type and the second conductivity type may be n-type. However, in the case where the first conductivity type is n-type and the second conductivity type is p-type, the channel resistance can be smaller than in the opposite case.
  • the gate insulating film is not limited to the oxide film, and thus the semiconductor device may be a MISFET (Metal Insulator Semiconductor Field Effect Transistor) other than the MOSFET.
  • the semiconductor device is not limited to the MISFET, and may be, for example, an IGBT (Insulated Gate Bipolar Transistor).
  • the impurity concentration can be measured, for example, by SIMS (Secondary Ion Mass Spectroscopy).
  • Reference Signs List 1 silicon carbide substrate, 2 buffer layer, 3 drift layer, 4,4 v body region, 5,5 v n + region, 6,6 v p + region, 7, 7 v JFET region, 41 channel, 70 epitaxial layer, 71 depletion layer, 91 gate oxide film (gate insulating film), 92 source contact electrode, 93 gate electrode, 94 interlayer insulating film, 95 source wiring, 96 drain electrode, 101, 102 MOSFET (silicon carbide semiconductor device).

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Physics & Mathematics (AREA)
  • Ceramic Engineering (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Manufacturing & Machinery (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Junction Field-Effect Transistors (AREA)
  • Electrodes Of Semiconductors (AREA)

Abstract

 ドリフト層(3)は、電流が貫通する厚さ方向を有し、第1導電型の不純物濃度N1dを有する。ボディ領域(4)は、ドリフト層(3)の一部の上に設けられ、ゲート電極(93)によってスイッチングされるチャネル(41)を有し、第1導電型の不純物濃度N1bと、不純物濃度N1bよりも大きい第2導電型の不純物濃度N2bとを有する。JFET領域(7)は、ドリフト層(3)上においてボディ領域(4)に隣接し、第1導電型の不純物濃度N1jと、不純物濃度N1jよりも小さい第2導電型の不純物濃度N2jとを有する。N1j-N2j>N1dかつN2j<N2bが満たされる。

Description

炭化珪素半導体装置およびその製造方法
 本発明は炭化珪素半導体装置およびその製造方法に関するものである。
 近年、炭化珪素を用いた縦型MOSFET(Metal Oxide Semiconductor Field Effect Transistor)の製造方法の検討が行われている。
 特開2009-158788号公報(特許文献1)により開示された一方法によれば、まず、第1導電型を有する半導体からなる基板が用意される。基板上に原料ガスおよび第1導電型のドーパントガスを導入して気相反応によりバッファ層がエピタキシャル成長させられる。バッファ層上に原料ガスおよび第1導電型のドーパントガスを導入して気相反応によりドリフト層がエピタキシャル成長させられる。ドリフト層表面に第2導電型の不純物をイオン注入してボディ領域が形成される。ボディ領域内に第1導電型の不純物をイオン注入してソース領域が形成される。
 また特開2011-023757号公報(特許文献2)により開示された一方法によれば、p型層が堆積され、次に、マスクを利用した選択的なn型不純物イオン注入がp型層に対して行われることで、p型層の一部がn型領域とされる。これにより、p型ウェル層で挟まれたn型領域が形成される。
特開2009-158788号公報 特開2011-023757号公報
 特開2009-158788号公報により開示された上記方法によると、MOSFETにおいて、JFET(Junction Field Effect Transistor)と同様の原理により、p型ボディ領域から延びる空乏層によって、ドリフト層を流れる電流の経路が狭められる。このため、MOSFETのオン抵抗を十分に小さくすることが困難である。
 また特開2011-023757号公報により開示された上記方法によると、イオン注入によってp型からn型へ導電型が反転された部分がドリフト層の表面側を構成する。この部分は、炭化珪素にp型を付与するための不純物(p型不純物とも称する)と、p型不純物の濃度よりも高い濃度でドープされた、炭化珪素にn型を付与するための不純物(n型不純物とも称する)とを有する。この場合、互いに相殺し合うp型不純物およびn型不純物は、導電型の付与に寄与しないにもかかわらず、炭化珪素中の総不純物濃度を高めてしまう。つまり炭化珪素中の不純物濃度が不必要に高くなり、この結果、炭化珪素中を流れるキャリアが不純物散乱される頻度が増大する。このため、MOSFETのオン抵抗を十分に小さくすることが困難である。
 本発明はこのような課題に対応するためになされたものであって、その目的は、オン抵抗を低減することができる炭化珪素半導体装置およびその製造方法を提供することである。
 本発明の炭化珪素半導体装置は、電流をスイッチングするためのゲート電極を有するものであって、ドリフト層と、ボディ領域と、JFET領域とを有する。ドリフト層は、電流が貫通する厚さ方向を有し、第1導電型の不純物濃度N1dを有する。ボディ領域は、ドリフト層の一部の上に設けられ、ゲート電極によってスイッチングされるチャネルを有し、第1導電型の不純物濃度N1bと、不純物濃度N1bよりも大きい第2導電型の不純物濃度N2bとを有する。JFET領域は、ドリフト層上においてボディ領域に隣接し、第1導電型の不純物濃度N1jと、不純物濃度N1jよりも小さい第2導電型の不純物濃度N2jとを有する。N1j-N2j>N1dかつN2j<N2bが満たされる。
 本発明の炭化珪素半導体装置によれば、N1j-N2j>N1dが満たされる。すなわちドリフト層の不純物濃度に比してJFET領域の実質的な不純物濃度が高くなる。これにより、JFET領域における空乏層の拡がりを抑制することができるので、JFET領域における電流経路をより広く確保することができる。
 またN2j<N2bが満たされる。すなわちJFET領域において実質的に導電型の付与に寄与しない第2導電型の不純物濃度N2jが小さくされる。これにより、JFET領域を流れるキャリアが不純物散乱される頻度が抑制されるので、JFET領域の抵抗率が小さくなる。
 上記のように本発明の炭化珪素半導体装置によれば、JFET領域における電流経路が広く、かつJFET領域の抵抗率が小さい。この結果、JFET領域の電気抵抗が小さくなる。よって炭化珪素半導体装置のオン抵抗を小さくすることができる。
 上記の炭化珪素半導体装置においてN1j-N2j<N2b-N1bが満たされてもよい。これによりボディ領域における実質的な不純物濃度が高くなる。よってボディ領域における空乏層の拡がりが抑制されるので、オフ耐圧が改善される。
 上記の炭化珪素半導体装置においてN1j=N1bが満たされてもよい。これによりJFET領域の第1導電型の不純物濃度と、ボディ領域の第1導電型の不純物濃度とが等しくなる。よって炭化珪素半導体装置の製造において、第1導電型の不純物濃度N1jを有するエピタキシャル層の一部を用いてJFET領域を形成し、かつこの層の他部に対して第2導電型の不純物をイオン注入することでボディ領域を形成することができる。よってJFET領域をイオン注入を用いずに形成することができるので、JFET領域においてイオン注入にともない結晶欠陥が発生することを避けることができる。これにより、オン抵抗をより小さくすることができる。
 上記の炭化珪素半導体装置においてN1d=N1bが満たされてもよい。これにより、ボディ領域の第1導電型の不純物濃度が、ドリフト層の第1導電型の不純物濃度と同じとされる。よって、ボディ領域の第1不純物濃度がドリフト層の第1導電型の不純物濃度よりも大きくなることを避けることができる。すなわち、ボディ領域において実質的に導電型の付与に寄与しない第1導電型の不純物濃度の増大を避けることができる。これにより、ボディ領域中を流れるキャリアの不純物散乱が抑制されるので、炭化珪素半導体装置のオン抵抗をより小さくすることができる。
 本発明の炭化珪素半導体装置の製造方法は、電流をスイッチングするためのゲート電極を有する炭化珪素半導体装置の製造方法であって、以下の工程を有する。
 電流が貫通する厚さ方向を有し、第1導電型の不純物濃度N1dを有するドリフト層が形成される。ドリフト層の一部の上に、ゲート電極によってスイッチングされるチャネルを有し、第1導電型の不純物濃度N1bと、不純物濃度N1bよりも大きい第2導電型の不純物濃度N2bとを有するボディ領域が形成される。ドリフト層上においてボディ領域に隣接し、第1導電型の不純物濃度N1jと、不純物濃度N1jよりも小さい第2導電型の不純物濃度N2jとを有し、N1j-N2j>N1dかつN2j<N2bを満たすJFET領域が形成される。
 本発明の炭化珪素半導体装置の製造方法によれば、N1j-N2j>N1dが満たされる。すなわちドリフト層の不純物濃度に比してJFET領域の実質的な不純物濃度が高くなる。これにより、JFET領域における空乏層の拡がりを抑制することができるので、JFET領域を流れる電流経路が広くなる。
 またN2j<N2bが満たされる。すなわちJFET領域において実質的に導電型の付与に寄与しない第2導電型の不純物濃度N2jが小さくされる。これにより、JFET領域を流れるキャリアの不純物散乱が抑制されるので、JFET領域の抵抗率が小さくなる。
 上記のように本発明の炭化珪素半導体装置の製造方法によれば、JFET領域における電流経路が広く、かつJFET領域の抵抗率が小さいので、JFET領域の電気抵抗が小さくなる。これにより炭化珪素半導体装置のオン抵抗を小さくすることができる。
 上記の炭化珪素半導体装置の製造方法において、JFET領域が形成される際に、ドリフト層の上に第1導電型のエピタキシャル層が成長させられてもよい。これにより、イオン注入を用いずにJFET領域を形成することができるので、JFET領域においてイオン注入にともない結晶欠陥が発生することを避けることができる。これにより、オン抵抗をより小さくすることができる。
 上記の炭化珪素半導体装置の製造方法において、JFET領域が形成される際に、ドリフト層へ第1導電型の不純物がイオン注入されもよい。これにより、ドリフト層上において第1導電型の不純物濃度が高くされる部分を、不純物イオンの局所的注入によって選択することができる。よって、ボディ領域の位置における第1導電型の不純物濃度の増大を避けることができる。すなわち、ボディ領域において実質的に導電型の付与に寄与しない第1導電型の不純物濃度の増大を避けることができる。これにより、ボディ領域中を流れるキャリアの不純物散乱が抑制されるので、炭化珪素半導体装置のオン抵抗をより小さくすることができる。
 以上の説明から明らかなように、本発明によれば、炭化珪素半導体装置のオン抵抗を小さくすることができる。
本願発明の実施の形態1における炭化珪素半導体装置としてのMOSFETの構成を概略的に示す断面図である。 図1のMOSFETの製造方法の概略を示すフローチャートである。 図1のMOSFETの製造方法の第1工程を概略的に示す断面図である。 図1のMOSFETの製造方法の第2工程を概略的に示す断面図である。 図1のMOSFETの製造方法の第3工程を概略的に示す断面図である。 本願発明の実施の形態2における炭化珪素半導体装置としてのMOSFETの構成を概略的に示す断面図である。 図6のMOSFETの製造方法の概略を示すフローチャートである。 図6のMOSFETの製造方法の第1工程を概略的に示す断面図である。 図6のMOSFETの製造方法の第2工程を概略的に示す断面図である。 図6のMOSFETの製造方法の第3工程を概略的に示す断面図である。
 以下、図面に基づいて本発明の実施の形態を説明する。なお、以下の図面において同一または相当する部分には同一の参照番号を付し、その説明は繰り返さない。
 (実施の形態1)
 図1に示すように、本実施の形態の炭化珪素半導体装置は、特に電力用半導体装置として適したMOSFET101である。MOSFET101は、より具体的には縦型DiMOSFET(Double-Implanted MOSFET)である。MOSFET101は、炭化珪素基板1と、バッファ層2と、ドリフト層3と、1対のボディ領域4と、n領域5と、p領域6と、JFET領域7と、ゲート酸化膜91(ゲート絶縁膜)と、ソースコンタクト電極92と、ゲート電極93と、層間絶縁膜94と、ソース配線95と、ドレイン電極96とを有する。
 ドリフト層3は、バッファ層2を介して炭化珪素基板1の上面上に設けられており、電流が貫通する厚さ方向(図1における縦方向)を有する。またドリフト層3は、n型(第1導電型)の不純物濃度N1dを有する。なおドリフト層3のp型(第2導電型)の不純物濃度は実質的にゼロであり、無視し得るものである。よって不純物濃度N1dがドリフト層3の実質的な不純物濃度である。不純物濃度N1dは、たとえば1×1014cm-3以上1×1017cm-3以下である。
 バッファ層2はドリフト層3と同じ導電型、すなわちn型を有する。炭化珪素基板1はドリフト層3と同じ導電型、すなわちn型を有する。n型不純物は、たとえばN(窒素)である。ドリフト層3のn型の不純物濃度はバッファ層2のn型の不純物濃度よりも小さい。
 1対のボディ領域4は、ドリフト層3の一部の上において、互いに分離して設けられている。各ボディ領域4は、ゲート電極93によってスイッチングされるチャネル41を有する。チャネル41の長さ、すなわちチャネル長は、たとえば0.1μm以上1μm以下である。
 各ボディ領域4は、n型の不純物濃度N1bと、不純物濃度N1bよりも大きいp型の不純物濃度N2bとを有する。つまりN1b<N2bが満たされており、これによりボディ領域4はp型の導電型を有する。ボディ領域4のp型半導体としての実質的な不純物濃度N2b-N1bは、たとえば5×1016cm-3以上2×1018cm-3以下である。p型不純物は、たとえばアルミニウム(Al)またはホウ素(B)である。ボディ領域4の厚さは、たとえば0.5μm以上1μ以下である。
 n領域5は、ボディ領域4の導電型と異なる導電型、すなわちn型を有する。またn領域5はボディ領域4上においてボディ領域4に取り囲まれている。n領域5は、n型不純物として、たとえばリン(P)を有する。
 p領域6は、ボディ領域4の導電型と同じ導電型、すなわちp型を有する。p領域6はボディ領域4上においてボディ領域4に取り囲まれるとともに、n領域5に隣接している。p領域6のp型の不純物濃度は、ボディ領域4のp型の不純物濃度よりも大きい。
 JFET領域7は、ドリフト層3上においてボディ領域4に隣接している。JFET領域7の幅寸法(図1における横方向の寸法)は、たとえば1μm以上5μm以下である。
 またJFET領域7は、n型の不純物濃度N1jと、N1jよりも小さいp型の不純物濃度N2jとを有する。つまりN1j>N2jが満たされており、これによりJFET領域7はn型の導電型を有する。JFET領域7のn型半導体としての実質的な不純物濃度N1j-N2jは、たとえば1×1014cm-3以上5×1017cm-3以下である。
 またJFET領域7は、N1j-N2j>N1dが満たされるようにドープされている。すなわちJFET領域のn型半導体としての実質的な不純物濃度N1j-N2jは、ドリフト層3のn型半導体としての実質的な不純物濃度N1dに比して大きい。
 またJFET領域7は、N2j<N2bが満たされるようにドープされている。すなわちn型半導体であるJFET領域7に含まれるp型の不純物濃度は、p型半導体であるボディ領域4に含まれるp型の不純物濃度に比して小さい。
 またJFET領域7は、n型の不純物濃度N1jおよびp型の不純物濃度N2jを有するようにエピタキシャル成長させられたn型のエピタキシャル層から形成されている。ボディ領域4はこのn型のエピタキシャル層に対してp型不純物をイオン注入することでその導電型をp型に反転させることによって形成されている。よってボディ領域4のn型の不純物濃度N1bは、JFET領域のn型の不純物濃度N1jに等しい。つまりN1j=N1bが満たされている。なお厚さ方向における濃度プロファイルの変化が大きい場合、JFET領域7のn型の不純物濃度と、ボディ領域4のn型の不純物濃度との比較は、同一の深さにおいて行うものとする。またN1j=N1bが満たされているか否かの判定において、製造ばらつきおよび測定誤差の存在を鑑みれば、両者の相違が5%以内であれば両者は等しいものとみなす。
 また好ましくはJFET領域7のp型の不純物濃度N2jは実質的にゼロである。この場合、上述した関係式N1j-N2j>N1dはN1j>N1dに簡略化される。つまりドリフト層3およびJFET領域7の各々が実質的にn型不純物のみを有しており、かつドリフト層3のn型の不純物濃度に比してJFET領域7のn型の不純物濃度の方が大きい。
 また好ましくはN1j-N2j<N2b-N1bが満たされている。つまりJFET領域のn型半導体としての実質的な不純物濃度に比してボディ領域4のp型半導体としての実質的な不純物濃度の方が大きい。
 ゲート酸化膜91は、一方のn領域5の上部表面から他方のn領域5の上部表面にまで延在するように形成されている。ゲート酸化膜は、たとえば二酸化珪素(SiO)から作られている。
 ゲート電極93は、電流をスイッチングするためのものであり、ゲート酸化膜91上に配置されている。ゲート電極93は導電体から作られており、たとえば、不純物が添加されたポリシリコン、Alなどの金属、または合金から作られている。
 ソースコンタクト電極92は、一対のn領域5の各々から、ゲート酸化膜91から離れる向きに延在してp領域6まで達している。ソースコンタクト電極92は、n領域5とオーミックコンタクト可能な材料から作られており、好ましくはシリサイドから作られており、たとえばニッケルシリサイド(NiSi)から作られている。
 層間絶縁膜94は、ゲート電極93を覆っている。層間絶縁膜94は、たとえば二酸化珪素(SiO)から作られている。
 ソース配線95は、層間絶縁膜94上に配置された部分と、ソースコンタクト電極92上に配置された部分とを有する。ソース配線95は、好ましくは金属または合金から作られている。
 ドレイン電極96は、炭化珪素基板1の裏面上に配置されている。ドレイン電極96は、炭化珪素基板1とオーミックコンタクト可能な材料から作られており、好ましくはシリサイドから作られており、たとえばニッケルシリサイド(NiSi)から作られている。
 次にMOSFET101の製造方法について、以下に説明する。
 図3に示すように、まず炭化珪素基板1が準備される(図2:工程S110)。炭化珪素基板1は好ましくは単結晶構造を有する。
 次に炭化珪素基板1の上面上においてエピタキシャル成長が行われる(図2:工程S120~S140)。
 具体的には、まず炭化珪素基板1の上面上にバッファ層2がエピタキシャルに形成される(工程S120)。次にバッファ層2上にドリフト層3がエピタキシャルに形成される(工程S130)。
 次にドリフト層3上にn型のエピタキシャル層70が成長させられる(工程S140)。エピタキシャル層70は、JFET領域7のn型の不純物濃度N1jおよびp型の不純物濃度N2jのそれぞれと同じn型およびp型の不純物濃度を有するように形成される。なお上述したように、好ましくはN2jは実質的にゼロである。
 エピタキシャル層70は、JFET領域7として用いられる部分を含む。つまりエピタキシャル層70の形成によってJFET領域7が形成される。
 次に図4に示すように、エピタキシャル層70へのイオン注入が行われる(図2:工程S150および160)。具体的には、ボディ領域4が形成される(工程S150)。またn領域5およびp領域6、すなわちコンタクト領域が形成される(工程S160)。
 ボディ領域4の形成は、n型のエピタキシャル層70に対して、エピタキシャル層70のn型の不純物濃度よりも大きい不純物濃度でp型不純物をイオン注入することによって行われる。この結果、ボディ領域4は、エピタキシャル層70のn型の不純物濃度にほほ等しいn型の不純物濃度N1bと、N1bよりも大きいp型の不純物濃度N2bとを有する。
 p領域6の形成は、ボディ領域4に対してp型不純物をさらにイオン注入することにより行われる。n領域5の形成は、ボディ領域4に対してn型不純物をイオン注入することによって行われる。
 上述したイオン注入は、たとえば、二酸化珪素(SiO)から作られたマスクを用いて行われてもよい。なお工程S150およびS160の順番は任意である。
 次に、注入された不純物を活性化させるための活性化アニール(図2:工程S170)が行われる。たとえば、活性化アニールの雰囲気はアルゴン(Ar)雰囲気であり、アニール温度は1700℃であり、アニール時間は30分間である。
 次に図5に示すように、ゲート酸化膜91が形成される(図2:工程S180)。ゲート酸化膜91は、たとえば、酸素雰囲気中での炭化珪素の熱酸化によって形成することができる。たとえば、アニール温度は1300℃であり、アニール時間は60分間である。
 次に図1に示すように、ゲート電極93、ソースコンタクト電極92、およびドレイン電極96が形成される(図2:工程S190)。具体的には、以下の工程が行われる。
 まずゲート電極93が、成膜およびパターニングによって形成される。成膜方法としては、たとえばCVD(Chemical Vapor Deposition)法を用いる。次に、たとえばCVD法を用いて、ゲート電極93を覆う層間絶縁膜94が堆積される。次に、ソースコンタクト電極92を形成するための領域が確保されるように、層間絶縁膜94およびゲート酸化膜91の一部が除去される。次にソースコンタクト電極92およびドレイン電極96が形成される。このために、たとえば、蒸着法を用いたニッケル(Ni)膜の形成と、そのシリサイド化とが行われる。次に、たとえば蒸着法を用いて、ソース配線95が形成される。
 以上の手順により、MOSFET101が完成する。
 本実施の形態によれば、N1j-N2j>N1dが満たされる。すなわちドリフト層3の実質的な不純物濃度であるN1dに比して、JFET領域7の実質的な不純物濃度であるN1j-N2jの方が大きい。つまりJFET領域7の実質的な不純物濃度が高められている。これにより、JFET領域7における空乏層71(図1)の拡がりを抑制することができるので、JFET領域7を厚さ方向に流れる電流の経路をより広く確保することができる。具体的には、JFET領域7の幅方向(図1における横方向)において空乏層71の拡がりを50%以内に抑えることが可能である。
 またN2j<N2bが満たされる。すなわち、ボディ領域4のp型の不純物濃度N2bに比して、JFET領域7において実質的に導電型の付与に寄与しないp型の不純物濃度N2jが小さい。これにより、p型の不純物濃度間の関係式N2j=N2bが満たされる場合に比して、JFET領域7の不純物濃度が、導電型の付与に実質的に寄与しない不純物によって大きくなってしまうことを避けることができる。よって、JFET領域7の総不純物濃度N1j+N2jを抑制することでキャリアの不純物散乱を抑制することによりJFET領域7の抵抗率を小さくすることができる。
 上記のように、JFET領域7を流れる電流経路が広くなり、かつJFET領域7の抵抗率が小さくなることで、JFET領域7の電気抵抗が小さくなる。これによりMOSFET101のオン抵抗を小さくすることができる。
 またN1j-N2j<N2b-N1bが満たされる。これにより、JFET領域7の実質的な不純物濃度に比して、ボディ領域4における実質的な不純物濃度が高くなる。よってJFET領域7およびボディ領域4の間のpn接合からn領域5の方へ向かう空乏層71の延びが抑制される。これにより、この空乏層71がn領域5に到達しにくくなるので、MOSFET101のオフ耐圧が改善される。
 またN1j=N1bが満たされる。つまりJFET領域7のn型の不純物濃度と、ボディ領域4のn型の不純物濃度とがほぼ等しくなる。よってMOSFET101の製造において、n型の不純物濃度N1j(=N1b)を有するエピタキシャル層の一部を用いてJFET領域7を形成し、かつこの層の他部に対してp型不純物をイオン注入することでボディ領域4を形成することができる。よってJFET領域7はイオン注入を用いずに形成することができるので、JFET領域7においてはイオン注入に付随する結晶欠陥の生成を避けることができる。これによりJFET領域7の抵抗率が小さくなるので、MOSFET101のオン抵抗をより小さくすることができる。
 (実施の形態2)
 図6に示すように、本実施の形態のMOSFET102は、MOSFET101(図1)のボディ領域4、n領域5、およびp領域6のそれぞれの代わりに、ボディ領域4v、n領域5v、およびp領域6vを有する。またボディ領域4vのn型の不純物濃度N1bに関して、実施の形態1と異なりN1b=N1jが満たされておらず、代わりにN1b=N1dが満たされている。すなわちボディ領域4vのn型の不純物濃度は、ドリフト層3のn型の不純物濃度とほぼ等しい。なおドリフト層3の濃度プロファイルの変化が大きい場合は、ドリフト層3のうちボディ領域4vに面する部分の濃度を基準とする。
 なお、上記以外の構成については、上述した実施の形態1の構成とほぼ同じであるため、同一または対応する要素について同一の符号を付し、その説明を繰り返さない。
 次にMOSFET102の製造方法について、以下に説明する。
 まず工程S110およびS120(図7)が行われる。これらの工程は、実施の形態1におけるもの(図2)と同様である。
 次に図8に示すように、ドリフト層3が成膜される(図7:工程S230)。工程S230においては、工程S130(図2:実施の形態1)と異なり、最終的なMOSFET102(図6)のドリフト層3の厚さよりも厚さDTだけ余分に成膜がなされる。厚さDTはボディ領域4v(図6)の厚さに対応している。
 次に図9に示すように、イオン注入によってドリフト層3へn型不純物が添加されることでJEFT領域7vが形成される(図7:工程S240)。
 また図10に示すように、イオン注入によってドリフト層3へp型不純物が添加されることでボディ領域4vが形成される(図7:工程S250)。工程S250においては、工程S150(図2:実施の形態1)に比して、イオン注入量が少なくてもよい。このイオン注入量の差分は、おおよそN1j-N1dに対応する。
 以降、工程S160~S190(図7)が実施の形態1(図2)と同様に行われることで、MOSFET102(図6)が完成する。
 本実施の形態によれば、ボディ領域4vがドリフト層3へp型不純物を添加することによって形成されるので、ボディ領域4vのn型の不純物濃度N1bとドリフト層3のn型の不純物濃度N1dとがほぼ等しくなる。すなわちN1b=N1dが満たされる。よって、ボディ領域4vのn型の不純物濃度がドリフト層3のn型の不純物濃度よりも大きくなることを避けることができる。すなわち、p型のボディ領域4vにおいて実質的に導電型の付与に寄与しないn型の不純物濃度の増大を避けることができる。これにより、ボディ領域4v中を流れるキャリアの不純物散乱が抑制されるので、MOSFET102のオン抵抗をより小さくすることができる。
 上記の実施の形態1および2に関する説明においては第1導電型がn型でありかつ第2導電型がp型であるが、第1および第2導電型は互いに異なる導電型であればよく、よって第1導電型がp型でありかつ第2導電型がn型であってもよい。ただし第1導電型がn型でありかつ第2導電型がp型である場合の方が、逆の場合に比して、チャネル抵抗をより小さくすることができる。
 またゲート絶縁膜は酸化膜に限定されるものではなく、よって半導体装置はMOSFET以外のMISFET(Metal Insulator Semiconductor Field Effect Transistor)であってもよい。また半導体装置はMISFETに限定されるものではなく、たとえばIGBT(Insulated Gate Bipolar Transistor)であってもよい。
 また炭化珪素半導体装置の製造方法において複数のイオン注入工程が行われる場合、この複数の工程間で順番が入れ替えられてもよい。
 また不純物濃度の測定は、たとえばSIMS(Secondary Ion Mass Spectroscopy)により行い得る。
 今回開示された実施の形態はすべての点で例示であって、制限的なものではないと考えられるべきである。本発明の範囲は上記した説明ではなくて請求の範囲によって示され、請求の範囲と均等の意味、および範囲内でのすべての変更が含まれることが意図される。
 1 炭化珪素基板、2 バッファ層、3 ドリフト層、4,4v ボディ領域、5,5v n領域、6,6v p領域、7,7v JFET領域、41 チャネル、70 エピタキシャル層、71 空乏層、91 ゲート酸化膜(ゲート絶縁膜)、92 ソースコンタクト電極、93 ゲート電極、94 層間絶縁膜、95 ソース配線、96 ドレイン電極、101,102 MOSFET(炭化珪素半導体装置)。

Claims (7)

  1.  電流をスイッチングするためのゲート電極(93)を有する炭化珪素半導体装置(101)であって、
     前記電流が貫通する厚さ方向を有し、第1導電型の不純物濃度N1dを有するドリフト層(3)と、
     前記ドリフト層の一部の上に設けられ、前記ゲート電極によってスイッチングされるチャネル(41)を有し、前記第1導電型の不純物濃度N1bと、前記不純物濃度N1bよりも大きい第2導電型の不純物濃度N2bとを有するボディ領域(4)と、
     前記ドリフト層上において前記ボディ領域に隣接し、前記第1導電型の不純物濃度N1jと、前記不純物濃度N1jよりも小さい前記第2導電型の不純物濃度N2jとを有し、N1j-N2j>N1dかつN2j<N2bを満たすJFET領域(7)とを備える、炭化珪素半導体装置。
  2.  N1j-N2j<N2b-N1bが満たされる、請求項1に記載の炭化珪素半導体装置。
  3.  N1j=N1bが満たされる、請求項1または2に記載の炭化珪素半導体装置。
  4.  N1d=N1bが満たされる、請求項1または2に記載の炭化珪素半導体装置。
  5.  電流をスイッチングするためのゲート電極(93)を有する炭化珪素半導体装置(101)の製造方法であって、
     前記電流が貫通する厚さ方向を有し、第1導電型の不純物濃度N1dを有するドリフト層(3)を形成する工程と、
     前記ドリフト層の一部の上に、前記ゲート電極によってスイッチングされるチャネル(41)を有し、前記第1導電型の不純物濃度N1bと、前記不純物濃度N1bよりも大きい第2導電型の不純物濃度N2bとを有するボディ領域(4)を形成する工程と、
     前記ドリフト層上において前記ボディ領域に隣接し、前記第1導電型の不純物濃度N1jと、前記不純物濃度N1jよりも小さい前記第2導電型の不純物濃度N2jとを有し、N1j-N2j>N1dかつN2j<N2bを満たすJFET領域(7)を形成する工程とを備える、炭化珪素半導体装置の製造方法。
  6.  前記JFET領域を形成する工程は、前記ドリフト層の上に前記第1導電型のエピタキシャル層(70)を成長させる工程を含む、請求項5に記載の炭化珪素半導体装置の製造方法。
  7.  前記JFET領域を形成する工程は、前記ドリフト層へ前記第1導電型の不純物をイオン注入する工程を含む、請求項5に記載の炭化珪素半導体装置の製造方法。
PCT/JP2012/057515 2011-06-01 2012-03-23 炭化珪素半導体装置およびその製造方法 WO2012165008A1 (ja)

Priority Applications (3)

Application Number Priority Date Filing Date Title
EP12792854.7A EP2717318A4 (en) 2011-06-01 2012-03-23 SILICON CARBIDE SEMICONDUCTOR DEVICE AND METHOD OF MANUFACTURING THE SAME
CN201280021568.0A CN103548143A (zh) 2011-06-01 2012-03-23 碳化硅半导体器件及其制造方法
KR1020137028281A KR20140020976A (ko) 2011-06-01 2012-03-23 탄화규소 반도체 장치 및 그 제조 방법

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2011-123076 2011-06-01
JP2011123076A JP2012253108A (ja) 2011-06-01 2011-06-01 炭化珪素半導体装置およびその製造方法

Publications (1)

Publication Number Publication Date
WO2012165008A1 true WO2012165008A1 (ja) 2012-12-06

Family

ID=47258874

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2012/057515 WO2012165008A1 (ja) 2011-06-01 2012-03-23 炭化珪素半導体装置およびその製造方法

Country Status (7)

Country Link
US (1) US8564017B2 (ja)
EP (1) EP2717318A4 (ja)
JP (1) JP2012253108A (ja)
KR (1) KR20140020976A (ja)
CN (1) CN103548143A (ja)
TW (1) TW201251039A (ja)
WO (1) WO2012165008A1 (ja)

Families Citing this family (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9306061B2 (en) 2013-03-13 2016-04-05 Cree, Inc. Field effect transistor devices with protective regions
US9240476B2 (en) 2013-03-13 2016-01-19 Cree, Inc. Field effect transistor devices with buried well regions and epitaxial layers
US9012984B2 (en) 2013-03-13 2015-04-21 Cree, Inc. Field effect transistor devices with regrown p-layers
US9142668B2 (en) 2013-03-13 2015-09-22 Cree, Inc. Field effect transistor devices with buried well protection regions
JP2016058530A (ja) * 2014-09-09 2016-04-21 住友電気工業株式会社 炭化珪素半導体装置の製造方法
DE112016000831T5 (de) * 2015-02-20 2017-11-02 Sumitomo Electric Industries, Ltd. Siliziumkarbid-Halbleitervorrichtung
CN104966735A (zh) * 2015-05-26 2015-10-07 株洲南车时代电气股份有限公司 一种碳化硅mosfet器件及其制备方法
CN108292686B (zh) * 2015-12-02 2021-02-12 三菱电机株式会社 碳化硅外延基板及碳化硅半导体装置
KR101786738B1 (ko) 2016-05-11 2017-10-18 현대오트론 주식회사 반도체 장치
CN108091695B (zh) * 2017-12-13 2020-08-28 南京溧水高新创业投资管理有限公司 垂直双扩散场效应晶体管及其制作方法
CN111354632A (zh) * 2020-05-21 2020-06-30 江苏长晶科技有限公司 一种碳化硅元器件的掺杂方法及其制备方式
CN113053997B (zh) * 2020-12-28 2022-06-10 全球能源互联网研究院有限公司 高压碳化硅器件的结终端扩展结构及其制造方法

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2007184434A (ja) * 2006-01-10 2007-07-19 Mitsubishi Electric Corp 半導体装置および半導体装置の製造方法
WO2007108439A1 (ja) * 2006-03-22 2007-09-27 Mitsubishi Electric Corporation 電力用半導体装置
JP2009158788A (ja) 2007-12-27 2009-07-16 Oki Semiconductor Co Ltd 縦型mosfetおよび縦型mosfetの製造方法
JP2011023757A (ja) 2002-10-18 2011-02-03 National Institute Of Advanced Industrial Science & Technology 炭化ケイ素半導体装置および炭化ケイ素半導体装置の製造方法

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7221010B2 (en) * 2002-12-20 2007-05-22 Cree, Inc. Vertical JFET limited silicon carbide power metal-oxide semiconductor field effect transistors
JP4948784B2 (ja) * 2005-05-19 2012-06-06 三菱電機株式会社 半導体装置及びその製造方法

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2011023757A (ja) 2002-10-18 2011-02-03 National Institute Of Advanced Industrial Science & Technology 炭化ケイ素半導体装置および炭化ケイ素半導体装置の製造方法
JP2007184434A (ja) * 2006-01-10 2007-07-19 Mitsubishi Electric Corp 半導体装置および半導体装置の製造方法
WO2007108439A1 (ja) * 2006-03-22 2007-09-27 Mitsubishi Electric Corporation 電力用半導体装置
JP2009158788A (ja) 2007-12-27 2009-07-16 Oki Semiconductor Co Ltd 縦型mosfetおよび縦型mosfetの製造方法

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
See also references of EP2717318A4

Also Published As

Publication number Publication date
KR20140020976A (ko) 2014-02-19
JP2012253108A (ja) 2012-12-20
US20120305943A1 (en) 2012-12-06
EP2717318A4 (en) 2014-11-26
TW201251039A (en) 2012-12-16
EP2717318A1 (en) 2014-04-09
US8564017B2 (en) 2013-10-22
CN103548143A (zh) 2014-01-29

Similar Documents

Publication Publication Date Title
WO2012165008A1 (ja) 炭化珪素半導体装置およびその製造方法
JP5699628B2 (ja) 半導体装置
US8564060B2 (en) Semiconductor device with large blocking voltage and manufacturing method thereof
WO2012169224A1 (ja) 半導体装置
US9515145B2 (en) Vertical MOSFET device with steady on-resistance
US9362121B2 (en) Method of manufacturing a silicon carbide semiconductor device
JP2012243966A (ja) 半導体装置
WO2010038547A1 (ja) 炭化珪素半導体装置
US20120193643A1 (en) Semiconductor device
WO2014046073A1 (ja) 炭化珪素半導体装置およびその製造方法
JP2013004636A (ja) 炭化珪素半導体装置およびその製造方法
WO2015015926A1 (ja) 炭化珪素半導体装置およびその製造方法
US20190006471A1 (en) Silicon carbide semiconductor device and method for manufacturing same
JP2014222735A (ja) 半導体装置及びその製造方法
WO2012120731A1 (ja) 半導体装置の製造方法
JPWO2012172988A1 (ja) 炭化珪素半導体装置及び炭化珪素半導体装置の製造方法
JP5870672B2 (ja) 半導体装置
JP5626037B2 (ja) 半導体装置の製造方法
US20160163817A1 (en) Method for manufacturing silicon carbide semiconductor device
JP2014038899A (ja) 炭化珪素半導体装置およびその製造方法
JP2014222734A (ja) 半導体装置及びその製造方法
WO2015076020A1 (ja) 半導体装置
JP5673113B2 (ja) 半導体装置
US8866156B2 (en) Silicon carbide semiconductor device and method for manufacturing same

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 12792854

Country of ref document: EP

Kind code of ref document: A1

ENP Entry into the national phase

Ref document number: 20137028281

Country of ref document: KR

Kind code of ref document: A

WWE Wipo information: entry into national phase

Ref document number: 2012792854

Country of ref document: EP

NENP Non-entry into the national phase

Ref country code: DE