WO2012070540A1 - 電子部品 - Google Patents

電子部品 Download PDF

Info

Publication number
WO2012070540A1
WO2012070540A1 PCT/JP2011/076821 JP2011076821W WO2012070540A1 WO 2012070540 A1 WO2012070540 A1 WO 2012070540A1 JP 2011076821 W JP2011076821 W JP 2011076821W WO 2012070540 A1 WO2012070540 A1 WO 2012070540A1
Authority
WO
WIPO (PCT)
Prior art keywords
ground electrode
electrode
conductor pattern
electronic component
amplifier
Prior art date
Application number
PCT/JP2011/076821
Other languages
English (en)
French (fr)
Inventor
裕崇 佐竹
Original Assignee
日立金属株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 日立金属株式会社 filed Critical 日立金属株式会社
Priority to JP2012545747A priority Critical patent/JP5799959B2/ja
Priority to CN201180053567.XA priority patent/CN103190082B/zh
Priority to US13/989,292 priority patent/US9351404B2/en
Publication of WO2012070540A1 publication Critical patent/WO2012070540A1/ja

Links

Images

Classifications

    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/18Printed circuits structurally associated with non-printed electric components
    • H05K1/181Printed circuits structurally associated with non-printed electric components associated with surface mounted components
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/552Protection against radiation, e.g. light or electromagnetic waves
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/58Structural electrical arrangements for semiconductor devices not otherwise provided for, e.g. in combination with batteries
    • H01L23/64Impedance arrangements
    • H01L23/66High-frequency adaptations
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01PWAVEGUIDES; RESONATORS, LINES, OR OTHER DEVICES OF THE WAVEGUIDE TYPE
    • H01P1/00Auxiliary devices
    • H01P1/20Frequency-selective devices, e.g. filters
    • H01P1/201Filters for transverse electromagnetic waves
    • H01P1/203Strip line filters
    • H01P1/20327Electromagnetic interstage coupling
    • H01P1/20336Comb or interdigital filters
    • H01P1/20345Multilayer filters
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/189High-frequency amplifiers, e.g. radio frequency amplifiers
    • H03F3/19High-frequency amplifiers, e.g. radio frequency amplifiers with semiconductor devices only
    • H03F3/195High-frequency amplifiers, e.g. radio frequency amplifiers with semiconductor devices only in integrated circuits
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/20Power amplifiers, e.g. Class B amplifiers, Class C amplifiers
    • H03F3/24Power amplifiers, e.g. Class B amplifiers, Class C amplifiers of transmitter output stages
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/20Power amplifiers, e.g. Class B amplifiers, Class C amplifiers
    • H03F3/24Power amplifiers, e.g. Class B amplifiers, Class C amplifiers of transmitter output stages
    • H03F3/245Power amplifiers, e.g. Class B amplifiers, Class C amplifiers of transmitter output stages with semiconductor devices only
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/60Amplifiers in which coupling networks have distributed constants, e.g. with waveguide resonators
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L2224/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • H01L2224/321Disposition
    • H01L2224/32151Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/32221Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/32225Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/481Disposition
    • H01L2224/48151Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/48221Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/48225Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • H01L2224/48227Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation connecting the wire to a bond pad of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/481Disposition
    • H01L2224/48151Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/48221Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/48225Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • H01L2224/48235Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation connecting the wire to a via metallisation of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73251Location after the connecting process on different surfaces
    • H01L2224/73265Layer and wire connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/34Arrangements for cooling, heating, ventilating or temperature compensation ; Temperature sensing arrangements
    • H01L23/36Selection of materials, or shaping, to facilitate cooling or heating, e.g. heatsinks
    • H01L23/367Cooling facilitated by shape of device
    • H01L23/3677Wire-like or pin-like cooling fins or heat sinks
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/498Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
    • H01L23/49822Multilayer substrates
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/498Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
    • H01L23/49827Via connections through the substrates, e.g. pins going through the substrate, coaxial cables
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/50Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor for integrated circuit devices, e.g. power bus, number of leads
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L24/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L24/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/42Wire connectors; Manufacturing methods related thereto
    • H01L24/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L24/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/73Means for bonding being of different types provided for in two or more of groups H01L24/10, H01L24/18, H01L24/26, H01L24/34, H01L24/42, H01L24/50, H01L24/63, H01L24/71
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/00014Technical content checked by a classifier the subject-matter covered by the group, the symbol of which is combined with the symbol of this group, being disclosed without further technical details
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/14Integrated circuits
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/14Integrated circuits
    • H01L2924/141Analog devices
    • H01L2924/142HF devices
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/19Details of hybrid assemblies other than the semiconductor or other solid state devices to be connected
    • H01L2924/1905Shape
    • H01L2924/19051Impedance matching structure [e.g. balun]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/19Details of hybrid assemblies other than the semiconductor or other solid state devices to be connected
    • H01L2924/191Disposition
    • H01L2924/19101Disposition of discrete passive components
    • H01L2924/19105Disposition of discrete passive components in a side-by-side arrangement on a common die mounting substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/30Technical effects
    • H01L2924/301Electrical effects
    • H01L2924/3011Impedance
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/30Technical effects
    • H01L2924/301Electrical effects
    • H01L2924/3025Electromagnetic shielding
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2200/00Indexing scheme relating to amplifiers
    • H03F2200/06A balun, i.e. balanced to or from unbalanced converter, being present at the input of an amplifier
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2200/00Indexing scheme relating to amplifiers
    • H03F2200/09A balun, i.e. balanced to or from unbalanced converter, being present at the output of an amplifier
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2200/00Indexing scheme relating to amplifiers
    • H03F2200/165A filter circuit coupled to the input of an amplifier
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2200/00Indexing scheme relating to amplifiers
    • H03F2200/171A filter circuit coupled to the output of an amplifier
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2200/00Indexing scheme relating to amplifiers
    • H03F2200/294Indexing scheme relating to amplifiers the amplifier being a low noise amplifier [LNA]
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2200/00Indexing scheme relating to amplifiers
    • H03F2200/534Transformer coupled at the input of an amplifier
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2200/00Indexing scheme relating to amplifiers
    • H03F2200/541Transformer coupled at the output of an amplifier

Definitions

  • the present invention relates to a small electronic component suitable for a wireless communication apparatus including an amplifier semiconductor element and a high frequency circuit such as a filter.
  • Fig. 13 shows the high-frequency circuit of a wireless communication device for wireless LAN (Local Area Network).
  • This high-frequency circuit is connected to an antenna ANT, and switches between the transmission circuit TX and the reception circuit RX.
  • a filter FIL1 and a balun BAL1, and a filter FIL4, a low noise amplifier LNA, a filter FIL3, and a balun BAL2 provided in order from the antenna ANT on a path through which a reception signal of the frequency f2 passes.
  • Japanese Patent Application Laid-Open No. 09-116091 discloses a hybrid integrated circuit device 1000 in which components such as an amplifier semiconductor element 1550 are mounted on a multilayer substrate 1120 as shown in FIG.
  • the amplifier semiconductor element 1550 is soldered to the mounting electrode 1050 in the cavity portion of the multilayer substrate 1120, connected to the terminal electrode 1300 on the upper surface of the multilayer substrate 1120 by the bonding wire 1600, and sealed with the resin 1540.
  • Mounting components 1500 and 1510 such as reactance elements and resistors are mounted on the upper surface of the multilayer substrate 1120 and covered with a metal cap 2000.
  • a conductor line 1200 or the like is formed on the insulator layer of the multilayer substrate 1120, and is connected to the mounting components 1500 and 1510 via the via hole 1310 and the connection line.
  • a plurality of thermal vias 1010 are provided almost entirely below the amplifier semiconductor element 1550. The thermal via 1010 is connected to the mounting electrode 1050 and the ground electrode 1100 provided on the lower surface of the multilayer substrate 1120.
  • the thermal via 1010 which is indispensable for the heat generation countermeasure of the amplifier semiconductor element 1550, occupies most of the lower part of the amplifier semiconductor element 1550, and therefore, no other circuit can be provided in that region. Therefore, downsizing of electronic parts has been hindered.
  • a power amplifier IC (amplifier semiconductor element) 2550 is mounted on the upper surface of the multilayer substrate 2120 as shown in FIG.
  • the filter 2180 formed in the insulator layer of the multilayer substrate 2120 is disposed almost directly below the power amplifier IC 2550.
  • the power amplifier thermal via 2030 is composed of a number of ground via holes. With this configuration, it is not necessary to connect the mounting electrode 1050 on the upper surface and the ground electrode 1100 on the lower surface as in the thermal via 1010 of JP-A-09-116091, and the number of via holes can be reduced. It can be downsized.
  • the high-frequency module can be reduced in size.
  • the wiring pattern necessary for connection with the input port of the amplifier semiconductor element becomes relatively long. The longer the wiring pattern, the greater the parasitic reactance due to interference with itself and other conductor patterns.
  • the wiring pattern is formed in the same layer as the conductor pattern constituting the interdigital ⁇ / 4 resonator in the region below the amplifier semiconductor element so as to bypass the conductor pattern. ing. Further, the triplate strip line composed of the ground pattern dedicated to the wiring pattern is connected to a chip capacitor mounted on the multilayer substrate through a via hole. Although loss is prevented by such a configuration, a ground pattern dedicated to the wiring pattern is formed so as to bypass the conductor pattern, so that the area for forming the conductor pattern constituting the resonator is too small. There is. In addition, the wiring pattern is inevitably longer and the loss becomes larger.
  • an object of the present invention is to provide an electronic component that is small and excellent in electrical characteristics by preventing deterioration of electrical characteristics due to connection between a circuit block and an amplifier semiconductor element.
  • An electronic component of the present invention comprises a laminate having a plurality of insulator layers formed with a conductor pattern, and an amplifier semiconductor element mounted on a mounting electrode on the upper surface of the laminate, A first ground electrode is formed on the insulator layer near the top surface of the laminate; A second ground electrode is formed on the insulator layer near the lower surface of the laminate, The first ground electrode is connected to the mounting electrode by a plurality of via holes, A conductor pattern constituting a first circuit block is disposed in a region below the semiconductor element for amplifier between the first ground electrode and the second ground electrode, At least a part of a conductor pattern for a connection line between the first circuit block and the semiconductor element for amplifier is disposed on an insulator layer sandwiched between the mounting electrode and the first ground electrode. It is characterized by.
  • the conductor pattern for the connection line between the first circuit block and the semiconductor element for amplifier is sandwiched between the upper and lower mounting electrodes and the first ground electrode, so that it is electromagnetically shielded and protected from interference.
  • connection line conductor pattern is a strip line connected to a via hole connected to the output end of the first circuit block and a via hole connected to the terminal electrode connected to the amplifier semiconductor element. Is preferred.
  • the via hole is formed around the conductor pattern for the connection line. With this configuration, electromagnetic interference can be further reduced.
  • the conductor pattern for the power line connected to the amplifier semiconductor element is provided on at least one of the insulator layer above the first ground electrode and the insulator layer below the second ground electrode. It is preferable. With this configuration, interference between the power line conductor pattern of the amplifier semiconductor element and the conductor pattern of the first circuit block is reduced.
  • the power line conductor pattern of the amplifier semiconductor element is a conductor pattern for the connection line between the first circuit block and the amplifier semiconductor element. It is preferable that they do not overlap in the stacking direction. Further, when the power supply line conductor pattern and the connection line conductor pattern extend in the same direction on the same insulator layer, or close to each other on different insulator layers, the first ground is interposed between them. It is preferable that a via hole connecting the electrode and the mounting electrode is formed.
  • the laminate has a third ground electrode on a lower surface, and the third ground electrode is connected to the second ground electrode through a plurality of via holes.
  • the potential of the second ground electrode (ground potential) can be stabilized. Since the second ground electrode, the first ground electrode, and the mounting electrode are also connected via a plurality of via holes, the ground potential of the first ground electrode and the mounting electrode is also stabilized.
  • a plurality of via holes are formed in the insulator layer between the mounting electrode and the third ground electrode of the stacked body so as to be connected in the stacking direction and arranged in a column in the in-plane direction. It is preferable that the inside of the multilayer body between the first ground electrode and the second ground electrode is partitioned into at least two regions by the shield constituted by the via hole. Since there is a shield between the regions, electromagnetic interference is reduced.
  • the shield serves as a path (first heat dissipation path) for releasing the heat generated by the amplifier semiconductor element to the third ground electrode.
  • the shield is preferably provided on the signal output side of the amplifier semiconductor element.
  • the shield may be constituted by a plurality of rows of via holes, and the inner diameter of the shield via holes may be larger than the inner diameter of the via holes that allow high-frequency signals to pass through.
  • the above shield may be used as the first shield, and the second shield may be configured by a via hole arranged in a column that connects the first ground electrode and the second ground electrode in the stacking direction.
  • the second shield functions as a second heat dissipation path that further enhances heat dissipation.
  • the second heat radiation path includes a plurality of via holes that connect the mounting electrode and the first ground electrode, a plurality of via holes that connect the second ground electrode and the third ground electrode, and a second shield. Composed.
  • An electronic component of the present invention comprising a laminate having a plurality of insulator layers on which conductor patterns are formed and a semiconductor element for an amplifier mounted on a mounting electrode on the upper surface of the laminate is provided on the upper surface of the laminate.
  • a region below the amplifier semiconductor element is A conductor pattern constituting one circuit block is disposed, and at least a part of a conductor pattern for a connection line between the first circuit block and the amplifier semiconductor element is the mounting electrode and the first ground. Since it is disposed on the insulator layer sandwiched between the electrodes, the connection line between the first circuit block and the amplifier semiconductor element is electromagnetically shielded and protected from interference. Therefore, the electronic component of the present invention has excellent performance while being small.
  • FIG. 2 is a cross-sectional view taken along line X-X ′ in FIG. 1. It is a fragmentary top view which shows the conductor pattern and via hole which were formed in the insulator layer between the upper surface and the 1st ground electrode in the laminated body which comprises the electronic component by one embodiment of this invention. It is a fragmentary top view which shows the insulator layer in which the 1st ground electrode was formed in the laminated body which comprises the electronic component by one embodiment of this invention.
  • FIG. 4 is a partial plan view showing a conductor pattern and a via hole formed in an insulator layer located between a first ground electrode and a second ground electrode in a multilayer body constituting an electronic component according to an embodiment of the present invention. is there. It is a block diagram which shows the circuit which comprises the electronic component by one embodiment of this invention.
  • FIG. 7 is a diagram showing an equivalent circuit of the circuit of FIG. It is a perspective view which shows the external appearance of the electronic component by other embodiment of this invention. It is a figure which shows the equivalent circuit of the electronic component by other embodiment of this invention. It is a top view which shows the lower surface of the electronic component by other embodiment of this invention.
  • FIG. 3 is a cross-sectional view showing an internal structure of a hybrid integrated circuit device disclosed in Japanese Patent Application Laid-Open No. 09-116091.
  • FIG. 3 is a cross-sectional view showing an internal structure of a high-frequency module disclosed in Japanese Unexamined Patent Publication No. 2009-182903.
  • FIGS. 1 to 7 show an electronic component 1 according to a first embodiment of the present invention.
  • the insulator layers L1 to L4 shown in FIG. 1 and FIGS. 3 to 5 are essential layers, but the electronic component 1 of the present invention also has other insulator layers. Therefore, the insulating layers having consecutive reference numbers are not necessarily adjacent to each other, for example, another insulating layer is provided between the insulating layer L3 shown in FIG. 4 and the insulating layer L4 shown in FIG. It may be interposed.
  • This electronic component 1 includes a laminated body 100 having a plurality of insulator layers on which conductor patterns are formed, and an amplifier semiconductor element 60 mounted on the mounting electrode 11 on the upper surface of the laminated body 100.
  • the first ground electrode 10a is formed on the insulator layer near the upper surface of the multilayer body 100
  • the second ground electrode 10b is formed on the insulator layer near the lower surface of the multilayer body 100
  • the first ground electrode 10a is connected to the mounting electrode 11 by a plurality of via holes 20,
  • a conductor pattern constituting the first circuit block 70 is disposed in a region below the amplifier semiconductor element 60 between the first ground electrode 10a and the second ground electrode 10b. At least a part of the conductor pattern for the connection line between the first circuit block 70 and the amplifier semiconductor element 60 is disposed on the insulator layer L2 sandwiched between the mounting electrode 11 and the first ground electrode 10a. .
  • the mounting electrode 11 for mounting the amplifier semiconductor element 60 on the upper surface of the multilayer body 100 (the surface of the uppermost insulator layer L1) constituting the electronic component 1 of the present invention, and A terminal electrode 13 for mounting the chip component 90 is formed.
  • a terminal electrode Bt1 connected to the amplifier semiconductor element 60 is also formed adjacent to the mounting electrode 11 on the upper surface of the multilayer body 100.
  • a plurality of via holes 20 (shown by black circles and circles including X) are provided on almost the entire surface of the mounting electrode 11.
  • an input terminal P1a is provided at a position close to the terminal electrode Bt1, and the input terminal P1a is connected to the terminal electrode Bt1 by a bonding wire BW. Yes.
  • the first ground electrode 10a is formed on the insulator layer near the upper surface of the laminate 100, and the second ground electrode 10b is formed on the insulator layer near the lower surface.
  • each of the first and second ground electrodes 10a and 10b is formed with a conductor pattern that covers almost the entire surface of the insulator layer. However, in order to prevent parasitic capacitance, the via hole 21 and the conductor are formed. The part around the pattern is removed.
  • a conductor pattern of the first circuit block 70 is formed in a region between the first and second ground electrodes 10a and 10b in the multilayer body 100.
  • the first circuit block 70 (filter) is formed on the insulator layer L2 between the upper surface (the uppermost insulator layer L1) of the multilayer body 100 and the first ground electrode 10a.
  • a conductor pattern LL composed of a strip line connected to the via hole 22a connected to the output terminal of the first electrode and the via hole 22b connected to the terminal electrode Bt1 (connected to the amplifier semiconductor element 60) extends substantially linearly. Yes. Since the conductor pattern LL disposed between the mounting electrode 11 and the first ground electrode 10a is connected to the first circuit block 70 and the terminal electrode Bt1 in the stacking direction via the via holes 22a and 22b, the terminal The connection between the electrode Bt1 and the first circuit block 70 can be shortened.
  • the conductor pattern LL is sandwiched between the mounting electrode 11 having the ground potential and the first ground electrode 10a in this way, the characteristic impedance is lower than the normalized impedance, but the first circuit block including the conductor pattern LL is included. Since the impedance on the output side of the conductor pattern LL can be optimized by designing 70, deterioration of the high frequency characteristics can be prevented.
  • a control signal conductive pattern Vb may be provided at a position close to the conductor pattern LL. In order to avoid interference, it is preferable that the conductive pattern Vb does not overlap with the terminal electrode Bt1 in the stacking direction. As shown in FIGS. 1 and 3, if a via hole 20 (indicated by a cross in the figure) connecting the mounting electrode 11 and the first ground electrode 10a is arranged around the conductor pattern LL, the influence of noise is further increased. Can be eliminated.
  • the terminal electrode Bt1 connected to the first circuit block 70 via the conductor pattern LL is connected to the input terminal P1a of the amplifier semiconductor element 60 via a plurality of bonding wires BW.
  • the output terminal P1b of the amplifier semiconductor element 60 is connected to the upper terminal electrode M1 via a plurality of bonding wires BW, and the terminal electrode M1 is connected to the lower right terminal electrode 95 via the second circuit block 50. Has been.
  • a terminal electrode 95 for mounting on a circuit board and a third ground electrode 12 connected to the second ground electrode 10b through a plurality of via holes 20 are formed on the lower surface of the laminate 100.
  • the third ground electrode 12 is formed of a conductor pattern that covers a wide area including the central portion of the lower surface of the multilayer body 100.
  • a terminal electrode 95 for mounting on the circuit board is formed around the third ground electrode 12.
  • the terminal electrode 95 functions as input / output ports P1, P2 +, P2-, a ground port, power supply ports Vcc1, Vcc2, Vatt, Vb, VVd, and the like.
  • the input / output terminal P1 is an unbalanced terminal, and the input / output terminals P2 + and P2- are balanced terminals.
  • the terminal electrode on the lower surface of the laminate 100 is an LGA (Land Grid Array), but may be a BGA (Ball Grid Array).
  • a terminal electrode may be provided on the side surface of the laminate 100.
  • the first shield 30 is composed of a plurality of via holes 20 (indicated by black circles) arranged in three columns.
  • the first shield 30 is formed in a region that does not exceed 1/2 of the area of the mounting electrode 11 below the signal output side of the amplifier semiconductor element 60. Since the signal output side of the amplifier semiconductor element 60 is hotter than other parts, the heat of the amplifier semiconductor element 60 is dissipated to the circuit board (heat conduction) by the first shield 30 provided in the lower region. Is done.
  • the electronic component 1 further includes a second shield 35 that connects the first ground electrode 10a and the second ground electrode 10b. Similar to the first shield 30, the second shield 35 is constituted by vertical via holes 20 continuous in the stacking direction. The second shield 35 is provided at a position separated from the first shield 30 so as not to overlap the amplifier semiconductor element 60 in the stacking direction. In the illustrated example, both are substantially parallel, but the present invention is not limited to this.
  • the first and second shields 30 and 35 do not have to be linear. 4 and 5, the via holes 20 constituting the first shield 30 are indicated by black circles, the via holes 20 constituting the second shield 35 are indicated by lattice-shaped circles, and transmission paths for high-frequency signals and semiconductor control signals. Other via holes 21 that are equal are indicated by white circles.
  • the laminated body 100 is partitioned into at least three regions (first to third regions 71, 51, 81) by the first and second shields 30, 35 and the first and second ground electrodes 10a, 10b. ing.
  • Each region 51, 71, 81 is electromagnetically partitioned by the first and second shields 30, 35 and the first and second ground electrodes 10a, 10b.
  • a first region 71 sandwiched between the first shield 30 and the second shield 35 between the first and second ground electrodes 10a, 10b is located in a region below the mounting electrode 11, and there is a first region 71.
  • Conductor patterns constituting one circuit block 70 are arranged.
  • a conductor pattern constituting the second circuit block 50 is disposed in the second region 51 defined by the first shield 30 and the first and second ground electrodes 10a and 10b.
  • a conductor pattern constituting the third circuit block 80 is disposed in the third region 81 defined by the second shield 35 and the first and second ground electrodes 10a and 10b.
  • the first circuit block 70 disposed in the first region 71 is a band-pass filter
  • the block 50 is a low-pass filter
  • the third circuit block 80 arranged in the third region 81 is a balun.
  • connection between the circuit blocks 50, 70, and 80 and the connection between them and the terminal electrodes on the upper and lower surfaces of the laminate 100 are schematically indicated by arrows. These connections are made through via holes and conductor patterns (not shown). Specifically, the lower left terminal electrode 95 a in FIG. 2 is connected to the third circuit block 80, and the third circuit block 80 is connected to the first circuit block 70. Even if the connection between the first and third circuit blocks 70 and 80 is connected via the connection means in the laminate 100, other circuit blocks such as a filter provided on the circuit board outside the laminate 100 are connected. You may connect via.
  • the power supply line connected to each power supply terminal Vcc1, Vcc2, Vatt, Vb, Vd and the power supply line connected to the amplifier semiconductor element 60 and the balun 80 are connected to the first ground electrode 10a and the upper surface of the multilayer body 100. If formed on the insulating layer between the second ground electrode 10b and the lower surface of the multilayer body 100, interference between the circuit blocks 50, 70, 80 and between them and the circuit board, mounted components, and power line Interference can be suppressed.
  • the heat generated by the amplifier semiconductor element 60 is mainly radiated to the circuit board via the first shield 30, but part of the heat is also radiated to the circuit board via the second shield 35. Therefore, the first shield 30 is called a main heat dissipation path of the amplifier semiconductor element 60, and the second shield 35 is called a sub heat dissipation path of the amplifier semiconductor element 60. Since both the first and second shields 30 and 35 are densely arranged via holes, heat conduction from the terminal electrode 11 to the circuit board through the first to third ground electrodes 10a, 10b, and 12 is performed. Can be done efficiently.
  • FIGS. 8 to 12 show an electronic component 1 according to a second embodiment of the present invention.
  • the electronic component 1 is used in a high frequency transmission / reception circuit unit of a wireless LAN wireless communication device, and includes a plurality of filters and a balun, and a high frequency amplifier, a low noise amplifier, and a high frequency switch are mounted on a laminate.
  • Fig. 9 shows the equivalent circuit of electronic component 1.
  • a SPDT (single pole double throw type) high frequency switch 40 is connected to the antenna port ANT via a matching circuit 45, and a transmission signal path connected to the high frequency switch 40 includes a balun 80, a filter 70, a high frequency amplifier 60, A matching circuit 50 and a filter 54 are provided, and a balun 82, a filter 72, a low noise amplifier 61, and a filter 52 are provided in the path of the received signal.
  • the semiconductor elements constituting each of the high-frequency switch 40, the high-frequency amplifier 60, and the low-noise amplifier 61 are mounted on the multilayer body 100, and other circuits are formed by conductor patterns in the multilayer body 100.
  • the DC cut capacitor, the high frequency amplifier 60, the low noise amplifier 61, and the like are mounted on the multilayer body 100.
  • Semiconductor elements used for the high-frequency amplifier 60, the low-noise amplifier 61, the high-frequency switch 40, etc., and chip components such as capacitance that cannot be built in the multilayer body 100 are mounted on the upper surface of the multilayer body 100 and sealed with a resin 120 as shown in FIG. It has been stopped.
  • FIG. 10 shows the lower surface of the electronic component 1.
  • a plurality of terminal electrodes are formed on the lower surface side, and the reference numerals given to the terminal electrodes correspond to the ports of the equivalent circuit of the electronic component shown in FIG.
  • a third ground electrode 12 connected to the second ground electrode 10b through a via hole is provided in the center of the lower surface.
  • the third ground electrode 12 provides a stable ground potential and improves the connection strength with the circuit board.
  • Each terminal electrode is formed along each side of the third ground electrode 12.
  • a ground port GND, an antenna port ANT, and a non-connection port NC are formed along the first side of the third ground electrode 12 (right side in FIG. 10).
  • the voltage ports Vcc1, Vatt, Vb, Vcc2, the input port Pa of the filter 70, and the output port Pb of the balun 80 are formed along the second side (lower side in FIG. 10) adjacent to the first side. Yes.
  • the voltage supply terminals VcL, VbL, Vr, Vt, the output port Pc of the filter 72, and the input port PVd of the balun 82 are formed along the third side (upper side in FIG. 10) opposite to the second side. Yes.
  • FIG. 11 schematically shows the arrangement of filters, baluns, and the like formed on the insulator layer constituting the laminate 100.
  • the stacked body 100 is composed of 18 layers, but the layers between the insulator layers L4 and L5 and between the insulator layers L5 and L6 are not shown.
  • the electronic component 1 has ground electrodes on different insulator layers L3, L7, L9, and L11.
  • a fourth ground electrode 10c (GND2, GND3) is provided between the first ground electrode 10a (GND1) and the second ground electrode 10b (GND4).
  • the ground electrodes GND1 to GND4 are connected by a plurality of shields composed of a plurality of via holes arranged in tandem, and divide the inside of the multilayer body 100 into seven regions A to G (described in the insulator layer L4).
  • via holes connected to the ground electrodes GND1 to GND4 are indicated by black circles, and other via holes are indicated by white circles.
  • the amplifier semiconductor element 60 is mounted on the mounting electrode 11 formed on the upper surface of the stacked body 100 and above the region B.
  • a first shield 30 extending from the upper surface of the multilayer body 100 to the third ground electrode 12 on the lower surface is formed between the region B and the region C, and the second shield 35 is formed between the region A and the region B. Is formed.
  • a shield is formed between the other regions by the via hole 20 that connects the first ground electrode 10a and the second ground electrode 10b. Functions as a route.
  • the first shield 30 is composed of via holes arranged in a straight line from the upper surface to the lower surface of the laminate 1.
  • the via holes constituting the second shield 35 are different between the upper layer side and the lower layer side with the fourth ground electrode 10c (GND2) formed in the insulator layer L7 as a boundary.
  • the via hole on the upper layer side and the via hole on the lower layer side Are connected in steps.
  • the balun 80 is formed in the region A, the filter 70 is formed in the region B, the conductor pattern of the filter 54 and the matching circuit 50 is formed in the region C, the balun 82 is formed in the region D, the filter 72 is formed in the region E, and the region F is formed.
  • the conductor pattern of the filter 52 is formed, and the conductor pattern of the matching circuit 45 is formed in the region G.
  • the conductor pattern of the filter 70 (first circuit block) is provided in the region B.
  • the conductor pattern constituting the resonator is formed in the insulator layer L5, and the capacitance is provided in the insulator layers L8 and L10.
  • a conductor pattern is formed.
  • One of the conductor patterns for capacitance on the insulator layer L8 is connected to the conductor pattern LL formed in the insulator layer L2 through via holes provided in the insulator layers L2 to L7.
  • the conductor pattern LL is sandwiched between the mounting electrode 11 on the insulator layer L1 and the first ground electrode 10a formed on the insulator layer L3, and further, the insulator layer L1 and the first ground electrode 10a are formed around the conductor pattern LL.
  • a via hole for connection is provided.
  • the conductor pattern LL formed on the insulator layer L2 is connected to the terminal electrode Bt1 formed on the insulator layer L1 through a via hole as shown by a dashed line. Since the distance between the first circuit block 70 and the terminal electrode Bt1 is shorter than the conventional configuration in which the circuit block is arranged below the amplifier semiconductor element, interference is reduced.
  • a power line to the amplifier or the like (same as the port in FIG. 9) is formed on the insulator layers L2 and L12 outside the first and second ground electrodes 10a and 10b.
  • each of them is less susceptible to noise.
  • via holes connected to the ground electrode are provided between the power lines.
  • Fig. 12 shows the arrangement of terminal electrodes and mounting components formed on the top surface of the laminate.
  • the reference numerals of the main elements shown in FIG. 12 correspond to the reference numerals attached to the ports of the equivalent circuit shown in FIG.
  • Port Bt1 of filter 70 formed by the conductor pattern in the multilayer, ports M1 and M2 of matching circuit 50, ports Lt1 and Lt2 of filter 54, port A1 of matching circuit 45, port Br3 of filter 72, and port of filter 52 Br1 and Br2 are connected to a terminal electrode formed on the upper surface of the laminate 100. Therefore, the connection between the circuits is performed by the bonding wire BW used for the connection with the mounted chip component or the semiconductor element such as an amplifier or a switch.
  • each circuit block is configured by dividing the interior of the multilayer body into a plurality of electromagnetically shielded regions by a plurality of ground electrodes at different stack positions and a shield that electrically connects the ground electrodes.
  • each area is shielded and interference between circuit blocks is prevented.
  • Each insulator layer constituting the laminate 100 can be formed of a ceramic dielectric, a resin, or a composite material of resin and ceramic. Lamination of the insulator layer on which the conductor pattern is formed can be performed by a known method. For example, when a ceramic dielectric is used for the insulator layer, it can be laminated by LTCC (low temperature co-fired ceramic) technology or HTCC (high temperature co-fired ceramic) technology. Moreover, when using resin for an insulator layer, it can laminate
  • LTCC low temperature co-fired ceramic
  • HTCC high temperature co-fired ceramic
  • a predetermined conductive pattern is formed by printing a conductive paste such as Ag or Cu on an insulating layer of 10 to 200 ⁇ m thick made of a ceramic dielectric that can be sintered at a low temperature of 1000 ° C or less.
  • a laminated body 100 is formed by laminating a plurality of ceramic green sheets and sintering them integrally.
  • ceramic dielectrics that can be sintered at low temperatures include: (a) ceramics with Al, Si and Sr as main components and Ti, Bi, Cu, Mn, Na, K, etc. as subcomponents, and (b) Al. , Mg, Si and Gd, and (c) ceramics containing Al, Si, Zr and Mg.

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Electromagnetism (AREA)
  • General Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Computer Hardware Design (AREA)
  • Health & Medical Sciences (AREA)
  • Toxicology (AREA)
  • Production Of Multi-Layered Print Wiring Board (AREA)
  • Semiconductor Integrated Circuits (AREA)
  • Transceivers (AREA)

Abstract

 導体パターンが形成された複数の絶縁体層を有する積層体と、前記積層体の上面の実装電極に搭載されに増幅器用半導体素子とを具備し、前記積層体の上面に近い絶縁体層に第一のグランド電極が形成されており、前記積層体の下面に近い絶縁体層に第二のグランド電極が形成されており、前記第一のグランド電極は前記実装電極に複数のビアホールで接続されており、前記第一のグランド電極と前記第二のグランド電極との間で前記増幅器用半導体素子の下方の領域に、第一の回路ブロックを構成する導体パターンが配置されており、前記第一の回路ブロックと前記増幅器用半導体素子との接続線路用の導体パターンの少なくとも一部が前記実装電極と前記第一のグランド電極とに挟まれた絶縁体層に配置されている電子部品。

Description

電子部品
 本発明は増幅器用半導体素子とフィルタ等の高周波回路とを具備する無線通信装置に好適な小型の電子部品に関する。
 図13は無線LAN(Local Area Network)用の無線通信装置の高周波回路を示す。この高周波回路は、アンテナANTに接続され、送信回路TXと受信回路RXとの接続を切り替える高周波スイッチSWと、周波数f1の送信信号が通過する経路にアンテナANTから順に設けられたフィルタFIL2、増幅器PA、フィルタFIL1及びバランBAL1と、周波数f2の受信信号が通過する経路にアンテナANTから順に設けられたフィルタFIL4、ローノイズアンプLNA、フィルタFIL3及びバランBAL2とを有する。
 携帯電話等の無線通信装置の小型化は著しく、それに伴って高周波回路及びそれに用いる電子部品も急速に小型化されている。電子部品の小型化の一例として、特開平09-116091号は、図14に示すように、多層基板1120に増幅器用半導体素子1550等の部品を搭載した混成集積回路装置1000を開示している。増幅器用半導体素子1550は多層基板1120のキャビティ部の実装電極1050に半田付けされ、ボンディングワイヤ1600により多層基板1120の上面の端子電極1300に接続され、樹脂1540により封止されている。リアクタンス素子、抵抗等の実装部品1500,1510は多層基板1120の上面に搭載され、金属キャップ2000で覆われている。多層基板1120の絶縁体層には導体線路1200等が形成されており、ビアホール1310及び接続線路を介して実装部品1500,1510に接続されている。増幅器用半導体素子1550の下方ほぼ全体に複数のサーマルビア1010が設けられている。サーマルビア1010は実装電極1050、及び多層基板1120の下面に設けられたグランド電極1100に接続されている。
 増幅器用半導体素子1550の発熱対策に必須なサーマルビア1010は、図14に示すように、増幅器用半導体素子1550の下方の大部分を占めるため、その領域に他の回路を設けることができない。そのため、電子部品の小型化が阻害されてきた。
 これに対して、特開2009-182903号に開示された高周波モジュール(電子部品)2000では、図15に示すように、多層基板2120の上面にパワーアンプIC(増幅器用半導体素子)2550が実装されており、多層基板2120の絶縁体層に形成されたフィルタ2180はパワーアンプIC 2550のほぼ直下に配置されている。パワーアンプ用サーマルビア2030は多数のグランドビアホールにより構成されている。この構成により、特開平09-116091号のサーマルビア1010のように上面の実装電極1050と下面のグランド電極1100とを接続する必要がなく、ビアホールの数も少なくすることができるので、高周波モジュールを小型化することができる。
 特開2009-182903号のように増幅器用半導体素子の下方の領域にフィルタを配置すれば、高周波モジュールを小型化できる。しかし、通常フィルタの入力ポートと出力ポートは離れた位置にあるため、増幅器用半導体素子の入力ポートとの接続に必要な配線パターンが比較的長くなってしまう。配線パターンが長くなる程、それ自体や他の導体パターンとの干渉による寄生リアクタンスが大きくなる。
 特開2009-182903号では、上記配線パターンは、増幅器用半導体素子の下方の領域においてインターディジタル型λ/4共振器を構成する導体パターンと同じ層で、前記導体パターンを迂回するように形成されている。また、配線パターン専用のグランドパターンからなるトリプレートストリップ線路はビアホールを介して多層基板に実装されたチップコンデンサに接続されている。このような構成により損失を防止しているが、導体パターンを迂回するように配線パターン専用のグランドパターンを形成しているため、共振器を構成する導体パターンを形成する面積が少なくなり過ぎるという問題がある。また配線パターンが必然的に長くなり、損失が大きくなる。
 従って、本発明の目的は、回路ブロックと増幅器用半導体素子との接続による電気的特性の劣化を防ぎ、小型で電気的特性に優れた電子部品を提供することである。
 本発明の電子部品は、導体パターンが形成された複数の絶縁体層を有する積層体と、前記積層体の上面の実装電極に搭載されに増幅器用半導体素子とを具備し、
 前記積層体の上面に近い絶縁体層に第一のグランド電極が形成されており、
 前記積層体の下面に近い絶縁体層に第二のグランド電極が形成されており、
 前記第一のグランド電極は前記実装電極に複数のビアホールで接続されており、
 前記第一のグランド電極と前記第二のグランド電極との間で前記増幅器用半導体素子の下方の領域に、第一の回路ブロックを構成する導体パターンが配置されており、
 前記第一の回路ブロックと前記増幅器用半導体素子との接続線路用の導体パターンの少なくとも一部が、前記実装電極と前記第一のグランド電極とに挟まれた絶縁体層に配置されていることを特徴とする。
 このように第一の回路ブロックと増幅器用半導体素子との接続線路用の導体パターンは、上下の実装電極と第一のグランド電極に挟まれているため、電磁気的にシールドされ、干渉から保護される。
 前記接続線路用導体パターンは、前記第一の回路ブロックの出力端に接続されたビアホールと、前記増幅器用半導体素子に接続された前記端子電極に接続されたビアホールとに接続されたストリップラインであるのが好ましい。
 前記ビアホールは、前記接続線路用の導体パターンの周囲に形成されているのが好ましい。この構成により、電磁気的な干渉をいっそう低減することができる。
 前記増幅器用半導体素子に接続される電源線路用の導体パターンは、前記第一のグランド電極より上側の絶縁体層、及び前記第二のグランド電極より下側の絶縁体層の少なくとも一方に設けられているのが好ましい。この構成により、増幅器用半導体素子の電源線路用導体パターンと第一の回路ブロックの導体パターンとの干渉が低減される。
 増幅器用半導体素子の電源線路用導体パターンが第一のグランド電極の上側に配置されている場合、前記電源線路用導体パターンは第一の回路ブロックと増幅器用半導体素子との接続線路用の導体パターンと積層方向に重ならないのが好ましい。また電源線路用導体パターン及び接続線路用導体パターンが同じ絶縁体層上で同方向に伸びている場合、又は異なる絶縁体層上で近接している場合、両者の間に、前記第一のグランド電極と前記実装電極とを接続するビアホールが形成されているのが好ましい。
 前記積層体は下面に第三のグランド電極を有し、前記第三のグランド電極は前記第二のグランド電極に複数のビアホールを介して接続されているのが好ましい。この構成により、前記第二のグランド電極の電位(グランド電位)を安定化できる。第二のグランド電極と第一のグランド電極及び実装電極とも複数のビアホールを介して接続されているので、第一のグランド電極及び実装電極のグランド電位も安定化する。
 前記積層体の前記実装電極と前記第三のグランド電極との間の絶縁体層に、積層方向に接続するとともに面内方向に縦列配置となるように複数のビアホールが形成されており、縦列配置の前記ビアホールにより構成されたシールドにより、前記第一のグランド電極と前記第二のグランド電極との間の前記積層体の内部が少なくとも2つの領域に区画されているのが好ましい。領域間にはシールドが存在するので、電磁気的な干渉が低減する。
 前記シールドは、増幅器用半導体素子が発生する熱を第三のグランド電極に逃がす経路(第一の放熱経路)となる。前記シールドは増幅器用半導体素子の信号出力側に設けるのが好ましい。放熱性を高めるために、シールドを複数列のビアホールにより構成しても良く、またシールド用ビアホールの内径を高周波信号を通過させるビアホールの内径より大きくしても良い。
 上記シールドを第一のシールドとし、さらに第一のグランド電極と第二のグランド電極とを積層方向に接続する縦列配置のビアホールにより第二のシールドを構成しても良い。第二のシールドは、放熱性をいっそう高める第二の放熱経路として機能する。第二の放熱経路は、実装電極と第一のグランド電極とを接続する複数のビアホールと、第二のグランド電極と第三のグランド電極とを接続する複数のビアホールと、第二のシールドとにより構成される。
 導体パターンが形成された複数の絶縁体層を有する積層体と、前記積層体の上面の実装電極に搭載されに増幅器用半導体素子とを具備する本発明の電子部品は、前記積層体の上面に近い絶縁体層に形成された第一のグランド電極と前記積層体の下面に近い絶縁体層に形成された第二のグランド電極との間で、前記増幅器用半導体素子の下方の領域に、第一の回路ブロックを構成する導体パターンが配置されており、かつ前記第一の回路ブロックと前記増幅器用半導体素子との接続線路用の導体パターンの少なくとも一部が前記実装電極と前記第一のグランド電極とに挟まれた絶縁体層に配置されているので、第一の回路ブロックと増幅器用半導体素子との接続線路が電磁気的にシールドされ、干渉から保護される。そのため、本発明の電子部品は小型でありながら優れた性能を有する。
本発明の一実施態様による電子部品を示す上面図である。 図1のX-X’断面図である。 本発明の一実施態様による電子部品を構成する積層体内で、上面と第一のグランド電極との間の絶縁体層に形成された導体パターン及びビアホールを示す部分平面図である。 本発明の一実施態様による電子部品を構成する積層体内で、第一のグランド電極が形成された絶縁体層を示す部分平面図である。 本発明の一実施態様による電子部品を構成する積層体内で、第一のグランド電極と第二のグランド電極との間に位置する絶縁体層に形成された導体パターン及びビアホールを示す部分平面図である。 本発明の一実施態様による電子部品を構成する回路を示すブロック図である。 図6の回路の等価回路を示す図である。 本発明の他の実施態様による電子部品の外観を示す斜視図である。 本発明の他の実施態様による電子部品の等価回路を示す図である。 本発明の他の実施態様による電子部品の下面を示す平面図である。 本発明の他の実施態様による電子部品を構成する積層体の内部構造を示す分解斜視図である。 本発明の他の実施態様による電子部品の上面を示す平面図である。 無線通信装置用の従来の高周波回路を示すブロック図である。 特開平09-116091号に開示された混成集積回路装置の内部構造を示す断面図である。 特開2009-182903号に開示された高周波モジュールの内部構造を示す断面図である。
 本発明の実施形態を添付図面を参照して詳細に説明するが、特に断りがなければ一つの実施形態に関する説明は他の実施形態にも適用される。また下記説明は限定的ではなく、本発明の技術的思想の範囲内で種々の変更をしても良い。
[1] 第一の実施態様
 図1~図7は本発明の第一の実施態様による電子部品1を示す。図1及び図3~5に示す絶縁体層L1~L4は必須の層であるが、本発明の電子部品1はそれら以外の絶縁体層も有している。従って、連続する参照番号を有する絶縁体層同士が隣接しているとは限らず、例えば図4に示す絶縁体層L3と図5に示す絶縁体層L4との間に別の絶縁体層が介在していても良い。
 この電子部品1は、導体パターンが形成された複数の絶縁体層を有する積層体100と、積層体100の上面の実装電極11に搭載されに増幅器用半導体素子60とを具備し、
 積層体100の上面に近い絶縁体層に第一のグランド電極10aが形成されており、
 積層体100の下面に近い絶縁体層に第二のグランド電極10bが形成されており、
 第一のグランド電極10aは実装電極11に複数のビアホール20で接続されており、
 第一のグランド電極10aと第二のグランド電極10bとの間で増幅器用半導体素子60の下方の領域に、第一の回路ブロック70を構成する導体パターンが配置されており、
 第一の回路ブロック70と増幅器用半導体素子60との接続線路用の導体パターンの少なくとも一部が、実装電極11と第一のグランド電極10aとに挟まれた絶縁体層L2に配置されている。
 図1に示すように、本発明の電子部品1を構成する積層体100の上面(最上層の絶縁体層L1の表面)には、増幅器用半導体素子60を搭載するための実装電極11、及びチップ部品90を搭載するための端子電極13が形成されている。積層体100の上面にはまた、増幅器用半導体素子60に接続された端子電極Bt1が実装電極11に隣接して形成されている。実装電極11のほぼ全面に複数のビアホール20(黒丸、及びXを含む丸で示す)が設けられている。実装電極11に半田付けされた増幅器用半導体素子60の上面には、端子電極Bt1と近接する位置に入力端子P1aが設けられており、入力端子P1aはボンディングワイヤBWで端子電極Bt1に接続されている。
 積層体100の上面に近い絶縁体層に第一のグランド電極10aが形成されており、下面に近い絶縁体層に第二のグランド電極10bが形成されている。図4に示すように、第一及び第二のグランド電極10a,10bの各々は、絶縁体層のほぼ全面を覆う導体パターンで形成されているが、寄生容量を防止するためにビアホール21及び導体パターンの周囲の部分は除かれている。積層体100内で第一及び第二のグランド電極10a,10bの間の領域には、第一の回路ブロック70の導体パターンが形成されている。
 図2及び図3に示すように、積層体100の上面(最上の絶縁体層L1)と第一のグランド電極10aとの間の絶縁体層L2上に、第一の回路ブロック70(フィルタ)の出力端に接続するビアホール22aと端子電極Bt1(増幅器用半導体素子60に接続されている)に接続するビアホール22bとに接続されたストリップラインからなる導体パターンLLがほぼ直線状に延在している。実装電極11と第一のグランド電極10aとの間に配置された導体パターンLLは第一の回路ブロック70と端子電極Bt1とにビアホール22a,22bを介して積層方向に接続されているので、端子電極Bt1と第一の回路ブロック70との間の接続を短くできる。このように導体パターンLLはグランド電位を有する実装電極11及び第一のグランド電極10aに挟まれているため、その特性インピーダンスは正規化インピーダンスより低いが、導体パターンLLを含めて第一の回路ブロック70を設計することにより導体パターンLLの出力側のインピーダンスを最適化できるため、高周波特性の劣化を防止できる。
 図3に示すように、導体パターンLLと近接する位置に制御信号用の導電パターンVbを設けても良い。干渉を避けるために、導電パターンVbは端子電極Bt1と積層方向に重ならないのが好ましい。図1及び図3に示すように、導体パターンLLの周囲に、実装電極11と第一のグランド電極10aとを接続するビアホール20(図中丸に×で表示)を配置すると、ノイズの影響をいっそう排除することができる。
 導体パターンLLを介して第一の回路ブロック70に接続された端子電極Bt1は、複数のボンディングワイヤBWを介して増幅器用半導体素子60の入力端子P1aに接続されている。増幅器用半導体素子60の出力端子P1bは複数のボンディングワイヤBWを介して上面の端子電極M1に接続されており、端子電極M1は第二の回路ブロック50を介して右下の端子電極95に接続されている。
 積層体100の下面には回路基板に実装するための端子電極95、及び複数のビアホール20を介して第二のグランド電極10bに接続された第三のグランド電極12が形成されている。第三のグランド電極12は積層体100の下面の中央部を含む広い領域を覆う導体パターンで形成されている。第三のグランド電極12の周囲に、回路基板に実装するための端子電極95が形成されている。端子電極95は、入出力ポートP1,P2+,P2-、グランドポート、電源ポートVcc1,Vcc2,Vatt,Vb,VVd等として機能する。入出力端子P1は不平衡端子であり、入出力端子P2+、P2-は平衡端子である。積層体100の下面の端子電極はLGA(Land Grid Array)であるが、BGA(Ball Grid Array)でも良い。また端子電極を積層体100の側面に設けても良い。
 金属導体が充填されたビアホール20の一部は、第一及び第二のグランド電極10a,10bを介して実装電極11から第三のグランド電極12まで積層方向に連なり、第一のシールド30を構成している。図1に示す例では、第一のシールド30は3列に縦列配置された複数のビアホール20(黒丸で示す)からなる。第一のシールド30は、増幅器用半導体素子60の信号出力側の下方で、実装電極11の面積の1/2を超えない領域に形成されている。増幅器用半導体素子60の信号出力側は他の部位より高温になるので、その下方の領域に設けられた第一のシールド30により、増幅器用半導体素子60の熱は回路基板に放散(熱伝導)される。
 電子部品1はさらに、第一のグランド電極10aと第二のグランド電極10bとを接続する第二のシールド35を備えている。第二のシールド35は第一のシールド30と同様に、積層方向に連なる縦列のビアホール20により構成されている。第二のシールド35は、増幅器用半導体素子60と積層方向に重ならないように第一のシールド30から離隔した位置に設けられている。図示の例では両者はほぼ平行であるが、これに限定されない。また第一及び第二のシールド30,35は直線状でなくても良い。図4及び図5では、第一のシールド30を構成するビアホール20を黒丸で示し、第二のシールド35を構成するビアホール20を格子模様の丸で示し、高周波信号及び半導体の制御信号の伝送経路等になる他のビアホール21を白丸で示す。
 第一及び第二のシールド30,35、及び第一及び第二のグランド電極10a,10bにより、積層体100は少なくとも3つの領域(第一~第三の領域71,51,81)に区画されている。各領域51,71,81は第一及び第二のシールド30,35及び第一及び第二のグランド電極10a,10bにより電磁気的に区画されている。第一及び第二のグランド電極10a,10bの間で第一のシールド30と第二のシールド35に挟まれた第一の領域71は、実装電極11の下方の領域に位置し、そこに第一の回路ブロック70を構成する導体パターンが配置されている。第一のシールド30と第一及び第二のグランド電極10a,10bにより区画された第二の領域51には、第二の回路ブロック50を構成する導体パターンが配置されている。また第二のシールド35と第一及び第二のグランド電極10a,10bにより区画された第三の領域81には、第三の回路ブロック80を構成する導体パターンが配置されている。
 本実施態様では、図5~図7に示すように、第一の領域71に配置された第一の回路ブロック70はバンドパスフィルタであり、第二の領域51に配置された第二の回路ブロック50はローパスフィルタであり、第三の領域81に配置された第三の回路ブロック80はバランである。限定的ではないが、増幅器用半導体素子60の出力段側にフィルタ及び整合回路を配置し、入力段側にフィルタ、バラン又はフィルタバランを配置するのが好ましい。
 図2では、回路ブロック50,70,80間の接続、及びそれらと積層体100の上下面の端子電極との接続を概略的に矢印で示す。これらの接続はビアホール及び導体パターン(図示せず)等を介して行う。具体的には、図2中左下の端子電極95aは第三の回路ブロック80に接続されており、第三の回路ブロック80は第一の回路ブロック70に接続されている。第一及び第三の回路ブロック70,80間の接続は、積層体100内の接続手段を介して接続しても、積層体100外の回路基板に設けられたフィルタ等の他の回路ブロックを介して接続しても良い。
 各電源端子Vcc1,Vcc2,Vatt,Vb,Vdに接続された電源線路、及び増幅器用半導体素子60及びバラン80に接続された電源線路を、第一のグランド電極10aと積層体100の上面との間又は第二のグランド電極10bと積層体100の下面との間の絶縁体層に形成すると、回路ブロック50,70,80間の干渉、及びそれらと回路基板、搭載部品、電源線路との間の干渉を抑制することができる。
 増幅器用半導体素子60が発生する熱は、主に第一のシールド30を介して回路基板に放熱されるが、一部は第二のシールド35を介しても回路基板に放熱される。そこで、第一のシールド30を増幅器用半導体素子60の主放熱経路と呼び、第二のシールド35を増幅器用半導体素子60の副放熱経路と呼ぶ。第一及び第二のシールド30,35はともに密に縦列配置されたビアホールからなるので、第一~第三のグランド電極10a,10b,12を介して端子電極11から回路基板への熱伝導を効率的に行うことができる。
[2] 第二の実施態様
 図8~図12は本発明の第二の実施態様による電子部品1を示す。この電子部品1は無線LAN用の無線通信装置の高周波送受信回路部に用いられるものであり、複数のフィルタとバランを備えるとともに、高周波増幅器、ローノイズアンプ、高周波スイッチを積層体に実装している。
 図9は電子部品1の等価回路を示す。アンテナポートANTには、整合回路45を介してSPDT(単極双投型)の高周波スイッチ40が接続され、高周波スイッチ40に接続する送信信号の経路にはバラン80、フィルタ70、高周波増幅器60、整合回路50及びフィルタ54が設けられ、受信信号の経路にはバラン82、フィルタ72、ローノイズアンプ61及びフィルタ52が設けられている。高周波スイッチ40、高周波増幅器60、及びローノイズアンプ61の各々を構成する半導体素子は積層体100に実装され、他の回路は積層体100内の導体パターンにより形成されている。DCカットコンデンサ、高周波増幅器60、ローノイズアンプ61等は積層体100に実装されている。高周波増幅器60、ローノイズアンプ61、高周波スイッチ40等に用いられる半導体素子や、積層体100に内蔵できないキャパシタンス等のチップ部品は積層体100の上面に実装され、図8に示すように樹脂120で封止されている。
 図10は電子部品1の下面を示す。下面側には複数の端子電極が形成されており、各端子電極に付与した符号は図9に示す電子部品の等価回路のポートに対応している。下面中央の領域にはビアホールを介して第二のグランド電極10bに接続された第三のグランド電極12が設けられている。第三のグランド電極12により、安定したグランド電位が得られるとともに、回路基板との接続強度が向上する。
 各端子電極は、第三のグランド電極12の各辺に沿って形成されている。第三のグランド電極12の第一の辺(図10中右側)に沿って、グランドポートGND、アンテナポートANT及び非接続ポートNCが形成されている。第一の辺に隣接する第二の辺(図10中下側)に沿って、電圧ポートVcc1,Vatt,Vb,Vcc2、フィルタ70の入力ポートPa、及びバラン80の出力ポートPbが形成されている。第二の辺に対向する第三の辺(図10中上側)に沿って、電圧供給端子VcL,VbL,Vr,Vt、フィルタ72の出力ポートPc、及びバラン82の入力ポートPVdが形成されている。第一の辺に対向する第四の辺(図10中左側)に沿って、電圧供給端子Vd、グランドポートGND、バラン80の入力(平衡)ポートP2+、P2-、及びバラン82の出力(平衡)ポートP4+、P4-が形成されている。
 図11は積層体100を構成する絶縁体層に形成されたフィルタ、バラン等の配置を概略的に示す。積層体100は18層からなるが、絶縁体層L4と絶縁体層L5との間、及び絶縁体層L5と絶縁体層L6との間の層は図示していない。電子部品1は、異なる絶縁体層L3,L7,L9,L11にグランド電極を有する。第一のグランド電極10a(GND1)と第二のグランド電極10b(GND4)との間に第四のグランド電極10c(GND2,GND3)を備えている。グランド電極GND1~GND4は縦列配置の複数のビアホールからなる複数のシールドにより接続され、積層体100の内部をA~G(絶縁体層L4に記載)の7つの領域に区画している。図中、グランド電極GND1~GND4に接続されたビアホールは黒丸で示し、他のビアホールは白丸で示す。
 積層体100の上面で領域Bの上側に位置する部分に形成された実装電極11に、増幅器用半導体素子60が実装されている。領域Bと領域Cとの間には積層体100の上面から下面の第三のグランド電極12まで及ぶ第一のシールド30が形成されており、領域Aと領域B間には第二のシールド35が形成されている。他の領域間にも第二のシールド35と同様に、第一のグランド電極10aと第二のグランド電極10bとを接続するビアホール20によりシールドが形成されており、電磁気的な区画とともに、副放熱経路として機能する。
 第一のシールド30は、積層体1の上面から下面まで直線状に並ぶビアホールにより構成されている。第二のシールド35を構成するビアホールは、絶縁体層L7に形成された第四のグランド電極10c(GND2)を境にして上層側と下層側とで異なり、上層側のビアホールと下層側のビアホールは段違いで繋がっている。
 領域Aにはバラン80、領域Bにはフィルタ70、領域Cにはフィルタ54と整合回路50の導体パターンが形成されており、領域Dにはバラン82、領域Eにはフィルタ72、領域Fにはフィルタ52の導体パターンが形成されており、領域Gには整合回路45の導体パターンが形成されている。
 領域Bにフィルタ70(第一の回路ブロック)の導体パターンが設けられ、図11中、絶縁体層L5には共振器を構成する導体パターンが形成され、絶縁体層L8、L10にはキャパシタンスを構成する導体パターンが形成されている。絶縁体層L8上のキャパシタンス用導体パターンの一つは、絶縁体層L2~L7に設けられたビアホールを介して、絶縁体層L2に形成された導体パターンLLに接続されている。導体パターンLLは絶縁体層L1上の実装電極11と絶縁体層L3に形成された第一のグランド電極10aとに挟まれ、更にその周囲に絶縁体層L1と第一のグランド電極10aとを接続するビアホールが設けられている。
 絶縁体層L2に形成された導体パターンLLは、一点鎖線で示すようにビアホールを介して絶縁体層L1に形成された端子電極Bt1に接続されている。第一の回路ブロック70と端子電極Bt1との距離が増幅器用半導体素子の下方に回路ブロックを配置する従来の構成より短いので、干渉が低減される。
 増幅器等への電源線路(図9のポートと同じ符号を付している)は、第一及び第二のグランド電極10a,10bより外側の絶縁体層L2,L12に形成されている。このように複数の電源線路と回路ブロックを構成する導体パターンとを積層方向に分離することにより、それぞれがノイズを受け難くなる。干渉を低減するために、電源線路間にグランド電極に接続されたビアホールが設けられている。
 図12は積層体の上面に形成された端子電極と実装部品の配置状態を示す。図12に示す主要な素子の符号は図9に示す等価回路のポートに付した符号に対応する。積層体内の導体パターンにより形成されたフィルタ70のポートBt1、整合回路50のポートM1,M2、フィルタ54のポートLt1,Lt2、整合回路45のポートA1、フィルタ72のポートBr3、及びフィルタ52のポートBr1,Br2は、積層体100の上面に形成された端子電極に接続されている。従って、回路間の接続は、実装されたチップ部品や、増幅器やスイッチ等の半導体素子との接続に用いるボンディングワイヤBWで行なわれる。
 上記の通り、異なる積層位置にある複数のグランド電極と、グランド電極を電気的に接続するシールドにより、積層体の内部を電磁気的にシールドされた複数の領域に区画し、各回路ブロックを構成する導体パターンを異なる領域に配置することにより、各領域をシールドされた状態にし、回路ブロック間の干渉を防止する。このような構成により、複数の回路ブロックを含む積層体100であっても小型化でき、回路ブロック間の干渉を防ぎ、かつ半導体の熱を効率よく回路基板へ放熱することができる。
[3] 積層体
 積層体100を構成する各絶縁体層はセラミック誘電体、樹脂、又は樹脂とセラミックとの複合材により形成することができる。導体パターンが形成された絶縁体層の積層は公知の方法により行うことができる。例えば絶縁体層にセラミック誘電体を用いる場合には、LTCC(低温同時焼成セラミック)技術又はHTCC(高温同時焼成セラミック)技術により積層できる。また絶縁体層に樹脂を用いる場合にはビルドアップ技術により積層できる。
 LTCC技術の場合、1000℃以下の低温で焼結可能なセラミック誘電体からなる厚さ10~200μmの絶縁体層にAg,Cu等の導電ペーストを印刷して所定の導体パターンを形成してなる複数のセラミックグリーンシートを積層し、一体的に焼結することにより積層体100を形成する。低温で焼結可能なセラミック誘電体としては、例えば、(a) Al,Si及びSrを主成分とし、Ti,Bi,Cu,Mn,Na,K等を副成分とするセラミックス、(b) Al,Mg,Si及びGdを含むセラミックス、及び(c) Al,Si,Zr及びMgを含むセラミックスが挙げられる。

Claims (6)

  1.  導体パターンが形成された複数の絶縁体層を有する積層体と、前記積層体の上面の実装電極に搭載されに増幅器用半導体素子とを具備する電子部品であって、
     前記積層体の上面に近い絶縁体層に第一のグランド電極が形成されており、
     前記積層体の下面に近い絶縁体層に第二のグランド電極が形成されており、
     前記第一のグランド電極は前記実装電極に複数のビアホールで接続されており、
     前記第一のグランド電極と前記第二のグランド電極との間で前記増幅器用半導体素子の下方の領域に、第一の回路ブロックを構成する導体パターンが配置されており、
     前記第一の回路ブロックと前記増幅器用半導体素子との接続線路用の導体パターンの少なくとも一部が、前記実装電極と前記第一のグランド電極とに挟まれた絶縁体層に配置されていることを特徴とする電子部品。
  2.  請求項1に記載の電子部品において、前記接続線路用導体パターンが、前記第一の回路ブロックの出力端に接続されたビアホールと前記端子電極に接続されたビアホールとに接続されたストリップラインであることを特徴とする電子部品。
  3.  請求項1又は2に記載の電子部品において、前記ビアホールは前記接続線路用の導体パターンの周囲に形成されていることを特徴とする電子部品。
  4.  請求項1~3のいずれかに記載の電子部品において、前記増幅器用半導体素子に接続される電源線路用の導体パターンは、前記第一のグランド電極より上側の絶縁体層、及び前記第二のグランド電極より下側の絶縁体層の少なくとも一方に設けられていることを特徴とする電子部品。
  5.  請求項1~4のいずれかに記載の電子部品において、
     前記積層体は下面に第三のグランド電極を有し、
     前記第三のグランド電極は前記第二のグランド電極に複数のビアホールを介して接続されていることを特徴とする電子部品。
  6.  請求項1~5のいずれかに記載の電子部品において、
     前記積層体の前記実装電極と前記第三のグランド電極との間の絶縁体層に、積層方向に接続するとともに面内方向に縦列配置となるように複数のビアホールが形成されており、
     縦列配置の前記ビアホールにより構成されたシールドにより、前記第一のグランド電極と前記第二のグランド電極との間の前記積層体の内部が少なくとも2つの領域に区画されていることを特徴とする電子部品。
PCT/JP2011/076821 2010-11-24 2011-11-21 電子部品 WO2012070540A1 (ja)

Priority Applications (3)

Application Number Priority Date Filing Date Title
JP2012545747A JP5799959B2 (ja) 2010-11-24 2011-11-21 電子部品
CN201180053567.XA CN103190082B (zh) 2010-11-24 2011-11-21 电子部件
US13/989,292 US9351404B2 (en) 2010-11-24 2011-11-21 Electronic device

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2010-260995 2010-11-24
JP2010260995 2010-11-24

Publications (1)

Publication Number Publication Date
WO2012070540A1 true WO2012070540A1 (ja) 2012-05-31

Family

ID=46145882

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2011/076821 WO2012070540A1 (ja) 2010-11-24 2011-11-21 電子部品

Country Status (4)

Country Link
US (1) US9351404B2 (ja)
JP (1) JP5799959B2 (ja)
CN (1) CN103190082B (ja)
WO (1) WO2012070540A1 (ja)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103811470A (zh) * 2012-11-05 2014-05-21 太阳诱电株式会社 电路模块
WO2014129015A1 (ja) * 2013-02-22 2014-08-28 株式会社村田製作所 高周波モジュール
WO2018074553A1 (ja) * 2016-10-21 2018-04-26 京セラ株式会社 タグ用基板、rfidタグおよびrfidシステム
WO2023054374A1 (ja) * 2021-09-29 2023-04-06 株式会社村田製作所 トラッカモジュールおよび通信装置

Families Citing this family (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20120013838A (ko) * 2010-08-06 2012-02-15 삼성전기주식회사 안테나 패턴이 케이스에 매립되는 전자장치 및 그 제조방법
WO2012036134A1 (ja) * 2010-09-14 2012-03-22 日立金属株式会社 フィルタ及びバランを備えた積層体型電子部品
US9343816B2 (en) 2013-04-09 2016-05-17 Raytheon Company Array antenna and related techniques
JP5677499B2 (ja) * 2013-04-11 2015-02-25 太陽誘電株式会社 高周波回路モジュール
US9437929B2 (en) * 2014-01-15 2016-09-06 Raytheon Company Dual polarized array antenna with modular multi-balun board and associated methods
CN106201040A (zh) * 2015-04-30 2016-12-07 深圳欧菲光科技股份有限公司 触摸屏、显示装置及触摸屏的制作方法
US10219079B2 (en) 2016-03-28 2019-02-26 Lg Display Co., Ltd. Display device for generating sound by vibrating panel
KR101704517B1 (ko) 2016-03-28 2017-02-09 엘지디스플레이 주식회사 패널 진동형 음향 발생 표시 장치
JP6750681B2 (ja) * 2016-09-09 2020-09-02 株式会社村田製作所 電子部品
US10424847B2 (en) 2017-09-08 2019-09-24 Raytheon Company Wideband dual-polarized current loop antenna element
JP2020027974A (ja) * 2018-08-09 2020-02-20 株式会社村田製作所 高周波モジュールおよび通信装置
JP6777136B2 (ja) * 2018-11-20 2020-10-28 Tdk株式会社 アンテナモジュール
EP3719993B1 (en) 2019-04-02 2022-12-07 QuantalRF AG A radio frequency power amplifier system and a method of linearizing an output signal thereof
JP2021136514A (ja) * 2020-02-25 2021-09-13 株式会社村田製作所 高周波モジュール及び通信装置
WO2022067201A1 (en) 2020-09-28 2022-03-31 QuantalRF AG Amplifier linearization using magnetically coupled feedback provided by a transformer coupled to a balun-based load
JP2023035495A (ja) * 2021-09-01 2023-03-13 Tdk株式会社 アンテナモジュール
US20240072766A1 (en) * 2022-08-31 2024-02-29 QuantalRF AG System and method for coupled resonator filtering

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2007295327A (ja) * 2006-04-26 2007-11-08 Hitachi Metals Ltd 高周波回路、高周波部品及び通信装置
JP2009182903A (ja) * 2008-01-31 2009-08-13 Tdk Corp 高周波モジュール

Family Cites Families (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3578366B2 (ja) * 1995-10-17 2004-10-20 株式会社ルネサステクノロジ 混成集積回路装置
JP4025654B2 (ja) * 2003-01-29 2007-12-26 京セラ株式会社 高周波モジュール
JP2004297456A (ja) * 2003-03-27 2004-10-21 Kyocera Corp 高周波モジュール
TW200520201A (en) * 2003-10-08 2005-06-16 Kyocera Corp High-frequency module and communication apparatus
JP2005244336A (ja) * 2004-02-24 2005-09-08 Kyocera Corp 電子回路モジュール
JP2006121147A (ja) * 2004-10-19 2006-05-11 Alps Electric Co Ltd 携帯電話機用高周波モジュール
JP4524454B2 (ja) * 2004-11-19 2010-08-18 ルネサスエレクトロニクス株式会社 電子装置およびその製造方法
US7742314B2 (en) * 2005-09-01 2010-06-22 Ngk Spark Plug Co., Ltd. Wiring board and capacitor
EP1850491A3 (en) 2006-04-26 2012-02-22 Hitachi Metals, Ltd. High-frequency circuit, high-frequency device and communications apparatus
JP4450079B2 (ja) * 2008-01-31 2010-04-14 Tdk株式会社 高周波モジュール
US7978031B2 (en) * 2008-01-31 2011-07-12 Tdk Corporation High frequency module provided with power amplifier
US8547188B2 (en) * 2009-02-23 2013-10-01 Tdk Corporation Filter with integrated loading capacitors
CN102422533B (zh) * 2009-07-27 2014-09-03 松江Elmec株式会社 共模过滤器

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2007295327A (ja) * 2006-04-26 2007-11-08 Hitachi Metals Ltd 高周波回路、高周波部品及び通信装置
JP2009182903A (ja) * 2008-01-31 2009-08-13 Tdk Corp 高周波モジュール

Cited By (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103811470A (zh) * 2012-11-05 2014-05-21 太阳诱电株式会社 电路模块
CN103811470B (zh) * 2012-11-05 2018-04-10 太阳诱电株式会社 电路模块
WO2014129015A1 (ja) * 2013-02-22 2014-08-28 株式会社村田製作所 高周波モジュール
WO2018074553A1 (ja) * 2016-10-21 2018-04-26 京セラ株式会社 タグ用基板、rfidタグおよびrfidシステム
CN108235792A (zh) * 2016-10-21 2018-06-29 京瓷株式会社 标签用基板、rfid标签以及rfid系统
JPWO2018074553A1 (ja) * 2016-10-21 2018-10-18 京セラ株式会社 タグ用基板、rfidタグおよびrfidシステム
CN108235792B (zh) * 2016-10-21 2021-01-26 京瓷株式会社 标签用基板、rfid标签以及rfid系统
WO2023054374A1 (ja) * 2021-09-29 2023-04-06 株式会社村田製作所 トラッカモジュールおよび通信装置

Also Published As

Publication number Publication date
US20130250536A1 (en) 2013-09-26
US9351404B2 (en) 2016-05-24
CN103190082B (zh) 2015-09-16
CN103190082A (zh) 2013-07-03
JP5799959B2 (ja) 2015-10-28
JPWO2012070540A1 (ja) 2014-05-19

Similar Documents

Publication Publication Date Title
JP5799959B2 (ja) 電子部品
KR100880800B1 (ko) 고주파 모듈
US7978031B2 (en) High frequency module provided with power amplifier
US9287845B2 (en) Bandpass filter, high-frequency device and communications apparatus
JP5630697B2 (ja) 電子部品
JP5024445B2 (ja) 高周波部品及び通信装置
JP5796579B2 (ja) フィルタ及びバランを備えた積層体型電子部品
KR20020001626A (ko) 세라믹 적층 소자
KR20060009827A (ko) 다층의 유기 적층물을 이용하여 제조되는 집적 수동디바이스
CN101499785A (zh) 设置有功率放大器的高频模块
JP5041285B2 (ja) 高周波部品
JP6620885B2 (ja) 複合部品内蔵回路基板、及び、複合部品
US6872962B1 (en) Radio frequency (RF) filter within multilayered low temperature co-fired ceramic (LTCC) substrate
JP4936119B2 (ja) 積層型バラントランス及び高周波部品
JP2012222491A (ja) モジュール
KR100541079B1 (ko) 세라믹 패키지 및 그 제조방법
US6881895B1 (en) Radio frequency (RF) filter within multilayered low temperature co-fired ceramic (LTCC) substrate
US6873228B1 (en) Buried self-resonant bypass capacitors within multilayered low temperature co-fired ceramic (LTCC) substrate
JP4396745B2 (ja) 高周波モジュール
JP2009277874A (ja) 高周波部品
KR20090010302A (ko) 집적 통신 모듈
JP2004327697A (ja) 半導体パッケージ及びこれを用いた無線通信装置
JP2009159412A (ja) 高周波部品及び通信装置

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 11843551

Country of ref document: EP

Kind code of ref document: A1

ENP Entry into the national phase

Ref document number: 2012545747

Country of ref document: JP

Kind code of ref document: A

WWE Wipo information: entry into national phase

Ref document number: 13989292

Country of ref document: US

NENP Non-entry into the national phase

Ref country code: DE

122 Ep: pct application non-entry in european phase

Ref document number: 11843551

Country of ref document: EP

Kind code of ref document: A1