WO2010098100A1 - トランジスタ、トランジスタの製造方法及びその製造装置 - Google Patents
トランジスタ、トランジスタの製造方法及びその製造装置 Download PDFInfo
- Publication number
- WO2010098100A1 WO2010098100A1 PCT/JP2010/001269 JP2010001269W WO2010098100A1 WO 2010098100 A1 WO2010098100 A1 WO 2010098100A1 JP 2010001269 W JP2010001269 W JP 2010001269W WO 2010098100 A1 WO2010098100 A1 WO 2010098100A1
- Authority
- WO
- WIPO (PCT)
- Prior art keywords
- film
- transistor
- active layer
- insulating layer
- layer
- Prior art date
Links
- 238000000034 method Methods 0.000 title claims abstract description 46
- 238000004519 manufacturing process Methods 0.000 title claims abstract description 30
- 238000004544 sputter deposition Methods 0.000 claims abstract description 51
- 229910052814 silicon oxide Inorganic materials 0.000 claims abstract description 40
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N Silicium dioxide Chemical compound O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 claims abstract description 39
- 229910052581 Si3N4 Inorganic materials 0.000 claims abstract description 35
- HQVNEWCFYHHQES-UHFFFAOYSA-N silicon nitride Chemical compound N12[Si]34N5[Si]62N3[Si]51N64 HQVNEWCFYHHQES-UHFFFAOYSA-N 0.000 claims abstract description 35
- 238000005229 chemical vapour deposition Methods 0.000 claims abstract description 19
- 239000010408 film Substances 0.000 claims description 229
- 239000000463 material Substances 0.000 claims description 34
- 239000004065 semiconductor Substances 0.000 claims description 27
- 239000000758 substrate Substances 0.000 claims description 17
- 239000010409 thin film Substances 0.000 claims description 14
- 230000007723 transport mechanism Effects 0.000 claims description 6
- 229910052733 gallium Inorganic materials 0.000 claims description 4
- 229910052738 indium Inorganic materials 0.000 claims description 4
- 239000001257 hydrogen Substances 0.000 abstract description 25
- 229910052739 hydrogen Inorganic materials 0.000 abstract description 25
- UFHFLCQGNIYNRP-UHFFFAOYSA-N Hydrogen Chemical compound [H][H] UFHFLCQGNIYNRP-UHFFFAOYSA-N 0.000 abstract description 23
- 229910052760 oxygen Inorganic materials 0.000 abstract description 20
- QVGXLLKOCUKJST-UHFFFAOYSA-N atomic oxygen Chemical compound [O] QVGXLLKOCUKJST-UHFFFAOYSA-N 0.000 abstract description 19
- 239000001301 oxygen Substances 0.000 abstract description 19
- 230000009467 reduction Effects 0.000 abstract description 6
- 239000010410 layer Substances 0.000 description 250
- 229910052751 metal Inorganic materials 0.000 description 23
- 239000002184 metal Substances 0.000 description 23
- 230000008569 process Effects 0.000 description 21
- 238000005530 etching Methods 0.000 description 15
- 239000007789 gas Substances 0.000 description 13
- 230000001681 protective effect Effects 0.000 description 12
- 230000015572 biosynthetic process Effects 0.000 description 10
- 238000005268 plasma chemical vapour deposition Methods 0.000 description 10
- 238000006722 reduction reaction Methods 0.000 description 10
- 238000006243 chemical reaction Methods 0.000 description 8
- 239000002356 single layer Substances 0.000 description 8
- 229910052782 aluminium Inorganic materials 0.000 description 6
- 239000010949 copper Substances 0.000 description 6
- 238000000059 patterning Methods 0.000 description 6
- RYGMFSIKBFXOCR-UHFFFAOYSA-N Copper Chemical compound [Cu] RYGMFSIKBFXOCR-UHFFFAOYSA-N 0.000 description 5
- BLRPTPMANUNPDV-UHFFFAOYSA-N Silane Chemical compound [SiH4] BLRPTPMANUNPDV-UHFFFAOYSA-N 0.000 description 5
- 229910007541 Zn O Inorganic materials 0.000 description 5
- XAGFODPZIPBFFR-UHFFFAOYSA-N aluminium Chemical compound [Al] XAGFODPZIPBFFR-UHFFFAOYSA-N 0.000 description 5
- 229910021417 amorphous silicon Inorganic materials 0.000 description 5
- 229910052802 copper Inorganic materials 0.000 description 5
- 239000000203 mixture Substances 0.000 description 5
- 238000001039 wet etching Methods 0.000 description 5
- QGZKDVFQNNGYKY-UHFFFAOYSA-N Ammonia Chemical compound N QGZKDVFQNNGYKY-UHFFFAOYSA-N 0.000 description 4
- XKRFYHLGVUSROY-UHFFFAOYSA-N Argon Chemical compound [Ar] XKRFYHLGVUSROY-UHFFFAOYSA-N 0.000 description 4
- ZOKXTWBITQBERF-UHFFFAOYSA-N Molybdenum Chemical compound [Mo] ZOKXTWBITQBERF-UHFFFAOYSA-N 0.000 description 4
- 239000011651 chromium Substances 0.000 description 4
- 239000000470 constituent Substances 0.000 description 4
- 238000000151 deposition Methods 0.000 description 4
- 238000001312 dry etching Methods 0.000 description 4
- 230000005669 field effect Effects 0.000 description 4
- 238000010438 heat treatment Methods 0.000 description 4
- 229910052750 molybdenum Inorganic materials 0.000 description 4
- 239000011733 molybdenum Substances 0.000 description 4
- 229920002120 photoresistant polymer Polymers 0.000 description 4
- 229910000077 silane Inorganic materials 0.000 description 4
- VYZAMTAEIAYCRO-UHFFFAOYSA-N Chromium Chemical compound [Cr] VYZAMTAEIAYCRO-UHFFFAOYSA-N 0.000 description 3
- MUBZPKHOEPUJKR-UHFFFAOYSA-N Oxalic acid Chemical compound OC(=O)C(O)=O MUBZPKHOEPUJKR-UHFFFAOYSA-N 0.000 description 3
- 238000000137 annealing Methods 0.000 description 3
- 229910052804 chromium Inorganic materials 0.000 description 3
- 230000008021 deposition Effects 0.000 description 3
- 238000010406 interfacial reaction Methods 0.000 description 3
- 239000004973 liquid crystal related substance Substances 0.000 description 3
- 238000011068 loading method Methods 0.000 description 3
- 239000011159 matrix material Substances 0.000 description 3
- 230000003647 oxidation Effects 0.000 description 3
- 238000007254 oxidation reaction Methods 0.000 description 3
- 229910021420 polycrystalline silicon Inorganic materials 0.000 description 3
- 229920005591 polysilicon Polymers 0.000 description 3
- 229910052710 silicon Inorganic materials 0.000 description 3
- 239000010703 silicon Substances 0.000 description 3
- 238000009751 slip forming Methods 0.000 description 3
- IJGRMHOSHXDMSA-UHFFFAOYSA-N Atomic nitrogen Chemical compound N#N IJGRMHOSHXDMSA-UHFFFAOYSA-N 0.000 description 2
- MYMOFIZGZYHOMD-UHFFFAOYSA-N Dioxygen Chemical compound O=O MYMOFIZGZYHOMD-UHFFFAOYSA-N 0.000 description 2
- 229910004205 SiNX Inorganic materials 0.000 description 2
- 229910004298 SiO 2 Inorganic materials 0.000 description 2
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 2
- BOTDANWDWHJENH-UHFFFAOYSA-N Tetraethyl orthosilicate Chemical compound CCO[Si](OCC)(OCC)OCC BOTDANWDWHJENH-UHFFFAOYSA-N 0.000 description 2
- 230000009471 action Effects 0.000 description 2
- 229910021529 ammonia Inorganic materials 0.000 description 2
- 229910052786 argon Inorganic materials 0.000 description 2
- 238000004380 ashing Methods 0.000 description 2
- 229910001882 dioxygen Inorganic materials 0.000 description 2
- 230000000694 effects Effects 0.000 description 2
- 239000011521 glass Substances 0.000 description 2
- 150000002431 hydrogen Chemical class 0.000 description 2
- 239000011261 inert gas Substances 0.000 description 2
- 229910044991 metal oxide Inorganic materials 0.000 description 2
- 150000004706 metal oxides Chemical class 0.000 description 2
- 230000002093 peripheral effect Effects 0.000 description 2
- 238000005546 reactive sputtering Methods 0.000 description 2
- 238000005477 sputtering target Methods 0.000 description 2
- 229910005191 Ga 2 O 3 Inorganic materials 0.000 description 1
- GRYLNZFGIOXLOG-UHFFFAOYSA-N Nitric acid Chemical compound O[N+]([O-])=O GRYLNZFGIOXLOG-UHFFFAOYSA-N 0.000 description 1
- RTAQQCXQSZGOHL-UHFFFAOYSA-N Titanium Chemical compound [Ti] RTAQQCXQSZGOHL-UHFFFAOYSA-N 0.000 description 1
- UMVBXBACMIOFDO-UHFFFAOYSA-N [N].[Si] Chemical compound [N].[Si] UMVBXBACMIOFDO-UHFFFAOYSA-N 0.000 description 1
- 230000008901 benefit Effects 0.000 description 1
- 230000000903 blocking effect Effects 0.000 description 1
- 239000000969 carrier Substances 0.000 description 1
- 230000008859 change Effects 0.000 description 1
- 239000007795 chemical reaction product Substances 0.000 description 1
- 150000001875 compounds Chemical class 0.000 description 1
- 230000003247 decreasing effect Effects 0.000 description 1
- 230000006866 deterioration Effects 0.000 description 1
- 238000010586 diagram Methods 0.000 description 1
- PZPGRFITIJYNEJ-UHFFFAOYSA-N disilane Chemical compound [SiH3][SiH3] PZPGRFITIJYNEJ-UHFFFAOYSA-N 0.000 description 1
- 238000001035 drying Methods 0.000 description 1
- 238000010292 electrical insulation Methods 0.000 description 1
- 239000012777 electrically insulating material Substances 0.000 description 1
- 238000001704 evaporation Methods 0.000 description 1
- BHEPBYXIRTUNPN-UHFFFAOYSA-N hydridophosphorus(.) (triplet) Chemical compound [PH] BHEPBYXIRTUNPN-UHFFFAOYSA-N 0.000 description 1
- 239000012535 impurity Substances 0.000 description 1
- 239000011229 interlayer Substances 0.000 description 1
- 229910052742 iron Inorganic materials 0.000 description 1
- 239000002346 layers by function Substances 0.000 description 1
- 239000007788 liquid Substances 0.000 description 1
- 150000002739 metals Chemical class 0.000 description 1
- 238000002156 mixing Methods 0.000 description 1
- 229910017604 nitric acid Inorganic materials 0.000 description 1
- 150000004767 nitrides Chemical class 0.000 description 1
- 229910052757 nitrogen Inorganic materials 0.000 description 1
- 229910017464 nitrogen compound Inorganic materials 0.000 description 1
- 235000006408 oxalic acid Nutrition 0.000 description 1
- 238000002161 passivation Methods 0.000 description 1
- 230000002040 relaxant effect Effects 0.000 description 1
- 230000004043 responsiveness Effects 0.000 description 1
- 150000003377 silicon compounds Chemical class 0.000 description 1
- LIVNPJMFVYWSIS-UHFFFAOYSA-N silicon monoxide Chemical class [Si-]#[O+] LIVNPJMFVYWSIS-UHFFFAOYSA-N 0.000 description 1
- -1 silicon nitrides Chemical class 0.000 description 1
- 239000000126 substance Substances 0.000 description 1
- 229910052719 titanium Inorganic materials 0.000 description 1
- 239000010936 titanium Substances 0.000 description 1
- 230000009466 transformation Effects 0.000 description 1
- 238000001771 vacuum deposition Methods 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/68—Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
- H01L29/76—Unipolar devices, e.g. field effect transistors
- H01L29/772—Field effect transistors
- H01L29/78—Field effect transistors with field effect produced by an insulated gate
- H01L29/786—Thin film transistors, i.e. transistors with a channel being at least partly a thin film
- H01L29/7869—Thin film transistors, i.e. transistors with a channel being at least partly a thin film having a semiconductor body comprising an oxide semiconductor material, e.g. zinc oxide, copper aluminium oxide, cadmium stannate
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/40—Electrodes ; Multistep manufacturing processes therefor
- H01L29/43—Electrodes ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
- H01L29/49—Metal-insulator-semiconductor electrodes, e.g. gates of MOSFET
- H01L29/4908—Metal-insulator-semiconductor electrodes, e.g. gates of MOSFET for thin film semiconductor, e.g. gate of TFT
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/66007—Multistep manufacturing processes
- H01L29/66969—Multistep manufacturing processes of devices having semiconductor bodies not comprising group 14 or group 13/15 materials
Definitions
- the present invention relates to a transistor having an active layer made of an oxide semiconductor, a transistor manufacturing method, and a manufacturing apparatus thereof.
- An active matrix liquid crystal display has a field effect thin film transistor (TFT) as a switching element for each pixel.
- TFT thin film transistor
- a polysilicon thin film transistor in which an active layer is made of polysilicon and an amorphous silicon thin film transistor in which an active layer is made of amorphous silicon are known.
- An amorphous silicon thin film transistor has an advantage that it can be uniformly formed on a substrate having a relatively large area because an active layer can be easily produced as compared with a polysilicon thin film transistor.
- Patent Document 2 discloses that various metal oxides, silicon oxides, and silicon nitrides can be applied as a constituent material of a gate dielectric in a transistor having a channel made of an oxide semiconductor. .
- JP 2004-103957 A (paragraph [0010]) JP-T-2007-529119 (paragraphs [0015], [0016])
- the electrical conductivity of the active layer made of an oxide semiconductor is affected by the amount of oxygen contained. Therefore, depending on the type of constituent material of the gate insulating film and the film forming method, the oxygen concentration ratio of the active layer varies due to the interface reaction between the active layer and the gate insulating film, and the electrical conductivity of the active layer is reduced. May change. For example, when a silicon nitride film formed by a CVD method is used as the gate insulating film, oxygen in the active layer may be reduced due to residual hydrogen in the film. In this case, the electrical conductivity of the active layer is increased, which causes a problem that the off-current characteristics (current characteristics between the source and drain in the off state of the transistor) are degraded.
- an object of the present invention is to provide a transistor, a method for manufacturing the transistor, and a manufacturing apparatus for the transistor that can suppress variation in electric conductivity of the active layer.
- a transistor according to one embodiment of the present invention includes a gate electrode, an active layer, a gate insulating film, and a source electrode and a drain electrode.
- the active layer is made of an oxide semiconductor.
- the gate insulating film includes a first insulating layer and a second insulating layer.
- the first insulating layer is made of a silicon nitride film disposed between the gate electrode and the active layer.
- the second insulating layer is disposed between the first insulating layer and the active layer, and is made of a sputtered silicon oxide film.
- the source electrode and the drain electrode are electrically connected to the active layer, respectively.
- a method for manufacturing a transistor according to one embodiment of the present invention includes forming a gate electrode.
- a first insulating layer made of silicon nitride is formed on the gate electrode by a CVD method.
- a second insulating layer made of silicon oxide is formed on the first insulating layer by a sputtering method.
- An active layer made of an oxide semiconductor is formed on the second insulating layer.
- a source electrode and a drain electrode are formed on the active layer.
- a transistor manufacturing apparatus is an apparatus for manufacturing a thin film transistor on a substrate, and includes a CVD chamber, a first sputtering chamber, a second sputtering chamber, and a transport mechanism. It comprises.
- the CVD chamber forms a first insulating layer made of silicon nitride on the base material.
- the first sputtering chamber forms a second insulating layer made of silicon oxide on the base material.
- an active layer made of an oxide semiconductor is formed on the base material.
- the transport mechanism can transport the base material in a vacuum atmosphere between the CVD chamber, the first sputter chamber, and the second sputter chamber.
- a transistor according to another embodiment of the present invention includes a gate electrode, an active layer, a gate insulating film, and a source electrode and a drain electrode.
- the active layer is made of an oxide semiconductor.
- the gate insulating film is formed of a sputtered silicon oxide film disposed between the gate electrode and the active layer.
- the source electrode and the drain electrode are electrically connected to the active layer, respectively.
- a transistor according to an embodiment of the present invention includes a gate electrode, an active layer, a gate insulating film, and a source electrode and a drain electrode.
- the active layer is made of an oxide semiconductor.
- the gate insulating film includes a first insulating layer and a second insulating layer.
- the first insulating layer is made of a silicon nitride film disposed between the gate electrode and the active layer.
- the second insulating layer is disposed between the first insulating layer and the active layer, and is made of a sputtered silicon oxide film.
- the source electrode and the drain electrode are electrically connected to the active layer, respectively.
- the gate insulating film has a stacked structure of a first insulating layer and a second insulating layer. Since the second insulating layer located on the active layer side is formed of a silicon oxide sputtered film, it does not contain hydrogen, unlike a silicon nitride film formed by the CVD method. Therefore, reduction of oxygen in the active layer by the hydrogen is avoided, and an increase in off-current value between the source and drain is prevented. As a result, it is possible to obtain a transistor having stable electrical characteristics while suppressing variations in the electrical conductivity of the active layer.
- the first insulating layer is composed of a silicon nitride CVD film.
- the CVD method has a higher film formation rate than the sputtering method. Thereby, productivity can be improved as compared with the case where the entire gate insulating film is formed by sputtering.
- the silicon nitride film contains hydrogen in the film by using a silane-based gas containing hydrogen as a source gas.
- the second insulating layer is interposed between the first insulating layer and the active layer, the reduction reaction of the active layer due to the hydrogen contained in the first insulating layer is effectively prevented. .
- the thickness of the first insulating layer may be larger than the thickness of the second insulating layer. Since the CVD method has a higher deposition rate than the sputtering method, productivity can be improved by making the first insulating layer thicker than the second insulating layer.
- the oxide semiconductor constituting the active layer can be made of, for example, an oxide material of In, Ga, or Zn. Thereby, a thin film transistor with high mobility can be obtained.
- Examples of In, Ga, or Zn oxide-based materials include ZnO, ZnO 2 , GaO, Ga 2 O, Ga 2 O 3 , InO, In 2 O 3 , In—Zn—O-based materials, and Ga—Zn—O. Material, In—Ga—O material, In—Ga—Zn—O material, and the like are included.
- the oxide semiconductor which comprises an active layer is not limited to said example, For example, other oxide semiconductors, such as CdO, can also be used.
- a transistor according to another embodiment of the present invention includes a gate electrode, an active layer, a gate insulating film, and a source electrode and a drain electrode.
- the active layer is made of an oxide semiconductor.
- the gate insulating film is formed of a sputtered silicon oxide film disposed between the gate electrode and the active layer.
- the source electrode and the drain electrode are electrically connected to the active layer, respectively.
- the gate insulating film is composed of a sputtered silicon oxide film, so that it does not contain hydrogen unlike the silicon nitride film formed by the CVD method. Therefore, reduction of oxygen in the active layer by the hydrogen is avoided, and an increase in off-current value between the source and drain is prevented. As a result, it is possible to obtain a transistor having stable electrical characteristics while suppressing variations in the electrical conductivity of the active layer.
- a method for manufacturing a transistor according to an embodiment of the present invention includes forming a gate electrode.
- a first insulating layer made of silicon nitride is formed on the gate electrode by a CVD method.
- a second insulating layer made of silicon oxide is formed on the first insulating layer by a sputtering method.
- An active layer made of an oxide semiconductor is formed on the second insulating layer.
- a source electrode and a drain electrode are formed on the active layer.
- the second insulating layer located on the active layer side is formed of a sputtered film of silicon oxide. Therefore, unlike the silicon nitride film formed by the CVD method, the film contains hydrogen. do not do. Therefore, reduction of oxygen in the active layer by the hydrogen is avoided, and an increase in off-current value between the source and drain is prevented. As a result, a highly reliable transistor can be manufactured. Further, since the first insulating layer is formed of a silicon nitride CVD film, productivity can be improved as compared with the case where the entire gate insulating film is formed by a sputtering method.
- the silicon nitride film contains hydrogen in the film by using a silane-based gas containing hydrogen as a source gas.
- a silane-based gas containing hydrogen as a source gas.
- the second insulating layer is interposed between the first insulating layer and the active layer, the reduction reaction of the active layer due to the hydrogen contained in the first insulating layer is effectively prevented. .
- the first insulating layer, the second insulating layer, and the active layer may be continuously formed in a common vacuum processing apparatus. Thereby, the film quality and productivity can be improved.
- a transistor manufacturing apparatus includes a CVD chamber, a first sputtering chamber, a second sputtering chamber, and a transport mechanism.
- the CVD chamber forms a first insulating layer made of silicon nitride on a base material.
- the first sputtering chamber forms a second insulating layer made of silicon oxide on the base material.
- an active layer made of an oxide semiconductor is formed on the base material.
- the transport mechanism can transport the base material in a vacuum atmosphere between the CVD chamber, the first sputter chamber, and the second sputter chamber.
- the gate insulating film including the first insulating layer made of the silicon nitride CVD film and the second insulating layer made of the silicon oxide sputtered film without exposing the base material to the atmosphere. can be formed on the substrate.
- an active layer having desired electric conduction characteristics can be stably formed, and a highly reliable transistor can be manufactured.
- FIG. 1 is a schematic cross-sectional view showing a configuration of a transistor according to an embodiment of the present invention.
- a so-called bottom gate type field effect transistor will be described as an example.
- the transistor 1 of this embodiment includes a gate electrode 11, an active layer 15, a gate insulating film 14, a source electrode 17S, and a drain electrode 17D.
- the gate electrode 11 is made of a conductive film formed on the surface of the substrate 10.
- the substrate 10 is typically a transparent glass substrate.
- the gate electrode 11 is typically composed of a metal single layer film or a metal multilayer film such as molybdenum (Mo), chromium (Cr), aluminum (Al), or copper (Cu), and is formed by, for example, a sputtering method. .
- the gate electrode 11 is made of copper.
- the thickness of the gate electrode 11 is not specifically limited, For example, it is 300 nm.
- the active layer 15 functions as a channel layer of the transistor 1.
- the active layer 14 is made of an oxide semiconductor and is formed by a sputtering method.
- the active layer 15 is formed of an oxide semiconductor material having an In—Ga—Zn—O-based composition, and the thickness thereof is, for example, 50 nm to 200 nm.
- the gate insulating film 14 is formed between the gate electrode 11 and the active layer 15.
- the gate electrode 14 has a stacked structure of a first insulating layer 14A and a second insulating layer 14B.
- the first insulating layer 14A is located on the gate electrode 11 side
- the second insulating layer 14B is located on the active layer 15 side.
- the constituent material of the first insulating layer 14A is not particularly limited, and various materials having electrical insulation properties such as a metal oxide film, a silicon oxide film (SiOx), and a silicon nitride film (SiNx) can be used. There is no particular limitation on a film formation method, and a CVD method, a sputtering method, an evaporation method, or the like is applicable.
- the first insulating layer 14A is composed of a silicon nitride film manufactured by a plasma CVD method.
- the second insulating layer 14B is formed of a sputtered film of silicon oxide (SiO 2 or SiOx).
- the second insulating layer 14B has a function of electrically insulating between the gate electrode 11 and the active layer 15 and a function of preventing an interface reaction between the first insulating layer 14A and the active layer 15. .
- the interfacial reaction includes a reduction reaction of the active layer 15 by hydrogen when the first insulating layer 14A contains hydrogen.
- the reduction reaction of the active layer 15 causes a decrease in the oxygen content of the film constituting the active layer 15, and this causes the electrical conductivity of the active layer 15 to increase.
- Lowering the resistance of the active layer can contribute to improvements in responsiveness and on-current characteristics, but can cause an increase in off-current value when the transistor is not in operation, which can contribute to lowering the transistor characteristics.
- the material composition of the active layer is optimized according to the required transistor characteristics, and is designed and manufactured so as to obtain the required electrical conductivity.
- the material composition of the active layer changes due to an interfacial reaction with the gate insulating film that is the base layer after film formation, the desired transistor characteristics cannot be obtained, and variations in characteristics tend to occur from element to element.
- the first insulating layer 14A a material that does not originally require hydrogen as a constituent element is used.
- silicon nitride is formed by plasma CVD
- the first insulating layer 14A by a film forming method other than the CVD method such as a sputtering method or a vacuum evaporation method.
- a film forming method other than the CVD method such as a sputtering method or a vacuum evaporation method.
- the sputtering method and the like have a lower film formation rate than the CVD method, and thus it takes a lot of time to secure the target film thickness. For this reason, in order to ensure industrial productivity, it is practical to employ the plasma CVD method for forming the insulating layer.
- the first insulating layer 14A is formed by a plasma CVD method to ensure productivity. Then, in order to avoid an interfacial reaction between the silicon compound thin film produced by the plasma CVD method and the active layer 15, the first insulating layer is formed by using the silicon oxide film formed by the sputtering method as the second insulating layer 14B. 14A and the active layer 15 are interposed.
- the sputtered silicon oxide film can be formed by a sputtering process in an inert gas atmosphere with respect to a silicon oxide target or a reactive sputtering process in an oxygen atmosphere with respect to a silicon target.
- the silicon oxide film manufactured by such a sputtering process can avoid mixing of hydrogen into the film. Therefore, by stacking the sputtered silicon oxide film as the second insulating layer 14B on the first insulating layer 14A, the mutual reaction between the first insulating layer 14A and the active layer 15 is effectively prevented. As a result, desired electrical characteristics of the active layer 15 can be ensured.
- the thickness of the gate insulating film 14 is not particularly limited and is, for example, 200 nm to 400 nm.
- the film thicknesses of the first and second insulating layers 14A and 14B are appropriately set within the range of the film thickness of the gate insulating film 14 which is the laminated thickness thereof.
- the first insulating layer 14A is formed by a plasma CVD method
- the first insulating layer 14 is made thicker than the second insulating layer 14B, thereby increasing the process time of the gate insulating film 14. Can be suppressed.
- the film thickness of the second insulating layer 14B is not particularly limited as long as the interface reaction between the first insulating layer 14A and the active layer 15 can be suppressed.
- the source electrode 17S and the drain electrode 17D are formed on the active layer 15 so as to be separated from each other.
- the source electrode 17S and the drain electrode 17D can be composed of, for example, a metal single layer film such as aluminum, molybdenum, copper, titanium, or a multilayer film of these metals. As will be described later, the source electrode 17S and the drain electrode 17D can be simultaneously formed by patterning a metal film.
- the thickness of the metal film is, for example, 100 nm to 500 nm.
- a stopper layer 16 is formed on the active layer 15.
- the stopper layer 16 is provided to protect the active layer 15 from the etchant during pattern etching of the source electrode 17S and the drain electrode 17D.
- the stopper layer 16 can be composed of, for example, a silicon oxide film, a silicon nitride film, or a laminated film thereof.
- the stopper layer 16 is formed by a film formation method (for example, sputtering method) in which hydrogen is not mixed into the film in order to avoid an interface reaction with the active layer.
- the source electrode 17S and the drain electrode 17D are covered with a protective film 19.
- the protective film 19 is made of an electrically insulating material such as a silicon nitride film.
- the protective film 19 is for shielding the element part including the active layer 15 from the outside air.
- the protective film 19 is provided with interlayer connection holes for connecting the source / drain electrodes 17S, 17D to the wiring layer 21 at appropriate positions.
- the wiring layer 21 is for connecting the transistor 1 to a peripheral circuit (not shown), and is made of a metal film such as aluminum or copper.
- FIG. 1 is a cross-sectional views of the main part of each step for explaining the manufacturing method of the transistor 1.
- FIG. 2 to 6 are cross-sectional views of the main part of each step for explaining the manufacturing method of the transistor 1.
- a gate electrode film 11F is formed on one surface of the substrate 10.
- the base material 10 is typically a glass substrate.
- the gate electrode film 11F is typically composed of a metal single layer film or a metal multilayer film such as molybdenum, chromium, or aluminum, and is formed by, for example, a sputtering method.
- the thickness of the gate electrode film 11F is not particularly limited and is, for example, 300 nm.
- a resist mask 12 for patterning the gate electrode film 11F into a predetermined shape is formed.
- This step includes a step of forming a photoresist film 12F (FIG. 2B), an exposure step (FIG. 2C), and a development step (FIG. 2D).
- the photoresist film 12F is formed by applying a liquid photosensitive material on the gate electrode film 11F and then drying it.
- a dry film resist may be used as the photoresist film 12F.
- the formed photoresist film 12F is exposed through the mask 13 and then developed. Thereby, a resist mask 12 is formed on the gate electrode film 11F.
- the gate electrode film 11F is etched using the resist mask 12 as a mask. Thereby, the gate electrode 11 is formed on the surface of the base material 10 (FIG. 2F).
- the etching method of the gate electrode film 11F is not particularly limited, and may be a wet etching method or a dry etching method. After the etching, the resist mask 12 is removed.
- the method for removing the resist mask 12 is an ashing process using oxygen gas plasma, but is not limited to this, and may be dissolved and removed using a chemical solution.
- a gate insulating film 14 is formed on the surface of the base material 10 so as to cover the gate electrode 11.
- the thickness of the gate insulating film 14 is, for example, 200 nm to 500 nm.
- the step of forming the gate insulating film 14 includes a step of forming the first insulating layer 14A and a step of forming the second insulating layer 14B.
- the first insulating layer 14A is made of a silicon nitride film and is formed so as to cover the gate electrode 11 by plasma CVD.
- a silane-based gas such as monosilane, disilane, or tetraethoxysilane (TEOS)
- a source gas such as ammonia or nitrogen
- a reactive gas is used.
- the second insulating layer 14B is made of a silicon oxide film and is formed so as to cover the first insulating layer 14A by a sputtering method.
- the second insulating layer 14B is formed by sputtering a target made of silicon oxide in an inert gas atmosphere such as argon under reduced pressure.
- the film is formed by sputtering a target made of silicon in a mixed gas atmosphere of argon and oxygen under reduced pressure.
- the thickness of the first insulating layer 14A and the second insulating layer 14B can be set as appropriate.
- the CVD method has a higher deposition rate and coverage than the sputtering method, so that the first insulating layer 14A is thicker than the second insulating layer 14B to ensure good productivity. Can do.
- the second insulating layer 14B may have a thickness that can suppress the interface reaction between the first insulating layer 14A and the active layer 15.
- IGZO film 15F having an In—Ga—Zn—O-based composition and a stopper layer forming film 16F are formed. Are formed in order.
- the IGZO film 15F and the stopper layer forming film 16F are formed by, for example, a sputtering method.
- the IGZO film 15F and the stopper layer forming film 16F can be continuously formed.
- the sputtering target for forming the IGZO film 15F and the sputtering target for forming the stopper layer forming film 16F may be disposed in the same sputtering chamber. By switching the target to be used, the IGZO film 15F and the stopper layer forming film 16F can be formed independently.
- the IGZO film 15F can be formed by, for example, a reactive sputtering method in which a reaction product with oxygen is deposited on the substrate 10 by sputtering a target in an oxygen gas atmosphere.
- the discharge type may be any of DC discharge, AC discharge, and RF discharge.
- the IGZO film 15F may be formed with the substrate 10 heated to a predetermined temperature, or may be formed without heating.
- the degree of oxidation of the IGZO film 15F is controlled by the oxygen partial pressure in the deposition chamber. That is, as the oxygen partial pressure is higher, the IGZO film 15F having a higher degree of oxidation (higher electrical resistance) is formed.
- each of the IGZO film 15F and the stopper layer forming film 16F is not particularly limited.
- the thickness of the IGZO film 15F is 50 nm to 200 nm, and the thickness of the stopper layer forming film 16F is 30 nm to 300 nm.
- the IGZO film 15F constitutes an active layer (carrier layer) 15 of the transistor.
- the stopper layer forming film 16F is an etching protection that protects the channel region of the IGZO film from the etchant in the patterning process of the metal film constituting the source electrode and the drain electrode, which will be described later, and the process of etching away the unnecessary area of the IGZO film 15F. Acts as a layer.
- the stopper layer forming film 16F is made of, for example, a silicon nitride film.
- a resist mask 23 for patterning the stopper layer forming film 16F into a predetermined shape is formed, and then the stopper layer forming film 16F is interposed through the resist mask 23. Etch. Thereby, the stopper layer 16 facing the gate electrode 11 is formed with the gate insulating film 14 and the IGZO film 15F interposed therebetween.
- a metal film 17F is formed so as to cover the IGZO film 15F and the stopper layer 16, as shown in FIG.
- the metal film 17F is typically composed of a metal single layer film or a metal multilayer film such as molybdenum, chromium, aluminum, or copper, and is formed by, for example, a sputtering method.
- the thickness of the metal film 17F is not particularly limited, and is, for example, 100 nm to 500 nm.
- the metal film 17F is patterned.
- the patterning process of the metal film 17F includes a resist mask 18 formation process (FIG. 3A) and a metal film 17F etching process (FIG. 3B).
- the resist mask 18 has a mask pattern that opens the region immediately above the stopper layer 16 and the peripheral region of each transistor. After the formation of the resist mask 18, the metal film 17F is etched by wet etching. Thus, the metal film 17F is separated into the source electrode 17S and the drain electrode 17D that are electrically connected to the active layer 15, respectively.
- the stopper layer 16 functions as an etching stopper layer for the metal film 17F. That is, the stopper layer 16 has a function of protecting the IGZO film 15F from an etchant (for example, phosphorous nitric acid) with respect to the metal film 17F.
- the stopper layer 16 is formed so as to cover a region (hereinafter referred to as “channel region”) located between the source electrode 17S and the drain electrode 17D of the IGZO film 15F. Therefore, the channel region of the IGZO film 15F is not affected by the etching process of the metal film 17F.
- the IGZO thin film 15F is etched using the resist mask 18 as a mask.
- the etching method is not particularly limited, and may be a wet etching method or a dry etching method.
- the IGZO film 15F is isolated in element units and an active layer 15 made of the IGZO film 15F is formed.
- the stopper layer 16 functions as an etching protective film for the IGZO film 15F located in the channel region. That is, the stopper layer 16 has a function of protecting the channel region immediately below the stopper layer 16 from an etchant (for example, oxalic acid type) for the IGZO film 15F. Thereby, the channel region of the active layer 15 is not affected by the etching process of the IGZO film 15F.
- an etchant for example, oxalic acid type
- the resist mask 18 is removed from the source electrode 17S and the drain electrode 17D by ashing or the like (FIG. 4D).
- a protective film (passivation film) is formed so as to cover the surface of the substrate 10 with the source electrode 17S, the drain electrode 17D, the stopper layer 16, the active layer 15, and the gate insulating film 14. ) 19 is formed.
- the protective film 19 is for securing predetermined electrical and material characteristics by blocking the transistor element including the active layer 15 from the outside air.
- the protective film 19 is typically composed of an oxide film or nitride film such as a silicon oxide film (SiO 2 ) or a silicon nitride film (SiNx), and is formed by, for example, a CVD method or a sputtering method.
- the thickness of the protective film 19 is not particularly limited, and is, for example, 200 nm to 500 nm.
- contact holes 19a communicating with the source / drain electrodes are formed in the protective film 19.
- This step includes a step of forming a resist mask 20 on the protective film 19 (FIG. 5B) and a step of etching the protective film 19 exposed from the opening 20a of the resist mask 20 (FIG. 5C). And a step of removing the resist mask 20 (FIG. 5D).
- the contact hole 19a is formed by a dry etching method, but may be a wet etching method. Although not shown, a contact hole that communicates with the source electrode 17S is also formed at an arbitrary position.
- a transparent conductive film 21 in contact with the source / drain electrode is formed through the contact hole 19a.
- This step includes the step of forming the transparent conductive film 21F (FIG. 6A), the step of forming the resist mask 22 on the transparent conductive film 21F (FIG. 6B), and the step of covering with the resist mask 22. It has a step (FIG. 6C) of etching the transparent conductive film 21F that has not been removed and a step of removing the resist mask 20 (FIG. 6D).
- the transparent conductive film 21F is typically composed of an ITO film or an IZO film, and is formed by, for example, a sputtering method or a CVD method.
- the etching of the transparent conductive film 21F employs a wet etching method, but is not limited thereto, and a dry etching method may be employed.
- This annealing step may be performed immediately after the formation of the active layer 15 (for example, before the formation of the stopper layer 16).
- a constant forward voltage (source-drain voltage: Vds) is applied between the source electrode 17S and the drain electrode 17D.
- Vgs gate voltage
- Vth threshold voltage
- Ids source-drain current
- the source-drain current at this time is also called an on-state current, and a larger current value is obtained as the mobility of the active layer 15 is higher.
- the active layer 15 is made of an oxide semiconductor, the mobility is higher than that of an active layer made of amorphous silicon. Therefore, according to the present embodiment, the field effect transistor 1 having a high on-current value can be obtained.
- the source-drain current at this time is also called an off-state current and is determined by the electric resistance value of the active layer 15 and the source-drain voltage. The smaller the off-current value, the larger the ratio between the on-current value and the off-current value (on-off current ratio), so that better characteristics as a transistor can be obtained.
- the gate insulating film 14 includes the first insulating layer 14A made of a silicon nitride film formed by a plasma CVD method and the second insulating layer made of a silicon oxide film formed by a sputtering method.
- 14B has a laminated structure. Since the second insulating layer 14B is interposed between the active layer 15 and the first insulating layer 14A, the reduction reaction of the active layer 15 is prevented by the influence of hydrogen contained in the first insulating layer 14A. . Thereby, fluctuations in the electrical characteristics of the active layer 15 are avoided, and excellent transistor characteristics with a high on-off current ratio can be obtained.
- FIG. 7 and 8 show the experimental results showing the transistor characteristics of various samples manufactured by changing the structure of the gate insulating film in the transistor structure shown in FIG.
- the configuration of the active layer and the film formation conditions for each sample were the same. Two conditions were set for the oxygen partial pressure, and each sample was produced under each condition.
- FIG. 7 shows the experimental results when the oxygen partial pressure is 0.05 Pa
- FIG. 8 shows the experimental results when the oxygen partial pressure is 0.15 Pa.
- the active layer was 50 nm thick, and the annealing conditions were 15 minutes at 300 ° C. in air.
- the configuration of the gate insulating film of each sample is as follows.
- Sample 1 A laminated film of a silicon nitride film having a thickness of 3500 mm (angstrom) produced by the CVD method and a silicon oxide film having a thickness of 250 mm produced thereon by a sputtering method.
- Sample 2 produced by the CVD method Laminated film of 3500 mm thick silicon nitride film and 500 mm thick silicon oxide film formed thereon by sputtering method
- Sample 3 Silicon oxide film (single layer film) 2150 mm thick produced by sputtering method
- Sample 4 ( ⁇ ): 3500 mm thick silicon nitride film (single layer film) produced by CVD
- the transistor characteristics schematically show the on-current characteristics on the right side and the off-current characteristics on the left side with respect to the position of the gate voltage (Vgs) 0.
- samples 1 to 3 have substantially the same on-current value and off-current value, whereas sample 4 has a higher off-current value than the other samples.
- the interface between the gate insulating film and the active layer is composed of a silicon nitride CVD film. For this reason, an interface reaction occurs between the gate insulating film and the active layer, and it is considered that the electrical resistance value of the active layer has decreased due to a decrease in the oxidation degree of the active layer compared to other samples.
- FIGS. 9 and 10 are schematic configuration diagrams of a vacuum processing apparatus for carrying out a part of the above-described transistor manufacturing process.
- the vacuum processing apparatus 200 shown in FIG. 9 is configured as a single wafer type (cluster type) vacuum processing apparatus.
- the vacuum processing apparatus 200 forms a transfer chamber 210, a loading chamber 211, a heat treatment chamber 212, a CVD chamber 213A for forming the first gate insulating layer 14A, and a second gate insulating layer 14B.
- the transfer chamber 210 is evacuated to a predetermined reduced-pressure atmosphere, and a transfer robot for transferring the base material between the chambers is installed therein.
- a vacuum processing apparatus 300 shown in FIG. 10 is configured as an in-line type vacuum processing apparatus.
- the vacuum processing apparatus 300 includes a loading chamber 311, a heat treatment chamber 312, a CVD chamber 313A for forming the first gate insulating layer 14A, and a sputtering chamber 313B for forming the second gate insulating layer 14B.
- the vacuum processing apparatus 300 includes a transport mechanism (not shown) for vacuum transporting the substrate from the loading chamber 311 to the unload chamber 317 via the various processing chambers 312 to 316.
- the gate insulating film 14, the IGZO film 15F, and the stopper layer 16 can be continuously formed without exposing the base material to the atmosphere. Thereby, it is possible to prevent film quality deterioration due to adhesion of moisture and impurities in the atmosphere to the surface of each layer. In addition, since various functional layers can be formed consistently in a vacuum, the process time required for forming each layer can be shortened, and productivity can be improved.
- FIG. 11 is a schematic cross-sectional view illustrating a configuration of a transistor according to another embodiment of the present invention.
- portions corresponding to those of the transistor 1 according to the first embodiment described above are denoted by the same reference numerals, and detailed description thereof is omitted.
- the transistor 2 of the present embodiment has a gate insulating film 24 disposed between the gate electrode 11 and the active layer 15, and the gate insulating film 24 is a silicon oxide single film formed by sputtering. It is formed of a layer film.
- the thickness of the gate insulating film 24 is not particularly limited and is, for example, 200 nm to 400 nm.
- the gate insulating film 24 is composed of a sputtered silicon oxide film, it does not contain hydrogen unlike the silicon nitride film formed by the CVD method. Therefore, reduction of oxygen in the active layer by the hydrogen is avoided, and an increase in off-current value between the source and drain is prevented.
- the gate insulating film (sample 3) composed of a single layer film of silicon oxide formed by sputtering, the gate insulating film described in the first embodiment is used. It has been confirmed that transistor characteristics equivalent to those of the transistor having 14 structures (Samples 1 and 2) can be obtained. Therefore, according to the present embodiment, similarly to the first embodiment, it is possible to obtain a transistor having stable electrical characteristics by suppressing variation in the electric conductivity of the active layer.
- the stopper layer 16 is constituted by a single layer, but it may be a multilayer structure like the gate insulating film.
- the first layer constituting the interface with the active layer is a silicon oxide sputtered film, so that reduction of the active layer can be avoided and fluctuations in the electrical conductivity characteristics can be prevented.
- the transistor 1 described above can be used as a TFT for an active matrix display panel such as a liquid crystal display or an organic EL display.
- the transistor 1 can be used as a transistor element of various semiconductor devices or electronic devices.
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Physics & Mathematics (AREA)
- Ceramic Engineering (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Manufacturing & Machinery (AREA)
- Thin Film Transistor (AREA)
- Formation Of Insulating Films (AREA)
Abstract
【課題】活性層の電気伝導度のばらつきを抑制することができるトランジスタ、トランジスタの製造方法及びその製造装置を提供する。 【解決手段】本発明の一実施形態に係るトランジスタ1において、ゲート絶縁膜14は、第1の絶縁層14Aと第2の絶縁層14Bの積層構造を有する。活性層15側に位置する第2の絶縁層は、シリコン酸化物のスパッタ膜で構成されているため、CVD法で形成されたシリコン窒化膜からなる第1の絶縁層と異なり、膜中に水素を含有しない。したがって、当該水素による活性層中の酸素の還元が回避され、ソース-ドレイン間のオフ電流値の増加が防止される。これにより、活性層の電気伝導度のばらつきを抑制して、安定した電気的特性を有するトランジスタを得ることができる。
Description
本発明は、酸化物半導体からなる活性層を有するトランジスタ、トランジスタ製造方法及びその製造装置に関する。
近年、アクティブマトリクス型の液晶ディスプレイが広く用いられている。アクティブマトリクス型液晶ディスプレイは、画素ごとにスイッチング素子として電界効果型の薄膜トランジスタ(TFT)を有している。
薄膜トランジスタとしては、活性層がポリシリコンで構成されたポリシリコン型薄膜トランジスタ、活性層がアモルファスシリコンで構成されたアモルファスシリコン型薄膜トランジスタが知られている。
アモルファスシリコン型薄膜トランジスタは、ポリシリコン型薄膜トランジスタに比べて、活性層の作製が容易であるため、比較的大面積の基板に均一に成膜できるという利点がある。
一方、アモルファスシリコンよりもキャリア(電子、ホール)の高移動度を実現できる活性層材料として、透明アモルファス酸化物薄膜の開発が進められている。例えば、特許文献1には、ホモロガス化合物InMO3(ZnO)m(M=In、Fe、Ga又はAl、m=1以上50未満の整数)を活性層として用いる電界効果型トランジスタが記載されている。また、特許文献2には、酸化物半導体からなるチャネルを有するトランジスタにおいて、ゲート誘電体の構成材料として、各種金属酸化物、シリコン酸化物、シリコン窒化物が適用可能であることが開示されている。
酸化物半導体からなる活性層の電気伝導性は、含有する酸素の量に影響される。したがって、ゲート絶縁膜の構成材料の種類及びその成膜方法によっては、活性層とゲート絶縁膜の界面反応に起因して、活性層の酸素濃度比に変動をもたらし、活性層の電気伝導性を変化させるおそれがある。例えば、ゲート絶縁膜としてCVD法で形成されたシリコン窒化膜を用いると、膜中の残存水素が原因で活性層中の酸素が還元される場合がある。この場合、活性層の電気伝導性が高まり、オフ電流特性(トランジスタのオフ状態におけるソース-ドレイン間の電流特性)が低下するという問題を発生させる。
以上のような事情に鑑み、本発明の目的は、活性層の電気伝導度のばらつきを抑制することができるトランジスタ、トランジスタの製造方法及びその製造装置を提供することにある。
本発明の一形態に係るトランジスタは、ゲート電極と、活性層と、ゲート絶縁膜と、ソース電極及びドレイン電極とを具備する。
上記活性層は、酸化物半導体からなる。
上記ゲート絶縁膜は、第1の絶縁層と、第2の絶縁層とを含む。上記第1の絶縁層は、上記ゲート電極と上記活性層との間に配置されたシリコン窒化膜からなる。上記第2の絶縁層は、上記第1の絶縁層と上記活性層との間に配置され、シリコン酸化物のスパッタ膜からなる。
上記ソース電極及びドレイン電極は、上記活性層とそれぞれ電気的に接続される。
上記活性層は、酸化物半導体からなる。
上記ゲート絶縁膜は、第1の絶縁層と、第2の絶縁層とを含む。上記第1の絶縁層は、上記ゲート電極と上記活性層との間に配置されたシリコン窒化膜からなる。上記第2の絶縁層は、上記第1の絶縁層と上記活性層との間に配置され、シリコン酸化物のスパッタ膜からなる。
上記ソース電極及びドレイン電極は、上記活性層とそれぞれ電気的に接続される。
本発明の一形態に係るトランジスタの製造方法は、ゲート電極を形成することを含む。上記ゲート電極上には、シリコン窒化物からなる第1の絶縁層がCVD法によって形成される。上記第1の絶縁層上には、シリコン酸化物からなる第2の絶縁層がスパッタリング法によって形成される。上記第2の絶縁層上には、酸化物半導体からなる活性層が形成される。上記活性層上にはソース電極及びドレイン電極が形成される。
本発明の一形態に係るトランジスタの製造装置は、基材の上に、薄膜トランジスタを製造するための装置であって、CVD室と、第1のスパッタ室と、第2のスパッタ室と、搬送機構とを具備する。
上記CVD室は、上記基材の上に、シリコン窒化物からなる第1の絶縁層を成膜する。
上記第1のスパッタ室は、上記基材の上に、シリコン酸化物からなる第2の絶縁層を成膜する。
上記第2のスパッタ室は、上記基材の上に、酸化物半導体からなる活性層を成膜する。
上記搬送機構は、上記CVD室、上記第1のスパッタ室及び上記第2のスパッタ室の間で上記基材を真空雰囲気中で搬送可能である。
上記CVD室は、上記基材の上に、シリコン窒化物からなる第1の絶縁層を成膜する。
上記第1のスパッタ室は、上記基材の上に、シリコン酸化物からなる第2の絶縁層を成膜する。
上記第2のスパッタ室は、上記基材の上に、酸化物半導体からなる活性層を成膜する。
上記搬送機構は、上記CVD室、上記第1のスパッタ室及び上記第2のスパッタ室の間で上記基材を真空雰囲気中で搬送可能である。
本発明の他の形態に係るトランジスタは、ゲート電極と、活性層と、ゲート絶縁膜と、ソース電極及びドレイン電極とを具備する。
上記活性層は、酸化物半導体からなる。
上記ゲート絶縁膜は、上記ゲート電極と上記活性層との間に配置されたシリコン酸化物のスパッタ膜からなる。
上記ソース電極及びドレイン電極は、上記活性層とそれぞれ電気的に接続される。
上記活性層は、酸化物半導体からなる。
上記ゲート絶縁膜は、上記ゲート電極と上記活性層との間に配置されたシリコン酸化物のスパッタ膜からなる。
上記ソース電極及びドレイン電極は、上記活性層とそれぞれ電気的に接続される。
本発明の一実施形態に係るトランジスタは、ゲート電極と、活性層と、ゲート絶縁膜と、ソース電極及びドレイン電極とを具備する。
上記活性層は、酸化物半導体からなる。
上記ゲート絶縁膜は、第1の絶縁層と、第2の絶縁層とを含む。上記第1の絶縁層は、上記ゲート電極と上記活性層との間に配置されたシリコン窒化膜からなる。上記第2の絶縁層は、上記第1の絶縁層と上記活性層との間に配置され、シリコン酸化物のスパッタ膜からなる。
上記ソース電極及びドレイン電極は、上記活性層とそれぞれ電気的に接続される。
上記活性層は、酸化物半導体からなる。
上記ゲート絶縁膜は、第1の絶縁層と、第2の絶縁層とを含む。上記第1の絶縁層は、上記ゲート電極と上記活性層との間に配置されたシリコン窒化膜からなる。上記第2の絶縁層は、上記第1の絶縁層と上記活性層との間に配置され、シリコン酸化物のスパッタ膜からなる。
上記ソース電極及びドレイン電極は、上記活性層とそれぞれ電気的に接続される。
上記トランジスタにおいて、ゲート絶縁膜は、第1の絶縁層と第2の絶縁層の積層構造を有する。活性層側に位置する第2の絶縁層は、シリコン酸化物のスパッタ膜で構成されているため、CVD法で形成されたシリコン窒化膜と異なり、膜中に水素を含有しない。したがって、当該水素による活性層中の酸素の還元が回避され、ソース-ドレイン間のオフ電流値の増加が防止される。これにより、活性層の電気伝導度のばらつきを抑制して、安定した電気的特性を有するトランジスタを得ることができる。
上記第1の絶縁層は、シリコン窒化物のCVD膜で構成される。
CVD法は、スパッタリング法に比べて、成膜レートが高い。これにより、ゲート絶縁膜全体をスパッタリング法で形成するよりも、生産性の向上を図ることができる。一方、当該シリコン窒化膜は、原料ガスに水素を含むシラン系ガスが用いられることで、膜中に水素を含有する。しかし、この第1の絶縁層と活性層との間に上記第2の絶縁層が介在するため、第1の絶縁層中の含有水素に起因する活性層の還元反応は効果的に阻止される。
CVD法は、スパッタリング法に比べて、成膜レートが高い。これにより、ゲート絶縁膜全体をスパッタリング法で形成するよりも、生産性の向上を図ることができる。一方、当該シリコン窒化膜は、原料ガスに水素を含むシラン系ガスが用いられることで、膜中に水素を含有する。しかし、この第1の絶縁層と活性層との間に上記第2の絶縁層が介在するため、第1の絶縁層中の含有水素に起因する活性層の還元反応は効果的に阻止される。
上記第1の絶縁層の厚みは、上記第2の絶縁層の厚みよりも大きくてもよい。
CVD法は、スパッタリング法に比べて成膜レートが高いため、第1の絶縁層を第2の絶縁層よりも厚くすることで、生産性の向上を図ることができる。
CVD法は、スパッタリング法に比べて成膜レートが高いため、第1の絶縁層を第2の絶縁層よりも厚くすることで、生産性の向上を図ることができる。
活性層を構成する酸化物半導体は、例えば、In、Ga、又はZnの酸化物系材料で構成することができる。
これにより、高移動度の薄膜トランジスタを得ることができる。In、Ga、又はZnの酸化物系材料としては、ZnO、ZnO2、GaO、Ga2O、Ga2O3、InO、In2O3、In-Zn-O系材料、Ga-Zn-O系材料、In-Ga-O系材料、In-Ga-Zn-O系材料等が含まれる。また、活性層を構成する酸化物半導体は、上記の例に限定されず、例えば、CdO等の他の酸化物半導体を用いることも可能である。
これにより、高移動度の薄膜トランジスタを得ることができる。In、Ga、又はZnの酸化物系材料としては、ZnO、ZnO2、GaO、Ga2O、Ga2O3、InO、In2O3、In-Zn-O系材料、Ga-Zn-O系材料、In-Ga-O系材料、In-Ga-Zn-O系材料等が含まれる。また、活性層を構成する酸化物半導体は、上記の例に限定されず、例えば、CdO等の他の酸化物半導体を用いることも可能である。
本発明の他の実施形態に係るトランジスタは、ゲート電極と、活性層と、ゲート絶縁膜と、ソース電極及びドレイン電極とを具備する。
上記活性層は、酸化物半導体からなる。
上記ゲート絶縁膜は、上記ゲート電極と上記活性層との間に配置されたシリコン酸化物のスパッタ膜からなる。
上記ソース電極及びドレイン電極は、上記活性層とそれぞれ電気的に接続される。
上記活性層は、酸化物半導体からなる。
上記ゲート絶縁膜は、上記ゲート電極と上記活性層との間に配置されたシリコン酸化物のスパッタ膜からなる。
上記ソース電極及びドレイン電極は、上記活性層とそれぞれ電気的に接続される。
上記トランジスタにおいて、ゲート絶縁膜は、シリコン酸化物のスパッタ膜で構成されているため、CVD法で形成されたシリコン窒化膜と異なり、膜中に水素を含有しない。したがって、当該水素による活性層中の酸素の還元が回避され、ソース-ドレイン間のオフ電流値の増加が防止される。これにより、活性層の電気伝導度のばらつきを抑制して、安定した電気的特性を有するトランジスタを得ることができる。
本発明の一実施形態に係るトランジスタの製造方法は、ゲート電極を形成することを含む。上記ゲート電極上には、シリコン窒化物からなる第1の絶縁層がCVD法によって形成される。上記第1の絶縁層上には、シリコン酸化物からなる第2の絶縁層がスパッタリング法によって形成される。上記第2の絶縁層上には、酸化物半導体からなる活性層が形成される。上記活性層上にはソース電極及びドレイン電極が形成される。
上記トランジスタの製造方法において、活性層側に位置する第2の絶縁層は、シリコン酸化物のスパッタ膜で形成されるため、CVD法で形成されたシリコン窒化膜と異なり、膜中に水素を含有しない。したがって、当該水素による活性層中の酸素の還元が回避され、ソース-ドレイン間のオフ電流値の増加が防止される。これにより、信頼性の高いトランジスタを製造することが可能となる。
また、上記第1の絶縁層は、シリコン窒化物のCVD膜で形成されるため、ゲート絶縁膜全体をスパッタリング法で形成するよりも、生産性の向上を図ることができる。一方、当該シリコン窒化膜は、原料ガスに水素を含むシラン系ガスが用いられることで、膜中に水素を含有する。しかし、この第1の絶縁層と活性層との間に上記第2の絶縁層が介在するため、第1の絶縁層中の含有水素に起因する活性層の還元反応は効果的に阻止される。
また、上記第1の絶縁層は、シリコン窒化物のCVD膜で形成されるため、ゲート絶縁膜全体をスパッタリング法で形成するよりも、生産性の向上を図ることができる。一方、当該シリコン窒化膜は、原料ガスに水素を含むシラン系ガスが用いられることで、膜中に水素を含有する。しかし、この第1の絶縁層と活性層との間に上記第2の絶縁層が介在するため、第1の絶縁層中の含有水素に起因する活性層の還元反応は効果的に阻止される。
上記第1の絶縁層、上記第2の絶縁層及び上記活性層は、共通の真空処理装置内で連続して成膜されてもよい。
これにより、膜質及び生産性の向上を図ることができる。
これにより、膜質及び生産性の向上を図ることができる。
本発明の一実施形態に係るトランジスタの製造装置は、CVD室と、第1のスパッタ室と、第2のスパッタ室と、搬送機構とを具備する。
上記CVD室は、基材の上に、シリコン窒化物からなる第1の絶縁層を成膜する。
上記第1のスパッタ室は、上記基材の上に、シリコン酸化物からなる第2の絶縁層を成膜する。
上記第2のスパッタ室は、上記基材の上に、酸化物半導体からなる活性層を成膜する。
上記搬送機構は、上記CVD室、上記第1のスパッタ室及び上記第2のスパッタ室の間で上記基材を真空雰囲気中で搬送可能である。
上記CVD室は、基材の上に、シリコン窒化物からなる第1の絶縁層を成膜する。
上記第1のスパッタ室は、上記基材の上に、シリコン酸化物からなる第2の絶縁層を成膜する。
上記第2のスパッタ室は、上記基材の上に、酸化物半導体からなる活性層を成膜する。
上記搬送機構は、上記CVD室、上記第1のスパッタ室及び上記第2のスパッタ室の間で上記基材を真空雰囲気中で搬送可能である。
上記製造装置によれば、基材を大気に曝すことなく、シリコン窒化物のCVD膜からなる第1の絶縁層と、シリコン酸化物のスパッタ膜からなる第2の絶縁層とを含むゲート絶縁膜を基材上に形成することができる。これにより、所望の電気伝導特性を有する活性層を安定して形成できると共に、信頼性の高いトランジスタを製造することができる。
以下、本発明の実施形態を図面に基づき説明する。
<第1の実施形態>
図1は、本発明の一実施形態によるトランジスタの構成を示す概略断面図である。本実施形態では、いわゆるボトムゲート型の電界効果型トランジスタを例に挙げて説明する。
図1は、本発明の一実施形態によるトランジスタの構成を示す概略断面図である。本実施形態では、いわゆるボトムゲート型の電界効果型トランジスタを例に挙げて説明する。
本実施形態のトランジスタ1は、ゲート電極11と、活性層15と、ゲート絶縁膜14と、ソース電極17Sと、ドレイン電極17Dとを有する。
ゲート電極11は、基材10の表面に形成された導電膜からなる。基材10は、典型的には、透明なガラス基板である。ゲート電極11は、典型的には、モリブデン(Mo)、クロム(Cr)、アルミニウム(Al)、銅(Cu)などの金属単層膜あるいは金属多層膜で構成され、例えばスパッタリング法によって形成される。本実施形態では、ゲート電極11は、銅で構成される。ゲート電極11の厚さは特に限定されず、例えば、300nmである。
活性層15は、トランジスタ1のチャネル層として機能する。活性層14は、酸化物半導体からなり、スパッタリング法によって形成される。本実施形態では、活性層15は、In-Ga-Zn-O系組成を有する酸化物半導体材料で形成され、その膜厚は、例えば50nm~200nmである。
ゲート絶縁膜14は、ゲート電極11と活性層15の間に形成される。ゲート電極14は、第1の絶縁層14Aと第2の絶縁層14Bとの積層構造を有する。第1の絶縁層14Aは、ゲート電極11側に位置し、第2の絶縁層14Bは、活性層15側に位置する。
第1の絶縁層14Aの構成材料は特に限定されず、金属酸化膜、シリコン酸化膜(SiOx)、シリコン窒化膜(SiNx)など、電気絶縁性を有する種々の材料を用いることができる。成膜方法も特に限定されず、CVD法、スパッタリング法、蒸着法などが適用可能である。本実施形態において、第1の絶縁層14Aは、プラズマCVD法で作製されたシリコン窒化膜で構成される。
一方、第2の絶縁層14Bは、シリコン酸化物(SiO2またはSiOx)のスパッタ膜で構成される。第2の絶縁層14Bは、ゲート電極11と活性層15との間を電気的に絶縁する機能のほか、第1の絶縁層14Aと活性層15との間における界面反応を阻止する機能を有する。
ここでいう界面反応とは、第1の絶縁層14Aが水素を含有する場合に、当該水素による活性層15の還元反応を含む。活性層15の還元反応は、活性層15を構成する膜の酸素含有量の低下をもたらし、これが原因で活性層15の電気伝導度が上昇する。活性層の低抵抗化は、応答性やオン電流特性などの向上に貢献し得るが、トランジスタの非動作時におけるオフ電流値の上昇を招き、トランジスタ特性を低下させる一因になり得る。このため、活性層の材料組成は、要求されるトランジスタ特性に応じて最適化され、必要な電気伝導度が得られるように設計、製造される。しかし、成膜後、下地層であるゲート絶縁膜との界面反応によって活性層の材料組成が変化すると、目的とするトランジスタ特性が得られず、また、素子ごとに特性のばらつきが生じ易くなる。
第1の絶縁層14Aとしては、本来、水素を構成元素として必要としない材料が用いられる。しかし、シリコン窒化物をプラズマCVD法で成膜する場合、原料ガスにシラン(SiH4)系ガス、アンモニア(NH3)系ガスなどが使用される。したがって、プラズマCVD法で成膜されたシリコン酸化膜やシリコン窒化膜は、反応の過程で生成された水素を少なからず含有する。このため、プラズマCVD法で成膜されたシリコン窒化膜の表面に酸化物半導体層を成膜すると、上記水素の存在に起因して酸化物半導体層が還元され、その酸化物半導体層の酸素組成が減少する。これにより、目的とする酸化物半導体層の電気特性を確保することが困難となる。
その一方で、第1の絶縁層14Aをスパッタリング法や真空蒸着法などのCVD法以外の成膜方法によって形成することも考えられる。しかし、スパッタリング法などはCVD法に比べて成膜レートが低いため、目的とする膜厚を確保するのに多大な時間を要する。このため、工業的な生産性を確保するために、絶縁層の成膜にプラズマCVD法を採用することが現実的である。
上記のような事情に鑑み、本実施形態では、第1の絶縁層14AはプラズマCVD法で成膜することで生産性を確保する。そして、プラズマCVD法で作製したシリコン化合物の薄膜と活性層15との間の界面反応を回避するために、スパッタリング法で成膜したシリコン酸化膜を第2の絶縁層14Bとして第1の絶縁層14Aと活性層15の間に介在させる。シリコン酸化物のスパッタ膜は、シリコン酸化物ターゲットに対する不活性ガス雰囲気中でのスパッタリングプロセス、あるいは、シリコンターゲットに対する酸素雰囲気中での反応性スパッタリングプロセスによって形成することができる。
このようなスパッタリングプロセスで作製されるシリコン酸化膜は、膜中への水素の混入を回避することができる。したがって、シリコン酸化物のスパッタ膜を第2の絶縁層14Bとして第1の絶縁層14A上に積層することにより、第1の絶縁層14Aと活性層15との間における相互反応を効果的に防止し、活性層15の所望の電気的特性を確保することが可能となる。
ゲート絶縁膜14の膜厚は特に限定されず、例えば、200nm~400nmとされる。第1及び第2の絶縁層14A、14Bの膜厚は、これらの積層厚であるゲート絶縁膜14の膜厚の範囲内で適宜設定される。例えば、第1の絶縁層14AがプラズマCVD法で作製される場合、第1の絶縁層14は第2の絶縁層14Bよりも膜厚を大きくすることで、ゲート絶縁膜14の工程時間の増加を抑制することができる。第2の絶縁層14Bの膜厚は、第1の絶縁層14Aと活性層15との間の界面反応を抑制できる限りにおいて、特に限定されない。
ソース電極17S及びドレイン電極17Dは、活性層15の上に相互に離間して形成される。ソース電極17S及びドレイン電極17Dは、例えば、アルミニウム、モリブデン、銅、チタンなどの金属単層膜あるいはこれら金属の多層膜で構成することができる。後述するように、ソース電極17S及びドレイン電極17Dは、金属膜をパターニングすることで同時に形成することができる。当該金属膜の厚さは、例えば、100nm~500nmである。
活性層15の上には、ストッパ層16が形成されている。ストッパ層16は、ソース電極17S及びドレイン電極17Dのパターンエッチングする際に、エッチャントから活性層15を保護するために設けられる。ストッパ層16は、例えば、シリコン酸化膜、シリコン窒化膜またはこれらの積層膜で構成することができる。この場合、ストッパ層16は、活性層との界面反応を回避するため、膜中に水素が混入しない成膜法(例えばスパッタリング法)によって形成される。
ソース電極17S及びドレイン電極17Dは、保護膜19によって被覆される。保護膜19は、例えばシリコン窒化膜などの電気絶縁性材料で構成される。保護膜19は、活性層15を含む素子部を外気から遮蔽するためのものである。保護膜19には適宜の位置にソース/ドレイン電極17S、17Dを配線層21と接続するための層間接続孔が設けられている。配線層21は、トランジスタ1を図示しない周辺回路へ接続するためのもので、アルミニウム、銅などの金属膜で構成されている。
次に、以上のように構成される本実施形態のトランジスタ1の製造方法について説明する。図2~図6は、トランジスタ1の製造方法を説明する各工程の要部断面図である。
まず、図2(A)に示すように、基材10の一表面にゲート電極膜11Fを形成する。
基材10は、典型的には、ガラス基板である。ゲート電極膜11Fは、典型的には、モリブデンやクロム、アルミニウム等の金属単層膜又は金属多層膜で構成され、例えば、スパッタリング法によって形成される。ゲート電極膜11Fの厚さは特に限定されず、例えば、300nmである。
次に、図2(B)~(D)に示すように、ゲート電極膜11Fを所定形状にパターニングするためのレジストマスク12を形成する。この工程は、フォトレジスト膜12Fの形成工程(図2(B))と、露光工程(図2(C))と、現像工程(図2(D))とを有する。
フォトレジスト膜12Fは、液状の感光性材料をゲート電極膜11Fの上に塗布後、乾燥させることによって形成される。フォトレジスト膜12Fとしてドライフィルムレジストを用いてもよい。形成されたフォトレジスト膜12Fはマスク13を介して露光された後、現像される。これにより、ゲート電極膜11Fの上にレジストマスク12が形成される。
続いて、図2(E)に示すように、レジストマスク12をマスクとしてゲート電極膜11Fをエッチングする。これにより、基材10の表面にゲート電極11が形成される(図2F)。
ゲート電極膜11Fのエッチング方法は特に限定されず、ウェットエッチング法でもよいし、ドライエッチング法でもよい。エッチング後、レジストマスク12は除去される。レジストマスク12の除去方法は、酸素ガスのプラズマを用いたアッシング処理が適用されるが、これに限られず、薬液を用いた溶解除去であってもよい。
次に、図3(A)に示すように、基材10の表面に、ゲート電極11を覆うようにゲート絶縁膜14を形成する。ゲート絶縁膜14の厚さは、例えば、200nm~500nmである。ゲート絶縁膜14を形成する工程は、第1の絶縁層14Aを形成する工程と、第2の絶縁層14Bを形成する工程とを含む。
第1の絶縁層14Aは、シリコン窒化膜からなり、プラズマCVD法によってゲート電極11を被覆するように成膜される。プロセスガスとしては、モノシラン、ジシラン、テトラエトキシシラン(TEOS))などのシラン系ガス、アンモニア、窒素などの原料ガスあるいは反応性ガスが用いられる。これらのガスのプラズマにより生成されるシリコンの窒素化合物を基板10上に堆積させることで、第1の絶縁層14Aが成膜される。
一方、第2の絶縁層14Bは、シリコン酸化膜からなり、スパッタリング法によって第1の絶縁層14Aを被覆するように成膜される。第2の絶縁層14Bは、例えば、減圧下におけるアルゴンなどの不活性ガス雰囲気中で、シリコン酸化物からなるターゲットをスパッタすることで成膜される。あるいは、減圧下におけるアルゴンと酸素の混合ガス雰囲気中で、シリコンからなるターゲットをスパッタすることで成膜される。
第1の絶縁層14A及び第2の絶縁層14Bの厚みは適宜設定可能である。一般に、CVD法は、スパッタリング法と比較して、成膜レート及びカバレージ性が高いため、第1の絶縁層14Aを2の絶縁層14Bよりも厚くすることで、良好な生産性を確保することができる。第2の絶縁層14Bは、第1の絶縁層14Aと活性層15との間の界面反応を抑制できる厚みであればよい。
続いて、図3(B)に示すように、ゲート絶縁膜14の上に、In-Ga-Zn-O系組成を有する薄膜(以下単に「IGZO膜」という。)15F及びストッパ層形成膜16Fを順に形成する。
IGZO膜15F及びストッパ層形成膜16Fは、例えばスパッタリング法によって形成される。IGZO膜15Fとストッパ層形成膜16Fは連続的に成膜することができる。この場合、IGZO膜15Fを成膜するためのスパッタリングターゲットと、ストッパ層形成膜16Fを成膜するためのスパッタリングターゲットを同一のスパッタリングチャンバ内に配置してもよい。使用するターゲットを切り替えることで、IGZO膜15Fとストッパ層形成膜16Fとをそれぞれ独立して形成することができる。
IGZO膜15Fは、例えば、酸素ガス雰囲気中でターゲットをスパッタリングすることで酸素との反応物を基材10の上に堆積させる反応性スパッタリング法によって、形成することができる。放電形式は、DC放電、AC放電、RF放電のいずれでもよい。また、ターゲットの背面側に永久磁石を配置するマグネトロン放電方式を採用してもよい。IGZO膜15Fは、基材10を所定温度に加熱した状態で成膜されてもよいし、無加熱状態で成膜されてもよい。
なお、IGZO膜15Fの酸化度は、成膜室内の酸素分圧によって制御される。すなわち、酸素分圧が高いほど、酸化度の大きい(電気抵抗が高い)IGZO膜15Fが成膜されることになる。
IGZO膜15F及びストッパ層形成膜16Fの各々の膜厚は特に限定されず、例えば、IGZO膜15Fの膜厚は50nm~200nm、ストッパ層形成膜16Fの膜厚は30nm~300nmである。
IGZO膜15Fは、トランジスタの活性層(キャリア層)15を構成する。ストッパ層形成膜16Fは、後述するソース電極及びドレイン電極を構成する金属膜のパターニング工程、及び、IGZO膜15Fの不要領域をエッチング除去する工程において、IGZO膜のチャネル領域をエッチャントから保護するエッチング保護層として機能する。ストッパ層形成膜16Fは、例えば、シリコン窒化膜で構成される。
次に、図3(C)及び(D)に示すように、ストッパ層形成膜16Fを所定形状にパターニングするためのレジストマスク23を形成した後、このレジストマスク23を介してストッパ層形成膜16Fをエッチングする。これにより、ゲート絶縁膜14とIGZO膜15Fを挟んでゲート電極11と対向するストッパ層16が形成される。
レジストマスク23を除去した後、図3(E)に示すように、IGZO膜15F及びストッパ層16を覆うように金属膜17Fを形成する。
金属膜17Fは、典型的には、モリブデンやクロム、アルミニウム、銅等の金属単層膜又は金属多層膜で構成され、例えば、スパッタリング法によって形成される。金属膜17Fの厚さは特に限定されず、例えば、100nm~500nmである。
続いて、図4(A)及び(B)に示すように、金属膜17Fをパターニングする。
金属膜17Fのパターニング工程は、レジストマスク18の形成工程(図3(A))と、金属膜17Fのエッチング工程(図3(B))とを有する。レジストマスク18は、ストッパ層16の直上領域と、個々のトランジスタの周辺領域とを開口させるマスクパターンを有する。レジストマスク18の形成後、ウェットエッチング法によって、金属膜17Fがエッチングされる。これにより、金属膜17Fは、活性層15とそれぞれ電気的に接続されるソース電極17Sとドレイン電極17Dとに分離される。
ソース電極17S及びドレイン電極17Dの形成工程において、ストッパ層16は、金属膜17Fのエッチングストッパ層として機能する。すなわち、ストッパ層16は、金属膜17Fに対するエッチャント(例えばリン硝酢酸)からIGZO膜15Fを保護する機能を有する。ストッパ層16は、IGZO膜15Fのソース電極17Sとドレイン電極17Dとの間に位置する領域(以下「チャネル領域」という。)を覆うように形成されている。したがって、IGZO膜15Fのチャネル領域は、金属膜17Fのエッチング工程によっては影響を受けることはない。
次に、図4(C)及び(D)に示すように、レジストマスク18をマスクとしてIGZO薄膜15Fをエッチングする。
エッチング方法は特に限定されず、ウェットエッチング法でもよいし、ドライエッチング法でもよい。このIGZO膜15Fのエッチング工程により、IGZO膜15Fは素子単位でアイソレーション化されるとともに、IGZO膜15Fからなる活性層15が形成される。
このとき、ストッパ層16は、チャネル領域に位置するIGZO膜15Fのエッチング保護膜として機能する。すなわち、ストッパ層16は、IGZO膜15Fに対するエッチャント(例えばシュウ酸系)からストッパ層16直下のチャネル領域を保護する機能を有する。これにより、活性層15のチャネル領域は、IGZO膜15Fのエッチング工程によっては影響を受けることはない。
IGZO膜15Fのパターニング後、レジストマスク18はアッシング処理等によってソース電極17S及びドレイン電極17Dから除去される(図4(D))。
次に、図5(A)に示すように、基材10の表面に、ソース電極17S、ドレイン電極17D、ストッパ層16、活性層15、ゲート絶縁膜14を被覆するように保護膜(パッシベーション膜)19が形成される。
保護膜19は、活性層15を含むトランジスタ素子を外気から遮断することで、所定の電気的、材料的特性を確保するためのものである。保護膜19としては、典型的には、シリコン酸化膜(SiO2)、シリコン窒化膜(SiNx)等の酸化膜又は窒化膜で構成され、例えば、CVD法、スパッタリング法によって形成される。保護膜19の厚さは特に限定されず、例えば、200nm~500nmである。
続いて、図5(B)~(D)に示すように、保護膜19にソース/ドレイン電極と連通するコンタクトホール19aを形成する。この工程は、保護膜19の上にレジストマスク20を形成する工程(図5(B))と、レジストマスク20の開口部20aから露出する保護膜19をエッチングする工程(図5(C))と、レジストマスク20を除去する工程(図5(D))とを有する。
コンタクトホール19aの形成は、ドライエッチング法が採用されるが、ウェットエッチング法が採用されてもよい。また、図示は省略しているが、任意の位置にソース電極17Sと連絡するコンタクトホールも同様に形成される。
次に、図6(A)~(D)に示すように、コンタクトホール19aを介してソース/ドレイン電極にコンタクトする透明導電膜21を形成する。この工程は、透明導電膜膜21Fを形成する工程(図6(A))と、透明導電膜21Fの上にレジストマスク22を形成する工程(図6(B))と、レジストマスク22で覆われていない透明導電膜21Fをエッチングする工程(図6(C))と、レジストマスク20を除去する工程(図6(D))とを有する。
透明導電膜21Fは、典型的には、ITO膜やIZO膜で構成され、例えば、スパッタ法、CVD法によって形成される。透明導電膜21Fのエッチングは、ウェットエッチング法が採用されるが、これに限られず、ドライエッチング法が採用されてもよい。
図6(D)に示す透明導電膜21の形成されたトランジスタ1は、その後、活性層15の構造緩和を目的としたアニール工程が実施される。これにより、活性層15のトランジスタ特性を向上させることができる。なお、このアニール工程は、活性層15の成膜直後(例えばストッパ層16の形成前)に実施されてもよい。
以上のように構成される本実施形態のトランジスタ1は、ソース電極17Sとドレイン電極17Dとの間に一定の順方向電圧(ソース-ドレイン電圧:Vds)が印加される。この状態において、ゲート電極11とソース電極17Sの間に閾値電圧(Vth)以上のゲート電圧(Vgs)が印加されることで、活性層15中にキャリア(電子、正孔)が生成されるとともに、ソース-ドレイン間の順方向電圧によって、ソース-ドレイン間に電流(ソース-ドレイン電流:Ids)が発生する。ゲート電圧が大きくなるほど、ソース-ドレイン電流(Ids)も大きくなる。
このときのソース-ドレイン電流は、オン電流(on-state current)とも呼ばれ、活性層15の移動度が高いほど、大きな電流値が得られる。本実施形態では、活性層15が酸化物半導体で構成されているため、アモルファスシリコンで構成される活性層と比較して、移動度が高い。したがって、本実施形態によれば、オン電流値が高い電界効果トランジスタ1を得ることができる。
一方、ゲート電極11への印加電圧がオフ(0)の場合、ソース-ドレイン間に発生する電流は、ほとんどゼロとなる。このときのソース-ドレイン電流は、オフ電流(off-state current)とも呼ばれ、活性層15の電気抵抗値とソース-ドレイン電圧とで決まる。オフ電流値が小さいほど、オン電流値とオフ電流値との比(オン-オフ電流比)が大きくなるため、トランジスタとしては良好な特性が得られることになる。
そこで本実施形態において、ゲート絶縁膜14は、プラズマCVD法で成膜されたシリコン窒化膜からなる第1の絶縁層14Aと、スパッタリング法で成膜されたシリコン酸化膜からなる第2の絶縁層14Bの積層構造を有する。第2の絶縁層14Bが活性層15と第1の絶縁層14Aとの間に介在することで、第1の絶縁層14Aが含有する水素の影響により、活性層15の還元反応が防止される。これにより、活性層15の電気的特性の変動が回避され、オン-オフ電流比の高い優れたトランジスタ特性を得ることができる。
図7及び図8は、図1に示したトランジスタ構造において、ゲート絶縁膜の構成を異ならせて作製した各種サンプルのトランジスタ特性を示す実験結果である。各サンプルの活性層の構成及び成膜条件は共通とした。酸素分圧は2つの条件を設定し、それぞれの条件にて各サンプルを作製した。図7は、酸素分圧が0.05Paのときの実験結果、図8は、酸素分圧が0.15Paのときの実験結果である。活性層は厚み50nmとし、アニール条件は、空気中300℃の温度で15分間とした。各サンプルのゲート絶縁膜の構成は以下のとおりである。
サンプル1(◆):CVD法で作製した厚み3500Å(オングストローム)のシリコン窒化膜と、その上にスパッタ法で作製した厚み250Åのシリコン酸化膜との積層膜
サンプル2(■):CVD法で作製した厚み3500Åのシリコン窒化膜と、その上にスパッタ法で作製した厚み500Åのシリコン酸化膜との積層膜
サンプル3(●):スパッタ法で作製した厚み2150Åのシリコン酸化膜(単層膜)
サンプル4(▲):CVD法で作製した厚み3500Åのシリコン窒化膜(単層膜)
サンプル2(■):CVD法で作製した厚み3500Åのシリコン窒化膜と、その上にスパッタ法で作製した厚み500Åのシリコン酸化膜との積層膜
サンプル3(●):スパッタ法で作製した厚み2150Åのシリコン酸化膜(単層膜)
サンプル4(▲):CVD法で作製した厚み3500Åのシリコン窒化膜(単層膜)
図7及び図8に示すように、トランジスタ特性は、概略的に、ゲート電圧(Vgs)0の位置を境に右側がオン電流特性、左側がオフ電流特性を示している。図7を参照すると、サンプル1~3はほぼ同様なオン電流値及びオフ電流値を有しているのに対して、サンプル4はオフ電流値が他のサンプルに比べて高い。サンプル4は、ゲート絶縁膜の活性層との界面がシリコン窒化物のCVD膜で構成されている。このため、当該ゲート絶縁膜と活性層との間に界面反応が生じ、活性層の酸化度が他のサンプルに比べて低下したことによって、活性層の電気抵抗値が低下したものと考えられる。酸素分圧を高めて活性層を作製した場合も、図8に示すように同様の結果が得られた。図7の実験結果に比べて、サンプル4のオフ電流特性の低下は目立たないが、ゲート絶縁膜と活性層の界面構造の違いがオフ電流特性に大きく影響することが明らかとなった。
以上述べたように、本実施形態のトランジスタ1によれば、活性層15の電気伝導度の変動を防止できるので、信頼性の向上を図ることができる。
また、本実施形態のトランジスタの製造方法によれば、活性層15の電気伝導度のばらつきを抑えることができるので、信頼性の高い薄膜トランジスタを安定して製造することが可能となる。
図9及び図10は、上述したトランジスタの製造工程の一部を実施するための真空処理装置の概略構成図である。
図9に示す真空処理装置200は、枚葉型(クラスター型)の真空処理装置として構成されている。真空処理装置200は、搬送室210と、ローディング室211と、熱処理室212と、第1のゲート絶縁層14Aを成膜するためのCVD室213Aと、第2のゲート絶縁層14Bを成膜するためのスパッタ室213Bと、活性層15を構成するIGZO膜15Fを成膜するためのスパッタ室214と、ストッパ層16を成膜するためのスパッタ室215と、アンロード室216とを備えている。搬送室210は、所定の減圧雰囲気に真空排気されており、その内部には、各室間で基材を搬送する搬送ロボットが設置されている。
図10に示す真空処理装置300は、インライン型の真空処理装置として構成されている。真空処理装置300は、ローディング室311と、熱処理室312と、第1のゲート絶縁層14Aを成膜するためのCVD室313Aと、第2のゲート絶縁層14Bを成膜するためのスパッタ室313Bと、活性層15を構成するIGZO膜15Fを成膜するためのスパッタ室314と、加熱室315と、ストッパ層16を成膜するためのスパッタ室316と、アンロード室317とを備えている。真空処理装置300は、ローディング室311から上記各種処理室312~316を介してアンロード室317へ基材を真空搬送する搬送機構(図示略)を備えている。
真空処理装置200、300によれば、基材を大気に曝すことなく、ゲート絶縁膜14、IGZO膜15F及びストッパ層16連続して形成することが可能となる。これにより、各層の表面への大気中の水分や不純物の付着に起因する膜質の劣化を防止することができる。また、真空中で一貫して各種機能層の形成が可能となるので、各層の成膜に必要な工程時間を短縮でき、生産性の向上を図ることができる。
<第2の実施形態>
図11は、本発明の他の実施形態によるトランジスタの構成を示す概略断面図である。図において上述の第1の実施形態に係るトランジスタ1と対応する部分については同一の符号を付し、その詳細な説明は省略する。
図11は、本発明の他の実施形態によるトランジスタの構成を示す概略断面図である。図において上述の第1の実施形態に係るトランジスタ1と対応する部分については同一の符号を付し、その詳細な説明は省略する。
本実施形態のトランジスタ2は、ゲート電極11と活性層15との間に配置されたゲート絶縁膜24を有しており、ゲート絶縁膜24は、スパッタ法で成膜されたシリコン酸化物の単層膜で形成される。ゲート絶縁膜24の厚みは特に限定されず、例えば、200nm~400nmとされる。
本実施形態のトランジスタ2において、ゲート絶縁膜24は、シリコン酸化物のスパッタ膜で構成されているため、CVD法で形成されたシリコン窒化膜と異なり、膜中に水素を含有しない。したがって、当該水素による活性層中の酸素の還元が回避され、ソース-ドレイン間のオフ電流値の増加が防止される。図7及び図8に示したように、スパッタ法で形成されたシリコン酸化物の単層膜で構成されたゲート絶縁膜(サンプル3)によれば、第1の実施形態で説明したゲート絶縁膜14の構造を有するトランジスタ(サンプル1、2)と同等のトランジスタ特性を得られることが確認されている。したがって、本実施形態によれば、第1の実施形態と同様に、活性層の電気伝導度のばらつきを抑制して、安定した電気的特性を有するトランジスタを得ることができる。
以上、本発明の実施形態について説明したが、本発明はこれに限定されることなく、本発明の技術的思想に基づいて種々の変形が可能である。
例えば以上の実施形態では、ストッパ層16を単層で構成したが、これをゲート絶縁膜と同様に多層構造としてもよい。この場合、活性層との界面を構成する第1の層をシリコン酸化物のスパッタ膜とすることにより、活性層の還元を回避し、電気伝導度の特性の変動を防止することができる。
また、上述したトランジスタ1は、液晶ディスプレイや有機ELディスプレイ等のアクティブマトリクス型表示パネル用のTFTとして用いることができる。これ以外に、上記トランジスタ1は、各種半導体装置あるいは電子機器のトランジスタ素子として用いることができる。
1、2…トランジスタ
10…基材
11…ゲート電極
14、24…ゲート絶縁膜
14A…第1のゲート絶縁層
14B…第2のゲート絶縁層
15…活性層
16…ストッパ層
17S…ソース電極
17D…ドレイン電極
200、300…真空処理装置
10…基材
11…ゲート電極
14、24…ゲート絶縁膜
14A…第1のゲート絶縁層
14B…第2のゲート絶縁層
15…活性層
16…ストッパ層
17S…ソース電極
17D…ドレイン電極
200、300…真空処理装置
Claims (7)
- ゲート電極と、
酸化物半導体からなる活性層と、
前記ゲート電極と前記活性層との間に配置されたシリコン窒化膜からなる第1の絶縁層と、前記第1の絶縁層と前記活性層との間に配置されシリコン酸化物のスパッタ膜からなる第2の絶縁層とを含むゲート絶縁膜と、
前記活性層とそれぞれ電気的に接続されたソース電極及びドレイン電極と
を具備するトランジスタ。 - 請求項1に記載のトランジスタであって、
前記第1の絶縁層は、前記第2の絶縁層よりも厚みが大きい
トランジスタ。 - 請求項1に記載のトランジスタであって、
前記酸化物半導体は、In、Ga、又はZnの酸化物系材料からなる
トランジスタ。 - ゲート電極を形成し、
前記ゲート電極上に、シリコン窒化物からなる第1の絶縁層をCVD法によって形成し、
前記第1の絶縁層上に、シリコン酸化物からなる第2の絶縁層をスパッタリング法によって形成し、
前記第2の絶縁層上に、酸化物半導体からなる活性層を形成し、
前記活性層上にソース電極及びドレイン電極を形成する
トランジスタの製造方法。 - 請求項1に記載のトランジスタの製造方法であって、
前記第1の絶縁層、前記第2の絶縁層及び前記活性層は、共通の真空処理装置内で連続して成膜される
トランジスタの製造方法。 - 基材の上に、薄膜トランジスタを製造するための装置であって、
前記基材の上に、シリコン窒化物からなる第1の絶縁層を成膜するCVD室と、
前記基材の上に、シリコン酸化物からなる第2の絶縁層を成膜する第1のスパッタ室と、
前記基材の上に、酸化物半導体からなる活性層を成膜する第2のスパッタ室と、
前記CVD室、前記第1のスパッタ室及び前記第2のスパッタ室の間で前記基材を真空雰囲気中で搬送可能な搬送機構と
を具備するトランジスタの製造装置。 - ゲート電極と、
酸化物半導体からなる活性層と、
前記ゲート電極と前記活性層との間に配置されたシリコン酸化物のスパッタ膜からなるゲート絶縁膜と、
前記活性層とそれぞれ電気的に接続されたソース電極及びドレイン電極と
を具備するトランジスタ。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2011501507A JPWO2010098100A1 (ja) | 2009-02-27 | 2010-02-25 | トランジスタ、トランジスタの製造方法及びその製造装置 |
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2009-046406 | 2009-02-27 | ||
JP2009046406 | 2009-02-27 |
Publications (1)
Publication Number | Publication Date |
---|---|
WO2010098100A1 true WO2010098100A1 (ja) | 2010-09-02 |
Family
ID=42665315
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
PCT/JP2010/001269 WO2010098100A1 (ja) | 2009-02-27 | 2010-02-25 | トランジスタ、トランジスタの製造方法及びその製造装置 |
Country Status (3)
Country | Link |
---|---|
JP (1) | JPWO2010098100A1 (ja) |
TW (1) | TW201041139A (ja) |
WO (1) | WO2010098100A1 (ja) |
Cited By (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2012124463A (ja) * | 2010-12-08 | 2012-06-28 | Samsung Electronics Co Ltd | 薄膜トランジスタアレイパネル |
JP2012164873A (ja) * | 2011-02-08 | 2012-08-30 | Japan Display Central Co Ltd | 薄膜トランジスタ回路基板及びその製造方法 |
JP2013134081A (ja) * | 2011-12-26 | 2013-07-08 | Seiko Epson Corp | テラヘルツカメラ及び電子機器 |
US9379248B2 (en) | 2011-04-22 | 2016-06-28 | Kobe Steel, Ltd. | Thin-film transistor structure, as well as thin-film transistor and display device each having said structure |
KR101829858B1 (ko) * | 2011-09-30 | 2018-02-21 | 엘지디스플레이 주식회사 | 산화물 박막트랜지스터 및 이의 제조방법 |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20210051551A (ko) * | 2019-10-30 | 2021-05-10 | 엘지디스플레이 주식회사 | 박막 트랜지스터, 그를 포함한 게이트 구동부, 및 그를 포함한 표시장치 |
Citations (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH09246564A (ja) * | 1996-03-10 | 1997-09-19 | Semiconductor Energy Lab Co Ltd | 薄膜半導体装置およびその作製方法 |
JP2001318626A (ja) * | 2000-05-09 | 2001-11-16 | Semiconductor Energy Lab Co Ltd | 半導体装置およびその作製方法 |
JP2003086808A (ja) * | 2001-09-10 | 2003-03-20 | Masashi Kawasaki | 薄膜トランジスタおよびマトリクス表示装置 |
JP2007023380A (ja) * | 2005-07-19 | 2007-02-01 | Applied Materials Inc | ハイブリッドpvd−cvdシステム |
JP2008072011A (ja) * | 2006-09-15 | 2008-03-27 | Toppan Printing Co Ltd | 薄膜トランジスタの製造方法 |
JP2008283046A (ja) * | 2007-05-11 | 2008-11-20 | Canon Inc | 絶縁ゲート型トランジスタ及び表示装置 |
JP2010056539A (ja) * | 2008-07-31 | 2010-03-11 | Semiconductor Energy Lab Co Ltd | 半導体装置及びその作製方法 |
JP2010056541A (ja) * | 2008-07-31 | 2010-03-11 | Semiconductor Energy Lab Co Ltd | 半導体装置およびその作製方法 |
-
2010
- 2010-02-25 WO PCT/JP2010/001269 patent/WO2010098100A1/ja active Application Filing
- 2010-02-25 JP JP2011501507A patent/JPWO2010098100A1/ja active Pending
- 2010-02-26 TW TW099105641A patent/TW201041139A/zh unknown
Patent Citations (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH09246564A (ja) * | 1996-03-10 | 1997-09-19 | Semiconductor Energy Lab Co Ltd | 薄膜半導体装置およびその作製方法 |
JP2001318626A (ja) * | 2000-05-09 | 2001-11-16 | Semiconductor Energy Lab Co Ltd | 半導体装置およびその作製方法 |
JP2003086808A (ja) * | 2001-09-10 | 2003-03-20 | Masashi Kawasaki | 薄膜トランジスタおよびマトリクス表示装置 |
JP2007023380A (ja) * | 2005-07-19 | 2007-02-01 | Applied Materials Inc | ハイブリッドpvd−cvdシステム |
JP2008072011A (ja) * | 2006-09-15 | 2008-03-27 | Toppan Printing Co Ltd | 薄膜トランジスタの製造方法 |
JP2008283046A (ja) * | 2007-05-11 | 2008-11-20 | Canon Inc | 絶縁ゲート型トランジスタ及び表示装置 |
JP2010056539A (ja) * | 2008-07-31 | 2010-03-11 | Semiconductor Energy Lab Co Ltd | 半導体装置及びその作製方法 |
JP2010056541A (ja) * | 2008-07-31 | 2010-03-11 | Semiconductor Energy Lab Co Ltd | 半導体装置およびその作製方法 |
Cited By (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2012124463A (ja) * | 2010-12-08 | 2012-06-28 | Samsung Electronics Co Ltd | 薄膜トランジスタアレイパネル |
JP2012164873A (ja) * | 2011-02-08 | 2012-08-30 | Japan Display Central Co Ltd | 薄膜トランジスタ回路基板及びその製造方法 |
US9379248B2 (en) | 2011-04-22 | 2016-06-28 | Kobe Steel, Ltd. | Thin-film transistor structure, as well as thin-film transistor and display device each having said structure |
KR101829858B1 (ko) * | 2011-09-30 | 2018-02-21 | 엘지디스플레이 주식회사 | 산화물 박막트랜지스터 및 이의 제조방법 |
JP2013134081A (ja) * | 2011-12-26 | 2013-07-08 | Seiko Epson Corp | テラヘルツカメラ及び電子機器 |
Also Published As
Publication number | Publication date |
---|---|
TW201041139A (en) | 2010-11-16 |
JPWO2010098100A1 (ja) | 2012-08-30 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
WO2010098101A1 (ja) | トランジスタ、トランジスタの製造方法及びその製造装置 | |
JP5417332B2 (ja) | 電界効果型トランジスタの製造方法 | |
JP5584960B2 (ja) | 薄膜トランジスタおよび表示装置 | |
JP2022010406A (ja) | 半導体装置 | |
US10615266B2 (en) | Thin-film transistor, manufacturing method thereof, and array substrate | |
JP5099740B2 (ja) | 薄膜トランジスタ | |
KR101980196B1 (ko) | 트랜지스터와 그 제조방법 및 트랜지스터를 포함하는 전자소자 | |
JP6006558B2 (ja) | 半導体装置及びその製造方法 | |
JP2019208060A (ja) | 半導体装置の作製方法 | |
US9246007B2 (en) | Oxide thin film transistor and method for manufacturing the same, array substrate, and display apparatus | |
JP5552440B2 (ja) | トランジスタの製造方法 | |
WO2010098100A1 (ja) | トランジスタ、トランジスタの製造方法及びその製造装置 | |
TWI498970B (zh) | 場效型電晶體之製造方法 | |
WO2020228180A1 (zh) | 阵列基板和阵列基板的制备方法 | |
TWI508171B (zh) | 半導體元件結構及其製造方法 | |
US11049976B2 (en) | Thin-film transistor, oxide semiconductor film, and sputtering target | |
KR20160089592A (ko) | 산화물 박막트랜지스터의 제조방법 | |
CN112687554B (zh) | 阵列基板制备方法、阵列基板及显示装置 | |
KR20150033529A (ko) | 반도체 소자, 표시 장치, 반도체 소자의 제조 방법, 및 표시 장치의 제조 방법 | |
KR102685952B1 (ko) | 스피넬 단일 결정상의 izto 산화물 반도체를 구비하는 박막트랜지스터 | |
CN113838801B (zh) | 半导体基板的制造方法和半导体基板 | |
KR20170133159A (ko) | 박막 트랜지스터 기판과 디스플레이 장치 및 그들의 제조방법 | |
CN118156141A (zh) | 薄膜晶体管的制作方法 | |
KR20220090871A (ko) | Igto 산화물 반도체 결정화를 통한 고이동도 트랜지스터 소자 및 그의 제조 방법 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
121 | Ep: the epo has been informed by wipo that ep was designated in this application |
Ref document number: 10745985 Country of ref document: EP Kind code of ref document: A1 |
|
WWE | Wipo information: entry into national phase |
Ref document number: 2011501507 Country of ref document: JP |
|
NENP | Non-entry into the national phase |
Ref country code: DE |
|
122 | Ep: pct application non-entry in european phase |
Ref document number: 10745985 Country of ref document: EP Kind code of ref document: A1 |