WO2004064140A1 - Modul mit verkapselung - Google Patents

Modul mit verkapselung Download PDF

Info

Publication number
WO2004064140A1
WO2004064140A1 PCT/EP2003/014346 EP0314346W WO2004064140A1 WO 2004064140 A1 WO2004064140 A1 WO 2004064140A1 EP 0314346 W EP0314346 W EP 0314346W WO 2004064140 A1 WO2004064140 A1 WO 2004064140A1
Authority
WO
WIPO (PCT)
Prior art keywords
component
substrate
component according
individual
integrated circuit
Prior art date
Application number
PCT/EP2003/014346
Other languages
English (en)
French (fr)
Inventor
Patric Heide
Frank Rehme
Original Assignee
Epcos Ag
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Epcos Ag filed Critical Epcos Ag
Publication of WO2004064140A1 publication Critical patent/WO2004064140A1/de

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03HIMPEDANCE NETWORKS, e.g. RESONANT CIRCUITS; RESONATORS
    • H03H9/00Networks comprising electromechanical or electro-acoustic devices; Electromechanical resonators
    • H03H9/02Details
    • H03H9/05Holders; Supports
    • H03H9/10Mounting in enclosures
    • H03H9/1064Mounting in enclosures for surface acoustic wave [SAW] devices
    • H03H9/1078Mounting in enclosures for surface acoustic wave [SAW] devices the enclosure being defined by a foil covering the non-active sides of the SAW device
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/28Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
    • H01L23/31Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
    • H01L23/3107Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed
    • H01L23/3135Double encapsulation or coating and encapsulation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/28Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
    • H01L23/31Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
    • H01L23/3107Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed
    • H01L23/315Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed the encapsulation having a cavity
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/562Protection against mechanical damage
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03HIMPEDANCE NETWORKS, e.g. RESONANT CIRCUITS; RESONATORS
    • H03H9/00Networks comprising electromechanical or electro-acoustic devices; Electromechanical resonators
    • H03H9/02Details
    • H03H9/05Holders; Supports
    • H03H9/0538Constructional combinations of supports or holders with electromechanical or other electronic elements
    • H03H9/0547Constructional combinations of supports or holders with electromechanical or other electronic elements consisting of a vertical arrangement
    • H03H9/0557Constructional combinations of supports or holders with electromechanical or other electronic elements consisting of a vertical arrangement the other elements being buried in the substrate
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03HIMPEDANCE NETWORKS, e.g. RESONANT CIRCUITS; RESONATORS
    • H03H9/00Networks comprising electromechanical or electro-acoustic devices; Electromechanical resonators
    • H03H9/02Details
    • H03H9/05Holders; Supports
    • H03H9/10Mounting in enclosures
    • H03H9/1064Mounting in enclosures for surface acoustic wave [SAW] devices
    • H03H9/1071Mounting in enclosures for surface acoustic wave [SAW] devices the enclosure being defined by a frame built on a substrate and a cap, the frame having no mechanical contact with the SAW device
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03HIMPEDANCE NETWORKS, e.g. RESONANT CIRCUITS; RESONATORS
    • H03H9/00Networks comprising electromechanical or electro-acoustic devices; Electromechanical resonators
    • H03H9/02Details
    • H03H9/05Holders; Supports
    • H03H9/10Mounting in enclosures
    • H03H9/1064Mounting in enclosures for surface acoustic wave [SAW] devices
    • H03H9/1085Mounting in enclosures for surface acoustic wave [SAW] devices the enclosure being defined by a non-uniform sealing mass covering the non-active sides of the BAW device
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/0556Disposition
    • H01L2224/05568Disposition the whole external layer protruding from the surface
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/05573Single external layer
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • H01L2224/161Disposition
    • H01L2224/16151Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/16221Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/16225Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • H01L2224/161Disposition
    • H01L2224/16151Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/16221Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/16225Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • H01L2224/16235Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation the bump connector connecting to a via metallisation of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/44Structure, shape, material or disposition of the wire connectors prior to the connecting process
    • H01L2224/45Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
    • H01L2224/45001Core members of the connector
    • H01L2224/45099Material
    • H01L2224/451Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof
    • H01L2224/45117Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof the principal constituent melting at a temperature of greater than or equal to 400°C and less than 950°C
    • H01L2224/45124Aluminium (Al) as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/44Structure, shape, material or disposition of the wire connectors prior to the connecting process
    • H01L2224/45Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
    • H01L2224/45001Core members of the connector
    • H01L2224/45099Material
    • H01L2224/451Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof
    • H01L2224/45138Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/45144Gold (Au) as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/4805Shape
    • H01L2224/4809Loop shape
    • H01L2224/48091Arched
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/481Disposition
    • H01L2224/48151Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/48221Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/48225Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • H01L2224/48227Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation connecting the wire to a bond pad of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73251Location after the connecting process on different surfaces
    • H01L2224/73265Layer and wire connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/81Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector
    • H01L2224/812Applying energy for connecting
    • H01L2224/81201Compression bonding
    • H01L2224/81203Thermocompression bonding, e.g. diffusion bonding, pressure joining, thermocompression welding or solid-state welding
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/81Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector
    • H01L2224/812Applying energy for connecting
    • H01L2224/81201Compression bonding
    • H01L2224/81205Ultrasonic bonding
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/81Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector
    • H01L2224/818Bonding techniques
    • H01L2224/81801Soldering or alloying
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/28Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
    • H01L23/31Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
    • H01L23/3107Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed
    • H01L23/3121Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed a substrate forming part of the encapsulation
    • H01L23/3128Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed a substrate forming part of the encapsulation the substrate having spherical bumps for external connection
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/42Wire connectors; Manufacturing methods related thereto
    • H01L24/44Structure, shape, material or disposition of the wire connectors prior to the connecting process
    • H01L24/45Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/42Wire connectors; Manufacturing methods related thereto
    • H01L24/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L24/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L24/81Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01004Beryllium [Be]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01067Holmium [Ho]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01068Erbium [Er]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01079Gold [Au]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/095Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00 with a principal constituent of the material being a combination of two or more materials provided in the groups H01L2924/013 - H01L2924/0715
    • H01L2924/097Glass-ceramics, e.g. devitrified glass
    • H01L2924/09701Low temperature co-fired ceramic [LTCC]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/14Integrated circuits
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/14Integrated circuits
    • H01L2924/141Analog devices
    • H01L2924/1423Monolithic Microwave Integrated Circuit [MMIC]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/151Die mounting substrate
    • H01L2924/1517Multilayer substrate
    • H01L2924/15172Fan-out arrangement of the internal vias
    • H01L2924/15174Fan-out arrangement of the internal vias in different layers of the multilayer substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/151Die mounting substrate
    • H01L2924/1517Multilayer substrate
    • H01L2924/15192Resurf arrangement of the internal vias
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/151Die mounting substrate
    • H01L2924/153Connection portion
    • H01L2924/1531Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface
    • H01L2924/15311Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface being a ball array, e.g. BGA
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/161Cap
    • H01L2924/1615Shape
    • H01L2924/16152Cap comprising a cavity for hosting the device, e.g. U-shaped cap
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/181Encapsulation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/181Encapsulation
    • H01L2924/1815Shape
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/19Details of hybrid assemblies other than the semiconductor or other solid state devices to be connected
    • H01L2924/1901Structure
    • H01L2924/19015Structure including thin film passive components
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/19Details of hybrid assemblies other than the semiconductor or other solid state devices to be connected
    • H01L2924/1901Structure
    • H01L2924/1904Component type
    • H01L2924/19041Component type being a capacitor
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/30Technical effects
    • H01L2924/301Electrical effects
    • H01L2924/30107Inductance
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/30Technical effects
    • H01L2924/301Electrical effects
    • H01L2924/3025Electromagnetic shielding

Definitions

  • the invention relates in particular to a high-frequency module, for example a microwave or millimeter-wave module, and housing technology of such components.
  • the frequency range between 1 GHz and 30 GHz is called the microwave range (MW range).
  • the frequency range from 30 GHz upwards is called the millimeter wave range (mmW range).
  • the high-frequency modules differ from the high-frequency modules in particular in that “waveguides”, for example microstrip lines and coplanar lines, are generally used for high-frequency circuits from 5 GHz.
  • High-frequency modules are integrated electronic components that fulfill various functionalities for applications to be used in the frequency range from 1 to 100 GHz.
  • Such components can generally be used in data transmission systems, e.g. B. in television satellite reception, in wireless local data networks - LAN (Local Area Network), WLAN (Wireless LAN), Bluetooth, optical modules such as multiplexers, modulators and transmitter / receiver units - and in radar, for example automotive radar at 24 GHZ and 77 GHz, and in front-end modules for broadband communication, e.g. B. LMDS (Local Multimedia Distribution System) and directional radio systems for base stations can be used.
  • data transmission systems e.g. B. in television satellite reception, in wireless local data networks - LAN (Local Area Network), WLAN (Wireless LAN), Bluetooth, optical modules such as multiplexers, modulators and transmitter / receiver units - and in radar, for example automotive radar at 24 GHZ and 77 GHz, and in front-end modules for broadband communication, e.g. B
  • modules to be used in the millimeter wave range are mostly manufactured on the basis of thin-film substrates.
  • the thin-film substrate can simultaneously carry one or more chip components.
  • the chip components are attached to the carrier substrate by means of wire bonding or flip-chip technology and are electrically connected to it.
  • microwave or millimeter modules are known which contain a ceramic substrate on which microwave or. Millimeter-wave chips are unhoused.
  • the substrate is placed together with the chip components in a metal or ceramic housing and electrically connected to external circuits by means of high-frequency bushings.
  • This technology requires very complex housing designs. Such modules are heavy and take up a lot of space.
  • SMD Surface Mounted Device
  • substrate-integrated housings Another alternative is so-called substrate-integrated housings. With these, the substrate takes over the tasks of the housing.
  • the housing then consists of the substrate, side walls (on the substrate) and a cover on the side walls. There are both forms in which the side walls are first connected to the substrate and after the construction of the circuit (application of the components) z.
  • This technique has the disadvantage that the external dimensions of the module are predetermined by the geometry of the prefabricated housing.
  • the chip is additionally cast with a potting compound (e.g. Globtop).
  • a potting compound e.g. Globtop
  • flip-chip technology whereby the assembled chip can be mechanically stabilized and sealed with a sealing compound (underfiller / globtop).
  • SAW chips are encapsulated with the aid of a protective film, this protective film covering the SAW chip from the rear (EP 1093159A). So far, these concepts have only been used in SAW housing technology.
  • the disadvantage of SAW components is that they are technologically related
  • the object of the present invention is to provide a microwave or millimeter wave module with active individual components, which has both electrical connections between different module components and also the protection of the module components, in particular the high-frequency components of the component from external influences such as dust, mechanical damage and Moisture is guaranteed without attenuating the maximum frequency signals.
  • the invention provides a component comprising: a substrate with at least two dielectric layers, with at least one integrated (in particular passive) circuit element, with at least one conductive structure on the top and at least one external contact on the bottom, at least one on the top of the substrate arranged active individual component, - at least one film cover which completely covers the at least one active individual component and serves to protect the at least one individual component from dust, moisture and mechanical influences.
  • a passive circuit element means in particular an inductance, a capacitance, a line, e.g. B. a connecting line, or a line section. These can be arranged in a manner known per se as interconnects between, in and on the dielectric layers of a substrate with a multilayer structure and thus form integrated circuit elements.
  • Vertical connections between the conductor tracks in different positions (vias gen) also belong to integrated circuit elements, since on the one hand they serve for vertical signal routing and on the other hand they represent both a (parasitic) inductance and a (parasitic) capacitance, especially at maximum frequencies.
  • Individual integrated circuit elements together form integrated circuits, in particular passive circuits such as that of a filter or a mixer.
  • Integrated circuit elements can also implement at least a part of at least one active circuit which is electrically connected to active individual components on the surface of the substrate.
  • capacities and inductivities are often present as distributed elements realized by line sections.
  • the capacities can be designed as radial stubs.
  • An active individual component is understood to mean a discrete non-linear or active viewing element such as a diode or a transistor, or at least one active one
  • Component-comprising chip component without or with a housing Component-comprising chip component without or with a housing.
  • the active individual components can for example on the
  • Si, SiGe, GaAs or InP based Si, SiGe, GaAs or InP based.
  • the active individual component has external contacts for the electrical connection to the circuit elements integrated in the substrate.
  • the upper side of the substrate carries at least one conductive structure which, in particular, has a contact for establishing an electrical connection between the integrated circuit elements in the substrate and the at least one active individual component on the upper side of the substrate, a connecting line between active individual components or part of a large part circuit integrated in the substrate.
  • the underside of the substrate has external contacts for electrical connection, for example to the printed circuit board of a terminal.
  • the at least one active individual component in particular an MMIC component, which comprises, for example, a frequency divider, frequency multiplier, amplifier, oscillator or mixer circuit, is preferably in the maximum frequency range relevant to the invention by means of flip-chip technology with the substrate and the Integrated circuit elements mechanically or electrically connected so that their side carrying the active high-frequency component (the structured side) faces the top of the substrate.
  • MMIC component which comprises, for example, a frequency divider, frequency multiplier, amplifier, oscillator or mixer circuit
  • one or more discrete components for example a coil, a capacitor or a resistor
  • one or more carrier substrates with passive RF structures such as filters or mixers, in particular carrier substrates structured using thin-film technology, can be provided the top of the substrate.
  • the film cover represents a film whose shape is (or will be) adapted to that of the components to be protected (or covered).
  • the film cover lies over the back of the active individual component and closes with the surface of the substrate on all sides in such a way that the active individual component is completely covered and is therefore protected from external mechanical influences, dust and moisture.
  • the film cover preferably covers all the individual components located on the upper side of the substrate.
  • a component encapsulated according to the invention is distinguished from the prior art by low electrical losses in the highest frequency range, in particular millimeter wave range, caused by housing technology.
  • the encapsulation with the aid of a deformable film has the advantage that the external dimensions of the high-frequency module according to the invention are mainly determined by the dimensions of the individual components arranged on the upper side of the substrate and by the thickness of the film cover.
  • the advantageous encapsulation also ensures the high quality of the high-frequency components with regard to their reliability and transmission characteristics.
  • electrical connections of the individual components are provided in the components according to the invention not only to one another, but also to external RF, low-frequency and power supply circuits. There is also the possibility of achieving a high degree of integration through the vertical arrangement of integrated circuits in the multi-layer substrate of the component with a small footprint.
  • FIG. 1 shows a component according to the invention in a schematic cross section
  • Figures 2 and 3 show advantageous embodiments of the component according to the invention in a schematic cross section
  • FIG. 1 General features of the invention are explained in FIG. 1 on the basis of a schematic cross-sectional illustration of a component according to the invention.
  • FIG. 1 shows the schematic cross section of a component BE according to the invention with two active individual components CB and a multi-layer substrate SU.
  • the active individual components CB here are chip components which comprise at least one active circuit element (in particular a diode or a transistor).
  • the active individual component CB is electrically connected by means of bumps BU to integrated circuit elements IE hidden in the multilayer substrate SU (flip-chip technology).
  • the substrate SU has conductor structures for producing the above-mentioned electrical contact on the upper side and external contacts AK on the underside for establishing an electrical connection with the printed circuit board of a terminal.
  • the external contacts AK can be designed as land grid arrays (LGA) or can additionally be provided with solder balls AK1 ( ⁇ BGA, or ball grid arrays).
  • needle-shaped external contacts (leads) and non-galvanic transitions between the component and the circuit board to be connected externally such as. B. waveguide transitions or slot couplings.
  • the vertical signal is carried out in the substrate SU by means of plated-through holes DK.
  • both active individual components CB are covered with a film SF (film cover). Covering the individual components with the film is called lamination.
  • the film is permanently deformed during lamination.
  • the film cover is preferably made of a polymer which has a particularly low water absorption, e.g. B. fluorine-based polymers such as polytetrafluoroethylene (PTFE) or Polyolefins such as (cross-linked) polypropylene or polyethylene.
  • PTFE polytetrafluoroethylene
  • Polyolefins such as (cross-linked) polypropylene or polyethylene.
  • the film cover can also be made of a metal and filled with fibers or particles.
  • the film cover can also be or can be coated with metal or ceramic, as shown in the figure.
  • the film cover is additionally coated with a metal layer ME.
  • This layer can be applied, for example, by electroplating, chemical metal deposition, vapor deposition or by a combination of the methods mentioned.
  • the individual components located on the upper side of the substrate are covered with a casting compound GT in this exemplary embodiment. It is optionally possible to omit the potting compound.
  • Potting compound is understood here to mean all substances which are applied to the film in the liquid state and solidify through hardening (chemical reaction) or solidification (cooling). This includes both filled and unfilled polymers, such as masking compounds, glob-top compounds, thermoplastics or plastic adhesives, as well as metals or ceramic materials, such as ceramic adhesives.
  • Glob-Top is a potting compound that only flows slightly due to its high viscosity and therefore surrounds the individual component to be protected in a drop shape.
  • the metal-coated film is coated with a casting compound after lamination.
  • the film is partially removed at the edges lying against the substrate - for example by laser - and only then coated with metal so that the individual components to be covered are completely covered by metal. tall or ceramic and are hermetically sealed.
  • substrate is also understood to mean so-called molded interconnection devices (MID), which consist of thermoplastic polymers on which conductor tracks are structured.
  • MID molded interconnection devices
  • the bumps BU serve to establish an electrical connection between the integrated circuit elements IE hidden in the substrate SU and the at least one active individual component CB and possibly the further individual components arranged on the upper side of the substrate.
  • the bumps usually consist of solder, for example SnPb, SnAu, SnAg, SnCu, SnPbAg, SnAgCu in different concentrations, or of gold. If the bump consists of solder, the component is connected to the substrate by soldering; if it is made of gold, the individual components CB and substrate SU can be thermocompression bonding, ultrasonic bonding or thermosonic
  • the height of the flip-chip bumps must be kept so low in the high-frequency applications that only a small amount of the electromagnetic radiation emerging from the high-frequency individual component can be absorbed by the laminated film.
  • One way to To achieve the high level of flip-chip bumps is offered in particular by thermocompression bonding.
  • the active individual components can be SMD components.
  • passive individual components in particular discrete coils, capacitors, resistors or individual chips with passive circuits (for example filters, mixers, matching circuits) on the top of the substrate. It is possible to compensate for the detuning of the component by the housing with additional discrete passive compensation structures.
  • the passive individual components and the integrated circuit components can form at least part of the following circuits: a high-frequency switch, a matching circuit, an antenna, an antenna switch, a diode switch, a high-pass filter, a low-pass filter, a band-pass filter, a band-stop filter, a power amplifier , a diplexer, a duplexer, a coupler, a directional coupler, a memory element, a balun or a mixer.
  • the function of the integrated circuit elements, u. a. of the plated-through holes and connecting lines can also be limited exclusively to the electrical signal feedthrough.
  • the passive individual components can be electrically and mechanically connected to the substrate, for example in flip-chip technology, in die & wire bond technology (see, for example, FIG. 2) or in SMD technology.
  • the individual component In order that the bond wires BD in Die & Wire-Bond technology do not come into contact with the film cover, the individual component have a rigid protective cap SK, see figure.
  • the individual component is attached to the substrate SU with an adhesive compound or solder KL.
  • the bond wires can also consist of metal strips (ribbon bonds).
  • FIG. 3 shows a further advantageous embodiment of the invention.
  • the film is relieved of pressure at the point at which the film covers the individual component to be protected, for example by placing a protective cap on it or by deformed cavities in the film above the individual component mentioned.
  • the film does not run tightly over the individual component, but lies loosely over it, so that sensitive or deformable parts of the individual component need not be protected.
  • the active individual component does not have any signal-carrying structures to be protected on the surface (for example, all circuit elements and circuits are hidden in a multilayer substrate), it is possible to coat this individual component first with the casting compound and only after the casting compound has hardened to have a film cover applied.
  • the signal lines in the component according to the invention can either be completely hidden in the substrate, or at least some of the signal lines can be arranged on the top of the substrate.

Abstract

Die Erfindung betrifft insbesondere ein Höchstfrequenzmodul, insbesondere einen Mikrowellen- bzw. Millimeterwellenmodul sowie Häusungstechnik solcher Bauteile. Das Höchstfrequenzmodul enthält z. B. a) eine aktive Einzelkomponente, die insbesondere eine Diode, einen Transistor oder eine integrierte Schaltung umfasst, und b) ein Substrat mit Vielschichtaufbau und integrierten Schaltungselementen, wobei die Einzelkomponenten auf der Oberseite des Substrats angeordnet werden. Zum Schutz der Höchstfrequenz-Einzelkomponenten wird vorgeschlagen, eine Filmabdeckung anzuwenden.

Description

Beschreibung
Modul mit Verkapselung
Die Erfindung betrifft insbesondere ein Höchstfrequenzmodul, beispielsweise ein Mikrowellen- bzw. Millimeterwellenmodul, sowie Häusungstechnik solcher Bauteile.
Der Frequenzbereich zwischen 1 GHz und 30 GHz wird Mikrowel- lenbereich (MW-Bereich) genannt. Der Frequenzbereich ab 30 GHz aufwärts wird Millimeterwellenbereich (mmW-Bereich) genannt. Die Höchstfrequenzmodule unterscheiden sich gegenüber den Hochfrequenzmodulen insbesondere dadurch, daß für Höchs - frequenzschaltungen ab 5 GHz in der Regel „Wellenleiter", z. B. Mikrostreifenleitungen und Koplanarleitungen verwendet werde .
Höchstfrequenzmodule sind integrierte elektronische Bauelemente, die verschiedene Funktionalitäten für im Frequenzbe- reich von 1 bis 100 GHz einzusetzende Anwendungen erfüllen. Solche Bauelemente können allgemein bei Datenübertragungs- Systemen, z. B. beim Fernseh-Satelliten-Empfang, bei drahtlosen lokalen Datennetzwerken - LAN (Local Area Network) , WLAN (Wireless LAN) , Bluetooth, optischen Modulen wie Multiplexer, Modulatoren und Sender-/Empfängereinheiten - sowie bei Radar, beispielsweise Automobilradar bei 24 GHZ und 77 GHz, und bei Front-End-Modulen für Breitbandkommunikation, z. B. LMDS (Local Multimedia Distribution System) und Richtfunkanlagen für Basisstationen eingesetzt werden.
Im Millimeterwellenbereich anzuwendende Module werden heutzutage meist auf der Basis von Dünnschichtsubstraten hergestellt. Das Dünnschichtsubstrat kann gleichzeitig ein oder mehrere Chip-Bauelemente tragen. Die Chip-Bauelemente werden auf dem Trägersubstrat mittels Drahtbonden oder Flip-Chip- Technik befestigt und damit elektrisch verbunden. Weiterhin sind Mikrowellen- bzw. Millimetermodule bekannt, die ein keramisches Substrat enthalten, auf dem Mikrowellenbzw. Millimeterwellen-Chips ungehäust aufgebracht sind. Das Substrat wird zusammen mit den Chip-Bauelementen in ein me- tallsches oder keramisches Gehäuse gebracht und mittel Höchstfrequenz-Durchführungen mit externen Schaltungen elektrisch verbunden. Diese Technik erfordert sehr aufwendige Gehäusekonstruktionen. Solche Module sind schwer und haben einen hohen Platzbedarf.
Eine existierende Alternative ist der Aufbau der mmW- Schaltung mit Hilfe der bekannten SMD-Technik (SMD = Surface Mounted Device) . Während bei der Modul-Technik erst die aufgebaute Schaltung (mit Bauelementen) gehaust wird, werden in der SMD-Technik schon gehäuste Bauelemente verwendet . Dadurch entfällt weitestgehend das Erfordernis für eine Häusung. Die Anwendung dieser Technik ist wegen steigender Verluste und Schwankungen der Übertragungscharakteristika aufgrund vergleichsweise großer Fertigungstoleranzen der Schaltung zu hö- heren Frequenzen hin begrenzt. Außerdem hat sie ebenfalls einen hohen Platzbedarf.
Eine weitere Alternative besteht in sogenannten substratintegrierten Gehäusen. Bei diesen übernimmt das Substrat Aufga- ben des Gehäuses. Das Gehäuse besteht dann aus dem Substrat, Seitenwänden (auf dem Substrat) und einer Abdeckung auf den Seitenwänden. Dabei gibt es sowohl Formen, bei denen die Seitenwände zunächst mit dem Substrat verbunden werden und nach dem Aufbau der Schaltung (Aufbringen der Bauelemente) z. B. ein Metallblech aufgeschweißt wird, als auch Formen, bei denen auf das fertig aufgebaute Substrat ein Deckel (Abdeckung mit Seitenwänden) aufgebracht wird. Diese Technik hat den Nachteil, daß die äußeren Abmessungen des Moduls durch die Geometrie des vorgefertigten Gehäuses vorgegeben sind.
Es ist bekannt, daß bei Herstellung der Hochfrequenzmodule, beispielsweise Mobilfunkmodule, verglichen mit Höchstfre- quenzmodulen relativ kostengünstige Prozesse und Materialien verwendet werden : a) Chip&Wire Technologie, wobei der Chip mit der zum Substrat ausgerichteten Rückseite auf dem Substrat montiert und mit Drahtbonden kontaktiert wird. Zur mechanischen
Stabilität wird der Chip zusätzlich mit einer Vergußmasse (z. B. Globtop) vergossen. b) Flip-Chip Technik, wobei der montierte Chip mit einer Vergußmasse (Underfiller/Globtop) mechanisch stabilisiert und abgedichtet werden kann.
Beide Konzepte sind für Höchstfrequenzanwendungen untauglich, da z. B. die oben genannten Vergußmassen die Wellenausbreitung im Mikrowellenbereich signifikant beeinflussen (dämp- fen) .
Bekannt ist weiterhin bei mit akustischen Oberflächenwellen arbeitenden Bauelementen (SAW-Bauelementen) die sogenannte CSSP-Technologie (CSSP = Chip Size SAW Package, SAW = Surface Acoustic Wave), siehe z. B. die Druckschriften EP 0900477A und EP 0759231A. Bei Verkapselung der SAW-Bauelemente achtet man darauf, daß die akustische Fläche nicht in Berührung mit Vergußmitteln kommt, da in diesem Fall die Ausbreitungsgeschwindigkeit akustischer Wellen und damit elektrische Eigen- Schäften der SAW-Bauteile stark beeinflußt werden. Bei solchen Bauelementen kann beispielsweise mit Hilfe eines auf dem Chip auf der Seite mit den aktiven Strukturen aufgebrachten Schutzdeckels aus Kunststoff verhindert werden, daß die Vergußmasse die signalführenden akustischen Strukturen berührt. Eine weitere Möglichkeit besteht darin, daß die SAW-Chips mit Hilfe einer Schutzfolie verkapselt werden, wobei diese Schutzfolie den SAW-Chip von der Rückseite her abdeckt (EP 1093159A) . Diese Konzepte wurden bisher nur in der SAW- Häusungstechnik angewendet. Der Nachteil der SAW-Bauteile be- steht darin, daß sie aufgrund des technologisch bedingten
Mindestabstands der akustischen Fingerstrukturen (Fingerperiode) und aufgrund der mit der Frequenz zunehmenden Volumen- wellen-Verluste nicht für Höchstfrequenzbereiche über 2 GHz hergestellt werden können.
Aufgabe der vorliegenden Erfindung ist es, ein Mikrowellen- bzw. Millimeterwellenmodul mit aktiven Einzelkomponenten anzugeben, welches sowohl elektrische Verbindungen zwischen verschiedenen Modul-Komponenten als auch den Schutz der Modulkomponenten, insbesondere der Höchstfrequenz-Komponenten des Bauteils vor äußeren Einwirkungen wie Staub, mechanische Beschädigung und Feuchtigkeit gewährleistet, ohne daß die Höchstfrequenz-Signale dabei gedämpft werden.
Diese Aufgabe wird erfindungsgemäß durch ein Bauelement mit den Merkmalen von Anspruch 1 gelöst. Vorteilhafte Ausgestal- tungen der Erfindung gehen aus weiteren Ansprüchen hervor.
Die Erfindung gibt ein Bauelement an, enthaltend: ein Substrat mit zumindest zwei dielektrischen Lagen, mit zumindest einem integrierten (insbesondere passiven) Schaltungselement, mit zumindest einer leitenden Struktur auf der Oberseite und zumindest einem Außenkontakt auf der Unterseite, zumindest eine auf der Oberseite des Substrats angeordnete aktive Einzelkomponente, - zumindest eine Filmabdeckung, welche die zumindest eine aktive Einzelkomponente vollständig bedeckt und dazu dient, die zumindest eine Einzelkomponente vor Staub, Feuchtigkeit und mechanischen Einwirkungen zu schützen.
Unter einem passiven Schaltungselement versteht man insbesondere eine Induktivität, eine Kapazität, eine Leitung, z. B. eine Verbindungsleitung, oder ein Leitungsabschnitt. Diese können auf eine an sich bekannte Weise als Leiterbahnen zwischen, in und auf den dielektrischen Lagen eines Substrats mit Vielschicht-Aufbau angeordnet sein und damit integrierte Schaltungselemente bilden. Vertikale Verbindungen zwischen den Leiterbahnen in verschiedenen Lagen (Durchkontaktierun- gen) zählen auch zu integrierten Schaltungselementen, da sie einerseits zur vertikalen Signalführung dienen und andererseits insbesondere bei Höchstfrequenzen sowohl eine (parasitäre) Induktivität als auch eine (parasitäre) Kapazität dar- stellen. Einzelne integrierte Schaltungselemente bilden zusammen integrierte Schaltungen, insbesondere passive Schaltungen wie die eines Filters oder eines Mischers. Intergrier- te Schaltungselemente können außerdem zumindest einen Teil zumindest einer aktiven Schaltung realisieren, welcher mit aktiven Einzelkomponenten auf der Oberfläche des Substrats elektrisch verbunden ist.
Bei Höchstfrequenzen, insbesondere im mmW-Bereich, sind Kapazitäten und Induk ivitäten oft als durch Leitungsabschnitte realisierte verteilte Elemente vorhanden. Die Kapazitäten können als Radial Stubs ausgeführt sein.
Unter einer aktiven Einzelkomponente versteht man ein diskretes nichtlineares oder aktives Sehaltungselement wie eine Di- ode oder einen Transistor, oder ein zumindest eine aktive
Komponente umfaßendes Chip-Bauelement ohne ein Gehäuse oder mit einem solchen.
Die als Chip-Bauelement ausgebildete aktive Einzelkomponente kann ein Mikrowellen-Chip, ein Millimeterwellen-Chip oder ein IC-Bauelement (IC = Integrated Circuit) darstellen. Das IC- Bauelement kann wiederum ein MMIC-Bauelement (MMIC = Mono- lithic Microwave Integrated Circuit) sein.
Die aktiven Einzelkomponenten können beispielsweise auf der
Si-, SiGe-, GaAs- oder InP-Basis aufgebaut sein.
Die aktive Einzelkomponente weist Außenkontakte zur elektrischen Verbindung mit den im Substrat integrierten Schaltungs- elementen auf. Die Oberseite des Substrats trägt zumindest eine leitende Struktur, welche insbesondere einen Kontakt zur Herstellung elektrischer Verbindung zwischen den integrierten Schaltungs- elementen im Substrat und der zumindest einen aktiven Einzel- komponente auf der Substrat-Oberseite, eine Verbindungsleitung zwischen aktiven Einzelkomponenten oder einen Teil einer größtenteils im Substrat integrierten Schaltung darstellt.
Die Unterseite des Substrats weist Außenkontakte zur elektri- sehen Verbindung beispielsweise mit der Leiterplatte eines Endgeräts auf .
Die zumindest eine aktive Einzelkomponente, insbesondere ein MMIC-Bauelement, das beispielsweise eine Frequenzteiler-, Frequenzvervielfacher-, Verstärker-, Oszillator- oder Mischerschaltung umfaßt, wird in dem für die Erfindung relevanten Höchstfrequenzbereich vorzugsweise mittels Flip-Chip- Technik mit dem Substrat und den integrierten Schaltungselementen mechanisch bzw. elektrisch verbunden, so daß deren die aktive Höchstfrequenz-Komponente tragende Seite (die strukturierte Seite) der Substrat-Oberseite zugewendet ist.
Neben der zumindest einen aktiven Einzelkomponente können ein oder mehrere diskrete Bauelemente (z. B. eine Spule, ein Kon- densator oder ein Widerstand) sowie ein oder mehrere Trägersubstrate mit passiven HF-Strukturen wie Filter oder Mischer, insbesondere in Dünnschichttechnik strukturierte Trägersubstrate, auf der Oberseite des Substrats angeordnet sein.
Die Filmabdeckung stellt einen Film dar, dessen Form an diejenige der zu schützenden (oder abzudeckenden) Komponenten angepaßt ist (oder wird) . Die Filmabdeckung liegt so über der Rückseite der aktiven Einzelkomponente und schließt allseitig mit der Oberfläche des Substrats ab, daß die aktive Einzel - komponente vollständig abgedeckt und dadurch vor äußeren mechanischen Einwirkungen, Staub und Feuchtigkeit geschützt ist. Auf diese Weise können auch mehrere aktive Höchstfre- quenz-Einzelkomponenten sowie zumindest eine Höchstfrequenz- Einzelkomponente zusammen mit zumindest einer anderen digitalen oder niederfrequenten Einzelkomponente einzeln oder gemeinsam verkapselt werden. Vorzugsweise bedeckt die Filmabde- ckung alle auf der Substrat-Oberseite befindlichen Einzelkomponenten.
Ein erfindungsgemäß verkapseltes Bauelement zeichnet sich gegenüber dem Stand der Technik durch geringe durch Häu- sungstechnik bedingte elektrische Verluste im Höchstfrequenz- Bereich, insbesondere Millimeterwellenbereich, aus. Gegenüber den üblichen substratintegrierten Gehäusen hat die Verkapse- lung mit Hilfe eines verformbaren Films den Vorteil, daß die äußeren Abmessungen des erfindungsgemäßen Höchstfrequenzmo- duls hauptsächlich durch die Abmessungen der auf der Substrat-Oberseite angeordneten Einzelkomponenten sowie durch die Dicke der Filmabdeckung bestimmt sind. Die vorteilhafte Verkapselung gewährleistet darüber hinaus eine hohe Qualität der Höchstfrequenz-Bauteile im Hinblick auf ihre Zuverlässig- keit und Übertragungscharakteristika . In vorteilhaften Aus- führungsformen werden in den erfindungsgemäßen Bauelementen elektrische Verbindungen der Einzelkomponenten nicht nur untereinander, sondern auch zu externen HF-, Niederfrequenz- und Stromversorgungs-Schaltungen bereitgestellt. Außerdem be- steht die Möglichkeit, einen hohen Integrationsgrad durch die vertikale Anordnung integrierter Schaltungen im Mehrlagensubstrat des Bauelements unter geringem Platzverbrauch zu erzielen.
Im folgenden wird die Erfindung anhand von Ausführungsbei- spielen und der dazugehörigen schematischen und daher nicht maßstabsgetreuen Figuren näher erläutert .
Figur 1 zeigt ein erfindungsgemäßes Bauelement im schemati- sehen Querschnitt Figuren 2 und 3 zeigen vorteilhafte Ausführungsformen des erfindungsgemäßen Bauelements im schematischen Querschnitt
In Figur 1 sind allgemeine Merkmale der Erfindung anhand einer schematischen Querschnittsdarstellung eines erfindungsgemäßen Bauelements erläutert.
In Figur 1 ist der schematische Querschnitt eines erfindungs- gemäßen Bauelements BE mit zwei aktiven Einzelkomponenten CB und einem mehrlagigen Substrat SU gezeigt. Die aktiven Einzelkomponenten CB sind hier Chip-Bauelemente, die zumindest ein aktives Schaltungselement (insbesondere eine Diode oder einen Transistor) umfassen. Die aktive Einzelkomponente CB ist mittels Bumps BU mit im mehrlagigen Substrat SU verborgenen integrierten Schaltungselementen IE elektrisch verbunden (Flip-Chip-Technik) . Das Substrat SU weist Leiterstrukturen zur Herstellung des genannten elektrischen Kontaktes auf der Oberseite sowie Außenkontake AK auf der Unterseite zur Her- Stellung einer elektrischen Verbindung mit der Leiterplatte eines Endgeräts auf. Die Außenkontakte AK können als Land- Grid-Arrays (LGA) ausgeführt oder zusätzlich mit Lot-Kugeln AK1 (μBGA, oder Ball-Grid-Arrays) versehen sein. Möglich sind außerdem nadeiförmige Außenkontakte (Leads) und nichtgalvani- sehe Übergänge zwischen dem Bauelement und der extern anzuschließenden Leiterplatte, wie z. B. Hohlleiterübergänge oder Schlitzkopplungen. Die vertikale Signaldurchführung im Substrat SU erfolgt mittels Durchkontaktierungen DK.
In dem in Figur 1 dargestellten vorteilhaften Ausführungsbeispiel der Erfindung sind beide aktiven Einzelkomponenten CB mit einem Film SF abgedeckt (Filmabdeckung) . Das Abdecken der Einzelkomponenten mit dem Film wird als Laminieren bezeichnet . Beim Laminieren wird der Film bleibend verformt . Die Filmabdeckung besteht vorzugsweise aus einem Polymer, welches eine besonders niedrige Wasser-Absorption aufweist, z. B. fluorbasierte Polymere wie Polytetrafluorethylen (PTFE) oder Polyolefine wie (vernetztes) Polypropylen oder Polyethylen. Die Filmabdeckung kann außerdem aus einem Metall bestehen und faser- oder partikelgefüllt sein. Die Filmabdeckung kann darüber hinaus wie in der Figur dargestellt metallisch oder ke- ramisch beschichtet sein oder werden.
Zur Abschirmung von der Umgebung ist die Filmabdeckung zusätzlich mit einer Metallschicht ME überzogen. Diese Schicht kann beispielsweise durch Galvanisieren, chemische Metallab- Scheidung, Bedampfen oder durch eine Kombination der erwähnten Verfahren aufgetragen sein. Zur mechanichen Stabilisierung sind die auf der Substrat-Oberseite befindlichen Einzel - komponeten in diesem Ausführungsbeispiel mit einer Vergußmasse GT überdeckt. Wahlweise ist es möglich, die Vergußmasse wegzulassen. Unter Vergußmasse werden hier alle Stoffe verstanden, die im flüssigen Zustand auf den Film aufgebracht werden und durch Aushärten (chemisches Reagieren) oder Erstarren (Erkalten) fest werden. Darunter fallen sowohl gefüllte und ungefüllte Polymere, wie Abdeckmassen, Glob-Top- Massen, Thermoplaste oder Kunststoffkleber, als auch Metalle oder keramische Stoffe, wie keramische Kleber. Glob-Top ist ein Vergußmittel, das durch seine hohe Viskosität nur gering verfließt und deshalb die zu schützende Einzelkomponente tropfenförmig umschließt .
In der in Figur 1 gezeigten Ausführungsform der Erfindung ist der metallbeschichtete Film nach dem Laminieren mit einem Vergußmittel überzogen. Es ist in einer anderen Ausführungs- form möglich, die Metallschicht nicht auf die Filmabdeckung, sondern auf die Vergußmasse aufzubringen.
In einer vorteilhaften Ausführungsform des erfindungsgemäßen Bauelements mit Keramik-Substrat wird der Film an den an dem Substrat anliegenden Rändern - beispielsweise durch Lasern - teilweise entfernt und erst danach mit Metall beschichtet, damit die abzudeckenden Einzelkomponenten vollständig von Me- tall bzw. Keramik umschlossen und dadurch hermetisch versiegelt sind.
Unter Substrat werden hier alle Arten von planaren Schal- tungsträgern verstanden. Darunter fallen keramische Substrate (Dünnschichtkeramik, Dickschichtkeramik, LTCC = low tempera- ture cofired ceramics, HTCC = high temperature cofired cera- mics, LTCC und HTCC sind keramische Mehrlagenschaltungen) , polymere Substrate (herkömmliche Leiterplatten, wie FR4 , sog. Softsubstrate, deren Polymer-Basis z.B. aus PTFE •= Teflon o- der Polyolyfinen besteht und die typischer Weise glasfaserverstärkt oder keramikpulvergefüllt sind) , Silizium sowie metallische Substrate, bei denen metallische Leiterbahnen und eine metallische Basisplatte durch Polymere oder keramische Materialien voneinander isoliert sind. Unter Substrat werden hier auch sog. Molded-Interconnection-Devices (MID) verstanden, die aus thermoplastischen Polymeren bestehen, auf denen Leiterbahnen strukturiert sind.
Die Bumps BU dienen zur Herstellung einer elektrischen Verbindung zwischen den im Substrat SU verborgenen integrierten Schaltungselementen IE und der zumindest einen aktiven Einzelkomponente CB und ggf. den weiteren auf der Substrat- Oberseite angeordneten Einzelkomponenten. Die Bumps bestehen üblicherweise aus Lot, beispielsweise SnPb, SnAu, SnAg, SnCu, SnPbAg, SnAgCu in unterschiedlichen Konzentrationen oder aus Gold. Besteht der Bump aus Lot, wird das Bauelement durch Löten mit dem Substrat verbunden; besteht er aus Gold, so können die Einzelkomponenten CB und Substrat SU durch Thermo- compression-Bonding, Ultrasonic-Bonding oder Thermosonic-
Bonding (Sinter- bzw. Ultraschallschweiß-Verfahren) verbunden werden. Die Höhe der Flip-Chip-Bumps muß bei den Höchstfrequenz-Anwendungen so niedrig gehalten werden, daß nur eine geringe Menge der aus der Höchstfrequenz-Einzelkomponente he- raustretenden elektromagnetischen Strahlung von dem laminierten Film absorbiert werden kann. Eine Möglichkeit, die nied- rige Höhe der Flip-Chip-Bumps zu erreichen, bietet insbesondere das Thermocompression-Bonding.
Die aktiven Einzelkomponenten können in einer weiteren Aus- führungsform der Erfindung SMD-Komponenten sein.
Es besteht die Möglichkeit, außer aktiven Einzelkomponenten auch passive Einzelkomponenten, insbesondere diskrete Spulen, Kondensatoren, Widerstände oder einzelne Chips mit passiven Schaltungen (beispielsweise Filter, Mischer, Anpaßschaltung) auf der Substrat-Oberseite anzubringen. Es besteht die Möglichkeit, mit zusätzlichen diskreten passiven Kompensations- strukturen die Verstimmung des Bauelements durch das Gehäuse auszugleichen .
Die passiven Einzelkomponenten sowie die integrierten Schaltungskomponenten können zumindest einen Teil folgender Schaltungen bilden: eines Hochfrequenz-Schalters, einer Anpaßschaltung, einer Antenne, eines Antennenschalters, eines Dio- denschalters, eines Hochpaßfilters, eines Tiefpaßfilters, eines Bandpaßfilters, eines Bandsperrfilters, eines Leistungs- verstärkers, eines Diplexers, eines Duplexers, eines Kopplers, eines Richtkopplers, eines Speicherelements, eines Baluns oder eines Mischers.
Die Funktion der integrierten Schaltungselemente, u. a. der Durchkontaktierungen und Verbindungsleitungen, kann außerdem ausschließlich auf die elektrische Signaldurchführung beschränkt sein.
Die passiven Einzelkomponenten können beispielsweise in Flip- Chip-Technik, in Die&Wire-Bond-Technik (siehe z. B. Figur 2) oder in SMD-Technik mit dem Substrat elektrisch und mechanisch verbunden werden.
Damit die Bonddrähte BD in der Die&Wire-Bond-Technik nicht mit der Filmabdeckung in Berührung kommen, kann die Einzel- komponente eine starre Schutzkappe SK besitzen, siehe Figur . Bei dieser Verbindungstechnik ist die Einzelkomponente mit einer Klebermasse oder Lot KL auf dem Substrat SU befestigt. Die Bonddrähte können statt aus Gold- oder Aluminiumdrähten mit einem runden Querschnitt auch aus Metallbändern (Bändchenbonden) bestehen.
In Figur 3 ist eine weitere vorteilhafte Ausführungsform der Erfindung dargestellt. In diesem Fall wird der Film während des Laminierens an der Stelle, an welcher der Film die zu schützende Einzelkomponente überdeckt, vom Druck - beispielsweise durch Auflegen einer Schutzkappe oder durch verformte Kavitäten in dem Film über der genannten Einzelkomponente - entlastet. Dabei zieht sich der Film nicht eng über die Ein- zelkomponente, sondern liegt locker darüber, so daß empfindliche oder verformbare Teile der Einzelkomponente nicht geschützt werden müssen.
Falls die aktive Einzelkomponente keine zu schützenden sig- nalführenden Strukturen auf der Oberfläche aufweist (beispielsweise sind alle Schaltungselemente und Schaltungen in einem Mehrlagensubstrat verborgen) , so ist es möglich, diese Einzelkomponente zuerst mit der Vergußmasse zu überziehen und erst nach dem Aushärten der Vergußmasse eine Filmabdeckung aufzubringen.
Die Signalleitungen im erfindungsgemäßen Bauelement können entweder ganz im Substrat verborgen sein, oder zumindest ein Teil der Signalleitungen kann auf der Oberseite des Substrats angeordnet sein.
Die Erfindung wurde der Übersichtlichkeit halber nur anhand weniger Ausführungsbeispiele dargestellt, ist aber nicht auf diese beschränkt. Weitere Variationsmöglichkeiten ergeben sich aus weiteren von den dargestellten Ausführungen unterschiedlichen relativen Anordnungen von Einzelkomponenten, Filmabdeckung, Vergußmasse und Metallschicht. Weitere Mög- lichkeiten ergeben sich außerdem im Hinblick auf die Verbindungstechnik zwischen der Einzelkomponente und Substrat sowie zwischen dem Substrat und einer externen Leiterplatte.

Claims

Patentansprüche
1. Bauelement (BE) , enthaltend: ein Substrat (SU) mit zumindest zwei dielektrischen Lagen, mit zumindest einem integrierten Schaltungselement (IE) , zumindest einer leitenden Struktur (LS) auf der Oberseite und zumindest einem Außenkontakt (AK) auf der Unterseite, zumindest eine auf der Oberseite des Substrats (SU) angeordnete aktive Einzelkomponente (CB) , die mit dem zumin- dest einen integrierten Schaltungselement (IE) elektrisch verbunden ist, zumindest eine Filmabdeckung (SF) , welche die zumindest eine Einzelkomponente vollständig bedeckt und dazu dient, die zumindest eine Einzel omponente vor Staub, Feuchtig- keit und mechanischen Einwirkungen zu schützen.
2. Bauelement nach Anspruch 1, bei dem die zumindest eine aktive Einzelkomponente (CB) zumindest eine Diode oder einen Transistor umfaßt.
Bauelement nach Anspruch 1 oder 2, bei dem die eine aktive Einzelkomponente (CB) aus einem Mikrowellen-Chip, einem Millimeterwellen-Chip oder einem IC-Bauelement ausgewählt ist.
Bauelement nach Anspruch 3, bei dem das zumindest eine IC-Bauelement ein MMIC-
Bauelement - Monolithic Microwave Integrated Circuit - darstellt.
5. Bauelement nach zumindest einem der Ansprüche 1 bis 4, bei dem die zumindest eine aktive Einzelkomponente mit dem Substrat (SU) mit Flip-Chip Technik, Drahtbond- Technik oder SMD-Technik mechanisch und elektrisch ver- bunden ist. β. Bauelement nach zumindest einem der Ansprüche 1 bis 5, das zumindest eine passive Einzelkomponente umfaßt, welche aus folgenden Komponenten ausgewählt ist: einem diskreten passiven Schaltungselement einschließlich einer Spule, eines Kondensators und eines Widerstands, oder aus einem kompakten Schaltungsblock, der zumindest eine Einzelkomponente, ausgewählt aus einer Spule, einem Kondensator oder einem Widerstand, einschließlich einer beliebigen Kombination der hier genannten Einzelkomponenten, enthält .
7. Bauelement nach zumindest einem der Ansprüche 1 bis 6, das zumindest eine passive Einzelkomponente enthält, die zumindest eine Filter- oder Mischerschaltung umfaßt .
8. Bauelement nach zumindest einem der Ansprüche 1 bis 7, bei dem die zumindest eine Einzelkomponente (CB) mit einer Vergußmasse (GT) vergossen ist.
9. Bauelement nach zumindest einem der Ansprüche 1 bis 8, bei dem das Substrat (SU) zumindest zwei Lagen aus LTCC- oder HTCC-Keramik - Low Temperature Cofired Ceramic, High Temperature Cofired Ceramic - enthält.
10.Bauelement nach zumindest einem der Ansprüche 1 bis 9, das zumindest ein im Substrat (SU) integriertes Schal-, tungselement (IE) enthält, ausgewählt aus einer Induktivität, einer Kapazität, einer Verbindungsleitung oder einer mittels Durchkontaktierungen (DK) realisierten verti- kalen Signaldurchführung.
11.Bauelement nach zumindest einem der Ansprüche 1 bis 10, bei dem das zumindest eine integrierte Schaltungselement (IE) zumindest einen Teil einer Schaltung mit passiver Funktion bildet.
12.Bauelement nach zumindest einem der Ansprüche 1 bis 11, bei dem das zumindest eine integrierte Schaltungselement (IE) zumindest einen Teil einer Anpaßschaltung bildet.
13.Bauelement nach zumindest einem der Ansprüche 1 bis 12, bei dem alle Signalleitungen im Substrat (SU) verborgen sind.
14.Bauelement nach zumindest einem der Ansprüche 1 bis 13, bei dem zumindest ein Teil der Signalleitungen auf der 0- berseite des Substrats (SU) angeordnet ist.
15.Bauelement nach zumindest einem der Ansprüche 1 bis 14, bei dem die Filmabdeckung (SF) aus Polyimid besteht.
16. Bauelement nach zumindest einem der Ansprüche 1 bis 15, bei dem auf die Filmabdeckung (SF) aus Metall besteht.
17. Bauelement nach zumindest einem der Ansprüche 1 bis 16, bei dem die Filmabdeckung (SF) alle Einzelkomponenten auf der Oberseite des Bauelements (BE) vollständig bedeckt.
PCT/EP2003/014346 2003-01-13 2003-12-16 Modul mit verkapselung WO2004064140A1 (de)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
DE10300958A DE10300958A1 (de) 2003-01-13 2003-01-13 Modul mit Verkapselung
DE10300958.2 2003-01-13

Publications (1)

Publication Number Publication Date
WO2004064140A1 true WO2004064140A1 (de) 2004-07-29

Family

ID=32519890

Family Applications (2)

Application Number Title Priority Date Filing Date
PCT/EP2003/014346 WO2004064140A1 (de) 2003-01-13 2003-12-16 Modul mit verkapselung
PCT/EP2004/000150 WO2004064152A2 (de) 2003-01-13 2004-01-12 Modular aufgebautes bauelement mit verkapselung

Family Applications After (1)

Application Number Title Priority Date Filing Date
PCT/EP2004/000150 WO2004064152A2 (de) 2003-01-13 2004-01-12 Modular aufgebautes bauelement mit verkapselung

Country Status (5)

Country Link
US (1) US20060103003A1 (de)
JP (1) JP4603527B2 (de)
DE (1) DE10300958A1 (de)
FR (1) FR2849956B1 (de)
WO (2) WO2004064140A1 (de)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9998153B2 (en) 2014-03-14 2018-06-12 Snaptrack, Inc. Front-end module for carrier aggregation mode

Families Citing this family (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7294904B1 (en) * 2005-02-10 2007-11-13 Xilinx, Inc. Integrated circuit package with improved return loss
JP2006245098A (ja) * 2005-03-01 2006-09-14 Seiko Epson Corp 電子部品及びその製造方法、並びに電子機器
US7466143B2 (en) * 2005-09-16 2008-12-16 General Electric Company Clearance measurement systems and methods of operation
DE102006025162B3 (de) * 2006-05-30 2008-01-31 Epcos Ag Flip-Chip-Bauelement und Verfahren zur Herstellung
US7404331B2 (en) * 2006-09-27 2008-07-29 General Electric Company Sensor assembly, transformers and methods of manufacture
JP2008251608A (ja) * 2007-03-29 2008-10-16 Casio Comput Co Ltd 半導体装置およびその製造方法
US8177474B2 (en) * 2007-06-26 2012-05-15 General Electric Company System and method for turbine engine clearance control with rub detection
JP5823219B2 (ja) * 2011-09-08 2015-11-25 太陽誘電株式会社 電子部品
US9488719B2 (en) * 2014-05-30 2016-11-08 Toyota Motor Engineering & Manufacturing North America, Inc. Automotive radar sub-system packaging for robustness
DE102014115099B4 (de) * 2014-10-16 2021-05-06 Infineon Technologies Ag Elektronisches Modul mit elektrisch isolierender Struktur mit Material mit niedrigem Elastizitätsmodul und Verfahren zur Herstellung eines elektronischen Moduls
DE102015103149A1 (de) * 2015-03-04 2016-09-08 Hella Kgaa Hueck & Co. Radarvorrichtung
DE102016102742A1 (de) * 2016-02-17 2017-08-17 Snaptrack, Inc. HF-Frontend für ein Automobilradarsystem
US11244909B2 (en) * 2020-03-12 2022-02-08 Advanced Semiconductor Engineering, Inc. Package structure and method for manufacturing the same
US11605571B2 (en) * 2020-05-29 2023-03-14 Qualcomm Incorporated Package comprising a substrate, an integrated device, and an encapsulation layer with undercut

Citations (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4710798A (en) * 1985-09-10 1987-12-01 Northern Telecom Limited Integrated circuit chip package
JPH02186662A (ja) * 1989-01-13 1990-07-20 Hitachi Ltd 弾性表面波素子パッケージ
EP0670596A2 (de) * 1994-03-01 1995-09-06 Shinko Electric Industries Co. Ltd. Filmträger für integrierten Schaltkreis
JPH1117490A (ja) * 1997-06-27 1999-01-22 Nec Corp 弾性表面波デバイスと弾性表面波チップの実装方法
EP1093159A1 (de) * 1999-10-15 2001-04-18 Thomson-Csf Verfahren zum Einkapseln von elektronischen Komponenten
US20010026020A1 (en) * 2000-01-24 2001-10-04 Josef Fenk Shielding device and electrical structural part having a shielding device
WO2002003460A2 (de) * 2000-07-03 2002-01-10 Infineon Technologies Ag Halbleiterchip-modul mit schutzfolie
WO2002005424A1 (en) * 2000-07-06 2002-01-17 Kabushiki Kaisha Toshiba Surface acoustic wave device and method of manufacturing the device
JP2002261177A (ja) * 2001-02-27 2002-09-13 Nec Corp 高周波装置
US20020149298A1 (en) * 1995-06-30 2002-10-17 Kabushiki Kaisha Toshiba Electronic component and method of production thereof

Family Cites Families (21)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3388465A (en) * 1965-03-01 1968-06-18 Burroughs Corp Electronic assembly soldering process
US5028473A (en) * 1989-10-02 1991-07-02 Hughes Aircraft Company Three dimensional microcircuit structure and process for fabricating the same from ceramic tape
FR2666190B1 (fr) * 1990-08-24 1996-07-12 Thomson Csf Procede et dispositif d'encapsulation hermetique de composants electroniques.
US5049978A (en) * 1990-09-10 1991-09-17 General Electric Company Conductively enclosed hybrid integrated circuit assembly using a silicon substrate
US5639989A (en) * 1994-04-19 1997-06-17 Motorola Inc. Shielded electronic component assembly and method for making the same
CN1099158C (zh) * 1994-05-02 2003-01-15 埃普科斯股份有限公司 电子部件的封闭装置
US6137125A (en) * 1995-12-21 2000-10-24 The Whitaker Corporation Two layer hermetic-like coating for on-wafer encapsulatuon of GaAs MMIC's having flip-chip bonding capabilities
US5694300A (en) * 1996-04-01 1997-12-02 Northrop Grumman Corporation Electromagnetically channelized microwave integrated circuit
EP0900477B1 (de) * 1996-05-24 2001-07-18 Epcos Ag Elektronisches bauelement, insbesondere mit akustischen oberflächenwellen arbeitendes bauelement - ofw-bauelement
US6150719A (en) * 1997-07-28 2000-11-21 General Electric Company Amorphous hydrogenated carbon hermetic structure and fabrication method
JPH1174403A (ja) * 1997-08-28 1999-03-16 Mitsubishi Electric Corp 半導体装置
JP3132449B2 (ja) * 1998-01-09 2001-02-05 日本電気株式会社 樹脂外装型半導体装置の製造方法
US6329739B1 (en) * 1998-06-16 2001-12-11 Oki Electric Industry Co., Ltd. Surface-acoustic-wave device package and method for fabricating the same
EP1065809B1 (de) * 1999-07-02 2006-06-21 CSEM Centre Suisse d'Electronique et de Microtechnique SA Adaptiver Matrixsensor und elektrische Schaltung hierzu
JP2001024312A (ja) * 1999-07-13 2001-01-26 Taiyo Yuden Co Ltd 電子装置の製造方法及び電子装置並びに樹脂充填方法
DE10016867A1 (de) * 2000-04-05 2001-10-18 Epcos Ag Bauelement mit Beschriftung
JP4422323B2 (ja) * 2000-12-15 2010-02-24 株式会社ルネサステクノロジ 半導体装置
JP3553043B2 (ja) * 2001-01-19 2004-08-11 松下電器産業株式会社 部品内蔵モジュールとその製造方法
DE10137619A1 (de) * 2001-08-01 2003-02-27 Infineon Technologies Ag Abdeckelement für Baugruppen
US6649446B1 (en) * 2001-11-29 2003-11-18 Clarisay, Inc. Hermetic package for multiple contact-sensitive electronic devices and methods of manufacturing thereof
DE10300956B3 (de) * 2003-01-13 2004-07-15 Epcos Ag Bauelement mit Höchstfrequenzverbindungen in einem Substrat

Patent Citations (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4710798A (en) * 1985-09-10 1987-12-01 Northern Telecom Limited Integrated circuit chip package
JPH02186662A (ja) * 1989-01-13 1990-07-20 Hitachi Ltd 弾性表面波素子パッケージ
EP0670596A2 (de) * 1994-03-01 1995-09-06 Shinko Electric Industries Co. Ltd. Filmträger für integrierten Schaltkreis
US20020149298A1 (en) * 1995-06-30 2002-10-17 Kabushiki Kaisha Toshiba Electronic component and method of production thereof
JPH1117490A (ja) * 1997-06-27 1999-01-22 Nec Corp 弾性表面波デバイスと弾性表面波チップの実装方法
EP1093159A1 (de) * 1999-10-15 2001-04-18 Thomson-Csf Verfahren zum Einkapseln von elektronischen Komponenten
US6492194B1 (en) * 1999-10-15 2002-12-10 Thomson-Csf Method for the packaging of electronic components
US20010026020A1 (en) * 2000-01-24 2001-10-04 Josef Fenk Shielding device and electrical structural part having a shielding device
WO2002003460A2 (de) * 2000-07-03 2002-01-10 Infineon Technologies Ag Halbleiterchip-modul mit schutzfolie
WO2002005424A1 (en) * 2000-07-06 2002-01-17 Kabushiki Kaisha Toshiba Surface acoustic wave device and method of manufacturing the device
EP1313217A1 (de) * 2000-07-06 2003-05-21 Kabushiki Kaisha Toshiba Oberflächenwellenbauelement und verfahren zu seiner herstellung
JP2002261177A (ja) * 2001-02-27 2002-09-13 Nec Corp 高周波装置

Non-Patent Citations (3)

* Cited by examiner, † Cited by third party
Title
PATENT ABSTRACTS OF JAPAN vol. 014, no. 461 (E - 0987) 5 October 1990 (1990-10-05) *
PATENT ABSTRACTS OF JAPAN vol. 1999, no. 04 30 April 1999 (1999-04-30) *
PATENT ABSTRACTS OF JAPAN vol. 2003, no. 01 14 January 2003 (2003-01-14) *

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9998153B2 (en) 2014-03-14 2018-06-12 Snaptrack, Inc. Front-end module for carrier aggregation mode

Also Published As

Publication number Publication date
WO2004064152A2 (de) 2004-07-29
DE10300958A1 (de) 2004-07-22
WO2004064152A3 (de) 2005-09-09
FR2849956A1 (fr) 2004-07-16
US20060103003A1 (en) 2006-05-18
JP2006517057A (ja) 2006-07-13
JP4603527B2 (ja) 2010-12-22
FR2849956B1 (fr) 2006-02-03

Similar Documents

Publication Publication Date Title
DE10300955B4 (de) Radar-Transceiver für Mikrowellen- und Millimeterwellenanwendungen
DE60026978T2 (de) Mehrchipgehäuse mit integrierten rf-fähigkeiten
EP1652232B1 (de) Multichip-Schaltungsmodul und Verfahren zur Herstellung hierzu
DE102011085348B4 (de) Integrierte Antennen in einem Waferebenengehäuse und Herstellungsverfahren dafür
EP2189765B1 (de) Hochfrequenzmodul zur Füllstandmessung im W-Band
DE112016007565T5 (de) Mikroelektronische bauelemente, entworfen mit 3d-gestapelten, ultradünnen gehäusemodulen für hochfrequenz-kommunikationen
Heyen et al. Novel LTCC/BGA modules for highly integrated millimeter-wave transceivers
WO2004064140A1 (de) Modul mit verkapselung
WO2004021568A1 (de) Resonator und bauelement mit hermetischer verkapselung
WO2008009281A2 (de) Elektrisches modul
DE102010001407A1 (de) Integrierte Antennen auf Wafer-Ebene
DE102006007381A1 (de) Halbleiterbauelement für einen Ultraweitband-Standard in der Ultrahochfrequenz-Kommunikation und Verfahren zur Herstellung desselben
DE102004049984A1 (de) Hochfrequenzmodul und Kommunikationsvorrichtung
EP3346494B1 (de) Wafer level package mit zumindest einem integrierten antennenelement
DE102013111569B4 (de) Halbleiterpackages mit integrierter Antenne und Verfahren zu deren Herstellung
DE10300956B3 (de) Bauelement mit Höchstfrequenzverbindungen in einem Substrat
DE102017129611B4 (de) Elektrische Vorrichtung mit zwei oder mehr Chipkomponenten
US9275923B2 (en) Band pass filter for 2.5D/3D integrated circuit applications
DE10329329B4 (de) Hochfrequenz-Gehäuse und Verfahren zu seiner Herstellung
DE10340438B4 (de) Sendemodul mit verbesserter Wärmeabführung
DE10011005B4 (de) Multi-Chip-Modul und Verfahren zum Herstellen eines Multi-Chip-Moduls
WO2006024262A1 (de) Hochfrequenzmodul mit filterstrukturen und verfahren zu dessen herstellung
DE102016114482A1 (de) Sensor mit Antenne und Gehäuse
WO2002001631A2 (de) Hochfrequenz-bauelement
WO2006032219A1 (de) Integriertes schaltungsmodul und multichip-schaltungsmodul mit einem solchen integrierten schaltungsmodul

Legal Events

Date Code Title Description
AK Designated states

Kind code of ref document: A1

Designated state(s): JP US

NENP Non-entry into the national phase

Ref country code: JP

WWW Wipo information: withdrawn in national office

Country of ref document: JP