WO1998013863A1 - Verfahren zur flipchip-kontaktierung eines halbleiterchips mit geringer anschlusszahl - Google Patents
Verfahren zur flipchip-kontaktierung eines halbleiterchips mit geringer anschlusszahl Download PDFInfo
- Publication number
- WO1998013863A1 WO1998013863A1 PCT/DE1997/002200 DE9702200W WO9813863A1 WO 1998013863 A1 WO1998013863 A1 WO 1998013863A1 DE 9702200 W DE9702200 W DE 9702200W WO 9813863 A1 WO9813863 A1 WO 9813863A1
- Authority
- WO
- WIPO (PCT)
- Prior art keywords
- connection
- chip
- connections
- pads
- platforms
- Prior art date
Links
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/80—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
- H01L24/83—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/26—Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
- H01L24/28—Structure, shape, material or disposition of the layer connectors prior to the connecting process
- H01L24/29—Structure, shape, material or disposition of the layer connectors prior to the connecting process of an individual layer connector
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/80—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
- H01L24/81—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/80—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
- H01L2224/81—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector
- H01L2224/818—Bonding techniques
- H01L2224/81801—Soldering or alloying
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/80—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
- H01L2224/83—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
- H01L2224/8319—Arrangement of the layer connectors prior to mounting
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/80—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
- H01L2224/83—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
- H01L2224/838—Bonding techniques
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01005—Boron [B]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01013—Aluminum [Al]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/0102—Calcium [Ca]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01024—Chromium [Cr]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01029—Copper [Cu]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01082—Lead [Pb]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/06—Polymers
- H01L2924/078—Adhesive characteristics other than chemical
- H01L2924/0781—Adhesive characteristics other than chemical being an ohmic electrical conductor
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/06—Polymers
- H01L2924/078—Adhesive characteristics other than chemical
- H01L2924/0781—Adhesive characteristics other than chemical being an ohmic electrical conductor
- H01L2924/07811—Extrinsic, i.e. with electrical conductive fillers
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/15—Details of package parts other than the semiconductor or other solid state devices to be connected
- H01L2924/151—Die mounting substrate
- H01L2924/1515—Shape
- H01L2924/15153—Shape the die mounting substrate comprising a recess for hosting the device
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/15—Details of package parts other than the semiconductor or other solid state devices to be connected
- H01L2924/151—Die mounting substrate
- H01L2924/1517—Multilayer substrate
Definitions
- the invention relates to a method for mounting an inaccurate semiconductor chip on a wiring substrate, in which the chip connections are initially formed by connection pads (bond pads) on the upper side (face) of the chip, onto which connection platforms (bumps), which can then be changed under the influence of heat, by means of a mask technique are applied and in which the chip for direct contacting of its connection platforms with the substrate connections is rotated onto its face and placed on the substrate connections, whereupon a permanent connection between the connection platforms and the substrate connections is produced by the action of heat.
- Such assembly methods are generally known as flipchip contacting. It is important not only the fact that the chip is turned on its face, but above all the direct contacting of a semiconductor chip on a substrate without contact wires or connecting pins.
- the known direct contacting is usually carried out by soldering, with meltable connecting platforms, for example copper balls or other soldering bumps being applied to one or both connection partners, which can be melted by placing the inverted chips in direct contact on the substrate, and thus melted Establish connection.
- meltable connecting platforms for example copper balls or other soldering bumps being applied to one or both connection partners, which can be melted by placing the inverted chips in direct contact on the substrate, and thus melted Establish connection.
- ceramic substrates are frequently used in the known processes; the connection pads of the chips are made of aluminum, on which a chromium and nickel layer is often also deposited.
- the assembled and contacted chips are then usually still through Glued on a cap or protected against environmental and handling influences by sealing.
- connection bumps which can be regarded as almost punctiform relative to the total area of the chip, an underfilling of the some 10 ⁇ m deep space between the substrate and the chip area usually has to be provided in order to have a capillary effect and thus avoid larger voltages on the connection bumps.
- the object of the invention is to provide a method of the type mentioned at the outset that, in particular in the case of semiconductor chips with a small number of chip connections, permits a less complex type of processing of bare chips.
- a plastic-encapsulated lead frame should also be usable as the substrate.
- this object is achieved in a method of the type mentioned at the outset by first printing an insulating polymer paste onto the chip face by means of screen printing, leaving only the connecting pads to be contacted and then subsequently printing on connecting pads using screen printing, each of the connecting pads to be contacted and cover part of the insulating polymer paste.
- FIG. 4 shows, in a sectional side view, a chip which is fitted face down onto an overmolded lead frame
- FIG. 5 shows a schematic view from above of the arrangement according to FIG. 4.
- a chip face 2 with the customary Al bond pads 3 can be seen in FIG.
- the bond pads 3 are first coated with electrolessly deposited nickel. This chemical treatment is usually carried out on chips 1 that have not yet been separated, that is to say in the case of a wafer.
- a precision screen printing with insulating polymer paste 5 is then carried out on the wafer according to the invention. In this case, only the bond pads 3 to be contacted, that is to say only the two connections on the left, are left free.
- the result is a chip face 2 according to FIG. 2.
- the next step in the process is the precision screen printing of a conductive adhesive on the wafer.
- the conductive adhesive is printed both on the insulating polymer paste 5 and on the bond pads 3, so that, as shown in FIG. 3, relatively large, flat areas are created as connection platforms 4. After printing, which results in a chip face 2 according to FIG. 3, the adhesive is pre-dried.
- the bare chip 1 (die) is removed from the wafer and, with the bumps 4 turned over, is loaded onto the molded leadframe (6), see FIG. 4.
- the pressing of the chip 1 on the leadframe can advantageously be carried out by means of a heated stamp .
- the surface of the leadframe 7 can be bare or nickel-plated copper, for example.
- a solder paste could also be used instead of conductive adhesive, although the plastic used for the encapsulation 6 of the lead frame 7 must then be sufficiently heat-resistant.
- curing the conductive adhesive in an oven at approx. 120 ° C for approx. 15 minutes is not a problem for most plastics.
- FIG. 5 shows a guide 8 for the chip 1 provided in the extrusion coating 6.
- the invention is particularly advantageously applicable to modules such.
- modules such as B. sensors, smart connectors or chip cards whose ICs have only three or four, at least in relation to the chip area only a few connections.
- Hall sensors or smart connectors for automotive technology are possible, in which a logic IC is arranged on an overmolded lead frame, the housing, among other things, also accommodating a sensor or a switch.
- a smart connector housing is typically provided on one side with consumer connections and on the other side with a plug collar.
- connection platforms In connection with a small number of connections, the invention allows the connection platforms to be enlarged almost arbitrarily, as a result of which, on the one hand, precise mounting is no longer necessary. Because of the planar connection platforms, depending on the total area of the chip face, it will also be possible in many cases to dispense with underfilling the remaining space between the chip face and the substrate that is not occupied by connection platforms.
Landscapes
- Engineering & Computer Science (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Wire Bonding (AREA)
Abstract
Zunächst wird mittels Siebdruck eine isolierende Polymerpaste (5) auf das Chipgesicht (2) aufgedruckt, wobei nur die zu kontaktierenden Anschlußflecken (3) (Bondpads) freigelassen werden. Anschließend werden mittels Siebdruck Anschlußpodeste (4) aufgedruckt, die jeweils die zu kontaktierenden Anschlußflecken (3) sowie einen relativ großen Teil der isolierenden Polymerpaste (5) überdecken.
Description
Beschreibung
Verfahren zur Flipchip-Kontaktierung eines Halbleiterchips mit geringer Anschlußzahl
Die Erfindung betrifft ein Verfahren zur Montage eines ungenausten Halbleiterchips auf einem Verdrahtungssubstrat, bei dem die Chipanschlüsse zunächst durch Anschlußflecken (Bond- pads) auf der Oberseite (Gesicht) des Chips gebildet sind, auf die anschließend unter Wärmeeinwirkung veränderliche Anschlußpodeste (Bumps) mittels einer Maskentechnik aufgebracht werden und bei dem der Chip zur Direktkontaktierung seiner Anschlußpodeste mit den Substratanschlüssen auf sein Gesicht gedreht und auf die Substratanschlüsse aufgesetzt wird, wor- aufhin durch Wärmeeinwirkung eine dauerhafte Verbindung zwischen den Anschlußpodesten und den Substratanschlüssen hergestellt wird.
Solche Montageverfahren sind allgemein als Flipchip-Kontak- tierung bekannt. Wesentlich ist dabei nicht nur die Tatsache, daß der Chip auf sein Gesicht gedreht wird, sondern vor allem auch die direkte Kontaktierung eines Halbleiterchips auf einem Substrat ohne Kontaktierdrähte oder Anschlußbeinchen.
Üblicherweise erfolgt die bekannte Direktkontaktierung durch Löten, wobei auf einem oder beiden Verbindungspartnern schmelzfähige Anschlußpodeste, beispielsweise Kupferkugeln oder andere Löthöcker aufgebracht werden, die, durch Bestük- ken der umgedrehten Chips auf das Substrat in direkten Kon- takt gebracht, aufgeschmolzen werden können und so die Verbindung herstellen. Im einzelnen werden bei den bekannten Verfahren häufig Keramiksubstrate eingesetzt, die Anschluß- pads der Chips sind aus Aluminium, auf dem oft noch eine Chrom- und Nickelschicht abgeschieden wird. Die montierten und kontaktierten Chips werden anschließend meist noch durch
Aufkleben einer Kappe oder durch Versiegeln gegen Umgebungsund Handhabungseinflüsse geschützt.
Mit steigender Anschlußzahl und kleiner werdendem Anschlußra- ster wird es aufgrund der erforderlichen Geometrie (Position, Ausdehnung) der immer schwieriger und aufwendiger, die Anschlußpodeste mittels Siebdrucken herzustellen. Auch bei Chips mit nur wenigen Anschlüssen bedarf es nach der herkömmlichen Methode einer zielgenauen und deshalb aufwendigen Be- stückung, um die feinstrukturierten Chips mit ihren kleinflächigen Anschlußpads bzw. Bumps mit einem eher grob strukturiertem Substrat, beispielsweise einem Leadframe, zu verbinden. Hinzu kommt, daß bei den üblichen einzelnen Anschluß- bumps, die relativ zur Gesamtfläche des Chips als fast punkt- förmig angesehen werden können, meist eine Unterfüllung des einige 10 μm tiefen Raumes zwischen der Substrat- und der Chipfläche vorgesehen werden muß, um eine Kapillarwirkung und damit größere Spannungen auf die Anschlußbumps zu vermeiden.
Die Aufgabe der Erfindung besteht darin, ein Verfahren der eingangs genannten Art anzugeben, daß insbesondere bei Halbleiterchips mit einer geringen Anzahl von Chipanschlüssen eine wenig aufwendige Art der Verarbeitung von nackten Chips erlaubt. Als Substrat soll dabei insbesondere auch ein kunst- stoffumspritztes Leadframe einsetzbar sein.
Erfindungsgemäß wird diese Aufgabe bei einem Verfahren der eingangs genannten Art dadurch gelöst, daß zunächst mittels Siebdruck eine isolierende Polymerpaste auf das Chipgesicht aufgedruckt wird, wobei nur die zu kontaktierenden Anschlußflecken freigelassen werden und daß anschließend mittels Siebdruck Anschlußpodeste aufgedruckt werden, die jeweils die zu kontaktierenden Anschlußflecken sowie einen Teil der isolierenden Polymerpaste überdecken.
Im folgenden wird die Erfindung anhand der Figuren der Zeichnung und eines Ausführungsbeispieles näher erläutert. Es zeigen:
Figur 1 bis 3 das Chipgesicht in drei aufeinanderfolgenden Verfahrensstadien gemäß der Erfindung,
Figur 4 in einer geschnittenen Seitenansicht einen Chip, der mit dem Gesicht nach unten auf ein umspritztes Leadframe bestückt ist, Figur 5 eine schematische Ansicht von oben auf die Anordnung gemäß Figur 4.
In Figur 1 ist ein Chipgesicht 2 mit den üblichen Al-Bondpads 3 zu erkennen. Wie an sich bereits bekannt, werden die Bond- padε 3 zunächst mit stromlos abgeschiedenem Nickel überzogen. Diese chemische Behandlung erfolgt üblicherweise an noch nicht vereinzelten Chips 1, also bei einem Wafer. Anschließend erfolgt erfindungsgemäß ein Präzisionssiebdruck mit isolierender Polymerpaste 5 auf den Wafer. Dabei werden nur die zu kontaktierenden Bondpads 3, im dargestellten Fall also nur die zwei linken Anschlüsse, freigelassen. Es resultiert ein Chipgesicht 2 gemäß Figur 2. Als nächster Verfahrensschritt erfolgt der Präzisionssiebdruck eines Leitklebers auf den Wafer. Der Leitkleber wird dabei sowohl auf die isolierende Polymerpaste 5 als auch auf die Bondpads 3 gedruckt, so daß, wie in Figur 3 dargestellt, relativ große, flächige Bereiche als Anschlußpodeste 4 entstehen. Nach dem Drucken, bei dem ein Chipgesicht 2 gemäß Figur 3 resultiert, wird der Kleber vorgetrocknet .
Anschließend wird der nackte Chip 1 (Die) aus dem Wafer entnommen und umgedreht mit den Bumps 4 nach unten auf den umspritzten Leadframe (6) bestückt, vergleiche Figur 4. Das Andrücken des Chips 1 auf dem Leadfraim kann vorteilhafterweise mittels eines beheizten Stempels durchgeführt werden. Durch die Beheizung des Chips 1 von seiner Rückseite her wird der
Leitkleber ausgehärtet, wobei durch die nur partielle Aufhei- zung des Chips 1 lediglich geringe Spannungen auf die Anschlußpodeste 4 entstehen. Die Oberfläche des Leadframes 7 kann beispielsweise blankes oder vernickeltes Kupfer sein. Prinzipiell könnte auch eine Lotpaste statt Leitkleber verwendet werden, wobei dann allerdings der zur Umspritzung 6 des Leadframes 7 verwendete Kunststoff ausreichend hitzebe- ständig sein muß. Das Aushärten des Leitklebers in einem Ofen bei ca. 120°C für ca. 15 Minuten hingegen ist für die meisten Kunststoffe unproblematisch.
In Figur 5 ist eine in der Umspritzung 6 vorgesehene Führung 8 für den Chip 1 dargestellt.
Die Erfindung ist besonders vorteilhaft anwendbar bei Modulen, z. B. Sensoren, Smart-Connectoren oder Chipkarten, deren ICs nur drei oder vier, jedenfalls im Verhältnis zur Chipfläche nur wenige Anschlüsse aufweisen. Infrage kommen beispielsweise Hall-Sensoren oder Smart-Connectoren für die Kfz- Technik, bei denen auf einem umspritzten Leadframe ein Logik- IC angeordnet ist, wobei das Gehäuse unter anderem noch einen Sensor bzw. einen Schalter aufnimmt. Ein solches Smart- Connector-Gehäuse ist typischerweise auf der einen Seite mit Verbraucheranschlüssen und auf der anderen Seite mit einem Steckerkragen versehen.
Im Zusammenhang mit einer geringen Anschlußzahl erlaubt die Erfindung auf einfache Weise die fast beliebige Vergrößerung der Anschlußpodeste, wodurch einerseits eine zielgenaue Be- stückung nicht mehr erforderlich ist. Aufgrund der flächig ausgeführten Anschlußpodeste wird es, abhängig von der Gesamtfläche des Chipgesichts, in vielen Fällen außerdem möglich sein, auf eine Unterfüllung des verbleibenden, nicht von Anschlußpodesten besetzten Raumes zwischen dem Chipgesicht und dem Substrat zu verzichten.
Claims
1. Verfahren zur Montage eines Halbleiterchips (1) auf einem Verdrahtungssubstrat (7) , bei dem die Chipanschlüsse zunächst durch Anschlußflecken (3) (Bondpads) auf der Oberseite (2) (Gesicht) des Chips (1) gebildet sind, auf die anschließend unter Wärmeeinwirkung veränderliche Anschlußpodeste (4) (Bumps) mittels einer Maskentechnik aufgebracht werden, und bei dem der Chip (1) zur Direktkontaktierung seiner Anschluß- podeste (4) mit den Substratanschlüssen auf sein Gesicht (2) gedreht und auf die Substratanschlüsse aufgesetzt wird, woraufhin durch Wärmeeinwirkung eine dauerhafte Verbindung zwischen den Anschlußpodesten (4) und den Substratanschlüssen hergestellt wird, dadurch gekennzeichnet, daß zunächst mittels Siebdruck eine isolierende Polymerpaste
(5) auf das Chipgesicht (2) aufgedruckt wird, wobei nur die zu kontaktierenden Anschlußflecken (3) freigelassen werden, und das anschließend mittels Siebdruck Anschlußpodeste (4) aufgedruckt werden, die jeweils die zu kontaktierenden An- schlußflecken (3) sowie einen Teil der isolierenden Polymerpaste (5) überdecken.
2. Verfahren nach Anspruch 1, dadurch gekennzeichnet, daß zum Drucken der Anschlußpodeste (4) ein Leitkleber verwendet wird, der nachfolgend durch Beheizung des Halbleiterchips (1) ausgehärtet wird.
3. Verfahren nach Anspruch l oder 2 , dadurch gekennzeichnet, daß als Verdrahtungssubstrat (7) ein bereits mit Kunststoff
(6) umspritzter metallischer Systemträger (7) (Leadframe) verwendet wird.
4. Verfahren nach Anspruch 3, dadurch gekennzeichnet, daß der umgedrehte Halbleiterchip (1) auf den umspritzten Leadframe (7) bestückt, und mittels eines beheizten Stempels auf das Leadframe (7) angedrückt wird, wobei der Leitkleber aushärtet .
5. Verfahren nach einem der vorhergehenden Ansprüche, dadurch gekennzeichnet, daß die Fläche der Anschlußpodeste (4) jeweils mindestens dreifach größer als die Fläche eines Anschlußfleckens (3) ausgebildet wird.
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
DE19639934.3 | 1996-09-27 | ||
DE1996139934 DE19639934A1 (de) | 1996-09-27 | 1996-09-27 | Verfahren zur Flipchip-Kontaktierung eines Halbleiterchips mit geringer Anschlußzahl |
Publications (1)
Publication Number | Publication Date |
---|---|
WO1998013863A1 true WO1998013863A1 (de) | 1998-04-02 |
Family
ID=7807188
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
PCT/DE1997/002200 WO1998013863A1 (de) | 1996-09-27 | 1997-09-26 | Verfahren zur flipchip-kontaktierung eines halbleiterchips mit geringer anschlusszahl |
Country Status (2)
Country | Link |
---|---|
DE (1) | DE19639934A1 (de) |
WO (1) | WO1998013863A1 (de) |
Families Citing this family (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2000079589A1 (de) | 1999-06-17 | 2000-12-28 | Infineon Technologies Ag | Elektronisches bauelement mit flexiblen kontaktierungsstellen und verfahren zum herstellen eines derartigen bauelements |
DE19927749A1 (de) | 1999-06-17 | 2000-12-28 | Siemens Ag | Elektronische Anordnung mit flexiblen Kontaktierungsstellen |
DE19940564C2 (de) | 1999-08-26 | 2002-03-21 | Infineon Technologies Ag | Chipkartenmodul und diesen umfassende Chipkarte, sowie Verfahren zur Herstellung des Chipkartenmoduls |
JP2001085560A (ja) * | 1999-09-13 | 2001-03-30 | Sharp Corp | 半導体装置およびその製造方法 |
DE10016132A1 (de) | 2000-03-31 | 2001-10-18 | Infineon Technologies Ag | Elektronisches Bauelement mit flexiblen Kontaktierungsstellen und Verfahren zu dessen Herstellung |
US20020066523A1 (en) * | 2000-12-05 | 2002-06-06 | Sundstrom Lance L. | Attaching devices using polymers |
DE10116069C2 (de) | 2001-04-02 | 2003-02-20 | Infineon Technologies Ag | Elektronisches Bauteil mit einem Halbleiterchip und Verfahren zu seiner Herstellung |
DE10143437A1 (de) * | 2001-09-05 | 2003-03-27 | Hella Kg Hueck & Co | Vorrichtung zur Ermittlung der Position eines Schaltstocks oder eines Wählhebels eines Fahrzeuggetriebes |
DE102004058064A1 (de) * | 2004-12-01 | 2006-06-08 | Siemens Ag | Biochemisches Halbleiterchiplabor mit angekoppeltem Adressier- und Steuerchip und Verfahren zur Herstellung desselben |
Citations (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP0242626A2 (de) * | 1986-04-22 | 1987-10-28 | Siemens Aktiengesellschaft | Verfahren zur Befestigung von elektronischen Bauelementen auf einem Substrat |
WO1991009419A1 (en) * | 1989-12-18 | 1991-06-27 | Epoxy Technology, Inc. | Flip chip technology using electrically conductive polymers and dielectrics |
WO1992007378A1 (de) * | 1990-10-12 | 1992-04-30 | Robert Bosch Gmbh | Verfahren zur herstellung einer hybriden halbleiterstruktur und nach dem verfahren hergestellte halbleiterstruktur |
EP0569949A2 (de) * | 1992-05-12 | 1993-11-18 | Akira Kitahara | Oberfläche-Montierungsbauteile und Halbfabrikate |
WO1995005675A1 (en) * | 1993-08-17 | 1995-02-23 | Epoxy Technology, Inc. | Method of forming electrically conductive polymer interconnects on electrical substrates |
EP0645805A2 (de) * | 1993-09-29 | 1995-03-29 | Matsushita Electric Industrial Co., Ltd. | Verfahren zum Montieren einer Halbleiteranordnung auf einer Schaltungsplatte und eine Schaltungsplatte mit einer Halbleiteranordnung darauf |
EP0645807A1 (de) * | 1993-04-08 | 1995-03-29 | Citizen Watch Co. Ltd. | Halbleitervorrichtung. |
Family Cites Families (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE4326816A1 (de) * | 1993-08-10 | 1995-02-16 | Giesecke & Devrient Gmbh | Elektronisches Modul für Karten und Herstellung eines solchen Moduls |
-
1996
- 1996-09-27 DE DE1996139934 patent/DE19639934A1/de not_active Ceased
-
1997
- 1997-09-26 WO PCT/DE1997/002200 patent/WO1998013863A1/de active Application Filing
Patent Citations (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP0242626A2 (de) * | 1986-04-22 | 1987-10-28 | Siemens Aktiengesellschaft | Verfahren zur Befestigung von elektronischen Bauelementen auf einem Substrat |
WO1991009419A1 (en) * | 1989-12-18 | 1991-06-27 | Epoxy Technology, Inc. | Flip chip technology using electrically conductive polymers and dielectrics |
WO1992007378A1 (de) * | 1990-10-12 | 1992-04-30 | Robert Bosch Gmbh | Verfahren zur herstellung einer hybriden halbleiterstruktur und nach dem verfahren hergestellte halbleiterstruktur |
EP0569949A2 (de) * | 1992-05-12 | 1993-11-18 | Akira Kitahara | Oberfläche-Montierungsbauteile und Halbfabrikate |
EP0645807A1 (de) * | 1993-04-08 | 1995-03-29 | Citizen Watch Co. Ltd. | Halbleitervorrichtung. |
WO1995005675A1 (en) * | 1993-08-17 | 1995-02-23 | Epoxy Technology, Inc. | Method of forming electrically conductive polymer interconnects on electrical substrates |
EP0645805A2 (de) * | 1993-09-29 | 1995-03-29 | Matsushita Electric Industrial Co., Ltd. | Verfahren zum Montieren einer Halbleiteranordnung auf einer Schaltungsplatte und eine Schaltungsplatte mit einer Halbleiteranordnung darauf |
Non-Patent Citations (1)
Title |
---|
"POLYMER FLIP CHIP PFC: A SOLDERLESS BUMP PROCESS", 1 February 1995, MICROWAVE JOURNAL (FOR THE WHOLE COLLECTION USE BOCA..LI MAX), VOL. 38, NR. 2, PAGE(S) 128 - 130, NORWOOD,US, XP000504099 * |
Also Published As
Publication number | Publication date |
---|---|
DE19639934A1 (de) | 1998-04-09 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
DE10045043B4 (de) | Halbleiterbauteil und Verfahren zu dessen Herstellung | |
DE10333841B4 (de) | Verfahren zur Herstellung eines Nutzens mit in Zeilen und Spalten angeordneten Halbleiterbauteilpositionen und Verfahren zur Herstellung eines Halbleiterbauteils | |
DE102007017831B4 (de) | Halbleitermodul und ein Verfahren zur Herstellung eines Halbleitermoduls | |
DE102005043557B4 (de) | Verfahren zur Herstellung eines Halbleiterbauteils mit Durchkontakten zwischen Oberseite und Rückseite | |
DE69518935T2 (de) | Halbleiterpackung | |
DE102007002707A1 (de) | System-in Package-Modul | |
DE19754874A1 (de) | Verfahren zur Umformung eines Substrats mit Randkontakten in ein Ball Grid Array, nach diesem Verfahren hergestelltes Ball Grid Array und flexible Verdrahtung zur Umformung eines Substrats mit Randkontakten in ein Ball Grid Array | |
DE19628376A1 (de) | Integrierte Schaltkreisanordnung und Verfahren zu deren Herstellung | |
DE10142120A1 (de) | Elektronisches Bauteil mit wenigstens zwei gestapelten Halbleiterchips sowie Verfahren zu seiner Herstellung | |
DE10027852A1 (de) | Verfahren zum Anordnen eines Halbleiterchips auf einem Substrat und zum Anordnen auf einem Substrat geeignetes Halbleiterbaelement | |
WO2004003991A2 (de) | Elektronisches bauteil mit einer gehäusepackung | |
EP1508168B1 (de) | Halbleiterbauelement und verfahren zum herstellen einer halbleiterbauelementanordnung mit dem halbleiterbauelement | |
DE10251530A1 (de) | Stapelanordnung eines Speichermoduls | |
DE69004581T2 (de) | Plastikumhüllte Hybrid-Halbleiteranordnung. | |
DE102004041088B4 (de) | Halbleiterbauteil in Flachleitertechnik mit einem Halbleiterchip und Verfahren zu seiner Herstellung | |
DE10223738B4 (de) | Verfahren zur Verbindung integrierter Schaltungen | |
WO1998013863A1 (de) | Verfahren zur flipchip-kontaktierung eines halbleiterchips mit geringer anschlusszahl | |
DE19752195A1 (de) | Halbleiterelement mit einer Tragevorrichtung und einem Zuleitungsrahmen und einem damit verbundenen Halbleiterchip | |
DE10136655C1 (de) | Multichipmodul in COB Bauweise, insbesondere CompactFlash Card mit hoher Speicherkapazität und Verfahren zur Herstellung desselben | |
DE10145468C1 (de) | Verfahren und Vorrichtung zum Befestigen von Halbleitereinrichtungen auf einer Schalteinrichtung | |
DE10250634B4 (de) | Halbleiterstruktur mit nachgiebigem Zwischenverbindungselement und Verfahren zu deren Herstellung | |
DE69316159T2 (de) | Verfahren zum Aufbringen von Kontakthöckern auf einer Halbleitervorrichtung sowie zum Verbinden dieser Vorrichtung mit einer Leiterplatte | |
DE19821916C2 (de) | Halbleitereinrichtung mit einem BGA-Substrat | |
DE10221646A1 (de) | Verfahren zur Verbindung von Schaltungseinrichtungen und entsprechender Verbund von Schaltungseinrichtungen | |
DE102006024147B3 (de) | Elektronisches Modul mit Halbleiterbauteilgehäuse und einem Halbleiterchip und Verfahren zur Herstellung desselben |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
AK | Designated states |
Kind code of ref document: A1 Designated state(s): BR CN JP KR MX RU UA US |
|
AL | Designated countries for regional patents |
Kind code of ref document: A1 Designated state(s): AT BE CH DE DK ES FI FR GB GR IE IT LU MC NL PT SE |
|
DFPE | Request for preliminary examination filed prior to expiration of 19th month from priority date (pct application filed before 20040101) | ||
121 | Ep: the epo has been informed by wipo that ep was designated in this application | ||
NENP | Non-entry into the national phase |
Ref country code: JP Ref document number: 1998515159 Format of ref document f/p: F |
|
122 | Ep: pct application non-entry in european phase |