DE19628376A1 - Integrierte Schaltkreisanordnung und Verfahren zu deren Herstellung - Google Patents
Integrierte Schaltkreisanordnung und Verfahren zu deren HerstellungInfo
- Publication number
- DE19628376A1 DE19628376A1 DE19628376A DE19628376A DE19628376A1 DE 19628376 A1 DE19628376 A1 DE 19628376A1 DE 19628376 A DE19628376 A DE 19628376A DE 19628376 A DE19628376 A DE 19628376A DE 19628376 A1 DE19628376 A1 DE 19628376A1
- Authority
- DE
- Germany
- Prior art keywords
- chip
- substrate
- layer
- circuit arrangement
- electrically conductive
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Withdrawn
Links
- 239000000758 substrate Substances 0.000 claims abstract description 86
- 239000011159 matrix material Substances 0.000 claims description 24
- 238000000034 method Methods 0.000 claims description 10
- 239000000463 material Substances 0.000 claims description 8
- 229910000679 solder Inorganic materials 0.000 claims description 7
- 238000004519 manufacturing process Methods 0.000 claims description 3
- 238000005476 soldering Methods 0.000 claims 1
- 239000010410 layer Substances 0.000 abstract description 69
- 239000002344 surface layer Substances 0.000 abstract 1
- 239000004020 conductor Substances 0.000 description 7
- 239000004065 semiconductor Substances 0.000 description 7
- 239000012790 adhesive layer Substances 0.000 description 3
- 230000002093 peripheral effect Effects 0.000 description 3
- 101100346656 Drosophila melanogaster strat gene Proteins 0.000 description 2
- 239000004642 Polyimide Substances 0.000 description 2
- 239000000853 adhesive Substances 0.000 description 2
- 230000001070 adhesive effect Effects 0.000 description 2
- RDOXTESZEPMUJZ-UHFFFAOYSA-N anisole Chemical compound COC1=CC=CC=C1 RDOXTESZEPMUJZ-UHFFFAOYSA-N 0.000 description 2
- 239000000919 ceramic Substances 0.000 description 2
- 230000006835 compression Effects 0.000 description 2
- 238000007906 compression Methods 0.000 description 2
- 229920001721 polyimide Polymers 0.000 description 2
- 239000004593 Epoxy Substances 0.000 description 1
- 235000008730 Ficus carica Nutrition 0.000 description 1
- 244000025361 Ficus carica Species 0.000 description 1
- LFVLUOAHQIVABZ-UHFFFAOYSA-N Iodofenphos Chemical compound COP(=S)(OC)OC1=CC(Cl)=C(I)C=C1Cl LFVLUOAHQIVABZ-UHFFFAOYSA-N 0.000 description 1
- 239000002313 adhesive film Substances 0.000 description 1
- 239000003795 chemical substances by application Substances 0.000 description 1
- 150000001875 compounds Chemical class 0.000 description 1
- 238000011109 contamination Methods 0.000 description 1
- 230000008878 coupling Effects 0.000 description 1
- 238000010168 coupling process Methods 0.000 description 1
- 238000005859 coupling reaction Methods 0.000 description 1
- 238000011161 development Methods 0.000 description 1
- 230000018109 developmental process Effects 0.000 description 1
- 238000001035 drying Methods 0.000 description 1
- 238000010292 electrical insulation Methods 0.000 description 1
- 230000005611 electricity Effects 0.000 description 1
- 239000003292 glue Substances 0.000 description 1
- 238000010438 heat treatment Methods 0.000 description 1
- 229910052500 inorganic mineral Inorganic materials 0.000 description 1
- 238000009413 insulation Methods 0.000 description 1
- 238000003754 machining Methods 0.000 description 1
- 238000005259 measurement Methods 0.000 description 1
- 239000013528 metallic particle Substances 0.000 description 1
- UZKWTJUDCOPSNM-UHFFFAOYSA-N methoxybenzene Substances CCCCOC=C UZKWTJUDCOPSNM-UHFFFAOYSA-N 0.000 description 1
- 239000011707 mineral Substances 0.000 description 1
- 238000012856 packing Methods 0.000 description 1
- 239000006187 pill Substances 0.000 description 1
- 238000004382 potting Methods 0.000 description 1
- 239000000843 powder Substances 0.000 description 1
- 238000010992 reflux Methods 0.000 description 1
- 239000011343 solid material Substances 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/80—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
- H01L24/81—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/50—Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the subgroups H01L21/06 - H01L21/326, e.g. sealing of a cap to a base of a container
- H01L21/60—Attaching or detaching leads or other conductive members, to be used for carrying current to or from the device in operation
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/34—Arrangements for cooling, heating, ventilating or temperature compensation ; Temperature sensing arrangements
- H01L23/36—Selection of materials, or shaping, to facilitate cooling or heating, e.g. heatsinks
- H01L23/367—Cooling facilitated by shape of device
- H01L23/3675—Cooling facilitated by shape of device characterised by the shape of the housing
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/34—Arrangements for cooling, heating, ventilating or temperature compensation ; Temperature sensing arrangements
- H01L23/42—Fillings or auxiliary members in containers or encapsulations selected or arranged to facilitate heating or cooling
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/48—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
- H01L23/488—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
- H01L23/498—Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
- H01L23/49827—Via connections through the substrates, e.g. pins going through the substrate, coaxial cables
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/48—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
- H01L23/488—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
- H01L23/498—Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
- H01L23/4985—Flexible insulating substrates
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/80—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
- H01L2224/81—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector
- H01L2224/818—Bonding techniques
- H01L2224/81801—Soldering or alloying
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01005—Boron [B]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01006—Carbon [C]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01033—Arsenic [As]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01082—Lead [Pb]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01087—Francium [Fr]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/013—Alloys
- H01L2924/014—Solder alloys
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/10—Details of semiconductor or other solid state devices to be connected
- H01L2924/11—Device type
- H01L2924/14—Integrated circuits
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/15—Details of package parts other than the semiconductor or other solid state devices to be connected
- H01L2924/151—Die mounting substrate
- H01L2924/153—Connection portion
- H01L2924/1531—Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface
- H01L2924/15311—Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface being a ball array, e.g. BGA
Landscapes
- Engineering & Computer Science (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Chemical & Material Sciences (AREA)
- Materials Engineering (AREA)
- Manufacturing & Machinery (AREA)
- Wire Bonding (AREA)
Description
Die Erfindung betrifft eine integrierte Schaltkreisanordnung
nach dem Oberbegriff des Anspruchs 1 und ein Verfahren nach dem Oberbe
griff des Anspruchs 13.
Schaltkreisanordnungen mit "verringertem Maßstab" werden häu
fig als Chipmaßstabpackungen bezeichnet (chip scale package = CSP), da
die Abmessung der Packung etwa der Größe des IC-Chips entspricht, der in
der Packung enthalten ist.
Derzeit ist eine große Vielzahl von integrierten Schaltkreis
packungen erhältlich. Typischerweise können diese eine Kugelgitterma
trix (Ball Grid Array = BGA) aufweisen, wobei ein dielektrisches Sub
strat, ein IC-Chip, eine Matrix von Verbindungsdrähten, ein Einbet
tungsmaterial und eine Matrix von Kontakten oder Lötkugeln vorgesehen
sind.
Das Substrat besteht aus einem festen Material, das in der La
ge ist, die anderen Komponenten der Packung während ihrer Herstellung
abzustützen. Der IC-Chip enthält eine Mehrzahl von elektrisch leitenden
Eingangs-/Ausgangsanschlüssen auf seiner Oberseite und das Substrat eine
Mehrzahl von elektrisch leitenden Anschlüssen ebenfalls auf seiner Ober
seite. Jeder der Verbindungsdrähte verbindet elektrisch einen zugeordne
ten der Eingangs-/Ausgangsanschlüsse auf der Oberseite des IC-Chips mit
einem zugeordneten der Anschlüsse auf der Oberseite des Substrats. Das
Substrat enthält ferner eine Mehrzahl von elektrisch leitenden Kontakt
anschlußkissen auf seiner Unterseite und eine Mehrzahl von elektrisch
leitenden Spuren, von denen jede elektrisch einen entsprechenden An
schluß auf der Oberseite des Substrats mit einem zugeordneten Kontaktan
schlußkissen auf der Unterseite des Substrats verbindet. Einbettungsma
terial umkapselt den IC-Chip, mindestens die Oberseite des Substrats und
die Verbindungsdrähte. Kontakte oder Lötkugeln werden an den zugeordne
ten Kontaktanschlußkissen auf der Unterseite des Substrats angebracht,
wodurch ermöglicht wird, externe elektrische Elemente elektrisch mit dem
IC-Chip zu verbinden.
Auf dem Gebiet der integrierten Schaltkreise werden ständig
Anstrengungen unternommen, um die Größe des IC-Chip zu verringern und
gleichzeitig die Anzahl von Schaltkreisen zu vergrößern, die sich auf
dem Chip befinden. Fortschrittlichere und kleinere IC-Chips sind vor
teilhaft, da sie aufgrund der geringeren Größe einfacher in Geräte ein
fügbar sind, die in der Lage sind, wegen der fortschrittlichen Entwick
lung der Chips kompliziertere Aufgaben zu erfüllen. Die Vorteile je
doch, die man durch Verringern der Größe des Chips erzielt, können teil
weise oder vollständig verlorengehen, wenn die Packung, welche die Chips
enthält, exzessiv groß oder ausladend ist. Die konventionelle BGA-Packung
hat beispielsweise Packungsabmessungen, d. h. die Abmessungen des
Substrats und des Einbettungsmaterials, die viel größer sind als die Ab
messungen des integrierten Schaltkreischips.
Darüber hinaus darf die Teilung zwischen den Eingangs-/Aus
gangsanschlüssen auf der Oberseite des IC-Chips der BGA-Packung gegen
wärtig nicht unter etwa 85 bis 90 µm wegen der räumlichen Beschränkungen
fallen, die der Anwendung von Verbindungsdrähten für das elektrische
Verbinden der Eingangs-/Ausgangsanschlüsse des IC-Chips mit den Sub
stratanschlüssen inhärent sind. Demgemäß kann die Dichte der Eingangs/-
Ausgangsanschlüsse einer gegebenen Oberflächengröße des IC-Chips nicht
über eine bestimmte Anzahl ansteigen, um die Eingangs-/Ausgangsan
schlußteilung bei oder oberhalb 85 bis 90 µm zu halten, wodurch das Aus
maß der Komplexität des IC-Chips, das für eine gegebene Chipgröße er
hältlich ist, limitiert wird.
Eine andere Art von gegenwärtig erhältlichen integrierten
Schaltkreispackungen verwendet den sogenannten "Flip-Chip"-Schaltkreis.
Dieser Chip ist einem Bearbeitungsprozeß auf dem Waferniveau unterworfen
worden, welcher das Verbinden von metallischen Bondhügeln auf der Ober
fläche des Chips und das Rückfließenlassen der Bondhügel umfaßt, um die
Eingangs-/Ausgangsanschlüsse auf der Oberfläche des Chips "neu zu ver
teilen". Der Chip wird dann gewendet (daher der Ausdruck Flip-Chip), so
daß die Oberfläche mit den rückgeflossenen Bondhügeln nach unten weist,
um direkt mit Anschlüssen auf einer gedruckten Schaltungsplatine verbun
den zu werden. Obwohl die Flip-Chip-Schaltkreispackung die Tendenz hat,
kleinere Abmessungen zu haben als die vorher beschriebene BGA-Packung,
beträgt die minimale Eingangs-/Ausgangsanschlußteilung, die gegenwärtig
erhältlich ist, unter Aufrechterhaltung adäquater elektrischer Verbin
dung unter Verwendung der rückgeflossenen Pfosten des Flip-Chips, etwa
200 bis 250 µm.
Auch andere Möglichkeiten der Packung von Schaltkreischips
sind im Stand der Technik bekannt.
Die FR-2586885 A1 offenbart eine Anordnung mit einem Verdrah
tungssubstrat, das dazu dient, eine Mehrzahl von elektronischen Schalt
kreiselementen zu montieren. Das Verdrahtungssubstrat umfaßt ein Kera
miksubstrat, eine Mehrzahl von Verdrahtungslagen, die auf dem Keramik
substrat ausgebildet sind,und eine Mehrzahl von isolierenden Schichten
aus Polyimid. Diese bilden eine Isolierung zwischen den Lagen der Ver
drahtung. Eine zweite isolierende Schicht wird auf der obersten Verdrah
tungsschicht ausgebildet aus einem Polyimidmaterial, gemischt mit einem
mineralischen Pulver und einer Mehrzahl von Verbindungspillen, die auf
der zweiten isolierenden Schicht ausgebildet sind. Die Schaltkreisele
mente werden durch Thermokompression angeschlossen.
US-4 954 878 beschreibt eine integrierte Schaltkreispackung
mit einem Chip, der eine Matrix von exponierten Kontakten auf einer er
sten Seite aufweist. Ein Substrat hat eine Matrix exponierter Kontakte
auf einer seiner Flächen, und ein nachgiebiges Zwischenstück mit expo
nierten Kontakten auf einander abgekehrten Seiten desselben wird zwi
schen dem Chip und dem Substrat angeordnet, so daß die Kontakte auf den
einander abgekehrten Seiten des Zwischenstücks einerseits mit den Chip
anschlüssen, andererseits mit den Substratanschlüssen in Kontakt gelan
gen. Das Zwischenstück wird mechanisch komprimiert. Diese Anordnung soll
insbesondere für die Leistungsversorgung des Chips verwendet werden.
US 5 014 161 beschreibt ein Halbleitermontagesystem zur lösba
ren Oberflächenmontage eines oder mehrerer Halbleiterchips auf einem
Leitersubstrat, etwa einem Keramiksubstrat oder einer gedruckten Schalt
kreisplatine. Das System verwendet ein federndes, anisotropes Leiterkis
sen, das zwischen den Halbleiterchip und das leitende Substrat eingefügt
wird. Das Leiterkissen ist in der Lage, elektrische Signale nur in einer
Richtung zu leiten und isoliert in den beiden anderen dazu senkrechten
Richtungen. Durch Komprimieren des Chips und des federnden Halbleiter
kissens gegen das Leitersubstrat wird der elektrische Kontakt zwischen
Kontakten auf dem Halbleiterchip und zugeordneten Kontakten auf dem Lei
tersubstrat hergestellt.
US 5 289 346 beschreibt einen Peripher-Flächen-Adapter für ei
nen integrierten Schaltkreischip. Der Adapter umfaßt Kissen auf einer
oberen Oberfläche eines Trägers in einem Muster, entsprechend den An
schlüssen auf der integrierten Schaltung, planare Rückführleitungen auf
der oberen Oberfläche mit ersten Enden an den Kissen und vertikale
Durchkontaktierungen, die sich durch den Träger erstrecken. Die Durch
kontaktierungen sind an der oberen Oberfläche mit zweiten Enden der
Rückführleitungen verbunden. Die Durchkontaktierungen sind an der unte
ren Oberfläche des Trägers mit einer Flächenmatrix von Kopplungselemen
ten verbunden.
US 5 291 062 beschreibt die Montage eines Halbleiterchips in
einer Halbleiterausnehmung eines Substrats. Eine Mehrzahl von Verbin
dungsdrähten verbindet den Chip mit leitenden Spuren auf einer Oberflä
che des Substrats. Ein Deckel mit leitenden Spuren auf einer inneren
Oberfläche, die elektrisch mit einer Flächenmatrix von Kontaktkissen auf
einer äußeren Oberfläche mittels einer Mehrzahl von plattierten Durch
kontaktierungen verbunden ist, wird an dem Substrat mit einem anisotro
pen leitenden Kleber befestigt. Der Kleber verbindet elektrisch die lei
tenden Spuren auf dem Substrat mit den leitenden Spuren auf dem Deckel.
US 5 318 651 beschreibt ein Verfahren zum Verheften von Schal
tungsplatinen durch Verbinden von ersten Elektroden auf einer ersten
Schaltungsplatine mit zweiten Elektroden auf einer zweiten Schaltungs
platine an Positionen, die miteinander ausgefluchtet sind. Die beiden
Schaltungsplatinen werden übereinander plaziert, und über den ersten
Elektroden der ersten Schaltungsplatine und den zugeordneten Flächen
wird eine lichtempfindliche Klebstoffschicht aufgebracht, so daß sich
nach deren Trocknen eine lichtempfindliche Klebschicht ergibt. Die
lichtempfindliche Schicht wird selektiv über solchen Flächenbereichen
exponiert, wo die ersten Elektroden nicht vorliegen, und nur jene Teile
der lichtempfindlichen Kleberschicht werden entfernt, die sich auf den
ersten Elektroden befinden. Danach erfolgt eine Wärmebehandlung, um eine
Bondhaftung zwischen den einander zugeordneten Elektroden durch Thermo
kompression zu erzielen.
Aufgabe der vorliegenden Erfindung ist es, eine integrierte
Schaltkreisanordnung und ein Verfahren zu deren Herstellung nach dem
Oberbegriff der Ansprüche 1 und 13 zu schaffen, die es ermöglichen, den
Chip in verbesserter Weise mit zugeordneten Kontakten oder Leitern ver
binden zu können.
Diese Aufgabe wird entsprechend den kennzeichnenden Teilen der
Ansprüche 1 und 13 gelöst.
Hiernach wird eine anisotrop elektrisch leitende Schicht mit
der Oberfläche eines IC-Chips verbunden, der eine Mehrzahl von Ein
gangs-/Ausgangsanschlüssen besitzt. Die anisotrop leitende Schicht ist
elektrisch in Richtungen leitend, die im wesentlichen parallel zu einer
Elektroleitachse verlaufen und ist im wesentlichen elektrisch isolierend
in anderen Richtungen. Die anisotrop leitende Schicht bildet ein effi
zientes Mittel für das Herstellen elektrischer Verbindungen zu den Ein
gangs-/Ausgangsanschlüssen des Chips. Der Anschluß der anisotrop leiten
den Schicht an den Chip ermöglicht in vorteilhafter Weise, die Teilung
zwischen benachbarten Eingangs-/Ausgangsanschlüssen zu minimieren, wäh
rend immer noch die Möglichkeit aufrechterhalten wird, den Chip an be
liebige Typen von elektrischen Anschlüssen elektrisch anzukoppeln. Bei
spielsweise kann die anisotrope Schicht verwendet werden, um den Chip
direkt mit Anschlüssen einer gedruckten Schaltungsplatine (PCB), mit den
Leitern eines Leiterrahmens, mit Spuren auf verschiedenen Substratstruk
turen, usw. zu koppeln. Die anisotrop leitende Schicht kann die Form ei
ner flexiblen adhäsiven Folie haben, die man an dem IC-Chip zum Haften
bringt, indem man gleichzeitig Wärme und Druck einwirken läßt.
Ein dielektrisches Substrat kann mit der anisotrop leitenden
Schicht derart verbunden sein, daß letztere zwischen dem dielektrischen
Substrat und dem IC-Chip eingebettet ist. Das Substrat umfaßt eine Mehr
zahl von elektrisch leitenden Spuren, und die Verbindung der anisotrop
leitenden Schicht zwischen dem IC-Chip und dem dielektrischen Substrat
ist derart, daß die entsprechenden Eingangs-/Ausgangsanschlüsse des IC-
Chips elektrisch mit zugeordneten Spuren des Substrats über entsprechen
de elektrisch leitende lineare Pfade der anisotropen leitenden Schicht
verbunden sind.
Die Sandwichstruktur der anisotrop leitenden Schicht zwischen
dem IC-Chip und dem Substrat ermöglicht in vorteilhafter Weise, die Ge
samtabmessungen der integrierten Schaltkreisanordnung zu verringern, wäh
rend immer noch elektrische Verbindungen zwischen den Eingangs-/Aus
gangsanschlüssen des IC-Chips mit den Spuren des Substrats geschaffen
werden. Die peripheren Abmessungen des IC-Chips, der zwischengefügten
anisotrop leitenden Schicht und des Substrats können im wesentlichen
identisch sein. Elektrische Kontakte können auf einer Oberfläche des
Substrats gegenüber der Schicht vorgesehen sein, wodurch ermöglicht
wird, externe elektrische Elemente elektrisch mit dem IC-Chip zu verbin
den.
Weitere Ausgestaltungen der Erfindung sind den Ansprüchen und
der nachfolgenden Beschreibung zu entnehmen.
Die Erfindung wird nachstehend anhand der in den beigefügten
Abbildungen dargestellten Ausführungsbeispiele näher erläutert.
Fig. 1 zeigt schematisch im Querschnitt eine ersten Ausfüh
rungsform einer integrierten Schaltkreisanordnung gemäß der vorliegenden
Erfindung;
Fig. 2 bis 4 zeigen schematisch im Querschnitt weitere Aus
führungsformen einer integrierten Schaltkreisanordnung.
Gemäß Fig. 1 umfaßt eine integrierte Schaltkreisanordnung 100
einen IC-Chip 102, eine Mehrzahl von Eingangs-/Ausgangsanschlüssen 104
und eine elektrisch leitende Schicht 106. Die Eingangs-/Ausgangsan
schlüsse 104 sind auf einer Oberfläche 108 des IC-Chips 102 angeordnet.
Die Schicht 106 ist an der Oberfläche 108 des IC-Chips 102 angeschlos
sen.
Die Schicht 106 ist im wesentlichen längs einer einzigen Achse
elektrisch leitend, während sie in den anderen Richtungen, die nicht
parallel zu der elektrisch leitenden Achse sind, elektrisch isolierend
ist. Demgemäß umfaßt die Schicht 106 eine Mehrzahl von Pfaden 110, durch
welche elektrischer Strom fließen kann. Die elektrisch isolierende Cha
rakteristik der Schicht 106 in Richtungen, die nicht parallel zur elek
trisch leitenden Achse der Schicht 106 verlaufen, ist derart, daß die
elektrisch leitenden Pfade 110 voneinander elektrisch isoliert sind.
Demgemäß kann Strom in einem einzelnen der Pfade 110 fließen, ohne durch
elektrischen Strom gestört zu werden, der in anderen der Pfade 110
fließt.
In der besonderen Ausführungsform der Fig. 1 ist die Oberflä
che 108 im wesentlichen planar, und die Pfade 110 erstrecken sich linear
und im wesentlichen senkrecht zur Oberfläche 108. Die Schicht 106 ist im
wesentlichen elektrisch leitend in Richtung ihrer Dicke und elektrisch
isolierend in Richtung ihrer Länge und Breite.
Die Schicht 106 kann eine anisotrope flexible Folie mit metal
lischen Partikeln sein, die so verteilt sind, daß sie elektrische Leit
fähigkeit in einer Dimension (typischerweise der Dicke) und elektrische
Isolation in der anderen Dimension (typischerweise Breite und Länge der
Folie) bewirken. Eine flexible Folie dieser Art kann von der Firma Hita
chi Chemical Co., Ltd. in Tokyo, Japan, als anisotrop leitende Folie un
ter der Marke Anisolm erhalten werden. Eine solche anisotrope Folie be
sitzt adäquat isolierende bzw. elektrisch leitende Pfade 110, geeignet
für Eingangs-/Ausgangsanschlüsse 104, die auf einer Oberfläche 108 eines
IC-Chips 102 mit einer Distanz bis herunter zu mindestens 25 µm angeord
net sein können. Die anisotrope Folie Anisolm ist adhäsiv, und nachdem
sie angemessen positioniert und auf die Oberfläche 108 des IC-Chips 102
aufgeklebt worden ist, können Wärme und Druck im erforderlichen Maße
gleichzeitig auf Kontaktflächenbereiche zwischen der Folie und der Chip
oberfläche 108 über eine Zeit zur Einwirkung gebracht werden, die aus
reicht, um eine gute Verbindung der Folie mit dem IC-Chip 102 sicherzu
stellen.
Die elektrisch leitenden Pfade 110, die sich von den Ein
gangs-/Ausgangsanschlüssen 104 durch die Schicht 106 erstrecken, bilden
ein wirksames Mittel für die Herstellung elektrischer Verbindungen zu
Eingangs-/Ausgangsanschlüssen 104 des IC-Chips 102 der integrierten
Schaltkreisanordnung. Die elektrischen Verbindungen erfolgen an den En
den der linearen Pfade 110 gegenüber der Oberfläche 108. Vorteilhafter
weise kann die Teilung zwischen Eingangs-/Ausgangsanschlüssen 104, die
auf der Oberfläche 108 liegen, mindestens etwa 25 µm betragen.
Die integrierte Schaltkreisanordnung 100 kann weiter nach ei
ner Anzahl von Möglichkeiten mit anderen Komponenten verbunden werden.
Beispielsweise kann ein Leiterrahmen über der Schicht 106 derart posi
tioniert werden, daß die Leiter des Leiterrahmens selektiv mit elek
trisch leitenden Pfaden 110 der Schicht 106 gekoppelt werden. Elektri
sche Verbindungen würden deshalb zwischen entsprechenden Leitungen des
Leiterrahmens, den elektrisch leitenden Pfaden 110 und den Eingangs-/
Ausgangsanschlüssen 104 des IC-Chips 102 gebildet werden. Der Leiterrah
men, elektrisch verbunden mit der Schicht 106, könnte dann elektrisch
den IC-Chip 102 mit anderen elektrischen Elementen koppeln.
Alternativ könnte die Schicht 106 direkt mit einer gedruckten
Schaltungsplatine derart verbunden werden, daß elektrische Spuren der
gedruckten Schaltkreisplatine elektrisch mit elektrisch leitenden Pfaden
110 der Schicht 106 verbunden werden. Nach anderen Ausführungsformen
kann ein dielektrisches Substrat mit elektrisch leitenden Spuren an der
Schicht 106 derart angebracht werden, daß die Spuren des dielektrischen
Substrats elektrisch mit entsprechenden leitenden Pfaden 110 der Schicht
106 gekoppelt werden. Einige Beispiele der Anbringung dielektrischer
Substrate an der Schicht 104 der integrierten Schaltkreisanordnung 100
folgen nachstehend.
Fig. 2 zeigt eine integrierte Schaltkreisanordnung 120, bei
der die elektrisch leitenden Pfade 110 einer elektrisch leitenden
Schicht 106 die Eingangs-/Ausgangsanschlüsse 104 eines IC-Chips 102 mit
elektrisch leitenden Pfaden eines dielektrischen Substrats 122 elek
trisch verbinden.
Die Schicht 106 ist neben ihrer Verbindung mit der Oberfläche
108 des IC-Chips 102 auch mit der Oberseite 124 des dielektischen Sub
strats 122 verbunden. Die Schicht 106 ist demgemäß zwischen dem IC-Chip
102 und dem Substrat 122 eingebettet. Die Schicht 106 kann mit dem Sub
strat 122 in ähnlicher Weise verbunden werden wie vorstehend für die
Verbindung der Schicht 106 mit dem IC-Chip 102 beschrieben, nämlich
durch zunächst Positionieren und Anheften und nachfolgend durch gleich
zeitige Einwirkung von Wärme und Druck. Bei einem bevorzugten Verfahren
der Verbindung der Schicht 106 zwischen IC-Chip 102 und Substrat 122
wird die Schicht 106 zunächst mit dem IC-Chip 102 durch gleichzeitiges
Einwirkenlassen von Hitze und Druck verbunden und danach das Substrat
122 mit der Schicht 106 verbunden, die bereits mit dem Chip 102 durch
gleichzeitiges Einwirkenlassen von Hitze und Druck verbunden ist. Es ist
jedoch ins Auge gefaßt, daß die Reihenfolge dieser Verbindung umgekehrt
werden oder alternativ ein Schritt des Einwirkens von Hitze und Druck
auf eine vorgeheftete, aus drei Lagen bestehende Struktur von IC-Chip
102, Schicht 106 und Substrat 122 ausgeübt werden kann.
Das dielektrische Substrat 122 definiert eine Mehrzahl elek
trisch leitender Spuren (nicht dargestellt), die sich in dem dielektri
schen Substrat 122 in unterschiedlichster Weise erstrecken können. Bei
spielsweise können die elektrisch leitenden Spuren des Substrats 122 ei
nen ersten Abschnitt umfassen, der integral mit der Oberseite 124 des
Substrats 122 ist, einen zweiten Abschnitt, der sich durch ein Durchkon
taktierungsloch erstreckt, der sich von der Oberseite 124 zur Unterseite
126 des Substrats 122 erstreckt, und einen dritten Abschnitt, integral
mit der Unterseite 126 des Substrats 122. Elektrisch leitende Spuren des
Substrats 122 können einen einzelnen Abschnitt umfassen, der sich durch
ein Durchkontaktierungsloch erstreckt, welches von der Oberseite 124 bis
zur Unterseite 126 des Substrats 122 reicht. Fig. 2 zeigt im wesentli
chen planare Oberflächen 124 und 126. Durchkontaktierungslöcher für die
elektrisch leitenden Spuren können sich im wesentlichen senkrecht zu den
ebenen Oberflächen 124 und 126 erstrecken. Die Form, Position und Er
streckung der elektrisch leitenden Spuren können vielfältig sein.
Die Schicht 106 ist derart eingebettet und verbunden zwischen
IC-Chip 102 und Substrat 122, daß entsprechende Eingangs-/Ausgangsan
schlüsse 104 des IC-Chips 102 elektrisch mit entsprechenden Spuran
schlußabschnitten verbunden sind, die auf der Oberseite 124 der elek
trisch leitenden Spuren des Substrats 122 mittels der elektrisch leiten
den Pfade 110 in der Schicht 106 angeordnet sind. Die bevorzugte Dicke
der Schicht 106 reicht von etwa 16 bis 22 µm, während die bevorzugte
Dicke des Substrats 122 von etwa 50 bis 100 µm reicht.
In der hier gezeigten Ausführungsform der Fig. 2 erstrecken
sich die Oberflächen 108 und 124 in jeweils einer Ebene, welche Ebenen
im wesentlichen zueinander planar sind, und die Mehrzahl der elektrisch
leitenden Pfade 110 der Schicht 106 erstreckt sich im wesentlichen senk
recht zu den Oberflächen 108 und 124. Deshalb sind die entsprechenden
Spuranschlußabschnitte, die sich auf der oberen Oberfläche 124 des Sub
strats 122 befinden, im wesentlichen direkt unter den entsprechenden
Eingangs-/Anschlußanschlüssen 104 des IC-Chips 102 angeordnet. Die
Schicht 106 ist im wesentlichen nur parallel zu einer einzigen Achse
elektrisch leitend, die im wesentlichen senkrecht zu den zueinander par
allelen, planaren Oberflächen 108 und 124 verläuft, während die Schicht
106 elektrisch in anderen Richtungen isolierend wirkt, die nicht paral
lel zu der einzigen elektrisch leitenden Achse sind.
Die elektrisch leitenden linearen Pfade 110, die sich von den
Eingangs-/Ausgangsanschlüssen 104 durch die Schicht 106 erstrecken, zu
sammen mit den elektrisch leitenden Spuren des dielektrischen Substrats
122 bilden ein effizientes Mittel für die Herstellung elektrischer Ver
bindungen zu den Eingangs-/Ausgangsanschlüssen 104 des IC-Chips 102.
Hier können die elektrischen Anschlüsse an den Endanschlüssen der elek
trisch leitenden Spuren vorgenommen werden (d. h. die Endanschlüsse der
Spuren gegenüber den Endanschlußabschnitten, die mit den Pfaden 110 an
der Oberseite 124 verbunden sind), definiert im Substrat 122. Es ist
vorgesehen, daß viele Arten von elektrischen Verbindungen an den Spuran
schlußenden des Substrats 122 vorgenommen werden können. Beispielsweise
kann die Unterseite 126 direkt an einer gedruckten Schaltkreisplatine an
gebracht werden, um die Spuranschlußenden des Substrats 122 elektrisch
mit entsprechenden Anschlußenden von Spuren der gedruckten Schaltkreis
platine zu koppeln. Alternativ kann eine Matrix von Kontakten, bei
spielsweise eine Kugelgittermatrix von Kontakten, elektrisch mit den
Spuranschlußenden des Substrats 122 gekoppelt werden, und die resultie
rende integrierte Schaltkreisanordnung kann mit anderen Elementen ver
bunden werden, beispielsweise einer gedruckten Schaltkreisplatine, um
IC-Chip 102 mit anderen elektrischen Elementen elektrisch zu koppeln.
Ferner können Leiter eines Leiterrahmens elektrisch mit den Spuran
schlußenden des Substrats 122 gekoppelt werden. Die Leiter des Leiter
rahmens könnten elektrisch beispielsweise direkt oder unter Zwischenfü
gung einer Matrix von Kontakten mit den Spuranschlußenden des Substrats
122 gekoppelt werden. Einige Beispiele von Verbindungsmatrizen von Kon
takten zu den Spuranschlußenden des Substrats 122 folgen nachstehend.
Fig. 3 zeigt eine integrierte, bei der elektrisch leitende
Pfade einer elektrisch leitenden Schicht die Eingangs-/Ausgangsanschlüs
se 104 eines IC-Chips 102 mit elektrisch leitenden Spuren eines dielek
trischen Substrats 122 elektrisch verbinden, und bei der eine Matrix
elektrisch leitender Kontakte 132 mit den elektrisch leitenden Spuren
des Substrats verbunden ist. Während erste Anschlußspurabschnitte ent
sprechender Spuren des Substrats 122 elektrisch mit Pfaden 110 an der
Oberseite 124 verbunden sind, sind entsprechende Kontakte der Matrix 132
elektrisch mit zweiten Anschlußspurabschnitten der entsprechenden Spuren
verbunden. Gemäß Fig. 3 ist die Matrix 132 an der Unterseite 126, und
deshalb sind hier zweite Anschlußspurabschnitte vorgesehen, die eben
falls an der Unterseite 126 angeordnet sind. Die elektrisch leitenden
Spuren erstrecken sich zwischen der Oberseite 124 und der Unterseite
126 im Substrat 122.
In der Ausführungsform der Fig. 3 umfaßt die Matrix 132 Lot
säulen (typischerweise zylindrisch), die vorzugsweise über ein konven
tionelles Lotmaterialrückflußverfahren an der Unterseite 126 angeschlos
sen sind. Bevorzugt wird die Matrix 132 an der Unterseite 126 ange
schlossen, bevor das Substrat 122 und die Schicht 106 miteinander ver
bunden werden. Die Matrix 132 kann aber auch an die Unterseite 126 nach
dem Verbinden des Substrats 122 mit der Schicht 106 angeschlossen wer
den. Die Matrix 132 kann auch aus Lotkugeln oder leitenden Stiften be
stehen.
Die in Fig. 4 dargestellte integrierte Schaltkreisanordnung
140 besitzt eine Matrix 142 aus Lotkugeln, die an die Unterseite 126 des
Substrats 11 angelötet sind, wodurch sie mit den elektrisch leitenden
Spuren im Substrat 122 verbunden werden. Zusätzlich ist ein Wärmesenkee
lement 144 (metallische Hülle) über der Oberseite 112 des IC-Chips 102
angeordnet. Ein konventionelles Einbettungsmaterial 146, beispielsweise
Band oder Epoxyd, kann zwischen IC-Chip 102 und Wärmesenkeelement 144
vorzugsweise über der Oberseite 112 und den seitlichen Oberflächen des
IC-Chips 102 zum Schutz gegen Kontaminierung eingefügt werden.
Es können integrierte Schaltkreiskomponenten geschaffen wer
den, bei denen die Matrix aus Heftdrähten einer Kugelgittermatrix (BGA)
einer integrierten Schaltkreispackung eliminiert ist. Zusätzlich können
die peripheren Abmessungen des IC-Chips, der zwischengefügten Schicht
und des dielektischen Substrats sämtlich im wesentlichen identisch sein,
um so eine Verringerung der Gesamtabmessungen der integrierten Schalt
kreisanordnung zu erzielen.
Die Verwendung der elektrisch leitenden Schicht 10 ermöglicht
auch in vorteilhafter Weise, die Teilung der Eingangs-/Ausgangsanschlüs
se des IC-Chips auf etwa 25 µm zu verringern. Das heißt, die Schicht
106, wie sie gegenwärtig beispielsweise als "Anisolm", anisotrope lei
tende Folie, erhältlich ist, bietet eine adäquate elektrische Leitfähig
keit in den elektrisch leitenden Pfaden 110 derselben zu und von den
Eingangs-/Ausgangsanschlüssen 104, die zueinander etwa 25 µm beabstandet
sind. Zukünftig entwickelte elektrisch leitende Schichten 106 des hier
beschriebenen Typs könnten sogar noch eine weitere Verringerung der Ein
gangs-/Ausgangsanschlußteilung ermöglichen. Eine anisotrop leitende
Schicht 106, verbunden mit einer Oberfläche 108 eines IC-Chips 102 ein
schließlich einer Mehrzahl von Eingangs-/Ausgangsanschlüssen ermöglicht,
den IC-Chip 102 mit externen elektrischen Elementen auf irgendeine Weise
zu verbinden.
Obwohl beispielsweise die Beschreibung im wesentlichen plana
re IC-Chips 102, elektrisch leitende Schichten 106 und dielektrische
Substrate 122 nennt, ist es möglich, daß andere Formen dieser Elemente
verwendet werden können. Beispielsweise würde es die flexible Natur der
elektrisch leitenden Folie ermöglichen, die Folie ohne weiteres mit
nichtplanaren Oberflächen, wie etwa halbkugeligen Oberflächen, zu ver
binden. Elektrisch leitende Pfade in der Folie würden sich dann radial
von der halbkugeligen Oberfläche erstrecken. Zusätzlich wird zwar die
Beschreibung auf elektrisch leitende Pfade der elektrisch leitenden
Schicht 106 abgestellt, die im wesentlichen senkrechte Schnittwinkel mit
dem IC-Chip und mit dem dielektrischen Substrat bilden, doch können die
elektrisch leitenden Pfade auch hiervon abweichende Schnittwinkel bilden
können. In ähnlicher Weise können nichtlineare elektrisch leitende Pfade
verwendet.
Die Kombination einer anisotrop elektrisch leitenden Schicht
verbunden mit einem IC-Chip kann verschiedene vorteilhafte Einsatzmög
lichkeiten haben, beispielsweise bei Verwendung zum Anschließen der Ein
gangs-/Ausgangsanschlüsse des IC-Chips an integrierte Schaltkreispackungs
leiterrahmen oder für die Verbindung der Eingangs-/Ausgangsan
schlüsse des IC-Chips direkt mit Spuren von Substraten oder gedruckten
Schaltkreisplatinen oder für die Verbindung der Eingangs-/Ausgangsan
schlüsse mit einer Matrix elektrischer Kontakte oder gegebenenfalls für
die Verdrahtung von Eingangs-/Ausgangsanschlüssen von zwei oder mehr
einander zugewandter IC-Chips oder sogar bei Verwendung in einer konven
tionellen integrierten Schaltkreispackung vom Kugelgittermatrixtyp, wo
bei elektrische Drähte mit elektrisch leitenden Pfaden der anisotrop
leitenden Schicht verbunden werden.
Claims (18)
1. Integrierte Schaltkreisanordnung mit einem IC-Chip (102)
mit einer Vielzahl von Eingangs-/Ausgangsanschlüssen (104) auf einer
Oberfläche (108), dadurch gekennzeichnet, daß auf der Ober
fläche (108) eine anisotrop elektrisch leitende Schicht (106) aufge
bracht ist, die elektrisch leitend im wesentlichen in Richtungen, die
denselben Schnittwinkel mit der Oberfläche (108) besitzen, in anderen
Richtungen aber im wesentlichen elektrisch isolierend ist.
2. Schaltkreisanordnung nach Anspruch 1, dadurch gekennzeich
net, daß bei einem dielektrischen Substrat (122) mit einer Vielzahl von
elektrisch leitenden Pfaden die anisotropisch elektrisch leitende
Schicht (106) zwischen dem Substrat (122) und dem IC-Chip (102) angeord
net ist und die Pfade des Substrats (122) mit den Eingangs-/Ausgangsan
schlüssen (104) elektrisch verbindet und in anderen Richtungen im we
sentlichen elektrisch isolierend ist.
3. Schaltkreisanordnung nach Anspruch 1 oder 2, dadurch ge
kennzeichnet, daß die Oberfläche (108) praktisch in einer Ebene liegt.
4. Schaltkreisanordnung nach einem der Ansprüche 1 bis 3, da
durch gekennzeichnet, daß die Richtung, in der die Schicht (106) leitend
ist, im wesentlichen senkrecht zur Oberfläche (108) verläuft.
5. Schaltkreisanordnung nach einem der Ansprüche 2 bis 4, da
durch gekennzeichnet, daß die Oberfläche (108) und die Oberfläche (124)
des Substrats (122) im wesentlichen in parallelen Ebenen verlaufen.
6. Schaltkreisanordnung nach einem der Ansprüche 1 bis 5, da
durch gekennzeichnet, daß die Schicht (106) eine flexible Folie ist.
7. Schaltkreisanordnung nach einem der Ansprüche 2 bis 6, da
durch gekennzeichnet, daß mit dem jeweiligen dem Spuranschlußabschnitt
abgewandten Ende der Spuren des Substrats (122) ein Kontakt einer Kontaktanordnung
(132, 142) elektrisch verbunden ist.
8. Schaltkreisanordnung nach Anspruch 7, dadurch gekennzeich
net, daß die Kontaktanordnung eine Matrix (142) aus Lötkugeln ist.
9. Schaltkreisanordnung nach Anspruch 7, dadurch gekennzeich
net, daß die Kontaktanordnung eine Matrix (132) aus Lötsäulen ist.
10. Schaltkreisanordnung nach Anspruch 7, dadurch gekennzeich
net, daß die Kontaktanordnung eine Matrix aus Steckkontakten ist.
11. Schaltkreisanordnung nach einem der Ansprüche 1 bis 6, da
durch gekennzeichnet, daß über dem IC-Chip (102) eine Wärmesenke (144)
angeordnet ist.
12. Schaltkreisanordnung nach Anspruch 11, dadurch gekenn
zeichnet, daß zwischen der Wärmesenke (144) und dem IC-Chip (102) Ein
bettungsmaterial (146) vorgesehen ist.
13. Verfahren zum Herstellen einer integrierten Schaltkreisan
ordnung mit einem IC-Chip (102) mit einer Vielzahl von Eingangs-/Aus
gangsanschlüssen (104) auf einer Oberfläche (108), dadurch gekennzeich
net, daß eine anisotrop elektrisch leitende Schicht (106), die in Rich
tung ihrer Dicke elektrisch leitet und in Richtung ihrer Länge und Brei
te elektrisch isoliert, auf die Oberfläche (108) aufgebracht wird.
14. Verfahren nach Anspruch 13, dadurch gekennzeichnet, daß
die Schicht (106) durch vorzugsweise gleichzeitige Einwirkung von Druck
und Wärme an dem IC-Chip (102) angeheftet wird.
15. Verfahren nach Anspruch 13 oder 14, dadurch gekennzeich
net, daß die Schicht (106) mit einer Oberfläche (124) eines dielektri
schen Substrats (122), die eine Vielzahl leitender Spuren aufweist, der
art verbunden wird, daß zugeordnete Anschlüsse (104) des IC-Chips (102)
elektrisch mit zugeordneten Spuren des Substrats (122) verbunden werden.
16. Verfahren nach Anspruch 15, dadurch gekennzeichnet, daß
die Schicht (106) zwischen den Oberflächen (108, 124) des IC-Chips (102)
und des Substrats (122) angeordnet und an beiden durch vorzugsweise
gleichzeitige Einwirkung von Wärme und Druck angeheftet wird.
17. Verfahren nach Anspruch 15 oder 16, dadurch gekennzeich
net, daß eine Kontaktanordnung (132, 142) mit einer Vielzahl von Kontak
ten auf einer der Schicht (106) abgekehrten Seite (126) des Substrats
(122) elektrisch verbunden wird.
18. Verfahren nach einem der Ansprüche 13 bis 17, dadurch ge
kennzeichnet, daß eine Wärmesenke (144) über dem IC-Chip (102) gegebe
nenfalls unter Zwischenschaltung eines Einbettungsmaterials (146) ange
bracht wird.
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US08/503,302 US5627405A (en) | 1995-07-17 | 1995-07-17 | Integrated circuit assembly incorporating an anisotropic elecctrically conductive layer |
Publications (1)
Publication Number | Publication Date |
---|---|
DE19628376A1 true DE19628376A1 (de) | 1997-01-23 |
Family
ID=24001527
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
DE19628376A Withdrawn DE19628376A1 (de) | 1995-07-17 | 1996-07-13 | Integrierte Schaltkreisanordnung und Verfahren zu deren Herstellung |
Country Status (3)
Country | Link |
---|---|
US (1) | US5627405A (de) |
KR (1) | KR970008447A (de) |
DE (1) | DE19628376A1 (de) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE10141753A1 (de) * | 2001-08-29 | 2003-03-20 | Orga Kartensysteme Gmbh | Verfahren zur Montage eines elektronischen Bauelementes auf einer Trägerstuktur in Face-Down-Technik |
Families Citing this family (80)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5148265A (en) | 1990-09-24 | 1992-09-15 | Ist Associates, Inc. | Semiconductor chip assemblies with fan-in leads |
US5808872A (en) * | 1994-11-15 | 1998-09-15 | Nippon Steel Corporation | Semiconductor package and method of mounting the same on circuit board |
KR0137826B1 (ko) * | 1994-11-15 | 1998-04-28 | 문정환 | 반도체 디바이스 패키지 방법 및 디바이스 패키지 |
US5777379A (en) * | 1995-08-18 | 1998-07-07 | Tessera, Inc. | Semiconductor assemblies with reinforced peripheral regions |
US6020220A (en) * | 1996-07-09 | 2000-02-01 | Tessera, Inc. | Compliant semiconductor chip assemblies and methods of making same |
US6635514B1 (en) | 1996-12-12 | 2003-10-21 | Tessera, Inc. | Compliant package with conductive elastomeric posts |
US6417029B1 (en) | 1996-12-12 | 2002-07-09 | Tessera, Inc. | Compliant package with conductive elastomeric posts |
US5861662A (en) * | 1997-02-24 | 1999-01-19 | General Instrument Corporation | Anti-tamper bond wire shield for an integrated circuit |
US6190509B1 (en) | 1997-03-04 | 2001-02-20 | Tessera, Inc. | Methods of making anisotropic conductive elements for use in microelectronic packaging |
DE19728992C2 (de) * | 1997-07-07 | 2001-08-09 | Siemens Components Pte Ltd Sem | Gehäuse mit zumindest einen Halbleiterkörper |
US6468830B1 (en) * | 1998-01-26 | 2002-10-22 | Tessera, Inc. | Compliant semiconductor package with anisotropic conductive material interconnects and methods therefor |
US6406939B1 (en) | 1998-05-02 | 2002-06-18 | Charles W. C. Lin | Flip chip assembly with via interconnection |
SG75841A1 (en) | 1998-05-02 | 2000-10-24 | Eriston Invest Pte Ltd | Flip chip assembly with via interconnection |
JP3702788B2 (ja) * | 1998-07-01 | 2005-10-05 | セイコーエプソン株式会社 | 半導体装置の製造方法 |
TW396462B (en) | 1998-12-17 | 2000-07-01 | Eriston Technologies Pte Ltd | Bumpless flip chip assembly with solder via |
SG78324A1 (en) | 1998-12-17 | 2001-02-20 | Eriston Technologies Pte Ltd | Bumpless flip chip assembly with strips-in-via and plating |
TW444236B (en) | 1998-12-17 | 2001-07-01 | Charles Wen Chyang Lin | Bumpless flip chip assembly with strips and via-fill |
US6181569B1 (en) * | 1999-06-07 | 2001-01-30 | Kishore K. Chakravorty | Low cost chip size package and method of fabricating the same |
US6689634B1 (en) * | 1999-09-22 | 2004-02-10 | Texas Instruments Incorporated | Modeling technique for selectively depopulating electrical contacts from a foot print of a grid array (BGA or LGA) package to increase device reliability |
US6448106B1 (en) | 1999-11-09 | 2002-09-10 | Fujitsu Limited | Modules with pins and methods for making modules with pins |
US6444921B1 (en) | 2000-02-03 | 2002-09-03 | Fujitsu Limited | Reduced stress and zero stress interposers for integrated-circuit chips, multichip substrates, and the like |
US6900534B2 (en) * | 2000-03-16 | 2005-05-31 | Texas Instruments Incorporated | Direct attach chip scale package |
US6379053B1 (en) | 2000-05-30 | 2002-04-30 | Infineon Technologies North America Corp. | Multi-fiber fiber optic connectors |
US6436734B1 (en) | 2000-08-22 | 2002-08-20 | Charles W. C. Lin | Method of making a support circuit for a semiconductor chip assembly |
US6660626B1 (en) | 2000-08-22 | 2003-12-09 | Charles W. C. Lin | Semiconductor chip assembly with simultaneously electrolessly plated contact terminal and connection joint |
US6562709B1 (en) | 2000-08-22 | 2003-05-13 | Charles W. C. Lin | Semiconductor chip assembly with simultaneously electroplated contact terminal and connection joint |
US6403460B1 (en) | 2000-08-22 | 2002-06-11 | Charles W. C. Lin | Method of making a semiconductor chip assembly |
US6402970B1 (en) | 2000-08-22 | 2002-06-11 | Charles W. C. Lin | Method of making a support circuit for a semiconductor chip assembly |
US6350633B1 (en) | 2000-08-22 | 2002-02-26 | Charles W. C. Lin | Semiconductor chip assembly with simultaneously electroplated contact terminal and connection joint |
US6562657B1 (en) | 2000-08-22 | 2003-05-13 | Charles W. C. Lin | Semiconductor chip assembly with simultaneously electrolessly plated contact terminal and connection joint |
US6551861B1 (en) | 2000-08-22 | 2003-04-22 | Charles W. C. Lin | Method of making a semiconductor chip assembly by joining the chip to a support circuit with an adhesive |
US6350386B1 (en) | 2000-09-20 | 2002-02-26 | Charles W. C. Lin | Method of making a support circuit with a tapered through-hole for a semiconductor chip assembly |
US6511865B1 (en) | 2000-09-20 | 2003-01-28 | Charles W. C. Lin | Method for forming a ball bond connection joint on a conductive trace and conductive pad in a semiconductor chip assembly |
US6350632B1 (en) | 2000-09-20 | 2002-02-26 | Charles W. C. Lin | Semiconductor chip assembly with ball bond connection joint |
US6448108B1 (en) | 2000-10-02 | 2002-09-10 | Charles W. C. Lin | Method of making a semiconductor chip assembly with a conductive trace subtractively formed before and after chip attachment |
US6544813B1 (en) | 2000-10-02 | 2003-04-08 | Charles W. C. Lin | Method of making a semiconductor chip assembly with a conductive trace subtractively formed before and after chip attachment |
US7129113B1 (en) | 2000-10-13 | 2006-10-31 | Bridge Semiconductor Corporation | Method of making a three-dimensional stacked semiconductor package with a metal pillar in an encapsulant aperture |
US7129575B1 (en) | 2000-10-13 | 2006-10-31 | Bridge Semiconductor Corporation | Semiconductor chip assembly with bumped metal pillar |
US6440835B1 (en) | 2000-10-13 | 2002-08-27 | Charles W. C. Lin | Method of connecting a conductive trace to a semiconductor chip |
US6949408B1 (en) | 2000-10-13 | 2005-09-27 | Bridge Semiconductor Corporation | Method of connecting a conductive trace and an insulative base to a semiconductor chip using multiple etch steps |
US6872591B1 (en) | 2000-10-13 | 2005-03-29 | Bridge Semiconductor Corporation | Method of making a semiconductor chip assembly with a conductive trace and a substrate |
US7414319B2 (en) * | 2000-10-13 | 2008-08-19 | Bridge Semiconductor Corporation | Semiconductor chip assembly with metal containment wall and solder terminal |
US7071089B1 (en) | 2000-10-13 | 2006-07-04 | Bridge Semiconductor Corporation | Method of making a semiconductor chip assembly with a carved bumped terminal |
US6908788B1 (en) | 2000-10-13 | 2005-06-21 | Bridge Semiconductor Corporation | Method of connecting a conductive trace to a semiconductor chip using a metal base |
US7132741B1 (en) | 2000-10-13 | 2006-11-07 | Bridge Semiconductor Corporation | Semiconductor chip assembly with carved bumped terminal |
US7262082B1 (en) | 2000-10-13 | 2007-08-28 | Bridge Semiconductor Corporation | Method of making a three-dimensional stacked semiconductor package with a metal pillar and a conductive interconnect in an encapsulant aperture |
US7094676B1 (en) | 2000-10-13 | 2006-08-22 | Bridge Semiconductor Corporation | Semiconductor chip assembly with embedded metal pillar |
US6576493B1 (en) | 2000-10-13 | 2003-06-10 | Bridge Semiconductor Corporation | Method of connecting a conductive trace and an insulative base to a semiconductor chip using multiple etch steps |
US7190080B1 (en) | 2000-10-13 | 2007-03-13 | Bridge Semiconductor Corporation | Semiconductor chip assembly with embedded metal pillar |
US6576539B1 (en) | 2000-10-13 | 2003-06-10 | Charles W.C. Lin | Semiconductor chip assembly with interlocked conductive trace |
US7319265B1 (en) | 2000-10-13 | 2008-01-15 | Bridge Semiconductor Corporation | Semiconductor chip assembly with precision-formed metal pillar |
US7264991B1 (en) | 2000-10-13 | 2007-09-04 | Bridge Semiconductor Corporation | Method of connecting a conductive trace to a semiconductor chip using conductive adhesive |
US6667229B1 (en) | 2000-10-13 | 2003-12-23 | Bridge Semiconductor Corporation | Method of connecting a bumped compliant conductive trace and an insulative base to a semiconductor chip |
US6740576B1 (en) | 2000-10-13 | 2004-05-25 | Bridge Semiconductor Corporation | Method of making a contact terminal with a plated metal peripheral sidewall portion for a semiconductor chip assembly |
US6537851B1 (en) | 2000-10-13 | 2003-03-25 | Bridge Semiconductor Corporation | Method of connecting a bumped compliant conductive trace to a semiconductor chip |
US7009297B1 (en) | 2000-10-13 | 2006-03-07 | Bridge Semiconductor Corporation | Semiconductor chip assembly with embedded metal particle |
US6548393B1 (en) | 2000-10-13 | 2003-04-15 | Charles W. C. Lin | Semiconductor chip assembly with hardened connection joint |
US6984576B1 (en) | 2000-10-13 | 2006-01-10 | Bridge Semiconductor Corporation | Method of connecting an additively and subtractively formed conductive trace and an insulative base to a semiconductor chip |
US6699780B1 (en) | 2000-10-13 | 2004-03-02 | Bridge Semiconductor Corporation | Method of connecting a conductive trace to a semiconductor chip using plasma undercut etching |
US6492252B1 (en) | 2000-10-13 | 2002-12-10 | Bridge Semiconductor Corporation | Method of connecting a bumped conductive trace to a semiconductor chip |
US6876072B1 (en) | 2000-10-13 | 2005-04-05 | Bridge Semiconductor Corporation | Semiconductor chip assembly with chip in substrate cavity |
US6673710B1 (en) | 2000-10-13 | 2004-01-06 | Bridge Semiconductor Corporation | Method of connecting a conductive trace and an insulative base to a semiconductor chip |
US7075186B1 (en) | 2000-10-13 | 2006-07-11 | Bridge Semiconductor Corporation | Semiconductor chip assembly with interlocked contact terminal |
US6444489B1 (en) | 2000-12-15 | 2002-09-03 | Charles W. C. Lin | Semiconductor chip assembly with bumped molded substrate |
US6653170B1 (en) | 2001-02-06 | 2003-11-25 | Charles W. C. Lin | Semiconductor chip assembly with elongated wire ball bonded to chip and electrolessly plated to support circuit |
US6923882B2 (en) * | 2001-03-26 | 2005-08-02 | Honeywell International Inc. | Compliant pre-form interconnect |
US6825552B2 (en) | 2001-05-09 | 2004-11-30 | Tessera, Inc. | Connection components with anisotropic conductive material interconnection |
US7993983B1 (en) | 2003-11-17 | 2011-08-09 | Bridge Semiconductor Corporation | Method of making a semiconductor chip assembly with chip and encapsulant grinding |
US7538415B1 (en) | 2003-11-20 | 2009-05-26 | Bridge Semiconductor Corporation | Semiconductor chip assembly with bumped terminal, filler and insulative base |
US7425759B1 (en) | 2003-11-20 | 2008-09-16 | Bridge Semiconductor Corporation | Semiconductor chip assembly with bumped terminal and filler |
US7446419B1 (en) | 2004-11-10 | 2008-11-04 | Bridge Semiconductor Corporation | Semiconductor chip assembly with welded metal pillar of stacked metal balls |
US7750483B1 (en) | 2004-11-10 | 2010-07-06 | Bridge Semiconductor Corporation | Semiconductor chip assembly with welded metal pillar and enlarged plated contact terminal |
US7268421B1 (en) | 2004-11-10 | 2007-09-11 | Bridge Semiconductor Corporation | Semiconductor chip assembly with welded metal pillar that includes enlarged ball bond |
US7939934B2 (en) * | 2005-03-16 | 2011-05-10 | Tessera, Inc. | Microelectronic packages and methods therefor |
US7811863B1 (en) | 2006-10-26 | 2010-10-12 | Bridge Semiconductor Corporation | Method of making a semiconductor chip assembly with metal pillar and encapsulant grinding and heat sink attachment |
US7494843B1 (en) | 2006-12-26 | 2009-02-24 | Bridge Semiconductor Corporation | Method of making a semiconductor chip assembly with thermal conductor and encapsulant grinding |
US8053349B2 (en) * | 2007-11-01 | 2011-11-08 | Texas Instruments Incorporated | BGA package with traces for plating pads under the chip |
US8017873B2 (en) * | 2008-03-03 | 2011-09-13 | Himax Technologies Limited | Built-in method of thermal dissipation layer for driver IC substrate and structure thereof |
US7982305B1 (en) | 2008-10-20 | 2011-07-19 | Maxim Integrated Products, Inc. | Integrated circuit package including a three-dimensional fan-out / fan-in signal routing |
CN101834430A (zh) * | 2010-05-31 | 2010-09-15 | 深圳市新国都技术股份有限公司 | 具有绑定线安全网的数据电路保护结构 |
Citations (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE3414961A1 (de) * | 1983-04-21 | 1984-10-25 | Sharp K.K., Osaka | Verfahren zum bonden von lsi-chips auf einen anschlusssockel |
EP0265077A2 (de) * | 1986-09-25 | 1988-04-27 | Sheldahl, Inc. | Ein Anisotropisches Klebemittel zum Verbinden elektrischer Bauelemente |
US4832455A (en) * | 1986-09-11 | 1989-05-23 | Kabushiki Kaisha Toshia | Liquid crystal apparatus having an anisotropic conductive layer between the lead electrodes of the liquid crystal device and the circuit board |
US5014161A (en) * | 1985-07-22 | 1991-05-07 | Digital Equipment Corporation | System for detachably mounting semiconductors on conductor substrate |
US5291062A (en) * | 1993-03-01 | 1994-03-01 | Motorola, Inc. | Area array semiconductor device having a lid with functional contacts |
JPH06310564A (ja) * | 1993-04-20 | 1994-11-04 | Hitachi Ltd | 半導体装置 |
US5550408A (en) * | 1992-11-18 | 1996-08-27 | Matsushita Electronics Corporation | Semiconductor device |
Family Cites Families (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS6253000A (ja) * | 1985-08-31 | 1987-03-07 | 日本電気株式会社 | 半導体の実装構造 |
US4954878A (en) * | 1989-06-29 | 1990-09-04 | Digital Equipment Corp. | Method of packaging and powering integrated circuit chips and the chip assembly formed thereby |
US5289346A (en) * | 1991-02-26 | 1994-02-22 | Microelectronics And Computer Technology Corporation | Peripheral to area adapter with protective bumper for an integrated circuit chip |
US5225966A (en) * | 1991-07-24 | 1993-07-06 | At&T Bell Laboratories | Conductive adhesive film techniques |
US5318651A (en) * | 1991-11-27 | 1994-06-07 | Nec Corporation | Method of bonding circuit boards |
-
1995
- 1995-07-17 US US08/503,302 patent/US5627405A/en not_active Expired - Lifetime
-
1996
- 1996-07-13 DE DE19628376A patent/DE19628376A1/de not_active Withdrawn
- 1996-07-16 KR KR1019960028675A patent/KR970008447A/ko not_active IP Right Cessation
Patent Citations (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE3414961A1 (de) * | 1983-04-21 | 1984-10-25 | Sharp K.K., Osaka | Verfahren zum bonden von lsi-chips auf einen anschlusssockel |
US5014161A (en) * | 1985-07-22 | 1991-05-07 | Digital Equipment Corporation | System for detachably mounting semiconductors on conductor substrate |
US4832455A (en) * | 1986-09-11 | 1989-05-23 | Kabushiki Kaisha Toshia | Liquid crystal apparatus having an anisotropic conductive layer between the lead electrodes of the liquid crystal device and the circuit board |
EP0265077A2 (de) * | 1986-09-25 | 1988-04-27 | Sheldahl, Inc. | Ein Anisotropisches Klebemittel zum Verbinden elektrischer Bauelemente |
US5550408A (en) * | 1992-11-18 | 1996-08-27 | Matsushita Electronics Corporation | Semiconductor device |
US5291062A (en) * | 1993-03-01 | 1994-03-01 | Motorola, Inc. | Area array semiconductor device having a lid with functional contacts |
JPH06310564A (ja) * | 1993-04-20 | 1994-11-04 | Hitachi Ltd | 半導体装置 |
Non-Patent Citations (1)
Title |
---|
Process for Making a Self-Aligned Removable VLSI Connector. In: IBM TDB, Vol. 30, No. 9, Feb. 1988, pp. 353-354 * |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE10141753A1 (de) * | 2001-08-29 | 2003-03-20 | Orga Kartensysteme Gmbh | Verfahren zur Montage eines elektronischen Bauelementes auf einer Trägerstuktur in Face-Down-Technik |
Also Published As
Publication number | Publication date |
---|---|
US5627405A (en) | 1997-05-06 |
KR970008447A (ko) | 1997-02-24 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
DE19628376A1 (de) | Integrierte Schaltkreisanordnung und Verfahren zu deren Herstellung | |
DE69711735T2 (de) | Gedruckte Schaltungsplatte oder Halbleitervorrichtung mit anisotrop leitenden Platten | |
DE10295972B4 (de) | Nicht in einer Form hergestellte Packung für eine Halbleiteranordnung und Verfahren zur Herstellung | |
DE69621863T2 (de) | Halbleiteranordnung in der Grösse eines oder mehrerer Chips | |
DE69325749T2 (de) | Gestapelte Mehrchip-Module und Verfahren zur Herstellung | |
DE69910955T2 (de) | Metallfolie mit Hockerkontakten, Schaltungssubstrat mit der Metallfolie, und Halbleitervorrichtung mit dem Schaltungssubstrat | |
DE102009055648B4 (de) | Leistungshalbleitermodul | |
DE602004009821T2 (de) | Halbleiterbauelement und Herstellungsverfahren dafür | |
DE69428181T2 (de) | Vorrichtung mit Chipgehäuse und Verfahren zu Ihrer Herstellung | |
DE69834064T2 (de) | Montagestruktur einer Halbleiteranordnung und Verfahren zum Montieren einer Halbleiteranordnung | |
DE69209169T2 (de) | Verbindungstechnik für integrierte Schaltung | |
DE3686990T2 (de) | Verfahren zum herstellen einer halbleiteranordnung wobei ein filmtraegerband angewendet wird. | |
DE102008040900B4 (de) | Gestapelte IC-Struktur und Verfahren zum Bilden einer gestapelten IC-Struktur | |
DE10234951B4 (de) | Verfahren zur Herstellung von Halbleiterschaltungsmodulen | |
DE69129619T2 (de) | Halbleitervorrichtung mit einer vielzahl von anschlussstiften | |
DE19709295A1 (de) | Halbleiterbaugruppe | |
DE10142120A1 (de) | Elektronisches Bauteil mit wenigstens zwei gestapelten Halbleiterchips sowie Verfahren zu seiner Herstellung | |
DE3616494A1 (de) | Integrierte schaltungspackung und verfahren zur herstellung einer integrierten schaltungspackung | |
DE102004001829A1 (de) | Halbleitervorrichtung | |
DE10142119B4 (de) | Elektronisches Bauteil und Verfahren zu seiner Herstellung | |
DE10031951A1 (de) | Mehrchip-Halbleitermodul und Herstellungsverfahren dafür | |
EP1620893B1 (de) | Verfahren zur herstellung eines nutzens und verfahren zur herstellung elektronischer bauteile mit gestapelten halbleiterchips aus dem nutzen | |
DE69509979T2 (de) | BGA Gehäuse für integrierte Schaltungen und Verfahren zu ihrer Herstellung | |
DE69524724T2 (de) | Elektronische schaltungspackung | |
DE19709259B4 (de) | Mehrlagiges Bodenanschlussgehäuse |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
OP8 | Request for examination as to paragraph 44 patent law | ||
8130 | Withdrawal |