TWM321660U - A multiplexer and a multiplexer apparatus - Google Patents

A multiplexer and a multiplexer apparatus Download PDF

Info

Publication number
TWM321660U
TWM321660U TW095217096U TW95217096U TWM321660U TW M321660 U TWM321660 U TW M321660U TW 095217096 U TW095217096 U TW 095217096U TW 95217096 U TW95217096 U TW 95217096U TW M321660 U TWM321660 U TW M321660U
Authority
TW
Taiwan
Prior art keywords
multiplexer
input
output
channel
channels
Prior art date
Application number
TW095217096U
Other languages
English (en)
Inventor
Stephen Harding
Geoff Stokes
Richard Robinson
David Bradbury
Original Assignee
Zetex Semiconductors Plc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Zetex Semiconductors Plc filed Critical Zetex Semiconductors Plc
Publication of TWM321660U publication Critical patent/TWM321660U/zh

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K17/00Electronic switching or gating, i.e. not by contact-making and –breaking
    • H03K17/002Switching arrangements with several input- or output terminals
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/03Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
    • H01L25/10Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices having separate containers
    • H01L25/105Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices having separate containers the devices being of a type provided for in group H01L27/00
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K17/00Electronic switching or gating, i.e. not by contact-making and –breaking
    • H03K17/16Modifications for eliminating interference voltages or currents
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K17/00Electronic switching or gating, i.e. not by contact-making and –breaking
    • H03K17/16Modifications for eliminating interference voltages or currents
    • H03K17/161Modifications for eliminating interference voltages or currents in field-effect transistor switches
    • H03K17/162Modifications for eliminating interference voltages or currents in field-effect transistor switches without feedback from the output circuit to the control circuit
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/18Printed circuits structurally associated with non-printed electric components
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2225/00Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
    • H01L2225/03All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/72Gated amplifiers, i.e. amplifiers which are rendered operative or inoperative by means of a control signal

Description

M321660 八、新型說明: 【新型所屬之技領域】 本新型係有關一種多工器。特別是,但非專屬地,本 新型係有關一種安排來將一或更多輸入頻道選擇性連接至 一或更多輸出頻道之高頻(HF)多工器。 【先前技術2 -種多工器安排來用以響應—或更多控制信號而選擇 性將輸入頻道連接至輸出頻道。例如,_4 : 2 的〜 來用以響應供應至該多工器之控制信號而選擇性將4個輪 〇入頻道連接至2個輸出頻道。該等控制信號典型地從外部電 路供應至该多工器。可以有任何數量之輪入頻道與輪出頻 道。一多工器可安排來將多個輸入頻道選擇性連接至較少 的輸出頻道。或者,-多工器可安排來將一或更多輸入頻 道選擇性連接至較多數量的輸出頻道。 15 夕 夕工器通常使用於電腦與其他電子設備中,以便對, 例如一資料匯流排上之不同元件間的信號路由安排,來降 低所需連接之數量。多工器通常亦使用於通信網路中,以 $低需用於長距離通信之頻道數量,因此提供節省成本。 一多工器中,期待能夠將任何選定之輸入頻道連接至 任何選定之輪出頻道。針對適於承載HF信號之多工器,當 ^頻率增加時,欲維持頻道間之隔離會變得更加困難。若 4等頻道無法適當隔離,則串音干擾會發生於頻道之間。 為了達到頻率超過100MHz之信號,良好的隔離變得特別困 難’當該頻率增加時,串音干擾會變得更加普遍。 «Μ321660 著名的HF多工器典型包含内建於一印刷電路板之多個 離散元件。就本身而§ ’由於彼此靠近或跨越運作之該等 元件間的信號路徑,當互連該等元件時會出現問題。當# 等信號頻道之數量增加時會變得更有問題。 5 本新型之一目的是排除或減輕不論於本文或其他文章 中識別之習知技術的一或更多該等問題。 根據本新型之一第一觀點,提供一種具有Μ個高頻輪 入頻道與Ν個高頻輸出頻道之多工器,其包含:;^個路由安 排控制輸入;安排來於該控制輸入端或每一控制輸入端接 10收控制信號之一檢測器,該等控制信號指出該等多工器之 輸入頻道與輸出頻道間之一所需的連接;以及一解碼器, 其安排來對該等接收之控制信號解碼並產生切換控制信 5虎,用以響應该荨解碼之控制信號而選擇性將該等輸入頻 道連接至該等輸出頻道;其中該多工器整合至一單一晶片 15 中。 本新型之實施例的一優點是,藉由將該檢測器與該解 碼器整合於一單一晶片上,可減少頻道間串音干擾之問 題。這是因為會簡化安裝該多工器之一印刷電路板的該頻 道路由安排需求。藉由將該整個檢測器/解碼器功能與每一 2〇頻道之-單-控制插針整*,該PCB設計的複雜性會降 低,提供節省成本。此外,這會降低該多工器上所需之插 針數量,降低該晶片、封裳與電路板大小,再次提供節省 成本。 根據本新型之-第二觀點,提供包含如申請專利範圍 6 M321660 第3項,安裝於一印刷電路板之一對多工器的一多工器裝 置,該等多工器放置於該印刷電路板之相對側,其中一多 工器相關另一多工器而對一對角線轴旋轉180度。 【内 5 新型概要
10 本新型係有關一種具有Μ個高頻輸入頻道與N個高頻 輸出頻道之多工器,包含:Ν個路由安排控制輸入;安排來 於该控制輸入端或每一控制輪入端接收控制信號之一檢測 裔,該等控制信號指出該等多工器輸入頻道與輸出頻道間 之一所需的連接;以及一解碼器,其安排來對該等接收之 控制信號解碼並產生切換控制信號,來用以響應該等解碼 之控制信號而選擇性將該等輸入頻道連接至該等輸出頻 道;其中該多工器整合至一單一晶片上。 圖式簡單說明 15 轉型將僅經由範例,參照該等伴隨圖式來說明,其 中: 第1圖示意性繪示根據本新型之一實施例的一多工器; 第2圖示忍性繪示第1圖之該多工器的部分; 第3圖不意性搶示第旧之該多工器的該晶片封裝。 20 【實施冷式】 較佳實施例之詳細說明 HF夕工器设計中之一關鍵參數是該等輸入與輸出頻道 間之隔離由於該積體電路中、安裝該積體電路之該封裝 中產生搞合現象,以及由於該封裝安裝於一印刷電路板上 7 M321660 之方式,則可能會發生交叉頻道之干擾。針對根據本新型 之一實施例的多工器而言,該等輸入與輸出頻道間之該隔 離會最大化。特別是,此可藉由考量到下列事實來達成, 該積體電路布局與該封裝選擇、以及插針配置形成該積體 5電路設計之一重要部分’以及應整體塑造成HF不穩定性不 再是一危害之頻率的程度。根據本新型之一實施例的多工 器設計來於3 GHz運作。因此,高達約5 GHz之該多工器的 塑造可確保該多工器符合該需求設備之參數並提供HF穩定 性。其他重要參數包括該寬頻增益平度、輸入與輸出阻抗 10 以及該雜訊與失真之效能。該等參數可藉由根據該類多工 器模型來設計該多工器而最佳化。 第1圖顯示根據本新型之一實施例,作為一單一晶片來 與予以製造之一4 : 2 HF多工器。該多工器1具有四個HF輸 入2(個別表示為2a至2d)與兩個HF輸出3(個別表示為3a與 15 3b)。該多工器1具有兩個路由安排控制輸入4(個別表示為4a 與4b)。該等路由安排控制輸入4提供控制信號至一檢測器/ 解碼器5。檢測器/解碼器5亦具有一另一邏輯控制輸入6。 如下所說明,邏輯控制輸入6允許該等11]?輸入2之該序列作 邏輯反轉。 2〇 該檢測器/解碼器5適於檢測以單一或多個AC頻率與/ 或一DC準位的型式,於該等路由安排控制輸入4接收之控 制信娩。該等控制信號從控制該多工器之外部電路(未顯示) 提供至該多工器1。第1圖中所示之該發明的一實施例中, 該等控制信號設置於該等路由安排控制線路4上來作為一 8 M321660 DC準位與/或作為一 AC頻率。 例如,該檢測器/解碼器5可針對每一個插針,適於檢測 一單一DC準位與一單一AC準位。若該受檢測之dc準位小 於或等於14V,則其對應邏輯低準位。該ac信號可於約22 5 kHz之一通帶中測量。若該AC信號之該振幅大於或等於 300mVPP ’則其對應邏輯高準位。若該ac信號之該振幅小 於或等於lOOmVpp,則其對應邏輯低準位。 適切熟於此技者將體認,該檢測器/解碼器5可安排來於 其他頻率或其他頻率附近同時檢測AC信號。該檢測器/解碼 10器5可進一步安排來區分對應不同輸入值之一 DC電壓準位 的範圍。該檢測器/解碼器5安排來檢測之該等DC與AC信號 可改變一段時間。 此方式中,該檢測器/解碼器能夠根據每一個路由安排 控制輸入4上之多個DC與AC信號是否存在,來接收多個位 15 元控制信號。 供應至每一個路由安排控制輸入4之該等DC與AC信號 可個別替代地參照為極化與單音信號。該等HF輸入2由一輸 入緩衝1§交換器7來接收。輸入緩衝器交換器7由用以響應 4等路由安排控制輸入4接收之該等控制信號,而由該檢測 器/解碼器5供應之士刀換控制信號8來加以控制。該等切換控 制L就8選擇性將該等HF^人切換至兩個輸出級9(個別表 不為9a與9b)。輸入緩衝器交換器7亦預先放大該等11]?輸入 信號。輸出級9於該等HF輸出3提供該等輸出信號。 雖然可提供額外的路由安排控制輸入,但每一個^^輸 9 M321660 出頻道13僅需要一個路由安排控制輸入4。這是因為每一個 路由安排控制輸入4承載DC與AC成分之型式的多個控制信 號。該檢測器/解碼器之功能性是該多工器之該意欲應用特 有的。第1圖之該示範實施例可簡單延伸至任何數量的輸入 5與輸出。這是因為該等控制信號是從外部供應至每一個路 由安排控制輸入4。該解碼器可簡單修改來適於其他輸入與 輸出的組合。 亦可使用其他AC發信號的方法,其需要該檢測器/解碼 器5之修改。本新型並不侷限於任何特定的發信號方法。第 10 1圖之該等路由安排控制輸入與信號的安排僅作為示範使 用。 藉由將該檢測器/解碼器5與每一個輸出頻道3之一單一 路由安排控制輸入4整合,該PCB設計之複雜性與成本可得 以降低,這是因為不需外部元件,可節省電路板空間與元 15 件成本。 忒等輸出級9提供該等HF輸出信號之進一步放大與線 性驅動能力,藉此典型使用上,不需要該多工器^卜部之一 額外HF線性驅動器。此排除對該ρ(:Β之進—步放大的需 求,並因此降低使用該多工器!之系統的複雜性與成本。 20 現參照第2圖,此更詳細繪示該之該等元件。第 1圖之忒檢測器/解碼器5分為一檢測器級1〇與一解碼器 1卜該檢測器級1G包含兩個分開的檢測器伽與勘,每一 個具有該等路由安排控制輸入知與扑之一輸入。該等檢測 w 1 〇a 1 〇b個別檢測該等路由安排控制輸入4績上之該 10 M321660 等控制信號,並將該等檢測之控制信號傳至該解碼器u。
母一個檢測器l〇a、l〇b接收一組合的電壓準位與ac信 號之一輸入。每一個檢測器獨立檢查以觀察該DC準位是否 咼於或低於一應用特定臨界值(例如,14V),並檢查該AC 5信號是否高於或低於一特定振幅,以及其是否位於一可接 受的頻率範圍(例如,22 kHz時—300 mVpp)。該等檢測器 亦設置安排來拒絕可能存在的其他干擾信號之輸入濾波 器。 從該檢測器10傳至該解碼器此該等檢測控制信號是 10數位佗唬,並可位於多條控制線上。該解碼器丨丨對該等控 制信號解碼並產生該所欲之真值表。解碼器丨丨具有一另一 輸入、-邏輯控制輸入6。邏輯控制輸入6用來作為反轉每 -個輸出頻道3之該真絲,藉此觸魅人6之該邏 輯狀態改Μ ’針對每-個輸出頻道選定之該輸人頻道2會 15改變。第1圖與第2圖之該4:2多工器的真值表如下所示: 真值表,輸出頻道3a : AC 4a DC 4a 邂铒控制輪人6 _選疋之輸入頻道 1 0 0 ?a 0 0 0 — 2b 0 1 0 2c 1 1 —------- 0 2d 1 ^5 0___ 1 -----— ^ \X —^_ 2c 0 1 f -------- 1 2b 1 1 1 L/ 2a 11 M321660 真值表,輸出頻道3b : AC 4b DC 4b 邏輯控制輸入6 選定之輸入頻道 1 0 0 2a ~ 0 0 0 2b 0 1 0 2c 1 1 0 2d 1 0 1 1 2d ^' 0 0 [ 1 2c 0 卜1 1 2b 1 1 1 2a ~
該等解碼信號傳至該介面12。該介面12將該等數位解 碼"is 5虎轉換為該專適當的類比準位’以驅動該輸入緩衝 5交換器7中之該等類比交換器。該輸入緩衝器交換器7所需 之該等類比驅動電壓是應用特有的。 輸入緩衝器交換器7,第1圖中顯示為 10 際上針對每一個HF輸入2a至2d,包含一分開的輸入緩衝器 父換器(個別表示為7 a至7 d)。根據由該介面傳至每一個輪入 緩衝器交換器之該等切換控制信號8,該等輸人緩衝器^ 器可將該Η爾人錢•料輸出㈣或%的其_之、 入:衝irr:制信號8可於多條控制線上傳至每-個輸 該多工器!設有靜 15於該等内部元件之危*電(細)保護電路,以預防發生 入頻道2、輸出頻道3、°遠等卿保護電路連接至該等輸 入6之每一個。 由女排控制輸入4與該邏輯控制輸 該等輸入緩衝器 之該等控制信號所》卜 $安排,藉此如來自該介面12 •疋’其將該個別HF輸入2上之該信號連 12 M321660 接至該第一輸出級9a、該第二輸出級9b、或兩者皆不連接。 當一輸入緩衝器交換器安排來不將其輸入傳至一輸出級 時,其可设定為一省電模式。該省電模式中,該輸入緩衝 器父換器中之該信號電路的未使用部分,會切換至一零電 5源靜止β又疋。此關閉该正常的輸入級並切換該輪入緩衝器 父換器7之輸出級,以及開啟一替代的低電源主動輸入級, 其維持與該輸入頻道2匹配所需之該輸入阻抗。 當一輸入緩衝器交換器7需對其輸入信號路由安排傳 送至一輸出級9時,則一内部預先放大器會呈現與該輸入頻 10道適當匹配之輸入阻抗,並放大具有一可接受的雜訊效能 之该HF&號。第1圖與第2圖所不之本新型之該實施例中, 該雜訊效能可少於或等於15 dB。每一個輸入緩衝器交換器 7之該輸入阻抗可選擇來與該連接之HF輸入頻道2的特性匹 配(標稱值為50歐姆)。 15 該放大之輸入信號會呈現於兩個切換緩衝器級(該輸 入缓衝器交換器7之内部),根據從該介面12接收之該等切 換控制信號8,其中雨者、其中之一受致動或兩者皆不受致 動。每一個切換缓衡器級具有連接至該等輸出級9其中之一 的一輸出,藉此每〆個輸出級9具有連接至該等輸入緩衝器 2〇交換器7之每一個的一輸入。若該輸入緩衝器交換器7之該 輸入不路由安排傳送至該等輸出級9的其中之一或兩者,則 該信號會被該等切換緩衝器級的其中之一或兩者阻隔。 該等輸入緩衝器交換器由從該介面12接收之該等切換 控制信號8來控制,因此最後由該檢測器10檢測之該等控制 13 M321660 10 15 20 信號來控制。 該多工為1之该HF功能性設計來針 對稱。該多工器1受安排來藉此一多 封裝對角線而 σ ^可於一PCB之备 一側上垂直堆疊,以提供兩個4 : 2多工^ 小型因數 裝。或選擇,該等輸人2可透過該電路板而電氣、歎封 當該專輸入2因此連接時,此提供一 & : 、 夕工器,JIL且右盘 該等兩個分開的設備相同的真值表。杏 八,一 田,、不如此逵接日本, 此提供兩個獨立的4 ·· 2多工哭。 夕該封裝對稱之選擇是針對一對角線,藉此針對一4.2 …而§ ’該等兩個輸出可位於一四組 上,而該等四個輸入可位於另一對之鄰近側。該2 Z輸出她職越好時,該封裝隔離之貢=一最 大值。以此方式堆叠嗲 阢疋取 率之雷餘11有助於提供-簡單且有效 半之電路板布局。針 卞另双 如以上兩個多工写所有四個多工器輸出頻道之真值表 對另一個是倒裝,零^。既娜CB之相對側上的設備相 狀態,該等輸入之相;^選擇該邏輯控制輸入6之相對邏輯 3x_-4X^3X_2.4x"7 〜個別參照該PCB之相對側)可以是· 表,輪出頻道3a 1 ·· AC 4a—1 DC4? ----η 0 0 1 $輯控制輸入6 選定之輸入頻道 0 0 2a 2c 2d 14 M321660 真值表,輪出頻道3a_2 : AC 4a—2 DC 4a 2 制輸入6 選定之輸入頻道 1 1 2a 0 0 1 2b 0 1 1 2c 1 1 1 2d 真值表,輸出頻道3b_l : AC 4b_l DC 4b 1 邏輯控制輸入6 選定之輸入頻道 1 0 0 2a 0 0 _0 2b 0 ~1 ~ _0 2c 1 0 2d 真值表,輸出頻道3b_2 : AC 4b一2 DC 4b 2 邏輯控制g入6 選定之輸入頻道 1 1 2a 0 0 1 2b 0 1 1 2c 1 1 1 2d 該等輸出不需是對稱安排,因為其彼此獨立使用。該 範例中,既然有兩個輸出,則其於該最佳插針安排中是= 稱的。 、 1〇 該等輸出級9—直是主動。亦即,每-個輸出級9_直 由-選定的輸入緩衝器交換器7來驅動。每一個輸出級接收 來自該等四個輸入緩衝器交換器7之該主動交換器的叶 號,並驅動連接至該輸㈣道3,具有—適當的匹配輪㈣ 抗(該範例中標稱值為75歐姆)與低失真(該範例中,典型第 '5 三階失真(IP3)約為16 dBm)之該輸出負載。 ’、 15 M321660 p °亥等輪出級9中之該等輪出電晶體中的電流由一低頻 回饋瘦路來控制。該低頻回饋迴路迫使該實際電流進入對 =一參考電流之該所欲的準位。此允許具有相當不規則之 供應電壓的操作。該通帶中之該等輸出級的效能由負向回 5饋來判定,其亦提供每-個輸出級9之一受控輸入阻抗,如 同由該等輸人緩衝器交換器7之該輸出所視那般。此減少該 專輸入緩衝器父換器7與該等輸出級9之相互依靠性。 現參照第3圖,此示意性繪示針對第丨圖與第2圖所示之 該多工器的一實施態樣,該等輸入與輸出封裝插針的安 1〇排。使用相同的參考數字來參照對應之輸入與輸出。該等 輸入與輸出對該多工器1之一對角線軸2〇對稱安排。這是爲 了確保藉由對該對角線軸20倒裝一多工器180度,兩個多工 器可於一PCB之相對側上堆疊。藉由如此運作,該等輸入2 與輸出3正確排列,藉此若有需要,該等輸入可透過該PCB 15連接一起。藉由確保一第一多工器之該邏輯控制輸入6位在 不同於一第二多工器之該邏輯控制輸入的邏輯狀態,路由 女排傳送至該等輸出之該等輸入會於該等多工器的其中之 一反轉。這表示該等輸入可連接一起,並仍可確保每一多 工裔之正常運作。 20 沿著多工器1之右侧與底側是該等輸入頻道2a至2d。與 母一個輸入頻道2相關聯,會有相對之電壓接地與電壓供應 (例如’個別以G2a與v2a表示)。該等電壓供應與接地之連接 提供該電源供應至與每一個輸入頻道2相關聯之該等輸入 緩衝器交換器7的每一個。該等控制輸入4a與4b個別位於左 16 M321660 側與上側,朗該對角線軸2〇映射。邏輯控制輸入6顯示於 上側。左側之電壓供應v6與該接地連接仏提供一電壓供應 至A檢測為ίο、解碼器η與介面12。該等輸出頻道%、3b 與該對應的電壓接軸電壓健(例如,⑽mG3jv3a表 5不)個別位於左倾上側,並再次對該對角線轴2〇映射。 雖然上述本新型之該實施例中,該多工器以一4 ·· 2多 工器來予以說明,但恨明顯地,對於適切熟於此技者而言, A夕工器可以有任何數量之輸入與輸出。對於兩個多工器 垂直堆豐並具有連接之輸入(一設備具有反轉之輸入)的本 10新型之實施例而言,該等輸入必須對稱安排並且因此必須 位於兩個多工器之多路系統中。除此之外,該等輸入與輸 出之數量僅受限於封裝的考量。 在不悖離該等後附之申請專利範圍的範疇下,對於適 切熟於此技者而言,本新型之其他修改與應用將從本文之 15 教示中而更加明顯。 【圖式簡單說明】 第1圖示意性繪示根據本新型之一實施例的一多工器; 第2圖示意性繪示第丨圖之該多工器的部分; 第3圖示思性緣示第1圖之該多工器的該晶片封裝。 20 【主要元件符號說明】 1·••多工器 5…檢測器/解碼器 2、2a-2d···南頻輸入 6…另一邏輯控制輸入 3···高頻輸出 7、7a、7b·••輪入緩衝器交換器 4、4a、4b···路由安排控制輸入8···切換控制信號 17 M321660 9、9a、9b…輸入級 10…檢測器級 10a、10b…檢測器 ll···解碼器 12…介面 20…對角線轴
18

Claims (1)

  1. M321660 9α 5· 18 年刀Π
    九、申請專利範圍: 第95217096號申請案申請專利範圍修正本 96.05.18. 1.種多工器,其具有Μ個高頻輸入頻道與N個高頻輸出 頻道,該多工器包含: N個路由控制輸入; 女排來於該控制輸入或每一控制輸入接收控制信 唬之一檢測器,該等控制信號指出該等多工器輸入頻道 與輸出頻道間之一所需的連接;以及 一解碼器,其安排來對該等接收之控制信號解碼並 產生切換控制信號,來用以響應該等解碼之控制信號而 選擇性將該等輸入頻道連接至該等輸出頻道; 其中該多工器整合至一單一晶片上。 2·如申請專利範圍第1項所述之多工器,其中該多工器適 於接收該荨輸入頻道上高達3 GHz頻率之輸入信號,與 高達3 GHz頻率之輸出信號。 3.如申請專利範圍第丨項所述之多工器,其中該多工器安 排於一封裝中,藉此該等輸入頻道與該等輸出頻道對該 封裝之一對角線軸對稱地安排。 4·如申請專利範圍第1項所述之多工器,其中每一輸入頻 道連接至一輸入緩衝器交換器,每一個輸入緩衝器交換 1§安排來用以響應該等切換控制信號,而將其相關聯之 輸入頻道連接至一或更多的輸出頻道。 5·如申請專利範圍第4項所述之多工器,其中該等輸入緩 衝器交換器適於用以響應一適當的切換控制信號,而將 19 -M321660
    該輸入頻道與該等輸出頻道中斷連接並操作於~省電〜〜 模式中。 5 6·如申請專利範圍第5項所述之多工器,其中每—個輸入 緩衝器交換器不在該省電模式中時,其適於放大該輸入 頻道上之輸入信號。 7·如申請專利範圍第4項所述之多工器,其中每一個輸入 緩衝器交換器適於呈現與該輸入頻道之該阻抗匹配的 該輸入頻道之一輸入阻抗。 10 8·如申請專利範圍第4項所述之多工器,更包含一介面, 其適於接收來自該解碼器之該等切換控制信號,並產生 該等適當的類比電壓準位以驅動每一輸入緩衝器級中 之該等電晶體。 15 9_如申請專利範圍第丨項所述之多工器,更包含一邏輯控 制輸入,其中該多工器適於根據該邏輯控制輸入上接收 之一邏輯控制信號,來改變所選定的該等輸入頻道與該 荨輸出頻道之連接。 10. 如申請專利範圍第9項所述之多工器,其中改變該邏輯 控制彳§號之狀態可反轉及4輸入頻道與該等輸出頻道 之該連接順序。 20 11. 如申請專利範圍第1項所述之多工器,其中會有一偶數 數量之輸入頻道。 12. 如申請專利範圍第丨項所述之多工器,其中會有一偶數 數量之輸出頻道。 13·如申請專利範圍第丨項所述之多工器,其中會有四個輸 20 la p M321660 ϋ: 年月 - 入頻道與兩個輸出頻道。 14. 如申請專利範圍第1項所述之多工器,其中該等控制信 號包含一直流(DC)電壓準位。 15. 如申請專利範圍第14項所述之多工器,其中該檢測器適 - 5 於檢測該直流(DC)電壓準位是否高於或低於一臨界電 壓。 16. 如申請專利範圍第14項所述之多工器,其中該檢測器適 φ 於對照一臨界值範圍而比較該直流(DC)電壓準位。 17. 如申請專利範圍第1項所述之多工器,其中該等控制信 10 號包含或更包含一交流(AC)電壓信號。 18. 如申請專利範圍第17項所述之多工器,其中該檢測器適 於檢測該交流(AC)電壓信號於一預定頻率時是否高於 或低於一臨界振幅。 19. 如申請專利範圍第18項所述之多工器,其中該預定頻率 15 包含一預定頻帶。 φ 20.如申請專利範圍第17項所述之多工器,其中該等控制信 1 號包含多個交流(AC)電壓信號。 • 21.如申請專利範圍第1項所述之多工器,更包含N個輸出 級,每一輸出級驅動一相關聯輸出頻道。 20 22.如申請專利範圍第21項所述之多工器,其中每一個輸入 頻道能夠連接至每一個輸出級,而每一個輸出級適於以 一輸入頻道上接收之一輸入信號來驅動該相關聯輸出 頻道。 23.如申請專利範圍第21項所述之多工器,其中每一個輸出 21 M321660
    10 98,一5, 18'..: 年刀π 1二 9 級包含至少一個輸出電晶體,藉由比較該輸出電晶體或 每一個輸出電晶體中流動之電流與一參考電流,該輸出 電晶體或每一個輸出電晶體中流動之電流由一低頻回 饋迴路來控制。 24. 如申請專利範圍第21項所述之多工器,其中每一個輸出 級適於呈現與該輸出頻道之該阻抗匹配的該輸出頻道 之一輸出阻抗。 25. —種多工器裝置,其包含一對安裝於一印刷電路板上之 如申請專利範圍第3項所述之多工器,該等多工器放置 於該印刷電路板之相對侧,其中一多工器相對於另一多 工器而繞該對角線軸旋轉180度。 26. 如申請專利範圍第25項所述之多工器裝置,其中該對多 工器之該等輸入頻道透過該印刷電路板而連接一起,形 成具有Μ個輸入頻道與2Ν個輸出頻道之一多工器。 15 22
TW095217096U 2005-11-01 2006-09-25 A multiplexer and a multiplexer apparatus TWM321660U (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
GB0522260A GB2432063B (en) 2005-11-01 2005-11-01 A multiplexer

Publications (1)

Publication Number Publication Date
TWM321660U true TWM321660U (en) 2007-11-01

Family

ID=35516118

Family Applications (2)

Application Number Title Priority Date Filing Date
TW095217096U TWM321660U (en) 2005-11-01 2006-09-25 A multiplexer and a multiplexer apparatus
TW095140180A TWI440304B (zh) 2005-11-01 2006-10-31 多工器

Family Applications After (1)

Application Number Title Priority Date Filing Date
TW095140180A TWI440304B (zh) 2005-11-01 2006-10-31 多工器

Country Status (7)

Country Link
US (1) US20080285586A1 (zh)
EP (1) EP1952648A1 (zh)
JP (1) JP4987877B2 (zh)
CN (2) CN201032727Y (zh)
GB (1) GB2432063B (zh)
TW (2) TWM321660U (zh)
WO (1) WO2007051999A1 (zh)

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB2432063B (en) * 2005-11-01 2009-09-09 Zetex Semiconductors Plc A multiplexer
FR2949592B1 (fr) * 2009-08-26 2017-07-21 Schneider Electric Ind Sas Dispositif de multiplexage, installation de surveillance comportant un tel dispositif et methode de surveillance
JP5007753B2 (ja) * 2010-04-12 2012-08-22 村田機械株式会社 位置センサ
DE102019006293A1 (de) * 2019-09-05 2021-03-11 PatForce GmbH Switchbox
CN110535487A (zh) * 2019-09-19 2019-12-03 三维通信股份有限公司 一种多路信号发送接收方法及多路收发机电路

Family Cites Families (20)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE2514012C2 (de) * 1975-03-29 1979-09-27 Licentia Patent-Verwaltungs-Gmbh, 6000 Frankfurt Monolithisch integrierte halbleiterschaltungsanordnung, insbesondere fuer koppelbausteine von vermittlungssystemen
FR2573939A1 (fr) * 1984-11-23 1986-05-30 Labo Electronique Physique Circuit multiplexeur de signaux integre a quatre voies d'entree
US4635296A (en) * 1985-02-22 1987-01-06 Transkinetic Systems, Inc. Wide bandwidth ultra high stability FM telemetry transmitter
EP0238712A1 (de) * 1986-01-27 1987-09-30 Siemens-Albis Aktiengesellschaft Gesteuerte Umschalter-Matrix
JPH0316496A (ja) * 1989-06-14 1991-01-24 Nippon Telegr & Teleph Corp <Ntt> スイッチモジュール
US5140694A (en) * 1989-08-23 1992-08-18 At&T Bell Laboratories Anti-intrusion defeator and locator for communication satellites
JPH05252130A (ja) * 1992-03-05 1993-09-28 Nec Corp 信号分岐多重回路
JPH0894351A (ja) * 1994-09-29 1996-04-12 Olympus Optical Co Ltd 多点測距装置
JP2697642B2 (ja) * 1994-11-24 1998-01-14 日本電気株式会社 Atm音声符号化装置
US6891424B1 (en) * 1999-09-29 2005-05-10 Telasic Communications, Inc. Monolithic payload IF switch
CN1173472C (zh) * 1999-12-14 2004-10-27 皇家菲利浦电子有限公司 减少电感耦合的电子元件
CN1329411A (zh) * 2001-01-18 2002-01-02 深圳市中兴集成电路设计有限责任公司 多信道维特比译码装置及方法
US7185174B2 (en) * 2001-03-02 2007-02-27 Mtekvision Co., Ltd. Switch complex selectively coupling input and output of a node in two-dimensional array to four ports and using four switches coupling among ports
EP1436930B1 (en) * 2001-08-02 2008-03-26 Infineon Technologies AG Configurable terminal engine
US6804502B2 (en) * 2001-10-10 2004-10-12 Peregrine Semiconductor Corporation Switch circuit and method of switching radio frequency signals
US7401058B2 (en) * 2004-04-29 2008-07-15 University Of Massachusetts Artificial neuron with phase-encoded logic
US7187216B2 (en) * 2004-05-03 2007-03-06 Silicon Laboratories Inc. Phase selectable divider circuit
US7639736B2 (en) * 2004-05-21 2009-12-29 Rambus Inc. Adaptive receive-side equalization
US8040813B2 (en) * 2005-06-02 2011-10-18 International Business Machines Corporation Apparatus and method for reduced loading of signal transmission elements
GB2432063B (en) * 2005-11-01 2009-09-09 Zetex Semiconductors Plc A multiplexer

Also Published As

Publication number Publication date
CN101352050A (zh) 2009-01-21
EP1952648A1 (en) 2008-08-06
GB0522260D0 (en) 2005-12-07
TW200723684A (en) 2007-06-16
WO2007051999A1 (en) 2007-05-10
JP4987877B2 (ja) 2012-07-25
CN101352050B (zh) 2011-12-07
CN201032727Y (zh) 2008-03-05
TWI440304B (zh) 2014-06-01
GB2432063A (en) 2007-05-09
GB2432063B (en) 2009-09-09
US20080285586A1 (en) 2008-11-20
JP2009514472A (ja) 2009-04-02

Similar Documents

Publication Publication Date Title
TWM321660U (en) A multiplexer and a multiplexer apparatus
US9941909B2 (en) Multiple input and multiple output switch networks
WO2005008508A3 (en) Multi-protocol port
WO2007088732A1 (ja) 複合高周波部品および移動体通信装置
TW200832802A (en) High-frequency switch circuit
US8718572B2 (en) Reconfigurable RF switch die
JP2008306758A (ja) 高周波モジュール
US7579689B2 (en) Integrated circuit package, and a method for producing an integrated circuit package having two dies with input and output terminals of integrated circuits of the dies directly addressable for testing of the package
KR101452063B1 (ko) 프론트 엔드 모듈
CN109997311B (zh) 布线基板、耦合器模块以及通信装置
US9531339B2 (en) Integrated circuit for transmitting and receiving an RF signal
US8611948B2 (en) Signal processing apparatus
JP2009514472A5 (zh)
US9467197B2 (en) Front end circuit
JP2010212962A (ja) 高周波部品およびそれを用いた通信装置
JP4147827B2 (ja) 高周波スイッチ回路、およびこれを用いた通信機器
JP4591179B2 (ja) 通信用無線機およびこれに用いる送受信回路、および半導体集積回路装置
EP1157467A1 (en) Electronic component with reduced inductive coupling
KR20110097711A (ko) 제어 핀 전원 공급식 아날로그 스위치
JP2006324359A (ja) 半導体チップ及び半導体装置
JPS63301546A (ja) 半導体集積回路
WO2010116897A1 (ja) 複合電子部品
CN117749152A (zh) 射频开关芯片片上模拟地与射频地连接电路及封装结构
JP2008048450A (ja) 高周波モジュール
JP2005287085A (ja) 送受信端回路装置

Legal Events

Date Code Title Description
MK4K Expiration of patent term of a granted utility model