TWI440304B - 多工器 - Google Patents
多工器 Download PDFInfo
- Publication number
- TWI440304B TWI440304B TW095140180A TW95140180A TWI440304B TW I440304 B TWI440304 B TW I440304B TW 095140180 A TW095140180 A TW 095140180A TW 95140180 A TW95140180 A TW 95140180A TW I440304 B TWI440304 B TW I440304B
- Authority
- TW
- Taiwan
- Prior art keywords
- multiplexer
- input
- output
- channels
- channel
- Prior art date
Links
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K17/00—Electronic switching or gating, i.e. not by contact-making and –breaking
- H03K17/002—Switching arrangements with several input- or output terminals
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L25/00—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
- H01L25/03—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
- H01L25/10—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices having separate containers
- H01L25/105—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices having separate containers the devices being of a type provided for in group H01L27/00
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K17/00—Electronic switching or gating, i.e. not by contact-making and –breaking
- H03K17/16—Modifications for eliminating interference voltages or currents
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K17/00—Electronic switching or gating, i.e. not by contact-making and –breaking
- H03K17/16—Modifications for eliminating interference voltages or currents
- H03K17/161—Modifications for eliminating interference voltages or currents in field-effect transistor switches
- H03K17/162—Modifications for eliminating interference voltages or currents in field-effect transistor switches without feedback from the output circuit to the control circuit
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K1/00—Printed circuits
- H05K1/18—Printed circuits structurally associated with non-printed electric components
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2225/00—Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
- H01L2225/03—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F3/00—Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
- H03F3/72—Gated amplifiers, i.e. amplifiers which are rendered operative or inoperative by means of a control signal
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Electronic Switches (AREA)
- Combinations Of Printed Boards (AREA)
Description
本發明係有關一種多工器。特別是,但非專屬地,本發明係有關一種安排來將一或更多輸入頻道選擇性連接至一或更多輸出頻道之高頻(HF)多工器。
一種多工器安排來用以響應一或更多控制信號而選擇性將輸入頻道連接至輸出頻道。例如,一4:2多工器安排來用以響應供應至該多工器之控制信號而選擇性將4個輸入頻道連接至2個輸出頻道。該等控制信號典型地從外部電路供應至該多工器。可以有任何數量之輸入頻道與輸出頻道。一多工器可安排來將多個輸入頻道選擇性連接至較少的輸出頻道。或者,一多工器可安排來將一或更多輸入頻道選擇性連接至較多數量的輸出頻道。
多工器通常使用於電腦與其他電子設備中,以便對,例如一資料匯流排上之不同元件間的信號路由安排,來降低所需連接之數量。多工器通常亦使用於通信網路中,以降低需用於長距離通信之頻道數量,因此提供節省成本。
一多工器中,期待能夠將任何選定之輸入頻道連接至任何選定之輸出頻道。針對適於承載HF信號之多工器,當該頻率增加時,欲維持頻道間之隔離會變得更加困難。若該等頻道無法適當隔離,則串音干擾會發生於頻道之間。為了達到頻率超過100MHz之信號,良好的隔離變得特別困難,當該頻率增加時,串音干擾會變得更加普遍。
著名的HF多工器典型包含內建於一印刷電路板之多個離散元件。就本身而言,由於彼此靠近或跨越運作之該等元件間的信號路徑,當互連該等元件時會出現問題。當該等信號頻道之數量增加時會變得更有問題。
本發明之一目的是排除或減輕不論於本文或其他文章中識別之習知技術的一或更多該等問題。
根據本發明之一第一觀點,提供一種具有M個高頻輸入頻道與N個高頻輸出頻道之多工器,其包含:N個路由安排控制輸入;安排來於該控制輸入端或每一控制輸入端接收控制信號之一檢測器,該等控制信號指出該等多工器之輸入頻道與輸出頻道間之一所需的連接;以及一解碼器,其安排來對該等接收之控制信號解碼並產生切換控制信號,用以響應該等解碼之控制信號而選擇性將該等輸入頻道連接至該等輸出頻道;其中該多工器整合至一單一晶片中。
本發明之實施例的一優點是,藉由將該檢測器與該解碼器整合於一單一晶片上,可減少頻道間串音干擾之問題。這是因為會簡化安裝該多工器之一印刷電路板的該頻道路由安排需求。藉由將該整個檢測器/解碼器功能與每一頻道之一單一控制插針整合,該PCB設計的複雜性會降低,提供節省成本。此外,這會降低該多工器上所需之插針數量,降低該晶片、封裝與電路板大小,再次提供節省成本。
較佳情況是,該多工器適於接收該等輸入頻道上高達3 GHz頻率之輸入信號,並輸出高達3 GHz頻率之輸出信號。
較佳情況是,該多工器安排於一封裝中,藉此該等輸入信號與輸出信號對該封裝之一對角線軸而對稱安排。有利情況是,此促進於一印刷電路板之每一側上堆疊兩個多工器。一個多工器可對該對角線軸旋轉180度。
較佳情況是,每一個輸入頻道連接至一輸入緩衝器交換器,每一個輸入緩衝器交換器安排來用以響應該等切換控制信號,而將其相關聯之輸入頻道連接至一或更多個輸出頻道。
該等輸入緩衝器交換器可適於將該輸入頻道從該等輸出頻道中斷連線,並用以響應一適當的切換控制信號而操作於一省電模式中。每一個輸入緩衝器交換器未處於該省電模式時,其可適於放大輸入頻道中之輸入信號。較佳情況是,每一個輸入緩衝器交換器適於呈現與該輸入頻道阻抗匹配之該輸入頻道的一輸入阻抗。
較佳情況是,該多工器更包含一介面,其適於接收來自該解碼器之該等切換控制信號,並產生該等適當的類比電壓準位以驅動每一輸入緩衝器級中之該等電晶體。
較佳情況是,該多工器更包含一邏輯控制輸入,其中該多工器適於根據該邏輯控制輸入上接收之一邏輯控制信號,來改變所選定的改等輸入頻道與該等輸出頻道之連接。改變該邏輯控制信號之狀態可反轉改等輸入頻道與該等輸出頻道之該連接順序。
會有一偶數數量之輸入頻道。會有一偶數數量之輸出頻道。會有四個輸入頻道與兩個輸出頻道。
該等控制信號可包含一DC電壓準位。該檢測器適於檢測該DC電壓準位是否高於或低於一臨界電壓。該檢測器可適於對照一臨界值範圍而比較該DC電壓準位。
該等控制信號包含或更包含一AC電壓信號。該檢測器可適於檢測該AC電壓信號於一預定頻率時是否高於或低於一臨界振幅。該預定頻率可包含一預定頻帶。該等控制信號可包含多個AC電壓信號。
較佳情況是,該多工器更包含N個輸出級,每一輸出級驅動一相關聯輸出頻道。每一個輸入頻道能夠連接至每一個輸出級,而每一個輸出級適於以一輸入頻道上接收之一輸入信號來驅動該相關聯輸出頻道。
每一個輸出級可包含至少一個輸出電晶體,藉由比較該輸出電晶體或每一個輸出電晶體中流動之電流與一參考電流,該輸出電晶體或每一個輸出電晶體中流動之電流由一低頻回饋迴路來控制。
較佳情況是,每一個輸出級適於呈現與該輸出頻道之該阻抗匹配的該輸出頻道之一輸出阻抗。
根據本發明之一第二觀點,提供包含如申請專利範圍第3項,安裝於一印刷電路板之一對多工器的一多工器裝置,該等多工器放置於該印刷電路板之相對側,其中一多工器相關另一多工器而對一對角線軸旋轉180度。
透過形成具有M個輸入與2N個輸出之一多工器的該印刷電路板,該多工器對之該等輸入可共同連接。
本發明係有關一種具有M個高頻輸入頻道與N個高頻輸出頻道之多工器,包含:N個路由安排控制輸入;安排來於該控制輸入端或每一控制輸入端接收控制信號之一檢測器,該等控制信號指出該等多工器輸入頻道與輸出頻道間之一所需的連接;以及一解碼器,其安排來對該等接收之控制信號解碼並產生切換控制信號,來用以響應該等解碼之控制信號而選擇性將該等輸入頻道連接至該等輸出頻道;其中該多工器整合至一單一晶片上。
本發明將僅經由範例,參照該等伴隨圖式來說明,其中:第1圖示意性繪示根據本發明之一實施例的一多工器;第2圖示意性繪示第1圖之該多工器的部分;第3圖示意性繪示第1圖之該多工器的該晶片封裝。
HF多工器設計中之一關鍵參數是該等輸入與輸出頻道間之隔離。由於該積體電路中、安裝該積體電路之該封裝中產生耦合現象,以及由於該封裝安裝於一印刷電路板上之方式,則可能會發生交叉頻道之干擾。針對根據本發明之一實施例的多工器而言,該等輸入與輸出頻道間之該隔離會最大化。特別是,此可藉由考量到下列事實來達成,該積體電路布局與該封裝選擇、以及插針配置形成該積體電路設計之一重要部分,以及應整體塑造成HF不穩定性不再是一危害之頻率的程度。根據本發明之一實施例的多工器設計來於3 GHz運作。因此,高達約5 GHz之該多工器的塑造可確保該多工器符合該需求設備之參數並提供HF穩定性。其他重要參數包括該寬頻增益平度、輸入與輸出阻抗以及該雜訊與失真之效能。該等參數可藉由根據該類多工器模型來設計該多工器而最佳化。
第1圖顯示根據本發明之一實施例,作為一單一晶片來與予以製造之一4:2 HF多工器。該多工器1具有四個HF輸入2(個別表示為2a至2d)與兩個HF輸出3(個別表示為3a與3b)。該多工器1具有兩個路由安排控制輸入4(個別表示為4a與4b)。該等路由安排控制輸入4提供控制信號至一檢測器/解碼器5。檢測器/解碼器5亦具有一另一邏輯控制輸入6。如下所說明,邏輯控制輸入6允許該等HF輸入2之該序列作邏輯反轉。
該檢測器/解碼器5適於檢測以單一或多個AC頻率與/或一DC準位的型式,於該等路由安排控制輸入4接收之控制信號。該等控制信號從控制該多工器之外部電路(未顯示)提供至該多工器1。第1圖中所示之該發明的一實施例中,該等控制信號設置於該等路由安排控制線路4上來作為一DC準位與/或作為一AC頻率。
例如,該檢測器/解碼器5可針對每一個插針,適於檢測一單一DC準位與一單一AC準位。若該受檢測之DC準位小於或等於14V,則其對應邏輯低準位。該AC信號可於約22 kHz之一通帶中測量。若該AC信號之該振幅大於或等於300mVpp,則其對應邏輯高準位。若該AC信號之該振幅小於或等於100mVpp,則其對應邏輯低準位。
適切熟於此技者將體認,該檢測器/解碼器5可安排來於其他頻率或其他頻率附近同時檢測AC信號。該檢測器/解碼器5可進一步安排來區分對應不同輸入值之一DC電壓準位的範圍。該檢測器/解碼器5安排來檢測之該等DC與AC信號可改變一段時間。
此方式中,該檢測器/解碼器能夠根據每一個路由安排控制輸入4上之多個DC與AC信號是否存在,來接收多個位元控制信號。
供應至每一個路由安排控制輸入4之該等DC與AC信號可個別替代地參照為極化與單音信號。該等HF輸入2由一輸入緩衝器交換器7來接收。輸入緩衝器交換器7由用以響應該等路由安排控制輸入4接收之該等控制信號,而由該檢測器/解碼器5供應之切換控制信號8來加以控制。該等切換控制信號8選擇性將該等HF輸入切換至兩個輸出級9(個別表示為9a與9b)。輸入緩衝器交換器7亦預先放大該等HF輸入信號。輸出級9於該等HF輸出3提供該等輸出信號。
雖然可提供額外的路由安排控制輸入,但每一個HF輸出頻道13僅需要一個路由安排控制輸入4。這是因為每一個路由安排控制輸入4承載DC與AC成分之型式的多個控制信號。該檢測器/解碼器之功能性是該多工器之該意欲應用特有的。第1圖之該示範實施例可簡單延伸至任何數量的輸入與輸出。這是因為該等控制信號是從外部供應至每一個路由安排控制輸入4。該解碼器可簡單修改來適於其他輸入與輸出的組合。
亦可使用其他AC發信號的方法,其需要該檢測器/解碼器5之修改。本發明並不侷限於任何特定的發信號方法。第1圖之該等路由安排控制輸入與信號的安排僅作為示範使用。
藉由將該檢測器/解碼器5與每一個輸出頻道3之一單一路由安排控制輸入4整合,該PCB設計之複雜性與成本可得以降低,這是因為不需外部元件,可節省電路板空間與元件成本。
該等輸出級9提供該等HF輸出信號之進一步放大與線性驅動能力,藉此典型使用上,不需要該多工器1外部之一額外HF線性驅動器。此排除對該PCB之進一步放大的需求,並因此降低使用該多工器1之系統的複雜性與成本。
現參照第2圖,此更詳細繪示該多工器之該等元件。第1圖之該檢測器/解碼器5分為一檢測器級10與一解碼器11。該檢測器級10包含兩個分開的檢測器10a與10b,每一個具有該等路由安排控制輸入4a與4b之一輸入。該等檢測器10a、10b個別檢測該等路由安排控制輸入4a與4b上之該等控制信號,並將該等檢測之控制信號傳至該解碼器11。
每一個檢測器10a、10b接收一組合的電壓準位與AC信號之一輸入。每一個檢測器獨立檢查以觀察該DC準位是否高於或低於一應用特定臨界值(例如,14V),並檢查該AC信號是否高於或低於一特定振幅,以及其是否位於一可接受的頻率範圍(例如,22 kHz時≧300 mVpp)。該等檢測器亦設置安排來拒絕可能存在的其他干擾信號之輸入濾波器。
從該檢測器10傳至該解碼器11之該等檢測控制信號是數位信號,並可位於多條控制線上。該解碼器11對該等控制信號解碼並產生該所欲之真值表。解碼器11具有一另一輸入、一邏輯控制輸入6。邏輯控制輸入6用來作為反轉每一個輸出頻道3之該真值表,藉此該邏輯控制輸入6之該邏輯狀態改變時,針對每一個輸出頻道選定之該輸入頻道2會改變。第1圖與第2圖之該4:2多工器的真值表如下所示:
該等解碼信號傳至該介面12。該介面12將該等數位解碼信號轉換為該等適當的類比準位,以驅動該輸入緩衝器交換器7中之該等類比交換器。該輸入緩衝器交換器7所需之該等類比驅動電壓是應用特有的。
輸入緩衝器交換器7,第1圖中顯示為一單一元件,實際上針對每一個HF輸入2a至2d,包含一分開的輸入緩衝器交換器(個別表示為7a至7d)。根據由該介面傳至每一個輸入緩衝器交換器之該等切換控制信號8,該等輸入緩衝器交換器可將該HF輸入信號傳至該等輸出級9a或9b的其中之一或兩者。該等切換控制信號8可於多條控制線上傳至每一個輸入緩衝器交換器7。
該多工器1設有靜電放電(ESD)保護電路,以預防發生於該等內部元件之危害。該等ESD保護電路連接至該等輸入頻道2、輸出頻道3、路由安排控制輸入4與該邏輯控制輸入6之每一個。
該等輸入緩衝器交換器7受安排,藉此如來自該介面12之該等控制信號所判定,其將該個別HF輸入2上之該信號連接至該第一輸出級9a、該第二輸出級9b、或兩者皆不連接。當一輸入緩衝器交換器安排來不將其輸入傳至一輸出級時,其可設定為一省電模式。該省電模式中,該輸入緩衝器交換器中之該信號電路的未使用部分,會切換至一零電源靜止設定。此關閉該正常的輸入級並切換該輸入緩衝器交換器7之輸出級,以及開啟一替代的低電源主動輸入級,其維持與該輸入頻道2匹配所需之該輸入阻抗。
當一輸入緩衝器交換器7需對其輸入信號路由安排傳送至一輸出級9時,則一內部預先放大器會呈現與該輸入頻道適當匹配之輸入阻抗,並放大具有一可接受的雜訊效能之該HF信號。第1圖與第2圖所示之本發明之該實施例中,該雜訊效能可少於或等於15 dB。每一個輸入緩衝器交換器7之該輸入阻抗可選擇來與該連接之HF輸入頻道2的特性匹配(標稱值為50歐姆)。
該放大之輸入信號會呈現於兩個切換緩衝器級(該輸入緩衝器交換器7之內部),根據從該介面12接收之該等切換控制信號8,其中兩者、其中之一受致動或兩者皆不受致動。每一個切換緩衝器級具有連接至該等輸出級9其中之一的一輸出,藉此每一個輸出級9具有連接至該等輸入緩衝器交換器7之每一個的一輸入。若該輸入緩衝器交換器7之該輸入不路由安排傳送至該等輸出級9的其中之一或兩者,則該信號會被該等切換緩衝器級的其中之一或兩者阻隔。
該等輸入緩衝器交換器由從該介面12接收之該等切換控制信號8來控制,因此最後由該檢測器10檢測之該等控制信號來控制。
該多工器1之該HF功能性設計來針對一封裝對角線而對稱。該多工器1受安排來藉此一多工器對可於一PCB之每一側上垂直堆疊,以提供兩個4:2多工器之一小型因數封裝。或選擇,該等輸入2可透過該電路板而電氣連接一起。當該等輸入2因此連接時,此提供一4:4多工器,其具有與該等兩個分開的設備相同的真值表。當其不如此連接時,此提供兩個獨立的4:2多工器。
該封裝對稱之選擇是針對一對角線,藉此針對一4:2多工器而言,該等兩個輸出可位於一四組封裝之鄰近側上,而該等四個輸入可位於另一對之鄰近側。該等輸入與該等輸出相距越遠越好時,該封裝隔離之貢獻因此是一最大值。以此方式堆疊該等多工器有助於提供一簡單且有效率之電路板布局。針對所有四個多工器輸出頻道之真值表如以上兩個多工器所示。既然該PCB之相對側上的設備相對另一個是倒裝,則藉由選擇該邏輯控制輸入6之相對邏輯狀態,該等輸入之相同序列可得以回復。該真值表(其中3x_1、4x_1與3x_2、4x_2個別參照該PCB之相對側)可以是:
該等輸出不需是對稱安排,因為其彼此獨立使用。該範例中,既然有兩個輸出,則其於該最佳插針安排中是對稱的。
該等輸出級9一直是主動。亦即,每一個輸出級9一直由一選定的輸入緩衝器交換器7來驅動。每一個輸出級接收來自該等四個輸入緩衝器交換器7之該主動交換器的一信號,並驅動連接至該輸出頻道3,具有一適當的匹配輸出阻抗(該範例中標稱值為75歐姆)與低失真(該範例中,典型第三階失真(IP3)約為16 dBm)之該輸出負載。
該等輸出級9中之該等輸出電晶體中的電流由一低頻回饋迴路來控制。該低頻回饋迴路迫使該實際電流進入對照一參考電流之該所欲的準位。此允許具有相當不規則之供應電壓的操作。該通帶中之該等輸出級的效能由負向回饋來判定,其亦提供每一個輸出級9之一受控輸入阻抗,如同由該等輸入緩衝器交換器7之該輸出所視那般。此減少該等輸入緩衝器交換器7與該等輸出級9之相互依靠性。
現參照第3圖,此示意性繪示針對第1圖與第2圖所示之該多工器的一實施態樣,該等輸入與輸出封裝插針的安排。使用相同的參考數字來參照對應之輸入與輸出。該等輸入與輸出對該多工器1之一對角線軸20對稱安排。這是為了確保藉由對該對角線軸20倒裝一多工器180度,兩個多工器可於一PCB之相對側上堆疊。藉由如此運作,該等輸入2與輸出3正確排列,藉此若有需要,該等輸入可透過該PCB連接一起。藉由確保一第一多工器之該邏輯控制輸入6位在不同於一第二多工器之該邏輯控制輸入的邏輯狀態,路由安排傳送至該等輸出之該等輸入會於該等多工器的其中之一反轉。這表示該等輸入可連接一起,並仍可確保每一多工器之正常運作。
沿著多工器1之右側與底側是該等輸入頻道2a至2d。與每一個輸入頻道2相關聯,會有相對之電壓接地與電壓供應(例如,個別以G2 a
與V2 a
表示)。該等電壓供應與接地之連接提供該電源供應至與每一個輸入頻道2相關聯之該等輸入緩衝器交換器7的每一個。該等控制輸入4a與4b個別位於左側與上側,並對該對角線軸20映射。邏輯控制輸入6顯示於上側。左側之電壓供應V6
與該接地連接G6
提供一電壓供應至該檢測器10、解碼器11與介面12。該等輸出頻道3a、3b與該對應的電壓接地與電壓供應(例如,個別以G3 a
與V3 a
表示)個別位於左側與上側,並再次對該對角線軸20映射。
雖然上述本發明之該實施例中,該多工器以一4:2多工器來予以說明,但很明顯地,對於適切熟於此技者而言,該多工器可以有任何數量之輸入與輸出。對於兩個多工器垂直堆疊並具有連接之輸入(一設備具有反轉之輸入)的本發明之實施例而言,該等輸入必須對稱安排並且因此必須位於兩個多工器之多路系統中。除此之外,該等輸入與輸出之數量僅受限於封裝的考量。
在不悖離該等後附之申請專利範圍的範疇下,對於適切熟於此技者而言,本發明之其他修改與應用將從本文之教示中而更加明顯。
1...多工器
2、2a-2d...高頻輸入
3...高頻輸出
4、4a、4b...路由安排控制輸入
5...檢測器/解碼器
6...另一邏輯控制輸入
7、7a、7b...輸入緩衝器交換器
8...切換空制信號
9、9a、9b...輸入級
10...檢測器級
10a、10b...檢測器
11...解碼器
12...介面
20...對角線軸
第1圖示意性繪示根據本發明之一實施例的一多工器;第2圖示意性繪示第1圖之該多工器的部分;第3圖示意性繪示第1圖之該多工器的該晶片封裝。
1...多工器
2a-2d...高頻輸入
3...高頻輸出
4a、4b...路由安排控制輸入
5...檢測器/解碼器
6...另一邏輯控制輸入
7...輸入緩衝器交換器
8...切換控制信號
9a、9b...輸入級
Claims (23)
- 一種具有M個高頻輸入頻道與N個高頻輸出頻道之多工器,包含:N個路由安排控制輸入;安排來於該控制輸入端或每一控制輸入端接收控制信號之一檢測器,該等控制信號指出該等多工器輸入頻道與輸出頻道間之一所需的連接;以及一解碼器,其安排來對該等接收之控制信號解碼並產生切換控制信號,來用以響應該等解碼之控制信號而選擇性將該等輸入頻道連接至該等輸出頻道;其中該多工器整合至一單一晶片上,其中:每一輸入頻道連接至一輸入緩衝器交換器,每一個輸入緩衝器交換器安排來用以響應該等切換控制信號,而將其相關聯之輸入頻道連接至一或更多的輸出頻道;該等輸入緩衝器交換器適於用以響應一適當的切換控制信號,而將該輸入頻道與該等輸出頻道中斷連接並操作於一省電模式中,以及每一個輸入緩衝器交換器不在該省電模式中時,其適於放大該輸入頻道上之輸入信號。
- 如申請專利範圍第1項之多工器,其中該多工器適於接收該等輸入頻道上高達3GHz頻率之輸入信號,與輸出高達3GHz頻率之輸出信號。
- 如申請專利範圍第1項或第2項之多工器,其中該多工器 安排於一封裝體中,藉此該等輸入頻道與該等輸出頻道對該封裝體之一對角線軸對稱地安排。
- 如申請專利範圍第1項之多工器,其中每一個輸入緩衝器交換器適於呈現與該輸入頻道之該阻抗匹配的該輸入頻道之一輸入阻抗。
- 如申請專利範圍第1項之多工器,更包含一介面,其適於接收來自該解碼器之該等切換控制信號,並產生該等適當的類比電壓準位以驅動每一輸入緩衝器級中之該等電晶體。
- 如申請專利範圍第1項之多工器,更包含一邏輯控制輸入,其中該多工器適於根據該邏輯控制輸入上接收之一邏輯控制信號,來改變所選定的該等輸入頻道與該等輸出頻道之連接。
- 如申請專利範圍第6項之多工器,其中改變該邏輯控制信號之狀態可反轉該等輸入頻道與該等輸出頻道之該連接順序。
- 如申請專利範圍第1項之多工器,其中會有一偶數數量之輸入頻道。
- 如申請專利範圍第1項之多工器,其中會有一偶數數量之輸出頻道。
- 如申請專利範圍第1項之多工器,其中會有四個輸入頻道與兩個輸出頻道。
- 如申請專利範圍第1項之多工器,其中該等控制信號包含一DC電壓準位。
- 如申請專利範圍第11項之多工器,其中該檢測器適於檢測該DC電壓準位是否高於或低於一臨界電壓。
- 如申請專利範圍第11項或第12項之多工器,其中該檢測器適於將該DC電壓準位與一臨界值範圍比較。
- 如申請專利範圍第1項之多工器,其中該等控制信號包含或更包含一AC電壓信號。
- 如申請專利範圍第14項之多工器,其中該檢測器適於檢測該AC電壓信號於一預定頻率時是否高於或低於一臨界振幅。
- 如申請專利範圍第15項之多工器,其中該預定頻率包含一預定頻帶。
- 如申請專利範圍第14項之多工器,其中該等控制信號包含多個AC電壓信號。
- 如申請專利範圍第1項之多工器,更包含N個輸出級,每一輸出級驅動一相關聯輸出頻道。
- 如申請專利範圍第18項之多工器,其中每一個輸入頻道能夠連接至每一個輸出級,而每一個輸出級適於以一輸入頻道上接收之一輸入信號來驅動該相關聯輸出頻道。
- 如申請專利範圍第18項或第19項之多工器,其中每一個輸出級包含至少一個輸出電晶體,藉由比較該輸出電晶體或每一個輸出電晶體中流動之電流與一參考電流,該輸出電晶體或每一個輸出電晶體中流動之電流由一低頻回饋迴路來控制。
- 如申請專利範圍第18項之多工器,其中每一個輸出級適 於呈現與該輸出頻道之該阻抗匹配的該輸出頻道之一輸出阻抗。
- 一種多工器裝置,其包含安裝於一印刷電路板如申請專利範圍第3項之一對多工器,該等多工器放置於該印刷電路板之相對側,其中一多工器相關另一多工器而對一對角線軸旋轉180度。
- 如申請專利範圍第22項之多工器裝置,其中該對多工器之該等輸入透過該印刷電路板而連接一起,形成具有M個輸入與2N個輸出之一多工器。
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
GB0522260A GB2432063B (en) | 2005-11-01 | 2005-11-01 | A multiplexer |
Publications (2)
Publication Number | Publication Date |
---|---|
TW200723684A TW200723684A (en) | 2007-06-16 |
TWI440304B true TWI440304B (zh) | 2014-06-01 |
Family
ID=35516118
Family Applications (2)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW095217096U TWM321660U (en) | 2005-11-01 | 2006-09-25 | A multiplexer and a multiplexer apparatus |
TW095140180A TWI440304B (zh) | 2005-11-01 | 2006-10-31 | 多工器 |
Family Applications Before (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW095217096U TWM321660U (en) | 2005-11-01 | 2006-09-25 | A multiplexer and a multiplexer apparatus |
Country Status (7)
Country | Link |
---|---|
US (1) | US20080285586A1 (zh) |
EP (1) | EP1952648A1 (zh) |
JP (1) | JP4987877B2 (zh) |
CN (2) | CN201032727Y (zh) |
GB (1) | GB2432063B (zh) |
TW (2) | TWM321660U (zh) |
WO (1) | WO2007051999A1 (zh) |
Families Citing this family (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
GB2432063B (en) * | 2005-11-01 | 2009-09-09 | Zetex Semiconductors Plc | A multiplexer |
FR2949592B1 (fr) * | 2009-08-26 | 2017-07-21 | Schneider Electric Ind Sas | Dispositif de multiplexage, installation de surveillance comportant un tel dispositif et methode de surveillance |
JP5007753B2 (ja) * | 2010-04-12 | 2012-08-22 | 村田機械株式会社 | 位置センサ |
DE102019006293A1 (de) * | 2019-09-05 | 2021-03-11 | PatForce GmbH | Switchbox |
CN110535487A (zh) * | 2019-09-19 | 2019-12-03 | 三维通信股份有限公司 | 一种多路信号发送接收方法及多路收发机电路 |
Family Cites Families (20)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE2514012C2 (de) * | 1975-03-29 | 1979-09-27 | Licentia Patent-Verwaltungs-Gmbh, 6000 Frankfurt | Monolithisch integrierte halbleiterschaltungsanordnung, insbesondere fuer koppelbausteine von vermittlungssystemen |
FR2573939A1 (fr) * | 1984-11-23 | 1986-05-30 | Labo Electronique Physique | Circuit multiplexeur de signaux integre a quatre voies d'entree |
US4635296A (en) * | 1985-02-22 | 1987-01-06 | Transkinetic Systems, Inc. | Wide bandwidth ultra high stability FM telemetry transmitter |
EP0238712A1 (de) * | 1986-01-27 | 1987-09-30 | Siemens-Albis Aktiengesellschaft | Gesteuerte Umschalter-Matrix |
JPH0316496A (ja) * | 1989-06-14 | 1991-01-24 | Nippon Telegr & Teleph Corp <Ntt> | スイッチモジュール |
US5140694A (en) * | 1989-08-23 | 1992-08-18 | At&T Bell Laboratories | Anti-intrusion defeator and locator for communication satellites |
JPH05252130A (ja) * | 1992-03-05 | 1993-09-28 | Nec Corp | 信号分岐多重回路 |
JPH0894351A (ja) * | 1994-09-29 | 1996-04-12 | Olympus Optical Co Ltd | 多点測距装置 |
JP2697642B2 (ja) * | 1994-11-24 | 1998-01-14 | 日本電気株式会社 | Atm音声符号化装置 |
US6891424B1 (en) * | 1999-09-29 | 2005-05-10 | Telasic Communications, Inc. | Monolithic payload IF switch |
CN1173472C (zh) * | 1999-12-14 | 2004-10-27 | 皇家菲利浦电子有限公司 | 减少电感耦合的电子元件 |
CN1329411A (zh) * | 2001-01-18 | 2002-01-02 | 深圳市中兴集成电路设计有限责任公司 | 多信道维特比译码装置及方法 |
US7185174B2 (en) * | 2001-03-02 | 2007-02-27 | Mtekvision Co., Ltd. | Switch complex selectively coupling input and output of a node in two-dimensional array to four ports and using four switches coupling among ports |
DE60225823T2 (de) * | 2001-08-02 | 2009-04-09 | Infineon Technologies Ag | Konfigurierbare endstellen maschine |
US6804502B2 (en) * | 2001-10-10 | 2004-10-12 | Peregrine Semiconductor Corporation | Switch circuit and method of switching radio frequency signals |
US7401058B2 (en) * | 2004-04-29 | 2008-07-15 | University Of Massachusetts | Artificial neuron with phase-encoded logic |
US7187216B2 (en) * | 2004-05-03 | 2007-03-06 | Silicon Laboratories Inc. | Phase selectable divider circuit |
US7639736B2 (en) * | 2004-05-21 | 2009-12-29 | Rambus Inc. | Adaptive receive-side equalization |
US8040813B2 (en) * | 2005-06-02 | 2011-10-18 | International Business Machines Corporation | Apparatus and method for reduced loading of signal transmission elements |
GB2432063B (en) * | 2005-11-01 | 2009-09-09 | Zetex Semiconductors Plc | A multiplexer |
-
2005
- 2005-11-01 GB GB0522260A patent/GB2432063B/en not_active Expired - Fee Related
-
2006
- 2006-09-25 TW TW095217096U patent/TWM321660U/zh not_active IP Right Cessation
- 2006-10-27 CN CNU2006201571364U patent/CN201032727Y/zh not_active Expired - Fee Related
- 2006-10-30 CN CN2006800499579A patent/CN101352050B/zh active Active
- 2006-10-30 EP EP06794941A patent/EP1952648A1/en not_active Withdrawn
- 2006-10-30 WO PCT/GB2006/004040 patent/WO2007051999A1/en active Application Filing
- 2006-10-30 JP JP2008538399A patent/JP4987877B2/ja not_active Expired - Fee Related
- 2006-10-30 US US12/092,245 patent/US20080285586A1/en not_active Abandoned
- 2006-10-31 TW TW095140180A patent/TWI440304B/zh active
Also Published As
Publication number | Publication date |
---|---|
WO2007051999A1 (en) | 2007-05-10 |
CN101352050B (zh) | 2011-12-07 |
TW200723684A (en) | 2007-06-16 |
CN201032727Y (zh) | 2008-03-05 |
TWM321660U (en) | 2007-11-01 |
GB2432063A (en) | 2007-05-09 |
JP4987877B2 (ja) | 2012-07-25 |
JP2009514472A (ja) | 2009-04-02 |
GB0522260D0 (en) | 2005-12-07 |
EP1952648A1 (en) | 2008-08-06 |
US20080285586A1 (en) | 2008-11-20 |
GB2432063B (en) | 2009-09-09 |
CN101352050A (zh) | 2009-01-21 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
TWI440304B (zh) | 多工器 | |
TWI392067B (zh) | 具有至少一具有可選擇的複數個輸出入功能之接合墊的積體電路裝置 | |
US7514952B2 (en) | I/O circuitry for reducing ground bounce and VCC sag in integrated circuit devices | |
EP2056547B1 (en) | An interface circuit that can switch between single-ended transmission and differential transmission | |
US20110029701A1 (en) | Physical Layer Interface for Computing Devices | |
US6963219B1 (en) | Programmable differential internal termination for a low voltage differential signal input or output buffer | |
US20050193302A1 (en) | Test switching circuit for a high speed data interface | |
US9735145B2 (en) | Electrostatic discharge protection for a balun | |
KR101452063B1 (ko) | 프론트 엔드 모듈 | |
JP2002057270A (ja) | チップ積層型半導体装置 | |
US9780744B2 (en) | Transceiver circuit for communicating differential and single-ended signals via transmission lines | |
JP5157933B2 (ja) | 信号切換回路 | |
JPH08298689A (ja) | 通信処理装置、及びこれを有するプログラマブルコントローラ | |
JPH06268505A (ja) | 半導体集積回路 | |
JP5218089B2 (ja) | 信号切換回路 | |
JP3218914B2 (ja) | 信号線の終端回路 | |
US20070146175A1 (en) | Transmission system and method | |
US20220286128A1 (en) | Terminal resistance circuit, chip and chip communication device | |
JPS63301546A (ja) | 半導体集積回路 | |
JP2006324359A (ja) | 半導体チップ及び半導体装置 | |
TW202209820A (zh) | 不具有耦接常開電源之佈線路徑之隔離電路 | |
JP2008027280A (ja) | 信号伝送回路 | |
US9264009B2 (en) | AC coupling circuit with hybrid switches and constant load | |
US8304813B2 (en) | Connection between an I/O region and the core region of an integrated circuit | |
US6320475B1 (en) | Printed circuit board suppressing ringing in signal waveforms |