TWI805791B - 複數通道串化器裝置 - Google Patents
複數通道串化器裝置 Download PDFInfo
- Publication number
- TWI805791B TWI805791B TW108122768A TW108122768A TWI805791B TW I805791 B TWI805791 B TW I805791B TW 108122768 A TW108122768 A TW 108122768A TW 108122768 A TW108122768 A TW 108122768A TW I805791 B TWI805791 B TW I805791B
- Authority
- TW
- Taiwan
- Prior art keywords
- aforementioned
- clock
- serializer
- signal
- parallel data
- Prior art date
Links
Images
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M9/00—Parallel/series conversion or vice versa
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L7/00—Arrangements for synchronising receiver with transmitter
- H04L7/0008—Synchronisation information channels, e.g. clock distribution lines
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L25/00—Baseband systems
- H04L25/02—Details ; arrangements for supplying electrical power along data transmission lines
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L25/00—Baseband systems
- H04L25/38—Synchronous or start-stop systems, e.g. for Baudot code
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L7/00—Arrangements for synchronising receiver with transmitter
- H04L7/0008—Synchronisation information channels, e.g. clock distribution lines
- H04L7/0012—Synchronisation information channels, e.g. clock distribution lines by comparing receiver clock with transmitter clock
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L7/00—Arrangements for synchronising receiver with transmitter
- H04L7/02—Speed or phase control by the received code signals, the signals containing no special synchronisation information
- H04L7/027—Speed or phase control by the received code signals, the signals containing no special synchronisation information extracting the synchronising or clock signal from the received signal spectrum, e.g. by using a resonant or bandpass circuit
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L7/00—Arrangements for synchronising receiver with transmitter
- H04L7/04—Speed or phase control by synchronisation signals
- H04L7/041—Speed or phase control by synchronisation signals using special codes as synchronising signal
- H04L7/042—Detectors therefor, e.g. correlators, state machines
Landscapes
- Engineering & Computer Science (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Theoretical Computer Science (AREA)
- Power Engineering (AREA)
- Information Transfer Systems (AREA)
- Synchronisation In Digital Transmission Systems (AREA)
- Amplifiers (AREA)
Abstract
複數通道串化器裝置(1)具備複數個串化器電路(101
~10N
)及控制部(20)。各串化器電路的相位差檢測部就加載信號與第1時鐘之間的相位差進行檢測,該檢測出的相位差異常的情況下將異常檢測信號往控制部(20)輸出。控制部(20)從任一個的串化器電路接收異常檢測信號時,往全部的串化器電路發送批量重置指示信號。並且,於全部的串化器電路,重置信號生成部在接收從控制部(20)輸出的批量重置指示信號時,將重置指示信號往加載信號生成部提供,使在加載信號生成部的加載信號生成操作重置。
Description
本發明涉及具備複數通道的串化器電路之複數通道串化器裝置。
串化器電路將同步於第1時鐘而輸入的並行資料進行串化,將該串化資料同步於第2時鐘而輸出。串化器電路依與第1時鐘同週期的加載信號所指示的時序將並行資料鎖存,將該鎖存之資料同步於第2時鐘而輸出為串化資料。第2時鐘的週期比第1時鐘的週期短。加載信號與第1時鐘同週期,且被根據第2時鐘而生成(專利文獻1參照)。
於串化器電路,為了可確實鎖存並行資料,重要點在於,依鎖存操作之際的設定時間(setup time)及保持時間(hold time)個別的餘裕,第1時鐘與加載信號之間的相位差被設定於合理範圍內。
由於雜訊所致的故障、溫度變動使得第1時鐘與加載信號之間的相位差超出合理範圍時,從串化器電路輸出的串化資料方面會發生錯誤。透過接收從串化器電路輸出的串化資料之接收裝置,檢測出該接收的資料的誤碼率大的情形時,該意旨被從接收裝置往發送側的串化器電路通知。並且,於接收該通知的串化器電路,加載信號生成操作被重置,使得第1時鐘與加載信號之間的相位差恢復為合理範圍內。
然而,從接收裝置往發送側的串化器電路通知誤碼率大的意旨的系統構成前提在於:雙向通訊;此外,從接收側往發送側的串化器電路的通訊為高速。
在從接收側往發送側的通訊線路不存在的情況下,無法將誤碼率大的意旨從接收裝置往發送側的串化器電路通知,於串化器電路無法使第1時鐘與加載信號之間的相位差恢復為合理範圍內。
即使存在從接收側往發送側的通訊線路,該通訊線路為簡易者而低速的情況下,要將誤碼率大的意旨從接收裝置往發送側的串化器電路通知仍需要長時間,於串化器電路使第1時鐘與加載信號之間的相位差恢復為合理範圍內需要長時間,故長時間持續誤碼率大的狀態。
意欲消解如此的問題的發明已揭露於專利文獻2、3。記載於此等文獻的串化器電路是就第1時鐘與加載信號之間的相位差進行檢測,該檢測出的相位差超出合理範圍的情況下,使生成加載信號的加載信號生成部的操作重置或暫時停止。作成如此,使得串化器電路可使第1時鐘與加載信號之間的相位差恢復為合理範圍內,能以簡易的構成早期減低誤碼率。
[先前技術文獻]
[專利文獻]
[專利文獻1]美國專利第7746251號說明書
[專利文獻2]日本特開2017-123607號公報
[專利文獻3]日本特開平6-244739號公報
[發明所欲解決之問題]
然而,依本發明人的發現時,於具備複數通道的串化器電路的複數通道串化器裝置,使各串化器電路為揭露於專利文獻2、3的發明的構成時,有時發生如下問題。亦即,由於通道間偏移,往各串化器電路的第1時鐘的輸入時序互相稍微不同。因此,於各串化器電路個別在必要時進行加載信號生成操作的重置或暫時停止時,有時在複數通道的串化器電路之間串化資料的輸出時序發生很大差異。其結果,有時從複數通道的串化器電路分別輸出的串化資料之間不符合對於Inter Pair Skew(IPS)之要求規格。IPS為將複數通道的串化器電路之間的串化資料的輸出時序的差以串化資料的位元數表示者。
即使在複數通道的串化器電路之間存在IPS的情況下,仍可透過使用FIFO(First-In First-Out)記憶體,從而應付IPS的問題。然而,因應高速化,需要大容量的FIFO,故FIFO的消耗電力增大,FIFO的佈局面積變大,此外FIFO所致的延遲變大。因此,尋求可減小複數通道的串化器電路之間的IPS。
本發明是為了消解上述問題點而創作者,目的在於提供一種複數通道串化器裝置,於各串化器電路能以簡易的構成早期減低誤碼率,同時可減小複數通道的串化器電路之間的IPS。
[解決問題之技術手段]
本發明的複數通道串化器裝置具備:(1)複數個串化器電路,其等分別將同步於第1時鐘而輸入的並行資料進行串化,將該串化資料同步於第2時鐘而輸出;和(2)控制部,其控制複數個串化器電路的操作。複數個串化器電路分別包含:(a)轉換部,其依與第1時鐘同週期的加載信號所指示的時序將並行資料鎖存,將該鎖存之資料同步於第2時鐘而輸出為串化資料;(b)加載信號生成部,其根據第2時鐘生成加載信號,接收重置指示信號而重置加載信號生成操作;(c)相位差檢測部,其就加載信號與第1時鐘之間的相位差進行檢測,在該檢測出的相位差為異常的情況下將異常檢測信號往控制部輸出;和(d)重置信號生成部,其在接收從控制部輸出的批量重置指示信號時,生成重置指示信號而往加載信號生成部提供。控制部在從複數個串化器電路之中的任一者的串化器電路的相位差檢測部接收異常檢測信號時,對複數個串化器電路個別的重置信號生成部提供批量重置指示信號。
於本發明中,優選上複數個串化器電路分別進一步包含:(e)鎖存部,其將被輸入的並行資料依第1時鐘所指示的時序進行鎖存。此情況下,於複數個串化器電路中的各者,轉換部將透過鎖存部鎖存而輸出的並行資料,依加載信號所指示的時序進行鎖存。
優選上,複數個串化器電路分別進一步包含:(f)第1鎖存部,其將被輸入的並行資料,依第1時鐘所指示的時序進行鎖存;和(g)第2鎖存部,其將透過第1鎖存部鎖存而輸出的並行資料,依與第1時鐘同週期的第3時鐘所指示的時序進行鎖存。此情況下,於複數個串化器電路中的各者,轉換部將由第2鎖存部鎖存而輸出的並行資料,依加載信號所指示的時序進行鎖存。
[對照先前技術之功效]
依本發明時,於各串化器電路能以簡易的構成早期減低誤碼率,同時可減小複數通道的串化器電路之間的IPS。
以下,參照圖式,詳細說明本發明的實施方式。另外,圖式的說明中對相同的要素標注相同的符號,省略重複之說明。本發明非限定於此等例示者,應包含透過申請專利範圍揭示且與申請專利範圍均等的意思及範圍內的所有的變更。
圖1為就複數通道串化器裝置1的構成進行繪示的圖。複數通道串化器裝置1具備複數個串化器電路101
~10N
及控制部20。各串化器電路10n
將同步於第1時鐘CLK1而輸入之並行資料Par_Data串化,將該串化資料Ser_Data同步於第2時鐘CLK2而輸出。N為2以上的整數,n為1以上N以下的各整數。各串化器電路10n
可將異常檢測信號送往控制部20。控制部20從N個串化器電路101
~10N
之中的任一個串化器電路接收異常檢測信號時,分別往N個串化器電路101
~10N
傳送批量重置指示信號。
於圖1,示出第1串化器電路(1st serializer) 101
、第2串化器電路(2nd serializer)102
、第N串化器電路(Nth serializer)10N
、控制部(controller)20。從任一個串化器輸出異常檢測信號的情況下,異常檢測信號被輸入至控制部20。控制部20被輸入異常檢測信號時,對各串化器,發送批量重置指示信號。透過批量重置指示信號的接收,使得串化器電路101
~10N
被重置。
個別的串化器電路(101
~10N
)具備被輸入並行資料Par_Date之複數個輸入端子、和輸出串化資料Ser_Data之1個輸出端子。第1串化器電路101
將並行資料Par_Date轉換為串化資料Ser_Data。
圖2為就串化器電路的構成例進行繪示的圖。示於此圖之串化器電路10A用作為圖1中的各串化器電路10n
。串化器電路10A將同步於第1時鐘CLK1而輸入之並行資料Par_Data串化,將該串化資料Ser_Data同步於第2時鐘CLK2而輸出。第2時鐘CLK2的週期比第1時鐘CLK1的週期短。串化器電路10A包含鎖存部11(latch circuit)、轉換部(converter)14、加載信號生成部(load signal generator) 15a、相位差檢測部(phase difference detector)16及重置信號生成部(reset signal generator)17。
鎖存部11將輸入的並行資料Par_Data依第1時鐘CLK1指示的時序進行鎖存。鎖存部11例如可採用並行資料Par_Data的位元數或其以上的個數的正反器被並列配置的構成。鎖存部11具備被輸入並行資料Para_Data之複數個輸入端子、和將保存的並行資料Para_Data的值輸出之複數個輸出端子。
轉換部14將並行資料轉換為串化資料。轉換部14將透過鎖存部11鎖存而輸出的並行資料,依加載信號Load指示的時序進行鎖存,將該鎖存的資料同步於第2時鐘CLK2而輸出為串化資料Ser_Data。加載信號Load與第1時鐘CLK1為同週期。轉換部14例如可採用包含複數個正反器被串聯連接的移位暫存器之構成,依加載信號Load的指示將並行資料以移位暫存器的各正反器進行鎖存,依第2時鐘CLK2的指示使移位暫存器進行移位操作而輸出串化資料Ser_Data。轉換部14具備從鎖存部11輸出的並行資料被輸入的輸入端子、和輸出串化轉換後的串化資料之輸出端子。
加載信號生成部15A根據第2時鐘CLK2生成加載信號Load。此外,加載信號生成部15A可依重置指示信號RSTn的指示而重置加載信號生成操作。加載信號生成部15A例如可採用包含計數器及移位暫存器之構成。加載信號生成部15A可依第2時鐘CLK2的指示進行計數操作而生成分頻時鐘,可依重置指示信號RSTn的指示將計數操作重置。此外,加載信號生成部15A使分頻時鐘為移位暫存器的初級的正反器的輸入資料,依第2時鐘CLK2(或比第1時鐘CLK1短週期的其他時鐘)的指示使移位暫存器進行移位操作,可使從移位暫存器的最終級的正反器所輸出的信號為加載信號Load。從加載信號生成部15A輸出的加載信號Load被提供給轉換部14。加載信號生成部15A可由可重置的分頻器(計數器)構成,具備被輸入第2時鐘CLK2的輸入端子、和被輸出分頻後的時鐘的輸出端子。
相位差檢測部16就加載信號Load與第1時鐘CLK1之間的相位差進行檢測,該檢測出的相位差異常的情況下將異常檢測信號往控制部20輸出。相位差檢測部16具備被輸入第1時鐘CLK1的第1輸入端子、被輸入加載信號Load的第2輸入端子、和輸出與此等兩個輸入信號的相位差對應的異常檢測信號的輸出端子。相位差檢測部16可由相位比較器(Phase Comparator)、相位頻率比較器(Phase Frequency Comparator)或軟體與微處理器構成,輸出與兩個輸入信號的相位差對應的異常檢測信號。
異常檢測信號包含為下者的情況:(i)與兩個輸入信號的相位差對應的電壓值;(ii)進一步使用比較器就此電壓值進行閾值判定並在電壓值超過閾值之情況下顯示異常的意思之脈衝信號;(iii)將上述的電壓值或脈衝信號轉換為數位值之數位信號。
再次參照圖1時,控制部20具備被輸入異常檢測信號的輸入端子、和輸出批量重置指示信號的輸出端子。控制部20可由比較器、邏輯電路、或軟體及微處理器構成。異常檢測信號為上述(i)的情況下,控制部20可採用例如比較器,控制部20具備被輸入異常判定的閾值電壓的參照輸入端子、和被輸入異常檢測信號的輸入端子。異常檢測信號為上述(ii)的情況下,此比較器的功能具有相位差檢測部16。任一構成的情況下,皆可在與相位差對應的電壓值的位準比閾值電壓高的情況下,控制部20輸出批量重置指示信號(脈衝信號)。
上述(iii)的情況下,亦即相位差檢測部16輸出數位信號的情況下,或控制部20本身具有輸入信號的數位轉換功能的情況下,控制部20亦可使用邏輯電路、或軟體及微處理器而構成。顯示異常狀態之異常檢測信號由數位信號(位串)而成的情況下,控制部20判定數位信號的意思,在特定的位串時,輸出批量重置指示信號。控制部20可為將顯示異常的異常檢測信號(脈衝信號)的數量進行計數的計數器,此情況下,計數值超過閾值時,可判定為異常,輸出批量重置指示信號。
控制部20由軟體及微處理器而成的情況下,例如亦可在異常狀態以4位元或8位元的數位信號顯示時,使用查找表方式,將數位信號與儲存於記憶體的狀態進行對比,數位信號顯示「異常」狀態的情況下,輸出批量重置指示信號。
重置信號生成部17接收從控制部20輸出的批量重置指示信號時,生成為了重置在加載信號生成部15A的加載信號生成操作用的重置指示信號RSTn,往加載信號生成部15A提供。
使加載信號生成部15A由計數器構成的情況下,計數器接收重置指示信號RSTn時,計數器被重置。對重置信號生成部17,除批量重置指示信號以外,輸入第1時鐘CLK1和第2時鐘CLK2。
加載信號生成部15A作為一例為計數器,同步於第2時鐘CLK2,生成加載信號Load。加載信號生成部15A例如為3位元的計數器時,輸入的時鐘的脈衝數為5個,以二進制數予以顯示101時,生成1個脈衝。只要對各位元的輸出101中的各者連接作為比較的基準之位元為1、0、1之邏輯和(AND)的邏輯電路,即可僅在101的條件成立的情況下,輸出加載信號Load的脈衝。在計數器的計數值被重置為初始值0時,加載信號Load的上升時序被變更。
被輸入至重置信號生成部17的第2時鐘CLK2是為了生成重置指示信號RSTn用的基準時鐘。亦即,第2時鐘CLK2被輸入至加載信號生成部15B及重置信號生成部17雙方,此等生成部間的操作同步於第2時鐘CLK2。因此,重置時序不會變非同步,故在重置時不易發生錯誤。
在重置信號生成部17的重置指示信號RSTn的輸出時序被依第1時鐘CLK1調整。第1時鐘CLK1是對複數個串化器電路10共通進行輸入。因此,為了使複數個串化器電路10(複數通道)協調操作,重置指示信號RSTn的輸出時序方面,使用共通的第1時鐘CLK1。以共通的第1時鐘CLK1的上升時序(或下降時序)為基準,個別的重置信號生成部17在之後予以產生重置指示信號RSTn。被輸入第1時鐘CLK1的情況下,同步於接下來之後的順序的第2時鐘CLK2的脈衝,予以產生重置指示信號RSTn。
圖3為就串化器電路的構成例進行繪示的圖。示於此圖之串化器電路10B用作為圖1中的各串化器電路10n
。串化器電路10B將同步於第1時鐘CLK1而輸入之並行資料Par_Data串化,將該串化資料Ser_Data同步於第2時鐘CLK2而輸出。第2時鐘CLK2的週期比第1時鐘CLK1的週期短。串化器電路10B包含第1鎖存部12、第2鎖存部13、轉換部14、加載信號生成部15B、相位差檢測部16及重置信號生成部17。
與示於圖2的串化器電路10A的構成比較時,示於圖3的串化器電路10B在代替鎖存部11而包含第1鎖存部12及第2鎖存部13方面不同,此外在代替加載信號生成部15A而包含加載信號生成部15B方面不同。加載信號生成部15B是比起加載信號生成部15A,在從第2時鐘CLK2進一步生成第3時鐘CLK3方面不同。
第1鎖存部12將輸入的並行資料Par_Data依第1時鐘CLK1指示的時序進行鎖存而輸出。第2鎖存部13將由第1鎖存部12鎖存而輸出的並行資料,依第3時鐘CLK3指示的時序進行鎖存而輸出。第3時鐘CLK3與第1時鐘CLK1同週期。第1鎖存部12及第2鎖存部13分別例如可採用並行資料Par_Data的位元數或其以上的個數的正反器被並列配置的構成。
轉換部14將由第2鎖存部13鎖存而輸出的並行資料,依加載信號Load指示的時序進行鎖存,將該鎖存的資料同步於第2時鐘CLK2而輸出為串化資料Ser_Data。加載信號Load與第1時鐘CLK1為同週期。轉換部14例如採用包含複數個正反器被串聯連接的移位暫存器之構成,依加載信號Load的指示將並行資料以移位暫存器的各正反器進行鎖存,依第2時鐘CLK2的指示使移位暫存器進行移位操作而輸出串化資料Ser_Data。
加載信號生成部15B將第2時鐘CLK2分頻而生成第3時鐘CLK3,根據第3時鐘CLK3生成加載信號Load。加載信號生成部15B可依重置指示信號RSTn的指示,重置分頻操作,可重置加載信號生成操作。加載信號生成部15B例如可採用包含計數器及移位暫存器之構成。加載信號生成部15B依第2時鐘CLK2的指示進行計數操作而生成分頻時鐘(第3時鐘CLK3)。從加載信號生成部15B輸出的第3時鐘CLK3提供給第2鎖存部13。此外,加載信號生成部15B可使第3時鐘CLK3為移位暫存器的初級的正反器的輸入資料,依第2時鐘CLK2(或比第1時鐘CLK1短週期的其他時鐘)的指示使移位暫存器進行移位操作,使從移位暫存器的最終級的正反器所輸出的信號為加載信號Load。從加載信號生成部15B輸出的加載信號Load提供給轉換部14。
相位差檢測部16就加載信號Load與第1時鐘CLK1之間的相位差進行檢測。或者,相位差檢測部16亦可就第3時鐘CLK3與第1時鐘CLK1之間的相位差進行檢測。相位差檢測部16在該檢測出的相位差異常的情況下將異常檢測信號往控制部20輸出。重置信號生成部17在接收從控制部20輸出的批量重置指示信號時,生成為了重置在加載信號生成部15B的加載信號生成操作用的重置指示信號RSTn,往加載信號生成部15B提供。
在比輸入並行資料而輸出串化資料的轉換部14靠前級而設置鎖存部11的構成(圖2)為優選,此外設置2級的鎖存部12、13的構成(圖3)更優選。就此情形於以下進行說明。一般情況下,在半導體基板上形成包含串化器電路的發送裝置的情況下,雖串化器電路的佈局被客製化設計,惟比鎖存部靠前級的電路的佈局透過CAD系統而自動被配置配線。因此,輸入至鎖存部的並行資料Par_Data的延遲常常變大,設定變嚴格。此外,並行資料Par_Data的位元間的延遲的變異性亦常常變大,在設定嚴格的狀態下設定時間不同時,來自鎖存部的輸出資料的延遲亦大為不同。其結果,鎖存部的輸出資料與加載信號Load之間時序變嚴。在第1鎖存部的後級設置第2鎖存部,使得第1鎖存部的輸出資料時序的約束僅成為第3時鐘CLK3的上升邊緣,時序的約束可被緩和。
圖4及圖5為就串化器電路的操作進行說明的時序圖。於此等圖中,從上依序示出第1時鐘CLK1、輸入至鎖存部11或第1鎖存部12的並行資料Par_Data、加載信號Load、第2時鐘CLK2及串化資料Ser_Data。在此等圖中,使並行資料Par_Data為5位元資料。
對串化器電路輸入並行資料Par_Data、第1時鐘CLK1及第2時鐘CLK2。如示於此等圖,第1時鐘CLK1同步於並行資料Par_Data。第2時鐘CLK2同步於串化資料Ser_Data。第2時鐘CLK2的週期比第1時鐘CLK1的週期短。加載信號Load與第1時鐘CLK1為同週期。
如示於圖4,第1時鐘CLK1與加載信號Load之間的相位差是重要點在於,依透過轉換部14之鎖存操作之際的設定時間及保持時間個別的餘裕而設定於合理範圍內。
相對於此,如示於圖5,第1時鐘CLK1與加載信號Load之間的相位差有時超出依透過轉換部14之鎖存操作之際的設定時間及保持時間個別的餘裕下的合理範圍。發生如此的事態的因素方面,舉例雜訊所致的加載信號生成部的故障及溫度變動所致的第1時鐘的相位的偏差。
揭露於專利文獻2、3的發明是就第1時鐘CLK1與加載信號Load之間的相位差進行檢測,在該檢測出的相位差超出合理範圍的情況下,使生成加載信號的加載信號生成部的操作重置或暫時停止。作成如此,使得串化器電路可使第1時鐘CLK1與加載信號Lod之間的相位差恢復為合理範圍內,能以簡易的構成早期減低誤碼率。
然而,於具備複數通道的串化器電路的複數通道串化器裝置,使各串化器電路為揭露於專利文獻2、3的發明的構成時,有時發生如下問題。圖6為就具備複數通道的串化器電路之複數通道串化器裝置的操作的問題進行說明的時序圖。此圖中,從上依序於第1串化器電路101
的時序圖T101
,示出第1時鐘CLK1、並行資料Par_Data、加載信號Load、第2時鐘CLK2及串化資料Ser_Data。於第2串化器電路102
的時序圖T102
,示出第1時鐘CLK1、並行資料Par_Data、加載信號Load、第2時鐘CLK2及串化資料Ser_Data。
如示於此圖6,由於通道間偏移,往各串化器電路的第1時鐘CLK1的輸入時序互相稍微不同。因此,於各串化器電路個別在必要時進行加載信號生成操作的重置或暫時停止時,有時在複數通道的串化器電路之間串化資料的輸出時序發生很大差異。
在示於圖6之例方面,比起往第1串化器電路的第1時鐘CLK1的輸入時序,往第2串化器電路的第1時鐘CLK1的輸入時序較慢。於第1串化器電路,僅管加載信號Load的相位稍微前進,惟第1時鐘CLK1與加載信號Load之間的相位差在合理範圍內。相對於此,於第2串化器電路,加載信號Load的相位大幅前進,第1時鐘CLK1與加載信號Load之間的相位差超出合理範圍,故在加載信號生成部之加載信號生成操作被重置。其結果,在從第1串化器電路及第2串化器電路分別輸出的串化資料之間有時無法符合對於IPS之要求規格。
本實施方式的複數通道串化器裝置1是為了消解如此的問題點而創作者,於各串化器電路能以簡易的構成早期減低誤碼率,同時可減小複數通道的串化器電路之間的IPS。
亦即,在本實施方式,N個的串化器電路101
~10N
個別的相位差檢測部16就加載信號Load與第1時鐘CLK1之間的相位差進行檢測,在該檢測出的相位差為異常的情況(相位差不在合理範圍內的情況)下將異常檢測信號往控制部20輸出。控制部20從N個串化器電路101
~10N
之中的任一個串化器電路接收異常檢測信號時,分別往N個串化器電路101
~10N
傳送批量重置指示信號。並且,於N個的串化器電路101
~10N
個別,重置信號生成部17在接收從控制部20輸出的批量重置指示信號時,將重置指示信號RSTn往加載信號生成部15A、15B提供,使在加載信號生成部15A、15B之加載信號生成操作重置。
如此,於N個的串化器電路101
~10N
之中的任一者的串化器電路,加載信號Load與第1時鐘CLK1之間的相位差為異常之情況下,於N個的串化器電路101
~10N
的全部,在加載信號生成部15A、15B之加載信號生成操作被重置。透過作成如此,從而可減小複數通道的串化器電路之間的IPS。
以上,如所說明,上述的複數通道串化器裝置具備複數個串化器電路10n(10A、10B)、和包含批量重置指示信號的輸出端子之控制部20。個別的串化器電路10n(10A、10B)具備並串轉換部(轉換部14)、加載信號生成部(15A、15B)、重置信號生成部17、和相位差檢測部16。
並串轉換部(parallel-serial converter:轉換部14)包含並行資料的輸入端子、為了取得保持並行資料之時序用的加載信號Load的輸入端子、為了取得將保持的並行資料進行串化轉換時的時序用的時鐘(第2時鐘CLK2)的輸入端子、和串化資料的輸出端子。
加載信號生成部(15A、15B)包含前述時鐘(第2時鐘CLK2)的輸入端子、將此時鐘進行分頻而生成的加載信號Load的輸出端子、和接收重置指示信號RSTn的輸入端子。
重置信號生成部17包含前述批量重置指示信號的輸入端子、和重置指示信號RSTn的輸出端子。
相位差檢測部16包含基準時鐘(第1時鐘CLK1)的輸入端子、加載信號Load的輸入端子、和輸出端子,控制部20根據來自此輸出端子的異常檢測信號(例如加載信號Load與第1時鐘CLK1之間的相位差超過基準值的情況下當作異常),生成前述批量重置指示信號。另外,上述時鐘亦稱時鐘信號。
另外,於圖2(或圖3),重置信號生成部17接收批量重置指示信號時,重置信號生成部17對加載信號生成部15A(或15B),輸出重置指示信號RSTn,藉此加載信號生成部15A(或15B)被重置。加載信號生成部15A(或15B)為就第2時鐘CLK2的脈衝數進行計數,並在計數值成為既定數的情況下輸出加載信號Load的計數器。重置此計數器時,加載信號Load的上升時序被變更。於此,對重置信號生成部17,除批量重置指示信號以外,亦輸入第1時鐘CLK1和第2時鐘CLK2。即使此等第1時鐘CLK1與第2時鐘CLK2不被輸入至重置信號生成部17,亦可進行作為計數器的加載信號生成部的重置。另外,如上述般,重置指示信號RSTn的輸出時序可根據第1時鐘CLK1和第2時鐘CLK2進行調整。
此外,個別的串化器電路如示於圖2進一步具備鎖存部11,該鎖存部11具備並行資料的輸入端子和並行資料的輸出端子,此鎖存部11的輸出端子連接於並串轉換部(轉換部14)的輸入端子。
此外,個別的串化器電路如示於圖3進一步具備:第1鎖存部12,該第1鎖存部12具備並行資料的輸入端子和並行資料的輸出端子;以及第2鎖存部13,該第2鎖存部13具備並行資料的輸入端子和並行資料的輸出端子;其中,第1鎖存部12的輸出端子連接於第2鎖存部13的輸入端子,第2鎖存部13的輸出端子連接於並串轉換部(轉換部14)的輸入端子。
此外,本實施方式的構成亦可適用於用於電視及監視器等的顯示裝置的顯示器介面、以及用於相機及視訊等的攝像裝置的相機介面等的映像傳送介面。一般而言,在如上述之映像傳送介面,由於重視映像傳送的實時性及流暢度雙方或任一方,故比起其他資料通訊方式,對於延遲及IPS之要求高,通訊失敗時再送困難或不可能的情況多。再者,近來隨著映像的高精細化要求高速的映像傳送介面,將此以如其他資料通訊方式般使用FIFO等的構成而實現時,不僅難符合為了確保高速的映像傳送的實時性及流暢度雙方或任一方用的要求,恐亦使作成積體電路時的電力及面積增大化。本實施方式的構成可減小複數通道的串化器電路之間的IPS,故即使應用於如上述之映像傳送介面,仍可確保高速的映像傳送的實時性及流暢度雙方或任一方,且抑制作成積體電路時的電力及面積的增大化。
1:複數通道串化器裝置
101~10N、10A、10B:串化器電路
11:鎖存部
12:第1鎖存部
13:第2鎖存部
14:轉換部
15A、15B:加載信號生成部
16:相位差檢測部
17:重置信號生成部
20:控制部
[圖1]圖1為就複數通道串化器裝置1的構成進行繪示的圖。
[圖2]圖2為就串化器電路的構成例進行繪示的圖。
[圖3]圖3為就串化器電路的構成例進行繪示的圖。
[圖4]圖4為就串化器電路的操作進行說明的時序圖。
[圖5]圖5為就串化器電路的操作進行說明的時序圖。
[圖6]圖6為就具備複數通道的串化器電路的複數通道串化器裝置的操作的問題進行說明的時序圖。
1:複數通道串化器裝置
101~10N:串化器電路
20:控制部
Claims (6)
- 一種複數通道串化器裝置,具備:複數個串化器電路,其等分別將同步於第1時鐘而輸入的並行資料進行串化,轉換為串化資料,將前述串化資料同步於第2時鐘而輸出;和控制部,其控制前述複數個串化器電路的操作;前述複數個串化器電路分別包含:轉換部,其依與前述第1時鐘同週期的加載信號所指示的時序將前述並行資料鎖存,將該鎖存的資料同步於前述第2時鐘而輸出為前述串化資料;加載信號生成部,其根據前述第2時鐘生成前述加載信號,接收重置指示信號而重置加載信號生成操作;相位差檢測部,其就前述加載信號與前述第1時鐘之間的相位差進行檢測,在該檢測出的相位差為異常的情況下將異常檢測信號往前述控制部輸出;和重置信號生成部,其在接收從前述控制部輸出的批量重置指示信號時,生成前述重置指示信號而往前述加載信號生成部提供;前述控制部在從前述複數個串化器電路之中的任一者的串化器電路的前述相位差檢測部接收前述異常檢測信號時,對前述複數個串化器電路個別的前述重置信號生成部提供前述批量重置指示信號。
- 如申請專利範圍第1項的複數通道串化器裝置,其中,前述複數個串化器電路分別進一步包含將被輸入的前述並列資料依前述第1時鐘所指示的時序進行鎖存的鎖存部,於前述複數個串化器電路中的各者,前述轉換部將透過前述鎖存部鎖存而輸出的並行資料,依前述加載信號所指示的時序進行鎖存。
- 如申請專利範圍第1項的複數通道串化器裝置,其中,前述複數個串化器電路分別進一步包含:第1鎖存部,其將被輸入的前述並列資料依前述第1時鐘所指示的時序進行鎖存;和第2鎖存部,其將透過前述第1鎖存部鎖存而輸出的並行資料,依與前述第1時鐘同週期的第3時鐘所指示的時序進行鎖存;於前述複數個串化器電路中的各者,前述轉換部將透過前述第2鎖存部鎖存而輸出的並行資料,依前述加載信號所指示的時序進行鎖存。
- 一種複數通道串化器裝置,具備複數個串化器電路和包含批量重置指示信號的輸出端子之控制部,個別的串化器電路具備: 並串轉換部,其包含並行資料的輸入端子、為了取得保持並行資料之時序用的加載信號的輸入端子、為了取得將保持的並行資料進行串化轉換時的時序用的時鐘的輸入端子、和串化資料的輸出端子;加載信號生成部,其包含前述時鐘的輸入端子、將此時鐘分頻而生成的前述加載信號的輸出端子、和接收重置指示信號的輸入端子;重置信號生成部,其包含前述批量重置指示信號的輸入端子、和前述重置指示信號的輸出端子;和相位差檢測部,其包含基準時鐘的輸入端子、前述加載信號的輸入端子、和輸出端子,前述控制部根據來自此輸出端子的異常檢測信號,生成前述批量重置指示信號。
- 如申請專利範圍第4項的複數通道串化器裝置,其中,個別的串化器電路進一步具備一鎖存部,該鎖存部具備並行資料的輸入端子和並行資料的輸出端子,前述鎖存部的輸出端子連接於前述並串轉換部的前述並行資料的輸入端子。
- 如申請專利範圍第4項的複數通道串化器裝置,其中,個別的串化器電路進一步具備:第1鎖存部,其具備並行資料的輸入端子、和並行資料的輸出端子;和 第2鎖存部,其具備並行資料的輸入端子、和並行資料的輸出端子;前述第1鎖存部的輸出端子連接於前述第2鎖存部的輸入端子,前述第2鎖存部的輸出端子連接於前述並串轉換部的前述並行資料的輸入端子。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2018141409A JP7193110B2 (ja) | 2018-07-27 | 2018-07-27 | 複数レーン・シリアライザ装置 |
JP2018-141409 | 2018-07-27 |
Publications (2)
Publication Number | Publication Date |
---|---|
TW202023206A TW202023206A (zh) | 2020-06-16 |
TWI805791B true TWI805791B (zh) | 2023-06-21 |
Family
ID=69180615
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW108122768A TWI805791B (zh) | 2018-07-27 | 2019-06-28 | 複數通道串化器裝置 |
Country Status (6)
Country | Link |
---|---|
US (1) | US11329669B2 (zh) |
JP (1) | JP7193110B2 (zh) |
KR (1) | KR102488940B1 (zh) |
CN (1) | CN112470404B (zh) |
TW (1) | TWI805791B (zh) |
WO (1) | WO2020021919A1 (zh) |
Families Citing this family (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20220368333A1 (en) * | 2020-04-09 | 2022-11-17 | SK Hynix Inc. | Integrated circuit and memory system |
US11502813B2 (en) * | 2020-04-09 | 2022-11-15 | SK Hynix Inc. | Clock generator circuit and integrated circuit including the same |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN102377703A (zh) * | 2010-08-09 | 2012-03-14 | 索尼公司 | 发送电路和通信系统 |
US9774478B1 (en) * | 2015-04-01 | 2017-09-26 | Altera Corporation | Low-skew channel bonding using phase-measuring FIFO buffer |
CN107251473A (zh) * | 2016-01-08 | 2017-10-13 | 哉英电子股份有限公司 | 串行化装置 |
TW201740683A (zh) * | 2015-11-10 | 2017-11-16 | E2V半導體公司 | 藉由從轉換器發送至轉換器的訊號來同步化資料轉換器的方法 |
Family Cites Families (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP3148445B2 (ja) | 1993-02-18 | 2001-03-19 | 日本電信電話株式会社 | マルチプレクサ回路 |
KR950010918B1 (ko) * | 1993-12-01 | 1995-09-25 | 재단법인한국전자통신연구소 | 클럭의 위상차 정렬을 위한 비트동기 회로 |
JP3806100B2 (ja) * | 2003-04-28 | 2006-08-09 | 株式会社東芝 | 入出力回路 |
TW200620938A (en) * | 2004-09-07 | 2006-06-16 | Nec Electronics Corp | Synchronization device and semiconductor device |
EP2092650A2 (en) | 2006-11-13 | 2009-08-26 | QUALCOMM Incorporated | High speed serializer apparatus |
JP2011066621A (ja) | 2009-09-16 | 2011-03-31 | Toshiba Corp | データ転送装置 |
US8832336B2 (en) * | 2010-01-30 | 2014-09-09 | Mosys, Inc. | Reducing latency in serializer-deserializer links |
US9100167B2 (en) * | 2012-11-30 | 2015-08-04 | Broadcom Corporation | Multilane SERDES clock and data skew alignment for multi-standard support |
US10313099B1 (en) * | 2018-06-04 | 2019-06-04 | MACOM Technology Solutions Holding, Inc. | Multi-lane coherent transceiver with synchronized lane reset signals |
-
2018
- 2018-07-27 JP JP2018141409A patent/JP7193110B2/ja active Active
-
2019
- 2019-06-19 US US16/972,349 patent/US11329669B2/en active Active
- 2019-06-19 WO PCT/JP2019/024374 patent/WO2020021919A1/ja active Application Filing
- 2019-06-19 KR KR1020207033606A patent/KR102488940B1/ko active IP Right Grant
- 2019-06-19 CN CN201980049053.3A patent/CN112470404B/zh active Active
- 2019-06-28 TW TW108122768A patent/TWI805791B/zh active
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN102377703A (zh) * | 2010-08-09 | 2012-03-14 | 索尼公司 | 发送电路和通信系统 |
US9774478B1 (en) * | 2015-04-01 | 2017-09-26 | Altera Corporation | Low-skew channel bonding using phase-measuring FIFO buffer |
TW201740683A (zh) * | 2015-11-10 | 2017-11-16 | E2V半導體公司 | 藉由從轉換器發送至轉換器的訊號來同步化資料轉換器的方法 |
CN107251473A (zh) * | 2016-01-08 | 2017-10-13 | 哉英电子股份有限公司 | 串行化装置 |
Also Published As
Publication number | Publication date |
---|---|
US11329669B2 (en) | 2022-05-10 |
KR102488940B1 (ko) | 2023-01-13 |
WO2020021919A1 (ja) | 2020-01-30 |
CN112470404A (zh) | 2021-03-09 |
TW202023206A (zh) | 2020-06-16 |
KR20210005907A (ko) | 2021-01-15 |
US20210234553A1 (en) | 2021-07-29 |
JP7193110B2 (ja) | 2022-12-20 |
CN112470404B (zh) | 2024-05-14 |
JP2020017918A (ja) | 2020-01-30 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
TWI805791B (zh) | 複數通道串化器裝置 | |
KR100894811B1 (ko) | 서데스의 역직렬화기 및 그것의 데이터 역직렬화 방법 | |
JPH05289770A (ja) | 同期装置及び同期方法 | |
US8532163B2 (en) | Method and transceiver system having a transmit clock signal phase that is phase-locked with a receive clock signal phase | |
JP2003308694A (ja) | 半導体装置 | |
US9160520B1 (en) | Serializer and serializing apparatus using the same | |
US7920079B2 (en) | Serial signal receiving device, serial transmission system and serial transmission method | |
CN101849381A (zh) | 使用延迟电路的无时钟串行化 | |
US8514004B2 (en) | Clock management unit and method of managing a clock signal | |
CN107251473B (zh) | 串行化装置 | |
TWI515707B (zh) | 影像顯示系統、移位暫存器與移位暫存器控制方法 | |
US7882474B2 (en) | Testing phase error of multiple on-die clocks | |
US7990295B2 (en) | Data transfer apparatus | |
US20220329405A1 (en) | Multi-lane transmitting apparatus and method of performing a built-in self-test in the multi-lane transmitting apparatus | |
US6762560B1 (en) | High speed over-sampler application in a serial to parallel converter | |
TW201644198A (zh) | 積體電路間通訊技術 | |
US20050219083A1 (en) | Architecture for bidirectional serializers and deserializer | |
WO2007037864A1 (en) | Method and apparatus for generating a serial clock without a pll | |
US8774292B2 (en) | Data transfer system, data transfer method, receiving circuit, and receiving method | |
US10389367B2 (en) | Semiconductor circuit | |
EP3739463B1 (en) | Circuit for asynchronous data transfer | |
JP6239987B2 (ja) | パラレルシリアル変換回路 | |
CN115561612A (zh) | 半导体装置与测试脉冲信号产生方法 | |
KR20120026965A (ko) | 클럭 관리 장치 | |
TW201440437A (zh) | 時脈產生裝置、操作系統其控制方法 |