TWI754450B - 記憶體裝置以及提供寫入電壓的方法 - Google Patents

記憶體裝置以及提供寫入電壓的方法 Download PDF

Info

Publication number
TWI754450B
TWI754450B TW109139216A TW109139216A TWI754450B TW I754450 B TWI754450 B TW I754450B TW 109139216 A TW109139216 A TW 109139216A TW 109139216 A TW109139216 A TW 109139216A TW I754450 B TWI754450 B TW I754450B
Authority
TW
Taiwan
Prior art keywords
voltage
circuit
source
instantaneous
write
Prior art date
Application number
TW109139216A
Other languages
English (en)
Other versions
TW202121423A (zh
Inventor
賴建安
鄒宗成
池育德
Original Assignee
台灣積體電路製造股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 台灣積體電路製造股份有限公司 filed Critical 台灣積體電路製造股份有限公司
Publication of TW202121423A publication Critical patent/TW202121423A/zh
Application granted granted Critical
Publication of TWI754450B publication Critical patent/TWI754450B/zh

Links

Images

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C7/00Arrangements for writing information into, or reading information out from, a digital store
    • G11C7/22Read-write [R-W] timing or clocking circuits; Read-write [R-W] control signal generators or management 
    • G11C7/222Clock generating, synchronizing or distributing circuits within memory device
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C13/00Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00
    • G11C13/0002Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00 using resistive RAM [RRAM] elements
    • G11C13/0021Auxiliary circuits
    • G11C13/0023Address circuits or decoders
    • G11C13/0026Bit-line or column circuits
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C13/00Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00
    • G11C13/0002Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00 using resistive RAM [RRAM] elements
    • G11C13/0021Auxiliary circuits
    • G11C13/003Cell access
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C13/00Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00
    • G11C13/0002Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00 using resistive RAM [RRAM] elements
    • G11C13/0021Auxiliary circuits
    • G11C13/0033Disturbance prevention or evaluation; Refreshing of disturbed memory data
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C13/00Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00
    • G11C13/0002Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00 using resistive RAM [RRAM] elements
    • G11C13/0021Auxiliary circuits
    • G11C13/0038Power supply circuits
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C13/00Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00
    • G11C13/0002Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00 using resistive RAM [RRAM] elements
    • G11C13/0021Auxiliary circuits
    • G11C13/004Reading or sensing circuits or methods
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C13/00Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00
    • G11C13/0002Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00 using resistive RAM [RRAM] elements
    • G11C13/0021Auxiliary circuits
    • G11C13/0069Writing or programming circuits or methods
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C5/00Details of stores covered by group G11C11/00
    • G11C5/14Power supply arrangements, e.g. power down, chip selection or deselection, layout of wirings or power grids, or multiple supply levels
    • G11C5/147Voltage reference generators, voltage or current regulators; Internally lowered supply levels; Compensation for voltage drops
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C7/00Arrangements for writing information into, or reading information out from, a digital store
    • G11C7/04Arrangements for writing information into, or reading information out from, a digital store with means for avoiding disturbances due to temperature effects
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C7/00Arrangements for writing information into, or reading information out from, a digital store
    • G11C7/10Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers
    • G11C7/1051Data output circuits, e.g. read-out amplifiers, data output buffers, data output registers, data output level conversion circuits
    • G11C7/106Data output latches
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C7/00Arrangements for writing information into, or reading information out from, a digital store
    • G11C7/10Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers
    • G11C7/1078Data input circuits, e.g. write amplifiers, data input buffers, data input registers, data input level conversion circuits
    • G11C7/1087Data input latches
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C7/00Arrangements for writing information into, or reading information out from, a digital store
    • G11C7/14Dummy cell management; Sense reference voltage generators
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C13/00Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00
    • G11C13/0002Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00 using resistive RAM [RRAM] elements
    • G11C13/0021Auxiliary circuits
    • G11C13/0069Writing or programming circuits or methods
    • G11C2013/0071Write using write potential applied to access device gate
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C2213/00Indexing scheme relating to G11C13/00 for features not covered by this group
    • G11C2213/70Resistive array aspects
    • G11C2213/79Array wherein the access device being a transistor
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C2213/00Indexing scheme relating to G11C13/00 for features not covered by this group
    • G11C2213/70Resistive array aspects
    • G11C2213/82Array having, for accessing a cell, a word line, a bit line and a plate or source line receiving different potentials

Abstract

本揭露提供一種記憶體裝置以及提供寫入電壓的方法。記 憶體裝置包含配置於多個列及多個行的矩陣中的多個胞。記憶體裝置更包含多個位元線,多個位元線中的每一者連接至配置於多個列中的一列中的多個胞中的第一胞。電壓控制電路可連接至多個位元線中的選中位元線,且包含偵測瞬時供電電壓的電壓偵測電路及連接至電壓偵測電路的電壓源選擇電路。電壓源選擇電路基於偵測到的瞬時供電電壓自多個電壓源中選擇電壓源。電壓源選擇電路包含將選中電壓源連接至選中位元線以提供寫入電壓的開關。

Description

記憶體裝置以及提供寫入電壓的方法
本揭露是有關於半導體裝置及其操作方法,且特別是一種記憶體裝置以及提供寫入電壓的方法。
積體電路(Integrated circuit;IC)記憶體裝置包含電阻式記憶體,諸如電阻式隨機存取記憶體(resistive random-access memory;RRAM)、磁阻式隨機存取記憶體(magnetoresistive random-access memory;MRAM)、相變式隨機存取記憶體(phase-change random-access memory;PCRAM)等。電阻式記憶體藉由改變介電材料的電阻來儲存資訊。舉例而言,RRAM是一種包含RRAM胞陣列的記憶體結構,每個胞使用電阻值而非電子電荷儲存資料的位元。特定言之,每個RRAM胞包含電阻性材料層,其電阻可經調整以表示邏輯「0」或邏輯「1」。
本揭露的記憶體裝置包括多個胞、多個位元線以及電壓控制電路。所述多個胞被配置於包括多個列及多個行的矩陣中。所述多個位元線中的每一者連接至所述多個胞中的配置於所述多個 行中的一行中的第一多個胞。電壓控制電路連接至所述多個位元線中的選中位元線。電壓控制電路包括電壓偵測電路以及電壓源選擇電路。電壓偵測電路偵測瞬時供電電壓。電壓源選擇電路連接至電壓偵測電路。電壓源選擇電路基於偵測到的瞬時供電電壓自多個電壓源中選擇電壓源。電壓源選擇電路包括將選中電壓源連接至選中位元線以提供寫入電壓的開關。
本揭露的記憶體裝置包括胞陣列、多個位元線、電壓控制電路以及溫度補償電路。胞陣列包括多個胞。所述多個位元線中的每一者連接至所述多個胞中的配置於胞陣列的一行中的第一多個胞。電壓控制電路被連接至所述多個位元線中的選中位元線。電壓控制電路將寫入電壓提供至所述多個位元線中的選中位元線以用於寫入操作。溫度補償電路連接至選中位元線。溫度補償電路包括參考電壓產生器電路以及電壓調節器電路。參考電壓產生器電路產生溫度調整參考電壓。電壓調節器電路連接至參考電壓產生器電路。電壓調節器電路將瞬時寫入電壓與溫度調整參考電壓進行比較且基於比較來調節瞬時寫入電壓。
本揭露的提供寫入電壓的方法包括:偵測瞬時供電電壓;將瞬時供電電壓與參考電壓進行比較;基於瞬時供電電壓與參考電壓的比較自多個電壓源中選擇電壓源;以及將選中電壓源連接至胞陣列的選中位元線以將寫入電壓提供至選中位元線。
100、600、700:記憶體裝置
102:胞陣列
102a:第一胞陣列
102b:第二胞陣列
104:字元線驅動器
106:輸入/輸出(I/O)電路
108:寫入電壓電路
110:記憶胞
110a0、110m0、110a1、110m1、110an、110mn:胞
112:電阻式記憶體元件
114:存取電晶體
200:電壓控制電路
210:溫度補償電路
302:電壓源選擇電路
304:電壓偵測電路
306:電壓源
306a:第一電壓源
306b:第二電壓源
308:開關
310:輸入端子
312、324、414、424:輸出端子
314:低漣波電荷泵
316:電阻梯
318:第一比較器
320、420:第一輸入端子
322、422:第二輸入端子
326:鎖存器
328:計時器
330、R1 506:第一電阻器
332、R2 508:第二電阻器
334:第一參考節點
402:參考電壓產生器電路
404:電壓調節器電路
404a:第一電壓調節器電路
404b:第二電壓調節器電路
406:第一電流源
408:第二電流源
410:第二參考節點
412:可變電阻器
416:第二比較器
418:第三電流源
426:電晶體
500:PTAT電流源
514:第三比較器
516:第一電流鏡
518:第二電流鏡
520:第一節點
522:第二節點
524:第三節點
526:第四節點
702:第一邊緣
704:第二邊緣
706:第三邊緣
708:第四邊緣
800:方法
810、820、830、840、850、860、870:方塊
BL0、......、BLm:位元線
I1、I2、I3:電流
Is:源電流
Q1、Q2:電晶體
Q1 502:第一電晶體
Q2 504:第二電晶體
R1、R2:電阻值
R3 510:第三電阻器
R4 512:第四電阻器
SL0、......、SLm:源極線
Vo:寫入電壓
v1、v2:電壓
VBG:電壓源
VBL:位元線電壓
VDIO:供電電壓
VWL:字元線電壓
WL0、WL1、......、WLn:字元線
當結合隨附圖式閱讀時,自以下詳細描述最佳地理解本揭露的態樣。應注意,根據業界中的標準慣例,各種特徵未按比例 繪製。事實上,出於論述清楚起見,可任意增加或減小各種特徵的尺寸。另外,圖式作為本揭露的實施例的實例是說明性的且並不意欲為限制性的。
圖1A是大體上示出根據一些實施例的實例記憶體裝置的方塊圖。
圖1B是大體上示出根據一些實施例的記憶體裝置的實例胞陣列的方塊圖。
圖2A是大體上示出根據一些實施例的用於記憶體裝置的實例寫入電壓電路的方塊圖。
圖2B是大體上示出根據一些實施例的用於記憶體裝置的另一實例寫入電壓電路的方塊圖。
圖3是大體上示出根據一些實施例的實例電壓控制電路的方塊圖。
圖4是大體上示出根據一些實施例的實例溫度補償電路的方塊圖。
圖5是根據一些實施例的用於PTAT電流源的電路的實例。
圖6是示出根據實例實施例的具有寫入電壓電路的記憶體裝置的方塊圖。
圖7是示出根據實例實施例的實例記憶體裝置中的組件的放置的方塊圖。
圖8是根據一些實施例的用於將寫入電壓提供至記憶體裝置的方法的流程圖。
以下揭露內容提供用於實施所提供主題的不同特徵的許多不同實施例或實例。下文描述組件及配置的具體實例以簡化本揭露。當然,此等組件及配置僅為實例且並不意欲為限制性的。舉例而言,在以下描述中,第一特徵在第二特徵上方或上的形成可包含第一特徵及第二特徵直接接觸地形成的實施例,且亦可包含額外特徵可在第一特徵與第二特徵之間形成使得第一特徵與第二特徵可不直接接觸的實施例。另外,本揭露可在各種實例中重複元件符號及/或字母。此重複是出於簡單及清楚的目的,且本身並不指示所論述的各種實施例及/或組態之間的關係。
此外,為易於描述,本文中可使用諸如「在...之下」、「在...下方」、「下部」、「在...上方」、「上部」以及其類似者的空間相對術語,以描述如諸圖中所示出的一個元件或特徵相對於另一元件或特徵的關係。除諸圖中所描繪的定向以外,空間相對術語意欲涵蓋元件在使用或操作中的不同定向。設備可以其他方式定向(旋轉90度或處於其他定向)且本文中所使用的空間相對描述詞可同樣相應地進行解譯。
在諸如電阻式隨機存取記憶體(RRAM)的一些積體電路(IC)記憶體裝置中,在讀取操作及寫入操作期間發生位元線(bit-line;BL)電壓或源極線(source line;SL)電壓的變化。另外,BL電壓的變化亦可隨溫度而變發生。本揭露提供用於為記憶體裝置的寫入操作提供合適的位元線電壓的技術及補償在寫入操作期間由於溫度的變化而引起的位元線電壓的變化的方法。
圖1A是示出根據一些實施例的實例記憶體裝置100的方塊圖。在一些實例中,記憶體裝置100是電阻式記憶體裝置,諸 如電阻式隨機存取記憶體(RRAM)。如圖1A中所繪示,記憶體裝置100包含胞陣列102、字元線驅動器104、輸入/輸出(Input/Output;I/O)電路106以及寫入電壓電路108。儘管寫入電壓電路108繪示為與I/O電路106分離,但寫入電壓電路108可以是I/O電路106的部分。另外,於所屬技術領域中具有通常知識者在閱讀本揭露之後將顯而易見,與圖1中所繪示的組件相比,記憶體裝置100可包含更多組件或更少組件。
圖1B是示出根據一些實施例的實例記憶體裝置100的實例胞陣列102的方塊圖。如圖1B中所繪示,胞陣列102包含標記為110a0、110m0、110a1、110m1、110an、110mn的多個胞(統稱為多個記憶胞110)。多個胞110中的每一者可儲存資訊的一個位元(亦即,位元值0或位元值1)。因此,多個胞110中的每一者亦稱為位元胞或記憶胞。
在一些實例中,胞陣列102中的多個胞110可包含電阻式記憶胞。電阻式記憶胞包含具有高k介電材料層的電阻式元件,所述高k介電材料層配置於安置於後段製程(back-end-of-the-line;BEOL)金屬化堆疊內的導電電極之間。電阻式記憶胞經組態以基於電阻狀態之間的可逆切換製程來操作。藉由選擇性地形成穿過高k介電材料層的導電長絲來啟用此可逆切換。舉例而言,可藉由在導電電極上施加電壓以形成延伸穿過高k介電材料層的導電長絲來使通常絕緣的高k介電材料層導電。具有第一(例如,高)電阻狀態的電阻式記憶胞對應於第一資料值(例如,邏輯「0」),且具有第二(例如,低)電阻狀態的電阻式記憶胞對應於第二資料值(例如,邏輯「『1」)。
如圖1B中所繪示,胞陣列102中的多個胞110經配置於具有多個列(例如,m列)及多個行(例如,n行)的矩陣中。多個列中的每一列包含多個胞中的第一多個胞。舉例而言,胞陣列102中的第0列包含標記為110a0、......、110m0的第一多個胞。類似地,胞陣列102中的第1列包含標記為110a1、......、110m1的第一多個胞。最後,胞陣列102中的第n列包含標記為110an、......、110mn的第一多個胞。
類似地,多個行中的每一行包含多個胞中的第二多個胞。舉例而言,胞陣列102中的第0行包含標記為110a0、110a1、......、110an的第二多個胞。類似地,胞陣列102中的第m行包含標記為110m0、110m1、......、110mn的第二多個胞。
胞陣列102更包含多個字元線(例如,字元線WL0、字元線WL1、......、字元線WLn)及多個位元線(例如,位元線BL0、......、位元線BLm)。多個字元線中的每一者與多個列中的一列相關聯。舉例而言,多個列中的一列中的第一多個胞中的每一者連接至多個字元線中的字元線。如圖1B中所繪示,第0列的標記為110a0、......、110m0的第一多個胞連接至字元線WL0。類似地,第1列的標記為110a1、......、110m1的第一多個胞連接至字元線WL1。最後,第n列的標記為110an、......、110mn的第一多個胞連接至字元線WLn。
類似地,多個位元線中的每一位元線與多個行中的一行相關聯。舉例而言,多個行中的一行的第二多個胞中的每一者耦合至多個位元線中的位元線。如圖1B中所繪示,第0行的標記為110a0、110a1、......、110an的第二多個胞連接至位元線BL0。類 似地,第m行的標記為110m0、110m1、......、110mn的第二多個胞連接至位元線BLm。
因此,胞陣列102中的多個胞中的每一者與由字元線及位元線的交叉點限定的位址相關聯。在一些實例中,胞陣列102更包含多個源極線(例如,源極線SL0、......、源極線SLm)。多個源極線中的每一源極線亦與多個行中的一行相關聯。舉例而言,一行的第二多個胞耦合至多個源極線中的源極線。如圖1B中所繪示,第0行的標記為110a0、110a1、......、110an的第二多個胞連接至源極線SL0。類似地,第m行的標記為110m0、110m1、......、110mn的第二多個胞連接至源極線SLm。
在一些實例中,且如圖1B中所繪示,胞陣列102的多個胞110中的每一者包含電阻式記憶體元件112及存取電晶體114。電阻式記憶體元件112具有可在低電阻狀態與高電阻狀態之間切換的電阻狀態。電阻狀態指示儲存於電阻式記憶體元件112內的資料值(例如,「1」或「0」)。電阻式記憶體元件112具有耦合至位元線的第一端子及耦合至存取電晶體114的第二端子。存取電晶體114具有耦合至字元線的閘極、耦合至源極線的源極以及耦合至電阻式記憶體元件112的第二端子的汲極。在實例中,存取電晶體114可以是對稱的。亦即,存取電晶體114的汲極可以是源極且存取電晶體114的源極可以是汲極。
為自胞陣列102讀取資料或將資料寫入至胞陣列102,多個字元線中的字元線被選擇且將選中字元線充電至預定電壓,例如字元線電壓VWL。另外,多個位元線中的位元線及多個源極線中的源極線被選擇且將選中位元線以及選中源極線預先充電至預定 電壓,例如BL/SL電壓(位元線電壓VBL/源極線電壓VSL)。所施加的電壓使感測放大器接收具有取決於胞陣列102中的胞的資料狀態的值的訊號。
返回至圖1A,字元線驅動器104選擇多個字元線中的字元線且將選中字元線充電至預定電壓,例如,字元線電壓VWL。字元線驅動器104基於對由多個位址線提供的位址進行解碼來選擇字元線以進行充電。如圖1A中所繪示,字元線驅動器104連接至胞陣列102。
在讀取-寫入操作期間,I/O電路106將BL/SL電壓(亦即,位元線電壓VBL/源極線電壓VSL)施加至選中位元線及選中源極線。在一些實施例中,I/O電路106包含用於對要寫入至胞陣列102或自胞陣列102讀取的資料進行多工及編碼以及解多工及解碼的電路系統,以及用於對選中位元線及選中源極線進行預充電以用於讀取-寫入操作的電路系統。在一些實施例中,I/O電路106包含用於放大自選中位元線及選中源極線接收或施加至選中位元線及選中源極線的讀取-寫入訊號的電路系統。大體而言,I/O電路106包含控制在電阻式記憶胞的胞陣列102上執行的所有設定(SET)、重設(RESET)以及讀取(READ)操作的選中位元線及選中源極線電壓所必需的一或多種電路系統。如圖1A中所繪示,I/O電路106連接至胞陣列102。
繼續圖1A,寫入電壓電路108提供待施加至胞陣列102的選中位元線的寫入電壓。另外,寫入電壓電路108補償由於胞陣列102的溫度的變化而引起的寫入電壓的變化。寫入電壓電路108提高胞陣列102的寫入裕量。舉例而言,寫入電壓電路108減 少沿著胞陣列102的位元線的寫入電壓的變化。在實例實施例中,且如在本揭露的以下部分中所詳細論述,寫入電壓電路108包含電壓控制電路,亦稱為電源切換系統,所述電源切換系統自動選擇用於寫入驅動器的合適的電源。此外,且如在本揭露的以下部分中所詳細論述,寫入電壓電路108亦提供與溫度相關的參考訊號以適應由於胞陣列102的溫度的變化而引起的胞陣列102的寫入操作的遷移率降低。
圖2A示出了示出根據實例實施例的寫入電壓電路108的方塊圖。如圖2A中所繪示,寫入電壓電路108包含電壓控制電路200。電壓控制電路200(亦稱為電源切換系統或電源切換方案)使用電阻梯以偵測電源供應器的電壓位準且將其與已知電壓源(亦即,電壓源VBG)進行比較。隨後,電壓控制電路200使用偵測到的電壓位準來選擇用於寫入驅動器的合適的電源。合適的電源的選擇是自動的。參考本揭露的圖3更詳細地描述電壓控制電路200。
另外,且如圖2B中所繪示,在一些實例中,寫入電壓電路108更包含溫度補償電路210。溫度補償電路210(亦稱為溫度補償方案)產生用於寫入驅動器的溫度相關參考訊號。隨後,溫度相關參考訊號被使用以補償在高溫時的寫入能力損失且防止在低溫時的元件應力。溫度相關參考訊號經設計以在室溫時對準溫度相關參考訊號的位準。額外修整可以不被需要。另外,溫度相關參考訊號能夠自動用於不同的寫入電壓位準。參考本揭露的圖3更詳細地描述溫度補償電路210。
圖3是示出根據一些實施例的實例電壓控制電路200的 方塊圖。如圖3中所繪示,電壓控制電路200包含電壓源選擇電路302及電壓偵測電路304。電壓源選擇電路302被連接至電壓偵測電路304。電壓偵測電路304偵測瞬時供電電壓(亦稱為VDIO)且將偵測到的瞬時供電電壓提供至電壓源選擇電路302。電壓源選擇電路302基於偵測到的瞬時供電電壓自多個電壓源中選擇電壓源。舉例而言,且如在本揭露的以下部分中所論述,電壓源選擇電路302包含將選中電壓源連接至選中位元線以提供寫入電壓的開關。
如圖3中所繪示,電壓源選擇電路302包含多個電壓源306,所述電壓源306包含例如第一電壓源306a及第二電壓源306b。在一些實例中,第一電壓源306a對應於供電電壓位準(亦即,供電電壓位準VDIO)且第二電壓源306b對應於增加的供電電壓位準。舉例而言,且如圖3中所繪示,第二電壓源306b包含連接至供電電壓節點的低漣波電荷泵(亦即low ripple charge pump;LR-CP)314。LR-CP 314增加供電電壓位準,由此提供第二電壓源306b的被增加的供電電壓位準。儘管電壓源選擇電路302繪示為僅包含兩個電壓源(亦即,第一電壓源306a及第二電壓源306b),但是於所屬技術領域中具有通常知識者在閱讀本揭露之後將顯而易見,電壓源選擇電路302可包含多於兩個電壓源。
另外,電壓源選擇電路302包含開關308。在實例中,開關308是多域電源開關。舉例而言,開關308是雙域電源開關。開關308包含輸入端子310及輸出端子312。開關308選擇多個電壓源306中的一者且在輸出端子312處提供與多個電壓源306中的選中一者相關聯的電壓位準。舉例而言,為選擇多個電壓源306 中的一者,開關308的輸入端子310被連接至選中電壓源節點。開關308基於瞬時供電電壓選擇多個電壓源306當中的其中一者。舉例而言,開關308自電壓偵測電路304接收表示瞬時供電電壓的訊號。
電壓偵測電路304包含電阻梯316及第一比較器318。電阻梯316包含第一電阻器330及第二電阻器332。第一電阻器330的第一端子被連接至供電電壓節點(亦即,供電電壓節點VDIO)且第一電阻器330的第二端子被連接至第一參考節點334。第二電阻器332的第一端被連接至第一參考節點334且第二電阻器332的第二端子被連接至接地。在實例中,第一電阻器330的電阻值等於第二電阻器332的電阻值。然而,於所屬技術領域中具有通常知識者在閱讀本揭露之後將顯而易見,第一電阻器330及第二電阻器332的電阻值可以是不同的。另外,儘管電阻梯316繪示為僅包含兩個電阻器(亦即,第一電阻器330及第二電阻器332),但是於所屬技術領域中具有通常知識者在閱讀本揭露之後將顯而易見,電阻梯316可包含多於兩個電阻器。
電阻梯316提供表示第一參考節點334處的供電電壓(亦即,供電電壓VDIO)的瞬時值的電壓。舉例而言,第一參考節點334提供供電電壓的一半(亦即,½(VDIO))。供電電壓的瞬時值的代表性電壓(在下文中亦稱為瞬時供電電壓)被提供至第一比較器318。第一比較器318將瞬時供電電壓與參考電壓(例如,能帶閘極(band gate)電壓(亦即,能帶閘極電壓VBG))進行比較。在一些實例中,第一比較器318為諸如運算放大器的放大器。
舉例而言,第一比較器318包含第一輸入端子320、第二 輸入端子322以及輸出端子324。第一比較器318的第一輸入端子320連接至能帶閘極電壓節點且第一比較器318的第二輸入端子322連接至電阻梯316的第一參考節點334。第一比較器318將在第一輸入端子320處所接收的瞬時供電電壓與在第二輸入端子322處所接收的參考電壓進行比較且在輸出端子324處提供比較結果。在實例實施例中,比較結果指示瞬時供電電壓是否大於或小於參考電壓。
來自第一比較器318的比較結果被提供至開關308。舉例而言,第一比較器318的輸出端子324被連接至開關308。開關308基於比較結果選擇多個電壓源306中的一者。舉例而言,當比較結果指示瞬時供電電壓等於或大於參考電壓時,開關308選擇多個電壓源306中的第一電壓源306a。此外,當比較結果指示瞬時供電電壓小於參考電壓時,開關308選擇多個電壓源306中的第二電壓源306b。
在一些實施例中,電壓控制電路200包含鎖存器326及計時器328。計時器328追蹤時間段,且在第一預定時間段之後產生第一觸發訊號並且在第二預定時間段之後產生第二觸發訊號。在一些實例中,第二觸發訊號在第一觸發訊號之後被產生。第一觸發訊號觸發第一比較器318以將瞬時供電電壓與參考電壓進行比較。第二觸發訊號觸發鎖存器326以儲存來自第一比較器318的比較結果。在鎖存比較結果之後,第一比較器318可以被斷開以節省功率。在實例實施例中,鎖存器326可以是正反器。此外,鎖存器326可用於加速偵測延遲。
圖4是大體上示出根據一些實施例的實例溫度補償電路 210的方塊圖。如圖4中所繪示,溫度補償電路210包含參考電壓產生器電路402及電壓調節器電路404。電壓調節器電路404被連接至參考電壓產生器電路402。參考電壓產生器電路402產生溫度補償參考電壓且將溫度補償參考電壓提供至電壓調節器電路404。電壓調節器電路404將溫度補償參考電壓與瞬時位元線電壓進行比較且基於比較來調節瞬時位元線電壓。
如圖4中所繪示,參考電壓產生器電路402包含第一電流源406及第二電流源408。第一電流源406在第二參考節點410處與第二電流源408並聯連接。第一電流源406在第二參考節點410處吸收第一電流且第二電流源408在第二參考節點410處吸收第二電流。在一些實例中,第一電流源406為與絕對溫度成比例(Proportional to Absolute Temperature;PTAT)電流源且第二電流源408為零溫度係數(Zero Temperature Coefficient;ZTC)電流源。參考本揭露的圖5更詳細地論述實例PTAT電流源。
在一些實例中,由PTAT電流源(亦即,第一電流源406)產生的PTAT電流與絕對溫度成比例且在與溫度升高或降低相同的方向上升高或降低。由ZTC電流源(亦即,第二電流源408)產生的ZTC電流在絕對溫度的情況下具有零的溫度係數。亦即,ZTC電流相對於絕對溫度實質上不可變。PTAT電流及ZTC電流被組合使用以產生用於參考電壓產生器電路402的偏壓電流。舉例而言,使用修整碼控制PTAT電流及ZTC電流的斜率(亦即增加或減少的速率),以使得當斜率改變時,用於參考電壓產生器電路402的偏壓電流在指定溫度下(例如,在室溫下)保持相同。
參考電壓產生器電路402更包含可變電阻器412。可變電 阻器412的第一端子被連接至第二參考節點410且可變電阻器412的第二端子被連接至接地。在一些實例中,可變電阻器412的電阻值被改變以調整用於參考電壓產生器402的偏壓電流。溫度補償參考電壓在第二參考節點410處被產生且在參考電壓產生器電路402的輸出端子414處被提供。在實例中,在參考電壓產生器電路402的輸出端子414處所產生的溫度補償參考電壓被提供至電壓調節器電路404。
繼續圖4,電壓調節器電路404包含第二比較器416及第三電流源418。第三電流源418被連接至第二比較器416。第二比較器416包含第一輸入端子420、第二輸入端子422以及輸出端子424。第一輸入端子420被連接至參考電壓產生器電路402的輸出端子414。第二輸入端子422被連接至胞陣列102的選中位元線。在實例中,第二比較器416將在第一輸入端子420處所接收的溫度補償參考電壓與在第二輸入端子422處所接收的瞬時位元線電壓進行比較且在輸出端子424上提供比較結果。比較結果可包含瞬時位元線電壓是否小於或大於溫度補償參考電壓。
比較結果被提供至第三電流源418。第三電流源418基於比較結果改變吸收至選中位元線的源電流Is的量。舉例而言,當溫度補償參考電壓大於瞬時位元線電壓時,第三電流源418增加吸收至選中位元線的源電流Is的量。此外,當溫度補償參考電壓小於瞬時位元線電壓時,第三電流源418減少吸收至選中位元線的源電流Is的量。
在實例中,第三電流源418包括電晶體426。電晶體426的源極被連接至寫入電壓節點且電晶體426的汲極被連接至胞陣 列102的選中位元線。電晶體426的閘極被連接至比較器416的輸出端子424。在一些實例中,電晶體426為p通道金屬氧化物半導體(p-channel metal oxide semiconductor;pMOS)電晶體。然而,於所屬技術領域中具有通常知識者在閱讀此本揭露之後將顯而易見,諸如金屬氧化物半導體場效應電晶體(metal oxide semiconductor field effect transistor;MOSFET)、n通道金屬氧化物半導體(n-channel metal oxide semiconductor;nMOS)電晶體或互補金屬氧化物半導體(complementary metal oxide semiconductor;CMOS)電晶體的其他類型的電晶體可用於電晶體426。另外,電晶體426是對稱的。亦即,電晶體426的源極可以是汲極,且電晶體426的汲極可以是源極。
在實例中,單增益緩衝器可被連接在參考電壓產生器電路402與電壓調節器電路404之間。單增益緩衝器將參考電壓產生器電路402屏蔽以免受到由電壓調節器電路404所產生的踢回(kick back)雜訊的影響。在其他實例中,電壓調節器電路404是低壓差(low dropout;LDO)電路。在一些實例中,第二比較器416為諸如運算放大器的放大器。
圖5是根據一些實施例的PTAT電流源500的電路的實例。在實例實施例中,PTAT電流源500包含能帶隙參考(bandgap reference;BGR)電路。PTAT電流源500是溫度無關電流源,所述溫度無關電流源輸出與溫度改變無關的固定(恆定)電流。在一些實例中,PTAT電流源500輸出隨著溫度線性變化的PTAT電流。如圖5中所繪示,PTAT電流源500包含第一電晶體Q1 502及第二電晶體Q2 504。另外,PTAT電流源500包含第一電阻器R1 506、 第二電阻器R2 508、第三電阻器R3 510以及第四電阻器R4 512。此外,PTAT電流源500包含第三比較器514、第一電流鏡516以及第二電流鏡518。
第一電晶體Q1 502連接在第一節點520與接地之間。第一電阻器R1 506的第一端子被連接至第三節點524且第一電阻器R1 506的第二端子被連接至第一節點520。第二電阻器R2 508的第一端子被連接至第三節點524且第二電阻器R2 508的第二端子被連接至第二節點522。第三電阻器R3 510的第一端子被連接至第二節點522且第三電阻器R3 510的第二端子被連接至第二電晶體504。第二電晶體Q2 504連接在第三電阻器R3 510與接地之間。在一些實例中,第一電晶體Q1 502及第二電晶體Q2 504為雙極接面電晶體(bipolar junction transistor;BJT)。然而,其他類型的電晶體在本揭露的範疇內。
第三比較器514的第一輸入端子被連接至第一節點520且第三比較器514的第二輸入端子被連接至第二節點522。第三比較器514的輸出端子被連接至第四節點526。第一電流鏡516被連接至第三節點524且在第三節點524處吸收第一匹配電流。第二電流鏡518被連接至第四電阻器R4512的第一端子且將第二匹配電流吸收至第四電阻器R4512。用於第一電流鏡516及第二電流鏡中的每一者的控制閘極在第四節點526處被連接至第三比較器514的輸出端子。第四電阻器R4512的第二端子被連接至接地。
在實例中,第一節點520的電壓被表示為v1且第二節點522的電壓由v2表示。第三比較器514將電壓v1與電壓v2進行比較且基於比較來調節分別由第一電流鏡516及第二電流鏡518 吸收的第一匹配電流及第二匹配電流。舉例而言,第三比較器514調節分別由第一電流鏡516及第二電流鏡518所吸收的第一匹配電流及第二匹配電流,以使得電壓v1約等於電壓v2。在實例中,由第一電流鏡516吸收的第一匹配電流約等於由第二電流鏡518吸收的第二匹配電流。
在實例中,流過第一電阻器R1 506的電流表示為I1,流過第二電阻器R2 508的電流表示為I2,且流過第四電阻器R4 512的電流表示為I3。在一些實例中,表示為R1的第一電阻器R1 506的電阻值約等於表示為R2的第二電阻器R2 508的電阻值。亦即,R1=R2。另外,由於電壓v1約等於電壓v2,因此電流I1約等於電流I2。因此,使用BJT公式:
Figure 109139216-A0305-02-0020-2
其中VT與溫度線性地成比例且n為電體晶Q1及電晶體Q2的發射極面積的比率。電流I3與被施加至第二電流鏡518的閘極的I2以因數K成比例。由於VT隨溫度線性變化,所以IPTAT(亦即,PTAT電流)亦隨溫度線性變化。
圖6是示出根據實例實施例的具有寫入電壓電路108的記憶體裝置600的方塊圖。如圖6中所繪示,記憶體裝置600包含電壓源選擇電路302及連接至電壓源選擇電路302的電壓偵測電路304。另外,且如圖6中所繪示,記憶體裝置600更包含參考電壓產生器電路402及被連接至參考電壓產生器電路402的電壓調節器電路404。電壓源選擇電路302被連接至電壓調節器電路 404。此外,電壓調節器電路404連接至胞陣列102。
電壓偵測電路304偵測瞬時供電電壓(亦稱為VDIO)且將偵測到的瞬時供電電壓提供至電壓源選擇電路302。電壓源選擇電路302基於偵測到的瞬時供電電壓自多個電壓源306中選擇電壓源。舉例而言,電壓源選擇電路302包含將選中電壓源連接至選中位元線以提供寫入電壓(亦即,寫入電壓Vo)的開關310。參考電壓產生器電路402產生溫度補償參考電壓且將溫度補償參考電壓提供至電壓調節器電路404。電壓調節器電路404將溫度補償參考電壓與瞬時位元線電壓(亦即,瞬時位元線電壓VBL)進行比較且基於比較來調整瞬時位元線電壓(亦即,瞬時位元線電壓VBL)。在實例實施例中,電壓源選擇電路302、電壓偵測電路304以及參考電壓產生器電路402可與記憶體裝置600的多個胞陣列共用。
圖7是示出根據實例實施例的實例記憶體裝置700中的組件的放置的方塊圖。如圖7中所繪示,第一胞陣列102a被放置在胞區域的第一部分中。第一部分沿著第一邊緣702自胞區域的第三邊緣706延伸至相對的第四邊緣708。第二胞陣列102b被放置在胞區域的第二部分中。第二部分沿著第二邊緣704自胞區域的第三邊緣706延伸至第四邊緣708。第二邊緣704與第一邊緣702相對。
第一電壓調節器電路404a被放置在胞區域的第三部分中。第三部分與第一部分鄰接。第三部分沿著第一部分自第三邊緣706延伸至第四邊緣708。第二電壓調節器電路404b被放置在胞區域的第四部分中。第四部分與第二部分鄰接。第四部分沿著第二 部分自第三邊緣706延伸至第四邊緣708。LR-CP 314、電壓控制電路200以及溫度補償電路210被放置在胞區域的第五部分中。第五部分包夾在第三部分與第四部分之間且自邊緣706延伸至第四邊緣708。
舉例而言,LR-CP 314被放置在第五部分的第一子部分中。電壓控制電路200被放置在第五部分的第二子部分中。第二子部分緊鄰或接近第一子部分。溫度補償電路210被放置在第五部分的第三子部分中。第三子部分緊鄰或接近第二子部分。第二子部分包夾在第一子部分與第三子部分之間。因此,電壓控制電路200被放置以緊鄰或接近LR-CP 314。另外,溫度補償電路210被放置以緊鄰或接近電壓控制電路200。然而,其他放置在本揭露的範疇內。
圖8是根據一些實施例的用於將寫入電壓提供至記憶體裝置的方法800的流程圖。方法800可例如藉由如參考圖1A至圖7中的任一者所論述的寫入電壓電路108來執行。在一些實施例中,方法800可作為指令儲存在非暫時性電腦可讀媒體上,所述指令可藉由處理器執行以執行方法800。
在方法800的方塊810處,瞬時供電電壓被偵測。舉例而言,電壓偵測電路304的電阻梯316偵測瞬時供電電壓。在參考節點334處提供表示瞬時供電電壓的電壓訊號。
在方法800的方塊820處,瞬時供電電壓與參考電壓被進行比較。舉例而言,電壓偵測電路的第一比較器318將瞬時供電電壓與參考電壓進行比較。在第一比較器318的第一輸入端子320處提供瞬時供電電壓且在第一比較器318的第二輸入端子322 處提供參考電壓。
在方法800的方塊830處,基於將瞬時供電電壓與參考電壓進行比較,自多個電壓源中的電壓源被選擇。舉例而言,第一比較器318在輸出端子324處提供具有比較結果的輸出訊號。舉例而言,輸出訊號可指示瞬時供電電壓是否小於、等於或大於參考電壓。具有比較結果的輸出訊號提供至電壓源選擇電路302的開關310。隨後,開關310基於比較結果選擇多個電壓源306中的一者。舉例而言,當瞬時供電電壓等於或大於參考電壓時,開關310選擇第一電壓源306a。在其他實例中,當瞬時供電電壓小於參考電壓時,開關310選擇第二電壓源306b。
在方法800的方塊840處,選中電壓源被連接至胞陣列的選中位元線以將寫入電壓提供至選中位元線。舉例而言,電壓源選擇電路302的開關310經由開關輸入端子310及開關輸入端子312將選中電壓源連接至胞陣列的選中位元線以將寫入電壓提供至選中位元線。
在方法800的方塊850處,溫度調整參考電壓被產生。舉例而言,參考電壓產生器電路402產生溫度調整參考電壓。在實例實施例中,使用第一電流源406(亦即,PTAT電流源)及第二電流源408(亦即,ZTC電流源)產生溫度調整參考電壓。在參考電壓產生器電路402的輸出端子414處提供溫度調整參考電壓。
在方法800的方塊860處,偵測瞬時寫入電壓。在方法800的方塊840處,瞬時寫入電壓與溫度調整參考電壓被進行比較。在實例實施例中,電壓調節器電路404的第二比較器416將瞬時寫入電壓與溫度調整參考電壓進行比較。在第二比較器416的 第一輸入端子420處提供溫度調整參考電壓且在第二比較器416的第二輸入端子422處提供瞬時寫入電壓。
在方法800的方塊870處,基於比較瞬時寫入電壓與溫度調整參考電壓,瞬時寫入電壓被調節。舉例而言,第二比較器416在輸出端子424處提供具有比較結果的輸出訊號。舉例而言,輸出訊號可指示瞬時寫入電壓是否小於、等於或大於溫度調整參考電壓。具有比較結果的輸出訊號提供至第三電流源418的閘極。隨後,第三電流源418增加或減少吸收至選中位元線的源電流Is。舉例而言,當瞬時寫入電壓等於或大於溫度調整參考電壓時,第三電流源418減少吸收至選中位元線的源電流Is。在其他實例中,當瞬時寫入電壓小於溫度調整參考電壓時,第三電流源418增加吸收至選中位元線的源電流Is。
因此,所揭露的實施例提供一種記憶體裝置,包括:多個胞,配置於包括多個列及多個行的矩陣中;多個位元線,其中所述多個位元線中的每一者連接至多個胞中的配置於多個行中的一行中的第一多個胞;電壓控制電路,可連接至多個位元線中的選中位元線,其中電壓控制電路包括:電壓偵測電路,其中所述電壓偵測電路偵測瞬時供電電壓;及電壓源選擇電路,連接至電壓偵測電路,其中電壓源選擇電路基於偵測到的瞬時供電電壓自多個電壓源中選擇電壓源,且其中電壓源選擇電路包括將選中電壓源連接至選中位元線以提供寫入電壓的開關。
在一些實施例中,電壓偵測電路包括連接至供電電壓節點的電阻梯及連接至電阻梯的比較器,其中電阻梯偵測瞬時供電電壓。比較器將偵測到的瞬時供電電壓與參考電壓進行比較。
在一些實施例中,比較器的輸出端子連接至開關。開關基於比較器的輸出自所述多個電壓源中選擇電壓源。
在一些實施例中,當瞬時供電電壓小於參考電壓時,開關選擇所述多個電壓源中的第一電壓源。當瞬時供電電壓大於參考電壓時,開關選擇所述多個電壓源中的第二電壓源。
在一些實施例中,電壓控制電路更包括計時器。計時器追蹤時間段且在時間段到期之後產生比較器啟用訊號。比較器啟用訊號觸發比較器以將偵測到的瞬時供電電壓與參考電壓進行比較。
在一些實施例中,電壓控制電路更包括鎖存電路。鎖存電路鎖存比較器的比較輸出。
在一些實施例中,鎖存電路由時脈訊號觸發。時脈訊號由計時器產生。
在一些實施例中,電壓偵測電路在比較輸出的鎖存之後被斷開。
在一些實施例中,電阻梯包括第一暫存器及第二暫存器。第一暫存器的第一端子連接至第一電壓源。第一暫存器的第二端子連接至輸出節點。第二暫存器的第一端子連接至輸出節點。第二暫存器的第二端子連接至接地。輸出節點提供瞬時供電電壓。
在一些實施例中,比較器的第一輸入端子連接至輸出節點。比較器的第二輸入端子連接至參考電壓節點。
在一些實施例中,記憶體裝置更包括可連接至選中位元線的溫度補償電路。溫度補償電路針對記憶體裝置的溫度的變化而補償寫入電壓。
根據其他所揭露的實例,記憶體裝置包括:胞陣列,包括多個胞;多個位元線,其中所述多個位元線中的每一者連接至多個胞中的配置於胞陣列的一行中的第一多個胞;電壓控制電路,可連接至多個位元線中的選中位元線,其中電壓控制電路將寫入電壓提供至用於寫入操作的多個位元線中的選中位元線;以及溫度補償電路,可連接至選中位元線,其中溫度補償電路包括:參考電壓產生器電路,其中所述參考電壓產生器電路產生溫度調整參考電壓;及電壓調節器電路,連接至參考電壓產生器電路,其中電壓調節器電路將瞬時寫入電壓與溫度調整參考電壓進行比較且基於比較來調節瞬時寫入電壓。
在一些實施例中,參考電壓產生器電路包括第一電流源、第二電流源以及可變電阻器。第二電流源在參考節點處與第一電流源並聯連接。可變電阻器連接在參考節點與接地之間。參考節點提供溫度調整參考電壓。
在一些實施例中,第一電流源為與絕對溫度成比例(PTAT)電流源且第二電流源為零溫度係數(ZTC)電流源。
在一些實施例中,電壓調節器電路包括放大器及第三電流源。放大器包括第一輸入端子、第二輸入端子以及輸出端子。放大器的第一輸入端子連接至參考電壓節點。放大器的第二輸入端子連接至選中位元線。放大器的輸出端子連接至第三電流源。
在一些實施例中,放大器基於將瞬時寫入電壓與溫度補償參考電壓進行比較來調節由第三電流源吸收到選中位元線的電流量。
在一些實施例中,記憶體裝置更包括連接在參考電壓產 生器與電壓調節器電路之間的單增益(unigain)緩衝器。
在一些實施例中,電壓調節器電路包括低壓差(LDO)電路。
根據又另外所揭露的實例,一種提供寫入電壓的方法包括:偵測瞬時供電電壓;將瞬時供電電壓與參考電壓進行比較;基於瞬時供電電壓與參考電壓的比較自多個電壓源中選擇電壓源;以及將選中電壓源連接至胞陣列的選中位元線以將寫入電壓提供至選中位元線。在實例實施例中,所述方法更包括:產生溫度調整參考電壓;偵測瞬時寫入電壓;將瞬時寫入電壓與溫度調整參考電壓進行比較;以及基於將瞬時寫入電壓與溫度調整參考電壓進行比較來調節瞬時寫入電壓。
本揭露概述各種實施例,以使得於所屬技術領域中具有通常知識者可更佳地理解本揭露的態樣。於所屬技術領域中具有通常知識者應瞭解,其可容易地使用本揭露作為設計或修改用於進行本文中所引入的實施例的相同目的及/或達成相同優點的其他製程及結構的基礎。於所屬技術領域中具有通常知識者亦應認識到,此等等效構造不脫離本揭露的精神及範疇,且於所屬技術領域中具有通常知識者可在不脫離本揭露的精神及範疇的情況下在本文中作出各種改變、替代以及更改。
200:電壓控制電路
302:電壓源選擇電路
304:電壓偵測電路
306:電壓源
306a:第一電壓源
306b:第二電壓源
308:開關
310:輸入端子
312、324:輸出端子
314:低漣波電荷泵
316:電阻梯
318:第一比較器
320:第一輸入端子
322:第二輸入端子
326:鎖存器
328:計時器
330:第一電阻器
332:第二電阻器
334:第一參考節點
VDIO:供電電壓
Vo:寫入電壓

Claims (10)

  1. 一種記憶體裝置,包括:多個胞,配置於包括多個列及多個行的矩陣中;多個位元線,其中所述多個位元線中的每一者連接至所述多個胞中的配置於所述多個行中的一行中的第一多個胞;以及電壓控制電路,連接至所述多個位元線中的選中位元線,其中所述電壓控制電路包括:電壓偵測電路,其中所述電壓偵測電路偵測瞬時供電電壓;以及電壓源選擇電路,連接至所述電壓偵測電路,其中所述電壓源選擇電路基於所述偵測到的瞬時供電電壓自多個電壓源中選擇電壓源,且其中所述電壓源選擇電路包括將選中電壓源連接至所述選中位元線以提供寫入電壓的開關。
  2. 如請求項1所述的記憶體裝置,其中所述電壓偵測電路包括連接至供電電壓節點的電阻梯及連接至所述電阻梯的比較器,其中所述電阻梯偵測所述瞬時供電電壓,且其中所述比較器將所述偵測到的瞬時供電電壓與參考電壓進行比較。
  3. 如請求項2所述的記憶體裝置,其中所述比較器的輸出端子連接至所述開關,且其中所述開關基於所述比較器的輸出自所述多個電壓源中選擇所述電壓源。
  4. 如請求項2所述的記憶體裝置,其中所述電壓控制電路更包括計時器,其中所述計時器追蹤時間段且在所述時間段到期之後產生比較器啟用訊號,其中所述比較器啟用訊號觸發所述比較器以將所述偵測到的瞬時供電電壓與所述參考電壓進行比 較。
  5. 如請求項4所述的記憶體裝置,其中所述電壓控制電路更包括鎖存電路,其中所述鎖存電路鎖存所述比較器的比較輸出。
  6. 如請求項2所述的記憶體裝置,其中所述電阻梯包括第一暫存器及第二暫存器,其中所述第一暫存器的第一端子連接至第一電壓源,其中所述第一暫存器的第二端子連接至輸出節點,其中所述第二暫存器的第一端子連接至所述輸出節點,其中所述第二暫存器的第二端子連接至接地,且其中所述輸出節點提供所述瞬時供電電壓。
  7. 一種記憶體裝置,包括:胞陣列,包括多個胞;多個位元線,其中所述多個位元線中的每一者連接至所述多個胞中的配置於所述胞陣列的一行中的第一多個胞;電壓控制電路,連接至所述多個位元線中的選中位元線,其中所述電壓控制電路將寫入電壓提供至所述多個位元線中的所述選中位元線以用於寫入操作;以及溫度補償電路,連接至所述選中位元線,其中所述溫度補償電路包括:參考電壓產生器電路,其中所述參考電壓產生器電路產生溫度調整參考電壓,以及電壓調節器電路,連接至所述參考電壓產生器電路,其中所述電壓調節器電路將瞬時寫入電壓與所述溫度調整參考電壓進行比較且基於所述比較來調節所述瞬時寫入電壓。
  8. 如請求項7所述的記憶體裝置,其中所述參考電壓產生器電路包括:第一電流源;第二電流源,在參考節點處與所述第一電流源並聯連接;以及可變電阻器,連接在所述參考節點與接地之間,其中所述參考節點提供所述溫度調整參考電壓。
  9. 一種提供寫入電壓的方法,所述方法包括:偵測瞬時供電電壓;將所述瞬時供電電壓與參考電壓進行比較;基於所述瞬時供電電壓與所述參考電壓的比較自多個電壓源中選擇電壓源;以及將選中電壓源連接至胞陣列的選中位元線以將寫入電壓提供至所述選中位元線。
  10. 如請求項9所述的提供寫入電壓的方法,更包括:產生溫度調整參考電壓;偵測瞬時寫入電壓;將所述瞬時寫入電壓與所述溫度調整參考電壓進行比較;以及基於將所述瞬時寫入電壓與所述溫度調整參考電壓進行比較來調節所述瞬時寫入電壓。
TW109139216A 2019-11-15 2020-11-10 記憶體裝置以及提供寫入電壓的方法 TWI754450B (zh)

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
US201962935830P 2019-11-15 2019-11-15
US62/935,830 2019-11-15
US17/061,600 2020-10-02
US17/061,600 US11393512B2 (en) 2019-11-15 2020-10-02 Memory device

Publications (2)

Publication Number Publication Date
TW202121423A TW202121423A (zh) 2021-06-01
TWI754450B true TWI754450B (zh) 2022-02-01

Family

ID=75683936

Family Applications (1)

Application Number Title Priority Date Filing Date
TW109139216A TWI754450B (zh) 2019-11-15 2020-11-10 記憶體裝置以及提供寫入電壓的方法

Country Status (5)

Country Link
US (3) US11393512B2 (zh)
KR (2) KR20210060336A (zh)
CN (1) CN112820336A (zh)
DE (1) DE102020126502A1 (zh)
TW (1) TWI754450B (zh)

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10950658B2 (en) * 2018-09-21 2021-03-16 Taiwan Semiconductor Manufacturing Company Ltd. Circuit and method to enhance efficiency of memory
US11393512B2 (en) * 2019-11-15 2022-07-19 Taiwan Semiconductor Manufacturing Company, Ltd. Memory device
US11450373B2 (en) 2020-08-26 2022-09-20 Micron Technology, Inc. Memory system capable of compensating for kickback noise
KR20220039170A (ko) * 2020-09-22 2022-03-29 에스케이하이닉스 주식회사 전압 생성 회로, 전압 생성 회로를 포함하는 반도체 장치 및 전압 오차 보정 시스템
US20220344222A1 (en) * 2021-04-27 2022-10-27 Taiwan Semiconductor Manufacturing Company, Ltd. Systems and methods of testing memory devices
US11854914B2 (en) * 2021-11-15 2023-12-26 Taiwan Semiconductor Manufacturing Company, Ltd. Systems and methods of testing memory devices

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8942050B2 (en) * 2010-09-07 2015-01-27 Panasonic Intellectual Property Management Co., Ltd. Method of inspecting variable resistance nonvolatile memory device and variable resistance nonvolatile memory device
US9202579B2 (en) * 2013-03-14 2015-12-01 Sandisk Technologies Inc. Compensation for temperature dependence of bit line resistance
US9281029B2 (en) * 2012-06-15 2016-03-08 Sandisk 3D Llc Non-volatile memory having 3D array architecture with bit line voltage control and methods thereof
TW201913665A (zh) * 2017-09-11 2019-04-01 韓商愛思開海力士有限公司 具有阻抗校準電路的記憶體系統
US20190227611A1 (en) * 2018-01-22 2019-07-25 Samsung Electronics Co., Ltd. Storage devices, storage systems and methods of operating storage devices
US10388383B2 (en) * 2016-07-05 2019-08-20 SK Hynix Inc. EPROM device for storing multi-bit data and read circuit of EPROM device

Family Cites Families (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3676904B2 (ja) 1997-04-11 2005-07-27 株式会社ルネサステクノロジ 半導体集積回路
JP4124692B2 (ja) * 2003-04-25 2008-07-23 シャープ株式会社 不揮発性半導体記憶装置
US7057958B2 (en) 2003-09-30 2006-06-06 Sandisk Corporation Method and system for temperature compensation for memory cells with temperature-dependent behavior
US7586795B2 (en) * 2006-03-20 2009-09-08 Cypress Semiconductor Corporation Variable reference voltage circuit for non-volatile memory
KR100929304B1 (ko) 2008-08-04 2009-11-27 주식회사 하이닉스반도체 온도 보상 상 변화 메모리 장치
KR101504340B1 (ko) * 2008-11-04 2015-03-20 삼성전자주식회사 온도 보상 기능을 가지는 불휘발성 메모리 장치 및 그것을 포함하는 메모리 시스템
JP2011211767A (ja) 2010-03-29 2011-10-20 Toshiba Corp 半導体集積回路装置
US20120230081A1 (en) 2011-03-10 2012-09-13 International Business Machines Corporation Cell-state measurement in resistive memory
JP5998025B2 (ja) * 2012-11-28 2016-09-28 ルネサスエレクトロニクス株式会社 半導体集積回路およびその動作方法
US9653156B2 (en) 2015-02-20 2017-05-16 Kabushiki Kaisha Toshiba Memory controller, nonvolatile semiconductor memory device and memory system
US10622066B2 (en) * 2017-09-21 2020-04-14 Samsung Electronics Co., Ltd. Resistive memory device including reference cell and operating method thereof
US10755780B2 (en) * 2018-03-16 2020-08-25 Taiwan Semiconductor Manufacturing Company, Ltd. Memory sense amplifier with precharge
US11393512B2 (en) * 2019-11-15 2022-07-19 Taiwan Semiconductor Manufacturing Company, Ltd. Memory device

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8942050B2 (en) * 2010-09-07 2015-01-27 Panasonic Intellectual Property Management Co., Ltd. Method of inspecting variable resistance nonvolatile memory device and variable resistance nonvolatile memory device
US9281029B2 (en) * 2012-06-15 2016-03-08 Sandisk 3D Llc Non-volatile memory having 3D array architecture with bit line voltage control and methods thereof
US9202579B2 (en) * 2013-03-14 2015-12-01 Sandisk Technologies Inc. Compensation for temperature dependence of bit line resistance
US10388383B2 (en) * 2016-07-05 2019-08-20 SK Hynix Inc. EPROM device for storing multi-bit data and read circuit of EPROM device
TW201913665A (zh) * 2017-09-11 2019-04-01 韓商愛思開海力士有限公司 具有阻抗校準電路的記憶體系統
US20190227611A1 (en) * 2018-01-22 2019-07-25 Samsung Electronics Co., Ltd. Storage devices, storage systems and methods of operating storage devices

Also Published As

Publication number Publication date
KR20220159333A (ko) 2022-12-02
CN112820336A (zh) 2021-05-18
US20230402075A1 (en) 2023-12-14
TW202121423A (zh) 2021-06-01
US11393512B2 (en) 2022-07-19
KR20210060336A (ko) 2021-05-26
US11735238B2 (en) 2023-08-22
DE102020126502A1 (de) 2021-05-20
US20210151086A1 (en) 2021-05-20
US20220335996A1 (en) 2022-10-20
KR102580104B1 (ko) 2023-09-18

Similar Documents

Publication Publication Date Title
TWI754450B (zh) 記憶體裝置以及提供寫入電壓的方法
US9830987B2 (en) Sense amplifier local feedback to control bit line voltage
US9576654B2 (en) Apparatuses, sense circuits, and methods for compensating for a wordline voltage increase
US7403423B2 (en) Sensing scheme for low-voltage flash memory
US20110222355A1 (en) Control voltage generation circuit and nonvolatile storage device having the same
US9653126B2 (en) Digital ramp rate control for charge pumps
TWI400705B (zh) 記憶體單元之電容分壓器感測
CN110729012B (zh) 存储器件、电阻式存储单元阵列的电压补偿控制器和方法
US9799385B2 (en) Resistance change memory
US8274842B1 (en) Variable impedance memory device having simultaneous program and erase, and corresponding methods and circuits
US9361976B2 (en) Sense amplifier including a single-transistor amplifier and level shifter and methods therefor
US20140211553A1 (en) Load and short current measurement by current summation technique
TWI781604B (zh) 記憶體設備及操作記憶體之方法
US5940322A (en) Constant voltage generating circuit with improved line voltage control
US9349483B2 (en) One-time programmable memory and system-on chip including one-time programmable memory
US10418080B2 (en) Semiconductor memory device
US9858970B2 (en) Power supply circuit and semiconductor memory device including the same
TWI421866B (zh) 減輕反向偏壓漏電之系統和方法
US5825687A (en) Low voltage memory cell, circuit array formed thereby and method of operation therefor
CN114596895A (zh) 记忆体装置、记忆体系统以及记忆体装置的操作方法
TWI751921B (zh) 記憶體裝置及操作其的方法
US20230380184A1 (en) Circuit and method to enhance efficiency of memory
TWI742516B (zh) 記憶體裝置以及偏壓方法