TWI738790B - 化合物半導體及其製造方法以及氮化物半導體 - Google Patents

化合物半導體及其製造方法以及氮化物半導體 Download PDF

Info

Publication number
TWI738790B
TWI738790B TW106118290A TW106118290A TWI738790B TW I738790 B TWI738790 B TW I738790B TW 106118290 A TW106118290 A TW 106118290A TW 106118290 A TW106118290 A TW 106118290A TW I738790 B TWI738790 B TW I738790B
Authority
TW
Taiwan
Prior art keywords
nitride semiconductor
compound semiconductor
gan
film
semiconductor
Prior art date
Application number
TW106118290A
Other languages
English (en)
Other versions
TW201825722A (zh
Inventor
藤岡洋
上野耕平
Original Assignee
國立硏究開發法人科學技術振興機構
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 國立硏究開發法人科學技術振興機構 filed Critical 國立硏究開發法人科學技術振興機構
Publication of TW201825722A publication Critical patent/TW201825722A/zh
Application granted granted Critical
Publication of TWI738790B publication Critical patent/TWI738790B/zh

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02436Intermediate layers between substrates and deposited layers
    • H01L21/02439Materials
    • H01L21/02455Group 13/15 materials
    • H01L21/02458Nitrides
    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C14/00Coating by vacuum evaporation, by sputtering or by ion implantation of the coating forming material
    • C23C14/06Coating by vacuum evaporation, by sputtering or by ion implantation of the coating forming material characterised by the coating material
    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C14/00Coating by vacuum evaporation, by sputtering or by ion implantation of the coating forming material
    • C23C14/06Coating by vacuum evaporation, by sputtering or by ion implantation of the coating forming material characterised by the coating material
    • C23C14/0641Nitrides
    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C14/00Coating by vacuum evaporation, by sputtering or by ion implantation of the coating forming material
    • C23C14/22Coating by vacuum evaporation, by sputtering or by ion implantation of the coating forming material characterised by the process of coating
    • C23C14/34Sputtering
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02225Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer
    • H01L21/0226Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process
    • H01L21/02263Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process deposition from the gas or vapour phase
    • H01L21/02266Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process deposition from the gas or vapour phase deposition by physical ablation of a target, e.g. sputtering, reactive sputtering, physical vapour deposition or pulsed laser deposition
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02518Deposited layers
    • H01L21/02521Materials
    • H01L21/02538Group 13/15 materials
    • H01L21/0254Nitrides
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02518Deposited layers
    • H01L21/0257Doping during depositing
    • H01L21/02573Conductivity type
    • H01L21/02576N-type
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02612Formation types
    • H01L21/02617Deposition types
    • H01L21/02631Physical deposition at reduced pressure, e.g. MBE, sputtering, evaporation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/20Deposition of semiconductor materials on a substrate, e.g. epitaxial growth solid phase epitaxy
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/43Electrodes ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/45Ohmic electrodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/778Field effect transistors with two-dimensional charge carrier gas channel, e.g. HEMT ; with two-dimensional charge-carrier layer formed at a heterojunction interface
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/778Field effect transistors with two-dimensional charge carrier gas channel, e.g. HEMT ; with two-dimensional charge-carrier layer formed at a heterojunction interface
    • H01L29/7788Vertical transistors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/78603Thin film transistors, i.e. transistors with a channel being at least partly a thin film characterised by the insulating substrate or support
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/80Field effect transistors with field effect produced by a PN or other rectifying junction gate, i.e. potential-jump barrier
    • H01L29/812Field effect transistors with field effect produced by a PN or other rectifying junction gate, i.e. potential-jump barrier with a Schottky gate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/02Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies
    • H01L33/26Materials of the light emitting region
    • H01L33/30Materials of the light emitting region containing only elements of Group III and Group V of the Periodic Table
    • H01L33/32Materials of the light emitting region containing only elements of Group III and Group V of the Periodic Table containing nitrogen
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/02Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies
    • H01L33/26Materials of the light emitting region
    • H01L33/30Materials of the light emitting region containing only elements of Group III and Group V of the Periodic Table
    • H01L33/32Materials of the light emitting region containing only elements of Group III and Group V of the Periodic Table containing nitrogen
    • H01L33/325Materials of the light emitting region containing only elements of Group III and Group V of the Periodic Table containing nitrogen characterised by the doping materials
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01SDEVICES USING THE PROCESS OF LIGHT AMPLIFICATION BY STIMULATED EMISSION OF RADIATION [LASER] TO AMPLIFY OR GENERATE LIGHT; DEVICES USING STIMULATED EMISSION OF ELECTROMAGNETIC RADIATION IN WAVE RANGES OTHER THAN OPTICAL
    • H01S5/00Semiconductor lasers
    • H01S5/04Processes or apparatus for excitation, e.g. pumping, e.g. by electron beams
    • H01S5/042Electrical excitation ; Circuits therefor
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01SDEVICES USING THE PROCESS OF LIGHT AMPLIFICATION BY STIMULATED EMISSION OF RADIATION [LASER] TO AMPLIFY OR GENERATE LIGHT; DEVICES USING STIMULATED EMISSION OF ELECTROMAGNETIC RADIATION IN WAVE RANGES OTHER THAN OPTICAL
    • H01S5/00Semiconductor lasers
    • H01S5/10Construction or shape of the optical resonator, e.g. extended or external cavity, coupled cavities, bent-guide, varying width, thickness or composition of the active region
    • H01S5/18Surface-emitting [SE] lasers, e.g. having both horizontal and vertical cavities
    • H01S5/183Surface-emitting [SE] lasers, e.g. having both horizontal and vertical cavities having only vertical cavities, e.g. vertical cavity surface-emitting lasers [VCSEL]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01SDEVICES USING THE PROCESS OF LIGHT AMPLIFICATION BY STIMULATED EMISSION OF RADIATION [LASER] TO AMPLIFY OR GENERATE LIGHT; DEVICES USING STIMULATED EMISSION OF ELECTROMAGNETIC RADIATION IN WAVE RANGES OTHER THAN OPTICAL
    • H01S5/00Semiconductor lasers
    • H01S5/10Construction or shape of the optical resonator, e.g. extended or external cavity, coupled cavities, bent-guide, varying width, thickness or composition of the active region
    • H01S5/18Surface-emitting [SE] lasers, e.g. having both horizontal and vertical cavities
    • H01S5/183Surface-emitting [SE] lasers, e.g. having both horizontal and vertical cavities having only vertical cavities, e.g. vertical cavity surface-emitting lasers [VCSEL]
    • H01S5/18341Intra-cavity contacts
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01SDEVICES USING THE PROCESS OF LIGHT AMPLIFICATION BY STIMULATED EMISSION OF RADIATION [LASER] TO AMPLIFY OR GENERATE LIGHT; DEVICES USING STIMULATED EMISSION OF ELECTROMAGNETIC RADIATION IN WAVE RANGES OTHER THAN OPTICAL
    • H01S5/00Semiconductor lasers
    • H01S5/30Structure or shape of the active region; Materials used for the active region
    • H01S5/305Structure or shape of the active region; Materials used for the active region characterised by the doping materials used in the laser structure
    • H01S5/3095Tunnel junction
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01SDEVICES USING THE PROCESS OF LIGHT AMPLIFICATION BY STIMULATED EMISSION OF RADIATION [LASER] TO AMPLIFY OR GENERATE LIGHT; DEVICES USING STIMULATED EMISSION OF ELECTROMAGNETIC RADIATION IN WAVE RANGES OTHER THAN OPTICAL
    • H01S5/00Semiconductor lasers
    • H01S5/30Structure or shape of the active region; Materials used for the active region
    • H01S5/34Structure or shape of the active region; Materials used for the active region comprising quantum well or superlattice structures, e.g. single quantum well [SQW] lasers, multiple quantum well [MQW] lasers or graded index separate confinement heterostructure [GRINSCH] lasers
    • H01S5/343Structure or shape of the active region; Materials used for the active region comprising quantum well or superlattice structures, e.g. single quantum well [SQW] lasers, multiple quantum well [MQW] lasers or graded index separate confinement heterostructure [GRINSCH] lasers in AIIIBV compounds, e.g. AlGaAs-laser, InP-based laser
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01SDEVICES USING THE PROCESS OF LIGHT AMPLIFICATION BY STIMULATED EMISSION OF RADIATION [LASER] TO AMPLIFY OR GENERATE LIGHT; DEVICES USING STIMULATED EMISSION OF ELECTROMAGNETIC RADIATION IN WAVE RANGES OTHER THAN OPTICAL
    • H01S5/00Semiconductor lasers
    • H01S5/04Processes or apparatus for excitation, e.g. pumping, e.g. by electron beams
    • H01S5/042Electrical excitation ; Circuits therefor
    • H01S5/0425Electrodes, e.g. characterised by the structure
    • H01S5/04252Electrodes, e.g. characterised by the structure characterised by the material
    • H01S5/04253Electrodes, e.g. characterised by the structure characterised by the material having specific optical properties, e.g. transparent electrodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01SDEVICES USING THE PROCESS OF LIGHT AMPLIFICATION BY STIMULATED EMISSION OF RADIATION [LASER] TO AMPLIFY OR GENERATE LIGHT; DEVICES USING STIMULATED EMISSION OF ELECTROMAGNETIC RADIATION IN WAVE RANGES OTHER THAN OPTICAL
    • H01S5/00Semiconductor lasers
    • H01S5/04Processes or apparatus for excitation, e.g. pumping, e.g. by electron beams
    • H01S5/042Electrical excitation ; Circuits therefor
    • H01S5/0425Electrodes, e.g. characterised by the structure
    • H01S5/04256Electrodes, e.g. characterised by the structure characterised by the configuration
    • H01S5/04257Electrodes, e.g. characterised by the structure characterised by the configuration having positive and negative electrodes on the same side of the substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01SDEVICES USING THE PROCESS OF LIGHT AMPLIFICATION BY STIMULATED EMISSION OF RADIATION [LASER] TO AMPLIFY OR GENERATE LIGHT; DEVICES USING STIMULATED EMISSION OF ELECTROMAGNETIC RADIATION IN WAVE RANGES OTHER THAN OPTICAL
    • H01S5/00Semiconductor lasers
    • H01S5/10Construction or shape of the optical resonator, e.g. extended or external cavity, coupled cavities, bent-guide, varying width, thickness or composition of the active region
    • H01S5/18Surface-emitting [SE] lasers, e.g. having both horizontal and vertical cavities
    • H01S5/183Surface-emitting [SE] lasers, e.g. having both horizontal and vertical cavities having only vertical cavities, e.g. vertical cavity surface-emitting lasers [VCSEL]
    • H01S5/18308Surface-emitting [SE] lasers, e.g. having both horizontal and vertical cavities having only vertical cavities, e.g. vertical cavity surface-emitting lasers [VCSEL] having a special structure for lateral current or light confinement
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01SDEVICES USING THE PROCESS OF LIGHT AMPLIFICATION BY STIMULATED EMISSION OF RADIATION [LASER] TO AMPLIFY OR GENERATE LIGHT; DEVICES USING STIMULATED EMISSION OF ELECTROMAGNETIC RADIATION IN WAVE RANGES OTHER THAN OPTICAL
    • H01S5/00Semiconductor lasers
    • H01S5/30Structure or shape of the active region; Materials used for the active region
    • H01S5/34Structure or shape of the active region; Materials used for the active region comprising quantum well or superlattice structures, e.g. single quantum well [SQW] lasers, multiple quantum well [MQW] lasers or graded index separate confinement heterostructure [GRINSCH] lasers
    • H01S5/343Structure or shape of the active region; Materials used for the active region comprising quantum well or superlattice structures, e.g. single quantum well [SQW] lasers, multiple quantum well [MQW] lasers or graded index separate confinement heterostructure [GRINSCH] lasers in AIIIBV compounds, e.g. AlGaAs-laser, InP-based laser
    • H01S5/34333Structure or shape of the active region; Materials used for the active region comprising quantum well or superlattice structures, e.g. single quantum well [SQW] lasers, multiple quantum well [MQW] lasers or graded index separate confinement heterostructure [GRINSCH] lasers in AIIIBV compounds, e.g. AlGaAs-laser, InP-based laser with a well layer based on Ga(In)N or Ga(In)P, e.g. blue laser

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Chemical & Material Sciences (AREA)
  • Manufacturing & Machinery (AREA)
  • Ceramic Engineering (AREA)
  • Optics & Photonics (AREA)
  • Electromagnetism (AREA)
  • Materials Engineering (AREA)
  • Mechanical Engineering (AREA)
  • Metallurgy (AREA)
  • Organic Chemistry (AREA)
  • Chemical Kinetics & Catalysis (AREA)
  • Junction Field-Effect Transistors (AREA)
  • Led Devices (AREA)
  • Physical Deposition Of Substances That Are Components Of Semiconductor Devices (AREA)
  • Recrystallisation Techniques (AREA)
  • Semiconductor Lasers (AREA)
  • Physical Vapour Deposition (AREA)
  • Thin Film Transistor (AREA)

Abstract

化合物半導體係藉由具有5×1019cm-3以上這樣的高電子濃度,顯示46cm2/V.s以上的電子遷移率,顯示低電阻性來構成高性能的半導體裝置。根據本發明,可提供能夠在室溫~700℃下在大面積的基板上成膜的n型導電型的13族氮化物半導體。

Description

化合物半導體及其製造方法以及氮化物半導體
本發明係關於化合物半導體和其製造方法。
利用GaN、InN的13族氮化物半導體的裝置已逐漸廣泛實用化。目前,這樣的13族氮化物半導體的結晶成長係使用MOCVD法、MBE法。但是,MOCVD法需要超過1000℃的製程溫度。MBE法能夠在低溫下進行化合物半導體的成膜,但成膜面積受到限制、生產成本高而不適合量產。
此外,在MBE法中,若高濃度地添加施體(donor),則產生由在結晶構造的導帶附近的禁制帶中發生的高濃度施體準位所產生的吸收。因此,有成膜的化合物半導體的透明度降低這樣的問題(非專利文獻1)。由此可知,在化合物半導體的生產,主要是氮化物半導體的實用性生產上,係使用MOCVD法。
現在,要求同時具有高耐壓且低開啟電阻的特性的次世代的電子裝置。為此,要求2元系、3元系或4元系的化合物半導體,更具體而言,使用13族氮化物半導體的化合物半導體元件的實現。為此,要求化合物半導體的結晶的進一步高品質化、和摻雜技術的精緻化。特別是在於GaN基板上所形成的縱型功率裝置方 面,急需n型漂移層的碳濃度的減少、和電子遷移率的提升。能舉出以下的文獻作為先前技術。
專利文獻1中揭示了在銅基板上具備有包含金屬氮化物的緩衝層、半導體層的半導體元件。
專利文獻2中揭示了厚度為10~100μm,包含經燒結的聚合物,以設置在具有耐熱性的具有可撓性的石墨基板上的HfN作為緩衝層,具備設置在緩衝層上的包含GaN的半導體層的半導體基板的實施例。此外,專利文獻3中揭示了使III-V族的化合物半導體磊晶成長在ZnO基板上的製造方法。
非專利文獻1中揭示了與形成P型的GaN半導體層有關的研究成果。非專利文獻2中揭示了與P型的GaN半導體層的接觸電阻有關的研究成果。非專利文獻3中揭示了與對氮化物半導體的低濃度摻雜技術有關的研究成果。非專利文獻4中揭示了針對電子在高電場下的輸送模式的研究成果。非專利文獻5中揭示了針對GaN中的載子遷移率的模式的研究成果。非專利文獻6中揭示了與對用PSD法形成的P型的GaN的接觸電阻的評價有關的研究成果。非專利文獻7中揭示了在玻璃上作成LED的實驗例。非專利文獻8中揭示了與使用PSD法成長的氮化物單結晶有關的研究成果。
先前技術文獻 專利文獻
專利文獻1 日本特開2008-243873號公報
專利文獻2 WO2011/021248A1國際公開公報
專利文獻3 日本特開2010-56435號公報
專利文獻4 日本特開2016-115931號公報
專利文獻5 美國專利公開US2016/0172473號公報
非專利文獻
非專利文獻1 G.T. Zhao et. Al., Jpn. J. Appl. Phys. 38, L933(1999).
非專利文獻2 荒川他,第63回應用物理學會春季學術演講會,20p-H121-8
非專利文獻3 E. Nakamura et al., Appl. Phys. Lett. 104, 051121(2014).
非專利文獻4 D.M.Caughey et al., Proc. IEEE 55, 2192(1967)
非專利文獻5 T.T.Mnatsakanov et al., Solid-State Electron. 47, 111(2003)
非專利文獻6 第62回應用物理學會春季學術演講會預稿集
非專利文獻7 日經電子NE報告14~15頁,2014年7月7日號
非專利文獻8 藤岡「可撓性裝置」計畫研究概要集89~94頁(平成20年3月4日發行)
非專利文獻9 A. Suzuki et al., “Extremely low on-resistance Enhancement-mode GaN-based HFET using Ge-doped regrowth technique”(IEDM14, p.275~278(2014))
在現有技術中,若要用MOCVD法使13族氮化物半導體結晶成長,則原料氣體中所含的碳、氫會被吸收於膜中。因此,產生了很難得到碳、氫這樣的雜質濃度低的高品質膜這樣的問題。
除此之外,若要用MOCVD法使13族氮化物半導體結晶成長,則因熱力學上的限制,就5×1019cm-3以上的施體濃度的膜而言,大體上,變得很難得到具有約46cm2/V.s以上的電子遷移率的膜。此外,MOCVD法係基於化學反應的方法,因此事實上不可能在低溫下進行結晶成長,除此之外,原料氣體中所含的碳、氫容易被吸收於製造的成膜中。
此外,提倡作為取代MOCVD法的氮化物半導體結晶的成長方法的脈衝濺鍍堆積(PSD)法。藉由此PSD法,可得到殘留氫濃度低的高電洞遷移率的p型GaN薄膜之事已得到證實(非專利文獻2)。
但是,關於對在氮化物半導體基板上所形成的電子元件、發光元件的元件電阻的減少變得重要的高施體濃度n型層的特性,元件的實用生產所利用的MOCVD法是很難製作的,因此報告例極少。
如此一來,要求即使在高施體濃度區域中,也顯示高電子遷移率的n型導電型的13族氮化物半導體膜的開發。如此一來,為了達成電子裝置、發光裝置的高性能化、節能化、高效率化這樣的目的,而具有盡量高的電子遷移率的半導體材料的實現成為課題。
本發明係有鑑於這樣的課題而完成者,其目的在於容易地製造、提供即使在高施體濃度區域中,也顯示高電子遷移率的顯示n型導電型的2元系、3元系或4元系的化合物半導體,更具體而言,13族氮化物半導體膜。
為了解決上述課題,第1發明的態樣1提供一種化合物半導體,其係含有氮和從13族元素的包含B、Al、Ga或In的群組所選出的一個元素的2元系、3元系或4元系的化合物半導體,含有1×1017cm-3以上的氧作為雜質,具有5×1019cm-3以上的電子濃度,為N型導電性,電子遷移率為46cm2/V.s以上。
第1發明的態樣2提供如態樣1的化合物半導體,其以Ga和N為主要成分。
態樣3提供如態樣2的化合物半導體,其中對405nm的波長區域的光的吸光係數為2000cm-1以下。
態樣4提供如態樣2的化合物半導體,其中對450nm的波長區域的光的吸光係數為1000cm-1以下。
態樣5提供如態樣1至4中任一項的化合物半導體,其中由基於AFM的表面粗糙度測定所得到的RMS值為5.0nm以下。
態樣6提供如態樣1至5中任一項的化合物半導體,其中對N型歐姆電極金屬的接觸電阻為1×10-4Ωcm2以下。
態樣7提供如態樣1至6中任一項的化合物半導體,其中作為前述13族元素,包含Ga,還含有Al及/或In。
態樣8提供如態樣1至7中任一項的化合物半導體,其含有Si作為施體。
態樣9提供如態樣1至7中任一項的化合物半導體,其含有Ge作為施體。
態樣10提供一種接觸構造,其係將使用如態樣1至9中任一項的化合物半導體的導電部和電極連接而成。
態樣11提供一種半導體元件,其具備如態樣10的接觸構造。
態樣12提供一種透明電極,其使用如態樣1至9中任一項的化合物半導體。
態樣13提供一種化合物半導體的製造方法,使用脈衝濺鍍法,在包含氧的製程氣體環境下,將如態樣1至9中任一項的化合物半導體進行成膜。
態樣14提供一種化合物半導體的製造方法,其係在態樣13的化合物半導體的製造方法中,將成膜時的基板溫度在700℃以下實行。
在上述第1發明中,2元系氮化物意指B、Al、Ga或In中任一元素和氮的化合物。即,BN(氮化硼)、AlN(氮化鋁)、GaN(氮化鎵)或InN(氮化銦)的2元系混晶。
此外,3元系氮化物係指上述的2元系的13族元素的一部分被其他的13族元素取代的化合物。例如,InGaN(氮化銦鎵)、AlGaN(氮化鋁鎵)、AlInN(氮化鋁銦)的3元混晶。此外,已知3元系化合物能夠藉由調整其組成比,以2元系化合物的特性為限,在其範圍內調整能隙(band gap)。
在上述發明中,即使含有相對於成為化合物半導體的主要成分的13族元素為微量的其他的13族元素,也能製成可包含在本發明的範圍內者。只要無損本發明的效果,元素的組合可以是任意的。
此外,第2發明係一種氮化物半導體,其係含有氮、和從包含B、Al、Ga或In的群組所選出的至少一種的13族元素的導電性為n型的氮化物半導體,電子濃度為1×1020cm-3以上,且比電阻為0.3×10-3Ω.cm以下。
較佳為前述電子濃度為2×1020cm-3以上。
此外,較佳為對n型歐姆電極金屬的接觸電阻為1×10-4Ωcm2以下。
在某態樣下,含有1×1017cm-3以上的氧雜質。
較佳為對405nm的波長區域的光的吸光係數為2000cm-1以下。
此外,較佳為對450nm的波長區域的光的吸光係數為1000cm-1以下。
另外,較佳為由基於AFM的表面粗糙度測定所得到的RMS值為5.0nm以下。
在某態樣下,前述至少一種的13族元素為Ga。
此外,在某態樣下,前述氮化物半導體含有Si或Ge中任一者或兩者作為施體雜質。
上述比電阻的下限值,例如為0.2×10-3Ω.cm,或0.15×10-3Ω.cm,或0.1×10-3Ω.cm。
上述氮化物半導體的電子濃度和比電阻的關係滿足由(a)電子濃度為1×1020cm-3且比電阻為0.3×10-3Ω.cm、(b)電子濃度為3×1020cm-3且比電阻為0.3×10-3Ω.cm、(c)電子濃度為4×1020cm-3且比電阻為0.15×10-3Ω.cm、及(d)電子濃度為9×1020cm-3且比電阻為0.15×10-3Ω.cm的4點所包圍的數值範圍。
上述發明能夠製成具備氮化物半導體作為導電部的接觸構造。此外,也能夠製成具備上述氮化物半導體作為電極部的接觸構造。這樣的接觸構造可利用於半導體元件。
本發明的氮化物化合物半導體,即使是在5×1019cm-3以上這樣的高電子濃度區域中,也顯示46cm2/V.s以上的電子遷移率。電子遷移率較佳為50cm2/V.s以上。更佳為60cm2/V.s以上。
但是,依照半導體元件的規格、用途等,也會有未必需要50cm2/V.s以上的情況。在該情況下, 也能夠考慮製造上的生產性,藉由調整電子濃度和含氧量來製造電子遷移率為30cm2/V.s以上的化合物半導體,適用於元件所要求的構造部分。
在本發明中,藉由使用脈衝濺鍍堆積法(PSD法),而能夠不經過高溫製程地形成單結晶的濺鍍膜。更佳為,藉由在幾乎室溫條件下的製程來將化合物半導體的膜進行成膜。基板面積沒有限制,能製造小尺寸到大面積的膜。
例如,能夠將至少外形為矩形,矩形的一邊或圓形的直徑為2吋尺寸以上,或者膜的形成面積為30cm2以上,在濺鍍裝置的內部空間的限制內可容許的面積的化合物半導體的膜進行成膜。
此時,不必如現有技術般需要緩衝層,而能夠容易地將良質的化合物半導體進行成膜。
接著,進行關於本發明的化合物半導體的說明。n型氮化物半導體膜的比電阻ρ係與電子遷移率μn和載子濃度n成反比,因此即使是在高電子濃度下也顯示高電子遷移率。即,此事意味能夠製成在電氣上為低電阻的良質膜。即,根據本發明的話,便能夠提供容易用作半導體裝置的良質的13族氮化物半導體膜。本發明的化合物半導體的貫通差排密度為1×106/cm2~5×1010/cm2左右。
1:濺鍍裝置
2:捲出輥
3:捲取輥
4:基板薄膜
5:成膜室
10:連續成膜裝置
11:腔室
12:基板電極
13:靶電極
14:直流電源
15:電源控制部
16:氮供給源
17:加熱裝置
12a:散熱片
21:基板
22:GaN
31:基板
32:GaN
33:絕緣層
34:絕緣層
35:接觸孔部
41:n型GaN接觸層
42:Ti層
43:Al層
44:Ni層
45:Au層
100:縱形功率MOSFET
101:汲極
102:n+-GaN層
103:n--GaN層
104:p-GaN層
105:n+-GaN層
106:絕緣膜
107:源極
108:閘極
200:LED
201:基板
202:n型氮化物半導體層
203:活性層
204:p型氮化物半導體層
205:n側電極
206:p側電極
300:蕭特基二極體
301:n+-GaN基板
302:n--GaN層
303:歐姆電極
304:蕭特基電極
305:絕緣膜
306:n+-GaN層
圖1係顯示用PSD法製作的摻雜Si的n型GaN膜的電子濃度(Ne)和電子遷移率(μe)的關係的曲線圖。
圖2係顯示Si濃度為2×1020cm-3的GaN膜的氧濃度的深度方向的輪廓(profile)的SIMS資料的曲線圖。
圖3係圖2所示的摻雜Si的GaN濺鍍膜的表面AFM像。
圖4係顯示用橢圓偏光計測定Si濃度(電子濃度)為2×1020cm-3的GaN膜的吸收係數和折射率的結果的曲線圖。
圖5係顯示GaN的結晶構造的示意圖(A)、平面方向的示意圖(B)。
圖6係顯示本發明中使用的濺鍍裝置的結構的示意圖。
圖7係顯示在本發明中在濺鍍時對濺鍍裝置的電極施加的脈衝序列的一例的曲線圖。
圖8係顯示本發明中使用的濺鍍裝置的內部構造的縱剖面的示意圖。
圖9係本發明的實施形態1的半導體元件的剖面示意圖。
圖10係顯示本發明的實施形態2的接觸構造的剖面示意圖。
圖11係顯示本發明的實施形態3的接觸構造的剖面示意圖。
圖12係可適用本發明的薄膜電晶體的剖面示意圖。
圖13係可適用本發明的AlGaN/GaN-HEMT的剖面示意圖。
圖14係可適用本發明的LED元件的剖面示意圖。
圖15係可適用本發明的面發光雷射元件的剖面示意圖。
圖16係供說明本發明的GaN的電子濃度和電阻率的關係用的圖。
圖17係整理本發明的GaN的用SIMS測定得到的施體雜質的濃度和電子濃度的關係的圖。
圖18係作為GaN的表面狀態的例子的摻雜Ge的GaN的試料表面的AFM像。
圖19係縱形功率MOSFET的剖面概略圖。
圖20係GaN系LED的剖面概略圖。
圖21係蕭特基二極體的剖面概略圖。
用以實施發明的形態
以下,一邊參照圖式,一邊針對作為本發明的實施形態,用脈衝濺鍍製造13族氮化物半導體而形成的化合物半導體進行說明。
本發明的實施形態的13族氮化物半導體係利用脈衝濺鍍堆積法(PSD法)進行成膜。
(脈衝濺鍍法)
在本發明中,為了製造氮化物的化合物半導體而使用的「脈衝濺鍍法(PSD法)」、供製造化合物半導體用的材料-製造方法,係同業之中周知的基礎事項。
能夠在實施本發明之際,沒有問題地利用例如「氮化物基板及晶格匹配基板的成長和裝置特性」(CMC出版,2009年10月30日,第1刷發行)、「高頻半導體材料-裝置的新展開」(CMC出版,2006年11月13日,第1刷發行)、「次世代功率半導體的高性能化和其產業展開」(CMC出版,2015年6月10日,第1刷發行)、日本特開2009-138235號公報「脈衝濺鍍裝置及脈衝濺鍍方法」、及日本特開2014-159368「氮化鎵燒結體或氮化鎵成形體以及它們的製造方法」等所揭示的標準技術。此外,可參照上述的專利文獻2、專利文獻3、非專利文獻3、非專利文獻4等。
在本發明中採用的PSD法中,結晶成長係基於物理性反應進行,因而可以在低溫下進行結晶成長。除此之外,可以明顯地除去成膜環境中的碳、氫。由於可以在低溫下進行結晶成長,因此膜中的熱應力的產生受到抑制,同時也能夠使如例如InGaN般容易進行相分離的化合物穩定地成長。
本發明的化合物半導體的單結晶成長不能直接識別其狀態,但認為結晶成長的作用原理的概要如下。首先,圖5中顯示13族2元化合物之一的GaN的結晶構造。認為是在要將本發明的化合物半導體進行成膜之際,以使GaN的Ga原子呈現六角形的配置構造的有極性面(Ga原子面)聚集在成為基底的基板的表面的方式形成單結晶狀的構造者。
此時,本發明中使用的製造方法能夠以並非如MOCVD法的超過1000℃的高溫,而是較低溫的條件進行成膜。為可包含室溫25℃在內的700℃以下的溫度範圍的(室溫~700℃)。但為了兼顧與成膜速度的均衡,適合的溫度可舉出例如300~700℃的範圍。
因此,推定是成膜氣體環境中所稍微含有的氧原子係在成膜中以覆蓋膜的表面的方式存在的狀態。其結果,認為氧原子起了是否妨礙13族元素和氮的鍵結的作用,成為構成所要的化合物的主要元素保持自由的狀態,同時進行成膜製程。
另外,認為在基底的整體面方向上將成膜條件置於同一條件下,從而以整體的形式均勻地形成結晶性優異的結晶結構。
認為依此方式操作,最終能夠製造以下的化合物半導體的膜:以濺鍍膜的形式所形成的GaN的化合物半導體係在六角形的軸方向(膜的厚度方向)上慢慢地成長而為面內均勻的,且具有一定以上的面積。
此外,使用的基底較佳為化合物半導體容易成長的晶格匹配的條件或可擬似性匹配的條件的材料。基於PSD法的成膜製程並非如超過1000℃的高溫條件。因此,基底材料不需要是高耐熱性,為了使結晶性提升,較佳為結晶和基底材料的晶格匹配或擬似晶格匹配的條件成立。
由此,在本發明中,作為基底材料,特佳為從SiC、藍寶石、GaN、單結晶矽的4種材料選出。藍 寶石係耐熱溫度為1200℃,單結晶矽係耐熱溫度為1100℃。分別能夠用於AlGaN/GaN HEMT、全彩LED、InGaN-TFT、感測器等的半導體元件的製造。
此外,雖然相較於上述的材料,化合物半導體的成膜後的結晶品質變差,但也能適用於金屬箔、耐熱溫度為600~700℃的FPD用無鹼玻璃等。此時,較佳為基於為了預先達到擬似晶格匹配等的目的而先在成為結晶成長的基底的材料的表面形成有緩衝層。
此外,本發明,作為成膜尺寸,能夠製造矩形的一邊或圓形的直徑為2吋尺寸至10吋尺寸的元件。此外,也能夠適合於矩形的對角尺寸成為10~30吋尺寸的中型尺寸,或30吋尺寸以上的大型元件。成為基底的元件構造、基板等的形狀可以是圓形、正方形、矩形、或非對稱形狀中任一者。
圖6及圖7中顯示在製造本發明的化合物半導體之際使用的濺鍍裝置的示意圖和脈衝序列。濺鍍裝置1係以腔室11、基板電極12、靶電極13、直流電源14、電源控制部15、氮供給源16、加熱裝置17等作為主體而構成。
腔室11係可設置成對外部密閉。腔室11內成為能夠藉由未圖示的真空泵等進行減壓。基板電極12係配置在腔室11內,成為可以支撐散熱片12a。
靶電極13係在腔室11內設置成與基板電極12相對向,可以支撐靶13a。靶13a包含13族元素和氮的化合物。現在,使用一般能取得的雜質少的高品質 的靶材料。例如,需要五個九或六個九這樣的高品質的材料。
直流電源14,係分別與基板電極12及靶電極13電性連接,在基板電極12與靶電極13之間施加直流電壓的電壓源。
電源控制部15係與直流電源14連接,進行與直流電源14的動作的時序(timing)有關的控制。藉由電源控制部15,可以在基板電極12與靶電極13之間施加脈衝電壓。
氮供給源16係藉由例如供給管等而與腔室11內連接,將氮氣供給於腔室11內。雖未圖示,但除了氮供給源16外,也設置將氬氣供給於腔室內的氬氣供給源。
此外,也設置供給既定份量的氧的氧供給源。一邊進行成膜一邊能夠一直監視內部壓力。此外,在化合物半導體的成膜時,腔室內的氧的含量需要以幾乎穩定地保持約10ppm的方式進行控制。
為此,重要的是脈衝濺鍍法中使用的腔室的構造,製程氣體的供給系統、排氣系統(主排氣、粗抽)必須沒有漏氣、沒有外部空氣的入侵,成膜時的壓力管理也極穩定。又,認為氧係有意地將極微量的含量供給於腔室內是基本的。作為其前提,腔室內的清潔的確認、和使用的材料的純度必須精選。
加熱裝置17係固定在例如基板電極12,能夠調節基板電極12上的散熱片12a的周圍溫度。此 外,本發明中使用的成膜條件的代表例如下。圖7係脈衝序列的一例,能夠調整驅動脈衝的電壓PA。成膜速度係大體上平均0.1~4nm/秒鐘,更佳為0.2~2nm/秒鐘。
(a)驅動法:脈衝濺鍍法(PSD法)
(b)負載比(duty ratio):5%
(c)平均投入電力:100W
(d)脈衝頻率:1kHz
(e)成長壓力:2×10-3Torr
(f)摻雜劑:Si
又,濺鍍成膜係在以氬氣為主要成分的環境氣體中進行,成膜時的基板溫度係設定在300~700℃的範圍內。此時,為了形成高濃度的n型13族氮化物化合物半導體,作為摻雜材料,能夠使用SiH4、GeH4等的摻雜氣體、包含Si、Ge原子的靶。
然後,針對基於將氧導入所要製作之標的化合物半導體的膜的目的,而將濃度10ppm的氧添加於濺鍍的環境氣體中的情況、和不添加氧的情況兩者進行實驗。然後,將更換有無氧的條件而製造的化合物半導體的物理特性進行比較驗證。
接著,圖8顯示基於輥對輥方式的連續成膜裝置10的縱剖面示意圖。內部設置有複數個成膜室5。若基板薄膜4為金屬箔、能夠以薄膜狀捲取的極薄玻璃基板的話,便能適用本發明。在於水平方向上將具有柔軟性的基板薄膜4從捲出輥2朝捲取輥3搬送的期 間,能夠在成膜室內對基板薄膜4實行複數次濺鍍。其結果,能夠高速處理包含所要的化合物半導體等的半導體元件。腔室內的座台能夠支援例如
Figure 106118290-A0305-02-0019-12
320~
Figure 106118290-A0305-02-0019-13
600mm。
在本發明中,能夠使化合物半導體對具有成為至少矩形的一邊或直徑為2吋尺寸以上的面積的基底或基板進行結晶成長。可以進行低溫且高速的製造,能夠均勻地製造一定面積的結晶。此外,能夠抑制生產成本,同時量產製造新規格的化合物半導體。
圖1係整理利用室溫霍耳效應測定來調查本發明人等用PSD法製作的摻雜Si的n型GaN膜的電子濃度(Ne)和電子遷移率(μe)的關係的結果的圖。認為電子濃度(Ne)係實質上與Si施體濃度相等。又,濺鍍成膜係在以氬氣為主要成分的氣體環境氣體中進行,成膜時的基板溫度為300~700℃的範圍。
基於將氧導入此膜的目的,將濃度10ppm的氧添加於濺鍍的環境氣體中,形成顯示單結晶性的結晶膜。在此GaN薄膜的表面形成n型歐姆電極金屬積層構造(Ti(20nm)/Al(60nm)/Ti(20nm)/Au(50nm)),在氮氣中700℃下進行退火處理。針對這樣的試料,利用TLM法評價接觸電阻,結果為8.5×10-5Ωcm2
在此圖中,用圓圈記號表示者為實測值,用曲線表示者為基於低電場下的遷移率的記述中所使用的Caughey-Thomas型的經驗式(下式1:參照非專利文獻4)的擬合(fitting)結果。又,下式中的ND為施體濃度,如上所述,認為電子濃度(Ne)係實質上與Si施體濃度相等,因此設為ND=Ne以進行擬合。
μ=μmin+[μmaxmin]/[1+(ND/NR)γ]‧‧‧(1)
從上述擬合的結果,可求出μmax=1034cm2/V.s、μmin=125cm2/V.s。這些值,即使與目前所報告的用MOCVD法成膜的n型GaN薄膜的遷移率的最高值(例如,參照非專利文獻5)相比,也是毫不遜色的值。在依此方式用本發明製造的化合物半導體的膜中,能夠確認載子散亂受到充分抑制。
現有技術的MOCVD法,若施體濃度成為大致5×1019cm-3以上,則很難得到顯示這樣的高電子遷移率的GaN薄膜。在本發明中,如圖1所示,用PSD法製作的摻雜Si的n型GaN膜,即使在至少2×1020cm-3的施體濃度下,也與Caughey-Thomas型的經驗式一致。
即,知道了用PSD法製作的本實施例的n型GaN膜,係即使在5×1019cm-3的電子濃度下,也顯示46cm2/V.s以上的電子遷移率的極良質的膜。較佳為能夠利用50cm2/V.s以上的電子遷移率的膜。n型氮化物半導體膜的比電阻ρ係與電子遷移率μn和載子濃度n成反比,因此即使在高電子濃度下,也顯示高電子遷移率。即,此事意味能夠製成低電阻的良質膜。
在圖1中顯示結果的試料皆為摻雜Si者,作為施體所混入的雜質不限於Si,也可以是Ge等。
然而,若為了實現高電子濃度而氮化物半導體膜中的施體濃度變高,則該膜對可見光的透明性降低。因此,在將本發明的氮化物半導體膜利用於透明電極等的情況下,有產生阻礙的顧慮。
因此,本發明係依以下方式補充肇因於化合物半導體的膜中的電子濃度變高而降低的透明性。即,使取代氮部位並發揮作為施體的作用的摻雜劑的氧混入作為雜質而擴大膜的能隙以進行補償。
摻雜氧的膜的能隙取決於摻雜量,在例如GaN的情況下,可以使室溫下的能隙在3.4eV~4.9eV(氧化Ga的能隙的值)的範圍內變化。例如,在GaN的情況下,若使膜中含有1×1017cm-3以上的氧作為雜質,則室溫下的能隙成為大致3.4~3.6eV左右。
藉由這樣的氧效果,能夠將本實施例的氮化物半導體膜,例如,可製成對405nm的波長區域的光的吸光係數為2000cm-1以下的膜,或可製成對450nm的波長區域的光的吸光係數為1000cm-1以下的膜。由此,對用作透明電極的阻礙消失。
圖2係顯示用PSD法製造的本發明的GaN膜的氧濃度的曲線圖。圖2(b)係顯示圖1中所示的試料當中Si濃度為2×1020cm-3的GaN膜的氧濃度的深度方向的輪廓的SIMS資料。可知以1~3×1018cm-3左右的濃度含有氧。又,此膜的電子遷移率為110cm2/V.s。
此外,如由圖3(b)可知般,表示此膜的表面粗糙度的AFM像的RMS值為3.97nm。本發明人等將以各種電子濃度條件進行成膜的包含電子濃度5×1019cm-3以上的氧的試料進行AFM測定,結果在任何試料中,RMS值皆為5.0nm以下。
另一方面,未對環境氣體添加10ppm的氧並以幾乎相同條件進行結晶成長。其結果,氧濃度係如圖2(a)的輪廓所示而為1×1016cm-3左右,此時的遷移率為45cm2/V.s。此外,如由圖3(a)可知般,此時的薄膜的表面粗糙度的RMS值為14.1nm。
此處針對有氧和無氧的二種條件嘗試考察。在有氧的情況下,認為是氣體環境中的氧原子覆蓋成膜中的表面,有益於促進應力的緩和和原子的表面的遷移(migration)的緣故。此外,認為此表面粗糙的抑制抑制點缺陷的導入,遷移率提升。又,在現有技術的MOCVD法等中所使用的高溫條件下,氧會從表面蒸發。因此,認為很難得到在如PSD法的低溫成長中所看到的品質改善的效果。
相對於此,在無氧的情況下,很難產生上述的作用,認為是用PSD法成膜的結晶中容易包含缺陷的緣故。
圖4係顯示用橢圓偏光計測定Si濃度(電子濃度)為2×1020cm-3的GaN膜的吸收係數(圖4(a))和折射率(圖4(b))的結果的曲線圖。又,此膜的電子遷移率為115cm2/V.s。藍色LED中所標準使用的波長的450nm處的吸收係數為844cm-1,藍紫色雷射中所標準使用的波長的405nm處的吸收係數為1860cm-1
依此方式,藉由摻雜氧,可以製成對405nm的波長區域的光的吸光係數為2000cm-1以下的膜,或可以製成對450nm的波長區域的光的吸光係數為1000cm-1 以下的膜。其結果,能夠使用所得到的化合物半導體作為透明材料。
以下,針對可適用本發明的化合物半導體的電子裝置的各種態樣進行說明。
(實施形態1)
首先,圖9顯示將本發明的13族氮化物半導體形成在基板上的化合物半導體元件20的剖面示意圖。21為基板(藍寶石),22為GaN。
(實施形態2)
圖10顯示使用本發明的化合物半導體的接觸構造30的剖面示意圖。31為GaN基板,32為GaN(用PSD法成膜的化合物半導體的膜),34為絕緣層,33為可與外部連接的配線電極,35為接觸孔部。
(實施形態3)
圖11顯示使用本發明的13族氮化物化合物半導體的接觸構造40的剖面示意圖。圖11中,41為n型GaN接觸層,42為Ti層,43為Al層,44為Ni層,45為Au層。在本例中可使用複合型的金屬電極。在成膜後,在900℃左右下進行熱處理。
(應用例)
圖12係可適用本發明的薄膜電晶體的示意剖面圖。能夠將高濃度的n型GaN層適用於薄膜電晶體的電極的接觸層。
圖中,51為無鹼玻璃基板等的基板,52為層間絕緣膜,53S為源極側的接觸層(高濃度n+ GaN層), 54S為源極區域,55為活性層,54D為汲極區域,53D為汲極側的接觸層(高濃度n+ GaN層),56為閘極氧化膜,57為源極電極,58為閘極電極,59為汲極電極。源極區域54S和汲極區域54D係以雜質的濃度在接觸層與活性層之間慢慢地變化的方式形成。
圖13係可適用本發明的HEMT的示意剖面圖。能夠將本發明的高濃度的n型GaN層適用於配置在與AlGaN/GaN-HEMT 60的源極-汲極電極接觸的下部的接觸層。同圖中,61為GaN、藍寶石、SiC或Si等的基板,62為GaN或AlN等的緩衝層,63為GaN未摻雜層,64為AlGaN阻障層,65為使用高濃度n型GaN層的接觸層。另外,在HEMT的上部具備有源極電極66、閘極電極67、及汲極電極68。
在上述的薄膜電晶體(圖12)及HEMT(圖13)中,能夠將高濃度的n型GaN層適用於接觸層。於是,能夠大肆降低動作電流流通的電路要素(在這些元素中,即源極、汲極的部位)中的與電極的接觸電阻。其結果,能夠大大地有助於電子裝置的性能提升。
圖14係作為可適用本發明的GaN系半導體裝置的一例,顯示LED元件的剖面示意圖。
在同圖中,從GaN、藍寶石、SiC或Si的基板71側起依序積層複數個化合物半導體層。具備:緩衝層72、n型GaN層73、GaInN/GaN的MQW發光層74、p型GaN層75、p型InGaN層76a、包含高濃度的n型GaN層76b的通道接合部76、n型GaN層77、高濃度的n型GaN層的接觸層78、及電極79A、電極79B。
圖15中顯示可適用本發明的InGaN/GaN VCSEL(面發光雷射)構造的剖面示意圖。垂直共振器面發光型雷射(VCSEL:Vertical Cavity Surface Emitting Laser)係在相對於半導體的基板面垂直的方向上形成有共振器。藉此,雷射光係與基板面垂直地射出。
同圖中,81為GaN基板,82D為內部的多層膜反射鏡,83為n型GaN層,84為包含GaInN/GaN的MQW活性層,85為p型AlGaN層、86a為p型InGaN層,86b為高濃度的n型GaN層,用86a和86b形成通道接合部86。另外,具備:87為n型GaN層,88為高濃度的n型GaN層(接觸層),89A和89B為電極,及82U為上部的多層膜反射鏡。
如上所述,本發明的化合物半導體能夠利用於發光元件、電子元件的大電流流通的部位、半導體元件的接觸部、透明電極等的電極構造等。能夠適合使用於用微小電壓驅動的電子裝置的配線等。或者是,能夠適合現有技術困難的大電流-大電力的規格。
此外,認為因為具有高電子遷移率,因此電阻低而有助於元件的高速化。
以上,針對本發明的化合物半導體,即含有氮和13族元素的從包含B、Al、Ga或In的群組所選出的一個元素的2元系、3元系或4元系的化合物半導體,含有1×1017cm-3以上的氧作為雜質,具有5×1019cm-3以上的電子濃度,為N型導電性,電子遷移率為46cm2/V.s以上的化合物半導體進行了說明。
以下,針對基於本發明人等的第2發明的氮化物半導體進行說明。
此氮化物半導體,儘管是高濃度地摻雜施體的結晶,但與現有者相比,具有比電阻低(即,遷移率高)這樣的明顯特徵。
具體而言,為含有氮、和從包含B、Al、Ga或In的群組所選出的至少一種的13族元素的導電性為n型的氮化物半導體,電子濃度為1×1020cm-3以上,且比電阻為0.3×10-3Ω.cm以下的氮化物半導體,較佳為至少一種的13族元素為Ga,含有Si或Ge中任一者或兩者作為施體雜質。
目前,作為利用MBE法所育成的以高濃度摻雜Ge的氮化物半導體,已知是顯示較低的比電阻者,即使與那樣的氮化物半導體相比,本發明的氮化物半導體也實現更低的比電阻,而且是在更高的電子濃度區域中實現。
這樣的儘管是高濃度地摻雜施體的結晶但比電阻低(遷移率高)的氮化物半導體,能期待利用於降低HEMT等的電子元件中的寄生電阻、提供取代ITO等的透明導電膜的材料、LED模組的串聯連接這樣的各種用途。
圖16係供說明本發明的GaN的電子濃度(cm-3)和比電阻率(mΩ.cm)的關係用的圖。圖中用星星記號表示者為本發明的GaN,空心者為摻雜Si的GaN,灰色者為摻雜Ge的GaN。在同圖中,為了比較,在顯示 迄今所報告的用MOCVD法(菱形記號)及MBE法(圓圈記號)所得到的GaN的資料的同時,也顯示由理論計算所得到的電子濃度和電阻率的關係。又,在圖中用θ表示的值為離子化雜質濃度的補償比(受體濃度NA和施體濃度ND的比:NA/ND)。
目前的報告中的GaN結晶,不論是用MBE法所得到者或者是用MOCVD法所得到者,都顯示隨著電子濃度變高而比電阻變低的傾向,但若超過某個電子濃度,則比電阻上升。
例如,在用MOCVD法所得到的GaN方面,摻雜Si的GaN係從電子濃度超過5×1019cm-3起可觀察到比電阻上升,摻雜Ge的GaN係從電子濃度超過1×1020cm-3起可觀察到比電阻上升。此外,在用MBE法所得到的GaN方面,摻雜Si的GaN係從電子濃度超過1.5×1020cm-3起可觀察到比電阻上升,摻雜Ge的GaN係從電子濃度超過5×1020cm-3起可觀察到比電阻上升。
相對於此,在本發明的GaN的情況下,不論是摻雜Si的GaN(空心者)或者是摻雜Ge的GaN(灰色者),即使是在至少5×1020cm-3的電子濃度中,也觀察不到這樣的比電阻上升。
而且,現有的GaN,即使是在高電子濃度區域中顯示最低的比電阻的用MBE法所得到的摻雜Ge的GaN,在大致5×1020cm-3的電子濃度下,比電阻充其量僅0.4mΩ.cm(0.4×10-3Ω.cm),相對於此,在本發明的GaN的情況下,在約略相同的電子濃度下的比電阻顯示0.2mΩ.cm(0.2×10-3Ω.cm)。
由此圖所示的結果可知,與現有的GaN相比,本發明的GaN具有特別是在電子濃度為1×1020cm-3以上的情況下,顯示0.3×10-3Ω.cm以下這樣的明顯低的比電阻這樣的特徵,此特徵即使電子濃度為2×1020cm-3以上也不會喪失。如下表所整理般,此傾向已在至少到0.196×10-3Ω.cm的比電阻範圍內實驗確認完畢。又,由離子化雜質散亂所產生的比電阻的下限的理論值為0.04×10-3Ω.cm,但依成膜條件等會成為例如0.2×10-3Ω.cm,或0.15×10-3Ω.cm,或0.1×10-3Ω.cm等。
此外,在圖17中,整理本發明的GaN的用SIMS測定得到的施體雜質的濃度和電子濃度的關係。由此結果可知,在由PSD法所得到的本發明的GaN中,施體的活性率成為約1。即,可知在本發明的GaN中,只要控制施體雜質的摻雜濃度就可以控制電子濃度。
將上述的本發明的GaN的諸特性(電子濃度、電子遷移率、比電阻、表面粗糙度)整理在表1(摻雜Si的GaN)及表2(摻雜Ge的GaN)。
Figure 106118290-A0305-02-0029-1
Figure 106118290-A0305-02-0029-2
整理於表1~2的GaN都是在與已經說明的PSD法的結晶成長條件大致相同的條件下所得到者,材料等使用下述純度者。此外,電子濃度係使陰極投入電力變化至20~150W而使其變化。
成長時基板溫度:600~700℃
濺鍍靶(Si):純度99.999%的單結晶
濺鍍靶(Ge):純度99.99%的單結晶
Ga:純度99.99999%
氮氣:純度99.9999%
又,本發明人留意到在使高品質的結晶成長之際,重要的是成膜環境的真空度及真空品質的方面,為了得到所要的膜質結晶,而適宜調整脈衝濺鍍的條件(脈衝電壓、脈衝寬度、負載比等)。就能夠迅速地進行這樣細微調整的方面來說,為PSD法的優點之一。
此外,上述諸物性的測定條件等如下。
電子濃度及電子遷移率係使用電洞測定裝置(東陽Technica Resitest8400),由試料的電阻率,在施加電流為1mA~10mA的範圍下,在施加磁場為0.1~0.5T(Tesla)的範圍下進行測定。測定溫度為室溫。
此外,表面粗糙度係使用AFM裝置(JEOL公司製的JSPM4200)進行測定。
在圖18中,顯示作為上述GaN的表面狀態的例子的摻雜Ge的GaN的試料表面的AFM影像。這些試料的RMS值都小於1nm。一般而言,若考慮若用基 於AFM的表面粗糙度測定所得到的RMS值為5.0nm以下的話,便可評價為充分平坦的表面,則可知本發明的氮化物半導體具有極平坦的表面。
此外,也針對用一部分Al或In取代GaN的Ga部位的氮化物半導體(AlGaN及InGaN)進行結晶製作,調查它們的諸特性。將其結果顯示在表3及表4。又,在這些試料中,Al濃度為1%,In濃度為1%,結晶成長中使用的材料的純度等如下。
成長時基板溫度:600~700℃
濺鍍靶(Si):純度99.999%的單結晶
濺鍍靶(Ge):純度99.99%的單結晶
Ga:純度99.99999%
Al:純度99.999%
In:純度99.999%
氮氣:純度99.9999%
Figure 106118290-A0305-02-0031-3
Figure 106118290-A0305-02-0031-4
另外,測定表1~4中所示的各氮化物半導體的接觸電阻後,在任一試料中,確認了對n型歐姆電極金屬的接觸電阻為1×10-4Ωcm2以下。此值為充分低的值,藉由製成具備上述的氮化物半導體作為導電部的接觸構造,能期待利用於降低HEMT等的電子元件中的寄生電阻、提供取代ITO等的透明導電膜的材料、LED模組的串聯連接這樣的各種用途。
接觸電阻的測定係使用TLM(Transmission Line Model)測定裝置(半導體參數分析儀Agilent 4155C),用以電極間距離2μm~100μm配置Ti/Al/Ti/Au的電極構造(100μm×100μm)的TLM圖案者實施。
又,如已說明般,使取代氮化物半導體的氮部位並發揮作為施體的作用的摻雜劑的氧混入作為雜質而擴大膜的能隙以進行補償,從而能夠補充肇因於氮化物半導體的膜中的電子濃度變高而降低的透明性。
為了此目的,例如,使上述的氮化物半導體中含有1×1017cm-3以上的氧雜質。藉由含有這樣的氧雜質,可以將對405nm的波長區域的光的吸光係數設為2000cm-1以下,也可將對450nm的波長區域的光的吸光係數設為1000cm-1以下。
上述的本發明的氮化物半導體係用PSD法所形成者,針對可得到上述特性的理由,本發明人等認為是以下的理由:相對於其他結晶成長方法係結晶成長在熱平衡狀態下進行,而在PSD法中,結晶成長是在熱學上非平衡的狀態下進行。
高濃度地摻雜施體的GaN等的氮化物半導體在熱力學上是不穩定的,因此在結晶成長的進行中也部分地發生分解。即,由於結晶的成長和分解兩者同時發生,因此在此分解之際,被暫時吸收至結晶中的施體雜質會被吐出。於是,若要以高濃度摻雜施體雜質,則此吐出施體雜質的現象達到不能忽視的程度,會使結晶性本身降低。即,在以高濃度摻雜施體雜質的情況下,接近熱平衡狀態的結晶成長條件無法避免結晶性的降低。
但是,在PSD法中,由於結晶成長是在在熱學上非平衡的狀態下進行,因此很難發生上述的施體雜質的吐出,因此很難發生結晶性的降低。
又,作為一般的傾向,使用Ge作為施體者,與使用Si者相比,容易以高濃度被吸收至氮化物半導體結晶中。作為其理由之一,認為是Ge的離子半徑接近Ga的離子半徑,因此容易取代Ga離子部位。其結果,可觀察到氮化物半導體膜中的應力的累積也變小,膜的表面也容易成為平坦的傾向。
依此方式,本發明的氮化物半導體,與現有者相比,在更高的電子濃度區域中實現更低的比電阻。
又,作為與開啟電阻小的氮化物半導體裝置有關的文獻,有例如下述者。
日本特開2016-115931號公報(專利文獻4)中揭示了開啟電阻小的氮化物半導體裝置的發明,段落0049中有以下的記載:「如前所述,源極側氮化物半導 體再成長層205a及汲極側氮化物半導體再成長層206a可以高濃度地包含n型雜質。但是,如圖4所示,在雜質為矽(Si)的情況下,即使將在氮化物半導體層的成長中供給的雜質量增多,所形成的氮化物半導體層中的載子濃度也沒有變高。即,有極限。相對於此,在使用鍺(Ge)作為雜質的情況下,可以實現比矽高的載子濃度。」。
此外,段落0095中有以下的記載:「為了調查製作的氮化物半導體裝置200的複合電極的特色,藉由傳送路徑測定(Transmission Line Measurement:TLM)法來測定氮化物半導體再成長層單體的片電阻、和採取對2DEG的接觸的情況的接觸電阻。圖7顯示相對於Ge的供給量的氮化物半導體再成長層單體的片電阻。可知隨著TEGe的供給量增加,將相對於TMG的TEGe的流量比設為0.09以上,從而可得到片電阻降低至1.5×10-6Ωcm左右的氮化物半導體再成長層。可知在採用使用此條件製作的氮化物半導體再成長層時的氮化物半導體裝置200的接觸電阻成為1~5×10-6Ωcm,可得到對2DEG的良好接觸。」。
此處,針對專利文獻4,嘗試將構成優先權主張的基礎申請案、及對應美國申請案的美國專利公開US2016/0172473號公報(專利文獻5)的關聯地方的記載相比較。於是,圖7的縱軸的名稱、單位千變萬化,推測是內含某些誤記者。
另外,參照基於專利文獻4的發明人等的技術文獻(IEDM14:非專利文獻9)的275~278頁 (“Extremely low on-resistance Enhancement-mode GaN-based HFET using Ge-doped regrowth technique”)。其中,揭示了顯示低開啟電阻的摻雜Ge的氮化物半導體再成長層,在圖3中,顯示與專利文獻4的圖7完全相同的圖。
其縱軸係設為「Specific contact resistance(Ωcm2)」,關於該圖3,本文中有以下的記載:「The measured specific contact resistance as a function of TEGe supply is shown in fig.3,where extremely low specific contact resistance of 1.5×10-6Ω.cm2 was achieved.」。如此一來,認為專利文獻4的圖7的縱軸恐怕應該是「接觸電阻」,單位應該是「Ωcm2」者。
假如,如專利文獻4的圖7,比電阻成為1.5×10-6Ωcm左右,在將Ge濃度(電子濃度)假設為1×1020cm-3的情況下,電子的遷移率會成為大致42,000cm2/Vs這樣的數值。此為與已知的GaN結晶中的電子遷移率的常識值(1,200cm2/Vs左右)相差很大的數值。由此可知,上述地方有誤記。
由此,認為專利文獻4中揭示的是「接觸電阻降低至1.5×10-6Ωcm2左右的氮化物半導體再成長層」。
上述的本發明的氮化物半導體係利用儘管是高濃度地摻雜施體的結晶,但比電阻低(遷移率高)這樣的特徵,而能期待利用於降低HEMT等的電子元件中的寄生電阻、提供取代ITO等的透明導電膜的材料、LED 模組的串聯連接這樣的各種用途,可以進行例如如下所述的應用。
[對縱型功率MOSFET的應用]
圖19係縱形功率MOSFET的剖面概略圖。此縱形功率MOSFET100係在n+-GaN層102、n--GaN層103、p-GaN層104的積層構造之上,形成有本發明的氮化物半導體的n+-GaN層105。此本發明的n+-GaN層105的圖案加工係在整面堆積n+-GaN層後,可使用微影技術,或者是可使用使氮化鎵的結晶面僅在試料表面的一部分露出,在該露出部選擇性地磊晶成長n+-GaN層的選擇成長技術。又,用元件符號106所表示者為絕緣膜,用元件符號101所表示者為汲極,用元件符號107所表示者為源極,用元件符號108所表示者為閘極。
[對LED的應用]
圖20係GaN系LED的剖面概略圖。LED200係在包含氮化物半導體的基板201之上,依序積層有n型氮化物半導體層202、包含量子井層的活性層203、p型氮化物半導體層204、及本發明的n+-GaN層205。
此外,在將n+-GaN層205和p型氮化物半導體層204和活性層203的一部分除去而露出的n型氮化物半導體層202的區域形成陰極電極206,在p型氮化物半導體層204的上方,透過n+-GaN層205形成有陽極電極207。此處,本發明的n+-GaN層205係用通道接合與p型氮化物半導體層204導通。
[對蕭特基二極體的應用]
圖21係蕭特基二極體的剖面概略圖。此蕭特基二極體300係在背面形成了本發明的n+-GaN層306的n+-GaN基板301的表面,形成有n--GaN層302,在n+-GaN層306的側形成有歐姆電極303,在n--GaN層302側形成有蕭特基電極304。又,在圖中用元件符號305所表示者為絕緣膜。
本發明的儘管是高濃度地摻雜施體的結晶,但比電阻低(遷移率高)的氮化物半導體,除了上述的裝置外,也可以利用於例如IGBT(Insulated Gate Bipolar Transistor)的n+-GaN層。
如以上說明般,基於本發明人等的第2發明的化合物半導體能夠整理如下。
一種氮化物半導體,其係含有氮、和從包含B、Al、Ga或In的群組所選出的至少一種的13族元素的導電性為n型的氮化物半導體,電子濃度為1×1020cm-3以上,且比電阻為0.3×10-3Ω.cm以下。
較佳為前述電子濃度為2×1020cm-3以上。
此外,較佳為對n型歐姆電極金屬的接觸電阻為1×10-4Ωcm2以下。
在某態樣下,含有1×1017cm-3以上的氧雜質。
較佳為對405nm的波長區域的光的吸光係數為2000cm-1以下。
此外,較佳為對450nm的波長區域的光的吸光係數為1000cm-1以下。
另外,較佳為由基於AFM的表面粗糙度測定所得到的RMS值為5.0nm以下。
在某態樣下,前述至少一種的13族元素為Ga。
此外,在某態樣下,前述氮化物半導體含有Si或Ge中任一者或兩者作為施體雜質。
上述比電阻的下限值,例如為0.2×10-3Ω.cm,或0.15×10-3Ω.cm,或0.1×10-3Ω.cm。
上述氮化物半導體的電子濃度和比電阻的關係滿足由(a)電子濃度為1×1020cm-3且比電阻為0.3×10-3Ω.cm、(b)電子濃度為3×1020cm-3且比電阻為0.3×10-3Ω.cm、(c)電子濃度為4×1020cm-3且比電阻為0.15×10-3Ω.cm、及(d)電子濃度為9×1020cm-3且比電阻為0.15×10-3Ω.cm的4點所包圍的數值範圍。
上述發明能夠製成具備氮化物半導體作為導電部的接觸構造。此外,也能夠製成具備上述氮化物半導體作為電極部的接觸構造。這樣的接觸構造可利用於半導體元件。
[產業上的可利用性]
本發明的2元系、3元系或4元系的氮化物半導體,即使是在5×1019cm-3以上這樣的高電子濃度區域中,也顯示46cm2/V.s以上的電子遷移率。
根據本發明的話,便能夠適用於電阻低且需要大電流的電子裝置,例如,HEMT等橫型、縱型的功率半導體裝置、高耐壓二極體、薄膜電晶體、顯示裝置等的配線構造接觸部、活性層等,高度決定電子電路的性能的重要電路要素。
此外,本發明的氮化物半導體不僅能用於功率半導體裝置、顯示裝置、發光元件,還能用於高速通訊元件、演算元件、太陽能電池、控制電路、汽車用電子裝置等。

Claims (30)

  1. 一種化合物半導體,係含有氮和13族元素的從包含B、Al、Ga或In的群組所選出的一個以上元素的2元系、3元系或4元系的化合物半導體,該化合物半導體為膜,含有1×1017cm-3以上的氧作為雜質,具有5×1019cm-3以上的電子濃度,為N型導電性,電子遷移率為46cm2/V.s以上。
  2. 如請求項1的化合物半導體,其以Ga和N為主要成分。
  3. 如請求項2的化合物半導體,其中對405nm的波長區域的光的吸光係數為2000cm-1以下。
  4. 如請求項2的化合物半導體,其中對450nm的波長區域的光的吸光係數為1000cm-1以下。
  5. 如請求項1至4中任一項的化合物半導體,其中由基於AFM的表面粗糙度測定所得到的RMS值為5.0nm以下。
  6. 如請求項1至4中任一項的化合物半導體,其中對N型歐姆電極金屬的接觸電阻為1×10-4Ωcm2以下。
  7. 如請求項1至4中任一項的化合物半導體,其中作為該13族元素,包含Ga,還含有Al及/或In。
  8. 如請求項1至4中任一項的化合物半導體,其含有Si作為施體(donor)。
  9. 如請求項1至4中任一項的化合物半導體,其含有Ge作為施體。
  10. 一種接觸構造,係將使用如請求項1至4中任一項的 化合物半導體的導電部和電極連接而成。
  11. 一種半導體元件,具備如請求項10的接觸構造。
  12. 一種透明電極,使用如請求項1至4中任一項的化合物半導體。
  13. 一種化合物半導體的製造方法,使用脈衝濺鍍法,在包含氧的製程氣體環境下,將如請求項1至4中任一項的化合物半導體進行成膜。
  14. 一種化合物半導體的製造方法,其係在請求項13的化合物半導體的製造方法中,將成膜時的基板溫度在700℃以下實行。
  15. 一種氮化物半導體,其係含有氮、和從包含B、Al、Ga或In的群組所選出的至少一種的13族元素的導電性為n型的氮化物半導體,電子濃度為1×1020cm-3以上,且比電阻為0.3×10-3Ω.cm以下。
  16. 如請求項15的氮化物半導體,其中該電子濃度為2×1020cm-3以上。
  17. 如請求項15或16的氮化物半導體,其中對n型歐姆電極金屬的接觸電阻為1×10-4Ωcm2以下。
  18. 如請求項15或16的氮化物半導體,其含有1×1017cm-3以上的氧雜質。
  19. 如請求項18的氮化物半導體,其中對405nm的波長區域的光的吸光係數為2000cm-1以下。
  20. 如請求項18的氮化物半導體,其中對450nm的波長 區域的光的吸光係數為1000cm-1以下。
  21. 如請求項15或16的氮化物半導體,其中由基於AFM的表面粗糙度測定所得到的RMS值為5.0nm以下。
  22. 如請求項15或16的氮化物半導體,其中該至少一種的13族元素為Ga。
  23. 如請求項15或16的氮化物半導體,其中該氮化物半導體含有Si或Ge中任一者或兩者作為施體雜質。
  24. 如請求項15或16的氮化物半導體,其比電阻為0.2×10-3Ω.cm以上。
  25. 如請求項15或16的氮化物半導體,其比電阻為0.15×10-3Ω.cm以上。
  26. 如請求項15或16的氮化物半導體,其比電阻為0.1×10-3Ω.cm以上。
  27. 如請求項15或16的氮化物半導體,其滿足由(a)電子濃度為1×1020cm-3且比電阻為0.3×10-3Ω.cm、(b)電子濃度為3×1020cm-3且比電阻為0.3×10-3Ω.cm、(c)電子濃度為4×1020cm-3且比電阻為0.15×10-3Ω.cm、及(d)電子濃度為9×1020cm-3且比電阻為0.15×10-3Ω.cm的4點所包圍的數值範圍。
  28. 一種接觸構造,具備如請求項18的氮化物半導體作為導電部。
  29. 一種接觸構造,具備如請求項18的氮化物半導體作為電極部。
  30. 一種半導體元件,具備如請求項28或29的接觸構造。
TW106118290A 2016-08-31 2017-06-02 化合物半導體及其製造方法以及氮化物半導體 TWI738790B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2016169994 2016-08-31
JP2016-169994 2016-08-31

Publications (2)

Publication Number Publication Date
TW201825722A TW201825722A (zh) 2018-07-16
TWI738790B true TWI738790B (zh) 2021-09-11

Family

ID=61300347

Family Applications (1)

Application Number Title Priority Date Filing Date
TW106118290A TWI738790B (zh) 2016-08-31 2017-06-02 化合物半導體及其製造方法以及氮化物半導體

Country Status (7)

Country Link
US (2) US10865469B2 (zh)
EP (1) EP3509088A4 (zh)
JP (3) JP6432004B2 (zh)
KR (1) KR102292543B1 (zh)
CN (1) CN109643645B (zh)
TW (1) TWI738790B (zh)
WO (1) WO2018042792A1 (zh)

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10945643B2 (en) * 2016-03-10 2021-03-16 Epitronic Holdings Pte. Ltd. Microelectronic sensor for biometric authentication
WO2018221711A1 (ja) * 2017-06-01 2018-12-06 国立研究開発法人科学技術振興機構 化合物半導体及びその製造方法
JP6835019B2 (ja) * 2018-03-14 2021-02-24 株式会社豊田中央研究所 半導体装置及びその製造方法
JP2019169680A (ja) * 2018-03-26 2019-10-03 豊田合成株式会社 発光素子およびその製造方法
JP7037991B2 (ja) * 2018-04-02 2022-03-17 住友化学株式会社 導電層を備える積層体、および、半導体装置
CN113884765A (zh) * 2020-07-02 2022-01-04 昆山微电子技术研究院 欧姆接触比接触电阻测量方法、装置、设备及存储介质

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2008053426A (ja) * 2006-08-24 2008-03-06 Mitsubishi Electric Corp 半導体装置およびその製造方法
CN101605930A (zh) * 2007-02-07 2009-12-16 国立大学法人东京农工大学 n型导电性氮化铝半导体结晶及其制造方法
JP2013079187A (ja) * 2011-09-30 2013-05-02 Mitsubishi Chemicals Corp 窒化物単結晶のアニール処理方法
WO2015119066A1 (ja) * 2014-02-05 2015-08-13 ウシオ電機株式会社 半導体発光素子

Family Cites Families (28)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5278433A (en) 1990-02-28 1994-01-11 Toyoda Gosei Co., Ltd. Light-emitting semiconductor device using gallium nitride group compound with double layer structures for the n-layer and/or the i-layer
JP2623466B2 (ja) 1990-02-28 1997-06-25 豊田合成株式会社 窒化ガリウム系化合物半導体発光素子
JP3762678B2 (ja) * 2001-09-28 2006-04-05 日本電信電話株式会社 半導体装置
JP2003273398A (ja) * 2002-03-20 2003-09-26 Nippon Telegr & Teleph Corp <Ntt> 半導体材料およびそれを用いた半導体装置
JP2006013473A (ja) 2004-05-24 2006-01-12 Showa Denko Kk Iii族窒化物半導体発光素子
US7456445B2 (en) * 2004-05-24 2008-11-25 Showa Denko K.K. Group III nitride semiconductor light emitting device
JP2007243006A (ja) 2006-03-10 2007-09-20 Kyocera Corp 窒化物系半導体の気相成長方法、及び、エピタキシャル基板とそれを用いた半導体装置
JP2007250727A (ja) 2006-03-15 2007-09-27 Toyota Central Res & Dev Lab Inc 電界効果トランジスタ
JP5296995B2 (ja) 2007-03-26 2013-09-25 公益財団法人神奈川科学技術アカデミー 半導体素子、半導体素子の製造方法、発光素子及び電子素子
WO2009023722A1 (en) 2007-08-14 2009-02-19 Nitek, Inc. Micro-pixel ultraviolet light emitting diode
JP5044489B2 (ja) * 2007-08-28 2012-10-10 日本碍子株式会社 ホール素子、ホールic、およびホール素子の作製方法
WO2009035648A1 (en) * 2007-09-14 2009-03-19 Kyma Technologies, Inc. Non-polar and semi-polar gan substrates, devices, and methods for making them
JP4931013B2 (ja) 2007-12-06 2012-05-16 株式会社神戸製鋼所 パルススパッタ装置およびパルススパッタ方法
US8507364B2 (en) * 2008-05-22 2013-08-13 Toyoda Gosei Co., Ltd. N-type group III nitride-based compound semiconductor and production method therefor
JP2010056435A (ja) 2008-08-29 2010-03-11 Kanagawa Acad Of Sci & Technol 化合物エピタキシャル層の製造方法および半導体積層構造
WO2010024411A1 (ja) * 2008-08-29 2010-03-04 財団法人神奈川科学技術アカデミー 化合物エピタキシャル層の製造方法、化合物エピタキシャル層、半導体積層構造および半導体発光デバイス
JP2010070430A (ja) * 2008-09-22 2010-04-02 Sumitomo Electric Ind Ltd 導電性窒化物半導体基板並びにその製造方法
CN102576653B (zh) 2009-08-20 2015-04-29 财团法人生产技术研究奖励会 半导体基板、半导体层的制造方法、半导体基板的制造方法、半导体元件、发光元件、显示面板、电子元件、太阳能电池元件及电子设备
US8592309B2 (en) * 2009-11-06 2013-11-26 Ultratech, Inc. Laser spike annealing for GaN LEDs
JP4806475B2 (ja) 2009-12-04 2011-11-02 パナソニック株式会社 基板およびその製造方法
JP5821164B2 (ja) * 2010-04-27 2015-11-24 住友電気工業株式会社 GaN基板および発光デバイス
KR101935755B1 (ko) 2010-12-20 2019-01-04 토소가부시키가이샤 금속 갈륨 침투 질화갈륨 성형물 및 이의 제조방법
CN104995713A (zh) * 2013-02-18 2015-10-21 住友电气工业株式会社 Iii族氮化物复合衬底及其制造方法,层叠的iii族氮化物复合衬底,以及iii族氮化物半导体器件及其制造方法
JP5839293B2 (ja) 2013-03-29 2016-01-06 ウシオ電機株式会社 窒化物発光素子及びその製造方法
US9362389B2 (en) 2013-08-27 2016-06-07 University Of Notre Dame Du Lac Polarization induced doped transistor
CN105518868B (zh) * 2013-08-30 2019-06-28 国立研究开发法人科学技术振兴机构 InGaAlN基半导体元件
JP6631950B2 (ja) 2014-12-11 2020-01-15 パナソニックIpマネジメント株式会社 窒化物半導体装置および窒化物半導体装置の製造方法
US9865721B1 (en) 2016-06-15 2018-01-09 Qorvo Us, Inc. High electron mobility transistor (HEMT) device and method of making the same

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2008053426A (ja) * 2006-08-24 2008-03-06 Mitsubishi Electric Corp 半導体装置およびその製造方法
CN101605930A (zh) * 2007-02-07 2009-12-16 国立大学法人东京农工大学 n型导电性氮化铝半导体结晶及其制造方法
JP2013079187A (ja) * 2011-09-30 2013-05-02 Mitsubishi Chemicals Corp 窒化物単結晶のアニール処理方法
WO2015119066A1 (ja) * 2014-02-05 2015-08-13 ウシオ電機株式会社 半導体発光素子

Also Published As

Publication number Publication date
JP6432004B2 (ja) 2018-11-28
CN109643645A (zh) 2019-04-16
JPWO2018042792A1 (ja) 2018-11-22
US10865469B2 (en) 2020-12-15
KR20190046912A (ko) 2019-05-07
KR102292543B1 (ko) 2021-08-20
EP3509088A4 (en) 2020-05-27
JP6952344B2 (ja) 2021-10-20
US11549172B2 (en) 2023-01-10
WO2018042792A1 (ja) 2018-03-08
TW201825722A (zh) 2018-07-16
US20190194796A1 (en) 2019-06-27
JP2019041113A (ja) 2019-03-14
US20210047720A1 (en) 2021-02-18
CN109643645B (zh) 2023-02-28
EP3509088A1 (en) 2019-07-10
JP2019062204A (ja) 2019-04-18

Similar Documents

Publication Publication Date Title
TWI738790B (zh) 化合物半導體及其製造方法以及氮化物半導體
US8426893B2 (en) Epitaxial substrate for electronic device and method of producing the same
US20060073621A1 (en) Group III-nitride based HEMT device with insulating GaN/AlGaN buffer layer
US8044409B2 (en) III-nitride based semiconductor structure with multiple conductive tunneling layer
US20080308836A1 (en) Nitride Semiconductor Device and Method for Growing Nitride Semiconductor Crystal Layer
US8704207B2 (en) Semiconductor device having nitride semiconductor layer
CN101171694A (zh) 氮化物半导体元件及其制法
WO2013168371A1 (ja) エピタキシャル基板、半導体装置及び半導体装置の製造方法
JP2016058693A (ja) 半導体装置、半導体ウェーハ、及び、半導体装置の製造方法
CN106876530B (zh) 一种氮化镓基发光二极管的外延片及其制作方法
JP5824814B2 (ja) 半導体ウエーハ及び半導体素子及びその製造方法
TWI732122B (zh) 化合物半導體及其製造方法
TWI336523B (en) High electron mobility epitaxial substrate
JP2004289005A (ja) エピタキシャル基板、半導体素子および高電子移動度トランジスタ
JP2012182283A (ja) 半導体装置
JP2011258782A (ja) 窒化物半導体基板
JP5917849B2 (ja) 半導体基板および電子デバイス
JP2006310714A (ja) 窒化物半導体素子および窒化物半導体素子の製造方法