TWI729683B - 局部字元線驅動裝置、記憶裝置及其製造方法 - Google Patents
局部字元線驅動裝置、記憶裝置及其製造方法 Download PDFInfo
- Publication number
- TWI729683B TWI729683B TW109102174A TW109102174A TWI729683B TW I729683 B TWI729683 B TW I729683B TW 109102174 A TW109102174 A TW 109102174A TW 109102174 A TW109102174 A TW 109102174A TW I729683 B TWI729683 B TW I729683B
- Authority
- TW
- Taiwan
- Prior art keywords
- substrate
- field regions
- deep trench
- transistor
- isolation structure
- Prior art date
Links
- 238000004519 manufacturing process Methods 0.000 title abstract description 11
- 239000000758 substrate Substances 0.000 claims abstract description 114
- 238000002955 isolation Methods 0.000 claims abstract description 60
- 238000000034 method Methods 0.000 claims description 30
- 239000000463 material Substances 0.000 claims description 12
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N Silicium dioxide Chemical compound O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 claims description 6
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 claims description 6
- 238000000231 atomic layer deposition Methods 0.000 claims description 6
- 238000005229 chemical vapour deposition Methods 0.000 claims description 6
- 239000003989 dielectric material Substances 0.000 claims description 6
- 238000005240 physical vapour deposition Methods 0.000 claims description 6
- 229910052710 silicon Inorganic materials 0.000 claims description 6
- 239000010703 silicon Substances 0.000 claims description 6
- 229910052814 silicon oxide Inorganic materials 0.000 claims description 6
- 229910052581 Si3N4 Inorganic materials 0.000 claims description 3
- HQVNEWCFYHHQES-UHFFFAOYSA-N silicon nitride Chemical compound N12[Si]34N5[Si]62N3[Si]51N64 HQVNEWCFYHHQES-UHFFFAOYSA-N 0.000 claims description 3
- 238000005137 deposition process Methods 0.000 claims description 2
- 239000010410 layer Substances 0.000 description 50
- 235000012431 wafers Nutrition 0.000 description 32
- 239000007943 implant Substances 0.000 description 9
- 150000002500 ions Chemical class 0.000 description 9
- 230000005540 biological transmission Effects 0.000 description 8
- 239000004065 semiconductor Substances 0.000 description 8
- 230000015572 biosynthetic process Effects 0.000 description 4
- 238000005530 etching Methods 0.000 description 4
- -1 P ions Chemical class 0.000 description 2
- 230000015556 catabolic process Effects 0.000 description 2
- 238000010586 diagram Methods 0.000 description 2
- 238000001312 dry etching Methods 0.000 description 2
- 239000012212 insulator Substances 0.000 description 2
- 239000011229 interlayer Substances 0.000 description 2
- 238000012986 modification Methods 0.000 description 2
- 230000004048 modification Effects 0.000 description 2
- 238000003860 storage Methods 0.000 description 2
- 238000001039 wet etching Methods 0.000 description 2
- 229910002601 GaN Inorganic materials 0.000 description 1
- 229910001218 Gallium arsenide Inorganic materials 0.000 description 1
- 229910000673 Indium arsenide Inorganic materials 0.000 description 1
- 229910000577 Silicon-germanium Inorganic materials 0.000 description 1
- 150000001875 compounds Chemical class 0.000 description 1
- 239000013078 crystal Substances 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 230000006870 function Effects 0.000 description 1
- 229910052732 germanium Inorganic materials 0.000 description 1
- GNPVGFCGXDBREM-UHFFFAOYSA-N germanium atom Chemical compound [Ge] GNPVGFCGXDBREM-UHFFFAOYSA-N 0.000 description 1
- 239000011521 glass Substances 0.000 description 1
- 238000002513 implantation Methods 0.000 description 1
- RPQDHPTXJYYUPQ-UHFFFAOYSA-N indium arsenide Chemical compound [In]#[As] RPQDHPTXJYYUPQ-UHFFFAOYSA-N 0.000 description 1
- 238000005468 ion implantation Methods 0.000 description 1
- 229910003465 moissanite Inorganic materials 0.000 description 1
- 230000003647 oxidation Effects 0.000 description 1
- 238000007254 oxidation reaction Methods 0.000 description 1
- 238000007517 polishing process Methods 0.000 description 1
- 229910010271 silicon carbide Inorganic materials 0.000 description 1
- 239000000126 substance Substances 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B41/00—Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates
- H10B41/40—Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by the peripheral circuit region
- H10B41/41—Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by the peripheral circuit region of a memory region comprising a cell select transistor, e.g. NAND
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C16/00—Erasable programmable read-only memories
- G11C16/02—Erasable programmable read-only memories electrically programmable
- G11C16/06—Auxiliary circuits, e.g. for writing into memory
- G11C16/08—Address circuits; Decoders; Word-line control circuits
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C8/00—Arrangements for selecting an address in a digital store
- G11C8/08—Word line control circuits, e.g. drivers, boosters, pull-up circuits, pull-down circuits, precharging circuits, for word lines
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/02—Semiconductor bodies ; Multistep manufacturing processes therefor
- H01L29/06—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
- H01L29/0603—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions
- H01L29/0642—Isolation within the component, i.e. internal isolation
- H01L29/0649—Dielectric regions, e.g. SiO2 regions, air gaps
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B41/00—Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates
- H10B41/20—Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by three-dimensional arrangements, e.g. with cells on different height levels
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B41/00—Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates
- H10B41/20—Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by three-dimensional arrangements, e.g. with cells on different height levels
- H10B41/23—Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by three-dimensional arrangements, e.g. with cells on different height levels with source and drain on different levels, e.g. with sloping channels
- H10B41/27—Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by three-dimensional arrangements, e.g. with cells on different height levels with source and drain on different levels, e.g. with sloping channels the channels comprising vertical portions, e.g. U-shaped channels
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B41/00—Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates
- H10B41/40—Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by the peripheral circuit region
- H10B41/42—Simultaneous manufacture of periphery and memory cells
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B43/00—EEPROM devices comprising charge-trapping gate insulators
- H10B43/20—EEPROM devices comprising charge-trapping gate insulators characterised by three-dimensional arrangements, e.g. with cells on different height levels
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B43/00—EEPROM devices comprising charge-trapping gate insulators
- H10B43/20—EEPROM devices comprising charge-trapping gate insulators characterised by three-dimensional arrangements, e.g. with cells on different height levels
- H10B43/23—EEPROM devices comprising charge-trapping gate insulators characterised by three-dimensional arrangements, e.g. with cells on different height levels with source and drain on different levels, e.g. with sloping channels
- H10B43/27—EEPROM devices comprising charge-trapping gate insulators characterised by three-dimensional arrangements, e.g. with cells on different height levels with source and drain on different levels, e.g. with sloping channels the channels comprising vertical portions, e.g. U-shaped channels
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B43/00—EEPROM devices comprising charge-trapping gate insulators
- H10B43/40—EEPROM devices comprising charge-trapping gate insulators characterised by the peripheral circuit region
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Manufacturing & Machinery (AREA)
- General Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- Ceramic Engineering (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Element Separation (AREA)
- Semiconductor Memories (AREA)
- Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
- Non-Volatile Memory (AREA)
Abstract
提供了局部字元線驅動裝置、記憶裝置和製造方法。局部字元線驅動裝置包括襯底和在襯底上形成的電晶體結構的陣列。電晶體結構被配置在行和列中。襯底包括複數個第一場區和複數個第二場區,每個第一場區在電晶體結構的相鄰列之間,以及每個第二場區在電晶體結構的相鄰行之間。深溝槽隔離結構在襯底的複數個第一場區或複數個第二場區中的至少一個場區中形成。
Description
概括而言,本公開內容涉及記憶裝置的領域,以及更具體地,本公開內容涉及局部字元線驅動裝置及其製造方法。
在高密度記憶體中,記憶體單元的陣列被分成記憶體單元的塊。每個塊可以包括局部字元線,需要相應的局部字元線驅動器。全域字元線驅動器為在陣列中的塊的行驅動全域字元線組。根據應用於選定塊的操作(諸如對高密度裝置的讀取、程式設計和擦除)來設置在該全域字元線組中的每個字元線。一些字元線可能需要高電壓。字元線驅動器可以包括用於將電壓從全域字元線轉移到局部字元線的傳輸電晶體。
在三維NAND記憶體中,晶片大小限制可以使在XDEC傳輸電晶體電路中的HVN(即,高電壓NMOS)裝置之間的間距在X和Y方向上都變得越來越小。在單元程式設計操作期間,傳輸電晶體需要在29V的閘極電壓處傳輸源極/汲極區的25V的高電壓。在相鄰HVN裝置之間的電壓差可以是大約25V。照慣例,在X方向上在HVN裝置之間形成p型場植入物以抑制穿通,以及在Y方向上在HVN裝置之間形成p+抽頭以抑制閂鎖效應。
然而問題出現,因為場植入物需要與在襯底中的相同類型的離子的
植入,這可能使HVN裝置的汲極-源極擊穿電壓(BVDss)變得更壞。此外,為了確保p+抽頭的功能,在Y方向上在HVN裝置之間的間距不能繼續縮小,且因此影響記憶裝置的y間距縮小。
所公開的裝置和製造方法目的在於解決上面闡述的一個或複數個問題和本領域中的其它問題。
本公開內容的一個方面提供了局部字元線驅動裝置,包括襯底和在襯底上形成的電晶體結構的陣列。電晶體結構被配置在行和列中。襯底包括複數個第一場區和複數個第二場區,每個第一場區在電晶體結構的相鄰列之間,以及每個第二場區在電晶體結構的相鄰行之間。深溝槽隔離結構在襯底的複數個第一場區或複數個第二場區中的至少一個場區中形成。
本公開內容的另一方面提供了記憶裝置。記憶裝置包括局部字元線驅動裝置。局部字元線驅動裝置包括襯底和在襯底上形成的電晶體結構的陣列。電晶體結構被配置在行和列中。襯底包括複數個第一場區和複數個第二場區,每個第一場區在電晶體結構的相鄰列之間,以及每個第二場區在電晶體結構的相鄰行之間。深溝槽隔離結構在襯底的複數個第一場區或複數個第二場區中的至少一個場區中形成。
本公開內容的另一方面提供了用於形成記憶裝置的方法。第一晶圓包括第一襯底、被配置在行和列中並在第一襯底上形成的電晶體結構的陣列、在第一襯底中形成並在相鄰電晶體結構之間的隔離結構以及在電晶體結構的陣列上形成的第一介電層。第二晶圓包括第二襯底和在第二襯底上形成的第二介電層。第二晶圓的第二介電層與第一晶圓的第一介電層鍵合。第一襯底減薄以提供減薄的第一襯底。背側深溝槽穿過減薄的第一襯底形成,以及背側深溝槽
連接到第一晶圓的隔離結構。通過在背側深溝槽中形成介電材料來在相應的隔離結構上形成背側深溝槽隔離結構。
按照本公開內容的描述、發明申請專利範圍和圖式,本公開內容的其它方面可以為本領域中的技術人員所理解。
100:局部字元線驅動裝置
101:電晶體結構
110:襯底
112:N阱
114:P阱
140:深溝槽隔離結構
150:源極/汲極區
155:源極/汲極電極
163:閘極介電層
165:閘極電極
180:p阱抽頭
190:場區
190a:第一場區
190b:第二場區
192:介電層
300:LWLD裝置
301:電晶體結構
340:DTI結構
380:p阱抽頭
390a:第一場區
390b:第二場區
400:LWLD裝置
401:電晶體結構
440:DTI結構
480:p阱抽頭
490a:第一場區
490b:第二場區
600:第一晶圓
601:電晶體結構
610:第一襯底
610a:經減薄的第一襯底
612:n阱
614:p阱
670:隔離結構
680:第一介電層
685:導電互連
700:第二晶圓
706:第二襯底
708:第二介電層
810:第三介電層
910:背側深溝槽
930:背側DTI結構
940:深溝槽隔離結構
S502:步驟
S504:步驟
S506:步驟
S508:步驟
S510:步驟
下面的圖式僅僅是根據各種所公開的實施方式的為了說明性目的的示例,且並不意欲限制本公開內容的範圍。
第1圖示出了符合本公開內容中的各種所公開的實施方式的示例性局部字元線驅動裝置的一部分。
第2圖示出了符合本公開內容中的各種所公開的實施方式的在第1圖中的沿著y-y’方向的示例性電晶體結構。
第3圖示出了符合本公開內容中的各種所公開的實施方式的另一示例性局部字元線驅動裝置的一部分。
第4圖示出了符合本公開內容中的各種所公開的實施方式的另一示例性局部字元線驅動裝置的一部分。
第5圖示出了符合本公開內容中的各種所公開的實施方式的用於形成包括局部字元線驅動裝置的示例性記憶裝置的示例性方法的流程圖。
第6圖至第10圖示出了符合本公開內容中的各種所公開的實施方式的在示例性記憶裝置的製造過程期間的某些階段的半導體結構的示意圖。
【實施方式】現在將詳細參考本發明的示例性實施方式,其在圖式中示出。只要
有可能,相同的圖式標記將遍及圖式用於指代相同或相似的部件。
本公開內容提供了局部字元線驅動裝置、記憶裝置和製造方法。局部字元線驅動裝置包括襯底和在襯底上形成的電晶體結構的陣列。電晶體結構被配置在行和列中。襯底包括複數個第一場區和複數個第二場區,每個第一場區在電晶體結構的相鄰列之間,以及每個第二場區在電晶體結構的相鄰行之間。深溝槽隔離結構在襯底的複數個第一場區或複數個第二場區中的至少一個場區中形成。
第1圖示出了根據本公開內容的各種實施方式的記憶裝置的示例性局部字元線驅動(LWLD)裝置100的一部分。第2圖示出了根據本公開內容的各種實施方式的第1圖的LWLD裝置100的沿著y-y’方向的示例性電晶體結構的橫截面視圖。
如第1圖與第2圖所示,示例性LWLD裝置100可以包括襯底110、在襯底110上形成的電晶體結構101的陣列和在襯底110中形成的至少一個深溝槽隔離(DTI)結構140。可選地和另外地,一個或複數個p阱抽頭180可以在襯底110中形成。
在一個實施方式中,在陣列中的電晶體結構101可以是N型電晶體。在各種實施方式中,電晶體結構101也可以被稱為高電壓NMOS(HVN)結構。電晶體結構101可以包括單個電晶體或背靠背電晶體。例如,電晶體結構101可以包括具有共用/公共汲極區的電晶體。在陣列中的電晶體結構可以用作傳輸電晶體,用於將全域字元線連接到在高密度記憶裝置中的局部字元線。電晶體的源極/汲極電極中的一者可以連接到記憶裝置的字元線。字元線可以耦合到複數個記憶體單元。
如第2圖所示,電晶體結構可以在示例性三阱結構中形成以支援施加到局部字元線的高電壓。例如,電晶體結構101或傳輸電晶體可以在襯底110(諸
如p型襯底)中形成。襯底110可以由材料(包括矽、鍺、SiGe、SiC、絕緣體上矽(SOI)、絕緣體上鍺(GOI)、玻璃、III-V族化合物(例如,GaN、GaAs、InAs等)或任何其它適當的半導體材料)製成。在一個實施方式中,襯底110是矽襯底。
N阱112(諸如深n阱(DNW))可以在p型襯底中形成。N阱112可以被摻雜有n型離子,包括P離子、As離子、Sb離子等。P阱114(諸如高電壓p阱(HVPW))可以在n阱112中形成。P阱114可以被摻雜有p型離子,包括B離子、Ga離子、In離子等。三阱結構提供傳輸電晶體的通道區與接地結構的隔離。
閘極結構可以包括在閘極介電層163上形成的閘極電極165。閘極結構可以在襯底110上形成。源極/汲極區150可以在閘極結構的每側上在襯底110中形成。源極/汲極區150可以是例如摻雜n區。這樣的摻雜n區可以是高電壓n型(HVN)區。源極/汲極電極155可以在源極/汲極區150上形成。導電插塞或其它夾層連接可以電性連接到源極/汲極電極。
參考第1圖,可以沿著X方向(例如,列方向)和Y方向(例如,行方向)佈置在陣列中的電晶體結構101。例如,陣列可以包括電晶體結構101的行和列。在一個實施方式中,Y方向可以是與在電晶體的源極區和汲極區之間的通道長度平行的方向。X方向可以實質上垂直於Y方向。
LWLD裝置100還可以包括在任何相鄰電晶體結構101之間具有尺寸或提供間距的場區190。場區190可以包括在Y方向上在相鄰電晶體結構101之間(例如,在電晶體結構101的相鄰列之間)的第一場區190a以及在X方向上在相鄰電晶體結構101之間(例如,在電晶體結構101的相鄰行之間)的第二場區190b。
至少一個DTI結構140可以在電晶體結構101的任何相鄰列或/及行之間的襯底110的第一場區190a或/及第二場區190b中形成。例如,如第1圖所示,LWLD裝置100可以包括在電晶體結構的相鄰列之間的第一場區190a中形成的一
個DTI結構140,以及在電晶體結構的相鄰行之間的第二場區190b中形成的一個DTI結構140。
DTI結構140可以由介電材料(包括氧化矽、氮化矽、氮氧化矽或任何其它適當的材料)製成。在一個實施方式中,DTI結構140是氧化矽。DTI結構可以具有小於大約0.5微米的一個尺寸。
根據襯底110的厚度,可以控制DTI結構140的厚度。例如,可以穿過襯底110的整個厚度形成DTI結構140。
在一個實施方式中,LWLD裝置100還可以包括在襯底110上的在與電晶體結構101的陣列相對的側面處的介電層192。在這種情況下,可以穿過襯底110和介電層192中的每一者的整個厚度形成DTI結構140。因此,可以進一步控制DTI結構140的厚度,這取決於襯底110和介電層192中的每一者的厚度。
返回參考第1圖,除了至少一個DTI結構140以外,阱抽頭(諸如p阱抽頭180或p+抽頭)可以在電晶體結構101的相鄰列或行之間的一個或複數個剩餘的第一場區190a和第二場區190b中形成。例如,如第1圖所示,p阱抽頭180可以在電晶體結構101的相應的相鄰行之間的第二場區190b中的一個第二場區190b中形成。在一些實施方式中,p阱抽頭也可以被稱為p型高電壓(PHV)棒。
在一個實施方式中,一個p阱抽頭180和一個DTI結構140可以在位於電晶體結構101的行中的一個行的兩側上的第二場區190b上形成。在特定的示例中,p阱抽頭180和DTI結構140可以交替地在電晶體結構101的行之間的第二場區190b上形成。在一些實施方式中,電晶體結構101的一行由p阱抽頭180和DTI結構140夾在中間。
在常規記憶裝置中,p型場植入物可以在n型電晶體結構的相鄰行之間的場區中形成以抑制穿通。然而,場植入物需要與在襯底中的相同類型的離子的植入,這可能使電晶體結構的汲極-源極擊穿電壓(BVDss)變得更壞。此
外,在製造期間,可以形成需要另外的遮罩和製程的場植入物,這增加製造製程的成本和複雜性。
相反,場植入物從所公開的LWLD裝置被消除。替代地,在LWLD裝置中形成DTI結構可以有效地解決穿通問題,且也可以降低製造製程的成本和複雜性。此外,與在傳統上使用的場植入物和p+阱區相比,DTI結構提供更可控的尺寸。例如,DTI結構的形成可以提供在電晶體結構的相鄰列和行之間的場區的減小的表面面積(或減小的間距)。甚至進一步地,DTI結構可以基於在電晶體結構之間的隔離結構來形成(例如,與隔離結構對齊且在隔離結構上形成)而不佔據襯底的額外的場區。實際上,由於DTI結構的形成,相鄰於隔離結構而定位的在傳統上形成的p+阱可以因此被消除以為所公開的裝置節省更多的間距。
這允許所得到的LWLD裝置的顯著縮小並顯著提高所得到的記憶裝置的儲存密度。
根據各種實施方式,LWLD裝置可以包括各種配置,其包括至少一個DTI結構。例如,DTI結構可以在電晶體結構的相鄰列和行之間的第一和第二場區中的全部中形成。在另一示例中,DTI結構和p阱抽頭的任何組合可以被包括在所公開的LWLD裝置中。第3圖至第4圖示出了符合本公開內容中的各種所公開的實施方式的其它示例性局部字元線驅動裝置。
參考第3圖,在示例性LWLD裝置300中,DTI結構340可以在電晶體結構301的所有相鄰行之間的所有第二場區390b上形成,以及p阱抽頭380可以在電晶體結構301的所有相鄰列之間的所有第一場區390a上形成。在這種情況下,在相鄰行之間的場區或間距的尺寸可以顯著地減小。可以例如在記憶裝置的三指塊方案中使用這樣的配置。
當然,可選地在另一示例性LWLD裝置中,DTI結構可以在所有第一場區上形成,以及p阱抽頭可以在所有第二場區上形成。在這種情況下,在相鄰
列之間的場區或間距的尺寸可以顯著地減小。
參考第4圖,在示例性LWLD裝置400中,DTI結構440可以包括在電晶體結構401的所有相鄰列之間的所有第一場區490a中形成的第一複數個DTI結構,以及可以包括在電晶體結構401的相應的相鄰行之間的一些第二場區490b中形成的第二複數個DTI結構。此外,一個或複數個p阱抽頭480可以在電晶體結構401的相應的相鄰行之間的一些第二場區490b中形成。例如,如第4圖所示,DTI結構440和p阱抽頭480可以在第二場區490b中交替地形成。可以例如在記憶裝置的三指塊方案中使用這樣的配置。
各種實施方式也可以提供包括所公開的LWLD裝置的記憶裝置。例如,記憶裝置可以包括記憶體陣列,其包括記憶體單元的塊。記憶體單元的塊可以包括複數個NAND串。複數個NAND串可以共用字元線組。列解碼器可以耦合到沿著記憶體陣列中的列佈置的複數個字元線。列解碼器可以包括LWLD裝置,其包括驅動在記憶體單元的塊中的該字元線組中的相應字元線的局部字元線(LWL)組驅動器。
各種實施方式還提供了用於形成字元線驅動(LWLD)裝置的方法和包括LWLD裝置的記憶裝置。第5圖示出了符合本公開內容中的各種所公開的實施方式的用於形成示例性記憶裝置的示例性方法。第6圖至第10圖示出了在示例性形成製程的某些階段的半導體結構的示意圖。
參考第5圖,在製造製程的開始,提供第一晶圓(步驟S502)。第一晶圓可以包括在行和列中配置並在第一襯底上形成的電晶體結構的陣列、在第一襯底中和在相鄰電晶體結構之間形成的隔離結構,以及在電晶體結構的陣列上形成的第一介電層。第6圖示出了相應的半導體結構的示意性橫截面視圖。
在第6圖中,提供第一晶圓600。第一晶圓600可以包括第一襯底610和在第一襯底610上形成的電晶體結構601的陣列。
電晶體結構601可以在三阱結構中形成以支援施加到局部字元線的高電壓和負電壓。例如,第一襯底610可以是p型襯底;n阱612(諸如深n阱(DNW))可以在第一襯底610中形成;以及p阱614(諸如高電壓p阱(HVPW))可以在n阱612中形成。任何適當的襯底可以用於第一襯底610。第一襯底610可以與第1圖與第2圖中的襯底110相同或不同。
在電晶體結構601中,閘極結構可以在第一襯底610上形成。源極/汲極區可以在電晶體結構的閘極結構的每側上的p阱614中形成。電晶體結構601可以包括被用作傳輸電晶體的任何電晶體。傳輸電晶體可以用於將全域字元線連接到在高密度記憶裝置中的局部字元線。
任何適當的電晶體結構可以在第一晶圓600中形成。例如,雖然未在第6圖中示出,電晶體結構601還可以包括如第1圖至第4圖所示的電晶體結構101、電晶體結構200、電晶體結構301和電晶體結構401連同它們的相應配置。
例如,在陣列中的電晶體結構601可以沿著X方向(例如,列方向)和Y方向(例如,行方向)佈置。陣列可以包括在第一襯底610上形成的電晶體結構601的行和列。
隔離結構670可以在第一襯底610中和在電晶體結構601之間形成。隔離結構670可以包括由介電材料形成的淺溝槽隔離結構。
第一介電層680可以在第一襯底610上形成。第一介電層680可以包括夾層介電層。導電互連685可以在第一介電層680中形成。導電互連685可以電性連接到每個電晶體結構601的閘極結構和源極/汲極區。
在各種實施方式中,第一晶圓600可以可選地包括單個p阱抽頭或複數個p阱抽頭,包括在適當的場區中形成的在第1圖和第3圖至第4圖中所示的那些抽頭。在p阱抽頭被包括在所形成的記憶裝置中的情況下,p阱抽頭可以在第一晶圓與第二晶圓(例如,記憶體陣列晶圓)鍵合之前或/及在深溝槽隔離結構
形成之前被預製造。
返回參考第5圖,第二晶圓可以被提供並與第一晶圓鍵合(步驟S504)。第二晶圓可以包括第二襯底和在第二襯底上的第二介電層。第二晶圓的第二介電層可以與第一晶圓的第一介電層鍵合。第7圖示出了相應的半導體結構的示意性橫截面視圖。
在第7圖中,第二晶圓700可以包括第二襯底706和在第二襯底706上的第二介電層708。第二晶圓700的第二介電層708可以與第一晶圓600的第一介電層680鍵合,使得第一和第二晶圓鍵合在一起。
例如,當鍵合第二晶圓700與第一晶圓600時,第二介電層708可以附著到第一介電層680。在各種實施方式中,第二晶圓700可以是包括記憶裝置的記憶體陣列的記憶體陣列晶圓。用於介電層和記憶體陣列晶圓的襯底的任何適當的材料和製程可以用於所公開的第二襯底706和第二介電層708並為本公開內容所包含。
返回參考第5圖,第一晶圓的第一襯底可以減薄以提供經減薄的第一襯底,以及第三介電層可以在經減薄的第一襯底上形成(步驟S506)。第8圖示出了相應的半導體結構的示意性橫截面視圖。
在第8圖中,可以從第一晶圓600的背側執行減薄製程。減薄製程可以包括化學機械拋光製程(CMP)、濕蝕刻製程或乾蝕刻製程中的一者或多者。
可以使第一襯底610減薄以形成經減薄的第一襯底610a。在一個實施方式中,在減薄之後,可以(或可以不)暴露n阱612。
可選地,第三介電層810可以沉積在經減薄的第一襯底610a上。例如,第三介電層810可以包括任何適當的介電材料,並可以通過化學氣相沉積(CVD)、物理氣相沉積(PVD)或原子層沉積(ALD)的製程來沉積。
返回參考第5圖,可以穿過可選的第三介電層或/及經減薄的第一襯底
形成背側深溝槽,背側深溝槽連接到隔離結構(步驟S508)。第9圖示出了相應的半導體結構的示意性橫截面視圖。
在第9圖中,背側深溝槽910(例如,通孔)可以穿過第三介電層810或/及經減薄的第一襯底610a並在電晶體結構601之間形成。可以形成連接到相應的隔離結構670的背側深溝槽910。
為了形成背側深溝槽910,圖案化層(未示出)可以在第三介電層810上形成。圖案化層可以暴露在經減薄的第一襯底610a上的第三介電層810的部分。可以通過蝕刻製程使用圖案化層作為蝕刻遮罩來移除第三介電層810和下面的經減薄的第一襯底610a的被暴露的部分。在蝕刻製程之後,可以移除圖案化層。根據用於第三介電層810和經減薄的第一襯底610a的材料,可以使用任何適當的蝕刻製程。例如,濕蝕刻製程或/及乾蝕刻製程可以用於移除第三介電層810或/及經減薄的第一襯底610a的部分以形成背側深溝槽910。
背側深溝槽910可以與隔離結構670對齊,使得背側深溝槽910連接到相應的隔離結構670以部分地或全部暴露相應的隔離結構670的表面。例如,每個背側深溝槽910的正交投影可以部分地或全部覆蓋在經減薄的第一襯底610a和第一介電層680之間的介面上的相應的隔離結構670的正交投影。
返回參考第5圖,背側深溝槽隔離(BDTI)結構可以在隔離結構上形成以填充背側深溝槽(步驟S510)。圖10示出了相應的半導體結構的示意性橫截面視圖。
在圖10中,背側DTI(BDTI)結構930可以穿過經減薄的第一襯底610a或/及第三介電層810在每個背側深溝槽910中形成。BDTI結構930在電晶體結構601之間形成。可以形成至少部分地連接到隔離結構670的BDTI結構930。BDTI結構930可以使隔離結構670穿過第一襯底或/及進一步穿過在第一襯底上的第三介電層“延伸”。
每個BDTI結構930的正交投影可以部分地或全部覆蓋在經減薄的第一襯底610a和第一介電層680之間的介面上的相應的隔離結構670的正交投影。
BDTI結構930可以由介電材料(包括氧化矽、氮化矽、氮氧化矽或任何其它適當的材料)製成。可以通過沉積製程(諸如化學氣相沉積(CVD)、物理氣相沉積(PVD)或原子層沉積(ALD))來形成BDTI結構930。在一個實施方式中,可以通過氧化製程來形成BDTI結構930。BDTI結構930由氧化矽製成。深溝槽隔離(BDTI)結構可以具有小於大約0.5微米的一個尺寸。
例如,為了形成BDTI結構930,可以將BDTI材料膜沉積在背側深溝槽910上和第三介電層810的表面上。可以接著執行平面化製程以移除在第三介電層810上的BDTI材料膜的一部分以暴露第三介電層810的表面。
根據第一襯底610的減薄製程和第三介電層810的厚度,可以控制BDTI結構930的厚度。
因此,BDTI結構930和隔離結構670的組合可以形成所公開的深溝槽隔離(DTI)結構940。BDTI結構930和隔離結構670可以在DTI結構940中由相同或不同的材料製成。
這樣的DTI結構(包括BDTI和隔離結構)可以在場區中沿著電晶體結構的行或/及列形成以提高LWLD裝置,如在第1圖和第3圖至第4圖中類似地描述的。通過基於隔離結構來形成DTI結構,可以節省或減小第一襯底610的場區。
此外,相鄰於隔離結構而定位的在傳統上形成的p+阱可以被消除以節省更多的空間,並提供具有所得到的裝置的減小的表面面積的場區。
此外,與在n型電晶體結構的相鄰行之間的場區中形成的常規p型場植入物(其可以從所公開的LWLD裝置消除)相比,DTI結構可以有效地解決所得到的裝置的穿通問題,且也可以減小製造製程的成本和複雜性。此外,與場植入物和p+阱區的在傳統上使用的組合相比,DTI結構提供更可控的尺寸,其允
許所得到的裝置的顯著縮小並顯著提高所得到的記憶裝置的儲存密度。
上文所述的描述只示出本公開內容的某些示例性實施方式,且並不意欲限制本公開內容的範圍。本領域中的技術人員可以理解的是,說明書作為整體和在各種實施方式中的技術特徵可以組合到本領域中的普通技術人員可理解的其它實施方式內。任何等效要件或其修改在不偏離本發明的精神和原理的情況下落在本發明的真實範圍內。
以上所述僅為本發明之較佳實施例,凡依本發明申請專利範圍所做之均等變化與修飾,皆應屬本發明之涵蓋範圍。
100:局部字元線驅動裝置
101:電晶體結構
140:深溝槽隔離結構
150:源極/汲極區
155:源極/汲極電極
165:閘極電極
180:p阱抽頭
190:場區
190a:第一場區
190b:第二場區
Claims (19)
- 一種局部字元線驅動裝置,包括:襯底;在該襯底上形成的電晶體結構的陣列,該電晶體結構被配置在行和列中,其中,該襯底包括:複數個第一場區,各該第一場區在該電晶體結構的相鄰列之間,以及複數個第二場區,各該第二場區在該電晶體結構的相鄰行之間;深溝槽隔離結構,其在該襯底的該等第一場區或該等第二場區中的至少一個場區中形成;以及介電層,其在該襯底上在與該電晶體結構的該陣列相對的側面處形成。
- 如請求項1所述的裝置,其中:在該陣列中的該電晶體結構包括N型電晶體,並且在該襯底的該等第一場區或該等第二場區中的一個或複數個剩餘場區中形成有p阱抽頭。
- 如請求項1所述的裝置,其中:該深溝槽隔離結構具有小於0.5微米的一個尺寸。
- 如請求項1所述的裝置,其中:該深溝槽隔離結構由包括氧化矽、氮化矽或氮氧化矽的材料製成。
- 如請求項1所述的裝置,其中:該深溝槽隔離結構穿過該襯底的整個厚度。
- 如請求項1所述的裝置,其中:該深溝槽隔離結構在該襯底的該等第一場區或該等第二場區中的每一者中形成。
- 如請求項2所述的裝置,其中:在該陣列中的電晶體結構的行由一個深溝槽隔離結構和一個p阱抽頭夾在中間。
- 如請求項2所述的裝置,其中:該深溝槽隔離結構在該等第二場區中的每個第二場區中形成,並且該p阱抽頭在該襯底的該等第一場區中的每個第一場區中形成。
- 如請求項2所述的裝置,其中:該深溝槽隔離結構在該等第一場區中的每個第一場區中形成,並且該p阱抽頭和該深溝槽隔離結構在該襯底的該等第二場區中交替地形成。
- 一種記憶裝置,包括:局部字元線驅動裝置,包括:襯底;在該襯底上形成的電晶體結構的陣列,該電晶體結構被配置在行和列中,其中,該襯底包括:複數個第一場區,各該第一場區在該電晶體結構的相鄰列之間,以及複數個第二場區,各該第二場區在該電晶體結構的相鄰行之間; 深溝槽隔離結構,其在該襯底的該等第一場區或該等第二場區中的至少一個場區中形成;以及介電層,其在該襯底上在與該電晶體結構的該陣列相對的側面處形成。
- 一種用於形成記憶裝置的方法,包括:提供第一晶圓,包括:第一襯底、被配置在行和列中並在該第一襯底上形成的電晶體結構的陣列、在該第一襯底中形成並在相鄰電晶體結構之間的隔離結構以及在該電晶體結構的該陣列上形成的第一介電層;提供第二晶圓,包括第二襯底和在該第二襯底上形成的第二介電層;將該第二晶圓的該第二介電層與該第一晶圓的該第一介電層進行鍵合;使該第一襯底減薄以提供經減薄的第一襯底;穿過該經減薄的第一襯底形成背側深溝槽,其中,該背側深溝槽連接到該第一晶圓的該隔離結構;以及通過在該背側深溝槽中形成介電材料來在相應的隔離結構上形成背側深溝槽隔離結構。
- 如請求項11所述的方法,其中,該第一襯底包括:複數個第一場區,該等第一場區在該電晶體結構的相鄰列之間,以及複數個第二場區,該等第二場區在該電晶體結構的相鄰行之間。
- 如請求項12所述的方法,其中:在該陣列中的該電晶體結構包括N型電晶體,並且該方法還包括: 在將該第二晶圓的該第二介電層與該第一晶圓的該第一介電層進行鍵合之前,在沒有隨後在該第一晶圓中形成的任何背側深溝槽隔離結構的一個或複數個場區中形成p阱抽頭。
- 如請求項11所述的方法,還包括:在該經減薄的第一襯底上形成第三介電層,並且其中,形成該背側深溝槽還包括:穿過該第三介電層和該經減薄的第一襯底形成該背側深溝槽。
- 如請求項11所述的方法,其中:該第二晶圓包括記憶體陣列。
- 如請求項11所述的方法,其中:該背側深溝槽隔離結構和該隔離結構由不同的材料製成。
- 如請求項11所述的方法,其中:該背側深溝槽隔離結構由包括氧化矽或氮氧化矽的材料製成。
- 如請求項11所述的方法,其中:該背側深溝槽隔離結構由包括化學氣相沉積(CVD)、物理氣相沉積(PVD)或原子層沉積(ALD)的沉積製程形成。
- 如請求項11所述的方法,其中:該背側深溝槽至少部分地暴露相應隔離結構的表面。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
WOPCT/CN2019/121565 | 2019-11-28 | ||
PCT/CN2019/121565 WO2021102789A1 (en) | 2019-11-28 | 2019-11-28 | Local word line driver device, memory device, and fabrication method thereof |
Publications (2)
Publication Number | Publication Date |
---|---|
TW202121658A TW202121658A (zh) | 2021-06-01 |
TWI729683B true TWI729683B (zh) | 2021-06-01 |
Family
ID=70244801
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW109102174A TWI729683B (zh) | 2019-11-28 | 2020-01-21 | 局部字元線驅動裝置、記憶裝置及其製造方法 |
Country Status (6)
Country | Link |
---|---|
US (1) | US11270770B2 (zh) |
JP (1) | JP7302024B2 (zh) |
KR (1) | KR102605571B1 (zh) |
CN (2) | CN112786605B (zh) |
TW (1) | TWI729683B (zh) |
WO (1) | WO2021102789A1 (zh) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN111968975A (zh) * | 2020-08-07 | 2020-11-20 | 长江存储科技有限责任公司 | 电路芯片、三维存储器以及制备三维存储器的方法 |
Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1462478A (zh) * | 2000-09-22 | 2003-12-17 | 三因迪斯克公司 | 非易失性存储器单元阵列和形成方法 |
Family Cites Families (20)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR0136915B1 (ko) * | 1989-10-25 | 1998-04-29 | 문정환 | 레치-업 현상을 방지할 수 있는 바이폴라-씨모스의 제조방법 |
KR100400254B1 (ko) * | 2001-12-18 | 2003-10-01 | 주식회사 하이닉스반도체 | 반도체 소자의 제조방법 |
JP2007207815A (ja) * | 2006-01-31 | 2007-08-16 | Seiko Epson Corp | 半導体装置、及び半導体装置の製造方法 |
JP2009043304A (ja) * | 2007-08-06 | 2009-02-26 | Renesas Technology Corp | 半導体装置 |
JP2009295616A (ja) * | 2008-06-02 | 2009-12-17 | Philtech Inc | シリコン基板、デバイスの製造方法、デバイスおよびテスト方法 |
US20100090263A1 (en) * | 2008-10-10 | 2010-04-15 | Qimonda Ag | Memory devices including semiconductor pillars |
US9570133B2 (en) * | 2009-12-17 | 2017-02-14 | Macronix International Co., Ltd. | Local word line driver |
US8497541B2 (en) * | 2010-03-10 | 2013-07-30 | Micron Technology, Inc. | Memory having buried digit lines and methods of making the same |
KR101784999B1 (ko) * | 2011-04-08 | 2017-11-06 | 삼성전자주식회사 | 불휘발성 메모리 장치 및 그것의 행 디코더 |
JP2014236014A (ja) * | 2013-05-30 | 2014-12-15 | ローム株式会社 | 半導体装置および半導体装置の製造方法 |
US9076863B2 (en) * | 2013-07-17 | 2015-07-07 | Texas Instruments Incorporated | Semiconductor structure with a doped region between two deep trench isolation structures |
CN105825881B (zh) * | 2015-01-09 | 2019-01-01 | 旺宏电子股份有限公司 | 记忆体 |
JP6695188B2 (ja) * | 2016-03-29 | 2020-05-20 | ルネサスエレクトロニクス株式会社 | 半導体装置およびその製造方法 |
CN107579087B (zh) * | 2016-07-04 | 2020-04-07 | 中芯国际集成电路制造(上海)有限公司 | 一种存储器单元阵列结构和电子装置 |
US10559520B2 (en) * | 2017-09-29 | 2020-02-11 | Qualcomm Incorporated | Bulk layer transfer processing with backside silicidation |
CN110047867B (zh) * | 2018-01-17 | 2023-02-03 | 中芯国际集成电路制造(北京)有限公司 | 存储单元、器件、存储单元阵列及其操作方法 |
US10727275B2 (en) * | 2018-05-18 | 2020-07-28 | Taiwan Semiconductor Manufacturing Co., Ltd. | Memory layout for reduced line loading |
JP2020047814A (ja) * | 2018-09-20 | 2020-03-26 | キオクシア株式会社 | 半導体記憶装置 |
CN109712986B (zh) * | 2018-11-27 | 2021-06-01 | 长江存储科技有限责任公司 | 3d存储器件及其制造方法 |
KR20220002397A (ko) * | 2019-07-08 | 2022-01-06 | 양쯔 메모리 테크놀로지스 씨오., 엘티디. | 깊은 격리 구조들을 갖는 3차원 메모리 디바이스들 |
-
2019
- 2019-11-28 KR KR1020217038956A patent/KR102605571B1/ko active IP Right Grant
- 2019-11-28 WO PCT/CN2019/121565 patent/WO2021102789A1/en active Application Filing
- 2019-11-28 JP JP2021570483A patent/JP7302024B2/ja active Active
- 2019-11-28 CN CN202011626649.6A patent/CN112786605B/zh active Active
- 2019-11-28 CN CN201980003501.6A patent/CN111052380B/zh active Active
-
2020
- 2020-01-21 TW TW109102174A patent/TWI729683B/zh active
- 2020-06-01 US US16/888,973 patent/US11270770B2/en active Active
Patent Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1462478A (zh) * | 2000-09-22 | 2003-12-17 | 三因迪斯克公司 | 非易失性存储器单元阵列和形成方法 |
Also Published As
Publication number | Publication date |
---|---|
KR102605571B1 (ko) | 2023-11-23 |
CN111052380A (zh) | 2020-04-21 |
KR20220002571A (ko) | 2022-01-06 |
JP7302024B2 (ja) | 2023-07-03 |
US11270770B2 (en) | 2022-03-08 |
US20210166762A1 (en) | 2021-06-03 |
WO2021102789A1 (en) | 2021-06-03 |
CN111052380B (zh) | 2021-01-29 |
TW202121658A (zh) | 2021-06-01 |
CN112786605B (zh) | 2023-04-28 |
JP2022534945A (ja) | 2022-08-04 |
CN112786605A (zh) | 2021-05-11 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN1310315C (zh) | 纵向静态随机存取存储器单元器件及其形成方法 | |
JP4696964B2 (ja) | メモリ用の半導体装置 | |
CN101740568B (zh) | 集成电路 | |
US6274919B1 (en) | Semiconductor device having a field-shield device isolation structure | |
US7830703B2 (en) | Semiconductor device and manufacturing method thereof | |
US6867462B2 (en) | Semiconductor device using an SOI substrate and having a trench isolation and method for fabricating the same | |
JP3888658B2 (ja) | Soi構造を有する半導体素子及びその製造方法 | |
US8138054B2 (en) | Enhanced field effect transistor | |
CN112701121B (zh) | 三维存储器件及用于形成三维存储器件的方法 | |
CN111316442B (zh) | 三维存储器件及用于形成三维存储器件的方法 | |
US7390730B2 (en) | Method of fabricating a body capacitor for SOI memory | |
CN113690173B (zh) | 三维存储器及其制备方法 | |
JP2012015538A (ja) | 半導体装置 | |
TWI729683B (zh) | 局部字元線驅動裝置、記憶裝置及其製造方法 | |
JP2013074288A (ja) | 半導体装置 | |
JP2005197462A (ja) | 半導体装置及びその製造方法 | |
JP2004072063A (ja) | 半導体装置及びその製造方法 | |
JP4381745B2 (ja) | 半導体装置の製造方法 | |
JP2008258648A (ja) | 半導体集積回路装置 | |
JP2010232361A (ja) | 半導体記憶装置 | |
JPS5940563A (ja) | 半導体装置の製造方法 | |
JPH08335627A (ja) | 半導体装置およびその製造方法 | |
TW202416450A (zh) | 積體電路及其製造方法 | |
US7718477B2 (en) | Semiconductor device and method of fabricating the same | |
KR20080079493A (ko) | 웰 바이어스 전압을 인가할 수 있는 반도체소자 및 그제조방법 |