TWI663606B - 記憶體晶粒區域之有效利用 - Google Patents

記憶體晶粒區域之有效利用 Download PDF

Info

Publication number
TWI663606B
TWI663606B TW107105123A TW107105123A TWI663606B TW I663606 B TWI663606 B TW I663606B TW 107105123 A TW107105123 A TW 107105123A TW 107105123 A TW107105123 A TW 107105123A TW I663606 B TWI663606 B TW I663606B
Authority
TW
Taiwan
Prior art keywords
boundary
memory
decoders
memory cell
decoder
Prior art date
Application number
TW107105123A
Other languages
English (en)
Other versions
TW201839762A (zh
Inventor
克里斯多福 文森 安東尼 羅倫特
Original Assignee
美商美光科技公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 美商美光科技公司 filed Critical 美商美光科技公司
Publication of TW201839762A publication Critical patent/TW201839762A/zh
Application granted granted Critical
Publication of TWI663606B publication Critical patent/TWI663606B/zh

Links

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B63/00Resistance change memory devices, e.g. resistive RAM [ReRAM] devices
    • H10B63/80Arrangements comprising multiple bistable or multi-stable switching components of the same type on a plane parallel to the substrate, e.g. cross-point arrays
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C13/00Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00
    • G11C13/0002Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00 using resistive RAM [RRAM] elements
    • G11C13/0021Auxiliary circuits
    • G11C13/0023Address circuits or decoders
    • G11C13/0026Bit-line or column circuits
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C13/00Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00
    • G11C13/0002Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00 using resistive RAM [RRAM] elements
    • G11C13/0021Auxiliary circuits
    • G11C13/0023Address circuits or decoders
    • G11C13/0028Word-line or row circuits
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C13/00Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00
    • G11C13/0002Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00 using resistive RAM [RRAM] elements
    • G11C13/0021Auxiliary circuits
    • G11C13/003Cell access
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C5/00Details of stores covered by group G11C11/00
    • G11C5/02Disposition of storage elements, e.g. in the form of a matrix array
    • G11C5/025Geometric lay-out considerations of storage- and peripheral-blocks in a semiconductor storage device
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C8/00Arrangements for selecting an address in a digital store
    • G11C8/10Decoders
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B10/00Static random access memory [SRAM] devices
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B12/00Dynamic random access memory [DRAM] devices
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B51/00Ferroelectric RAM [FeRAM] devices comprising ferroelectric memory transistors
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B53/00Ferroelectric RAM [FeRAM] devices comprising ferroelectric memory capacitors
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B63/00Resistance change memory devices, e.g. resistive RAM [ReRAM] devices
    • H10B63/20Resistance change memory devices, e.g. resistive RAM [ReRAM] devices comprising selection components having two electrodes, e.g. diodes
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B63/00Resistance change memory devices, e.g. resistive RAM [ReRAM] devices
    • H10B63/20Resistance change memory devices, e.g. resistive RAM [ReRAM] devices comprising selection components having two electrodes, e.g. diodes
    • H10B63/24Resistance change memory devices, e.g. resistive RAM [ReRAM] devices comprising selection components having two electrodes, e.g. diodes of the Ovonic threshold switching type
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B63/00Resistance change memory devices, e.g. resistive RAM [ReRAM] devices
    • H10B63/80Arrangements comprising multiple bistable or multi-stable switching components of the same type on a plane parallel to the substrate, e.g. cross-point arrays
    • H10B63/84Arrangements comprising multiple bistable or multi-stable switching components of the same type on a plane parallel to the substrate, e.g. cross-point arrays arranged in a direction perpendicular to the substrate, e.g. 3D cell arrays
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N50/00Galvanomagnetic devices
    • H10N50/10Magnetoresistive devices
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N70/00Solid-state devices having no potential barriers, and specially adapted for rectifying, amplifying, oscillating or switching
    • H10N70/20Multistable switching devices, e.g. memristors
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N70/00Solid-state devices having no potential barriers, and specially adapted for rectifying, amplifying, oscillating or switching
    • H10N70/20Multistable switching devices, e.g. memristors
    • H10N70/231Multistable switching devices, e.g. memristors based on solid-state phase change, e.g. between amorphous and crystalline phases, Ovshinsky effect
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N70/00Solid-state devices having no potential barriers, and specially adapted for rectifying, amplifying, oscillating or switching
    • H10N70/801Constructional details of multistable switching devices
    • H10N70/821Device geometry
    • H10N70/826Device geometry adapted for essentially vertical current flow, e.g. sandwich or pillar type devices
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N70/00Solid-state devices having no potential barriers, and specially adapted for rectifying, amplifying, oscillating or switching
    • H10N70/801Constructional details of multistable switching devices
    • H10N70/881Switching materials
    • H10N70/882Compounds of sulfur, selenium or tellurium, e.g. chalcogenides
    • H10N70/8828Tellurides, e.g. GeSbTe
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C2213/00Indexing scheme relating to G11C13/00 for features not covered by this group
    • G11C2213/70Resistive array aspects
    • G11C2213/71Three dimensional array
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C2213/00Indexing scheme relating to G11C13/00 for features not covered by this group
    • G11C2213/70Resistive array aspects
    • G11C2213/72Array wherein the access device being a diode
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C2213/00Indexing scheme relating to G11C13/00 for features not covered by this group
    • G11C2213/70Resistive array aspects
    • G11C2213/76Array using an access device for each cell which being not a transistor and not a diode

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Semiconductor Memories (AREA)
  • Error Detection And Correction (AREA)

Abstract

本發明闡述支援交叉點記憶體架構之晶粒區域之有效利用之方法、系統及設備。一記憶體陣列可包含上覆於基板之每一部分上的主動記憶體胞元,該基板包含特定類型的支援電路,諸如解碼器及感測放大器。界限塊可係定位於一記憶體塊陣列之一側上,該等界限塊可係一陣列之部分、具有與該陣列之其他部分不同之一組態。該等界限塊可包含用以存取鄰近記憶體塊之記憶體胞元及上覆於該等界限塊上之記憶體胞元兩者的支援組件。行線及行線解碼器可被整合為一界限塊的一部分。諸如列線等存取線可在記憶體裝置之該記憶體部分的邊界處或該邊界附近被截斷或省略。

Description

記憶體晶粒區域之有效利用
以下內容大體而言係關於記憶體裝置且更具體而言係關於用於三維交叉點架構之晶粒區域之有效利用。 記憶體裝置廣泛地用於在各種電子裝置(諸如電腦、無線通信裝置、相機、數位顯示器等)中儲存資訊。資訊係藉由將一記憶體裝置之不同狀態程式化而儲存。舉例而言,二進制裝置具有兩種狀態,通常標示為一邏輯「1」或一邏輯「0」。在其他系統中,可儲存兩種以上狀態。為了存取所儲存資訊,電子裝置可讀取或感測記憶體裝置中所儲存之狀態。為了儲存資訊,電子裝置可將狀態寫入或程式化於記憶體裝置中。 存在多種類型之記憶體裝置,包含硬磁盤、隨機存取記憶體(RAM)、動態RAM (DRAM)、同步動態RAM (SDRAM)、鐵電RAM (FeRAM)、磁性RAM (MRAM)、電阻式RAM (RRAM)、唯讀記憶體(ROM)、快閃記憶體、相變記憶體(PCM)及其他記憶體。記憶體裝置可係揮發性的或非揮發性的。非揮發性記憶體(例如,FeRAM及PCM)可甚至在不存在一外部電源之情況下仍維持其所儲存邏輯狀態達經延長時間週期。例如DRAM等揮發性記憶體裝置可隨時間而丟失其所儲存狀態,除非其由一外部電源週期性地再新。改良記憶體裝置可包含增大記憶體胞元密度、增大讀取/寫入速度、增大可靠性、增大資料存留期、減小電力消耗或減小製造成本以及其他度量標準。 FeRAM可使用與揮發性記憶體類似之裝置架構,但由於使用一鐵電電容器來作為一儲存裝置而可具有非揮發性性質。因此,與其他非揮發性及揮發性記憶體裝置相比,FeRAM裝置可具有經改良效能。與其他記憶體裝置相比,PCM或基於硫屬化物材料之記憶體可係非揮發性的且可提供經改良讀取/寫入速度及持久性。PCM或基於硫屬化物材料之記憶體亦可提供經增大記憶體胞元密度能力。舉例而言,採用FeRAM、PCM或基於硫屬化物材料之記憶體之三維記憶體陣列可係可能的。然而,在某些三維架構中,記憶體裝置之若干區可專門用於支援電路且可不含有記憶體胞元。此等區域可增大記憶體裝置之實體尺寸而不會增大記憶體裝置之容量。
交叉參考 本專利申請案主張由Laurent於2017年2月16日提出申請之標題為「Efficient Utilization of Memory Die Area」之美國專利申請案第15/434,395號的優先權,該申請案讓予其受讓人。 某些記憶體裝置係使用具有一「拼接」圖案之一交叉點架構而搭建。在某些實例中,該架構可係一個二維交叉點架構。在某些實例中,該架構可係一個三維交叉點架構。如下文在拼接架構內更詳細地闡述,記憶體裝置可由稱為記憶體塊之模組組態而成。記憶體裝置可係藉由將記憶體塊配置成一陣列而形成。每一記憶體塊可包含與其他記憶體塊類似之一組件組態。記憶體塊可包含一基板層及定位於基板層上面之記憶體胞元,基板層包含支援組件,諸如放大器及解碼器。 由於記憶體裝置經組態以被裝配成一記憶體塊陣列,因此可使用定位於一鄰近記憶體塊中之支援組件(例如,解碼器)來存取一記憶體塊中之記憶體胞元。舉例而言,拼接架構內之每一塊之胞元可由下伏於毗鄰塊之解碼器存取。因此,一給定胞元可自位於包含彼胞元之塊之佔用面積之外的解碼器存取。因此,定位於記憶體塊陣列之邊界附近之某些記憶體胞元不可存取。 為了確保定位於記憶體塊上面之記憶體胞元可存取,邊界附近之陣列部分可具有一不同架構。此等部分可被稱為界限塊且可被定位成毗鄰於記憶體塊陣列之邊界附近之某些記憶體塊。舉例而言,界限塊可定位於記憶體塊陣列之第一側上且定位於與第一側相對的記憶體塊陣列之一第二側上。界限塊可包含用於存取鄰近記憶體塊之記憶體胞元之支援組件。舉例而言,界限塊可包含解碼器及放大器。在某些實例中,界限塊可不包含定位於支援組件上面之記憶體胞元。 本文中闡述支援交叉點架構之晶粒區域之有效利用之技術,該等技術可包含藉由在一拼接架構記憶體裝置中減小區域界限塊之面積及/或去除至少某些界限塊以與先前組態相比而言減小晶粒區域之大小。如本文中所使用,含有一記憶體陣列或電路之一基板之一部分或切段可被稱為一晶粒。界限塊可僅定位於一記憶體塊陣列之一側上。記憶體胞元可定位於界限塊上面。界限塊可包含支援組件,該等支援組件用以存取鄰近記憶體塊之記憶體胞元及界限塊之記憶體胞元兩者。行線及行線解碼器可被整合為一界限塊之一部分。諸如列線等存取線可在記憶體裝置之記憶體部分之邊界處或在邊界附近被截斷或省略。藉由將界限塊僅定位於一記憶體塊陣列之一側上,可減少用於支援組件之面積。另外,在某些情形中,藉由將記憶體胞元定位於界限塊上面,可增大記憶體裝置中可存取記憶體胞元之數目。 下文在一記憶體陣列之內容脈絡中進一步闡述上文所引入之本發明之特徵。然後,闡述記憶體裝置及記憶體部分的與在一拼接架構中移除界限來減小晶粒區域相關之具體實例。藉由設備圖、系統圖及流程圖進一步圖解說明且參考該等圖闡述本發明之此等及其他特徵,設備圖、系統圖及流程圖與藉由在一拼接架構中移除界限來減小晶粒區域相關。 1 圖解說明支援交叉點架構之晶粒區域之有效利用之一記憶體裝置100之一實例。在圖1之說明性實例中,記憶體裝置100包含一個二維記憶體陣列102。記憶體裝置100亦可被稱為一電子記憶體設備。記憶體裝置100包含可程式化以儲存不同狀態之記憶體胞元105。圖1係記憶體裝置100之各種組件及特徵之一說明性示意性圖式。如此,應瞭解,記憶體裝置100之組件及特徵經展示以圖解說明功能相互關係,而非其在記憶體裝置100內之實際實體位置。圖1亦展示配置感測組件126 (在一虛線框中)之一替代示意性選項。熟習此項技術者將瞭解,感測組件可在不失去其功能目的之情況下與行解碼器或列解碼器相關聯。 每一記憶體胞元105可係可程式化的以儲存標示為一邏輯0及一邏輯1之兩種狀態。在某些情形中,記憶體胞元105經組態以儲存兩種以上邏輯狀態。一記憶體胞元105可包含用以儲存表示可程式化狀態之一電荷之一電容器或其他記憶體儲存組件;舉例而言,一充電及放電電容器可分別表示兩種邏輯狀態,或者舉例而言,一硫屬化物材料可取決於其結晶結構或其他性質而表示不同狀態。 記憶體裝置100可係使用一拼接架構來配置。在一拼接架構中,具有類似組件組態之塊被配置成一陣列。可藉由添加或減少塊來擴展或縮小以此一方式搭建之記憶體裝置。塊可係記憶體裝置100之搭建區塊。記憶體裝置之支援電路(未展示)可定位於一塊中之記憶體胞元陣列下方。如本文中所使用,一拼接架構可係指包括複數個記憶體模組之一記憶體陣列。舉例而言,具有一拼接架構之一記憶體裝置可包括記憶體模組之一重複圖案。 在拼接架構之某些實例中,可使用定位於一鄰近塊中之支援電路(未展示)來存取定位於一第一塊上面之某些記憶體胞元。因此,在記憶體胞元陣列之邊界處,某些記憶體胞元不可存取。為了解決此等不可存取性問題,可將界限塊定位於記憶體胞元陣列之邊界之外以確保塊之所有記憶體胞元皆可存取。在某些實例中,可將記憶體胞元定位於界限塊上面。 可藉由啟動或選擇共同導電線之適當組合(諸如,字線110與數位線115)來對記憶體胞元105執行操作(諸如,可被稱為存取操作之讀取及寫入)。字線110亦可被稱為存取線或列線且數位線115亦可被稱為位元線或行線。在某些實例中,感測組件可耦合至字線或列線。字線110與位元線115可彼此垂直(或幾乎垂直)以形成一陣列。在不妨礙理解或操作之情況下,參考字線及位元線或其相似物之提及係可互換的。舉例而言,取決於記憶體裝置之類型(例如,FeRAM、RRAM等),可存在其他存取線(未展示),諸如板線。應瞭解,可基於記憶體裝置之類型及/或記憶體裝置中所使用之具體存取線而更改對記憶體裝置之準確操作。 啟動或選擇一字線110或一數位線115可包含將一電壓施加至各別線。字線110及數位線115係由導電材料製成。舉例而言,字線110及數位線115可由金屬(諸如銅、鋁、金、鎢等)、金屬合金、其他導電材料等製成。藉由啟動一個字線110及一個數位線115 (例如,將一電壓施加至字線110或數位線115),可在其相交點處存取一單個記憶體胞元105。存取記憶體胞元105可包含對記憶體胞元105進行讀取或寫入。 在某些架構中,一胞元之邏輯儲存裝置(例如,一電容器)可藉由一選擇組件與數位線電隔離。字線110可連接至選擇組件且可控制選擇組件。舉例而言,選擇組件可係一電晶體且字線110可連接至電晶體之閘極。啟動字線110形成一記憶體胞元105之電容器與其對應數位線115之間的一電連接或閉合電路。然後可存取數位線以讀取或寫入記憶體胞元105。 可透過一列解碼器120及一行解碼器130控制對記憶體胞元105之存取。列解碼器120、感測組件125及行解碼器130可被組態於記憶體胞元105下方。如下文所論述,此等組件可佔據下伏於陣列之一基板區之若干部分。在某些實例中,一列解碼器120自記憶體控制器140接收一列位址且基於所接收到之列位址而啟動適當字線110;適當字線110可係與包含一目標記憶體胞元105之儲存層相關聯之字線110,如下文所論述。類似地,一行解碼器130自記憶體控制器140接收一行位址且啟動適當數位線115。舉例而言,記憶體裝置100可包含:用於說明性陣列102之多個字線110,標記為WL_1至WL_M;及多個數位線115,標記為DL_1至DL_N,其中M及N取決於陣列大小。因此,藉由啟動一字線110及一數位線115 (例如,WL_2及DL_2),可在其相交點處存取記憶體胞元105。 在存取之後,旋即可藉由感測組件125讀取或感測一記憶體胞元105以判定記憶體胞元105所儲存之邏輯狀態。舉例而言,在存取記憶體胞元105之後,記憶體胞元105之記憶體組件可放電至其對應數位線115上。放電可致使數位線115之電壓發生一改變,感測組件125可比較該已改變電壓與一參考電壓(未展示)以便判定記憶體胞元105所儲存之狀態。舉例而言,若數位線115具有比參考電壓高之一電壓,則感測組件125可判定記憶體胞元105中所儲存之狀態係一邏輯1且反之亦然。 感測組件125可包含各種電晶體或放大器以便偵測並放大一信號差,此舉可被稱為鎖存。然後可透過行解碼器130輸出所偵測的記憶體胞元105之邏輯狀態以作為輸入/輸出135。感測組件125可在比記憶體裝置100之其他組件低之一電壓下操作。舉例而言,感測組件125可係或包含一低電壓鎖存器。 可藉由啟動相關字線110及數位線115來對一記憶體胞元105進行設定或寫入。如上文所論述,啟動一字線110將記憶體胞元105之對應列電連接至其各別數位線115。藉由在字線110被啟動時控制相關數位線115,可對一記憶體胞元105進行寫入—亦即 ,可將一邏輯值儲存於記憶體胞元105中。行解碼器130可接受待寫入至記憶體胞元105之資料(舉例而言,輸入/輸出135)。可藉由跨越鐵電電容器施加一電壓來對一鐵電記憶體胞元105進行寫入。下文更詳細地論述此程序。 記憶體控制器140可透過各種組件(諸如列解碼器120、行解碼器130及感測組件125)控制記憶體胞元105之操作(例如讀取、寫入、覆寫、再新等)。記憶體控制器140可產生列位址信號及行位址信號以便啟動所要字線110及數位線115。記憶體控制器140亦可產生且控制在記憶體裝置100之操作期間所使用之各種電壓電位。通常,本文中所論述之一所施加電壓之振幅、選擇或持續時間可針對用於操作記憶體裝置100之各種操作而被調整或變化且可係不同的。此外,可同時存取記憶體裝置100內之一個、多個或所有記憶體胞元105;舉例而言,可在其中所有記憶體胞元105或一群組記憶體胞元105被設定為一單個邏輯狀態之一重設操作期間同時存取記憶體裝置100之多個或所有胞元。應瞭解,記憶體裝置之確切操作可基於記憶體裝置之類型及/或記憶體裝置中所使用之具體存取線而被更改。 2 圖解說明支援交叉點架構之晶粒區域之有效利用之一實例性記憶體裝置200。在圖2之說明性實例中,記憶體裝置200包含一個三維記憶體陣列205。記憶體裝置200亦可被稱為一電子記憶體設備。記憶體裝置200可係參考圖1所闡述之記憶體裝置100之一實例。如此,對具有類似名稱及編號之組件之說明可不參考圖2進行充分闡述。感測組件125-a可係參考圖1所闡述之感測組件125之一實例。輸入/輸出135-a可係參考圖1所闡述之輸入/輸出135之一實例。記憶體控制器140-a可係參考圖1所闡述之記憶體控制器140之一實例。圖1係記憶體裝置100之各種組件及特徵之一說明性示意性圖式。如此,應瞭解,記憶體裝置100之組件及特徵經展示以圖解說明功能相互關係,而非其在記憶體裝置100內之實際實體位置。此外,圖2展示配置感測組件126-a (在一虛線框中)之一替代示意性選項。熟習此項技術者將瞭解,感測組件可在不失去其功能目的之情況下與行解碼器或列解碼器相關聯。 記憶體裝置200可包含一個三維(3D)記憶體陣列205,其中兩個或兩個以上二維(2D)記憶體陣列(例如,記憶體陣列102)彼此堆疊地形成。在此一組態中,一2D記憶體陣列可被稱為一記憶體胞元之一層組。與2D陣列相比,此可增大可形成於一單個晶粒或基板上之記憶體胞元之數目,其繼而可減少記憶體裝置200之生產成本或增大其效能或兩者兼得。根據圖2中所繪示之實例,記憶體裝置200包含兩個層級(或層組)之記憶體胞元105-a,且可因此被視為一個三維記憶體陣列;然而,層級之數目並不限於兩個。每一層級可經對準或定位,使得記憶體胞元105-a可跨越每一層級而彼此大約對準,從而形成一記憶體胞元堆疊210。在其他實施例(未展示)中,記憶體裝置200可係一單層級記憶體,例如一個二維記憶體陣列。 如在圖2中所展示,一記憶體胞元堆疊210中之兩個記憶體胞元105-a可共用一共同導電線,諸如一數位線115-a。亦即,一數位線115-a可與上部記憶體胞元105-a之底部電極及下部記憶體胞元105-a之頂部電極進行電子通信。上部記憶體胞元105-a可被稱為一頂部層組且下部記憶體胞元105-a可被稱為一底部層組。其他組態可係可能的;舉例而言,一第三層組可與一下部層組共用一字線110-a。通常,一個記憶體胞元105-a可位於兩個導電線(諸如,一字線110-a與一數位線115-a)之相交點處。此相交點可被稱為一記憶體胞元之位址。一目標記憶體胞元105-a可係位於一經致能字線110-a與數位線115-a之相交點處之一記憶體胞元105-a;亦即,一字線110-a及數位線115-a可經致能以便在其相交點處對一記憶體胞元105-a進行讀取或寫入。與同一字線110-a或數位線115-a進行電子通信(例如,連接)之其他記憶體胞元105可被稱為非目標記憶體胞元。此外,取決於記憶體胞元(例如FeRAM、RRAM等),其他存取線(例如,板線(未展示))可涉及到存取一胞元之儲存元件中。 可透過一列解碼器120-a及一行解碼器130-a控制對記憶體胞元105-a之存取。舉例而言,記憶體裝置200可包含:多個字線110-a,針對說明性陣列205之頂部層組而標記為WL_T1至WL_TM,且針對說明性陣列205底部層組而標記為WL_B1至WL_BM;及多個數位線115-a,標記為DL_1至DL_N,其中M及N取決於陣列大小。因此,藉由啟動一字線110-a及一數位線115-a (例如WL_T2及DL_2),可存取其相交點處之頂部層組記憶體胞元105-a。舉例而言,藉由啟動WL_B2及DL_2,可存取其相交點處之底部層組記憶體胞元105-a。在某些實例中,可存在其他存取線或極化線(未展示)。如此,可基於記憶體裝置之類型及/或記憶體裝置中所使用之具體存取線/極化線而修改記憶體裝置之操作。 3 圖解說明支援交叉點架構之晶粒區域之有效利用之記憶體陣列300之一實例。記憶體陣列300可係參考圖1及圖2所闡述之記憶體陣列102及205之一實例。如圖3中所繪示,記憶體陣列300包含用以構造記憶體胞元105-b之多種材料。每一記憶體胞元105-b在一垂直方向(例如,垂直於一基板)上堆疊以形成記憶體胞元堆疊。記憶體胞元105-b可係參考圖1所闡述之一記憶體胞元105之實例。因此,記憶體陣列300可被稱為一個三維或3D記憶體陣列。 記憶體陣列300亦包含字線110-b及位元線115-b,其等可係參考圖1所闡述之字線110及位元線115之實例。對字線110-b與位元線115-b之間的材料105-b之圖解說明可表示記憶體胞元105-a位於圖2中之下部層組上。記憶體陣列300包含電極305元件、邏輯儲存組件310、基板315及選擇組件320。在某些實例中,一單個組件可用作一邏輯儲存組件及一選擇組件。電極305-a可與位元線115-b進行電子通信且電極305-c可與字線110-b進行電子通信。繪示為空白空間之絕緣材料可既係電絕緣亦係熱絕緣的。如上文所闡述,在PCM技術中,可藉由將記憶體胞元105-b中之邏輯儲存組件310之電阻程式化來儲存各種邏輯狀態。在某些情形中,此包含將一電流傳遞通過記憶體胞元105-b,從而加熱記憶體胞元105-b中之邏輯儲存組件310,或者完全地或部分地熔融記憶體胞元105-b中之邏輯儲存組件310之材料。可在基於硫屬化物之記憶體中採用其他儲存機制(諸如臨限值電壓調變)。記憶體陣列300可包含為一拼接架構之一部分,使得記憶體胞元定位於包含支援組件之一基板層上面。 記憶體陣列300可包含一記憶體胞元堆疊陣列,且每一記憶體胞元堆疊可包含多個記憶體胞元105-b。記憶體陣列300可係藉由形成導電材料(諸如字線110-b)之一堆疊而製成,其中每一導電材料與一毗鄰導電材料係藉由其之間的電絕緣材料而分離。電絕緣材料可包含氧化物或氮化物材料,諸如氧化矽、氮化矽或其他電絕緣材料。此等材料可形成於一基板315上面,諸如一矽晶圓或任何其他半導體或氧化物基板。隨後,可利用各種程序步驟以在字線110-b與位元線115-b之間形成材料,使得每一記憶體胞元105-b可耦合至一字線及一位元線。 選擇組件320可透過電極305-b與邏輯儲存組件310連接。在某些實例中,選擇組件320及邏輯儲存組件310之定位可翻轉。包括選擇組件320、電極305-b及邏輯儲存組件310之堆疊可透過電極305-c連接至一字線110-b且透過電極305-a連接至一位元線115-b。選擇組件可輔助選擇一特定記憶體胞元105-b或可幫助防止雜散電流流動通過毗鄰一選定記憶體胞元105-b之非選定記憶體胞元105-b。選擇組件可包含一電非線性組件(例如,一非歐姆組件),諸如一金屬-絕緣體-金屬(MIM)接面、一雙向臨限值開關(OTS)或一金屬-半導體-金屬(MSM)開關以及其他類型之兩端子選擇裝置,諸如一個二極體。在某些情形中,選擇組件包含一硫屬化物膜。在某些實例中,選擇組件可包含硒(Se)、砷(As)及鍺(Ge)之一合金。 可使用各種技術來在一基板315上形成材料或組件。舉例而言,此等技術可包含化學氣相沈積(CVD)、金屬有機物氣相沈積(MOCVD)、物理氣相沈積(PVD)、濺鍍沈積、原子層沈積(ALD)或分子束磊晶(MBE)以及其他薄膜生長技術。可使用若干種技術移除材料,該等技術可包含(舉例而言)化學蝕刻(亦被稱為「濕式蝕刻」)、電漿蝕刻(亦被稱為「乾式蝕刻」)或化學機械平坦化。 如上文所論述,圖3之記憶體胞元105-b可包含具有一可變電阻之一材料。可變電阻材料可係指各種材料系統,舉例而言包含金屬氧化物、硫屬化物等。硫屬化物材料係包含元素硫(S)、碲(Te)或Se中之至少一者之材料或合金。諸多硫屬化物合金可係可能的—舉例而言,一鍺-銻(Sb)-碲合金(Ge-Sb-Te)係一硫屬化物材料。亦可採用本文中未明確列舉之其他硫屬化物合金。 相變記憶體利用相變材料(可係硫屬化物材料)之結晶狀態與非晶質狀態之間的大電阻對比度。處於一結晶狀態中之一材料可具有配置成一週期性結構之原子,此可形成一相對低電阻。相比而言,處於無週期性原子結構或具有相對小週期性原子結構之一非晶質狀態中之材料可具有一相對高電阻。一材料之非晶質狀態與結晶狀態之間的電阻值差可係顯著的;舉例而言,處於一非晶質狀態中之一材料可具有比該材料處於其結晶狀態中之電阻大一或多個數量級之一電阻。在某些情形中,材料可係部分地非晶質且部分地結晶的,且電阻可係處於一完全結晶狀態或完全非晶質狀態中之材料之電阻之間的某些值。因此,一材料可用於除了二進制邏輯應用之外的應用—亦即,所儲存的一材料之可能狀態之數目可係兩個以上。 為了設定一低電阻狀態,可藉由將一電流傳遞通過記憶體胞元來加熱一記憶體胞元105-b。由電流流動通過具有一有限電阻之一材料所導致的加熱可被稱為焦耳(Joule)加熱或歐姆(Ohmic)加熱。因此,焦耳加熱可係與電極或相變材料之電阻有關。將相變材料加熱至一高溫(但低於其熔融溫度)可致使相變材料結晶且形成低電阻狀態。在某些情形中,可藉助除了焦耳加熱以外的技術(舉例而言,藉由使用一雷射)來加熱一記憶體胞元105-b。為了設定一高電阻狀態,可(舉例而言)藉由焦耳加熱來將相變材料加熱至高於其熔融溫度。可藉由突然移除所施加電流以快速地冷卻相變材料來淬滅或鎖住熔融材料的非晶質結構。各種組件(包含記憶體胞元105-b、存取線(例如,字線110-b及位元線115-b))可被組態於基板315上方,以有效地使用包含該等組件之一晶粒區域。如下文所闡述,陣列之每一部分可上覆於解碼器及/或其他電路上。 4 圖解說明支援交叉點架構之晶粒區域之有效利用之一記憶體裝置400之一實例。如上文所論述,術語拼接架構可係由具有一共同組件組態之複數個記憶體塊或記憶體模組所形成之一記憶體裝置。記憶體塊可被配置成一重複圖案。記憶體裝置400可係參考圖1所闡述之記憶體裝置100之一實例。 記憶體裝置400可包含一記憶體部分410及一控制電路部分415。記憶體裝置400之記憶體部分410可包含一記憶體胞元陣列,且用於記憶體胞元陣列之支援電路,舉例而言,解碼器及感測放大器。在某些例項中,記憶體部分410可係指包含解碼器的記憶體裝置400之一區域。控制電路部分415可包含與記憶體裝置400有關之其他組件。舉例而言,記憶體部分410可包含一記憶體控制器140或一輸入/輸出135系統。在某些例項中,控制電路部分415可係指記憶體裝置400之不含有某些類型之解碼器或除了解碼器之外之一區域。舉例而言,控制電路部分415可不含有列解碼器、行解碼器、感測放大器,或其組合。在某些實例中,控制電路部分415可包含其他類型之解碼器,舉例而言,板線解碼器。 記憶體部分410可包含一核心部分420及一界限部分425。記憶體部分410可包含一基板層及經定位於基板層上面之記憶體胞元。核心部分420可係指記憶體裝置400之使用複數個記憶體塊430所形成之一陣列。在某些實例中,核心部分420可對應於記憶體裝置400之包含一記憶體胞元陣列(例如,記憶體胞元510陣列)之一區域。 記憶體塊430可係具有共同組件之記憶體模組。核心部分420中之每一記憶體塊430可具有一相同組件組態。以此方式,記憶體塊430可用作用以裝配記憶體裝置400之搭建區塊。一核心部分420 (且引伸開來記憶體部分410及作為一整體之記憶體裝置400)之大小可靈活使用記憶體塊430。可在設計或製造期間藉由添加額外記憶體塊430增大一核心部分420。可在設計或製造期間藉由移除記憶體塊430減小核心部分420之一大小。 記憶體塊430可經組態以耦合至鄰近記憶體塊以形成核心部分420。在某些實例中,定位於鄰近記憶體塊430中之電路(例如,解碼器及放大器)可經組態以存取定位於記憶體塊430上面之記憶體胞元。舉例而言,記憶體塊430-2中之電路可用於存取定位於記憶體塊430-1上面之記憶體胞元。以此方式,一記憶體塊430可不經組態以完全作為一獨立單元操作。相反,一記憶體塊430可依賴於鄰近塊之電路來將為記憶體塊430提供全功能性。舉例而言,鄰近塊中之電路可用於存取定位於記憶體塊上面之記憶體胞元。 在核心部分420之邊界處,一記憶體塊430可不具有一鄰近塊來提供用於存取記憶體胞元之額外電路。為了確保與核心部分420之邊緣上之一記憶體塊430相關聯之所有記憶體胞元之功能性,一界限部分425可安置於核心部分420周圍。界限部分425可包含複數個第一界限塊435及複數個第二界限塊440。第一界限塊435可定位於由列存取線或字線穿過之核心部分420邊緣處。第二界限塊440可定位於由行存取線或數位線穿過之核心部分420邊緣處。 記憶體裝置400中之各種塊可具有特定相對尺寸。一記憶體塊430可具有沿一第一方向延伸之一第一尺寸445及沿正交於第一方向之一第二方向延伸之一第二尺寸450。在某些實例中,第一尺寸445可等於第二尺寸450。在某些實例中,第一尺寸445可不同於第二尺寸450。在某些實例中,第一尺寸445可等於八個單元且第二尺寸450可等於八個單元。一單元可與記憶體塊中之解碼器之大小相關聯。 第一界限塊435可具有沿第一方向延伸之一第一尺寸455及沿第二方向延伸之一第二尺寸460。第二尺寸460可等於第二尺寸450。第一尺寸455可不同於第一尺寸445。在某些實例中,記憶體塊430之第一界限塊435之第一尺寸455係第一尺寸445之大小之八分之三。在其他實例中,第一尺寸455可係相比於第一尺寸445之任何相對大小。第一界限塊435之尺寸455、460可至少部分地基於用於存取定位於鄰近記憶體塊430上面之記憶體胞元之電路(例如,解碼器及放大器)而被判定。在某些實例中,第一尺寸455可等於第二尺寸460。在某些實例中,第一尺寸455可不同於第二尺寸460。 第二界限塊440可具有沿第一方向延伸之一第一尺寸465及沿第二方向延伸之一第二尺寸470。第一尺寸465可等於第一尺寸445。第二尺寸470可不同於第二尺寸450及第二尺寸460。在某些實例中,記憶體塊430之第二界限塊440之第二尺寸470係第二尺寸450之大小之八分之一。在其他實例中,第二尺寸470可係相比於第二尺寸450之任何相對大小。第二界限塊440之尺寸465、470可至少部分地基於用於存取定位於鄰近記憶體塊430上面之記憶體胞元之電路(例如,解碼器及放大器)而被判定。舉例而言,第二界限塊440可包含耦合至行線以輔助存取定位於鄰近記憶體塊430上面之記憶體胞元之行解碼器。在某些實例中,第一尺寸465可等於第二尺寸470。在某些實例中,第一尺寸465可不同於第二尺寸470。 5 圖解說明圖4之記憶體裝置400沿著線5-5之一剖面圖500之一實例。剖面圖500展示記憶體裝置400中可包含之各種層及層組。記憶體裝置400可包含一基板層505及定位於基板層505上面之記憶體胞元層組515。在某些實例中,基板層505可被稱為一周邊區。 基板層505可包含記憶體裝置400的包含支援電路(諸如解碼器及放大器)之部分。基板層505可包含控制電路部分415之部分、核心部分420 (例如,支援電路但非記憶體胞元)之部分及界限部分425之部分。在某些實例中,基板層505定位於記憶體胞元510陣列下方。記憶體部分410之基板層可被稱為陣列下互補金屬-氧化物-半導體(CMOS) (CuA)。核心部分420與界限部分425可被稱為CuA。 記憶體胞元510陣列可係參考圖1所闡述之記憶體胞元105之一實例。記憶體胞元510陣列可包含記憶體胞元之複數個層組515。記憶體胞元層組515可各自係一個二維記憶體胞元陣列。記憶體胞元層組515可係參考圖1所闡述之記憶體胞元層組之一實例。記憶體胞元510陣列可定位於基板層505之核心部分420上方。在說明性實例中,記憶體胞元陣列不定位於基板層505之界限部分425或控制電路部分415上方,使得層組515不與部分415、425重疊。記憶體裝置400可包含任何數目個記憶體胞元層組515。在某些實例中,定位於核心部分420上面之所有記憶體胞元皆可使用定位於核心部分420及界限部分425中之支援組件來存取。 6 圖解說明支援交叉點架構之晶粒區域之有效利用之記憶體塊組態600之一實例。出於清晰目的,圖6圖解說明一記憶體陣列下方之一塊之僅一部分。記憶體塊組態600可包含一第一組態605及一第二組態610。第一組態605及第二組態610可係參考圖4及圖5所闡述之記憶體塊430之實例。一記憶體裝置400之一核心部分420可形成為組態605、610中之一者之一重複圖案。 第一組態605與第二組態610包含類似組件但包含不同組件配置。每一組態605、610包含:用於記憶體胞元之一第一層組515-1之行線解碼器615、列線解碼器620;用於記憶體胞元之一第二層組515-2之列線解碼器625;用於第一層組515-1之感測放大器630;及用於第二層組515-2之感測放大器635。在某些實例中,組態605、610可包含用於任何數目個記憶體胞元之記憶體層組之組件。記憶體塊430可包含未關於組態605、610明確闡述之額外電路及組件。 行線解碼器615可耦合至行線(參見圖14中之行線1405)。行線解碼器615可經組態以存取多個層組515中之記憶體胞元。一單個行線可經組態以存取記憶體胞元之多個層組515。行線解碼器615可定位於記憶體塊430中之各種位置中。行線解碼器615可係若干種形狀及大小。所展示之組態605、610之位置及大小僅出於說明性目的並不具限制性。行線解碼器615可係參考圖1所闡述之列解碼器130之一實例。 列線解碼器620可耦合至一列線(參見圖7中之列線705)。列線解碼器620可經組態以存取一單個層組515中之記憶體胞元(例如,存取層組515-1中之記憶體胞元)。一單個列線可與記憶體胞元之一單個層組515相關聯。列線解碼器620可定位於記憶體塊430中之各種位置中。列線解碼器620可係若干種形狀及大小。所展示之組態605、610之位置及大小僅出於說明性目的並不具限制性。列線解碼器620可係參考圖1所闡述之列解碼器120之一實例。 列線解碼器625可耦合至一列線(參見圖7中之列線710)。列線解碼器625可經組態以存取一單個層組515中之記憶體胞元(例如 ,存取層組515-2中之記憶體胞元)。一單個列線可與記憶體胞元之一單個層組515相關聯。列線解碼器625可定位於記憶體塊430中之各種位置中。列線解碼器625可係若干種形狀及大小。所展示之組態605、610之位置及大小僅出於說明性目的並不具限制性。列線解碼器625可係參考圖1所闡述之列解碼器120之一實例。列線解碼器625可係上文所闡述之列線解碼器620之一實例。 感測放大器630可耦合至一列線(參見圖7之列線705)。感測放大器630可經組態以在一存取操作期間放大一列線上之一信號。感測放大器630可與記憶體胞元之一單個層組515相關聯(例如,層組515-1)。感測放大器630可定位於記憶體塊430中之各種位置中。感測放大器630可係若干種形狀及大小。所展示之組態605、610之位置及大小僅出於說明性目的並不具限制性。感測放大器630可係參考圖1所闡述之感測組件125之至少一組件之一實例。 感測放大器635可耦合至一列線(參見圖7之列線710)。感測放大器635可經組態以在一存取操作期間放大一列線上之一信號。感測放大器635可與記憶體胞元之一單個層組515相關聯(例如 ,層組515-2)。感測放大器635可定位於記憶體塊430中之各種位置中。感測放大器635可係若干種形狀及大小。所展示之組態605、610之位置及大小僅出於說明性目的並不具限制性。感測放大器635可係參考圖1所闡述之感測組件125之至少一組件之一實例。感測放大器635可係上文所闡述之感測放大器630之一實例。在某些實例中,感測放大器630及635可耦合至行線而非列線。在某些實例中,感測放大器630、635可耦合至位元線。在某些實例中,感測放大器630、635可耦合至字線。 一記憶體塊430之組態605可經配置,使得若以一重複圖案放置具有組態605之記憶體塊430,則可形成一記憶體胞元陣列及支援電路。支援電路(例如,解碼器及放大器)可經配置,使得當記憶體塊430定位成彼此接近時,形成組件之一連續圖案。舉例而言,若具有組態605之一記憶體塊430-2放置成接近具有一組態605之一記憶體塊430-1,則可沿一第一方向形成解碼器620、解碼器615、解碼器625、解碼器615等之一重複圖案。可沿正交於第一方向之一第二方向由組態605形成解碼器之一類似圖案。 一記憶體塊430之組態610可經配置,使得若以一重複圖案放置具有組態610之記憶體塊430,則可形成一記憶體胞元陣列及支援電路。類似於組態605,若具有組態610之一記憶體塊430-2被放置成接近具有一組態610之一記憶體塊430-1,則可沿一第一方向形成解碼器620、解碼器615、解碼器625等之一重複圖案。然而,可沿正交於第一方向之一第二方向由組態610形成解碼器之一不同圖案。 在某些例項中,核心部分420可包含記憶體塊430之多個組態600。一組相異組態可經組態以彼此協作。舉例而言,一核心部分420可包含配置成一交替圖案之記憶體塊430之兩個相異組態。在其他實例中,可使用記憶體塊430形成使用三個或三個以上組態之圖案。 7 圖解說明具有存取線的支援交叉點架構之晶粒區域之有效利用之一記憶體塊700之一實例。圖7繪示記憶體塊700之一俯視圖702及一剖面圖704。為清晰起見,俯視圖702僅圖解說明基板層中之組件及列線。舉例而言,為清晰起見,可省略記憶體塊之若干部分。僅出於清晰目的,列線在702中之一個二維配置中展示為偏移。為清晰起見,除了幾個兩層組記憶體胞元及與其相關聯之位元線之外,剖面圖僅圖解說明基板層中之組件及列線。在另一實例中,與不同層組相關聯之列線可定位於記憶體裝置中之不同高度處,如剖面圖704中所繪示。如此,在某些實例中,列線可與另一列線重疊或可彼此堆疊,如剖面圖704中所繪示。在某些實例中,記憶體塊700可係參考圖4至圖6所闡述之記憶體塊430之一實例。記憶體塊700可以與參考圖6所闡述之組態605類似之一方式被配置。記憶體塊700可包含上覆於電路(例如,解碼器及放大器)上之列線705-a、705-b、705-c及一列線710-a、710-b。列線705-a、705-b、705-c、710-a、710-b可係參考圖1及圖2所闡述之數位線115之一實例。在某些例項中,列線705-a、705-b、705-c、710-a、710-b可係參考圖1所闡述之字線110之一實例。在不妨礙理解或操作之情況下,對參考字線及位元線或其相似物之提及係可互換的。 列線705-a、705-b、705-c、710-a、710-b可耦合至記憶體陣列中之記憶體胞元510。一特定列線可專用於記憶體胞元之一特定層組515。舉例而言,列線705-a、705-b、705-c可與一第一層組515-1相關聯且列線710-a、710-b可與一第二層組515-2相關聯。列線705-a、705-b、705-c、710-a、710-b可各自具有一共同長度。在某些實例中,與一較高記憶體胞元層組相關聯之列線可長於共同長度。舉例而言,一列線710-a可在兩個不相關聯列解碼器之間延伸一固定距離。列線710-a與記憶體胞元之第二層組515-2相關聯。列線710-a亦可與列線解碼器625-a及625-b相關聯,使得第二層組515-2之記憶體胞元以操作方式經由列線710-a耦合至解碼器625-a、625-b。列線710-a自在一第一方向上毗鄰於列線解碼器625-a之一列線解碼器620-a延伸至在第一方向上毗鄰於列線解碼器625-b之一列線解碼器620-b。應瞭解,與列線解碼器620-a、620-b相關聯之一記憶體胞元層組不同於與列線710-a相關聯之記憶體胞元層組。列線解碼器625-a或列線解碼器625-b或該兩者與列線710-a相關聯。在某些例項中,列線710-a終止於與一不同層組相關聯之兩個毗鄰列解碼器(例如,列解碼器620-a及620-b)之間的一分隔部處或該分隔部附近。此可發生之原因係與列解碼器相關聯之電路可防止列線710-a進一步延伸。 在某些例項中,列線705-a或列線705-b亦可終止於與一不同層組相關聯之兩個毗鄰列解碼器(例如,列解碼器625-a及625-b)之間的一分隔部處或該分隔部附近。舉例而言,列線解碼器625-a與625-b之間的區域720可防止列線705-a及705-b進一步延伸。在某些實例中,與記憶體胞元之一上部層組相關聯之列線及行線可長於與記憶體胞元之一下部層組相關聯之列線及行線。在某些實例中,列線解碼器之間的區域720可用於較高層組之列線之連接。在某些實例中,區域720對某些列線(例如,列線705-a、705-b、705-c)而言係不可通過的,此乃因耦合至其他層組之列線(例如,列線710-a、710-b)之通孔之一壁正佔據此空間。因此在某些實例中,定位於界限部分中之一存取線或一子組存取線可各自終止於控制電路部分處或可橫跨達用於或指派於陣列之一最大長度。 列線705-a、705-b、705-c、710-a、710-b可橫跨記憶體塊700之間的界限。舉例而言,端部715可展示出列線705-c延伸超出圖7中所表示之具體記憶體塊700。在某些實例中,可藉由將列線上覆於基板層505上方來形成列線705-a、705-b、705-c、710-a、710-b。在某些實例中,可至少部分地基於係記憶體裝置400之一部分的記憶體胞元之相異層組515之數目而存在額外類型之列線。列線705-a、705-b、705-c、710-a、710-b可定位於記憶體塊700中之各種位置中。列線705-a、705-b、705-c、710-a、710-b可係任何數目個形狀及大小。圖7中所展示之位置及大小僅出於說明性目的並不具限制性。在某些例項中,一子組列線可具有比共同長度小之一長度。舉例而言,某些列線可提早終止,此乃因列線到達記憶體裝置400之記憶體部分410之一邊緣。在某些實例中,列線705-a、705-b、705-c、710-a、710-b可定位於界限塊435上方。 剖面圖704圖解說明列線705-a、705-b、705-c可定位於距基板層505與列線710-a、710-b不同之一距離處。在某些實例中,列線710-a、710-b定位於列線705-a、705-b、705-c上方。在某些實例中,列線710-a、710-b定位於列線705-a、705-b、705-c之頂部正上方。在某些實例中,列線710-a、710-b可自列線705-a、705-b、705-c偏移。觸點740、745可自基板層505延伸至其各別記憶體胞元層組。舉例而言,觸點740可將用於第二層組之列線解碼器(例如,列線解碼器625-a/b)耦合至用於第二層組之一列線(例如,列線710-a、710-b)。在其他實例中,觸點745可將用於第一層組之列線解碼器(例如,列線解碼器620-b)耦合至用於第一層組之一列線(例如,列線705-a)。在某些實例中,觸點740、745可係通孔。在某些情形中,觸點740可經組態為堆疊式觸點。在某些實例中,複數個觸點740可形成不准許列線705-a、705-b、705-c延伸穿過之一壁。在某些實例中,觸點740、745可不被視為其各別解碼器之一部分。不論對觸點740、745之指派如何,應瞭解,記憶體胞元可定位於解碼器620-a/b、625-a/b及其他支援電路組件750 (例如,行解碼器或感測放大器)上方或上面。 在某些實例中,可將板線(未展示)或其他存取線整合至記憶體塊700中。舉例而言,一板線可經組態以在一存取操作期間對一記憶體胞元加偏壓。其他解碼器可被併入至記憶體裝置中以利用其他存取線或板線。板線或其他存取線可與記憶體裝置之一記憶體控制器進行電子通信。在某些實例中,板線可耦合至與記憶體裝置中之一記憶體胞元之一電容器相關聯之一板。 8 圖解說明支援交叉點架構之晶粒區域之有效利用之界限塊組態800之一實例。為清晰起見,圖8僅圖解說明基板層中之組件。界限塊組態800可包含一第一組態805及一第二組態810。第一組態805可經組態且經配置以定位於核心部分420之一第一側(例如,圖4中所展示之核心部分420之左側)上。舉例而言,可使用第一組態805來配置界限塊435-1及435-3。第二組態810可經組態且經配置以定位於核心部分420的與第一側相對之一第二側(例如,圖4中所展示之核心部分420之右側)上。舉例而言,可使用第二組態810來配置界限塊435-2及435-4。第一組態805及第二組態810可係參考圖4及圖5所闡述之界限塊435之實例。一記憶體裝置400之一界限部分425可形成為組態805、810之一重複圖案。 組態805、810可對應於由使用組態605配置之記憶體塊430形成之一核心部分420。在其他實例中,組態805、810之組件可經重新配置以對應於組態610或記憶體塊430之任何其他組態。 組態805、810包含列線解碼器620、列線解碼器625、感測放大器630及感測放大器635。在說明性實例中,組態805、810不包含行線解碼器615。由於記憶體胞元不定位於界限塊435上面,因此行線亦不定位於界限塊435上面,且因此行線解碼器可不包含於界限塊435之組態805、810中。 界限塊組態800可包含少於核心部分420之一記憶體塊430中之若干個解碼器的若干個解碼器。舉例而言,由於記憶體胞元不定位於一界限塊435之基板層上面,因此界限塊組態800不包含行解碼器。在其他實例中,界限塊組態800所包含之列解碼器620、625及感測放大器630、635比核心部分420之一記憶體塊430中所存在的少。在某些實例中,一單個界限塊組態800 (例如,第一組態805或第二組態810)中之解碼器之數目可小於核心部分420之一記憶體塊430中之解碼器之數目之一半。 9 圖解說明支援交叉點架構之晶粒區域之有效利用之一記憶體裝置900之一實例。記憶體裝置900可包含一記憶體部分905及一控制電路部分415。記憶體部分905可包含一核心部分420及一界限部分910。記憶體裝置900之記憶體部分905包含定位於核心部分420之僅一側上之一界限部分910。以此方式,記憶體部分905之面積可小於記憶體裝置400之記憶體部分410之面積。記憶體裝置900可係參考圖1及圖4至圖8所闡述之記憶體裝置100或400之一實例。記憶體部分905可係參考圖4至圖8所闡述之記憶體部分410之一實例。界限部分910可係參考圖4至圖8所闡述之界限部分425之一實例。 記憶體部分905之面積可小於記憶體裝置400之記憶體部分410之面積。界限部分910可具有與記憶體裝置400之界限部分425不同之尺寸。界限部分910之面積可小於記憶體裝置400之界限部分425之組合總面積。在某些實例中,記憶體裝置900之右界限部分可具有大於記憶體裝置400之右界限部分之一面積。然而,界限部分910之總面積可小於可包含至少一左界限部分及一右界限部分之界限部分425之總面積。 可基於各別部分之尺寸而瞭解核心部分420及界限部分910之面積差。核心部分420可包含若干個記憶體塊430。記憶體塊430可界定一第一尺寸445及一第二尺寸450。 界限部分910可包含若干個界限塊915。界限塊915可係參考圖4、圖5及圖8所闡述之界限塊435之一實例。一界限塊915可包含沿一第一方向延伸之一第一尺寸920及沿正交於第一方向之一第二方向延伸之一第二尺寸460。第一尺寸920可不同於第一尺寸445。在某些實例中,第一界限塊915-1之第一尺寸920係記憶體塊430之第一尺寸445之大小之一半。在其他實例中,第一尺寸920可係與第一尺寸445相比而言之任何相對大小。可至少部分地基於用於存取定位於鄰近記憶體塊430上面及界限塊915上面之記憶體胞元之電路(例如,解碼器及放大器)而判定第一界限塊915-1之尺寸920、460。在某些實例中,第一尺寸920可等於第二尺寸460。在某些實例中,第一尺寸920可不同於第二尺寸460。 在某些實例中,第一尺寸920可大於界限塊435之第一尺寸455,此乃因界限塊915包含額外組件以存取定位於界限塊915上面之記憶體胞元。在某些例項中,第一尺寸920可由於界限塊915中之額外行線解碼器615而係較大的。 記憶體部分905可界定若干個邊界。舉例而言,核心部分420可包含邊界930、935、940、945。如本文中所使用,一邊界可係指分離記憶體裝置900之兩個區域之一線。舉例而言,術語邊界可係指記憶體裝置900之一特定部分終止之一線。第一邊界930、第二邊界935及第三邊界940可界定核心部分420與控制電路部分415之一相交點。在某些實例中,邊界930、935、940可界定為其中一記憶體胞元陣列終止或一支援電路陣列終止之線。第四邊界945可界定核心部分420與界限部分910之一相交點。第四邊界945可定位成與第一邊界930相對。 界限部分910可包含邊界950、955、960、965。第一邊界950、第二邊界955及第三邊界960可界定界限部分910與控制電路部分415之一相交點。在某些實例中,邊界950、955、960可界定為其中一記憶體胞元陣列終止或一支援電路陣列終止之線。第四邊界965可與第四邊界945協作以界定核心部分420與界限部分910之一相交點。第四邊界965可定位成與第一邊界950相對。在某些實例中,界限可界定於記憶體塊430及/或界限塊910之間。 在某些實例中,邊界930、935、940、945、950、955、960、965可與一解碼器之一邊緣對準。在某些實例中,邊界930、935、940、945、950、955、960、965可延伸超出一解碼器之邊緣。核心部分420與界限部分910之相交點或外界限(例如,如由邊界930、935、940、950所表示)在實踐中可不如圖9中所繪示的精確。在某些實例中,外界限可與記憶體胞元陣列之邊緣對準。 10 圖解說明圖9之記憶體裝置900沿著線10-10之一剖面圖1000之一實例。剖面圖1000展示記憶體裝置900中可包含之各種層及層組。記憶體裝置900可包含一基板層505及定位於基板層505上面的記憶體胞元層組515。剖面圖1000可係參考圖5所闡述之剖面圖500之一實例。 在記憶體裝置900中,記憶體胞元510陣列(或層組515)定位於核心部分420及界限部分910兩者上面。以此方式,記憶體胞元510陣列可定位於整個記憶體部分905上面。 記憶體胞元510陣列之此一組態可經組態以補償邊界930附近不可存取之記憶體胞元。可使用一鄰近記憶體塊中之支援電路來存取定位於一基板層上面的一特定記憶體塊之某些記憶體胞元。對於在一邊界附近或在一邊界處之記憶體塊而言,界限塊可經定位使得記憶體塊430上面之所有記憶體胞元全部完全可存取。由於記憶體裝置900包含僅在核心部分420之一側上一界限部分910,因此定位於核心部分上面之某些記憶體胞元不可存取。在某些實例中,為了補償記憶體塊430上面之不可存取記憶體胞元,記憶體胞元可定位於界限部分910上面。界限塊915可包含與定位於界限塊上面之記憶體胞元相關聯之額外組件。 在某些實例中,記憶體胞元510之層組與基板層505之核心部分420及界限部分910重疊。意味著,一記憶體胞元陣列可延伸於基板層505之核心部分420及界限部分910上方或部分地覆蓋核心部分420及界限部分910。舉例而言,核心部分420及/或界限部分910之區正上面可不定位有記憶體胞元,但記憶體胞元陣列可仍與彼等區重疊。在某些實例中,記憶體胞元陣列與基板層505之界限部分910之至少一部分重疊。 11 圖解說明支援交叉點架構之晶粒區域之有效利用之一界限塊組態1100之一實例。為清晰起見,圖11僅圖解說明基板層中之組件。為了便於存取定位於界限部分910上面之記憶體胞元,界限塊組態1100可包含行線解碼器615。行線解碼器615可耦合至定位於界限部分上面之行線,其中行線可耦合至定位於界限部分910上面之記憶體胞元。界限塊組態1100可係參考圖9及圖10所闡述之界限塊915之一實例。界限塊組態1100可係參考圖8所闡述之組態810之一實例。 界限塊組態1100可經組態且經配置以定位於核心部分420之一第一側上(例如,圖9中所展示之核心部分420之右側)。舉例而言,可使用界限塊組態1100來配置界限塊915-1及915-2。在其他實例中,界限塊組態1100可經組態且經配置以定位於核心部分420之一第二側(例如,圖9中所展示之核心部分420之左側)上。 在某些實例中,行解碼器615可定位於列解碼器(例如 ,列線解碼器620、625)與控制電路部分415之間。舉例而言,行解碼器615可定位於第一邊界950與列線解碼器620、625之間。第一邊界950可定位成與界定核心部分420與界限部分910之相交點之第四邊界965相對。 界限塊組態1100可包含少於核心部分420之一記憶體塊430中之若干個解碼器的若干個解碼器。舉例而言,由於記憶體胞元定位於一界限塊435之基板層上面,因此界限塊組態800可包含若干個行解碼器615。在某些實例中,行解碼器615之數目等於核心部分420之一記憶體塊430中之行解碼器615之一數目之一半。在其他實例中,界限塊組態1100所包含之列解碼器620、625及感測放大器630、635少於核心部分420之一記憶體塊430中所存在之列解碼器及感測放大器。在某些實例中,一單個界限塊組態1100中之解碼器之數目可小於核心部分420之一記憶體塊430中之解碼器數目之一半。 12 圖解說明支援交叉點架構之晶粒區域之有效利用之一記憶體部分1200之一實例。為清晰起見,圖12僅圖解說明基板層中之組件及列線。舉例而言,為清晰起見,可省略記憶體塊之若干部分。在另一實例中,與不同層組相關聯之列線可被定位於記憶體裝置中之不同高度處。如此,在某些實例中,列線可彼此重疊或可係彼此堆疊。僅出於清晰目的,列線在一個二維配置中被展示為偏移。記憶體部分1200可係參考圖9所闡述之記憶體部分905之一實例。記憶體部分1200展示記憶體塊430及界限塊915之支援組件及某些存取線。在記憶體部分之說明性實例中,記憶體塊430及界限塊915經間隔開,以提供每一塊開始於何處及結束於何處之額外清晰度。在某些實例中,記憶體部分1200不包含記憶體塊430與界限塊915之間的間隙。 某些存取線可被截斷,此乃因此等存取線係在一邊界附近或在一邊界處。舉例而言,各種列線705、710可在記憶體裝置900之記憶體部分1200與控制電路部分415之間的各種邊界處被截斷。某些經截斷存取線被指示為存取線1215。經截斷存取線可具有比存取線之一共同長度小之一長度。除了所指示之存取線之外,其他存取線亦可被截斷。舉例而言,經耦合至位於邊界塊中之解碼器的某些存取線可短於經耦合至位於核心記憶體塊中之解碼器的存取線。經耦合至位於核心記憶體塊中之解碼器的某些存取線可具有小於共同長度之一長度。此可係由於記憶體胞元陣列結束於一邊緣處。經耦合至一第一層組之存取線可具有與經耦合至一第二層組之存取線不同之一長度。與不同記憶體胞元層組相關聯之存取線(例如,列線)可具有不同長度。舉例而言,與一較高層組相關聯之列線710可係長於與一較低層組相關聯之列線705。在某些實例中,邊界存取線可係耦合至經定位於一核心記憶體塊之一基板層上面之一記憶體胞元。在某些實例中,邊界存取線可係耦合至經定位於一邊界塊之一基板層上面之一記憶體胞元。藉由將記憶體胞元耦合至邊界存取線,可提供選定行區中之額外儲存容量。 某些存取線可自記憶體部分1200移除或可係非作用的。由於特定記憶體胞元係使用鄰近塊中之支援組件存取,因此邊界附近之記憶體胞元的特定區域係不可存取的。在其中不存在用以存取特定記憶體胞元之一解碼器的情況中,與彼解碼器相關聯之存取線可不被包含於記憶體部分1200中,或可係非作用的。其中存取線被省略、非作用或不包含於記憶體部分1200中之某些區域被指示為區域1210。除了所指示區域之外的其他區域可存在於記憶體部分1200中。 與本文中之說明類似,在記憶體塊430中之每一者中,列線可係耦合至記憶體陣列中之記憶體胞元。一特定列線可係專用於一特定記憶體胞元層組。列線亦可係與用於其各別層組之列線解碼器相關聯。在界限塊915中,用於每一層組之列解碼器可係與陣列之對應列線相關聯,該等對應列線並不與核心部分記憶體塊中之列解碼器相關聯。此一組態可允許存取一增大數目個記憶體胞元,如本文中所詳述。 13 圖解說明支援交叉點架構之晶粒區域之有效利用之一記憶體部分1300之一實例。記憶體部分1300可包含一第一記憶體部分1305及一第二記憶體部分1310。記憶體部分1300可係參考圖9、圖10及圖12所闡述之記憶體部分905及1200之實例。 記憶體部分1300圖解說明在記憶體裝置900中可存取哪些記憶體胞元。由於某些記憶體胞元係使用(例如,列解碼器)定位於鄰近塊中之支援組件來存取,因此在邊界附近,並非所有記憶體胞元皆可存取。記憶體部分1305圖解說明在與記憶體裝置900相關聯之記憶體胞元之第一層組515-1中哪些記憶體胞元係可存取的。記憶體部分1310圖解說明在與記憶體裝置900相關聯之記憶體胞元之第二層組515-2中哪些記憶體胞元係可存取的。更具體而言,記憶體部分1300對應於圖12中所展示之組件組態。記憶體部分1300之灰色區域對應於可存取記憶體胞元。記憶體部分1300之白色區域對應於不可存取記憶體胞元。在某些實施例中,不可存取記憶體胞元與參考圖12所闡述之區域1210對應。記憶體部分1300僅出於說明性目的。可存取記憶體胞元之其他組態亦係可能的。可存取記憶體胞元之組態可基於記憶體裝置900之記憶體部分905中之組件組態。 14 圖解說明支援交叉點架構之晶粒區域之有效利用之一記憶體部分1400之一實例。為清晰起見,圖14僅圖解說明基板層中之組件及列線。舉例而言,為清晰起見,可省略記憶體塊之若干部分。在另一實例中,與不同層組相關聯之列線可定位於記憶體裝置中之不同高度處。如此,在某些實例中,列線可彼此重疊或可彼此堆疊。僅出於清晰目的,列線在一個二維配置中被展示為偏移。記憶體部分1400可係參考圖9、圖10、圖12及圖13所闡述之記憶體部分905、1200、1300之一實例。記憶體部分1400展示具有行線1405之記憶體部分905。行線1405可係參考圖1所闡述之字線110之實例。在某些例項中,行線1405可係參考圖1所闡述之數位線115之實例。在不妨礙理解或操作之情況下,對字線及位元線或其相似物之提及係可互換的。行線1405可耦合至多個記憶體胞元層組。在某些例項中,行線1405可定位於列線705、710之間。舉例而言,一行線1405可定位於列線705上面且列線710可定位於一行線1405上面。行線1405可耦合至如本文中所闡述之記憶體塊(在核心部分或邊界部分中)中之行線解碼器或與該等行線解碼器相關聯。 在某些實例中,記憶體胞元陣列中之一主動記憶體胞元耦合至一列線(例如,列線705或列線710,具體情形取決於層組)及一行線1405兩者。在某些實例中,行線1405垂直於列線705、710延伸。一主動記憶體胞元可係包含一列位址及一行位址兩者或可由一記憶體控制器存取之一記憶體胞元之一實例。 一行線1405可界定多個行線1405之間的一共同長度。在某些實例中,一行線1405可具有與共同長度不同之一長度。舉例而言,一行線1405可短於或長於共同長度。 15 圖解說明支援交叉點架構之晶粒區域之有效利用之一記憶體部分1500之一實例。記憶體部分1500可係參考圖9、圖10、圖12、圖13及圖14所闡述之記憶體部分905、1200、1300、1400之一實例。記憶體部分1500可經圖解說明以展示可如何對記憶體裝置900使用存取操作。圖15中僅出於說明性目的省略某些行線。 記憶體部分1500可分解成若干區1505。記憶體部分1500可包含八個區(區零至區七)。一區可包括許多行線1405。如本文中所使用,存取操作可係指讀取操作(亦即 ,感測操作)或寫入操作。雖然圖15中展示八個區1505,但可組態其他數目之區。 在一存取操作期間,一記憶體控制器可啟動該等區中之一者。舉例而言,記憶體控制器可啟動區三(3)。若干個記憶體胞元經由與區三(3)中之行線相交之列線耦合至區三(3)中之行線。在某些實例中,一區中之存取操作之數目等於該區中列線與行線之相交點1510、1515之數目。 在記憶體部分1500中,每一區皆能夠執行一特定數目次存取操作。舉例而言,在記憶體部分1500之說明性實例中,區零至區三可各自能夠執行七十六次存取操作。區零至區三中之某些胞元不可存取,此乃因該等胞元位於邊界附近(例如,如圖13中所展示,其中僅繪示經解碼列線)。另外,定位於界限部分上面之某些胞元不可存取,諸如定位於界限部分處之邊界附近之胞元。然而,在區零至區三中,定位於界限部分上面之其他記憶體胞元係可用的。為了圖解說明存取操作之數目,呈現區3之一詳細闡釋。應瞭解,此一說明亦對應於區0、區1及區2。區3中之最左行線能夠經由用於第一層組之相交列線而存取第一層組上之十四個胞元,且能夠經由用於第二層組之相交列線而存取第二層組上之十四個胞元。區3中之中心行線能夠經由用於第一層組之相交列線而存取第一層組上之十六個胞元,且能夠經由用於第二層組之相交列線而存取第二層組上之十六個胞元。區3中之最右行線能夠經由用於第一層組之相交列線而存取第一層組上之八個胞元且能夠經由用於第二層組之相交列線而存取第二層組上之八個胞元。區3中之行線(例如,最左行線、中心行線及最右行線)總共能夠存取七十六個記憶體胞元。應瞭解,圖15僅可表示一記憶體陣列之一部分。如此,所概述之原理可經擴展以涵蓋額外及/或較大實施方案。 在記憶體部分1500中,區四至區七可各自能夠執行六十四次存取操作。在說明性實例中,區四至區七不包含存取定位於界限部分910上方之任何記憶體胞元。應瞭解,若界限部分910定位於核心部分420之另一側上,則區數目之編號及特性可係不同的。舉例而言,區零至區三可能夠執行六十四次存取操作且區四至區七可能夠執行七十六次存取操作。能夠由一區執行之存取操作之數目可取決於區之大小及/或記憶體部分1500之大小而變化。舉例而言,隨著記憶體部分1500變大,能夠由一區執行之存取操作之數目可增大。為了圖解說明存取操作之數目,呈現區5之一詳細闡釋。應瞭解,此一說明亦對應於區4、區6及區7。區5中之最左行線能夠經由用於第一層組之相交列線而存取第一層組上之十六個胞元,且能夠經由用於第二層組之相交列線而存取第二層組上之十六個胞元。區5中之最右行線能夠經由用於第一層組之相交列線而存取第一層組上之十六個胞元,且能夠經由用於第二層組之相交列線而存取第二層組上之十六個胞元。區5中之行線(例如,最左行線及最右行線)總共能夠存取六十四個記憶體胞元。應瞭解,圖15僅可表示一記憶體陣列之一部分。如此,所概述之原理可經擴展以涵蓋額外及/或較大實施方案。 16 展示根據本發明之各種實施例的支援交叉點架構之晶粒區域之有效利用之一記憶體陣列1605之一方塊圖1600。記憶體陣列1605可被稱為一電子記憶體設備,且可係參考圖1所闡述之一記憶體控制器140之一組件之一實例。 記憶體陣列1605可包含一或多個記憶體胞元1610、一記憶體控制器1615、一字線1620、一板線1625、一參考組件1630、一感測組件1635、一數位線1640及一鎖存器1645。此等組件可彼此進行電子通信且可執行本文中所闡述之功能中之一或多者。在某些情形中,記憶體控制器1615可包含加偏壓組件1650及定時組件1655。 記憶體控制器1615可與字線1620、數位線1640、感測組件1635及板線1625進行電子通信,字線1620、數位線1640、感測組件1635可係參考圖1及圖2所闡述之字線110、數位線115及感測組件125之實例。記憶體陣列1605亦可包含參考組件1630及鎖存器1645。記憶體陣列1605之組件可彼此進行電子通信且可執行參考圖1至圖15所闡述之功能中之某些態樣。在某些情形中,參考組件1630、感測組件1635及鎖存器1645可係記憶體控制器1615之組件。 在某些實例中,數位線1640與感測組件1635及記憶體胞元1610之一電容器進行電子通信。在某些實例中,電容器可係一鐵電電容器且記憶體胞元1610可係一鐵電記憶體胞元。一記憶體胞元1610可寫入有一邏輯狀態(例如,一第一邏輯狀態或第二邏輯狀態)。字線1620可與記憶體控制器1615及記憶體胞元1610之一選擇組件進行電子通信。板線1625可與記憶體控制器1615及記憶體胞元1610之電容器之一板進行電子通信。感測組件1635可與記憶體控制器1615、數位線1640、鎖存器1645及參考線1660進行電子通信。參考組件1630可與記憶體控制器1615及參考線1660進行電子通信。感測控制線1665可與感測組件1635與記憶體控制器1615進行電子通信。除了上文所列示之組件之外,此等組件亦可經由其他組件、連接或匯流排與記憶體陣列1605內部及外部兩者之其他組件進行電子通信。 記憶體控制器1615可經組態以藉由將電壓施加至彼等各種節點來啟動字線1620、板線1625或數位線1640。舉例而言,加偏壓組件1650可經組態以施加一電壓以操作記憶體胞元1610以如上文所闡述地對記憶體胞元1610進行讀取或寫入。在某些情形中,記憶體控制器1615可包含參考圖1所闡述之一列解碼器、行解碼器或該兩者。此可使記憶體控制器1615能夠存取一或多個記憶體胞元105。加偏壓組件1650亦可將電壓電位提供至參考組件1630以便產生用於感測組件1635之一參考信號。另外,加偏壓組件1650可提供電壓電位以用於感測組件1635之操作。 在某些情形中,記憶體控制器1615可使用定時組件1655來執行其操作。舉例而言,定時組件1655可控制各種字線選擇或板加偏壓之時序,包含用於切換及電壓施加以執行記憶體功能之時序,諸如本文中所論述之讀取及寫入。在某些情形中,定時組件1655可控制加偏壓組件1650之操作。 參考組件1630可包含用以產生用於感測組件1635之一參考信號之各種組件。參考組件1630可包含經組態以產生一參考信號之電路。在某些情形中,可使用其他記憶體胞元105來實施參考組件1630。感測組件1635可比較來自記憶體胞元1610 (透過數位線1640)之一信號與來自參考組件1630之一參考信號。在判定邏輯狀態之後,感測組件然後旋即可將輸出儲存於鎖存器1645中,其中可根據記憶體陣列1605係其一部分之一電子裝置之操作使用該鎖存器。感測組件1635可包含與鎖存器及記憶體胞元進行電子通信之一感測放大器。 記憶體控制器1615可識別一記憶體胞元陣列的與一基板層之一界限部分重疊之至少一個胞元,其中該陣列經由存取線耦合至一核心部分及界限部分之解碼器,且其中基板層包含不含有解碼器之一控制電路部分且使用界限部分之一解碼器來存取至少一個胞元。在某些實例中,控制電路部分可不含有列解碼器、行解碼器、感測放大器或其組合。在某些實例中,記憶體胞元1610可包括PCM或基於硫屬化物材料之記憶體胞元。 17 展示根據本發明之各種實施例支援交叉點架構之晶粒區域之有效利用之一存取操作管理器1715之一方塊圖1700。存取操作管理器1715可係參考圖15、圖16及圖18所闡述之一存取操作管理器1815之實施例之一實例。存取操作管理器1715可包含加偏壓組件1720、定時組件1725、記憶體胞元管理器1730、解碼器管理器1735、存取線管理器1740及部分管理器1745。此等模組中之每一者可彼此直接或間接通信(例如,經由一或多個匯流排)。 記憶體胞元管理器1730可識別一記憶體胞元陣列的與一基板層之一界限部分重疊之至少一個胞元,其中該陣列經由存取線耦合至一核心部分及界限部分之解碼器,且其中基板層包含不含有解碼器之一控制電路部分。解碼器管理器1735可使用界限部分之一解碼器來存取至少一個胞元。 存取線管理器1740可經組態以管理存取線,諸如列線或行線。在某些情形中,存取至少一個胞元包含:啟動耦合於至少一個胞元與界限部分之一解碼器之間的一存取線。 部分管理器1745可經組態以管理記憶體裝置之各個部分。在某些情形中,存取至少一個胞元包含:存取記憶體胞元陣列的與基板層之核心部分重疊之一第一部分且存取記憶體胞元陣列的與基板層之界限部分重疊之一第二部分。在某些情形中,基板層之核心部分包含各自包含一共同組件組態之一組區段。在某些情形中,基板層之界限部分包含各自包含與界限部分之其他區段相同之一組件組態之一組區段,其中界限部分之區段具有與核心部分之區段不同之一組件組態。 18 展示包含根據本發明之各種實施例支援交叉點架構之晶粒區域之有效利用之一裝置1805之一系統1800之一圖式。裝置1805可係上文(例如,參考圖1)所闡述之記憶體控制器140之組件之一實例或包含記憶體控制器140之組件。裝置1805可包含用於進行雙向語音及資料通信之組件,包含用於傳輸及接收通信之組件,包含存取操作管理器1815、記憶體胞元1820、基本輸入/輸出系統(BIOS)組件1825、處理器1830、I/O控制器1835及周邊組件1840。此等組件可經由一或多個匯流排(例如 ,匯流排1810)進行電子通信。 記憶體胞元1820可如本文中所闡述地儲存資訊(亦即,以一邏輯狀態形式)。BIOS組件1825係包含作為韌體操作之BIOS之一軟體組件,其可將各種硬體組件初始化且運行各種硬體組件。BIOS組件1825亦可管理一處理器與各種其他組件(例如 ,周邊組件、輸入/輸出控制組件等)之間的資料流。BIOS組件1825可包含儲存於唯讀記憶體(ROM)、快閃記憶體或任何其他非揮發性記憶體中之一程式或軟體。 處理器1830可包含一智慧型硬體裝置(例如,一個一般用途處理器、一數位信號處理器(DSP)、一中央處理單元(CPU)、一微控制器、一特殊應用積體電路(ASIC)、一場可程式化閘極陣列(FPGA)、一可程式化邏輯裝置、一離散閘極或電晶體邏輯組件、一離散硬體組件或上述各項之任何組合)。在某些情形中,處理器1830可經組態以使用一記憶體控制器來操作一記憶體陣列。在其他情形中,一記憶體控制器可被整合至處理器1830中。處理器1830可經組態以執行儲存於一記憶體中之電腦可讀指令以執行各種功能(例如 ,支援藉由在一拼接架構中移除界限來減小晶粒區域之功能或任務)。 I/O控制器1835可管理裝置1805之輸入及輸出信號。I/O控制器1835亦可管理未整合至裝置1805中之周邊裝置。在某些情形中,I/O控制器1835可表示至一外部周邊之一實體連接或埠。在某些情形中,I/O控制器1835可利用一作業系統,諸如iOS®、ANDROID®、MS-DOS®、MS-WINDOWS®、OS/2®、UNIX®、LINUX®或另一已知作業系統。 周邊組件1840可包含任何輸入或輸出裝置或用於此等裝置之一介面。實例可包含磁碟控制器、聲音控制器、圖形控制器、乙太網控制器、數據機、通用串列匯流排(USB)控制器、一串行或並行埠或周邊卡槽,諸如周邊組件互連(PCI)或加速圖形埠(AGP)槽。 輸入1845可表示在裝置1805外部之一裝置或信號,其將輸入提供至裝置1805或其組件。此可包含一使用者介面或與其他裝置之一介面或其他裝置之間的一介面。在某些情形中,輸入1845可由I/O控制器1835管理,且可經由一周邊組件1840與裝置1805互動。 輸出1850亦可表示在裝置1805外部之一裝置或信號,其經組態以自裝置1805或其組件中之任一者接收輸出。輸出1850之實例可包含一顯示器、音訊揚聲器、一列印裝置、另一處理器或印刷電路板等。在某些情形中,輸出1850可係經由周邊組件1840與裝置1805介接之一周邊元件。在某些情形中,輸出1850可由I/O控制器1835管理。 裝置1805之組件可包含經設計以實施其功能之電路。此可包含各種電路元件,舉例而言導電線、電晶體、電容器、電感器、電阻器、放大器或經組態以實施本文中所闡述之功能之其他主動或非主動元件。裝置1805可係一電腦、一伺服器、一膝上型電腦、一筆記本電腦、一平板電腦、一行動電話、一隨身電子裝置、一個人電子裝置等。或者裝置1805可係此一裝置之一部分或元件。 19 展示圖解說明根據本發明之各種實施例支援交叉點架構之晶粒區域之有效利用之一方法1900之一流程圖。方法1900之操作可由如本文中所闡述之一記憶體控制器140或其組件來實施。舉例而言,方法1900之操作可由參考圖16至圖18所闡述之一存取操作管理器執行。在某些實例中,一記憶體控制器140可執行一組程式碼以控制裝置之功能元件以執行下文所闡述之功能。另外或另一選擇係,記憶體控制器140可使用特殊用途硬體來執行下文所闡述之某些功能。 在某些情形中,該方法亦可包含識別一記憶體胞元陣列的與一基板層之一界限部分重疊之至少一個胞元,其中該陣列經由存取線耦合至一核心部分及界限部分之解碼器,且其中該基板層包含不含有解碼器之一控制電路部分。在某些情形中,該方法亦可包含使用界限部分之一解碼器來存取至少一個胞元。在某些情形中,存取至少一個胞元包括:啟動耦合於至少一個胞元與界限部分之一解碼器之間的一存取線。在某些情形中,存取至少一個胞元包括:存取記憶體胞元陣列的與基板層之核心部分重疊之一第一部分及存取記憶體胞元陣列的與基板層之界限部分重疊之一第二部分。在某些情形中,基板層之核心部分包括各自包含一共同組件組態之複數個區段。在某些情形中,基板層之界限部分包括各自包含與界限部分之其他區段相同之一組件組態之複數個區段,其中界限部分之區段具有與核心部分之區段不同之一組件組態。在某些情形中,存取至少一個胞元包括:啟動耦合至該至少一個胞元及界限部分之解碼器之一存取線,該存取線短於耦合至核心部分之一解碼器之一存取線。 在方塊1905處,記憶體控制器140可識別一記憶體胞元陣列的與一基板層之一界限部分重疊之至少一個胞元,其中該陣列經由存取線耦合至一核心部分及界限部分之解碼器,且其中該基板層包含不含有解碼器之一控制電路部分。方塊1905之操作可根據參考圖1至圖15所闡述之方法來執行。在特定實例中,方塊1905之操作之實施例可由參考圖16至圖18所闡述之一記憶體胞元管理器執行。 在方塊1910處,記憶體控制器140可使用界限部分之一解碼器來存取至少一個胞元。方塊1910之操作可根據參考圖1至圖15所闡述之方法來執行。在特定實例中,方塊1910之操作之實施例可由參考圖16至圖18所闡述之一解碼器管理器執行。 闡述用於執行方法1900之一設備。該設備可包含用於識別一記憶體胞元陣列的與一基板層之一界限部分重疊之至少一個胞元之構件,以及用於使用界限部分之一解碼器來存取至少一個胞元之構件。在某些情形中,陣列係經由存取線而耦合至一核心部分及界限部分之解碼器。在某些情形中,基板層包含不含有解碼器之一控制電路部分。 上文所闡述之方法1900及設備之某些實例可進一步包含用於啟動耦合於至少一個胞元與界限部分之一解碼器之間的一存取線之程序、特徵、構件或指令。上文所闡述之方法1900及設備之某些實例可進一步包含用於存取記憶體胞元陣列的與基板層之核心部分重疊之一第一部分及存取記憶體胞元陣列的與基板層之界限部分重疊之一第二部分的程序、特徵、構件或指令。 在上文所闡述之方法1900及設備之某些實例中,基板層之核心部分包括各自包含一共同組件組態之複數個區段。 在上文所闡述之方法1900及設備之某些實例中,基板層之界限部分包括各自包含與界限部分之其他區段相同之一組件組態之複數個區段。在某些情形中,界限部分之區段具有與核心部分之區段不同之一組件組態。 上文所闡述之方法1900及設備之某些實例可進一步包含用於啟動耦合至至少一個胞元及界限部分之解碼器之一存取線之程序、特徵、構件或指令,該存取線短於耦合至核心部分之一解碼器之一存取線。 應注意,上文所闡述之方法闡述可能的實施方案,且操作及步驟可被重新配置或以其他方式修改且其他實施方案係可能的。此外,可組合來自方法中之兩者或兩者以上之特徵或步驟。 可使用各種不同技術及技法中之任一者來表示本文中所闡述之資訊及信號。舉例而言,可在以上說明通篇提及之資料、指令、命令、資訊、信號、位元、符號及晶片可由電壓、電流、電磁波、磁場或粒子、光場或粒子或者其任何組合來表示。某些圖式可將信號圖解說明為一單個信號;然而,熟習此項技術者將理解信號可表示一匯流排之信號,其中匯流排可具有各種位元寬度。 如本文中所使用,術語「虛擬接地」係指一電路的保持於大約零伏特(0 V)之一電壓處之一節點,而非直接與地面連接。因此,一虛擬接地之電壓可暫時地波動且在穩定狀態下恢復至大約0 V。一虛擬接地可使用各種電子電路元件(諸如由操作放大器及電阻器組成之一分壓器)來實施。其他實施方案亦係可能的。「虛擬接地」或「經虛擬接地」意味著連接至大約0 V。 術語「電子通信」係指支援組件之間的電子流之組件之間的一關係。此可包含組件之間的一直接連接或可包含中間組件。進行電子通信之組件可活躍地交換電子或信號(例如,在一經致能電路中),或可不活躍地交換電子或信號(例如,在一經解除致能電路中),但可經組態且可操作以在一電路被致能後旋即交換電子或信號。舉例而言,經由一開關(例如,一電晶體)實體連接之兩個組件進行電子通信,而不論該開關之狀態如何(亦即,斷開或閉合)。 術語「隔離」係指其中當前電子不能在組件之間流動的該等組件之間的一關係;若組件之間存在一斷開電路,則該等組件彼此隔離。舉例而言,由一開關實體地連接之兩個組件可在該開關斷開時彼此隔離。 如本文中所使用,術語「短路」係指組件之間的一關係,其中經由啟動上述兩個組件之間的一單個中間組件而在該等組件之間建立一導電路徑。舉例而言,短路至一第二組件之一第一組件可在該兩個組件之間的一開關閉合時與第二組件交換電子。因此,短路可係在進行電子通信之組件(或線)之間達成電荷流之一動態操作。 包含記憶體裝置100在內的本文中所論述之裝置可形成於一半導體基板上,諸如矽(Si)、鍺、矽鍺合金、砷化鎵(GaAs)、氮化鎵(GaN)等。在某些情形中,基板係一半導體晶圓。在其他情形中,基板可係一絕緣體上矽(SOI)基板,諸如玻璃上矽(SOG)或矽藍寶石上矽(SOP)或另一基板上之半導體材料磊晶層。基板之導電率或基板之子區可透過使用各種化學物種(包含但不限於磷、硼或砷)進行摻雜來控制。可在基板之最初形成或生長期間藉由離子植入或藉由任何其他摻雜方式來執行摻雜。 硫屬化物材料可係包含元素S、Se及Te中之至少一者之材料或合金。本文中所論述之相變材料可係硫屬化物材料。硫屬化物材料可包含以下各項之合金:S、Se、Te、Ge、As、Al、Sb、Au、銦(In)、鎵(Ga)、錫(Sn)、鉍(Bi)、鈀(Pd)、鈷(Co)、氧(O)、銀(Ag)、鎳(Ni)、鉑(Pt)。實例性硫屬化物材料及合金可包含但不限於:Ge-Te、In-Se、Sb-Te、Ga-Sb、In-Sb、As-Te、Al-Te、Ge-Sb-Te、Te-Ge-As、In-Sb-Te、Te-Sn-Se、Ge-Se-Ga、Bi-Se-Sb、Ga-Se-Te、Sn-Sb-Te、In-Sb-Ge、Te-Ge-Sb-S、Te-Ge-Sn-O、Te-Ge-Sn-Au、Pd-Te-Ge-Sn、In-Se-Ti-Co、Ge-Sb-Te-Pd、Ge-Sb-Te-Co、Sb-Te-Bi-Se、Ag-In-Sb-Te、Ge-Sb-Se-Te、Ge-Sn-Sb-Te、Ge-Te-Sn-Ni、Ge-Te-Sn-Pd或Ge-Te-Sn-Pt。如本文中所使用,聯用化學成分記法指示一特定化合物或合金中所包含之元素且意欲表示涉及所指示元素之所有化學計量法。舉例而言,Ge-Te可包含Gex Tey ,其中x及y可係任何正整數。可變電阻材料之其他實例可包含二元金屬氧化物材料或包含兩種或兩種以上金屬之混合價氧化物,例如過渡金屬、鹼土金屬及/或稀土金屬。實施例並不限於一特定可變電阻材料或與記憶體胞元之記憶體組件相關聯之材料。舉例而言,可變電阻材料之其他實例可用於形成記憶體組件且可包含硫屬化物材料,巨大磁電阻式材料或基於聚合物之材料等等。本文中所論述之一電晶體或若干電晶體可表示一場效應電晶體(FET)且包括包含一源極、汲極及閘極之一個三端子裝置。端子可透過例如金屬等導電材料連接至其他電子組件。源極及汲極可係導電的且可包括一重摻雜(例如,退化)半導體區。源極與汲極可被一輕摻雜半導體區或通道分離。若該通道係n型(亦即,多數載子係電子),則FET可被稱為一n型FET。若通道係p型(亦即 ,多數載子係電洞),則FET可被稱為一p型FET。通道可被一絕緣閘氧化物包覆。可藉由將一電壓施加至閘極來控制通道導電率。舉例而言,將一正電壓或負電壓分別施加至一n型FET或一p型FET可致使通道變得導電。當將大於或等於電晶體臨限值電壓之一電壓施加至電晶體閘極時,一電晶體可係「接通的」或「被啟動」。當將小於電晶體臨限值電壓之一電壓施加至電晶體閘極時,電晶體可係「關斷的」或「被解除啟動」。 本文中所陳述之說明與隨附圖式相結合闡述實例性組態,且不表示可被實施或在申請專利範圍之範疇內之所有實例。本文中所使用之術語「例示性」意指「用作一實例、例項或圖解說明」,並非係「較佳的」或「優於其他實例」。出於提供對所闡述技術之理解之目的,詳細說明包含具體細節。然而,可在不具有此等具體細節之情況下實踐此等技術。在某些例項中,以方塊圖形式展示眾所周知之結構及裝置以免使所闡述實例之概念模糊。 在附圖中,類似組件或特徵可具有相同參考標號。此外,可藉由在參考標號後跟著一短劃線及在類似組件當中做出區分之一第二標號(諸如一字母或數字)來區分相同類型之各種組件。若在說明書中僅使用第一參考標號,則說明可適用於具有相同第一參考標號之類似組件中之任一者,而不論第二參考標號如何。 可使用各種不同技術及技法中之任一者來表示本文中所闡述之資訊及信號。舉例而言,可在以上說明通篇提及之資料、指令、命令、資訊、信號、位元、符號及晶片可由電壓、電流、電磁波、磁場或粒子、光場或粒子或者其任何組合來表示。 可利用一個一般用途處理器、一DSP、一ASIC、一FPGA或其他可程式化邏輯裝置、離散閘極或電晶體邏輯、離散硬體組件或經設計以執行本文中所闡述之功能的上述各項之任何組合來實施或執行結合本文中之本發明闡述之各種說明性區塊及模組。一個一般用途處理器可係一微處理器,但在替代方案中,處理器可係任何習用處理器、控制器、微控制器或狀態機。一處理器亦可被實施為計算裝置之組合,例如一數位信號處理器(DSP)與一微處理器之一組合、多個微處理器、與一DSP核心結合之一或多個微處理器或任何其他此類組態。 可以硬體、由一處理器執行之軟體、韌體或其任何組合實施本文中所闡述之功能。若以由一處理器執行之軟體來實施,則功能可作為一或多個指令或程式碼儲存於一電腦可讀媒體上或經由一電腦可讀媒體傳輸。其他實例及實施方案在本發明及隨附申請專利範圍之範疇內。舉例而言,由於軟體之性質,可使用由一處理器執行之軟體、硬體、韌體、硬連線或此等中之任一者之組合來實施上文所闡述之功能。實施功能之特徵亦可實體地位於各種位置處(包含被散佈),使得在不同實體位置處實施功能之部分。此外,如本文中(包含在申請專利範圍中)所使用,在列舉物項時所使用之「或」(舉例而言,以諸如「至少一者」或「一或多者」等一片語開頭之一物項列舉)指示一包含性列舉,使得(舉例而言) A、B或C中之至少一者之一列舉意指A或B或C或AB或AC或BC或ABC (亦即,A及B及C)。此外,如本文中所使用,片語「基於」不應被解釋為對一組封閉條件之一提及。舉例而言,在不背離本發明之範疇之情況下,被闡述為「基於條件A」之一例示性步驟可基於一條件A及一條件B兩者。換言之,如本文中所使用,應以與片語「至少部分地基於」相同之方式解釋片語「基於」。 電腦可讀媒體包含非暫時性電腦儲存媒體及通信媒體兩者,通信媒體包含促進將一電腦程式自一個地方傳送至另一地方之任何媒體。一非暫時性儲存媒體可係可由一個一般用途或特殊用途電腦存取之任何可用媒體。舉例而言且不具限制性,非暫時性電腦可讀媒體可包括:RAM、ROM、電可抹除可程式化唯讀記憶體(EEPROM)、壓縮磁碟(CD) ROM或其他光碟儲存裝置,磁碟儲存裝置或其他磁性儲存裝置、或可用於以指令或資料結構形式攜載或儲存所要程式碼構件且可由一個一般用途或特殊用途電腦或一個一般用途或特殊用途處理器存取的任何其他非暫時性媒體。此外,任何連接皆適當地稱為一電腦可讀媒體。例如,若使用一同軸纜線、光纖纜線、雙絞線、數位用戶線(DSL)或無線技術(諸如紅外線、無線電和微波)自一網站、伺服器或其他遠端源傳輸軟體,則同軸纜線、光纖纜線、雙絞線、數位用戶線(DSL)或無線技術(諸如紅外線、無線電和微波)包含於媒體定義中。如本文中所使用,磁碟及光碟包含:CD、雷射光碟、光學光碟、數位多功能光碟(DVD)、軟碟及藍光碟,其中磁碟通常以磁性方式再現資料,而光碟藉助雷射以光學方式再現資料。上述各項之組合亦包含於電腦可讀媒體之範疇內。 提供本文中之說明以使得熟習此項技術者能夠形成或使用本發明。熟習此項技術者將易於明瞭對本發明之各種修改,且本文中所界定之通用原理在不背離本發明之範疇之情況下可應用於其他變化形式。因此,本發明不限於本文中所闡述之實例及設計,而是被賦予與本文中所揭示之原理及新穎特徵相一致之最寬泛範疇。
5-5‧‧‧線
10-10‧‧‧線
100‧‧‧記憶體裝置
102‧‧‧二維記憶體陣列/說明性陣列
105‧‧‧記憶體胞元/目標記憶體胞元
105-a‧‧‧記憶體胞元/目標記憶體胞元/頂部層組記憶體胞元/底部層組記憶體胞元
105-b‧‧‧記憶體胞元/特定記憶體胞元/選定記憶體胞元/非選定記憶體胞元
110‧‧‧字線
110-a‧‧‧字線/經致能字線
110-b‧‧‧字線
115‧‧‧數位線/位元線
115-a‧‧‧數位線
115-b‧‧‧位元線
120‧‧‧列解碼器
120-a‧‧‧列解碼器
125‧‧‧感測組件
125-a‧‧‧感測組件
126‧‧‧感測組件
126-a‧‧‧感測組件
130‧‧‧行解碼器
130-a‧‧‧行解碼器
135‧‧‧輸入/輸出
135-a‧‧‧輸入/輸出
140‧‧‧記憶體控制器
140-a‧‧‧記憶體控制器
200‧‧‧實例性記憶體裝置/記憶體裝置
205‧‧‧三維記憶體陣列/說明性陣列/記憶體陣列
210‧‧‧記憶體胞元堆疊
300‧‧‧記憶體陣列
305-a‧‧‧電極
305-b‧‧‧電極
305-c‧‧‧電極
310‧‧‧邏輯儲存組件
315‧‧‧基板
320‧‧‧選擇組件
400‧‧‧記憶體裝置
410‧‧‧記憶體部分
415‧‧‧控制電路部分/部分
420‧‧‧核心部分
425‧‧‧界限部分/部分
430‧‧‧記憶體塊
430-1至430-N‧‧‧記憶體塊
435-1‧‧‧界限塊
435-2‧‧‧界限塊
435-3‧‧‧界限塊
435-4‧‧‧界限塊
440‧‧‧第二界限塊
445‧‧‧第一尺寸
450‧‧‧第二尺寸
455‧‧‧第一尺寸/尺寸
460‧‧‧第二尺寸/尺寸
465‧‧‧第一尺寸/尺寸
470‧‧‧第二尺寸/尺寸
500‧‧‧剖面圖
505‧‧‧基板層
510‧‧‧記憶體胞元
515-1‧‧‧第一層組/層組
515-2‧‧‧第二層組/層組
515-N‧‧‧層組
600‧‧‧記憶體塊組態/組態
605‧‧‧第一組態/組態
610‧‧‧第二組態/組態
615‧‧‧行線解碼器/解碼器/額外行線解碼器/行解碼器
620、620-a、620-b‧‧‧列線解碼器/解碼器/列解碼器
625、625-a、625-b‧‧‧列線解碼器/解碼器/列解碼器
630‧‧‧感測放大器
635‧‧‧感測放大器
700‧‧‧記憶體塊
702‧‧‧俯視圖
704‧‧‧剖面圖
705-a、705-b、705-c‧‧‧列線
710-a、710-b‧‧‧列線
715‧‧‧端部
720‧‧‧區域
740‧‧‧觸點
745‧‧‧觸點
750‧‧‧支援電路組件
800‧‧‧界限塊組態
805‧‧‧第一組態/組態
810‧‧‧第二組態/組態
900‧‧‧記憶體裝置
905‧‧‧記憶體部分
910‧‧‧界限部分/界限塊
915‧‧‧界限塊
915-1‧‧‧第一界限塊/界限塊
915-2‧‧‧界限塊
920‧‧‧第一尺寸/尺寸
930‧‧‧邊界/第一邊界
935‧‧‧邊界/第二邊界
940‧‧‧邊界/第三邊界
945‧‧‧邊界/第四邊界
950‧‧‧邊界/第一邊界
955‧‧‧邊界/第二邊界
960‧‧‧邊界/第三邊界
965‧‧‧邊界/第四邊界
1000‧‧‧剖面圖
1100‧‧‧界限塊組態
1200‧‧‧記憶體部分
1210‧‧‧區域
1215‧‧‧存取線
1300‧‧‧記憶體部分
1305‧‧‧第一記憶體部分
1310‧‧‧第二記憶體部分/記憶體部分
1400‧‧‧記憶體部分
1405‧‧‧行線
1500‧‧‧記憶體部分
1505‧‧‧區
1510‧‧‧相交點
1515‧‧‧相交點
1600‧‧‧方塊圖
1605‧‧‧記憶體陣列
1610‧‧‧記憶體胞元
1615‧‧‧記憶體控制器
1620‧‧‧字線
1625‧‧‧板線
1630‧‧‧參考組件
1635‧‧‧感測組件
1640‧‧‧數位線
1645‧‧‧鎖存器
1650‧‧‧加偏壓組件
1655‧‧‧定時組件
1660‧‧‧參考線
1665‧‧‧感測控制線
1700‧‧‧方塊圖
1715‧‧‧存取操作管理器
1720‧‧‧加偏壓組件
1725‧‧‧定時組件
1730‧‧‧記憶體胞元管理器
1735‧‧‧解碼器管理器
1740‧‧‧存取線管理器
1745‧‧‧部分管理器
1800‧‧‧系統
1805‧‧‧裝置
1810‧‧‧匯流排
1815‧‧‧存取操作管理器
1820‧‧‧記憶體胞元
1825‧‧‧基本輸入/輸出系統組件
1830‧‧‧處理器
1835‧‧‧輸入/輸出控制器
1840‧‧‧周邊組件
1845‧‧‧輸入
1850‧‧‧輸出
DL_1至DL_N‧‧‧數位線
WL_1至WL_M‧‧‧字線
WL_B1至WL_BM‧‧‧底部層組
WL_T1至WL_TM‧‧‧頂部層組
在本文中本發明係指且包含下圖: 圖1圖解說明根據本發明之實施例的支援交叉點架構之晶粒區域之有效利用之一記憶體裝置之一實例。 圖2圖解說明根據本發明之實施例的具有一記憶體胞元三維陣列的支援交叉點架構之晶粒區域之有效利用之一記憶體裝置之一實例。 圖3圖解說明根據本發明之實施例的支援交叉點架構之晶粒區域之有效利用之一記憶體陣列之一實例。 圖4圖解說明根據本發明之實施例的支援交叉點架構之晶粒區域之有效利用之一記憶體裝置之一實例。 圖5圖解說明沿著線5-5的圖4之記憶體裝置之一剖面之一實例。 圖6圖解說明根據本發明之實施例的支援交叉點架構之晶粒區域之有效利用之記憶體塊組態之一實例。 圖7圖解說明根據本發明之實施例的支援交叉點架構之晶粒區域之有效利用的含一群組記憶時間之一記憶體塊之一實例。 圖8圖解說明根據本發明之實施例的支援交叉點架構之晶粒區域之有效利用之界限塊組態之實例。 圖9圖解說明根據本發明之實施例的支援交叉點架構之晶粒區域之有效利用之一記憶體裝置之一實例。 圖10圖解說明沿著線10-10的圖9之記憶體裝置之一剖面之一實例。 圖11圖解說明根據本發明之實施例的支援交叉點架構之晶粒區域之有效利用之一界限塊組態之一實例。 圖12圖解說明根據本發明之實施例的支援交叉點架構之晶粒區域之有效利用之一記憶體部分之一實例。 圖13圖解說明根據本發明之實施例的支援交叉點架構之晶粒區域之有效利用之一記憶體部分之一實例。 圖14圖解說明根據本發明之實施例的支援交叉點架構之晶粒區域之有效利用之一記憶體部分之一實例。 圖15圖解說明根據本發明之實施例的支援交叉點架構之晶粒區域之有效利用之一記憶體部分之一實例。 圖16至圖17展示根據本發明之實施例的支援交叉點架構之晶粒區域之有效利用之一裝置之方塊圖。 圖18圖解說明根據本發明之實施例的支援交叉點架構之晶粒區域之有效利用的包含一記憶體控制器之一系統之一方塊圖。 圖19圖解說明根據本發明之實施例的支援交叉點架構之晶粒區域之有效利用之一方法。

Claims (34)

  1. 一種電子記憶體裝置,其包括:一基板層,其包括一核心部分、一界限部分及一控制電路部分,其中該核心部分包含具有一第一組態之第一複數個解碼器,該界限部分包含具有與該第一組態不同之一第二組態之第二複數個解碼器,且該控制電路部分不含有解碼器;及一記憶體胞元陣列,其與該基板層之該核心部分及與該界限部分的至少一部分重疊,其中該陣列之記憶體胞元係經由複數個存取線與該第一複數個解碼器及該第二複數個解碼器耦合。
  2. 如請求項1之裝置,其中:該第二複數個解碼器包含複數個行解碼器。
  3. 如請求項2之裝置,其中:該等行解碼器係與該陣列之與該界限部分重疊的記憶體胞元相關聯。
  4. 如請求項2之裝置,其中:該第二複數個解碼器包含複數個列解碼器。
  5. 如請求項1之裝置,其中:該第一複數個解碼器中之至少一個解碼器係與該記憶體胞元陣列之與該界限部分重疊之一記憶體胞元耦合。
  6. 如請求項1之裝置,其中:該第二複數個解碼器中之至少一個解碼器係與該陣列之與該界限部分重疊之一記憶體胞元耦合。
  7. 如請求項1之裝置,其中:該基板層之該核心部分包括各自包含一共同組件組態的複數個區段。
  8. 如請求項7之裝置,其中:該界限部分包括複數個區段,該複數個區段各自包含與該界限部分之其他區段相同之一組態,其中該界限部分之該等區段具有與該核心部分之該等區段不同之一組態。
  9. 如請求項8之裝置,其中:該核心部分之每一區段係由一第一方向上之一第一尺寸及一第二方向上之一第二尺寸界定,該第二方向正交於該第一方向;及該界限部分之每一區段係由該第一方向上之一第三尺寸及該第二方向上之一第四尺寸界定,其中該第三尺寸小於該第一尺寸,且該第四尺寸等於該第二尺寸。
  10. 如請求項8之裝置,其中:該界限部分之至少一個區段包含第一數目個解碼器,該第一數目個解碼器少於該核心部分之至少一個區段中所包含之第二數目個解碼器。
  11. 如請求項10之裝置,其中:該第一數目個解碼器少於該第二數目個解碼器之一半。
  12. 如請求項1之裝置,其中:該記憶體胞元陣列包含至少兩個記憶體胞元層組,一第一記憶體胞元層組係定位於該核心部分及該界限部分上方,且一第二記憶體胞元層組係定位於該第一記憶體胞元層組上方。
  13. 如請求項1之裝置,其中:該核心部分及該界限部分包括一陣列下CMOS(CuA)。
  14. 如請求項1之裝置,其中:該控制電路部分不含有列解碼器及行解碼器。
  15. 一種電子記憶體裝置,其包括:一基板層,其包括一核心部分、一界限部分及一控制電路部分,其中該核心部分包含具有一第一組態之第一複數個解碼器,該界限部分包含具有與該第一組態不同之一第二組態之第二複數個解碼器,且該控制電路部分不含有解碼器,其中該核心部分包括一第一邊界及經定位成與該第一邊界相對之一第二邊界,該第一邊界界定該核心部分與該控制電路部分之間之一第一界限,且該第二邊界界定該核心部分與該界限部分之間之一第二界限;及一記憶體胞元陣列,其包含:經定位於該基板層之該核心部分上方之一第一子組記憶體胞元,及經定位於該基板層之該界限部分上方之一第二子組記憶體胞元,其中該第一子組記憶體胞元係經由複數個存取線與該第一複數個解碼器耦合,且該第二子組記憶體胞元係經由複數個存取線與該第二複數個解碼器耦合。
  16. 如請求項15之裝置,其中:該核心部分進一步包括:一第三邊界,其界定該核心部分與該控制電路部分之間之一第三界限;且該裝置進一步包括經定位成與該第三邊界相對之一第四邊界,該第四邊界界定該核心部分與該控制電路部分之間之一第四界限。
  17. 如請求項15之裝置,進一步包括:一子組存取線,其跨越由該核心部分之該第二邊界界定之該第二界限而延伸,其中該子組存取線係與該第二子組記憶體胞元耦合。
  18. 如請求項15之裝置,其中:該第二複數個解碼器中之至少一者經組態以存取該第二子組記憶體胞元中之一記憶體胞元。
  19. 如請求項15之裝置,其中:該第一複數個解碼器中之至少一者經組態以存取該第二子組記憶體胞元中之一記憶體胞元。
  20. 如請求項15之裝置,其中:該基板層之該核心部分包括各自包含一共同組件組態之複數個區段。
  21. 如請求項15之裝置,其中:該界限部分包括:一第一界限邊界,其與該核心部分之該第二邊界協作以界定該界限部分與核心部分之間之該第二界限;及一第二界限邊界,其經定位成與該第一界限邊界相對,該第二界限邊界界定該界限部分與該控制電路部分之間之一第三界限。
  22. 如請求項21之裝置,進一步包括:複數個行解碼器,其係定位於該第二複數個解碼器中之每一列解碼器與該第二界限邊界之間。
  23. 如請求項15之裝置,進一步包括:一第一子組存取線,其終止於該第一邊界處且界定一第一長度,該第一長度小於一第二子組存取線之一第二長度。
  24. 如請求項15之裝置,進一步包括:一第三子組存取線,其係定位於該界限部分中,該第三子組存取線中之每一存取線終止於該控制電路部分處。
  25. 如請求項15之裝置,其中:該記憶體胞元陣列中之一主動記憶體胞元係耦合至一第一存取線及垂直於該第一存取線而延伸之一第二存取線。
  26. 一種電子記憶體裝置,其包括:一基板層,其包括一核心部分、一界限部分及一控制電路部分,其中該核心部分包含具有一第一組態之第一複數個解碼器,該界限部分包含具有與該第一組態不同之一第二組態之第二複數個解碼器,且該界限部分包括複數個行解碼器,且該控制電路部分不含有解碼器;及一記憶體胞元陣列,其係定位於該基板層之至少該核心部分上方,其中該記憶體胞元陣列中之記憶體胞元係經由複數個存取線與該第一複數個解碼器及該第二複數個解碼器耦合。
  27. 如請求項26之裝置,其中:該等行解碼器經組態以輔助存取經定位於該界限部分上方之記憶體胞元。
  28. 如請求項27之裝置,進一步包括:該記憶體胞元陣列之一子組,其經定位於該基板層之該界限部分上方,且其中該等行解碼器係耦合至經定位於該界限部分上方之該記憶體胞元陣列之該子組。
  29. 一種電子記憶體裝置,其包括:一基板層,其包括一核心部分、一界限部分及一控制電路部分,其中該核心部分包含具有一第一組態之第一複數個解碼器,該界限部分包含具有與該第一組態不同之一第二組態之第二複數個解碼器,且該控制電路部分不含有解碼器;一記憶體胞元陣列,其與該基板層之該核心部分及與該界限部分之至少一部分重疊,其中該陣列中之記憶體胞元係經由複數個存取線與該第一複數個解碼器及該第二複數個解碼器耦合;一控制器,其與該基板層及該記憶體胞元陣列進行電子通信,其中該控制器係可操作以:識別將在一存取操作期間存取之該記憶體胞元陣列之一區;判定該記憶體胞元陣列之該所識別區包含經定位於該基板層之該界限部分上方之記憶體胞元;且使用該第一複數個或該第二複數個中之解碼器,至少部分地基於該判定來對該所識別區之一部分且經定位於該基板層之該界限部分上方之該等記憶體胞元執行該存取操作。
  30. 一種方法,其包括:識別與一基板層之一界限部分重疊之一記憶體胞元陣列中之至少一個胞元,其中該陣列係經由存取線耦合至一核心部分及該界限部分之解碼器,其中該基板層包含不含有解碼器之一控制電路部分,其中該基板層之該界限部分包括各自包含與該界限部分之其他區段相同之一組件組態的複數個區段,且其中該界限部分之該等區段具有與該核心部分之該等區段不同之一組件組態;及使用該界限部分之一解碼器來存取該至少一個胞元。
  31. 如請求項30之方法,其中:存取該至少一個胞元包括:啟動經耦合於該至少一個胞元與該界限部分之一解碼器之間之一存取線。
  32. 如請求項30之方法,其中:存取該至少一個胞元包括:存取與該基板層之該核心部分重疊之該記憶體胞元陣列之一第一部分,及存取與該基板層之該界限部分重疊之該記憶體胞元陣列之一第二部分。
  33. 如請求項30之方法,其中:該基板層之該核心部分包括各自包含一共同組件組態的複數個區段。
  34. 如請求項30之方法,其中:存取該至少一個胞元包括:啟動經耦合至該至少一個胞元及該界限部分之該解碼器之一存取線,該存取線比經耦合至該核心部分之一解碼器之一存取線短。
TW107105123A 2017-02-16 2018-02-13 記憶體晶粒區域之有效利用 TWI663606B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US15/434,395 2017-02-16
US15/434,395 US10347333B2 (en) 2017-02-16 2017-02-16 Efficient utilization of memory die area

Publications (2)

Publication Number Publication Date
TW201839762A TW201839762A (zh) 2018-11-01
TWI663606B true TWI663606B (zh) 2019-06-21

Family

ID=63105396

Family Applications (1)

Application Number Title Priority Date Filing Date
TW107105123A TWI663606B (zh) 2017-02-16 2018-02-13 記憶體晶粒區域之有效利用

Country Status (8)

Country Link
US (4) US10347333B2 (zh)
EP (1) EP3583627A4 (zh)
JP (2) JP6905067B2 (zh)
KR (1) KR102097257B1 (zh)
CN (1) CN110291641B (zh)
SG (1) SG11201907437UA (zh)
TW (1) TWI663606B (zh)
WO (1) WO2018151987A1 (zh)

Families Citing this family (35)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10490251B2 (en) 2017-01-30 2019-11-26 Micron Technology, Inc. Apparatuses and methods for distributing row hammer refresh events across a memory device
US10347333B2 (en) * 2017-02-16 2019-07-09 Micron Technology, Inc. Efficient utilization of memory die area
US9792958B1 (en) 2017-02-16 2017-10-17 Micron Technology, Inc. Active boundary quilt architecture memory
WO2018173851A1 (ja) * 2017-03-24 2018-09-27 ソニーセミコンダクタソリューションズ株式会社 記憶装置
KR102462503B1 (ko) * 2017-11-27 2022-11-02 삼성전자주식회사 수직형 구조를 가지는 불휘발성 메모리 장치 및 이를 포함하는 메모리 시스템
US11211403B2 (en) 2017-11-27 2021-12-28 Samsung Electronics Co., Ltd. Nonvolatile memory device having a vertical structure and a memory system including the same
US11017833B2 (en) 2018-05-24 2021-05-25 Micron Technology, Inc. Apparatuses and methods for pure-time, self adopt sampling for row hammer refresh sampling
US10573370B2 (en) 2018-07-02 2020-02-25 Micron Technology, Inc. Apparatus and methods for triggering row hammer address sampling
US10685696B2 (en) 2018-10-31 2020-06-16 Micron Technology, Inc. Apparatuses and methods for access based refresh timing
CN113168861B (zh) 2018-12-03 2024-05-14 美光科技公司 执行行锤刷新操作的半导体装置
CN117198356A (zh) * 2018-12-21 2023-12-08 美光科技公司 用于目标刷新操作的时序交错的设备和方法
US10957377B2 (en) 2018-12-26 2021-03-23 Micron Technology, Inc. Apparatuses and methods for distributed targeted refresh operations
US11367681B2 (en) * 2019-01-24 2022-06-21 Micron Technology, Inc. Slit oxide and via formation techniques
US11615831B2 (en) 2019-02-26 2023-03-28 Micron Technology, Inc. Apparatuses and methods for memory mat refresh sequencing
US11227649B2 (en) 2019-04-04 2022-01-18 Micron Technology, Inc. Apparatuses and methods for staggered timing of targeted refresh operations
US11069393B2 (en) 2019-06-04 2021-07-20 Micron Technology, Inc. Apparatuses and methods for controlling steal rates
US10978132B2 (en) 2019-06-05 2021-04-13 Micron Technology, Inc. Apparatuses and methods for staggered timing of skipped refresh operations
US11302374B2 (en) 2019-08-23 2022-04-12 Micron Technology, Inc. Apparatuses and methods for dynamic refresh allocation
US11302377B2 (en) 2019-10-16 2022-04-12 Micron Technology, Inc. Apparatuses and methods for dynamic targeted refresh steals
US11088170B2 (en) * 2019-11-25 2021-08-10 Sandisk Technologies Llc Three-dimensional ferroelectric memory array including integrated gate selectors and methods of forming the same
JP2021153080A (ja) * 2020-03-24 2021-09-30 キオクシア株式会社 半導体記憶装置
US11790970B2 (en) 2020-07-14 2023-10-17 Micron Technology, Inc. 3D quilt memory array for FeRAM and DRAM
US11309010B2 (en) 2020-08-14 2022-04-19 Micron Technology, Inc. Apparatuses, systems, and methods for memory directed access pause
US11348631B2 (en) 2020-08-19 2022-05-31 Micron Technology, Inc. Apparatuses, systems, and methods for identifying victim rows in a memory device which cannot be simultaneously refreshed
US11380382B2 (en) 2020-08-19 2022-07-05 Micron Technology, Inc. Refresh logic circuit layout having aggressor detector circuit sampling circuit and row hammer refresh control circuit
US11557331B2 (en) 2020-09-23 2023-01-17 Micron Technology, Inc. Apparatuses and methods for controlling refresh operations
US11222686B1 (en) 2020-11-12 2022-01-11 Micron Technology, Inc. Apparatuses and methods for controlling refresh timing
US11264079B1 (en) 2020-12-18 2022-03-01 Micron Technology, Inc. Apparatuses and methods for row hammer based cache lockdown
JP2022133577A (ja) * 2021-03-02 2022-09-14 キオクシア株式会社 メモリデバイス、メモリシステム、及びメモリデバイスの製造方法
US11475947B1 (en) 2021-04-15 2022-10-18 Micron Technology, Inc. Decoding architecture for memory tiles
US11587606B2 (en) 2021-04-15 2023-02-21 Micron Technology, Inc. Decoding architecture for memory devices
US11894103B2 (en) 2021-04-15 2024-02-06 Micron Technology, Inc. Decoding architecture for word line tiles
FR3124891A1 (fr) * 2021-06-30 2023-01-06 Stmicroelectronics (Crolles 2) Sas Mémoire à changement de phase
US11482266B1 (en) 2021-07-26 2022-10-25 Micron Technology, Inc. Edgeless memory clusters
CN117766003A (zh) * 2022-09-19 2024-03-26 长鑫存储技术有限公司 存储器及存储系统

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20020163834A1 (en) * 2000-08-14 2002-11-07 Scheuerlein Roy E. Integrated systems using vertically-stacked three-dimensional memory cells
US20050105371A1 (en) * 1998-11-16 2005-05-19 Johnson Mark G. Integrated circuit incorporating three-dimensional memory array with dual opposing decoder arrangement
US20060133186A1 (en) * 2004-12-21 2006-06-22 Klaus Hummler Memory access using multiple activated memory cell rows
US7551477B2 (en) * 2007-09-26 2009-06-23 Sandisk Corporation Multiple bit line voltages based on distance
US9355718B2 (en) * 2012-10-12 2016-05-31 Micron Technology, Inc. Metallization scheme for integrated circuit
US20160268268A1 (en) * 2015-03-12 2016-09-15 Kabushiki Kaisha Toshiba Semiconductor memory device

Family Cites Families (45)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR0148130B1 (ko) * 1992-05-18 1998-09-15 강진구 블럭킹아티팩트를 억제시키는 부호화/복호화 방법 및 그 장치
KR100311035B1 (ko) 1997-11-21 2002-02-28 윤종용 효율적으로 배치된 패드들을 갖는 반도체 메모리 장치
US6034882A (en) * 1998-11-16 2000-03-07 Matrix Semiconductor, Inc. Vertically stacked field programmable nonvolatile memory and method of fabrication
US6567287B2 (en) * 2001-03-21 2003-05-20 Matrix Semiconductor, Inc. Memory device with row and column decoder circuits arranged in a checkerboard pattern under a plurality of memory arrays
JP2002299575A (ja) * 2001-03-29 2002-10-11 Toshiba Corp 半導体記憶装置
JP3659205B2 (ja) 2001-08-30 2005-06-15 セイコーエプソン株式会社 不揮発性半導体記憶装置及びその駆動方法
US7112994B2 (en) 2002-07-08 2006-09-26 Viciciv Technology Three dimensional integrated circuits
US7057914B2 (en) * 2002-08-02 2006-06-06 Unity Semiconductor Corporation Cross point memory array with fast access time
US7335906B2 (en) * 2003-04-03 2008-02-26 Kabushiki Kaisha Toshiba Phase change memory device
DE602004027844D1 (de) * 2004-05-03 2010-08-05 Unity Semiconductor Corp Nichtflüchtiger programmierbarer speicher
JP4575181B2 (ja) * 2005-01-28 2010-11-04 株式会社東芝 スピン注入磁気ランダムアクセスメモリ
US7359279B2 (en) * 2005-03-31 2008-04-15 Sandisk 3D Llc Integrated circuit memory array configuration including decoding compatibility with partial implementation of multiple memory layers
US7872892B2 (en) 2005-07-05 2011-01-18 Intel Corporation Identifying and accessing individual memory devices in a memory channel
US20070132049A1 (en) * 2005-12-12 2007-06-14 Stipe Barry C Unipolar resistance random access memory (RRAM) device and vertically stacked architecture
JP4942576B2 (ja) 2007-07-20 2012-05-30 三洋電機株式会社 携帯電話の充電台
WO2009031336A1 (ja) 2007-09-07 2009-03-12 Nec Corporation 半導体素子
KR100935936B1 (ko) 2007-09-12 2010-01-11 삼성전자주식회사 적층 메모리 장치
US7750430B2 (en) 2007-10-31 2010-07-06 Hynix Semiconductor Inc. Semiconductor device and method for fabricating the same
JP4709868B2 (ja) * 2008-03-17 2011-06-29 株式会社東芝 半導体記憶装置
JP5085446B2 (ja) 2008-07-14 2012-11-28 株式会社東芝 三次元メモリデバイス
JP5322533B2 (ja) 2008-08-13 2013-10-23 株式会社東芝 不揮発性半導体記憶装置、及びその製造方法
US20180122686A1 (en) * 2009-04-14 2018-05-03 Monolithic 3D Inc. 3d semiconductor device and structure
JP5180913B2 (ja) * 2009-06-02 2013-04-10 シャープ株式会社 不揮発性半導体記憶装置
JP4987927B2 (ja) 2009-09-24 2012-08-01 株式会社東芝 半導体記憶装置
US8638584B2 (en) 2010-02-02 2014-01-28 Unity Semiconductor Corporation Memory architectures and techniques to enhance throughput for cross-point arrays
WO2012029638A1 (en) * 2010-09-03 2012-03-08 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device
TWI539453B (zh) * 2010-09-14 2016-06-21 半導體能源研究所股份有限公司 記憶體裝置和半導體裝置
US8699261B2 (en) 2011-08-02 2014-04-15 Panasonic Corporation Variable resistance nonvolatile memory device and driving method thereof
US8873271B2 (en) * 2011-08-14 2014-10-28 International Business Machines Corporation 3D architecture for bipolar memory using bipolar access device
US9076505B2 (en) 2011-12-09 2015-07-07 Semiconductor Energy Laboratory Co., Ltd. Memory device
US8841649B2 (en) * 2012-08-31 2014-09-23 Micron Technology, Inc. Three dimensional memory array architecture
US8891280B2 (en) 2012-10-12 2014-11-18 Micron Technology, Inc. Interconnection for memory electrodes
US9190144B2 (en) 2012-10-12 2015-11-17 Micron Technology, Inc. Memory device architecture
US9224635B2 (en) * 2013-02-26 2015-12-29 Micron Technology, Inc. Connections for memory electrode lines
US9406362B2 (en) * 2013-06-17 2016-08-02 Micron Technology, Inc. Memory tile access and selection patterns
WO2015065443A1 (en) * 2013-10-31 2015-05-07 Hewlett-Packard Development Company, L.P. Three dimensional resistive memory architectures
US9543515B2 (en) 2013-11-07 2017-01-10 Intel Corporation Electrode materials and interface layers to minimize chalcogenide interface resistance
WO2015090387A1 (en) * 2013-12-18 2015-06-25 Telefonaktiebolaget L M Ericsson (Publ) Methods, decoder and encoder for managing video sequences
KR20170057254A (ko) * 2014-09-22 2017-05-24 소니 세미컨덕터 솔루션즈 가부시키가이샤 메모리 셀 유닛 어레이
US9711224B2 (en) * 2015-03-13 2017-07-18 Micron Technology, Inc. Devices including memory arrays, row decoder circuitries and column decoder circuitries
US9589611B2 (en) * 2015-04-01 2017-03-07 Semiconductor Energy Laboratory Co., Ltd. Memory device, semiconductor device, and electronic device
US10210915B2 (en) * 2016-06-10 2019-02-19 Semiconductor Energy Laboratory Co., Ltd. Memory device and semiconductor device including the same
AU2016412713B2 (en) 2016-06-28 2023-02-02 Schlumberger Technology B.V. Well testing systems and methods with mobile monitoring
US9792958B1 (en) * 2017-02-16 2017-10-17 Micron Technology, Inc. Active boundary quilt architecture memory
US10347333B2 (en) * 2017-02-16 2019-07-09 Micron Technology, Inc. Efficient utilization of memory die area

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20050105371A1 (en) * 1998-11-16 2005-05-19 Johnson Mark G. Integrated circuit incorporating three-dimensional memory array with dual opposing decoder arrangement
US20020163834A1 (en) * 2000-08-14 2002-11-07 Scheuerlein Roy E. Integrated systems using vertically-stacked three-dimensional memory cells
US20060133186A1 (en) * 2004-12-21 2006-06-22 Klaus Hummler Memory access using multiple activated memory cell rows
US7551477B2 (en) * 2007-09-26 2009-06-23 Sandisk Corporation Multiple bit line voltages based on distance
US9355718B2 (en) * 2012-10-12 2016-05-31 Micron Technology, Inc. Metallization scheme for integrated circuit
US20160268268A1 (en) * 2015-03-12 2016-09-15 Kabushiki Kaisha Toshiba Semiconductor memory device

Also Published As

Publication number Publication date
US11170850B2 (en) 2021-11-09
US10510407B2 (en) 2019-12-17
EP3583627A1 (en) 2019-12-25
JP2020514939A (ja) 2020-05-21
US20210183441A1 (en) 2021-06-17
US20190267083A1 (en) 2019-08-29
US20180233197A1 (en) 2018-08-16
WO2018151987A1 (en) 2018-08-23
TW201839762A (zh) 2018-11-01
US10896725B2 (en) 2021-01-19
EP3583627A4 (en) 2020-12-09
US20200066339A1 (en) 2020-02-27
US10347333B2 (en) 2019-07-09
JP6905067B2 (ja) 2021-07-21
CN110291641A (zh) 2019-09-27
JP2021122054A (ja) 2021-08-26
SG11201907437UA (en) 2019-09-27
KR102097257B1 (ko) 2020-04-06
KR20190108174A (ko) 2019-09-23
CN110291641B (zh) 2024-01-05

Similar Documents

Publication Publication Date Title
TWI663606B (zh) 記憶體晶粒區域之有效利用
KR102338201B1 (ko) 활성 경계 퀼트 아키텍처 메모리
CN108806746B (zh) 混合式交叉点存储器装置及其操作方法
JP6921260B2 (ja) 複数のパーティションを有するメモリデバイスにおけるメモリアクセス技法
KR20200090269A (ko) 임베디드 리프레시에 의한 드리프트 완화