TWI630607B - Memory device - Google Patents

Memory device Download PDF

Info

Publication number
TWI630607B
TWI630607B TW105142187A TW105142187A TWI630607B TW I630607 B TWI630607 B TW I630607B TW 105142187 A TW105142187 A TW 105142187A TW 105142187 A TW105142187 A TW 105142187A TW I630607 B TWI630607 B TW I630607B
Authority
TW
Taiwan
Prior art keywords
wiring layer
memory
memory device
voltage
layer
Prior art date
Application number
TW105142187A
Other languages
English (en)
Other versions
TW201820326A (zh
Inventor
片山明
Original Assignee
東芝記憶體股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 東芝記憶體股份有限公司 filed Critical 東芝記憶體股份有限公司
Publication of TW201820326A publication Critical patent/TW201820326A/zh
Application granted granted Critical
Publication of TWI630607B publication Critical patent/TWI630607B/zh

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/02Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements
    • G11C11/16Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements using elements in which the storage effect is based on magnetic spin effect
    • G11C11/165Auxiliary circuits
    • G11C11/1673Reading or sensing circuits or methods
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/02Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements
    • G11C11/16Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements using elements in which the storage effect is based on magnetic spin effect
    • G11C11/165Auxiliary circuits
    • G11C11/1695Protection circuits or methods
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/02Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements
    • G11C11/16Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements using elements in which the storage effect is based on magnetic spin effect
    • G11C11/165Auxiliary circuits
    • G11C11/1697Power supply circuits
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C13/00Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00
    • G11C13/0002Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00 using resistive RAM [RRAM] elements
    • G11C13/0021Auxiliary circuits
    • G11C13/0033Disturbance prevention or evaluation; Refreshing of disturbed memory data
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C13/00Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00
    • G11C13/0002Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00 using resistive RAM [RRAM] elements
    • G11C13/0021Auxiliary circuits
    • G11C13/004Reading or sensing circuits or methods
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C13/00Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00
    • G11C13/0002Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00 using resistive RAM [RRAM] elements
    • G11C13/0021Auxiliary circuits
    • G11C13/004Reading or sensing circuits or methods
    • G11C2013/0054Read is performed on a reference element, e.g. cell, and the reference sensed value is used to compare the sensed value of the selected cell
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C2207/00Indexing scheme relating to arrangements for writing information into, or reading information out from, a digital store
    • G11C2207/002Isolation gates, i.e. gates coupling bit lines to the sense amplifier
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C2213/00Indexing scheme relating to G11C13/00 for features not covered by this group
    • G11C2213/70Resistive array aspects
    • G11C2213/79Array wherein the access device being a transistor
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C2213/00Indexing scheme relating to G11C13/00 for features not covered by this group
    • G11C2213/70Resistive array aspects
    • G11C2213/82Array having, for accessing a cell, a word line, a bit line and a plate or source line receiving different potentials

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Mram Or Spin Memory Techniques (AREA)
  • Semiconductor Memories (AREA)
  • Hall/Mr Elements (AREA)

Abstract

根據實施形態,記憶裝置包含:記憶胞陣列,其具有複數個記憶胞;產生電路,其產生參照電流;感測放大器,其比較流通於記憶胞之胞電流、與上述參照電流,而檢測上述記憶胞所記憶之資料;第1箝位電晶體,其連接於上述感測放大器之第1輸入端子與上述記憶胞之間;第2箝位電晶體,其連接於上述感測放大器之第2輸入端子與上述產生電路之間;第1配線層,其連接於上述第1箝位電晶體之閘極,且於第1方向延伸;第2配線層,其連接於上述第2箝位電晶體之閘極,於上述第1方向延伸,且與上述第1配線層相鄰配置;及第1屏蔽線,其與上述第1配線層及上述第2配線層中之1者相鄰配置,於上述第1方向延伸,且被施加固定電壓。上述第1配線層與上述第2配線層之第1間隔窄於上述第1配線層及上述第2配線層中之1者與上述第1屏蔽線之第2間隔。

Description

記憶裝置
本發明之實施形態係關於一種記憶裝置。
作為半導體記憶裝置之一種,已知有電阻變化型記憶體。又,作為電阻變化型記憶體之一種,已知有MRAM(magnetoresistive random access memory:磁阻隨機存取記憶體)。MRAM係於記憶資訊之記憶胞使用具有磁阻效應(magnetoresistive effect)之磁阻元件之記憶體器件。於MRAM之寫入方式中,有旋轉注入寫入方式。該旋轉注入寫入方式由於具有磁性體之尺寸越小,磁化反轉所需之旋轉注入電流越小之性質,故有利於高積體化、低消耗電力化、及高性能化。
本發明之實施形態係提供一種可抑制讀出餘裕之劣化之記憶裝置。 實施形態之記憶裝置具備: 記憶胞陣列,其具有複數個記憶胞; 產生電路,其產生參照電流; 感測放大器,其比較流通於記憶胞之胞電流、與上述參照電流,而檢測上述記憶胞記憶之資料; 第1箝位電晶體,其連接於上述感測放大器之第1輸入端子與上述記憶胞之間; 第2箝位電晶體,其連接於上述感測放大器之第2輸入端子與上述產生電路之間; 第1配線層,其連接於上述第1箝位電晶體之閘極,且於第1方向延伸; 第2配線層,其連接於上述第2箝位電晶體之閘極,於上述第1方向延伸,且與上述第1配線層相鄰配置;及 第1屏蔽線,其與上述第1配線層及上述第2配線層中之1者相鄰配置,於上述第1方向延伸,且被施加固定電壓;且 上述第1配線層與上述第2配線層之第1間隔窄於上述第1配線層及上述第2配線層中之1者與上述第1屏蔽線之第2間隔。
於以下參照圖式對實施形態進行說明。另,於以下之說明中,對具有相同之功能及構成之構成要件標註相同符號,且僅於必要時進行重複說明。圖式為模式性或概念性者,各圖式之尺寸及比例等未必與實物相同。各實施形態係例示用以將該實施形態之技術思想具體化之裝置或方法者,實施形態之技術思想並非將構成零件之材質、形狀、構造、配置等特定於下述者。 於以下之實施形態中,作為半導體記憶裝置,舉出電阻變化型記憶體之一種即MRAM(magnetoresistive random access memory)為例進行說明。 [第1實施形態] [1] 半導體記憶裝置之構成 圖1係第1實施形態之半導體記憶裝置(MRAM)10之方塊圖。半導體記憶裝置10具備記憶體單元11、列解碼器12、行解碼器13、行控制電路14、輸入輸出電路(I/O電路)15、位址暫存器17、控制器(主控制電路)18、及電壓產生電路19。 記憶體單元11具備複數個記憶胞MC。各記憶胞MC包含作為記憶元件之MTJ(magnetic tunnel junction:磁穿隧結)元件。關於記憶胞MC之具體構成見後述。 於記憶體單元11,配設有於列方向上延伸之複數條字元線WL、於與列方向交叉之行方向上延伸之複數條位元線BL、及於行方向上延伸之複數條源極線SL。記憶胞MC連接於1條字元線WL、1條位元線BL、及1條源極線SL。 列解碼器12連接於複數條字元線WL。列解碼器12自位址暫存器17接收列位址。列解碼器12將列位址解碼,且基於解碼信號(列選擇信號)選擇字元線WL。列解碼器12例如具備驅動字元線WL之驅動器(未圖示)。 行解碼器13自位址暫存器17接收行位址。行解碼器13將行位址解碼,並將解碼信號(行選擇信號)送至行控制電路14。 行控制電路14連接於複數條位元線BL、及複數條源極線SL。行控制電路14對所選擇之行,進行資料之讀出、資料之寫入、及資料之抹除。行控制電路14包含感測放大器(讀出電路)、及寫入驅動器(寫入電路)等。關於行控制電路14之具體構成見後述。 輸入輸出電路15經由輸入輸出端子I/O,與外部裝置連接。輸入輸出電路15於與外部裝置之間,進行資料之交接。輸入輸出電路15與行控制電路14之間之資料之交接係經由匯流排16進行。匯流排16係雙向資料匯流排。 控制器18控制半導體記憶裝置10之整體動作。控制器18自外部裝置(主機控制器等)接收各種外部控制信號,例如、晶片賦能信號/CE、位址閂鎖賦能信號ALE、指令閂鎖賦能信號CLE、寫入賦能信號/WE、及讀出賦能信號/RE。標註於信號名之“/”表示活性低。 控制器18基於該等外部控制信號,識別自輸入輸出端子I/O供給之位址Add與指令Com。且,控制器18將位址Add經由位址暫存器17傳送至列解碼器12及行解碼器13。又,控制器18將指令Com解碼。控制器18按照外部控制信號及指令,進行資料之讀出、及資料之寫入、及資料之抹除相關之各者之序列控制。 電壓產生電路19產生各動作所需之內部電壓(例如、包含自電源電壓升壓之電壓)。電壓產生電路19係由控制器18控制,而產生所需之電壓。 [1-1] 記憶體單元11之構成 圖2係顯示圖1所示之記憶體單元11之一例之方塊圖。記憶體單元11具備複數個記憶庫20。於圖2中,作為一例顯示4個記憶庫20-0~20-3。另,於本實施形態之說明中,於無須特別區分複數個記憶庫20-0~20-3之情形時,省略子序號而記載,關於該無子序號之記載之說明係對複數個記憶庫20-0~20-3之各者共通。對於其他附有子序號之參照符號亦同樣地處理。於本實施形態中,可按記憶庫20單位,進行資料之讀出、資料之寫入、及資料之抹除。 [1-2] 行控制電路14之構成 圖3係圖1所示之行控制電路14之方塊圖。於圖3中,顯示將字元線及源極線層次化之構成例,但記憶胞與字元線及源極線之對應關係可任意地設定。 記憶庫20具備複數個記憶體區塊MB0~MBj。“j”為1以上之整數。各記憶體區塊MB具備配置成矩陣狀之複數個記憶胞MC。於記憶體區塊MB,配設有複數條字元線WL(WL0~WLn)、複數條位元線BL、及複數條源極線SL。“n”為1以上之整數。 行控制電路14具備行選擇電路21-0~21-j、行選擇電路22-0~22-j、寫入驅動器23-0~23-j、感測放大器24-0~24-j、電流槽電路25-0~25-j、及資料緩衝器26-0~26-j。 行選擇電路21連接於配設於記憶體區塊MB之複數條位元線BL。行選擇電路21基於來自行解碼器13之行選擇信號,選擇1條位元線BL。行選擇電路21將所選擇之位元線BL連接於全域位元線GBL。 行選擇電路22連接於配設於記憶體區塊MB之複數條源極線SL。行選擇電路22基於來自行解碼器13之行選擇信號,選擇1條源極線SL。行選擇電路21將所選擇之源極線SL連接於全域源極線GSL。 寫入驅動器23連接於全域位元線GBL及全域源極線GSL。於寫入動作中,寫入驅動器23藉由於所選擇之記憶胞中流通電流,而對選擇記憶胞寫入資料。 感測放大器24連接於全域位元線GBL,電流槽電路25連接於全域源極線GSL。於讀出動作中,電流槽電路25提取流通於全域源極線GSL之電流。例如,電流槽電路25對全域源極線GSL施加接地電壓VSS。於讀出動作中,感測放大器24藉由檢測流通於所選擇之記憶胞之電流,而讀出儲存於記憶胞之資料。 資料緩衝器26於寫入動作中,暫時儲存應寫入記憶胞之寫入資料。資料緩衝器26於讀出動作中,暫時儲存自記憶胞讀出之讀出資料。 [1-3] 記憶體區塊MB之構成 圖4係圖3所示之記憶體區塊MB之電路圖。 於記憶體區塊MB中,配設有於列方向上延伸之複數條字元線WL(WL0~WLn)、於與列方向交叉之行方向上延伸之複數條位元線BL(BL0~BLm)、及於行方向上延伸之複數條源極線SL(SL0~SLm)。“m”為1以上之整數。複數條位元線BL與複數條源極線SL係交替地配設。 記憶胞MC包含作為記憶元件之MTJ(magnetic tunnel junction)元件27、及胞電晶體(選擇電晶體)28。MTJ元件27係藉由電阻狀態之變化而記憶資料,且例如可藉由電流而重寫資料之磁阻元件(磁阻效應元件)。胞電晶體28例如由n通道MOS(metal oxide semiconductor:金屬氧化物半導體)電晶體構成。 MTJ元件27之一端連接於位元線BL,其另一端連接於胞電晶體28之汲極。胞電晶體28之閘極連接於字元線WL,其源極連接於源極線SL。 [1-4] MTJ元件27之構成 其次,對MTJ元件27之構成之一例進行說明。圖5係圖4所示之MTJ元件27之剖視圖。 MTJ元件27係依序積層下部電極27A、記憶層(自由層)27B、非磁性層(穿隧障壁層)27C、參照層(固定層)27D、及上部電極27E而構成。例如,下部電極27A電性連接於胞電晶體28,上部電極27E電性連接於位元線BL。另,記憶層27B與參照層27D之積層順序亦可逆轉。 記憶層27B及參照層27D分別由強磁性材料構成。穿隧障壁層27C例如由MgO等絕緣材料構成。 記憶層27B及參照層27D分別具有例如垂直方向之磁異向性,其等之容易磁化方向係垂直方向。此處,垂直方向之磁異向性表示磁化方向相對於膜面(上表面或下表面)成為垂直或大致垂直。大致垂直包含殘留磁化之方向相對於膜面,位於45°<θ≦90°之範圍內。另,記憶層27B及參照層27D之磁化方向亦可為面內方向。 記憶層27B係磁化方向可變(反轉)。“磁化方向可變”係指,於在MTJ元件27流通特定之寫入電流之情形時,記憶層27B之磁化方向可變化。參照層27D係磁化方向不變(固定)。“磁化方向不變”係指,於在MTJ元件27流通特定之寫入電流之情形時,參照層27D之磁化方向不變化。 參照層27D設定為具有較記憶層27B足夠大之垂直磁異向性能量(或頑磁性)。磁異向性之設定可藉由調整磁性層之材料、面積、及膜厚而實現。以如此方式,減小記憶層27B之磁化反轉電流,而使參照層27D之磁化反轉電流大於記憶層27B之磁化反轉電流。藉此,可實現如下之MTJ元件27,其具備相對於特定之寫入電流,磁化方向可變之記憶層27B與磁化方向不變之參照層27D。 於本實施形態中,使用於MTJ元件27直接流通寫入電流,而藉由該寫入電流控制MTJ元件27之磁化狀態之旋轉注入寫入方式。MTJ元件27根據記憶層27B與參照層27D之磁化之相對關係是平行還是反向平行,而可採取低電阻狀態與高電阻狀態之任一者。即,MTJ元件27係可變電阻元件。 若對MTJ元件27,流通自記憶層27B朝向參照層27D之寫入電流,則記憶層27B與參照層27D之磁化之相對關係變成平行。於該平行狀態之情形時,MTJ元件27之電阻值變成最低,而MTJ元件27被設定為低電阻狀態。將MTJ元件27之低電阻狀態例如規定為資料“0”。 另一方面,若對MTJ元件27,流通自參照層27D朝向記憶層27B之寫入電流,則記憶層27B與參照層27D之磁化之相對關係變成反向平行。於該反向平行狀態之情形時,MTJ元件27之電阻值變成最高,而MTJ元件27被設定為高電阻狀態。將MTJ元件27之高電阻狀態例如規定為資料“1”。 藉此,可將MTJ元件27用作可記憶1位元資料(2值資料)之記憶元件。MTJ元件27之電阻狀態與資料之分配可任意地設定。 於自MTJ元件27讀出資料之情形時,對MTJ元件27施加讀出電壓,並基於此時流通於MTJ元件27之讀出電流而檢測MTJ元件27之電阻值。該讀出電流係設定為較藉由旋轉注入而磁化反轉之臨限值足夠小之值。 [1-5] 感測放大器24之構成 圖6係圖3所示之感測放大器24之電路圖。於圖6中顯示電流檢測型感測放大器之構成例,但並未限定於此,亦可使用電壓檢測型感測放大器。感測放大器24具備P通道MOS電晶體PM1~PM6、及N通道MOS電晶體NM1~NM8。自控制器18供給控制感測放大器24之信號。 電晶體PM1與電晶體NM1構成反相器電路。電晶體PM1之源極連接於電源端子VDD,其汲極連接於節點OUTb,其閘極連接於節點OUT。電晶體NM1之汲極連接於節點OUTb,其源極連接於節點IN1,其閘極連接於節點OUT。 電晶體PM2與電晶體NM2構成反相器電路。電晶體PM2之源極連接於電源端子VDD,其汲極連接於節點OUT,其閘極連接於節點OUTb。電晶體NM2之汲極連接於節點OUT,其源極連接於節點IN2,其閘極連接於節點OUTb。 電晶體NM3之汲極連接於節點IN1,其源極連接於接地端子VSS,對其閘極,輸入信號SEN2。電晶體NM4之汲極連接於節點IN2,其源極連接於接地端子VSS,對其閘極,輸入信號SEN2。 電晶體PM3之源極連接於電源端子VDD,其汲極連接於節點OUTb,對其閘極,輸入信號SEN1。電晶體PM4之源極連接於電源端子VDD,其汲極連接於節點OUT,對其閘極,輸入信號SEN1。 電晶體PM5、NM7構成傳送閘極。電晶體PM5、NM7之第1端子連接於節點OUTb,電晶體PM5、NM7之第2端子連接於資料緩衝器26。對電晶體PM5之閘極,輸入信號SOEb。對電晶體NM7之閘極,輸入信號SOE。信號SOEb係信號SOE之反轉信號。由電晶體PM5、NM7構成之傳送閘極於將信號SOE確立作高位準之情形時,將節點OUTb之資料傳送至資料緩衝器26。 電晶體PM6、NM8構成傳送閘極。電晶體PM6、NM8之第1端子連接於節點OUT,電晶體PM6、NM8之第2端子連接於資料緩衝器26。對電晶體PM6之閘極,輸入信號SOEb。對電晶體NM8之閘極,輸入信號SOE。由電晶體PM6、NM8構成之傳送閘極於將信號SOE確立作高位準之情形時,將節點OUT之資料傳送至資料緩衝器26。 電晶體NM5之汲極連接於節點IN1,其源極連接於箝位電晶體30之汲極,對其閘極,輸入信號REN。電晶體NM6之汲極連接於節點IN2,其源極連接於箝位電晶體31之汲極,對其閘極,輸入信號REN。 箝位電晶體30具有使流通於全域位元線GBL之胞電流Icell大致一定之功能,且具有防止胞電流Icell超過限制電流之功能。箝位電晶體30例如由N通道MOS電晶體構成。對箝位電晶體30之閘極,施加電壓Vclm1,其源極連接於全域位元線GBL。 全域位元線GBL經由行選擇電路21所包含之行選擇電晶體21A而連接於位元線BL。自行解碼器13對行選擇電晶體21A之閘極輸入行選擇信號CSL。 箝位電晶體31具有使流通於參照電流產生電路32之參照電流Iref大致一定之功能,且具有防止參照電流Iref超過限制電流之功能。箝位電晶體31例如由N通道MOS電晶體構成。對箝位電晶體31之閘極,施加電壓Vclm2,其源極連接於參照電流產生電路32。 參照電流產生電路32產生參照電流Iref。參照電流產生電路32例如包含固定電阻元件。參照電流Iref係為了判定記憶胞MC記憶之資料而使用。參照電流產生電路32所包含之固定電阻元件具有MTJ元件27之高電阻狀態與低電阻狀態之間之電阻值。藉此,將參照電流Iref設定於高電阻狀態之MTJ元件流通之胞電流、與低電阻狀態之MTJ元件流通之胞電流之間。參照電流產生電路32之一端連接於接地端子VSS。 [2] 配線構造 其次,對感測放大器24周邊之配線構造進行說明。圖7係說明感測放大器24周邊之配線構造之俯視圖。 於感測放大器24-0~24-j之第1輸入端子分別連接有胞電流用之箝位電晶體30-0~30-j。於感測放大器24-0~24-j之第2輸入端子分別連接有參照電流用之箝位電晶體31-0~31-j。 箝位電晶體30-0~30-j之閘極電性共通連接於在X方向上延伸之配線層40。自電壓產生電路19對配線層40施加箝位電壓Vclm1。配線層40係為了將箝位電壓Vclm1供給至箝位電晶體30-0~30-j而使用。 箝位電晶體31-0~31-j之閘極電性共通連接於在X方向上延伸之配線層41。自電壓產生電路19對配線層41施加箝位電壓Vclm2。配線層41係為了將箝位電壓Vclm2供給至箝位電晶體31-0~31-j而使用。即,於本實施形態中,設置有可個別地控制胞電流用之箝位電壓Vclm1、及參照電流用之箝位電壓Vclm2之配線構造。配線層41係於與X方向正交之Y方向上,與配線層40相鄰配置。 屏蔽配線層42、43於X方向上延伸,且以夾著配線層40、41之方式配置。屏蔽配線層42、43具有抑制於配線層40、41中產生雜訊之功能。此處言及之雜訊,包含因相鄰之2條配線之電容耦合而使得其中一配線之電壓變化引起另一配線之電壓變化之雜訊。 配線層40、41、及屏蔽配線層42、43例如以相同位準之配線層構成。配線層40、41、及屏蔽配線層42、43於Y方向上,藉由絕緣層絕緣。另,箝位電晶體30、31形成於半導體基板。於半導體基板上,設置有對應於複數位準之複數層配線層。配線層40、41、及屏蔽配線層42、43設置於複數位準之複數層配線層中之1個配線層。 自電壓產生電路19對屏蔽配線層42、43施加電源電壓VDD、或接地電壓VSS。藉此,與配線層40相鄰之屏蔽配線層42因幾乎無電壓變動,故可抑制產生於配線層40之雜訊。同樣地,與配線層41相鄰之屏蔽配線層43因幾乎無電壓變動,故可抑制產生於配線層41之雜訊。 此處,令配線層40與配線層41之間隔S1,配線層40與屏蔽配線層42之間隔S2,配線層41與屏蔽配線層43之間隔S3。間隔S1與間隔S2具有“S1<S2”之關係。間隔S1與間隔S3具有“S1<S3”之關係。即,於本實施形態中,以屏蔽配線層42與屏蔽配線層43夾著配線層40及配線層41,且按照“S1<S2”及“S1<S3”之關係將配線層40與配線層41之間隔S1進一步縮窄。 [3] 動作 其次,對如上述般構成之半導體記憶裝置10之動作進行說明。 [3-1] 箝位電晶體30、31之動作 首先,對半導體記憶裝置10之動作模式進行說明。半導體記憶裝置10可執行測試模式、與正常模式。測試模式係測試半導體記憶裝置10之特性之模式。正常模式係進行半導體記憶裝置10原本之功能即資料記憶之模式,包含寫入動作、讀出動作、及抹除動作。例如,測試模式係於半導體記憶裝置10之出貨前由製造者使用,正常模式係於半導體記憶裝置10之出貨後由使用者使用。 於測試模式下,測試及評估感測放大器24之特性。於測試模式下,胞電流用之箝位電壓Vclm1係根據記憶胞MC之特性而預先決定之一定之電壓。根據該箝位電壓Vclm1之位準,而規定於讀出時流通於記憶胞MC之胞電流Icell。 又,於測試模式下,使參照電流用之箝位電壓Vclm2於特定之電壓範圍內變化(掃描:亦稱為掃射)。使箝位電壓Vclm2變化之動作係例如使用測試器進行。藉由使箝位電壓Vclm2變化,可使參照電流變化。 藉由一面於全域位元線GBL流通胞電流,一面使箝位電壓Vclm2變化,可評估感測放大器24之檢測動作。具體而言,可評估感測放大器24用以判定資料“0”與資料“1”之臨限值。此種測試係如本實施形態所示,可藉由分成箝位電壓Vclm1用之配線層40、與箝位電壓Vclm2用之配線層41構成而實現。 另一方面,於正常模式下,將箝位電壓Vclm2設定為與箝位電壓Vclm1相同。 此處,於本實施形態中,將箝位電壓Vclm1用之配線層40與箝位電壓Vclm2用之配線層41相鄰配置,且將配線層40與配線層41之間隔S1進一步縮窄。 假設,於配線層40產生雜訊之情形時,因配線層40與配線層41之電容耦合,而於配線層41產生同相位之雜訊。換言之,於相同方向產生配線層40與配線層41之電壓變動(亦稱為電壓反衝)。同相位之雜訊因不對配線層40與配線層41之電壓差造成影響,故於檢測2個輸入端子之電壓差之感測放大器24中,可抑制讀出餘裕劣化。即使於在配線層41產生雜訊之情形時,亦同樣可抑制讀出餘裕劣化。另,此處言及之讀出餘裕係指,即使於在與感測放大器24之檢測動作有關之複數條配線產生電壓變動(或電壓反衝)之情形時,感測放大器24亦可正確地讀出資料之富餘。 [3-2] 感測放大器24之動作 其次,對感測放大器24之動作進行說明。圖8係說明感測放大器24之動作之時序圖。 於時刻t1,將字元線WL、及行選擇信號CSL設為高位準。藉此,記憶胞MC之胞電晶體28、及行選擇電晶體21A導通。 於時刻t2,將信號REN設為高位準,而電晶體NM5、NM6導通。藉此,將感測放大器24連接於全域位元線GBL及參照電流產生電路32。 於時刻t3,將信號SEN1設為高位準,而電晶體PM3、PM4斷開。藉此,藉由記憶胞MC,提取節點IN1之電荷。又,藉由參照電流產生電路32,提取節點IN2之電荷。 於記憶胞MC記憶資料“0”之情形時,MTJ元件27變成低電阻狀態,而胞電流Icell變成大於參照電流Iref。藉此,電晶體PM2導通,節點OUT變成高位準。另一方面,於記憶胞MC記憶資料“1”之情形時,MTJ元件27變成高電阻狀態,而胞電流Icell變成小於參照電流Iref。藉此,電晶體PM1導通,節點OUTb變成高位準。 於時刻t4,將信號SEN2設為高位準,而電晶體NM3、NM4導通。藉此,確定由感測放大器24所包含之2個反相器電路(電晶體PM1、NM1、PM2、NM2)構成之閂鎖電路之資料。 於時刻t5,將信號SOE設為高位準,而2個傳送閘極(電晶體PM5、NM7、PM6、NM8)導通。藉此,將節點OUTb、及節點OUT之資料傳送至資料緩衝器26。 其後,將感測放大器24設定為讀出前之預充電狀態。即,於時刻t6~t9分別將信號SOE、信號SEN2、信號SEN1、及信號REN設為低位準。於時刻t10,將字元線WL、及行選擇信號CSL設為低位準。 [4] 第1實施形態之效果 如以上詳述般,於第1實施形態中,半導體記憶裝置10具備:感測放大器24,其檢測記憶胞MC記憶之資料;箝位電晶體30,其連接於感測放大器24之第1輸入端子與記憶胞MC之間;及箝位電晶體31,其連接於感測放大器24之第2輸入端子與參照電流產生電路32之間。又,半導體記憶裝置10具備:配線層40,其連接於箝位電晶體30之閘極,於X方向上延伸,且用以供給箝位電壓Vclm1;配線層41,其連接於箝位電晶體31之閘極,與配線層40相鄰配置,且用以供給箝位電壓Vclm2;及屏蔽配線層42,其與配線層40相鄰配置,且施加有固定電壓(電源電壓VDD或接地電壓VSS)。且,將配線層40與配線層41之間隔S1設定為窄於配線層41與屏蔽配線層42之間隔S2。 因此,根據第1實施形態,由於可縮窄配線層40與配線層41之間隔,故於在配線層40及配線層41之一者產生雜訊之情形時,因配線層40與配線層41之電容耦合,而於配線層40及配線層41之另一者亦產生同相位之雜訊。藉此,可抑制感測放大器24之讀出餘裕劣化。 尤其,最壞情況為,於配線層40與配線層41產生反相位之電壓變動,於該最壞情況下,有感測放大器24難以正確地讀出資料之可能性。但,於本實施形態中,可防止該最壞情況。 又,由於與配線層40相鄰設置屏蔽配線層42,故可進一步抑制自屏蔽配線層42之與配線層40相反之側施加之雜訊。藉此,可抑制讀出餘裕劣化。又,藉由與配線層41相鄰進而設置屏蔽配線層43,可進一步抑制於配線層40與配線層41產生雜訊。 [第2實施形態] 第2實施形態係於正常模式下,將箝位電壓Vclm1用之配線層40與箝位電壓Vclm2用之配線層41短路,藉此將配線層40與配線層41設為同電壓。 圖9係說明第2實施形態之感測放大器24周邊之配線構造之俯視圖。 半導體記憶裝置10具備複數個感測放大器24,複數個感測放大器24構成組GP0、GP1。組GP0、GP1之各者具備感測放大器24-0~24-j。例如,組GP0係對應於1個記憶庫20而設置,組GP1係對應於另1個記憶庫20而設置。感測放大器24之組GP0、GP1並非必須對應於記憶庫20,亦可將連接於記憶體單元11中之某一單位之記憶胞陣列之複數個感測放大器分成複數個組。感測放大器之組GP0、GP1、與記憶胞陣列之對應關係可任意地設定。 半導體記憶裝置10進而具備均衡電路44。均衡電路44例如由N通道MOS電晶體構成。電晶體44之一端電性連接於箝位電壓Vclm1用之配線層40,其另一端連接於箝位電壓Vclm2用之配線層41,自控制器18對其閘極輸入信號EQ。信號EQ係於正常模式時變成高位準,於測試模式時變成低位準。 均衡電路44配置於感測放大器24之組GP0、GP1之間。例如,均衡電路44配置於複數個感測放大器24之配置之連續性中斷之區域。均衡電路44既可配置於組GP1之與組GP0相反側之端部,亦可配置於組GP0之與組GP1相反側之端部。構成均衡電路44之電晶體不限於1個,亦可準備複數個。構成均衡電路44之複數個電晶體之位置可任意地設定。 於測定模式下,將信號EQ設為低位準,而電晶體44斷開。藉此,可個別地控制配線層40之電壓(箝位電壓Vclm1)、與配線層41之電壓(箝位電壓Vclm2)。 另一方面,於正常模式下,將信號EQ設為高位準,而電晶體44導通。藉此,將配線層40與配線層41短路,而可將配線層40與配線層41設為同電壓。其結果,因於相同方向產生配線層40與配線層41之電壓變動,故可抑制讀出餘裕劣化。 [第3實施形態] 第3實施形態係於測試模式結束之後,新形成將箝位電壓Vclm1用之配線層40與箝位電壓Vclm2用之配線層41物理且電性短路之配線層。 圖10係說明第3實施形態之感測放大器24周邊之配線構造之俯視圖。 配線層40與配線層41係藉由配線層45A、45B而電性連接。配線層45A、45B係例如由金屬層構成。 配線層45A、45B之位置可任意地設定。於圖10之例中,配線層45A配置於組GP0、GP1之間,配線層45B配置於組GP1之端部。配線層45A、45B之數量既可為1個,亦可為3個以上。配線層45A、45B配置於複數個感測放大器24之配置之連續性中斷之區域。 配線層45A、45B係於測試模式結束後形成。因此,於形成配線層45A、45B之前,可個別地控制配線層40與配線層41之電壓。 例如,配線層40與配線層41係以最上位準之配線層構成。藉此,於測試結束後,可容易地進行形成配線層45A、45B之步驟。 根據第3實施形態,與第2實施形態同樣,於正常模式下,將配線層40與配線層41短路,而可將配線層40與配線層41設為同電壓。又,於第3實施形態中,與第2實施形態相比,不需要用以將配線層40與配線層41短路之控制信號。 另,上述各實施形態所示之MRAM亦可為對磁性層之磁化反轉利用旋轉注入現象之STT-MRAM(spin-transfer torque magnetoresistive random access memory:自旋轉移力矩磁阻隨機存取記憶體)。 又,於上述各實施形態中,雖以使用磁阻效應元件(MTJ元件)作為可變電阻元件而記憶資料之MRAM為例進行說明,但並未限於此。例如,亦可應用於如與MRAM同樣之電阻變化型記憶體、例如ReRAM(Resistive Random Access Memory:電阻隨機存取記憶體)、PCRAM(Phase-Change Random Access Memory:相變隨機存取記憶體)等具有利用電阻變化而記憶資料之元件之半導體記憶裝置。又,可應用於如下之半導體記憶裝置,其與揮發性記憶體、非揮發性記憶體無關,而具有可藉由伴隨電流之供給或電壓之施加之電阻變化而記憶資料、或藉由將伴隨電阻變化之電阻差轉換為電流差或電壓差而進行所記憶之資料之讀出之元件。 雖已說明本發明之若干實施形態,但該等實施形態係作為例子而提出者,並非意圖限定發明之範圍。該等新穎之實施形態可以其他各種形態實施,可於不脫離發明之主旨之範圍內進行各種省略、置換、變更。該等實施形態及其變化包含於發明之範圍或主旨,且包含於申請專利範圍所記載之發明及其均等之範圍內。 [相關申請案] 本申請案係享有以美國臨時專利申請案第62/385,912號(申請日:2016年9月9日)為基礎申請案之優先權。本申請案藉由參照該基礎申請案而包含基礎申請案之所有內容。
10 半導體記憶裝置 11 記憶體單元 12 列解碼器 13 行解碼器 14 行控制電路 15 輸入輸出電路(I/O電路) 16 匯流排 17 位址暫存器 18 控制器(主控制電路) 19 電壓產生電路(電壓產生器) 20 記憶庫 20-0~20-3 記憶庫 21 行選擇電路 21-0~21-j 行選擇電路 21A 行選擇電晶體 22-0~22-j 行選擇電路 23-0~23-j 寫入驅動器 24-0~24-j 感測放大器 25-0~25-j 電流槽電路 26-0~26-j 資料緩衝器 27 MTJ元件 27A 下部電極 27B 記憶層(自由層) 27C 非磁性層(穿隧障壁層) 27D 參照層(固定層) 27E 上部電極 28 胞電晶體(選擇電晶體) 30 箝位電晶體 30-0~30-j 箝位電晶體 31 箝位電晶體 31-0~31-j 箝位電晶體 32 參照電流產生電路 40 配線層 41 配線層 42 屏蔽配線層 43 屏蔽配線層 44 均衡電路 45A 配線層 45B 配線層 Add 位址 ALE 位址閂鎖賦能信號 BL 位元線 BL0~BLm 位元線 CLE 指令閂鎖賦能信號 Com 指令 CSL 行選擇信號 EQ 信號 GBL 全域位元線 GBL0~GBLj 全域位元線 GP0 組 GP1 組 GSL 全域源極線 GSL0~GSLj 全域源極線 I/O 輸入輸出端子 Icell 胞電流 IN1 節點 IN2 節點 Iref 參照電流 MB 記憶體區塊 MB0~MBj 記憶體區塊 MC 記憶胞 NM1~NM8 N通道MOS電晶體 OUT 節點 OUTb 節點 PM1~PM6 P通道MOS電晶體 REN 信號 S1 間隔 S2 間隔 S3 間隔 SEN1 信號 SEN2 信號 SL 源極線 SL0~SLm 源極線 SOE 信號 SOEb 信號 t1~t10 時刻 Vclm1 箝位電壓 Vclm2 箝位電壓 VDD 電源電壓(電源端子) VSS 接地電壓(接地端子) WL 字元線 WL0~WLn 字元線 X 方向 Y 方向 /CE 晶片賦能信號 /RE 讀出賦能信號 /WE 寫入賦能信號
圖1係第1實施形態之半導體記憶裝置之方塊圖。 圖2係圖1所示之記憶體單元之方塊圖。 圖3係圖1所示之行控制電路之方塊圖。 圖4係圖3所示之記憶體區塊之電路圖。 圖5係圖4所示之MTJ元件之剖視圖。 圖6係圖3所示之感測放大器之電路圖。 圖7係說明第1實施形態之感測放大器周邊之配線構造之俯視圖。 圖8係說明感測放大器之動作之時序圖。 圖9係說明第2實施形態之感測放大器周邊之配線構造之俯視圖。 圖10係說明第3實施形態之感測放大器周邊之配線構造之俯視圖。

Claims (15)

  1. 一種記憶裝置,其包含: 記憶胞陣列,其具有複數個記憶胞; 產生電路,其產生參照電流; 感測放大器,其比較流通於記憶胞之胞電流、與上述參照電流,而檢測上述記憶胞記憶之資料; 第1箝位電晶體,其連接於上述感測放大器之第1輸入端子與上述記憶胞之間; 第2箝位電晶體,其連接於上述感測放大器之第2輸入端子與上述產生電路之間; 第1配線層,其連接於上述第1箝位電晶體之閘極,且於第1方向延伸; 第2配線層,其連接於上述第2箝位電晶體之閘極,於上述第1方向延伸,且與上述第1配線層相鄰配置;及 第1屏蔽線,其與上述第1配線層及上述第2配線層中之1者相鄰配置,於上述第1方向延伸,且被施加固定電壓;且 上述第1配線層與上述第2配線層之第1間隔窄於上述第1配線層及上述第2配線層中之1者與上述第1屏蔽線之第2間隔。
  2. 如請求項1之記憶裝置,其進而具備: 第2屏蔽線,其與上述第1配線層及上述第2配線層中之另1者相鄰配置,且於上述第1方向延伸,且被施加固定電壓;且 上述第1間隔窄於上述第1配線層及上述第2配線層中之另1者與上述第2屏蔽線之第3間隔。
  3. 如請求項1之記憶裝置,其進而具備: 複數個感測放大器,其等包含上述感測放大器,且與上述複數個記憶胞對應而設置; 複數個第1箝位電晶體,其等包含上述第1箝位電晶體,且連接於上述複數個感測放大器;及 複數個第2箝位電晶體,其等包含上述第2箝位電晶體,且連接於上述複數個感測放大器;且 上述第1配線層連接於上述複數個第1箝位電晶體之閘極; 上述第2配線層連接於上述複數個第2箝位電晶體之閘極。
  4. 如請求項1之記憶裝置,其進而具備:均衡電路,其係根據控制信號,連接上述第1配線層與上述第2配線層。
  5. 如請求項4之記憶裝置,其中 上述均衡電路包含連接於上述第1配線層與上述第2配線層之間之MOS電晶體,且 對上述MOS電晶體之閘極,輸入上述控制信號。
  6. 如請求項4之記憶裝置,其進而具備: 複數個感測放大器,其等包含上述感測放大器,且與上述複數個記憶胞對應而設置;且 上述複數個感測放大器包含第1及第2組; 上述均衡電路配置於上述第1組與上述第2組之間。
  7. 如請求項1之記憶裝置,其進而具備:第3配線層,其連接上述第1配線層與上述第2配線層。
  8. 如請求項1之記憶裝置,其進而具備:複數層第3配線層,其等連接上述第1配線層與上述第2配線層。
  9. 如請求項7之記憶裝置,其進而具備: 複數個感測放大器,其等包含上述感測放大器,且與上述複數個記憶胞對應而設置;且 上述複數個感測放大器包含第1及第2組; 上述第3配線層配置於上述第1組與上述第2組之間。
  10. 如請求項1之記憶裝置,其進而具備:位元線,其連接上述第1箝位電晶體與上述記憶胞。
  11. 如請求項1之記憶裝置,其中上述固定電壓係電源電壓、或接地電壓。
  12. 如請求項1之記憶裝置,其中 於第1動作模式下,上述第1配線層之電壓與上述第2配線層之電壓不同; 於第2動作模式下,上述第1配線層之電壓與上述第2配線層之電壓相同。
  13. 如請求項1之記憶裝置,其中上述記憶胞包含可變電阻元件。
  14. 如請求項1之記憶裝置,其中上述記憶胞包含磁阻元件。
  15. 如請求項1之記憶裝置,其中上述記憶裝置係STT-MRAM(spin-transfer torque magnetoresistive random access memory:自旋轉移力矩磁阻隨機存取記憶體)。
TW105142187A 2016-09-09 2016-12-20 Memory device TWI630607B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US201662385912P 2016-09-09 2016-09-09
US62/385,912 2016-09-09

Publications (2)

Publication Number Publication Date
TW201820326A TW201820326A (zh) 2018-06-01
TWI630607B true TWI630607B (zh) 2018-07-21

Family

ID=60303235

Family Applications (1)

Application Number Title Priority Date Filing Date
TW105142187A TWI630607B (zh) 2016-09-09 2016-12-20 Memory device

Country Status (3)

Country Link
US (1) US9824736B1 (zh)
CN (1) CN107808680B (zh)
TW (1) TWI630607B (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI783473B (zh) * 2020-05-28 2022-11-11 台灣積體電路製造股份有限公司 記憶體系統及其操作方法
US11763891B2 (en) 2020-05-28 2023-09-19 Taiwan Semiconductor Manufacturing Company, Ltd. System and method for reliable sensing of memory cells

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2019169209A (ja) * 2018-03-22 2019-10-03 東芝メモリ株式会社 メモリデバイス
JP2020047317A (ja) * 2018-09-14 2020-03-26 キオクシア株式会社 不揮発性記憶装置
JP2020145372A (ja) * 2019-03-08 2020-09-10 キオクシア株式会社 半導体記憶装置
JP2021047969A (ja) * 2019-09-20 2021-03-25 キオクシア株式会社 メモリデバイス
CN113517008A (zh) * 2020-04-10 2021-10-19 中国科学院微电子研究所 一种动态钳位存内计算电路、存储器以及电子设备
JP2022049383A (ja) 2020-09-16 2022-03-29 キオクシア株式会社 メモリデバイス

Citations (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5321646A (en) * 1991-04-09 1994-06-14 Mitsubishi Denki Kabushiki Kaisha Layout of a semiconductor memory device
US20020036940A1 (en) * 2000-08-31 2002-03-28 Toshitaka Uchikoba Semiconductor memory device
US6404661B2 (en) * 1995-06-08 2002-06-11 Mitsubishi Denki Kabushiki Kaisha Semiconductor storage device having arrangement for controlling activation of sense amplifiers
TW503396B (en) * 1999-12-03 2002-09-21 Hitachi Ltd Semiconductor device
US20030235101A1 (en) * 2002-06-24 2003-12-25 Hitachi, Ltd. Semiconductor integrated circuit device
US20040233753A1 (en) * 2003-05-23 2004-11-25 Ryo Haga Semiconductor memory
US6995410B2 (en) * 2002-08-20 2006-02-07 Kabushiki Kaisha Toshiba NAND flash memory with unequal spacing between signal lines
US7345938B2 (en) * 1999-02-22 2008-03-18 Renesas Technology Corp. Semiconductor device
US7876627B2 (en) * 2007-01-09 2011-01-25 Hitachi, Ltd. Semiconductor memory device having a sense amplifier circuit with decreased offset
US8243524B2 (en) * 2009-03-16 2012-08-14 Kabushiki Kaisha Toshiba Semiconductor storage device
US9053760B2 (en) * 2012-07-10 2015-06-09 Ps4 Luxco S.A.R.L. Semiconductor device including a sense amplifier

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2003338185A (ja) 2002-05-16 2003-11-28 Toshiba Corp 半導体装置及びデータ読み出し方法
JP3962048B2 (ja) 2004-09-28 2007-08-22 株式会社東芝 半導体メモリ
JP2011003241A (ja) 2009-06-18 2011-01-06 Toshiba Corp 半導体記憶装置
US8872258B2 (en) * 2012-01-26 2014-10-28 Ps4 Luxco S.A.R.L. Semiconductor memory device
US8817520B2 (en) * 2013-01-30 2014-08-26 Texas Instruments Incorporated Two capacitor self-referencing nonvolatile bitcell
WO2015136740A1 (en) * 2014-03-11 2015-09-17 Masahiro Takahashi Semiconductor memory device
US9224466B1 (en) * 2014-09-29 2015-12-29 Sandisk 3D Llc Dual capacitor sense amplifier and methods therefor
CN105006244B (zh) * 2015-05-13 2017-10-10 湖北中部慧易数据科技有限公司 一种信号放大器、磁存储器的读取电路及其操作方法

Patent Citations (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5321646A (en) * 1991-04-09 1994-06-14 Mitsubishi Denki Kabushiki Kaisha Layout of a semiconductor memory device
US6404661B2 (en) * 1995-06-08 2002-06-11 Mitsubishi Denki Kabushiki Kaisha Semiconductor storage device having arrangement for controlling activation of sense amplifiers
US7345938B2 (en) * 1999-02-22 2008-03-18 Renesas Technology Corp. Semiconductor device
TW503396B (en) * 1999-12-03 2002-09-21 Hitachi Ltd Semiconductor device
US20020036940A1 (en) * 2000-08-31 2002-03-28 Toshitaka Uchikoba Semiconductor memory device
US20030235101A1 (en) * 2002-06-24 2003-12-25 Hitachi, Ltd. Semiconductor integrated circuit device
US6995410B2 (en) * 2002-08-20 2006-02-07 Kabushiki Kaisha Toshiba NAND flash memory with unequal spacing between signal lines
US20040233753A1 (en) * 2003-05-23 2004-11-25 Ryo Haga Semiconductor memory
US7876627B2 (en) * 2007-01-09 2011-01-25 Hitachi, Ltd. Semiconductor memory device having a sense amplifier circuit with decreased offset
TWI447727B (zh) * 2007-01-09 2014-08-01 Elpida Memory Inc 半導體記憶裝置及其感測放大器電路
US8243524B2 (en) * 2009-03-16 2012-08-14 Kabushiki Kaisha Toshiba Semiconductor storage device
US9053760B2 (en) * 2012-07-10 2015-06-09 Ps4 Luxco S.A.R.L. Semiconductor device including a sense amplifier

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI783473B (zh) * 2020-05-28 2022-11-11 台灣積體電路製造股份有限公司 記憶體系統及其操作方法
US11763891B2 (en) 2020-05-28 2023-09-19 Taiwan Semiconductor Manufacturing Company, Ltd. System and method for reliable sensing of memory cells

Also Published As

Publication number Publication date
TW201820326A (zh) 2018-06-01
CN107808680B (zh) 2021-04-16
US9824736B1 (en) 2017-11-21
CN107808680A (zh) 2018-03-16

Similar Documents

Publication Publication Date Title
TWI630607B (zh) Memory device
USRE48178E1 (en) Semiconductor memory device
TWI785299B (zh) 記憶裝置
US9536621B2 (en) Nonvolatile memory
US8315090B2 (en) Pseudo page mode memory architecture and method
US9502106B2 (en) Semiconductor memory device and method of controlling semiconductor memory device
US10192604B2 (en) Semiconductor memory device
KR20120069380A (ko) 자기 메모리 장치 및 이를 위한 레퍼런스 셀의 프로그램 방법 및 검증 방법
JP2008123641A (ja) 不揮発性半導体記憶装置
JP2018092696A (ja) 抵抗変化型メモリ
KR20140119430A (ko) 비휘발성 메모리 장치
KR101847890B1 (ko) 슈도 페이지 모드 메모리 아키텍쳐 및 방법
US20170076791A1 (en) Semiconductor memory device
JP2011204287A (ja) 記憶装置
TWI537947B (zh) 磁阻記憶體裝置
JP2012203939A (ja) 半導体記憶装置
US10446213B1 (en) Bitline control in differential magnetic memory
TW201738882A (zh) 應用於mram的尖峰電流旁路保護控制裝置
US20220093148A1 (en) Semiconductor storage device and controlling method thereof
KR20210126436A (ko) 검증을 포함하는 기입 동작을 위한 메모리 장치 및 그것의 동작 방법
JP2023044395A (ja) 記憶装置
JP5076182B2 (ja) 不揮発性半導体記憶装置
KR20150110189A (ko) 접힌 메모리 어레이 구조를 가지는 자기 저항 메모리 장치