TWI618069B - 全空乏絕緣體上覆矽快閃記憶體設計 - Google Patents
全空乏絕緣體上覆矽快閃記憶體設計 Download PDFInfo
- Publication number
- TWI618069B TWI618069B TW105131912A TW105131912A TWI618069B TW I618069 B TWI618069 B TW I618069B TW 105131912 A TW105131912 A TW 105131912A TW 105131912 A TW105131912 A TW 105131912A TW I618069 B TWI618069 B TW I618069B
- Authority
- TW
- Taiwan
- Prior art keywords
- flash memory
- column
- nmos
- well
- channel
- Prior art date
Links
- 239000012212 insulator Substances 0.000 title claims abstract description 25
- 229910052710 silicon Inorganic materials 0.000 title 1
- 239000010703 silicon Substances 0.000 title 1
- 230000008878 coupling Effects 0.000 claims description 8
- 238000010168 coupling process Methods 0.000 claims description 8
- 238000005859 coupling reaction Methods 0.000 claims description 8
- 238000002347 injection Methods 0.000 claims 2
- 239000007924 injection Substances 0.000 claims 2
- 229910052732 germanium Inorganic materials 0.000 abstract description 11
- GNPVGFCGXDBREM-UHFFFAOYSA-N germanium atom Chemical compound [Ge] GNPVGFCGXDBREM-UHFFFAOYSA-N 0.000 abstract description 11
- 239000000758 substrate Substances 0.000 description 10
- 238000003491 array Methods 0.000 description 4
- 230000000694 effects Effects 0.000 description 3
- 230000006870 function Effects 0.000 description 3
- 238000005192 partition Methods 0.000 description 3
- 230000007246 mechanism Effects 0.000 description 2
- 239000004065 semiconductor Substances 0.000 description 2
- 230000001629 suppression Effects 0.000 description 2
- 230000005689 Fowler Nordheim tunneling Effects 0.000 description 1
- 230000001133 acceleration Effects 0.000 description 1
- 230000004888 barrier function Effects 0.000 description 1
- 230000000052 comparative effect Effects 0.000 description 1
- 230000009977 dual effect Effects 0.000 description 1
- 239000007943 implant Substances 0.000 description 1
- 238000002955 isolation Methods 0.000 description 1
- 239000002184 metal Substances 0.000 description 1
- 238000000638 solvent extraction Methods 0.000 description 1
- 230000005641 tunneling Effects 0.000 description 1
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C16/00—Erasable programmable read-only memories
- G11C16/02—Erasable programmable read-only memories electrically programmable
- G11C16/06—Auxiliary circuits, e.g. for writing into memory
- G11C16/26—Sensing or reading circuits; Data output circuits
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C16/00—Erasable programmable read-only memories
- G11C16/02—Erasable programmable read-only memories electrically programmable
- G11C16/06—Auxiliary circuits, e.g. for writing into memory
- G11C16/10—Programming or data input circuits
- G11C16/14—Circuits for erasing electrically, e.g. erase voltage switching circuits
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C16/00—Erasable programmable read-only memories
- G11C16/02—Erasable programmable read-only memories electrically programmable
- G11C16/06—Auxiliary circuits, e.g. for writing into memory
- G11C16/10—Programming or data input circuits
- G11C16/14—Circuits for erasing electrically, e.g. erase voltage switching circuits
- G11C16/16—Circuits for erasing electrically, e.g. erase voltage switching circuits for erasing blocks, e.g. arrays, words, groups
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C16/00—Erasable programmable read-only memories
- G11C16/02—Erasable programmable read-only memories electrically programmable
- G11C16/06—Auxiliary circuits, e.g. for writing into memory
- G11C16/08—Address circuits; Decoders; Word-line control circuits
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C16/00—Erasable programmable read-only memories
- G11C16/02—Erasable programmable read-only memories electrically programmable
- G11C16/06—Auxiliary circuits, e.g. for writing into memory
- G11C16/10—Programming or data input circuits
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C16/00—Erasable programmable read-only memories
- G11C16/02—Erasable programmable read-only memories electrically programmable
- G11C16/06—Auxiliary circuits, e.g. for writing into memory
- G11C16/26—Sensing or reading circuits; Data output circuits
- G11C16/28—Sensing or reading circuits; Data output circuits using differential sensing or reference cells, e.g. dummy cells
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C7/00—Arrangements for writing information into, or reading information out from, a digital store
- G11C7/06—Sense amplifiers; Associated circuits, e.g. timing or triggering circuits
- G11C7/065—Differential amplifiers of latching type
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C8/00—Arrangements for selecting an address in a digital store
- G11C8/08—Word line control circuits, e.g. drivers, boosters, pull-up circuits, pull-down circuits, precharging circuits, for word lines
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L28/00—Passive two-terminal components without a potential-jump or surface barrier for integrated circuits; Details thereof; Multistep manufacturing processes therefor
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B20/00—Read-only memory [ROM] devices
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B43/00—EEPROM devices comprising charge-trapping gate insulators
- H10B43/20—EEPROM devices comprising charge-trapping gate insulators characterised by three-dimensional arrangements, e.g. with cells on different height levels
- H10B43/23—EEPROM devices comprising charge-trapping gate insulators characterised by three-dimensional arrangements, e.g. with cells on different height levels with source and drain on different levels, e.g. with sloping channels
- H10B43/27—EEPROM devices comprising charge-trapping gate insulators characterised by three-dimensional arrangements, e.g. with cells on different height levels with source and drain on different levels, e.g. with sloping channels the channels comprising vertical portions, e.g. U-shaped channels
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C2216/00—Indexing scheme relating to G11C16/00 and subgroups, for features not directly covered by these groups
- G11C2216/02—Structural aspects of erasable programmable read-only memories
- G11C2216/04—Nonvolatile memory cell provided with a separate control gate for erasing the cells, i.e. erase gate, independent of the normal read control gate
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Computer Hardware Design (AREA)
- Non-Volatile Memory (AREA)
- Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
- Semiconductor Memories (AREA)
Abstract
本發明係關於一快閃記憶體系統,其中一或多個電路方塊利用全空乏絕緣體上覆矽電晶體設計來最小化洩漏。
Description
本發明係關於一快閃非揮發性記憶體系統,其中一或多個電路方塊利用全空乏絕緣體上覆矽電晶體設計來最小化洩漏以及最佳化性能。
一先前技術非揮發性記憶體單元110係顯示於圖1。記憶體單元110包含一第一導電性類型(諸如P類型)之一半導體基材112。基材112具有一表面,其上形成有一第二導電類型的第一區域114(亦已知為源極線(SL)),如N型。在基材112的表面上形成有第二區域116(亦已知為汲極線),其亦為N型。第一區域114與第二區域116之間係一通道區域118。位元線BL 120連接至第二區域116。字線WL 122定位於通道區域118之一第一部分上方且與該第一部分絕緣。字線122幾乎沒有或完全沒有與第二區域116重疊。浮閘FG 124係在通道區域118的另一部分上方。浮閘124係與其絕緣,且與字線122相鄰。浮閘124亦與第一區域114相鄰。浮閘124可與第一區域114重疊以提供自區域114至浮閘124中之耦合。耦合閘CG(亦已知為控制閘)126在浮閘124上方且與其絕
緣。一抹除閘EG 128係在第一區域114上方,並與浮閘124及耦合閘126相鄰且與浮閘24及耦合閘26絕緣。浮閘124之頂隅角可指向T形抹除閘128之內側隅角以增強抹除效率。抹除閘128亦與第一區域114絕緣。USP 7,868,175中更具體描述單元110,其揭露全文以引用之方式併入本文。
下文說明先前技術之非揮發性記憶體單元110之抹除及程式化的一例示性操作。透過Fowler-Nordheim穿隧機制,藉由在其他端子等於零伏特的情況下在抹除閘128上施加高電壓來抹除單元110。從浮閘124穿隧至抹除閘128的電子致使浮閘124帶正電,使單元110在讀取狀況中為接通狀態。所得的單元抹除狀態係已知為「1」狀態。透過源極側熱電子程式化機制,藉由在耦合閘126上施加高電壓、在源極線114上施加高電壓、在抹除閘128施加中電壓、及在位元線120上施加程式化電流來程式化單元110。流過字線122與浮閘124間之間隙的一部分電子獲得足夠的能量以注入浮閘124,致使浮閘124帶負電,使單元110在讀取狀況中為斷開狀態。所得的單元程式化狀態係已知為「0」狀態。
下表1顯示可用於記憶體單元110中之讀取、程式化及抹除操作的例示性電壓:
對程式化操作而言,可施加遠大於SL電壓(如5V)的EG電壓(如8V)來增強程式化操作。在此情況下,以一較高電壓(CG抑制電壓,如6V)施加經取消選取CG程式化電壓,以降低共用經選取之記憶體單元的相同EG閘之相鄰記憶體單元之不需要的抹除效應。
下表2顯示可用於記憶體單元310中之讀取、程式化及抹除操作的另一組例示性電壓(當負電壓可用於讀取及程式化操作時):
下表3顯示可用於記憶體單元310中之讀取、程式化及抹除操作的另一組例示性電壓(當負電壓可用於讀取、程式化及抹除操作時):
對於程式化操作,施加比SL電壓(例如5V)高很多之EG電壓(例如8至9V),以增強程式化操作。在此情況下,以一較高電壓(CG抑制電壓,如5V)施加經取消選取CG程式化電壓,以降低共用經選取之記憶體單元的相同EG閘之相鄰記憶體單元之不需要的抹除效應。
在先前技術中同樣已知的是如圖2至圖4所示之全空乏絕緣體上覆矽(「FDSOI」)電晶體設計。FDSOI的優點包括一背閘(具有作為一閘氧化物的埋藏氧化物),其用以調變臨限電壓(順向本體偏壓或反向本體偏壓);一超薄未經摻雜通道,其給予較高可動性且無隨機摻雜波動。其在該背閘上具有一接地面以調整植入物來調整該臨限電壓。其亦具有一全空乏通道以給予較佳的靜電控
制、較低的汲極感應能障降低DIBL與短通道效應。其具有最小源極與汲極接面。亦使用金屬閘與通道長度來調整臨限電壓。
圖2繪示FDSOI CMOS電路截面210。FDSOI CMOS電路210包含矽基材211、矽絕緣體216、FDSOI NMOS電晶體230、及FDSOI PMOS電晶體240。
FDSOI NMOS電晶體230包含閘218、以及源極與汲極217。FDSOI NMOS電晶體230進一步包含p井212、埋藏氧化物層213(其係一絕緣體)、及通道215。通道215係一未經摻雜、全空乏通道。在操作期間,埋藏氧化物層213最小化任何出自通道214的洩漏。FDSOI NMOS電晶體230進一步包含p井背閘端子219,其可用於加一偏壓至p井212,諸如用以調整NMOS 230的臨限電壓Vt。
FDSOI PMOS電晶體240包含閘228、及源極與汲極227。FDSOI PMOS電晶體240進一步包含n井222、埋藏氧化物層223(其係一絕緣體)、及通道225。通道225係一未經摻雜、全空乏通道。在操作期間,埋藏氧化物層223最小化任何出自通道225的洩漏。FDSOI PMOS電晶體240進一步包含n井背閘端子229,其可用於加一偏壓至n井222,諸如用以調整PMOS 240的臨限電壓Vt。
圖3繪示FDSOI CMOS電路截面310。FDSOI CMOS 310電路包含矽基材311、矽絕緣體316、FDSOI NMOS電晶體330、及FDSOI PMOS電晶體340。
FDSOI NMOS電晶體330包含閘318、及源極與汲極317。FDSOI NMOS電晶體330進一步包含n井312、埋藏氧化物層313(其係一絕緣體)、及通道315。通道315係一未經摻雜、全空乏通道。在操作期間,埋藏氧化物層313最小化任何出自通道315的洩漏。FDSOI NMOS電晶體330進一步包含n井背閘端子319,其可用於加一偏壓至n井312,諸如用以調整NMOS 330的臨限電壓Vt。
FDSOI PMOS電晶體340包含閘328、及源極與汲極327。FDSOI PMOS電晶體340進一步包含p井312、埋藏氧化物層323(其係一絕緣體)、及通道325。通道325係一未經摻雜、全空乏通道。在操作期間,埋藏氧化物層323最小化任何出自通道325的洩漏。FDSOI PMOS電晶體340進一步包含p井背閘端子329,其可用於加一偏壓至p井322,諸如用以調整PMOS 340的臨限電壓Vt。
圖4繪示FDSOI及體塊CMOS混合式MOS電路截面410。體塊(bulk)CMOS指的是體塊矽上的標準PMOS及NMOS電晶體。混合式MOS電路410包含矽基材411、矽絕緣體416、FDSOI NMOS電晶體430、及NMOS電晶體440。NMOS電晶體440係一傳統NMOS電晶體而非一FDSOI NMOS電晶體。
FDSOI NMOS電晶體430包含閘418、及源極與汲極417。FDSOI NMOS電晶體430進一步包含p井412、埋藏氧化物層413(其係一絕緣體)、及通道415。通道415係一未經摻雜、全空
乏通道。在操作期間,埋藏氧化物層413最小化任何出自通道415的洩漏。FDSOI NMOS電晶體430進一步包含p井背閘端子419,其可用於加一偏壓至p井412,諸如用以調整NMOS 430的臨限電壓Vt。
NMOS電晶體440包含閘428、及源極與汲極427。NMOS電晶體440進一步包含p井體塊422及經摻雜之通道423。NMOS電晶體440進一步包含p井體塊端子429,其可用於加一偏壓至p井體塊422。
迄今,快閃記憶體系統中未曾使用全空乏絕緣體上覆矽電晶體設計。所需要的是一快閃記憶體系統,其利用全空乏絕緣體上覆矽電晶體設計。進一步所需的是一分區快閃記憶體晶片,其包含一體塊區及一FDSOI區以最大化面積並最小化洩漏。
在下文所述的實施例中,快閃記憶體裝置利用一包含體塊電晶體的分區及一包含FDSIO電晶體的分區。
24‧‧‧浮閘
26‧‧‧耦合閘
110‧‧‧非揮發性記憶體單元
112‧‧‧半導體基材
114‧‧‧第一區域
116‧‧‧第二區域
118‧‧‧通道區域
120‧‧‧位元線
122‧‧‧字線
124‧‧‧浮閘
126‧‧‧耦合閘;控制閘
128‧‧‧抹除閘
210‧‧‧FDSOI CMOS電路截面;FDSOI CMOS電路
211、311、411‧‧‧矽基材
212、322、412‧‧‧p井
213‧‧‧埋藏氧化物層
214、215、225、315、325、415‧‧‧通道
216、316、416‧‧‧矽絕緣體
217、417、427‧‧‧源極與汲極
218、318、418、428‧‧‧閘
219、329、419‧‧‧p井背閘端子
222、312‧‧‧n井
223、323、313、413‧‧‧埋藏氧化物層
227、317、327‧‧‧源極與汲極
228、328‧‧‧閘
229、319‧‧‧n井背閘端子
230、430、330‧‧‧FDSOI NMOS電晶體
240、340‧‧‧FDSOI PMOS電晶體
310‧‧‧FDSOI CMOS電路
410‧‧‧混合式MOS電路
422‧‧‧p井體塊
423‧‧‧經摻雜之通道
429‧‧‧p井體塊端子
440‧‧‧NMOS電晶體
510、520、530、540‧‧‧PMOS電晶體
550、560、570、580‧‧‧NMOS電晶體
600‧‧‧晶粒
601‧‧‧快閃記憶體陣列
602‧‧‧列解碼器電路
603‧‧‧行解碼器電路
604‧‧‧感測電路
605‧‧‧控制邏輯
606‧‧‧類比電路
607‧‧‧體塊偏壓控制
608‧‧‧高電壓充電泵電路;HV充電泵電路
609、611‧‧‧HV傳遞方塊
610‧‧‧HV解碼方塊
620‧‧‧高電壓(HV)解碼器;HV解碼器電路
701‧‧‧第一複數個子陣列
702‧‧‧第二複數個子陣列
703、900‧‧‧列解碼器
704‧‧‧高電壓子陣列源
705‧‧‧高電壓解碼器
800‧‧‧解碼器
801‧‧‧NAND閘
802、952、1701、1702‧‧‧反相器
803、804、805、806‧‧‧可程式化電壓源
951‧‧‧NAND閘
953、954、956、958、959、961‧‧‧PMOS電晶體
955、957、960、962‧‧‧NMOS電晶體
1000、1100、1200‧‧‧列解碼器
1300‧‧‧抹除閘解碼器
1301、1302‧‧‧HV PMOS
1303‧‧‧HV NMOS
1304‧‧‧偏壓位準EG_LOW_BIAS
1305‧‧‧EG
1400‧‧‧源極線解碼器
1401、1402‧‧‧NMOS;HV PMOS
1403‧‧‧NMOS;PMOS
1404‧‧‧NMOS;HV PMOS
1405‧‧‧SL;PMOS
1406‧‧‧CG
1407、1408、1409、1410、1411、1412‧‧‧NMOS
1500‧‧‧高電壓電路選擇器/高電壓邏輯選擇器
1600‧‧‧耦合閘解碼器
1700‧‧‧低壓區段致能閂鎖邏輯;低電壓邏輯
1703、1704、1705‧‧‧NMOS電晶體
1800‧‧‧感測系統
1801、1802、1803、1804、1900‧‧‧感測放大器
1810‧‧‧參考區段
1820‧‧‧頂部陣列平面
1821‧‧‧底部陣列平面
1901、1903、1905、1906、1907、1908、1909、1912‧‧‧PMOS電晶體
1902、1904、1910、1911、1913、1914、1915‧‧‧NMOS電晶體
1920、1921‧‧‧參考電壓位準
1998‧‧‧參考節點
1999‧‧‧感出節點
2000、2100、2200‧‧‧感測放大器
2201、2203‧‧‧PMOS電晶體
2202‧‧‧NMOS電晶體;PMOS電晶體
2204、2301、2302、2303、2304、2305、2306、2307、2308、2309、2310‧‧‧NMOS電晶體
2300‧‧‧行解碼器
Vt‧‧‧臨限電壓
Vb‧‧‧動態電壓源
SL‧‧‧源極線
圖1為先前技術之一非揮發性記憶體單元的截面圖。
圖2為先前技術之一FDSOI CMOS電路的截面圖。
圖3為先前技術之一FDSOI CMOS電路的截面圖。
圖4為先前技術之一FDSOI CMOS電路的截面圖。
圖5繪示實施例中所用之各種類型的FDSOI NMOS及PMOS電晶體。
圖6繪示實施例中所用之一晶粒。
圖7繪示實施例中所用之一陣列的基本組件。
圖8繪示一解碼器,其用以產生供實施例使用的不同電壓。
圖9繪示一列解碼器之一實施例。
圖10繪示一列解碼器之另一實施例。
圖11繪示一列解碼器之另一實施例。
圖12繪示一列解碼器之另一實施例。
圖13繪示一抹除閘解碼器之一實施例。
圖14繪示一源極線解碼器之一實施例。
圖15繪示一高電壓邏輯選擇器電路之一實施例。
圖16繪示一耦合閘解碼器之一實施例。
圖17繪示一低邏輯電壓電路之一實施例。
圖18繪示一可用於實施例的感測系統。
圖19繪示一感測放大器之一實施例。
圖20繪示一感測放大器之另一實施例。
圖21繪示一感測放大器之另一實施例。
圖22繪示一感測放大器之另一實施例。
圖23繪示一行解碼器之一實施例。
圖5繪示用於本文所述之實施例中的八個FDSOI電晶體類型。
標準固定偏壓FDSOI MOS電晶體包括PMOS電晶體510及NMOS電晶體550。FDSOI PMOS電晶體510包含一n井,其係經偏壓至Vdd電源供應以及可選地經偏壓至接地,在此情況下,電晶體通道長度係經修改以具有類似的臨限電壓位準。FDSOI NMOS電晶體550包含一經偏壓至接地的p井。PMOS 510及NMOS 550係正規臨限電壓(regular threshold voltage)裝置。
翻轉式井固定偏壓FDSOI MOS電晶體包括PMOS電晶體520及NMOS電晶體560。FDSOI PMOS電晶體520包含一經偏壓至接地的p井。FDSOI NMOS電晶體560包含一經偏壓至接地的n井。PMOS 520及NMOS 560係低臨限電壓裝置,亦即,其臨限電壓低於PMOS 510及NMOS 550之臨限電壓。
標準動態偏壓FDSOI MOS電晶體包括PMOS電晶體530及NMOS電晶體570。FDSOI PMOS電晶體530包含一經偏壓至一動態電壓源Vb_PRW的n井。FDSOI NMOS電晶體570包含一經偏壓至一動態電壓源Vb_NRW的p井。該動態電壓源係用於順向本體(井)偏壓FBB及反向本體偏壓RBB,以最佳化性能。對PMOS 530而言,動態電壓源Vb_PRW變化至正電壓(例如,高達3V)以用於RBB,並變化至負電壓(例如,高達-0.5V)以用於FBB。對NMOS 570而言,動態電壓源Vb_NRW變化至正電壓(例如,0V至3V)以用於FBB,並變化至負電壓(例如,0V至-3V)以用於RBB。需要一深n井來隔離p井與p基材,以允許p井被偏壓在一高位準(例如,3V或-3V)。
翻轉式井動態偏壓FDSOI MOS電晶體包括PMOS電晶體540及NMOS電晶體580。FDSOI PMOS電晶體540包含一經偏壓至一動態電壓源Vb_PLW的p井。FDSOI NMOS電晶體580包含一經偏壓至一動態電壓源Vb_NLW的n井。對PMOS 540而言,動態電壓源Vb_PLW變化至正電壓(例如,0V至3V)以用於RBB,並變化至負電壓(例如,0V至-3V)以用於FBB。對NMOS 580而言,動態電壓源Vb_NLW變化至正電壓(例如,0V至3V)以用於FBB,並變化至負電壓(例如,0V至-0.5V)以用於RBB。需要一深n井來隔離p井與p基材,以允許p井被偏壓在一高位準(例如,3V或-3V)。
在隨後的實施例中,圖5所示之八個類型FDSOI電晶體的一或多者係用在一快閃記憶體系統中。
圖6描繪用於一快閃記憶體系統之一架構的一實施例,該快閃記憶體系統包含晶粒600。晶粒600包含:快閃記憶體陣列601,其包含先前所述如圖1之記憶體單元110之類型的記憶體單元的列與行;列解碼器電路602,其係用於存取快閃記憶體陣列601中欲讀取或欲寫入的列;行解碼器電路603,其係用於存取快閃記憶體陣列601中欲讀取或欲寫入的位元組;感測電路604,其係用於自快閃記憶體陣列601讀取資料;高電壓(HV)解碼器620,其由HV解碼方塊610與HV傳遞方塊609及611構成,用於為快閃記憶體陣列601之非揮發性操作輸送所需的電壓及偏壓;用於提供如冗餘及內建自我測試之各種控制功能的控制邏輯605;類比電
路606;體塊偏壓控制607,其用於控制電晶體之體塊(井)區的電壓;高電壓充電泵電路608,其係用於為快閃記憶體陣列601之程式化及抹除操作提供增加的電壓。用以達成最佳性能之用於FDSOI對體塊CMOS區之方塊的晶片分區如下。
‧列解碼器602:標準Vt、翻轉式井Vt、動態Vt FDSOI
‧行解碼器603:標準Vt、翻轉式井Vt、動態Vt FDSOI
‧感測電路604:標準Vt、翻轉式井Vt、動態Vt FDSOI
‧控制邏輯605:標準Vt、翻轉式井Vt FDSOI
‧類比電路606:標準Vt、翻轉式井Vt、動態Vt FDSOI
‧體塊偏壓控制電路607:標準Vt、翻轉式井Vt、動態Vt FDSOI
‧HV充電泵電路608:體塊CMOS及FDSOI混合,FDSOI區包括標準Vt、翻轉式井Vt、動態Vt FDSOI HV解碼器電路620:體塊CMOS及FDSOI混合,FDSOI區包括標準Vt、翻轉式井Vt、動態Vt FDSOI
陣列601之一實施例係顯示於圖7。陣列601包含一第一複數個子陣列701及一第二複數個子陣列702。此處,第一複數個子陣列701具有一施加至其p井與n井區域的偏壓電壓(以達成較高性能),且第二複數個子陣列702不具有一施加至其p井與n井區域的偏壓電壓(以達成較少洩漏)。陣列601進一步包含列解碼器703、高電壓子陣列源704、及高電壓解碼器705。
圖8繪示解碼器800,其用於產生偏壓控制電壓P1_PW、P2_PW、N1_NW、及N2_NW,其等係在隨後的實施例中
使用。解碼器800包含NAND閘801、反相器802、及可程式化電壓源803、804、805、及806,如所示。
圖9繪示列解碼器900。列解碼器900包含NAND閘951、反相器952、以及PMOS電晶體953、954、956、958、959、及961與NMOS電晶體955、957、960、及962,如所示。NAND閘951與反相器952作為列位址解碼器以解碼位址信號XPA-D,以供列位址解碼。PMOS 956與NMOS 957作為列驅動器,其等具有強力的強度來將預定信號ZVDD驅動至記憶體單元的字線WL0-7中。PMOS 954、PMOS 953、及NMOS 955提供雙重功能,作為一列前置驅動器以及解碼位址信號XPZB0-7。
NAND閘951包含:FDSOI PMOS 520類型的電晶體,其等具有經偏壓至P2_PW的p井;以及FDSOI NMOS 560類型的電晶體,其等具有經偏壓至N2_NW的n井。
反相器952包含:FDSOI PMOS 520類型的電晶體,其等具有經偏壓至P1_PW的p井;以及FDSOI NMOS 560類型的電晶體,其等具有經偏壓至N1_NW的n井。
PMOS電晶體953、954、958、及959係FDSOI PMOS 520類型的電晶體,其等具有經偏壓至P2_PW的p井。PMOS電晶體956及961係FDSOI PMOS 520類型的電晶體,其等具有經偏壓至P1_PW的p井。
NMOS電晶體955及960係FDSOI NMOS 560類型的電晶體,其等具有經偏壓至N2_NW的n井。NMOS電晶體957及
962係FDSOI NMOS 560類型的電晶體,其等具有經偏壓至N1_NW的n井。用於P1_PW/P2_PW/N1_NW/N2_NW的井偏壓位準係使得順向偏壓FBB用於速度性能且反向偏壓用於減少洩漏。
圖10繪示列解碼器1000。列解碼器1000結構上與列解碼器900完全相同,除了所有電晶體均係具有經偏壓至P1_PW之p井的FDSOI PMOS 520類型。用於P1_PW的井偏壓位準使得順向偏壓FBB用於速度性能且反向偏壓RBB用於減少洩漏。
圖11繪示列解碼器1100。列解碼器1100結構上與列解碼器900完全相同,除了所有電晶體均係具有經偏壓至P1_NW之n井的FDSOI NMOS 560類型。用於P1_NW的井偏壓位準使得順向偏壓FBB用於速度性能且反向偏壓RBB用於減少洩漏。
圖12繪示列解碼器1200。列解碼器1200結構上與列解碼器900完全相同,除了:NAND閘951包含FDSOI NMOS 550類型的電晶體,其等具有經偏壓至P2_PW的p井;反相器952包含FDSOI NMOS 560類型的電晶體,其等具有經偏壓至P1_NW的n井;PMOS電晶體953、956、958、及961係FDSOI PMOS 510類型的電晶體,其等具有經偏壓至P1_NW的p井;PMOS電晶體954及959係FDSOI PMOS 520類型的電晶體,其等具有經偏壓至P2_PW的p井;NMOS電晶體955及960係FDSOI NMOS 510類型的電晶體,其等具有經偏壓至P2_PW的n井;且NMOS電晶體957及962係FDSOI NMOS 560類型的電晶體,其等具有經偏壓至
P1_NW的n井。用於P2_PW/P1_NW的井偏壓位準使得順向偏壓FBB用於速度性能且反向偏壓RBB用於減少洩漏。
圖13繪示抹除閘解碼器1300。在此實例中,抹除閘解碼器1300中並未使用FDSOI電晶體而是使用體塊CMOS類型。HV PMOS 1301用以控制來自HV供應VEGSUP的電流,HV PMOS 1302係用作位址解碼。HV NMOS 1303係用作下拉裝置以將EG 1305拉至一低位準,或者作為一傳遞電晶體(passing transistor)以將偏壓位準EG_LOW_BIAS 1304傳遞至EG端子中。
圖14繪示源極線解碼器1400。在此實例中,源極線解碼器1400中並未使用FDSOI電晶體而是使用體塊CMOS類型。NMOS 1401係用於傳遞SL供應VSLSUP,NMOS 1402係用於測量(監測)SL 1405上的電壓,NMOS 1403係用於在讀取或待機時傳遞一低偏壓位準SLRD_LOW_BIAS,NMOS 1404係用於在程式化中傳遞一低偏壓位準SLP_LOW_BIAS。
圖15繪示高電壓電路選擇器1500,其一旦被致能將在ENHV上輸出正高電壓位準及/或在ENHVNEG上輸出負高電壓位準。在此實例中,高電壓邏輯選擇器1500中並未使用FDSOI電晶體。
圖16繪示耦合閘解碼器1600。在此實例中,耦合閘解碼器1600 1400中並未使用FDSOI電晶體而是使用體塊CMOS類型。HV PMOS 1401係用於傳遞CG供應,HV PMOS 1402係作為位址解碼,PMOS 1403係用於控制來自CG讀取供應VCGRSUP的電
流,HV PMOS 1404係用於傳遞CG讀取供應。PMOS 1405係用於隔離負電壓位準。NMOS 1407係用作位址解碼,NMOS 1408及1409係用在負電壓隔離,NMOS 1410係用於傳遞一偏壓位準CG_LOW_BIAS至CG 1406中。NMOS 1411係用於傳遞負電壓供應VHVNEG,NMOS 1412係用作負疊接(cascoding)。
圖17繪示低電壓區段致能閂鎖邏輯1700。低電壓邏輯1700包含經閂鎖的反相器1701與1702以及NMOS電晶體1703(字線致能)、1704(區段致能)、及1705(用於重設經閂鎖的1701/1702),其等全部係由利用一p井的電晶體類型構成。或者,反相器1701可由採用n井的電晶體構成。
圖18繪示感測系統1800,其類似於圖6之晶粒600的方塊601/602/603/604。感測系統1800包含感測放大器1801、1802、1803、及1804。感測放大器1801、1802、1803、及1804的實施例係顯示於圖19至圖22。一參考區段1810係用於自參考記憶體單元產生參考偏壓以供感測。一感測放大器的兩輸入耦合至兩陣列平面的兩位元線,例如,感測放大器1801耦合至頂部陣列平面1820及底部陣列平面1821。陣列平面的一者提供一經選取的位元線(從而透過一經致能的字線提供一經選取的記憶體單元),且另一陣列平面提供一經取消選取位元線(對此陣列平面禁用所有字線),以供針對對稱位元線感測的感測。
圖19繪示感測放大器1900。感測放大器1900包含PMOS電晶體1901、1906、1907、及1903(係FDSOI PMOS 520類
型,具有經耦合至接地的p井);PMOS電晶體1905、1908、1909、及1912(係FDSOI PMOS 510類型,具有經耦合至Vbias的n井);NMOS電晶體1902、1904、1910、1911、1913、及1914(係FDSOI NMOS 560類型,具有經耦合至接地的n井);以及NMOS電晶體1915(係FDSOI NMOS 550類型,具有經耦合至接地的p井)。PMOS 1901及NMOS 1902(以及PMOS 1903和NMOS 1904)係感測放大器的第一級(讀出)。PMOS 1901係來自一參考電流Iref的鏡像(例如,來自感測系統1800之參考區段1810中之一參考單元或一電阻器)。NMOS 1902透過該經選取的記憶體單元的位元線耦合至一單元電流Icell。NMOS 1902的汲極係感出(sensing out)節點1999,其係等於Iref與Icell之間的差乘上節點1999處的輸出阻抗,亦即,Vsensed=Ro*(Icell-Iref)。NMOS 1904的汲極係一參考節點1998。PMOS 1903處於具有Ileakpmos的禁用狀態(複製PMOS 1901的斷路狀態洩漏)。NMOS 1904透過記憶體單元之一經取消選取位元線(在禁用所有字線下透過經選取位元線)耦合至單元電流洩漏Icellleak。NMOS 1904的汲極係感出節點1999,其係等於Ileakpmos與Icellleak之間的差乘上節點1998處的輸出阻抗,亦即,Vrefsen=Ro*(Icellleak-Ileakpmos)。感測節點1999及參考節點1998係在感測開始時分別經預充電至參考電壓位準1920及1921。電晶體1905至1915係感測放大器的第二(比較)級。其係一經動態閂鎖之差動放大器,具有電晶體NMOS 1913及1914作為輸入對,且感出節點1999及參考節點1998作為輸入。在感測感出節點1999
與參考節點1998之間的差值後,電晶體1906、1907、1910、及1911係經閂鎖的反相器,具有輸出ON及OP作為全電壓位準(Vdd/gnd)感測輸出。PMOS電晶體1905、1908、1909、1912係用於將該等經閂鎖的反相器的節點預充電至高供應位準。NMOS 1913及1914係有腳位(footed)的輸入對(意指串聯連接至經閂鎖的反相器之NMOS電晶體)。NMOS 1915係用於輸入對之致能偏壓電晶體。
圖20繪示感測放大器2000。感測放大器2000在結構上與感測放大器1900完全相同,除了NMOS電晶體1913的n井係耦合至一可變電壓源NL5_NWB,且NMOS電晶體1914的n井係耦合至一可變電壓源NL5_NWB。該可變電壓源係用於動態偏壓該井,以在作用時最佳化速度(順向本體偏壓)並在待機時減少洩漏(反向本體偏壓)。其亦可用於使感測放大器的臨限電壓偏移無效。
圖21繪示感測放大器2100。感測放大器2100在結構上與感測放大器1900完全相同,除了PMOS電晶體1901、1903、1906、及1907的p井係耦合至一可變電壓源PL1_PW,且NMOS電晶體1902、1904、1910、1911、1913、及1914的n井係耦合至一可變電壓源NL1_NW。該可變電壓源係用於在作用時最佳化速度(順向偏壓該井)並在待機時減少洩漏(反向偏壓該井)。
圖22繪示感測放大器2200,其具有FDSOI及體塊CMOS混合區分區。感測放大器2200在結構上與感測放大器1900完全相同,除了PMOS電晶體1906及1907的p井係耦合至一可變電壓源PL1_PW,且NMOS電晶體1910及1912的n井係耦合至一
可變電壓源NL1_NW,且PMOS電晶體2201及2202與NMOS電晶體2202及2204係體塊CMOS電晶體。PMOS 2201及NMOS 2202與PMOS 2203及NMOS 2204係放大器的體塊CMOS讀出級。此讀出級耦合至一諸如1.8V的高供應位準(歸因於體塊CMOS電晶體)而非一諸如Vdd 1.2V的邏輯供應位準,以用於廣感測範圍。
圖23繪示行解碼器2300。行解碼器2300包含:NMOS電晶體2301、2303、2305、2307、及2309(係FDSOI NMOS 560類型,具有經耦合至N1_NW的n井)以針對行選取增強加速;及NMOS電晶體2302、2304、2306、2308、及2310(係FDSOI NMOS 550類型,具有經耦合至N1_PW的p井)以針對行取消選取減少洩漏。
Claims (15)
- 一種快閃記憶體系統,其包含:一快閃記憶體單元陣列,其經配置成列與行;以及一列解碼器,其用於選取該陣列中的一列快閃記憶體單元以用於一讀取或程式化操作,該列解碼器包含一或多個全空乏絕緣體上覆矽NMOS電晶體與一或多個全空乏絕緣體上覆矽PMOS電晶體;其中該一或多個全空乏絕緣體上覆矽NMOS電晶體各包含在一埋藏氧化物層下面並耦接至一第一動態電壓源之一n井,該第一動態電壓源提供一順向本體偏壓或一反向本體偏壓至上述NMOS電晶體;及其中該一或多個全空乏絕緣體上覆矽PMOS電晶體各包含在一埋藏氧化物層下面並耦接至一第二動態電壓源之一p井,該第二動態電壓源提供一順向本體偏壓或一反向本體偏壓至上述PMOS電晶體。
- 如請求項1之快閃記憶體系統,其中該等快閃記憶體單元包含源極側注入快閃記憶體單元。
- 如請求項2之快閃記憶體系統,其中各源極側注入快閃記憶體單元包含:一抹除閘,其提供抹除;一耦合閘;以及 一源極線,其提供程式化電流。
- 如請求項1之快閃記憶體系統,其中該列解碼器包含:一列驅動器,該列驅動器包含一PMOS電晶體,該PMOS電晶體包含在一通道下面並耦接至該第一動態電壓源之一p井,該第一動態電壓源提供一順向本體偏壓或一反向本體偏壓至該PMOS電晶體;以及一NMOS電晶體,該NMOS電晶體具有在一通道下面並耦接至該第二動態電壓源之一n井,該第二動態電壓源提供一順向本體偏壓或一反向本體偏壓至該NMOS電晶體。
- 如請求項4之快閃記憶體系統,其中該列解碼器進一步包含:一列前置驅動器,該列前置驅動器包含一PMOS電晶體,該PMOS電晶體包含在一通道下面之一p井;以及一NMOS電晶體,該NMOS電晶體包含在一通道下面之一n井。
- 如請求項5之快閃記憶體系統,其中該列前置驅動器進一步包含一解碼PMOS電晶體,該解碼PMOS電晶體具有在一通道下面之一p井。
- 如請求項1之快閃記憶體系統,其中該列解碼器進一步包含一NAND閘及一反相器閘,該NAND閘及該反相器閘包含一PMOS電晶體,該PMOS電晶體包含在一通道下面之一p井;以及一NMOS電晶體,該NMOS電晶體包含在一通道下面之一n井。
- 一種快閃記憶體系統,其包含:一快閃記憶體單元陣列,其經配置成列與行;以及 一列解碼器,其用於選取該陣列中的一列快閃記憶體單元以用於一讀取或寫入操作,該列解碼器包含一或多個全空乏絕緣體上覆矽NMOS電晶體與一或多個全空乏絕緣體上覆矽PMOS電晶體;其中該列解碼器包含:一或多個全空乏絕緣體上覆矽NMOS電晶體,其包含在一埋藏氧化物層下面並耦接至一第一動態電壓源之一p井,該第一動態電壓源提供一順向本體偏壓或一反向本體偏壓至上述NMOS電晶體;以及一或多個全空乏絕緣體上覆矽PMOS電晶體,其包含在一埋藏氧化物層下面並耦接至一第二動態電壓源之一n井,該第二動態電壓源提供一順向本體偏壓或一反向本體偏壓至上述PMOS電晶體。
- 如請求項8之快閃記憶體系統,其中該列解碼器包含:一列驅動器,該列驅動器包含一PMOS電晶體與一NMOS電晶體,其等包含在一通道下面之一n井。
- 如請求項9之快閃記憶體系統,其中該列解碼器進一步包含:一列前置驅動器,該列前置驅動器包含一列位址解碼器,該列位址解碼器包含一NAND閘,該NAND閘包含在一通道下面之一p井;及一反相器閘,該反相器閘包含在一通道下面之一n井。
- 如請求項9之快閃記憶體系統,其中該列解碼器進一步包含一列前置驅動器,該列前置驅動器包含一PMOS電晶體與一NMOS電晶體,其等包含在一通道下面之一p井。
- 如請求項11之快閃記憶體系統,其中該列前置驅動器進一步包含一解碼PMOS電晶體,該解碼PMOS電晶體具有在一通道下面之一n井。
- 如請求項11之快閃記憶體系統,其中該列前置驅動器進一步包含一列位址解碼器,該列位址解碼器包含一NAND閘,該NAND閘具有在一通道下面之p井;及一反相器閘,該反相器閘包含在一通道下面之一n井。
- 一種快閃記憶體系統,其包含:一快閃記憶體單元陣列,其經配置成列與行;以及一行解碼器,其用於選取該陣列中的一行快閃記憶體單元以用於一讀取或寫入操作,該行解碼器包含:複數個全空乏絕緣體上覆矽NMOS電晶體,其等各包含在一埋藏氧化物層下方以供行取消選取並耦接至一第一動態電壓源之一p井,該第一動態電壓源提供一順向本體偏壓或一反向本體偏壓至上述NMOS電晶體;以及複數個全空乏絕緣體上覆矽NMOS電晶體,其等各包含在一埋藏氧化物層下方以供行選取並耦接至一第二動態 電壓源之一n井,該第二動態電壓源提供一順向本體偏壓或一反向本體偏壓至上述NMOS電晶體。
- 如請求項14之快閃記憶體系統,其中該等記憶體單元包含源極側注入快閃記憶體單元,其等各包含:一抹除閘,其提供抹除;一耦合閘;以及一源極線,其提供程式化電流。
Applications Claiming Priority (4)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US14/875,533 US9972395B2 (en) | 2015-10-05 | 2015-10-05 | Row and column decoders comprising fully depleted silicon-on-insulator transistors for use in flash memory systems |
US14/875,533 | 2015-10-05 | ||
??PCT/US16/51783 | 2016-09-14 | ||
PCT/US2016/051783 WO2017062144A1 (en) | 2015-10-05 | 2016-09-14 | Fully depleted silicon on insulator flash memory design |
Publications (2)
Publication Number | Publication Date |
---|---|
TW201729203A TW201729203A (zh) | 2017-08-16 |
TWI618069B true TWI618069B (zh) | 2018-03-11 |
Family
ID=58447990
Family Applications (2)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW107102732A TWI711042B (zh) | 2015-10-05 | 2016-10-03 | 全空乏絕緣體上覆矽快閃記憶體設計 |
TW105131912A TWI618069B (zh) | 2015-10-05 | 2016-10-03 | 全空乏絕緣體上覆矽快閃記憶體設計 |
Family Applications Before (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW107102732A TWI711042B (zh) | 2015-10-05 | 2016-10-03 | 全空乏絕緣體上覆矽快閃記憶體設計 |
Country Status (7)
Country | Link |
---|---|
US (2) | US9972395B2 (zh) |
EP (1) | EP3341937A4 (zh) |
JP (1) | JP6937747B2 (zh) |
KR (1) | KR102227962B1 (zh) |
CN (2) | CN113674789A (zh) |
TW (2) | TWI711042B (zh) |
WO (1) | WO2017062144A1 (zh) |
Families Citing this family (18)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP3343763B1 (en) * | 2016-12-29 | 2019-11-06 | GN Hearing A/S | Output driver comprising mos switches with adjustable back gate biasing |
US10096602B1 (en) * | 2017-03-15 | 2018-10-09 | Globalfoundries Singapore Pte. Ltd. | MTP memory for SOI process |
US10236768B2 (en) | 2017-05-19 | 2019-03-19 | Globalfoundaries Inc. | Switched-capacitor charge pump with reduced diode threshold voltage and on state resistance |
US10534554B2 (en) * | 2017-10-13 | 2020-01-14 | Silicon Storage Technology, Inc. | Anti-hacking mechanisms for flash memory device |
US10291183B1 (en) * | 2018-02-28 | 2019-05-14 | Globalfoundries Inc. | Method and apparatus for using back gate biasing for power amplifiers for millimeter wave devices |
WO2020012470A1 (en) * | 2018-07-11 | 2020-01-16 | Bar-Ilan University | Gain cell embedded dram in fully depleted silicon-on-insulator technology |
US10860918B2 (en) * | 2018-08-21 | 2020-12-08 | Silicon Storage Technology, Inc. | Analog neural memory system for deep learning neural network comprising multiple vector-by-matrix multiplication arrays and shared components |
US11062745B2 (en) * | 2018-09-27 | 2021-07-13 | Taiwan Semiconductor Manufacturing Company, Ltd. | FDSOI sense amplifier configuration in a memory device |
US11423979B2 (en) * | 2019-04-29 | 2022-08-23 | Silicon Storage Technology, Inc. | Decoding system and physical layout for analog neural memory in deep learning artificial neural network |
US10819331B1 (en) * | 2019-05-07 | 2020-10-27 | Nxp B.V. | Self-regulating body-biasing techniques for process, voltage, and temperature (PVT) fluctuation compensation in fully-depleted silicon-on-insulator (FDSOI) semiconductors |
CN110620577B (zh) * | 2019-10-12 | 2023-06-02 | 上海华力微电子有限公司 | 基于fdsoi结构的电平转换单元电路及版图设计方法 |
WO2021084372A1 (ja) * | 2019-11-01 | 2021-05-06 | 株式会社半導体エネルギー研究所 | 半導体装置 |
US11296190B2 (en) * | 2020-01-15 | 2022-04-05 | Globalfoundries U.S. Inc. | Field effect transistors with back gate contact and buried high resistivity layer |
US11610612B2 (en) * | 2020-07-20 | 2023-03-21 | Stmicroelectronics International N.V. | High speed SRAM using enhance wordline/global buffer drive |
KR20220030487A (ko) | 2020-09-02 | 2022-03-11 | 삼성전자주식회사 | 메모리 장치 및 그것의 동작 방법 |
KR20220034561A (ko) * | 2020-09-11 | 2022-03-18 | 삼성전자주식회사 | 멀티 레벨 신호 생성을 위한 송신기 및 이를 포함하는 메모리 시스템 |
EP4341935A1 (en) * | 2021-05-18 | 2024-03-27 | Silicon Storage Technology, Inc. | Non-volatile memory cell array formed in a p-well in a deep n-well in a p-substrate |
US11984165B2 (en) * | 2022-05-24 | 2024-05-14 | Taiwan Semiconductor Manufacturing Company, Ltd. | Memory device with reduced area |
Citations (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20020102774A1 (en) * | 1999-02-23 | 2002-08-01 | Dah-Bin Kao | Method and apparatus for split gate source side injection flash memory cell and array with dedicated erase gates |
US20030039143A1 (en) * | 2001-04-27 | 2003-02-27 | Junichi Ogane | Word-line driving circuit with reduced current leakage |
US20080013359A1 (en) * | 2006-07-11 | 2008-01-17 | David Fisch | Integrated circuit including memory array having a segmented bit line architecture and method of controlling and/or operating same |
US7447073B2 (en) * | 2005-09-26 | 2008-11-04 | Silicon Storage Technology, Inc. | Method for handling a defective top gate of a source-side injection flash memory array |
US8659948B2 (en) * | 2007-06-01 | 2014-02-25 | Micron Technology, Inc. | Techniques for reading a memory cell with electrically floating body transistor |
US8723592B2 (en) * | 2011-08-12 | 2014-05-13 | Nxp B.V. | Adjustable body bias circuit |
TWI485704B (zh) * | 2011-03-18 | 2015-05-21 | Soitec Silicon On Insulator | 具有關聯於本地行解碼器之交錯感測放大器之半導體記憶體 |
Family Cites Families (28)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4724531A (en) * | 1984-07-18 | 1988-02-09 | Hughes Aircraft Company | Gate array with bidirectional symmetry |
US5506803A (en) * | 1992-04-01 | 1996-04-09 | Intel Corporation | Apparatus and method for minimizing verify time in a semiconductor memory by constantly charging n-well capacitance |
US6260103B1 (en) | 1998-01-05 | 2001-07-10 | Intel Corporation | Read-while-write memory including fewer verify sense amplifiers than read sense amplifiers |
JP2001036037A (ja) * | 1999-07-21 | 2001-02-09 | Nec Corp | 半導体装置及び半導体装置の製造方法 |
JP2001067884A (ja) * | 1999-08-31 | 2001-03-16 | Hitachi Ltd | 不揮発性半導体記憶装置 |
JP4131910B2 (ja) * | 2001-07-27 | 2008-08-13 | 株式会社東芝 | 半導体集積回路 |
US6798688B2 (en) * | 2002-11-29 | 2004-09-28 | International Business Machines Corp. | Storage array such as a SRAM with reduced power requirements |
JP4850387B2 (ja) * | 2002-12-09 | 2012-01-11 | ルネサスエレクトロニクス株式会社 | 半導体装置 |
KR20070022763A (ko) * | 2004-06-15 | 2007-02-27 | 코닌클리즈케 필립스 일렉트로닉스 엔.브이. | 반도체 장치, 비휘발성 메모리 및 반도체 제조 방법 |
JP4967264B2 (ja) * | 2005-07-11 | 2012-07-04 | 株式会社日立製作所 | 半導体装置 |
JP2007207380A (ja) * | 2006-02-03 | 2007-08-16 | Renesas Technology Corp | 不揮発性半導体記憶装置 |
US7285480B1 (en) | 2006-04-07 | 2007-10-23 | International Business Machines Corporation | Integrated circuit chip with FETs having mixed body thicknesses and method of manufacture thereof |
US7447071B2 (en) * | 2006-11-08 | 2008-11-04 | Atmel Corporation | Low voltage column decoder sharing a memory array p-well |
JP5019436B2 (ja) * | 2007-02-22 | 2012-09-05 | ルネサスエレクトロニクス株式会社 | 半導体集積回路 |
JP5528667B2 (ja) * | 2007-11-28 | 2014-06-25 | ルネサスエレクトロニクス株式会社 | 半導体装置および半導体装置の制御方法 |
WO2009151581A1 (en) * | 2008-06-09 | 2009-12-17 | Aplus Flash Technology, Inc. | Nor nonvolatile memory devices and structures |
JP5266085B2 (ja) * | 2009-02-17 | 2013-08-21 | ルネサスエレクトロニクス株式会社 | 不揮発性半導体記憶装置 |
US8295111B2 (en) * | 2009-09-30 | 2012-10-23 | Samsung Electronics Co., Ltd. | Semiconductor memory device comprising sensing circuits with adjacent column selectors |
US7995398B2 (en) * | 2009-11-06 | 2011-08-09 | Flashsilicon, Inc. | Structures and methods for reading out non-volatile memories |
FR2958441B1 (fr) * | 2010-04-02 | 2012-07-13 | Soitec Silicon On Insulator | Circuit pseudo-inverseur sur seoi |
US8415743B2 (en) * | 2011-05-24 | 2013-04-09 | International Business Machines Corporation | ETSOI CMOS with back gates |
US8811093B2 (en) * | 2012-03-13 | 2014-08-19 | Silicon Storage Technology, Inc. | Non-volatile memory device and a method of operating same |
US8848419B2 (en) * | 2012-08-09 | 2014-09-30 | Taiwan Semiconductor Manufacturing Co., Ltd. | Sensing memory element logic states from bit line discharge rate that varies with resistance |
FR2996386A1 (fr) * | 2012-10-01 | 2014-04-04 | St Microelectronics Sa | Comparateur integre a hysteresis, en particulier realise dans une technologie fd soi |
US9268899B2 (en) * | 2013-03-14 | 2016-02-23 | Silicon Storage Technology, Inc. | Transistor design for use in advanced nanometer flash memory devices |
FR3003996B1 (fr) * | 2013-03-28 | 2015-04-24 | Commissariat Energie Atomique | Procede de commande d'un circuit integre |
WO2015042049A1 (en) * | 2013-09-17 | 2015-03-26 | Wave Semiconductor, Inc. | Multi-threshold circuitry based on silicon-on-insulator technology |
US9355734B2 (en) * | 2014-03-04 | 2016-05-31 | Silicon Storage Technology, Inc. | Sensing circuits for use in low power nanometer flash memory devices |
-
2015
- 2015-10-05 US US14/875,533 patent/US9972395B2/en active Active
-
2016
- 2016-09-14 WO PCT/US2016/051783 patent/WO2017062144A1/en active Application Filing
- 2016-09-14 EP EP16854057.3A patent/EP3341937A4/en active Pending
- 2016-09-14 JP JP2018517289A patent/JP6937747B2/ja active Active
- 2016-09-14 KR KR1020187012427A patent/KR102227962B1/ko active IP Right Grant
- 2016-09-14 CN CN202110971342.8A patent/CN113674789A/zh active Pending
- 2016-09-14 CN CN201680059275.XA patent/CN108140404B/zh active Active
- 2016-10-03 TW TW107102732A patent/TWI711042B/zh active
- 2016-10-03 TW TW105131912A patent/TWI618069B/zh active
-
2018
- 2018-04-12 US US15/952,155 patent/US10297327B2/en active Active
Patent Citations (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20020102774A1 (en) * | 1999-02-23 | 2002-08-01 | Dah-Bin Kao | Method and apparatus for split gate source side injection flash memory cell and array with dedicated erase gates |
US20030039143A1 (en) * | 2001-04-27 | 2003-02-27 | Junichi Ogane | Word-line driving circuit with reduced current leakage |
US7447073B2 (en) * | 2005-09-26 | 2008-11-04 | Silicon Storage Technology, Inc. | Method for handling a defective top gate of a source-side injection flash memory array |
US20080013359A1 (en) * | 2006-07-11 | 2008-01-17 | David Fisch | Integrated circuit including memory array having a segmented bit line architecture and method of controlling and/or operating same |
US7542340B2 (en) * | 2006-07-11 | 2009-06-02 | Innovative Silicon Isi Sa | Integrated circuit including memory array having a segmented bit line architecture and method of controlling and/or operating same |
US8659948B2 (en) * | 2007-06-01 | 2014-02-25 | Micron Technology, Inc. | Techniques for reading a memory cell with electrically floating body transistor |
TWI485704B (zh) * | 2011-03-18 | 2015-05-21 | Soitec Silicon On Insulator | 具有關聯於本地行解碼器之交錯感測放大器之半導體記憶體 |
US8723592B2 (en) * | 2011-08-12 | 2014-05-13 | Nxp B.V. | Adjustable body bias circuit |
Also Published As
Publication number | Publication date |
---|---|
JP6937747B2 (ja) | 2021-09-22 |
TW201729203A (zh) | 2017-08-16 |
US9972395B2 (en) | 2018-05-15 |
JP2018531477A (ja) | 2018-10-25 |
US20170098474A1 (en) | 2017-04-06 |
US10297327B2 (en) | 2019-05-21 |
TW201818413A (zh) | 2018-05-16 |
EP3341937A4 (en) | 2019-03-27 |
EP3341937A1 (en) | 2018-07-04 |
WO2017062144A1 (en) | 2017-04-13 |
KR20180061333A (ko) | 2018-06-07 |
CN113674789A (zh) | 2021-11-19 |
KR102227962B1 (ko) | 2021-03-12 |
CN108140404A (zh) | 2018-06-08 |
TWI711042B (zh) | 2020-11-21 |
CN108140404B (zh) | 2021-09-07 |
US20180233203A1 (en) | 2018-08-16 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
TWI618069B (zh) | 全空乏絕緣體上覆矽快閃記憶體設計 | |
JP2018531477A6 (ja) | 完全空乏型シリコン・オン・インシュレータ・フラッシュメモリ設計 | |
TWI715871B (zh) | 改良式快閃記憶體單元與相關解碼器 | |
US8811093B2 (en) | Non-volatile memory device and a method of operating same | |
CN107077891B (zh) | 非易失性分裂栅存储器装置及其操作方法 | |
US9633735B2 (en) | System and method to inhibit erasing of portion of sector of split gate flash memory cells | |
US9678553B2 (en) | Power sequencing for embedded flash memory devices | |
TWI691971B (zh) | 組態用於存取快閃記憶體單元之陣列行及列的方法與設備 |