TWI530094B - 積層平衡濾波器 - Google Patents

積層平衡濾波器 Download PDF

Info

Publication number
TWI530094B
TWI530094B TW101139661A TW101139661A TWI530094B TW I530094 B TWI530094 B TW I530094B TW 101139661 A TW101139661 A TW 101139661A TW 101139661 A TW101139661 A TW 101139661A TW I530094 B TWI530094 B TW I530094B
Authority
TW
Taiwan
Prior art keywords
inductor
electrode pattern
parallel resonator
balanced
unbalanced
Prior art date
Application number
TW101139661A
Other languages
English (en)
Other versions
TW201322626A (zh
Inventor
谷口哲夫
Original Assignee
村田製作所股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 村田製作所股份有限公司 filed Critical 村田製作所股份有限公司
Publication of TW201322626A publication Critical patent/TW201322626A/zh
Application granted granted Critical
Publication of TWI530094B publication Critical patent/TWI530094B/zh

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03HIMPEDANCE NETWORKS, e.g. RESONANT CIRCUITS; RESONATORS
    • H03H7/00Multiple-port networks comprising only passive electrical elements as network components
    • H03H7/01Frequency selective two-port networks
    • H03H7/09Filters comprising mutual inductance
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03HIMPEDANCE NETWORKS, e.g. RESONANT CIRCUITS; RESONATORS
    • H03H7/00Multiple-port networks comprising only passive electrical elements as network components
    • H03H7/01Frequency selective two-port networks
    • H03H7/12Bandpass or bandstop filters with adjustable bandwidth and fixed centre frequency
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03HIMPEDANCE NETWORKS, e.g. RESONANT CIRCUITS; RESONATORS
    • H03H7/00Multiple-port networks comprising only passive electrical elements as network components
    • H03H7/01Frequency selective two-port networks
    • H03H7/17Structural details of sub-circuits of frequency selective networks
    • H03H7/1741Comprising typical LC combinations, irrespective of presence and location of additional resistors
    • H03H7/1775Parallel LC in shunt or branch path
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03HIMPEDANCE NETWORKS, e.g. RESONANT CIRCUITS; RESONATORS
    • H03H7/00Multiple-port networks comprising only passive electrical elements as network components
    • H03H7/42Networks for transforming balanced signals into unbalanced signals and vice versa, e.g. baluns
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03HIMPEDANCE NETWORKS, e.g. RESONANT CIRCUITS; RESONATORS
    • H03H1/00Constructional details of impedance networks whose electrical mode of operation is not specified or applicable to more than one type of network
    • H03H2001/0021Constructional details
    • H03H2001/0085Multilayer, e.g. LTCC, HTCC, green sheets
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03HIMPEDANCE NETWORKS, e.g. RESONANT CIRCUITS; RESONATORS
    • H03H7/00Multiple-port networks comprising only passive electrical elements as network components
    • H03H7/01Frequency selective two-port networks
    • H03H7/17Structural details of sub-circuits of frequency selective networks
    • H03H7/1708Comprising bridging elements, i.e. elements in a series path without own reference to ground and spanning branching nodes of another series path

Landscapes

  • Filters And Equalizers (AREA)

Description

積層平衡濾波器
本發明係關於一種積層平衡濾波器,該積層平衡濾波器由積層有複數個電介質層與形成於電介質層之複數個電極圖案之積層體所構成,並具有平衡-不平衡轉換功能。
已知有專利文獻1中記載之習知之積層平衡濾波器,該積層平衡濾波器由積層有複數個電介質層與形成於電介質層之複數個電極圖案之積層體所構成,並具有平衡-不平衡轉換功能。圖8係專利文獻1之積層平衡濾波器之分解立體圖,圖9係該積層平衡濾波器之等效電路圖。
如圖8所示,該積層平衡濾波器由積層有電介質層251、242、241、271、211、201、221、與形成於電介質層之電極圖案143、142、141、131、121、120、123、122之積層體構成。又,如圖9所示,該積層平衡濾波器具備:不平衡端子T1與平衡端子T2、T3。又,LC並聯共振器由電感器L1及電容器C1構成,以電極圖案131構成電感器L1及電容器C1,該LC並聯共振器之一端與不平衡端子T1連接。電感器L4之兩端分別與平衡端子T2、T3連接。
在該電路中,電感器L1與電感器L4耦合,藉此,該積層平衡濾波器具有用於產生平衡-不平衡轉換功能之主要之耦合。又,將電感器L2、L3與電容器C2、C3作為阻抗匹配及阻抗轉換之電路之功能。
先行技術
專利文獻
專利文獻1:日本特開2011-124880號公報
但在專利文獻1記載之積層平衡濾波器中,由於在較通帶之頻率還要高之側之衰減極之位置進行調整較為困難,因此存在不能自由地將較通帶之頻率還要高之區域之特性進行設計之問題。因此,為了使可在較通帶之頻率還要高之側之衰減極之位置進行調整,發明人設計出具備2個LC並聯共振器與電感器之積層平衡濾波器。而且,為了使衰減極在所欲之頻帶內產生,進行設計將耦合電容器連接在輸入端子及輸出端子之間。又,此時發現可獲得相位特性良好之積層平衡濾波器。
本發明係為了解決上述問題而成,其目的在於,提供可將較通帶之頻率還要高之區域之衰減極進行自由設計,且相位特性良好之積層平衡濾波器。
本發明之積層平衡濾波器由積層有複數個電介質層與形成於該電介質層上之複數個電極圖案之積層體所構成;具備:1個不平衡端子;2個平衡端子;接地端子;不平衡側LC並聯共振器,一端與接地端子連接,另一端與不平衡端子連接;平衡側電感器,兩端分別與平衡端子連接;以 及至少一個中間LC並聯共振器,一端與接地端子連接,並在等效電路上,配置於不平衡側LC並聯共振器與平衡側電感器之間;不平衡側LC並聯共振器與中間LC並聯共振器中、配置於等效電路上離不平衡側LC並聯共振器最近之中間LC並聯共振器彼此進行電磁耦合;平衡側電感器與中間LC並聯共振器中、配置於等效電路上離平衡側電感器最近之中間LC並聯共振器彼此進行電磁耦合;不平衡端子、平衡端子及接地端子係形成於積層體之表面;平衡側電感器,於積層體之既定之電介質層具備螺旋狀之電感器電極圖案,電感器電極圖案係於途中之連接部分與接地端子連接,並具有從一端到連接部分為止之第1部分與從另一端到連接部分為止之第2部分;中間LC並聯共振器,在與積層體之平衡側電感器之電感器電極圖案不同之層具備螺旋狀之電感器電極圖案;流過平衡側電感器之電感器電極圖案之第1部分之電流方向與流過中間LC並聯共振器之電感器電極圖案之電流方向相反;流過平衡側電感器之電感器電極圖案之第2部分之電流方向與流過中間LC並聯共振器之電感器電極圖案之電流方向相同;進而具備耦合電容器,該耦合電容器連接於與第1部分側連接之平衡端子、與不平衡端子之間。
又,在本發明之積層平衡濾波器中,較佳為,中間LC並聯共振器之電感器電極圖案之開口與平衡側電感器之電感器電極圖案之開口從積層方向觀之,至少一部分重疊。
又,在本發明之積層平衡濾波器中,較佳為,中間LC 並聯共振器之電感器電極圖案之開口與平衡側電感器之電感器電極圖案之開口從積層方向觀之,旋轉之中心軸之位置相同。
又,在本發明之積層平衡濾波器中,較佳為,不平衡側LC並聯共振器具備螺旋狀之電感器電極圖案,且不平衡側LC並聯共振器之電感器電極圖案之旋轉方向與中間LC並聯共振器之電感器電極圖案之旋轉方向從積層方向觀之為彼此相反。
又,在本發明之積層平衡濾波器中,較佳為,積層平衡濾波器之各個電感器電極圖案與電容器電極圖案分開配置於積層體之積層方向之一方主面側與另一方主面側。
又,在本發明之積層平衡濾波器中,較佳為,不平衡側LC並聯共振器之電感器電極圖案與電容器電極圖案分開配置於積層體之積層方向之一方主面側與另一方主面側,並將中間LC並聯共振器之電感器電極圖案與平衡側電感器之電感器電極圖案配置於其中間。
本發明之積層平衡濾波器由於在與第1部分側連接之平衡端子、與不平衡端子之間連接著耦合電容器,因此可提供可將較通帶之頻率還要高之區域之衰減極自由地進行設計,且相位特性良好之積層平衡濾波器。
以下,說明本發明之實施形態。
圖1係本發明之實施形態之積層平衡濾波器之等效電路圖。端子T1係輸入不平衡訊號之不平衡端子。又,端子T2、T3係輸出平衡訊號之平衡端子。端子T1與端子T2、T3之間配置有不平衡側LC並聯共振器LC1、中間LC並聯共振器LC2、平衡側電感器L3、電感器L4、L5、電容器C3、C4及耦合電容器C5。
不平衡側LC並聯共振器LC1係將電容器C1與電感器L1彼此並聯連接所構成。又,中間LC並聯共振器LC2係將電容器C2與電感器L2彼此並聯連接所構成。利用不平衡側LC並聯共振器LC1之共振電路與中間LC並聯共振器LC2之共振電路來設計濾波器之通帶寬度、中心頻率。
不平衡側LC並聯共振器LC1之一端接地,另一端與不平衡端子T1連接。又,中間LC並聯共振器LC2之另一端接地。不平衡側LC並聯共振器LC1與中間LC並聯共振器LC2係透過電感器L1與電感器L2彼此進行電磁耦合。即,藉由電感器L1與電感器L2彼此進行磁場耦合,使不平衡側LC並聯共振器LC1與中間LC並聯共振器LC2彼此進行耦合。此時,電感器L1與電感器L2之間產生互感M1。
在中間LC並聯共振器LC2與平衡側電感器L3中,電感器L2與平衡側電感器L3彼此進行電磁耦合。電感器L2與平衡側電感器L3之間產生互感M2。
平衡側電感器L3係於途中之連接部分接地。又,平衡側電感器L3之一端與端子T2之間連接著電感器L4。同樣的,平衡側電感器L3之另一端與端子T3之間連接著電感 器L5。電容器C3之一端連接於端子T2與電感器L4之連接點,另一端接地。同樣的,電容器C4之一端連接於端子T3與電感器L5之連接點,另一端接地。藉由將電感器L4、L5及電容器C3、C4設定成既定值,而可將輸出平衡訊號之端子T2、T3間之阻抗設定成所欲之值。
進而,端子T1與端子T2之間連接著耦合電容器C5。耦合電容器C5係設置成使衰減極位移到較通帶之頻率還要高之側之所欲之頻率。
如此構成之積層平衡濾波器中,例如,若不平衡訊號從端子T1輸入,則進行平衡-不平衡轉換以從端子T2、T3輸出具有既定相位差之平衡訊號。
圖2係顯示本發明之實施形態之積層平衡濾波器之立體圖。積層平衡濾波器由積層有複數個電介質層及電極圖案之積層體1所構成。該積層體1呈立方體狀,在積層方向(參照圖2之箭頭符號)上具有垂直的2個主面、與連接2個主面之4個側面。不平衡端子2、接地端子3、平衡端子4、5為外部端子,形成於積層體1之表面。更詳細的,形成在2個主面上,還形成在側面使得2個主面上形成的部分相連。不平衡端子2與圖1之端子T1、接地端子3與圖1之接地端、平衡端子4與圖1之端子T2、平衡端子5與圖1之端子T3分別對應。
圖3係顯示構成本實施形態之積層平衡濾波器之電介質層及電極圖案之俯視圖。積層平衡濾波器由積層有複數個電介質層11a~11k與形成於電介質層11a~11k之複數個 電極圖案之積層體所構成。
構成平衡端子4之一部分之端子電極43a、構成不平衡端子2之一部分之端子電極44a、構成平衡端子5之一部分之端子電極45a、構成接地端子3之一部分之端子電極46a,係分別形成於電介質層11a。電感器電極圖案21b係形成於電介質層11b。電感器電極圖案21c係形成於電介質層11c。電感器電極圖案22d、24d係形成於電介質層11d。電感器電極圖案23e係形成於電介質層11e。電感器電極圖案25f係形成於電介質層11f。電容器電極圖案32g係形成於電介質層11g。接地電極圖案41h係形成於電介質層11h。電容器電極圖案31i、33i、34i係形成於電介質層11i。耦合電極圖案42j係形成於電介質層11j。端子電極43k、44k、45k、46k係形成於電介質層11k。
電感器電極圖案21b、22d、23e、24d、25f均呈螺旋狀。螺旋狀係指以電極圖案繞既定中心軸旋轉而連續形成之形狀。而且,從積層方向觀之,由電感器電極圖案所包圍之部分稱為開口。
此外,雖未圖示,但積層後在電介質層之側面形成有電極圖案以使端子電極圖案43a與43k、44a與44k、45a與45k、46a與46k分別連接。
電介質層11a~11k以a~k之順序依次進行積層、壓接後燒成而成為積層體。電介質層11k與其他電介質層11a~11j進行積層使積層後端子電極43k、44k、45k、46k位於積層體表面。
通孔電極61、62、63、64以分別貫通電介質層11b、11d、11d~11f、11e之方式沿著積層體之積層方向形成。
以下,對圖1~圖3之對應關係進行說明。電感器電極圖案21b、21c係藉由通孔電極61彼此連接。電感器電極圖案21c之一端與圖2之不平衡端子2(圖1之T1)連接。又,電感器電極圖案21b之一端與圖2之接地端子3(圖1之接地端)連接。藉由電感器電極圖案21b、21c與通孔電極61構成電感器L1。
電容器電極圖案31i係引出於積層體1之一個長邊側之側面,並與圖2之不平衡端子2(圖1之T1)及電感器電極圖案21c連接。電容器電極圖案31i與接地電極圖案41h係透過電介質層11h相對向,並構成電容器C1。又,接地電極41h係引出於積層體1之另一個長邊側之側面,並與圖2之接地端子3(圖1之接地端)連接。如此之電感器L1與電容器C1係透過不平衡端子2與接地端子3並聯連接,構成不平衡側LC並聯共振器LC1。
電感器電極圖案22d之一端與圖2之接地端子3(圖1之接地端)連接。又,電感器電極圖案22d之另一端係藉由電容器電極圖案32g與通孔電極63連接。電容器電極圖案32g與接地電極圖案41h係透過電介質層11g相對向,並構成電容器C2。如此,電感器L2與電容器C2係透過通孔電極63及接地端子3並聯連接,構成中間LC並聯共振器LC2。
將電感器L1與電感器L2之開口於積層方向靠近並配 置使彼此進行電磁耦合。而且,使電感器電極圖案21c與電感器電極圖案22d之間無電極圖案。
電感器L1之開口與電感器L2之開口係從積層方向觀之以至少一部分重疊之方式形成。藉此,在電感器L1與電感器L2之間主要產生電容性之耦合。而且,可根據該電感器L1與電感器L2間之電磁耦合之強度將濾波器之通帶寬度進行設計。
又,從積層方向觀之,電感器L1與電感器L2係旋轉中心軸之位置相同。並且,從積層方向觀之,電感器L1與電感器L2係電極圖案之部分重疊。
平衡側電感器L3由電感器電極圖案23e構成。電感器電極圖案23e係於途中與圖2之接地端子3(圖1之接地端)連接。
電感器電極圖案23e之一端藉由通孔電極62與電感器電極圖案24d連接,另一端藉由通孔電極64與電感器電極圖案25f連接。電感器電極圖案24d構成電感器L4,其一端係引出於積層體1之一個長邊側之側面,並與圖2之平衡端子4(圖1之T2)連接。又,電感器電極圖案25f構成電感器L5,其一端係引出於積層體1之另一個長邊側之側面,並與圖2之平衡端子5(圖1之T3)連接。
電容器電極圖案33i係引出於積層體1之一個長邊側之側面,並與圖2之不平衡端子4(圖1之T2)連接。電容器電極圖案33i與接地電極圖案41h係透過電介質層11h相對向,並構成電容器C3。
電容器電極圖案34i係引出於積層體1之另一長邊側之側面,並與圖2之不平衡端子5(圖1之T3)連接。電容器電極圖案34i與接地電極圖案41h係透過電介質層11h相對向,並構成電容器C4。
耦合電極圖案42j與電容器電極圖案31i、33i係透過電介質層11i相對向,並構成耦合電容器C5。耦合電極圖案42j係不與任一個外部端子連接之浮動電極(Floating electrode)。
將電感器L2與平衡側電感器L3係以彼此進行電磁耦合之方式於積層方向靠近並配置。而且,構成電感器L2之電感器電極圖案22d與構成平衡側電感器L3之電感器電極圖案23e之間無電極圖案。在本實施形態中,電感器電極圖案22d之開口與電感器電極圖案23e之開口係以從積層方向觀之至少一部分重疊之方式形成。藉此,電感器L2與平衡側電感器L3之間產生電磁耦合。
又,從積層方向觀之,電感器L2與平衡側電感器L3係旋轉中心軸之位置相同。而且,從積層方向觀之,電感器L2與平衡側電感器L3係電極圖案之部分重疊。
如上所述,於積層體之內部形成有不平衡側LC並聯共振器LC1、中間LC並聯共振器LC2、平衡側電感器L3、電感器L4、L5、電容器C3、C4及耦合電容器C5。
圖3中之箭頭符號係顯示流向接地端子3之電流之方向。電感器電極圖案21b、21c、22d、23e在形成有該等之電介質層11b、11c、11d、11e之右下部分與接地端子3連 接。藉此,對於接地端子3,從電介質層11a向電介質層11g之積層方向觀之,構成電感器L1之電感器電極圖案21b、21c以順時針旋轉。同樣的,構成電感器L2之電感器電極圖案22d以逆時針旋轉。藉此可知:從積層方向觀之,電感器電極圖案21b、21c之旋轉方向與電感器電極圖案22d之旋轉方向相反。因此,對於接地端子3,電感器L1與電感器L2之電流流動方向相反。此時,由於不平衡側LC並聯共振器LC1與中間LC並聯共振器LC2間主要之電容性之電磁耦合之耦合量變得更加穩固,因此具有無需另外設置耦合電容器、並使積層平衡濾波器變小型之優點。
圖4係顯示圖3之中間LC並聯共振器LC2之電感器電極圖案22d、與平衡側電感器L3之電感器電極圖案23e之放大圖。又,圖中之箭頭符號係顯示流向接地端子3之電流之方向。
平衡側電感器L3之電感器電極圖案23e係於途中之連接部分53與接地端子3連接。而且,電感器電極圖案23e具有從與通孔電極62連接之一端到連接部分53為止之第1部分51、及從與通孔電極64連接之另一端到連接部分53為止之第2部分52。
流過電感器電極圖案23e之第1部分51之電流方向與流過中間LC並聯共振器LC2之電感器電極圖案22d之電流方向相反。又,流過電感器電極圖案23e之第2部分52之電流方向與流過中間LC並聯共振器LC2之電感器電極圖案22d之電流方向相同。
在本實施形態中,從積層方向觀之,電感器電極圖案22d與電感器電極圖案23e形成於大致重疊之位置上。此外,即使電感器電極圖案22d與電感器電極圖案23e在從積層方向觀之偏離之位置上形成,若電感器電極圖案之旋轉軸之中心軸亦大致一致,且對應部分之電流方向相同或者相反,則可發揮本發明之效果。
在本實施形態中,耦合電容器C5連接於與第1部分51側連接之平衡端子T2、與不平衡端子T1之間。於此情形時,比較耦合電容器C5連接於與第2部分52側連接之平衡端子T3、與不平衡端子T1之間之情形,具有相位特性更接近180°且變得良好之優點。
在本實施形態中,電感器電極圖案21b、21c、22d、24d、23e、25f形成於積層體積層方向之一方主面側。另一方面,電容器電極圖案32g、31i、33i、34i、42j形成於積層體積層方向之另一方主面側。藉此,可藉由將電感器電極圖案與電容器電極圖案分開地配置在一方主面側與另一方主面側,而使積層平衡濾波器更小型化。
又,在本實施形態中,構成中間LC並聯共振器LC2之電容器電極圖案32g係將接地電極圖案41h介在於中間與構成不平衡側LC並聯共振器LC1之電容器電極圖案31i、構成平衡側LC並聯共振器之33i、34i及構成耦合電容器C5之耦合電極圖案42j相對向。於此情形時,可以防止中間LC並聯共振器LC2之電容器電極圖案32g與平衡側LC並聯共振器之電容器電極圖案31i、34i之間,以及中間 LC並聯共振器LC2之電容器電極圖案32g與耦合電容器C5之耦合電極圖案42j之間,產生不需要之電容。
此外,在本實施形態中,對一個中間LC並聯共振器之例子進行了說明。中間LC並聯共振器亦可有複數個。於此情形時,複數個中間LC並聯共振器中、配置於等效電路上離不平衡側LC並聯共振器最近之中間LC並聯共振器、與不平衡側LC並聯共振器彼此進行電磁耦合。而且,複數個中間LC並聯共振器彼此彼此進行電磁耦合。並且,複數個中間LC並聯共振器中、配置於等效電路上離平衡側電感器最近之中間LC並聯共振器、與平衡側電感器彼此進行電磁耦合。
(實施例)
為了確認本發明之效果,對實驗例、比較例1、比較例2之積層平衡濾波器之模擬結果進行了比較。
首先,將圖1~圖4中說明之積層平衡濾波器作為實驗例。
圖5係比較例之積層平衡濾波器之等效電路圖。如圖5(A),將無耦合電容器(參照圖1之C5)之積層平衡濾波器作為比較例1。又,如圖5(B),將耦合電容器C5連接於第2部分(參照圖3)側之積層平衡濾波器作為比較例2。即,在比較例2中,耦合電極圖案42j係透過電介質層11i與電容器電極圖案31i、34i相對向,並構成耦合電容器C5。而且,利用模擬對實驗例、比較例1、比較例2之積層平衡濾波器之通過特性及相位特性進行比較。
圖6係通過特性之模擬結果。圖6(A)係實驗例之結果,圖6(B)係比較例1之結果,圖6(C)係比較例2之結果。可知:與比較例1相比,實驗例可藉由設置耦合電容器於所欲之3.2GHz附近對衰減極進行設計。又,在將耦合濾波器C5與第2部分側連接之比較例2中,於通帶高頻側之衰減極消失,而降低了濾波器特性。
圖7係相位特性之模擬結果。圖7(A)係實驗例之結果,圖7(B)係比較例1之結果,圖7(C)係比較例2之結果。平衡訊號之相位差係實驗例為177°,比較例1為183°,比較例2為202°。因此,在將耦合電容器與第1部分側連接之實驗例中,與無耦合電容器之比較例1具有相同程度之相位特性。另一方面可知,在將耦合電容器與第2部分側連接之比較例2中,相位特性有所降低。
1‧‧‧積層體
2‧‧‧不平衡端子
3‧‧‧接地端子
4‧‧‧平衡端子
5‧‧‧平衡端子
11‧‧‧電介質層
21、22、23、24、25‧‧‧電感器電極圖案
31、32、33、34、35‧‧‧電容器電極圖案
41‧‧‧接地電極圖案
42‧‧‧耦合電極圖案
43、44、45、46‧‧‧端子電極
51‧‧‧第1部分
52‧‧‧第2部分
53‧‧‧連接部分
61、62、63、64‧‧‧通孔電極
圖1係本發明之實施形態之積層平衡濾波器之等效電路圖。
圖2係顯示本發明之實施形態之積層平衡濾波器之立體圖。
圖3係顯示構成本發明之實施形態之積層平衡濾波器電介質層之俯視圖。
圖4係顯示圖3之電感器電極圖案之放大圖。
圖5係比較例之積層平衡濾波器之等效電路圖。
圖6係顯示實驗例、比較例1及比較例2之通過特性 之曲線圖。
圖7係顯示實驗例、比較例1及比較例2之相位特性之曲線圖。
圖8係顯示習知之積層平衡濾波器之分解立體圖。
圖9係習知之積層平衡濾波器之等效電路圖。
11‧‧‧電介質層
21、22、23、24、25‧‧‧電感器電極圖案
31、32、33、34‧‧‧電容器電極圖案
41‧‧‧接地電極圖案
43、44、45、46‧‧‧端子電極
61、62、63、64‧‧‧通孔電極

Claims (18)

  1. 一種積層平衡濾波器,由積層有複數個電介質層與形成於該電介質層上之複數個電極圖案之積層體所構成;具備:1個不平衡端子;2個平衡端子;接地端子;不平衡側LC並聯共振器,一端與上述接地端子連接,另一端與上述不平衡端子連接;平衡側電感器,兩端分別與上述平衡端子連接;以及至少一個中間LC並聯共振器,一端與上述接地端子連接且配置於上述不平衡側LC並聯共振器與上述平衡側電感器之間;上述不平衡側LC並聯共振器與上述中間LC並聯共振器中、配置於離上述不平衡側LC並聯共振器最近之中間LC並聯共振器彼此進行電磁耦合;上述平衡側電感器與上述中間LC並聯共振器中、配置於離上述平衡側電感器最近之中間LC並聯共振器彼此進行電磁耦合;上述不平衡端子、上述平衡端子及上述接地端子形成於上述積層體之表面;上述平衡側電感器,於上述積層體之既定之電介質層具備電感器電極圖案,上述電感器電極圖案係於途中之連接部分與上述接地端子連接,並具有從一端到上述連接部 分為止之第1部分及從另一端到上述連接部分為止之第2部分;上述中間LC並聯共振器,在與上述積層體之上述平衡側電感器之電感器電極圖案不同之層具備電感器電極圖案;流過上述平衡側電感器之電感器電極圖案之上述第1部分之電流方向與流過上述中間LC並聯共振器之電感器電極圖案之電流方向相反;流過上述平衡側電感器之電感器電極圖案之上述第2部分之電流方向與流過上述中間LC並聯共振器之電感器電極圖案之電流方向相同;進而具備耦合電容器,該耦合電容器連接於與上述第1部分側連接之上述平衡端子、與上述不平衡端子之間。
  2. 如申請專利範圍第1項之積層平衡濾波器,其中,上述平衡側電感器及上述中間LC並聯共振器之電感器電極圖案呈螺旋狀。
  3. 如申請專利範圍第2項之積層平衡濾波器,其中,上述中間LC並聯共振器之電感器電極圖案之開口與上述平衡側電感器之電感器電極圖案之開口從積層方向觀之,至少有一部分重疊。
  4. 如申請專利範圍第2或3項之積層平衡濾波器,其中,上述中間LC並聯共振器之電感器電極圖案之開口與上述平衡側電感器之電感器電極圖案之開口從積層方向觀 之,旋轉之中心軸之位置相同。
  5. 如申請專利範圍第2或3項之積層平衡濾波器,其中,上述不平衡側LC並聯共振器具備螺旋狀之電感器電極圖案,上述不平衡側LC並聯共振器之電感器電極圖案之旋轉方向與上述中間LC並聯共振器之電感器電極圖案之旋轉方向從積層方向觀之,彼此相反。
  6. 如申請專利範圍第4項之積層平衡濾波器,其中,上述不平衡側LC並聯共振器具備螺旋狀之電感器電極圖案,上述不平衡側LC並聯共振器之電感器電極圖案之旋轉方向與上述中間LC並聯共振器之電感器電極圖案之旋轉方向從積層方向觀之,彼此相反。
  7. 如申請專利範圍第1至3項中任一項之積層平衡濾波器,其中,上述積層平衡濾波器之各個電感器電極圖案與電容器電極圖案分開地配置於上述積層體之積層方向之一方主面側與另一方主面側。
  8. 如申請專利範圍第4項之積層平衡濾波器,其中,上述積層平衡濾波器之各個電感器電極圖案與電容器電極圖案分開地配置於上述積層體之積層方向之一方主面側與另一方主面側。
  9. 如申請專利範圍第5項之積層平衡濾波器,其中,上述積層平衡濾波器之各個電感器電極圖案與電容器電極圖案分開地配置於上述積層體之積層方向之一方主面 側與另一方主面側。
  10. 如申請專利範圍第6項之積層平衡濾波器,其中,上述積層平衡濾波器之各個電感器電極圖案與電容器電極圖案分開地配置於上述積層體之積層方向之一方主面側與另一方主面側。
  11. 如申請專利範圍第1至3項中任一項之積層平衡濾波器,其中,上述不平衡側LC並聯共振器之電感器電極圖案與電容器電極圖案分開地配置在於上述積層體之積層方向之一方主面側與另一方主面側,上述中間LC並聯共振器之電感器電極圖案與上述平衡側電感器之電感器電極圖案配置於其中間。
  12. 如申請專利範圍第4項之積層平衡濾波器,其中,上述不平衡側LC並聯共振器之電感器電極圖案與電容器電極圖案分開地配置在於上述積層體之積層方向之一方主面側與另一方主面側,上述中間LC並聯共振器之電感器電極圖案與上述平衡側電感器之電感器電極圖案配置於其中間。
  13. 如申請專利範圍第5項之積層平衡濾波器,其中,上述不平衡側LC並聯共振器之電感器電極圖案與電容器電極圖案分開地配置在於上述積層體之積層方向之一方主面側與另一方主面側,上述中間LC並聯共振器之電感器電極圖案與上述平衡側電感器之電感器電極圖案配置於其中間。
  14. 如申請專利範圍第6項之積層平衡濾波器,其中,上述不平衡側LC並聯共振器之電感器電極圖案與電容器電極圖案分開地配置在於上述積層體之積層方向之一方主面側與另一方主面側,上述中間LC並聯共振器之電感器電極圖案與上述平衡側電感器之電感器電極圖案配置於其中間。
  15. 如申請專利範圍第7項之積層平衡濾波器,其中,上述不平衡側LC並聯共振器之電感器電極圖案與電容器電極圖案分開地配置在於上述積層體之積層方向之一方主面側與另一方主面側,上述中間LC並聯共振器之電感器電極圖案與上述平衡側電感器之電感器電極圖案配置於其中間。
  16. 如申請專利範圍第8項之積層平衡濾波器,其中,上述不平衡側LC並聯共振器之電感器電極圖案與電容器電極圖案分開地配置在於上述積層體之積層方向之一方主面側與另一方主面側,上述中間LC並聯共振器之電感器電極圖案與上述平衡側電感器之電感器電極圖案配置於其中間。
  17. 如申請專利範圍第9項之積層平衡濾波器,其中,上述不平衡側LC並聯共振器之電感器電極圖案與電容器電極圖案分開地配置在於上述積層體之積層方向之一方主面側與另一方主面側,上述中間LC並聯共振器之電感器電極圖案與上述平衡側電感器之電感器電極圖案配置於其中間。
  18. 如申請專利範圍第10項之積層平衡濾波器,其中,上述不平衡側LC並聯共振器之電感器電極圖案與電容器電極圖案分開地配置在於上述積層體之積層方向之一方主面側與另一方主面側,上述中間LC並聯共振器之電感器電極圖案與上述平衡側電感器之電感器電極圖案配置於其中間。
TW101139661A 2011-11-30 2012-10-26 積層平衡濾波器 TWI530094B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2011261592 2011-11-30
JP2012230515A JP5765315B2 (ja) 2011-11-30 2012-10-18 積層バランスフィルタ

Publications (2)

Publication Number Publication Date
TW201322626A TW201322626A (zh) 2013-06-01
TWI530094B true TWI530094B (zh) 2016-04-11

Family

ID=48498111

Family Applications (1)

Application Number Title Priority Date Filing Date
TW101139661A TWI530094B (zh) 2011-11-30 2012-10-26 積層平衡濾波器

Country Status (4)

Country Link
US (1) US9083304B2 (zh)
JP (1) JP5765315B2 (zh)
CN (1) CN103138708B (zh)
TW (1) TWI530094B (zh)

Families Citing this family (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP6354551B2 (ja) * 2014-12-02 2018-07-11 株式会社村田製作所 電子部品
JP6288472B2 (ja) 2015-07-24 2018-03-07 株式会社村田製作所 平衡不平衡変換器
TWI632567B (zh) * 2015-10-21 2018-08-11 村田製作所股份有限公司 Balanced filter
WO2018100923A1 (ja) * 2016-12-02 2018-06-07 株式会社村田製作所 Lc共振器およびlcフィルタ
WO2018198604A1 (ja) * 2017-04-26 2018-11-01 株式会社村田製作所 積層バラン
JP6791107B2 (ja) * 2017-12-08 2020-11-25 株式会社村田製作所 積層帯域通過フィルタ
JP6984453B2 (ja) * 2018-01-31 2021-12-22 Tdk株式会社 誘電体フィルタ
US11495389B2 (en) 2020-05-12 2022-11-08 Apple Inc. Inductor with embedded symmetric resonant circuit
US10985724B1 (en) * 2020-06-10 2021-04-20 Apple Inc. Transformer-based wideband filter with ripple reduction
JP7420250B2 (ja) * 2020-07-01 2024-01-23 株式会社村田製作所 フィルタ装置およびマルチプレクサ
US11764747B2 (en) * 2021-11-29 2023-09-19 Qorvo Us, Inc. Transformer balun for high rejection unbalanced lattice filters

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3149378B2 (ja) * 1997-01-24 2001-03-26 東光株式会社 同調回路
JP2004274715A (ja) 2003-02-20 2004-09-30 Murata Mfg Co Ltd 平衡不平衡変換回路および積層型平衡不平衡変換器
US7479850B2 (en) 2006-04-05 2009-01-20 Tdk Corporation Miniaturised half-wave balun
US7671706B2 (en) * 2006-04-14 2010-03-02 Murata Manufacturing Co., Ltd High frequency multilayer bandpass filter
JP2007305861A (ja) * 2006-05-12 2007-11-22 Alps Electric Co Ltd 相互インダクタンス素子および平衡不平衡変換器
TWI398984B (zh) * 2008-05-23 2013-06-11 Murata Manufacturing Co Laminated bandpass filter
TWI414102B (zh) 2008-11-11 2013-11-01 Murata Manufacturing Co Laminated balance filter
TWI433456B (zh) * 2009-04-24 2014-04-01 Murata Manufacturing Co Electronic Parts
JP5012883B2 (ja) * 2009-12-11 2012-08-29 株式会社村田製作所 積層バランスフィルタ
US8791775B2 (en) * 2010-03-30 2014-07-29 Stats Chippac, Ltd. Semiconductor device and method of forming high-attenuation balanced band-pass filter

Also Published As

Publication number Publication date
JP2013138410A (ja) 2013-07-11
TW201322626A (zh) 2013-06-01
JP5765315B2 (ja) 2015-08-19
US9083304B2 (en) 2015-07-14
US20130154768A1 (en) 2013-06-20
CN103138708A (zh) 2013-06-05
CN103138708B (zh) 2015-11-18

Similar Documents

Publication Publication Date Title
TWI530094B (zh) 積層平衡濾波器
TWI442624B (zh) Laminated bandpass filter
TWI500263B (zh) 平衡濾波器
JP5652542B2 (ja) 方向性結合器
TW201524117A (zh) 高頻零件
TWI581564B (zh) 帶通濾波器及積層型之帶通濾波器
JP2011124880A (ja) 積層バランスフィルタ
JP5799918B2 (ja) フィルタ
TWI492446B (zh) Electronic Parts
TWI656731B (zh) Multilayer LC filter
US9998086B2 (en) LC parallel resonator and multilayer band pass filter
TWI574504B (zh) Low-pass filter
TWI535204B (zh) 電子零件
TWI517570B (zh) LC filter circuit and high frequency module
TWI572084B (zh) filter
JP6277944B2 (ja) 電子部品
WO2016157928A1 (ja) 電子部品
JP5585605B2 (ja) フィルタ素子
JP2015111784A (ja) 積層帯域除去フィルタ
TW201807879A (zh) 積層濾波器
WO2019159774A1 (ja) バランスフィルタ
JP2009077303A (ja) 積層型誘電体バンドパスフィルタ

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees